CN101145784A - 用于显示设备的译码器电路、驱动电路以及显示设备 - Google Patents
用于显示设备的译码器电路、驱动电路以及显示设备 Download PDFInfo
- Publication number
- CN101145784A CN101145784A CNA2007101496697A CN200710149669A CN101145784A CN 101145784 A CN101145784 A CN 101145784A CN A2007101496697 A CNA2007101496697 A CN A2007101496697A CN 200710149669 A CN200710149669 A CN 200710149669A CN 101145784 A CN101145784 A CN 101145784A
- Authority
- CN
- China
- Prior art keywords
- circuit
- voltage
- input
- output
- select
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/08—Continuously compensating for, or preventing, undesired influence of physical parameters of noise
- H03M1/0863—Continuously compensating for, or preventing, undesired influence of physical parameters of noise of switching transients, e.g. glitches
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
一种译码器电路,被配置为根据输入数字数据输出模拟电压信号,包括运算放大器、第一选择电路和补偿单元。该运算放大器包括多个输入差分对,并通过将施加到多个输入差分对的输入电压插值,产生输出电压。该第一选择电路根据该数字数据,从基准电压中选择施加到该多个输入差分对的输入电压。在基准电压当中的至少一个电压电平改变的情况下,取决于通过第一选择电路的输入电压的选择,该补偿单元抑制施加到该多个输入差分对的输入电压的瞬时变化特性的波动。
Description
技术领域
本发明涉及一种液晶显示器面板等等的驱动电路中使用的译码器电路。更具体,本发明涉及一种通过减小灰阶级数,产生用于插值(interpolate)基准电压的电压,能够对应于输入数字数据中的灰阶级数目,从灰阶电压有选择地输出电压的译码器电路。
背景技术
液晶显示面板的驱动电路中使用的译码器电路将外部输入的数字图像数据转变为模拟信号,以提供给液晶显示面板的信号线。如果输入到译码器电路的数字数据是,例如,10位,那么这种译码器电路必须能够产生210(1024)个电压电平的输出信号。
译码器电路通常被配置为,对应于输入数字数据,从通过阶梯电阻在最高级和最低级基准电压之间的划分而产生的几个基准电压中选择一个基准电压,并经由缓冲放大器(电压跟随器),将该选择的基准电压提供给液晶面板的信号线。但是,随着灰阶级数目的增长和液晶显示器的分辨率更高,在通过增加译码器电路和包括该译码器电路的驱动电路尺寸的阶梯电阻,产生对应于输入数字数据中的所有灰阶级数目的基准电压的结构中存在一个问题。
因此,为了通过阶梯电阻产生小于数字数据中的所有灰阶数目的基准电压,以及通过运算放大器在该基准电压之间插值,产生缺少的灰阶电压,提出了一种译码器电路(例如,参见日本未审查专利申请公开号2002-43944)。在图10中示出了这种译码器电路的配置实例。
图10中的译码器电路733输入10位的图像数据Dk并从1024个电压电平中选择对应于该输入的图像数据Dk的输出电压。译码器电路733输入28+1个基准电压VR0至VR256,该基准电压VR0至VR256是257个灰阶,其由未示出的基准电压产生电路产生。译码器电路733通过运算放大器137在基准电压之间插值可以产生210级,是输出电压的1024级。在下面的说明中,基准电压VR0被假定为是最小电压电平的基准电压,这里电压电平随下标增加而增加,以及基准电压VR256被假定为是最高电压电平的基准电压。
在图10中,D/A转换器(DAC)134输入图像数据Dk的较高8位(位9至位2)和257级的基准电压,并根据图像数据Dk的较高8位,从该257级的基准电压中选择一个电压以输出。与DAC134一样,DAC135也根据图像数据Dk的较高8位,从257级的基准电压中选择一个电压输出。注意,用于DAC134和135的译码逻辑被配置为使得DAC134和135选择两个相邻的基准电压,例如VR0和VR1。
DAC134和135的输出电压VD1和VD2被输入到选择电路136。选择电路136从被将被提供给之后被描述的运算放大器137的四个输入端的VD1和VD2中,选择输入电压。选择电路136包括六个开关SW1至SW6。开关SW1至SW6的接通/断开由图像数据Dk的较低2位决定。注意,开关SW1和SW4互补地操作,意味着当一个开关导通时,另一个开关断开。通过这种操作,到输入端VIN1的输入电压被决定为VD1或VD2。同样,通过开关SW2和SW5的互补操作,到输入端VIN2的输入电压被决定为VD1或VD2。此外,通过开关SW3和SW6的互补操作,到输入端VIN3的输入电压被决定为VD1或VD2。
运算放大器137包括四个输入差分对。运算放大器137包括用于将输出端与倒相输入端连接并操作为电压跟随器的负反馈线。注意,在运算放大器137的四个倒相输入端当中,两个端子被短接,以及公共信号输入到这两个端子。通过这种结构,根据输入到该输入端VIN1至VIN3的电压组合,运算放大器137输出一输出电压VSk,这里输出电压VSk选自两个相邻的基准电压VR1和VRi+1以及由VRi和VRi+1之间的线性插值获得的三个插值电压。来自运算放大器137的输出电压VSk可以由下列公式(1)表示。
VSk=(VIN1+VI2+2×VIN3)/4 (1)
在图11的图表中示出了257级的基准电压VR0至VR256和由这些基准电压产生的输出电压VSk之间的关系。例如,考虑到其中图像数据Dk的灰阶级是0的情况,意味着该图像数据Dk是“0000000000”。在此情况下,DAC134选择VR0,以及DAC135选择VR1。此外,选择电路136选择VD1至所有VIN1至VIN3。那么,来自运算放大器137的输出电压VSk是(VR0+VR0+2VR0)/4=VR0。
此外,如果图像数据Dk的灰阶级是1,那么意味着图像数据Dk是“0000000001”,DAC134选择VR0,以及DAC135选择VR1。此外,选择电路136选择VD1用于VIN1和VIN3,和选择VD2用于VIN2。那么,来自运算放大器137的输出电压VSk是(3VR0+VR1)/4。
用于使用运算放大器产生插值电压的如图10所示的译码器电路具有当输入图像数据Dk的灰阶级改变超出可由相同基准电压的组合产生的范围时,在过渡期直至从该译码器电路输出的灰阶电压集中于预定电压电平中的电压变化特性取决于灰阶电压的电压电平而很大程度上不同的特性。例如,就图10的解码器733而论,取决于与DAC134和135的输出连接的输入差分对的选择,在过渡期直至从译码器电路733输出的灰阶电压集中于预定电压电平中,电压变化特性曲线波动。
由此,本发明人已经认识到,在过渡期直至从译码器电路输出的灰阶电压集中于预定电压电平中,两个相邻灰阶级之间的电压差与该预定电压差的偏差是大的。此外,本发明人还发现,由于该问题,从译码器电路输出的灰阶电压集中于预定电平花费的时间是长的。在下文中将参考图12和13详细描述该译码器电路的问题。
在图10所示的译码器电路733中,与DAC134和135的输出连接的输入差分对的数目根据输出电压VSk的电压电平而变化。更具体,当图像数据具有灰阶级k(例如灰阶级0)时,在运算放大器137中包括的四个输入差分对与DAC134的输出连接,而没有输入差分对与DAC135的输出连接。当图像数据是灰阶级k+1(例如灰阶级1)时,三个输入差分对与DAC134的输出连接,以及一个输入差分对与DAC135的输出连接。当图像数据是灰阶级k+2(例如灰阶级2)时,两个输入差分对与DAC134的输出连接,以及两个输入差分对与DAC135的输出连接。当图像数据是灰阶级k+3(例如灰阶级3)时,一个输入差分对与DAC134的输出连接,以及三个输入差分对与DAC135的输出连接。当图像数据是灰阶级k+4(例如灰阶级4)时,没有输入差分对与DAC134的输出连接,以及四个输入差分对与DAC135的输出连接。
如上所述,在译码器电路733中,与DAC134和135的输出连接的输入差分对的数目根据输出电压VSk的电压电平而波动。亦即,通过由译码器电路733选择的电压电平(灰阶级),用于DAC134和135的负载电容改变。因此,通过与DAC134和135连接的输入差分对的组合的不同,当通过DAC134或135选择的基准电压改变时,VD1和VD2的电压变化特性很大程度上是不同。因此,当通过DAC134或135选择的基准电压取决于与来自DAC134和135的输出连接的输入差分对的组合而改变时,来自运算放大器137的输出电压VSk的特性改变。
图12示出了用于运算放大器137的输入信号VD1和VD2和来自运算放大器137的输出信号VSk的电压电平的例子曲线。更具体,图12示出了当通过改变由DAC134或135选择的基准电压VD1和VD2从电压电平A附近转变为电压电平B时的电压变化。
在图12中,在灰阶级n+1的情况下,VD1(n+1)是DAC134的输出电压,以及在灰阶级n+1的情况下,VD2(n+1)是DAC135的输出电压。由DAC135选择的基准电压的电压电平高于由DAC134选择的基准电压,以及在输出电压集中的状态中,该关系被表示为VD1(n+1)<VD2(n+1)。此外,在灰阶级n+1的情况下,假如三个输入差分对与DAC134的输出连接,以及一个输入差分对与DAC135的输出连接。在此情况下,具有小负载电容的来自DAC135的输出VD2(n+1)与DAC134的输出VD1(n+1)相比,更快地集中于预定电压电平(在电压B附近)。因此,在过渡期直至VD1(n+1)和VD1(n+2)的电压电平集中的过程中,VD1(n+1)和VD2(n+1)的电压电平被反转为(VD1(n+1)>VD2(n+1),以及它们之间的电压差增加。
另一方面,在图12中,VD1(n+2)是灰阶级n+2的情况下DAC134的输出电压,以及在灰阶级n+2的情况下,VD2(n+2)是DAC135的输出电压。在灰阶级n+2的情况下,假定两个输入差分对与DAC134的输出连接,以及两个输入差分对与DAC135的输出连接。在此情况下,与DAC134和135的输出连接的负载电容是相等的。因此,VD1(n+2)和VD2(n+2)的集中速度几乎相等,以及几乎是VD1(n+1)的集中速度和VD2(n+1)的集中速度之间的中间点。
如上所述,由于VD1和VD2的电压变化特性的差异,VD1和VD2是到运算放大器137的输入信号,如图12所示,在灰阶级n+1的情况下的输出VSk (n+1)的变化特性不同于灰阶级n+2的情况下的输出VSk (n+2)的变化特性。图13图示了当通过图12所示的VSk (n+1)和VSk (n+2)驱动液晶显示面板(面板负载)时两个相邻灰阶级之间的电压差。在图13中,两个相邻的灰阶级之间的电压差从电压C变为电压D。但是该电压差集中于预定电压差(电压D)花费的时间是长的,以及在过渡期中两个相邻灰阶级之间电压差与预定电压差(电压D)的偏离是大的。这些现象在面板负载的远端特别明显。
发明内容
在一个实施例中,提供一种译码器电路,该译码器电路被配置为根据输入数字数据输出模拟电压信号。该译码器电路包括运算放大器、第一选择电路和补偿单元。该运算放大器包括多个输入差分对,并通过对施加到该多个输入差分对的输入电压进行插值而产生输出电压。该第一选择电路根据该数字数据,从基准电压中选择施加到该多个输入差分对的输入电压。在基准电压当中的至少一个电压电平被改变的情况下,取决于通过第一选择电路选择的输入电压,该补偿单元抑制施加到该多个输入差分对的输入电压的瞬时变化特性的波动。
注意,在之后描述的本发明的第一实施例中,一个实施例的译码器电路中包括的运算放大器对应于运算放大器137,第一选择电路对应于选择电路136,以及补偿单元对应于选择电路236和虚拟负载237。
如上所述,当基准电压当中的至少一个电压电平改变时,该一个实施例的译码器电路,取决于通过第一选择电路选择施加到该多个输入差分对的输入电压,能够抑制用于该多个输入差分对的输入电压的瞬时电压变化的波动。注意,响应于该运算放大器的输入电压波形,决定运算放大器的输出波形。因此,通过上述结构,当多个基准电压当中的至少一个电压电平被改变时,可以取决于施加到该多个输入差分对的输入电压的选择,抑制来自该运算放大器的输出电压的瞬时变化特性的波动,直到来自该运算放大器的输出电压集中于预定电压电平。
在另一实施例中,译码器电路通过有选择地将多个模拟电源输出的一个与运算放大器中包括的每个输入端连接,输出插值的电压信号。其他实施例的译码器电路包括阻抗器件组和补偿单元。该多个阻抗器件的每个阻抗值几乎等于该多个模拟电源输出的每一个和多个输入端之间的阻抗,或其任意组合的总阻抗值。此外,该补偿单元,根据连接到该多个输入端子的模拟电源输出的选择,通过将多个阻抗器件与模拟电源输出有选择地连接,保持该多个模拟电源的每个负载阻抗在预定范围内。
注意,在之后描述的本发明的第一实施例中,其他实施例的译码器电路中包括的多个模拟电源输出对应于D/A转换器134和135。此外,运算放大器对应于运算放大器137,阻抗器件组对应于虚拟负载237,以及补偿单元对应于选择电路236。
如上所述,根据本发明的其他实施例的译码器电路操作,以便通过包括该阻抗器件组和补偿单元,该多个模拟电源输出的负载阻抗将是恒定的。因此,在多个模拟电源输出当中的至少一个电压电平改变的情况下,可以取决于通过第一选择电路选择施加到多个输入差分对的输入电压,抑制用于该多个输入差分对的输入电压的瞬时电压变化的波动。注意,响应于该运算放大器的输入电压波形,决定该运算放大器的输出波形。因此,通过上述结构,当多个模拟电源输出当中的至少一个电压电平改变时,可以取决于施加到该多个输入差分对的输入电压的选择,抑制来自运算放大器的输出电压的瞬时变化特性的波动,直到来自该运算放大器的输出电压集中于预定电压电平。
通过使用根据本发明的一个实施例或其他实施例的译码器电路作为用于显示器件的驱动电路,可以减小在过渡期至来自译码器电路的灰阶电压输出集中于预定电压电平的过程中的相邻灰阶级之间的电压差的偏差。而且,也可以减小相邻灰阶级之间的电压差集中到预定电压差所花费的时间。
附图说明
结合附图,从某些优选实施例的以下描述,将更明白本发明的上述及其他目的、优点和特点,其中:
图1是根据本发明实施例的液晶显示设备的框图;
图2示出了液晶显示面板的等效电路;
图3是根据本发明实施例的信号线驱动电路的框图;
图4是根据本发明实施例的译码器电路的框图;
图5示出了根据本发明实施例的译码器电路的译码逻辑;
图6示出了在根据本发明实施例的译码器电路中所包括的运算放大器的配置实例;
图7示出了在根据本发明实施例的译码器电路中包括的虚拟负载的配置实例;
图8示出了在根据本发明实施例的译码器电路中包括的运算放大器的输入和输出电压电平的图;
图9示出了从根据本发明实施例的译码器电路中包括的运算放大器输出的相邻灰阶电压之间的电压差的图;
图10是根据相关技术的译码器电路的框图;
图11示出了根据相关技术的译码器电路的译码逻辑;
图12示出了在根据相关技术的译码器电路中包括的运算放大器的输入和输出电压电平的图;以及
图13示出了从根据相关技术的译码器电路中包括的运算放大器输出的相邻灰阶电压之间的电压差的图。
具体实施方式
现在将参考说明性实施例,描述本发明。所属领域的技术人员将认识到,使用本发明的教导可以完成许多替换性实施例,以及本发明不局限于用于说明性目的而说明的实施例。
在图中,相同的部件由相同的参考数字表示,为了简化说明,根据需要省略其详细描述。
第一实施例
在图1中示出了根据本实施例的液晶显示设备1的示意性结构。在图1中,液晶显示面板10是使用TFT(薄膜晶体管)用于开关器件的有源矩阵型液晶显示面板。液晶显示面板10包括TFT、液晶电容CLc和补充电容Cs,其位于以晶格布置的多个栅极线(扫描线)和源极线(信号线)的交叉点中。图2示出了液晶显示面板10的等效电路。
如图2所示,TFT100的栅电极G与栅极线101连接,源电极S与源极线102连接,以及漏电极D与液晶电容CLc和补充电容Cs的像素电极连接。液晶电容CLC是在像素电极103和公共电极104之间保持的液晶中包括的电容。补充电容Cs是即使在栅极被断开之后也保持施加到液晶的电压的电容。图2图示了在像素电极103和补充电容线105之间提供补充电容Cs时的情况,但是Cs的一端可以与相邻栅极线,而不与补充电容线105连接。液晶显示面板10由从栅极线驱动电路12、信号线驱动电路13和公共电极驱动电路14提供的栅电压VG、源电压VS以及公共电压VCOM驱动。
控制单元11输出栅极线驱动时序信号TG到栅极线驱动电路12,用于表示驱动栅极线101的时序。另一方面,对于信号线驱动电路13,控制单元11输出1条线的图像数据D1到DQ和源极线驱动时序信号TS。源极线驱动时序信号TS是表示根据图像数据D1至DQ,通过灰阶电压驱动多个源极线的时序的信号。此外,对于公共电极驱动电路14,控制单元11输出VCOM反转时序信号,用于通知VCOM的极性反转周期。VCOM反转时序信号TC是通知极性反转周期的信号,该极性反转周期对应于诸如帧反转驱动、线反转驱动和点反转驱动的液晶施加电压VLC的极性反转驱动方法。
栅极线驱动电路12,根据由控制单元11指示的栅极线驱动时序信号TG,将栅压VG连续地提供给在液晶显示面板10中包括的多个栅极线101。
信号线驱动电路13接收来自控制单元11的图像数据D1至DQ,并根据由控制单元11指示的源极线驱动时序信号TS,将对应于图像数据D1至DQ的源电压VS1至VSQ提供给在液晶显示面板10中包括的多个源极线102。注意,在本实施例中,一个像素的图像数据Dk(k=1至Q)是10位,并对应于该图像数据Dk,从1024级的灰阶电压中选择源电压VSk。
公共电极驱动电路14将公共电压VCOM提供给液晶显示面板10的公共电极104。在公共反转驱动的情况下,VCOM的反转时序由来自控制单元11的VCOM反转时序信号TC表示。
接下来,描述信号线驱动电路13的配置。在图3中示出了信号线驱动电路13的原理部分。在图3中,基准电压产生电路131产生257个灰阶级的基准电压VR0至VR256。锁存电路132锁存从控制单元输入的图像数据D1至DQ的一条线。
此外,信号线驱动电路13包括多个译码器电路133。在该实施例中,为液晶显示面板10中的每个源极线102布置一个译码器电路133。每个译码器电路133输入由基准电压产生电路131产生的基准电压VR0至VR256和一个像素的图像数据Dk(k=1至Q),该一个像素的图像数据Dk是10位,以及根据该图像数据Dk,输出从1024灰阶电压电平中选择的灰阶电压。亦即,译码器电路133必须产生210(1024)个电压电平的输出信号。因此,与图10所示的译码器电路733一样,本实施例的译码器电路133通过插值小于图像数据Dk中的灰阶级数的基准电压VR0至VR256,能够产生缺少的电压电平。
在图4中示出了译码器电路133的结构。注意,对于图4所示的部件,DAC134和135、选择电路136和运算放大器137与参考图10所述的译码器电路733中包括的那些部件相同,因此这里省略了详细说明。
选择电路236决定用于虚拟负载237的三个输入端DIN1至DIN3和DAC134和135之间的连接关系。选择电路236包括六个开关SW7至SW12。这些开关SW7至SW12的通/断由图像数据Dk的较低两位决定。注意,开关SW7和SW10互补地工作,意味着当一个开关导通时,另一个开关被断开。通过这种操作,用于虚拟负载237的输入端DIN1被决定为与DAC134或135连接。同样,通过开关SW8和SW11的互补操作,决定输入端DIN2与DAC134或135连接。此外,通过开关SW9和SW12的互补操作,决定输入端DIN3与DAC134或135连接。
虚拟负载237包括四个电容器C1至C4。在本实施例中,每个电容器C1至C4的静电电容被决定与从DAC134和135观察的运算放大器137的负载电容相同。更具体地,用于电容器C1至C4的每一个的静电电容形成运算放大器137的四个输入差分对,以及该静电电容可以被决定为与输入端VIN1至VIN3连接的每个输入晶体管的负载电容相同。
如上所述,在相关技术的译码器电路733中,当图像数据Dk的灰阶级变化超出可由相同的两个相邻基准电压的组合可产生的范围时,运算放大器137的输出电压VSk的瞬时电压变化取决于与DAC134和135的输出连接的输入差分对的组合而变化。本实施例的译码器电路133中所包括的选择电路236和虚拟负载操作为补偿单元,用于抑制来自运算放大器137的输出的电压变化特性中产生的差异。下面,描述在选择电路236中包括的开关SW7至SW12的操作,用于抑制来自运算放大器137的输出电压VSk的电压变化特性中的差异。
在选择电路236中包括的开关SW7至SW12决定DAC134和135与虚拟负载237中包括的电容器C1至C4之间的连接关系,以便与DAC134和135的每个输出相连接的负载电容将是恒定的,或在一定的范围内,而与通过选择电路136选择施加到运算放大器137的输入电压的组合无关。在该实施例中,与DAC134和135的每一个连接的运算放大器137的输入差分对的最大数目是四个,以及运算放大器137的输入差分对中包括的四个输入晶体管分别被连接到输入端VIN1至VIN3。因此,不管选择电路136怎样选择施加到运算放大器137的输入电压的组合,开关SW7至SW12将保持其中DAC134和135的每个输出与相当于该四个输入晶体管的负载电容总和的静电电容相连接的条件。
更具体,该开关可以被控制为,使得SW1至SW3的每一个和相应的SW7至SW9的每一个互补操作,这意味着当一个开关导通时,另一个开关断开。同样,该开关可以被控制为使得SW4至SW6的每一个和相应的SW10至SW12的每一个互补地工作。在图5中示出了用于开关SW1至SW12的通/断态的关系。例如,如果图像数据Dk的灰阶级是n,以及来自DAC134的输出电压VD1被提供给运算放大器137的所有输入端VIN1至VIN3,那么该开关SW1至SW3被导通,SW4至SW6被断开,SW7至SW9被断开,以及SW10至SW12被导通。此外,当图像数据Dk的灰阶级是n+1时,来自DAC134的输出电压VD1被提供给输入端VIN1和VIN3,以及来自DAC135的输出电压VD2被提供给输入端VIN2,开关SW1和SW3被导通,SW2被断开,SW4和SW6被断开,SW5被导通,SW7和SW9被导通,SW8被断开,SW10和SW12被断开,以及SW11被导通。
当SW1至SW3被导通以及SW4至SW6被断开时,SW7至SW12可以被断开,以及该虚拟负载不能与DAC135的输出连接。此外,当SW1至SW3被断开以及SW4至SW6被导通时,SW7至SW12可以被断开,以及该虚拟负载不与DAC134的输出连接。更具体,它们是灰阶级n、n+4和n+8的情况。这是因为未与运算放大器137的输入端连接的DAC不影响运算放大器137的输出波形。
下面,描述运算放大器137和虚拟负载237的配置实例。在图6中示出了运算放大器137的配置实例,以及在图7中示出了虚拟负载的结构例子。图6的例子是由简单的两级运算放大器组成的运算放大器137。在图6中,N沟道MOS晶体管N1和N2形成输入差分对,以及共同地连接的晶体管N1和N2的源极经由操作为恒流源的N沟道MOS晶体管N9连接到地线。同样,N沟道MOS晶体管N3和N4、N5和N6以及N7和N8的每一对形成输入差分对。晶体管N3至N8的源极经由操作为恒流源的N沟道MOS晶体管N10至N12连接到地线。偏压VB1被施加到晶体管N9至N12的栅极。
P沟道MOS晶体管P1和P2形成用于该四个输入差分对的电流镜负载。更具体,晶体管P1和P2的源极与电源VDD连接。晶体管N1、N3、N5和N7的漏极与晶体管P1的漏极连接。晶体管N2、N4、N6和N8的漏极与晶体管P2的漏极连接。此外,晶体管P2被二极管连接,其中晶体管P2的栅极和漏极被短接。
P沟道MOS晶体管P3形成该两级运算放大器的输出级。该P沟道MOS晶体管具有与晶体管P1的漏极连接的栅极和经由N沟道MOS晶体管N13与地线连接的漏极,该N沟道MOS晶体管N13作为恒流源工作。偏压VB2被施加到作为恒流源的晶体管N13的栅极。被设置到用于输出端VOUT和晶体管P3之间的连接线路的电容器C5是用于两级运算放大器137的频率补偿的补偿电容器。该输出端VOUT与晶体管N2、N4、N6和N8的栅极连接。
接下来,描述图7所示的虚拟负载237的配置实例。图7示出了其中通过操作为恒流源的N沟道MOS晶体管N21至N24和N沟道MOS晶体管N25形成的电容器C1至C4与晶体管N21至N24的源极连接的配置。
在图7中,晶体管N21至N24优选具有与形成运算放大器137的输入差分对的晶体管N1、N3、N5和N7相同的特性,除了晶体管N21至N24的制造工艺中的特性变化之外。通过这种结构,可以将与晶体管N1、N3、N5和N7的负载电容相同的电容容易地设置到虚拟负载237。此外,在通常的MOS晶体管的栅电容中有偏压相关性。因此,优选使用具有与图6中的电流源晶体管N9至N12相同特性的晶体管,用于作为恒流源的晶体管N25,以及偏压VB1被施加到晶体管N25的栅极,与晶体管N9至N12一样。通过这种结构,以同样的方法偏置图6中的晶体管N1、N3、N5和N7以及图7中的晶体管N21至24,因此可以抑制由于偏置电流的差异引起的这些晶体管的栅电容变化。因此,可以更详细地调整虚拟负载237的电容量,以便接近用于运算放大器137的输入晶体管的负载电容。
下面,参考图8和9详细描述来自该实施例的译码器电路133的输出电压的电压变化特性。图8示出了输入信号VD1和VD2和来自运算放大器137的输出信号的电压电平的图。更具体,图8示出了当通过由DAC134或135选择的基准电压的改变,VD1和VD2从电压A附近转变为电压B时的电压变化。
通过比较图8和图12,该图12图示根据相关技术的译码器电路733的电压电平的变化,提供虚拟负载237到译码器电路133的有益效果变得明显。更具体地说,在图12中、由于与DAC134和135连接的负载电容之间的差异,在VD1(n+1),VD2(n+1),VD1(n+2)和VD2(n+2)的电压变化特性中有大的差异。此外,在图12中,对于运算放大器137的输出电压VSk的电压变化特性,在灰阶级n+1的情况下的输出VSk (n+1)和灰阶级n+2的情况下的输出VSk (n+2)之间有差异。另一方面,在该实施例中,虚拟负载237与DAC134和135连接,以便与DAC134和135的输出连接的负载电容的大小近乎恒定,而与译码器电路133的输出电压电平(输出灰阶电压电平)无关。利用这种配置,如图8所示,VD1(n+1),VD2(n+1),VD1(n+2)和VD2(n+2)之间的电压变化特性的差异被很好的抑制。因此,与相关技术相比,输出电压VSk (n+1)和VSk (n+2)之间的电压变化特性的差异也被很好的抑制。
图9示出通过图8所示的VSk (n+1)和VSk (n+2)驱动液晶显示面板10(面板负载)时的两个相邻灰阶级之间的电压差。在图9中,与图13一样,两个相邻的灰阶级之间的电压差从电压C变为电压D。从图9和13之间的比较可以看到,通过本实施例的译码器电路133,可以缩短两个相邻灰阶级之间的电压差集中(converge)于预定电压差(电压D)所花费的时间,以及也可以减小在过渡期中两个相邻灰阶级之间的电压差与预定电压差(电压D)的偏离。
注意,在上述的译码器电路133中,选择电路236的内电阻优选地与选择电路136的内电阻相同。更具体地说,如参考图6和7描述,可以使虚拟负载237中包括的电容器C1至C4的电容量与用于运算放大器137的输入晶体管的负载电容量相同。此外,在选择电路236中包括的开关SW7至SW12可以具有相同的特性,更具体地说,具有与在选择电路136中包括的开关SW1至SW6相同的内电阻值,以及选择电路136中的开关数目可以与选择电路136中的开关数目相同。例如,当开关SW1至SW12使用模拟开关(传输门)时,在SW1至SW6和SW7至SW12当中,可以使诸如晶体管的栅极宽度和沟道长度的参数均匀。通过这种结构,与通过选择电路136选择输入到运算放大器137的电压组合无关,具有恒定阻抗或在预定范围的负载与每个DAc134和135连接。因此,可以进一步抑制输入到运算放大器137的VD1和VD2的电压变化特性的差异。
此外,上述译码器电路133的结构是一个例子。亦即,图像数据Dk的位数、由基准电压产生电路产生的基准电压数以及由运算放大器137从该基准电压产生的插值电压数目仅仅是一个例子。例如,运算放大器137被描述具有通过在两个基准电压之间除以四,产生三个插值电压的结构。但是可以进行各种变化,例如,两个基准电压之间除以八的结构和输入三个或更多基准电压来执行操作的结构。
此外,使用两个DAC134和135以及选择电路136和236的译码器电路133的结构是一个例子。亦即,本发明可以被广泛地引入具有运算放大器的译码器电路,该译码器电路通过输入基准电压并执行操作能够产生用于插值两个或更多基准电压的电压,以及本发明不局限于上述的具体结构。
其他实施例
为了消除由用于形成运算放大器137的差分对两个晶体管的特性变化引起的输出偏移,一种周期性地切换用于形成差分对的两个晶体管的信号提供源的技术是公知的。在该第一实施例中,在选择电路236中包括的开关SW7至SW12,虚拟负载237中包括的电容器C1至C4以及晶体管N21至N24可以具有在制造工艺中产生的特性变化。由此,利用用于引入的差分对的偏移消除的上述技术,可以采用其中形成选择电路236的开关SW7至SW12和形成虚拟负载237的电容器C1至C4以及晶体管N21至N24的组合被周期性地切换的结构。具体地,可以提供用于周期性地改变这些组合的开关和冗余线路。通过这种结构,形成选择电路236和虚拟负载237的器件的特性变化可以被平均,由此允许进行更特定的阻抗调整。
很显然本发明不局限于上述实施例,而是在不脱离本发明的范围和精神的条件下,可以进行修改和改变。
Claims (12)
1.一种译码器电路,被配置为根据输入的数字数据输出模拟电压信号,包括:
运算放大器,具有多个输入差分对,该运算放大器被配置为通过将施加到该多个输入差分对的输入电压插值,产生输出电压;
第一选择电路,被配置为根据该数字数据,从基准电压中选择施加到该多个输入差分对的输入电压;
补偿单元,被配置为,在基准电压当中的至少一个电压电平被改变的情况下,取决于通过第一选择电路的输入电压选择,抑制施加到该多个输入差分对的输入电压的瞬时变化特性的波动。
2.根据权利要求1的译码器电路,还包括:
D/A转换器,每个被配置为,根据该数字数据决定输出电压电平,并输出作为一个基准电压;
其中该补偿单元操作,以便连接到D/A转换器的每个输出的每个负载阻抗是恒定的或在预定范围内,而与通过第一选择电路施加到该多个输入差分对的输入电压的选择无关。
3.根据权利要求1的译码器电路,还包括D/A转换器,每个D/A转换器被配置为,根据该数字数据决定输出电压电平,并输出作为基准电压之一;
其中该补偿单元包括:
虚拟负载;以及
第二选择电路,被配置为切换与D/A转换器的每个输出连接的虚拟负载的每个静电电容,以便与D/A转换器的每个输出连接的负载电容是恒定的,或在预定范围内,而与通过第一选择电路施加到该到多个输入差分对的输入电压的选择无关。
4.根据权利要求1的译码器电路,还包括D/A转换器,每个D/A转换器被配置为,根据该数字数据决定输出电压电平,并输出作为基准电压之一;
其中该补偿单元包括:
多个电容器;以及
第二选择电路,被配置为根据该数字数据选择与D/A转换器的每个输出连接的多个电容器的组合。
5.根据权利要求3的译码器电路,其中该第二选择电路的内电阻被配置为,使得连接到D/A转换器的每个输出的每个负载的电阻值是恒定的或在预定范围内,而与通过第一选择电路选择的施加到多个输入差分对的输入电压无关。
6.根据权利要求4的译码器电路,其中该第二选择电路的内电阻被配置为,使得连接到D/A转换器的每个输出的每个负载的电阻值是恒定的或在预定范围内,而与通过第一选择电路选择的施加到多个输入差分对的输入电压无关。
7.根据权利要求3的译码器电路,其中通过模拟开关形成第一和第二选择电路,以及形成第一选择电路的模拟开关和形成第二选择电路的模拟开关的数目和尺寸相同。
8.根据权利要求4的译码器电路,其中通过模拟开关形成第一和第二选择电路,以及形成第一选择电路的模拟开关和形成第二选择电路的模拟开关的数目和尺寸相同。
9.根据权利要求4的译码器电路,其中通过多个晶体管形成该多个电容器,该多个晶体管具有与形成多个输入差分对的输入晶体管相同的特性,以及用和该输入晶体管一样的方法偏置该多个晶体管。
10.一种用于显示器件的驱动电路,包括权利要求1的多个译码器电路,以驱动显示面板。
11.一种显示装置,包括:
驱动电路,包括权利要求1的多个译码器电路;以及
由来自该多个译码器电路的输出驱动的有源矩阵型显示面板。
12.一种译码器电路,被配置为通过有选择地将多个模拟电源输出的一个与在运算放大器中包括的每个输入端相连接,输出插值的电压信号,该译码器电路包括:
具有多个阻抗器件的阻抗器件组,该多个阻抗器件的每个阻抗值几乎等于该多个模拟电源输出的每一个和该多个输入端之间的阻抗,或其任意组合的总阻抗值;以及
补偿单元,被配置为,根据连接到该多个输入端的模拟电源输出的选择,通过将多个阻抗器件与模拟电源输出有选择地连接,将该多个模拟电源输出的每个负载阻抗保持在预定范围内。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006243887 | 2006-09-08 | ||
JP2006-243887 | 2006-09-08 | ||
JP2006243887A JP4878249B2 (ja) | 2006-09-08 | 2006-09-08 | デコーダ回路並びにそれを用いた表示装置用駆動回路及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101145784A true CN101145784A (zh) | 2008-03-19 |
CN101145784B CN101145784B (zh) | 2010-12-08 |
Family
ID=39169029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101496697A Expired - Fee Related CN101145784B (zh) | 2006-09-08 | 2007-09-10 | 用于显示设备的译码器电路、驱动电路以及显示设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7551111B2 (zh) |
JP (1) | JP4878249B2 (zh) |
KR (1) | KR100888567B1 (zh) |
CN (1) | CN101145784B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106409248A (zh) * | 2015-07-30 | 2017-02-15 | 三星电子株式会社 | 数模转换器 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101361275B1 (ko) * | 2007-08-08 | 2014-02-11 | 엘지전자 주식회사 | 디지털 디스플레이의 디지털 아날로그 변환 장치 |
JP5086010B2 (ja) * | 2007-09-10 | 2012-11-28 | ラピスセミコンダクタ株式会社 | Lcdパネル駆動回路 |
JP4528819B2 (ja) * | 2007-09-27 | 2010-08-25 | Okiセミコンダクタ株式会社 | 多入力演算増幅回路、それを用いたデジタル/アナログ変換器、及びそれを用いた表示装置の駆動回路 |
JP5273377B2 (ja) * | 2009-03-19 | 2013-08-28 | 株式会社ジャパンディスプレイ | 多入力一出力回路及び表示装置 |
JP5607815B2 (ja) * | 2011-03-04 | 2014-10-15 | ルネサスエレクトロニクス株式会社 | デジタルアナログ変換回路及び表示装置のデータドライバ |
KR101423550B1 (ko) | 2012-10-10 | 2014-08-01 | (주)제퍼로직 | 디지털 아날로그 변환 장치, 및 이를 포함하는 액정 표시 장치와 액정 표시 장치의 구동 장치 |
KR102277128B1 (ko) | 2015-06-16 | 2021-07-15 | 삼성디스플레이 주식회사 | 스캔 드라이버 및 이를 포함하는 표시 장치 |
JP7046860B2 (ja) * | 2019-03-12 | 2022-04-04 | ラピスセミコンダクタ株式会社 | デジタルアナログ変換回路及びデータドライバ |
JP2021033095A (ja) | 2019-08-27 | 2021-03-01 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置、電子機器及び移動体 |
JP7505735B2 (ja) | 2020-01-27 | 2024-06-25 | 深▲セン▼通鋭微電子技術有限公司 | 駆動回路及び表示装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3154927B2 (ja) * | 1995-08-28 | 2001-04-09 | 株式会社東芝 | デジタル・アナログ変換回路 |
WO1999053619A2 (en) * | 1998-04-15 | 1999-10-21 | Koninklijke Philips Electronics N.V. | A multi-output digital to analog converter |
JP3594125B2 (ja) * | 2000-07-25 | 2004-11-24 | シャープ株式会社 | Da変換器およびそれを用いた液晶駆動装置 |
US6617989B2 (en) * | 2001-12-21 | 2003-09-09 | Texas Instruments Incorporated | Resistor string DAC with current source LSBs |
US6639534B2 (en) * | 2002-02-14 | 2003-10-28 | Silicon Laboratories, Inc. | Digital-to-analog converter switching circuitry |
JP2005156621A (ja) * | 2003-11-20 | 2005-06-16 | Hitachi Displays Ltd | 表示装置 |
US6853323B1 (en) * | 2004-05-04 | 2005-02-08 | Integrated Programmable Communications, Inc. | Differential voltage output digital-to-analog converter |
-
2006
- 2006-09-08 JP JP2006243887A patent/JP4878249B2/ja not_active Expired - Fee Related
-
2007
- 2007-09-07 US US11/898,017 patent/US7551111B2/en not_active Expired - Fee Related
- 2007-09-07 KR KR1020070091130A patent/KR100888567B1/ko not_active IP Right Cessation
- 2007-09-10 CN CN2007101496697A patent/CN101145784B/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106409248A (zh) * | 2015-07-30 | 2017-02-15 | 三星电子株式会社 | 数模转换器 |
CN106409248B (zh) * | 2015-07-30 | 2021-01-26 | 三星电子株式会社 | 数模转换器 |
Also Published As
Publication number | Publication date |
---|---|
KR20080023200A (ko) | 2008-03-12 |
CN101145784B (zh) | 2010-12-08 |
JP2008067145A (ja) | 2008-03-21 |
US20080062021A1 (en) | 2008-03-13 |
US7551111B2 (en) | 2009-06-23 |
KR100888567B1 (ko) | 2009-03-12 |
JP4878249B2 (ja) | 2012-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101145784B (zh) | 用于显示设备的译码器电路、驱动电路以及显示设备 | |
CN101459413B (zh) | 数字模拟变换电路和使用它的显示装置的数据驱动器 | |
US8031146B2 (en) | Data driver device and display device for reducing power consumption in a charge-share operation | |
US7750900B2 (en) | Digital-to-analog converting circuit and display device using same | |
US8217925B2 (en) | Display panel driver and display device | |
US7576674B2 (en) | Digital-to-analog converter circuit, data driver, and display device using the digital-to-analog converter circuit | |
CN100472959C (zh) | 差动放大器、数字/模拟转换器和显示装置 | |
US7495512B2 (en) | Differential amplifier, data driver and display device | |
US8390609B2 (en) | Differential amplifier and drive circuit of display device using the same | |
US7459967B2 (en) | Differential amplifier, digital-to-analog converter and display device | |
US7388532B2 (en) | Overdrive digital-to-analog converter, source driver and method thereof | |
US20060202744A1 (en) | Voltage generating circuit with two resistor ladders | |
CN101552841A (zh) | 输出放大电路及使用该电路的显示装置的数据驱动器 | |
JP2008111875A (ja) | 演算増幅器及び表示装置 | |
KR100698491B1 (ko) | 액정표시패널용 구동회로 및 액정표시장치 | |
KR20190001563A (ko) | 디스플레이 장치, 소스 구동 회로 및 그 제어 방법 | |
Lu et al. | An area-efficient fully R-DAC-based TFT-LCD column driver | |
US20110007057A1 (en) | Liquid crystal display driver and liquid crystal display device | |
JP5017871B2 (ja) | 差動増幅器及びデジタルアナログ変換器 | |
US8310428B2 (en) | Display panel driving voltage output circuit | |
CN114974154A (zh) | 输出电路、数据驱动器及显示装置 | |
US8294653B2 (en) | Display panel driving voltage output circuit | |
US10673397B2 (en) | Operational amplifier | |
US11356113B2 (en) | Digital-to-analog conversion circuit and data driver | |
JP2009258237A (ja) | 液晶駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20101208 Termination date: 20140910 |
|
EXPY | Termination of patent right or utility model |