CN101132047A - 用于光电子学的半导体芯片及其制造方法 - Google Patents
用于光电子学的半导体芯片及其制造方法 Download PDFInfo
- Publication number
- CN101132047A CN101132047A CNA2007101529351A CN200710152935A CN101132047A CN 101132047 A CN101132047 A CN 101132047A CN A2007101529351 A CNA2007101529351 A CN A2007101529351A CN 200710152935 A CN200710152935 A CN 200710152935A CN 101132047 A CN101132047 A CN 101132047A
- Authority
- CN
- China
- Prior art keywords
- semiconductor chip
- thin layer
- layer
- table top
- active area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 132
- 230000005693 optoelectronics Effects 0.000 title claims abstract description 6
- 238000004519 manufacturing process Methods 0.000 title abstract description 7
- 239000000758 substrate Substances 0.000 claims abstract description 69
- 230000005855 radiation Effects 0.000 claims abstract description 35
- 230000008878 coupling Effects 0.000 claims description 52
- 238000010168 coupling process Methods 0.000 claims description 52
- 238000005859 coupling reaction Methods 0.000 claims description 52
- 238000000576 coating method Methods 0.000 claims description 33
- 239000011248 coating agent Substances 0.000 claims description 32
- 238000000034 method Methods 0.000 claims description 32
- 230000003287 optical effect Effects 0.000 claims description 20
- 238000009413 insulation Methods 0.000 claims description 11
- 239000002184 metal Substances 0.000 claims description 11
- 229910052751 metal Inorganic materials 0.000 claims description 11
- 230000004888 barrier function Effects 0.000 claims description 10
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 2
- 230000005611 electricity Effects 0.000 claims 1
- 239000010409 thin film Substances 0.000 abstract description 14
- 239000010410 layer Substances 0.000 description 176
- 238000002310 reflectometry Methods 0.000 description 23
- 238000002474 experimental method Methods 0.000 description 12
- 239000000463 material Substances 0.000 description 8
- 230000000694 effects Effects 0.000 description 7
- 238000004364 calculation method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 230000014509 gene expression Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- 238000005530 etching Methods 0.000 description 5
- 239000000203 mixture Substances 0.000 description 5
- 230000002349 favourable effect Effects 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 238000005520 cutting process Methods 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 238000002156 mixing Methods 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- 238000010521 absorption reaction Methods 0.000 description 2
- 238000005275 alloying Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005266 casting Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000000407 epitaxy Methods 0.000 description 2
- 230000005496 eutectics Effects 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 230000035882 stress Effects 0.000 description 2
- 229910017401 Au—Ge Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000001154 acute effect Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 230000003667 anti-reflective effect Effects 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 239000011247 coating layer Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000004880 explosion Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000007373 indentation Methods 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000011514 reflex Effects 0.000 description 1
- 230000008521 reorganization Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/08—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/10—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/26—Materials of the light emitting region
- H01L33/30—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/40—Materials therefor
- H01L33/405—Reflective materials
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Devices (AREA)
- Led Device Packages (AREA)
Abstract
本发明提供了一种发射辐射的半导体芯片,其具有薄膜层。在薄膜层中形成一个发射光子的有源区,该薄膜层在背对半导体芯片的发射方向的一侧上设有至少一个孔洞,通过孔洞形成了多个台面。该薄膜层设有外延式层序列,并且不设生长衬底。本发明还提供了一种用于同时制造多个用于光电子学的并设有有源薄膜层的半导体芯片的方法。
Description
本申请是申请日为2001年8月8日的同名专利申请CN 01817035.8的分案申请。
技术领域
本发明涉及用于光电子学的半导体芯片,尤其涉及发射辐射的半导体芯片,它具有:
-一个有源薄膜层且尤其基于In1-x-yAlxGayP(其中0≤x≤1,0≤y≤1,x+y≤1)的薄膜层,在该薄膜层中形成一个发射光子的区域,
-一个用于薄膜层的载体衬底,它设置在该薄膜层的背对芯片发射方向的那侧上并与该薄膜层连接。
本发明还涉及同时制造许多这样的半导体芯片的方法。
背景技术
衬底本身是半导体芯片的一部分并且是薄膜层的机械支承层即薄膜层的主要支承元件,薄膜层本身在与衬底相对的那侧上不再有自支承层。
基于In1-x-yAlxGayP(其中0≤x≤1,0≤y≤1,x+y≤1)的薄膜层意味着,薄膜层具有许多层,它们由搀杂或未搀杂的In1-x-yAlxGayP(其中0≤x≤1,0≤y≤1,x+y≤1)系材料制成。
US5008718和US5367580公开了上述类型的半导体芯片。为了制造上述类型的半导体芯片,通常通过外延方法在一个衬底上涂敷上一个有源半导体层序列。然后,在该有源半导体层序列的表面上,固定着一个载体衬底。其上淀积着该半导体层序列的基底的至少一部分被去除掉。最好在该载体衬底和该有源半导体层序列之间有一个金属反射层,使载体衬底不吸收光。
这种已知的半导体芯片的一个缺点是,设置在载体衬底和有源半导体层序列之间的金属反射层在波长短时一般没有令人满意的反射率。尤其是当波长短于600纳米时,作为金属反射层的金的效率越来越低,因为反射率明显降低。当波长短于600纳米时,例如可以采用元素Al和Ag,它们的反射率在波长短于600纳米的情况下保持比较稳定。
另外,接合大面积反射层如金属反射层带来了困难。另外,由于金属接触层的接合和合金化,还存在损害金属反射层的质量的相当大的危险。
此外,DE19807758A1公开了一种截金字塔形半导体芯片,它在一个上窗口层和一个下窗口层之间具有一个有源发光区。该上窗口层和该下窗口层一起构成该截金字塔形基体。窗口层侧壁的倾斜取向使来自有源区的光在例面上全反射并且几乎垂直地射向截金字塔形主体的起发光面作用的底面。这样一来,从有源区发出的光的一部分在半导体元件的出射锥内射向表面。
在这里,出射锥是指并且以下应该是指这样的锥体,即它由光线构成,所述光线入射到出射面的入射角小于全反射临界角并且这些光线因而没有被全反射,而是直接从半导体材料中被耦合输出。因此,出射锥的开口角是全反射临界角的两倍。那些在出射锥外延伸的或者说以一个比全反射临界角更大的角度击中出射面的光线被全反射。
为了显著增大光输出,这种构想的前提就是上、下窗口具有最小厚度。在已知的截金字塔形半导体元件中,上、下窗口层的厚度至少为50.8微米(2millizoll)。这样的层厚仍然在可作到的范围内。但是,如果要提高已知半导体芯片的功率,则必须标定整个尺寸。在这样的情况下,很快就得到了只能通过外延方式很费事地形成的层厚。所以,这种已知的半导体芯片通常只能技术上很费事地标定。
发明内容
基于这样的现有技术,本发明的任务是提供一种可按照薄膜技术制造的并具有更好的光耦合输出的半导体芯片及其制造方法。
根据本发明,通过如下所述的半导体芯片和方法来完成上述任务。优选的实施形式和半导体芯片制造方法同时见下文。
根据本发明的第一方面,提供了一种发射辐射的半导体芯片,其具有薄膜层。其中,在薄膜层中形成一个发射光子的有源区,该薄膜层在背对半导体芯片的发射方向的一侧上设有至少一个孔洞,通过孔洞形成了多个台面。该薄膜层设有外延式层序列,并且不设生长衬底。
根据本发明的第二方面,提供了用于同时制造多个用于光电子学的并设有有源薄膜层的半导体芯片的方法,其中在该薄膜层中形成一个发射光子的有源区,该方法包括步骤:在一个生长衬底上使一个包含了所述发射光子的有源区的层序列外延式生长;在该层序列中形成至少一个孔洞,使得在该层序列中形成多个台面;去除所述生长衬底;以及沿分离轨迹将结构化的层序列分割成多个半导体芯片。
在半导体芯片的一个特别优选的实施形式中,孔洞横截面从外向内地缩小,就是说,从与载体衬底的界面向薄膜层内部地缩小,孔洞的深度大于薄膜层一半厚度。
孔洞或由孔洞形成的许多台面一方面有利地造成薄膜层在其连接到载体衬底上的连接侧上具有压紧面,该压紧面与芯片的整个横截面相比很小。这带来了以下优点,即在缩小的压紧面区域内,可以产生比较大的局部压力,该压力促进了衬底和薄膜层的可靠连接,但同时,对薄膜层的施压可保持得足够小,以便尽可能地消除薄膜层在与载体衬底连接时受损的危险。
另一方面,可供使用的连接面因有孔洞而增大,这也能够导致载体衬底与薄膜层之间连接的改善。此外,孔洞用于容纳多余的粘合剂或焊料,这有利地使得其定量变得不太重要。
此外,通过孔洞而有利地提供了这样的侧面,即在这些侧面上,部分来自有源区的辐射被转向,从而这部分辐射在出射锥内击中有源薄膜层的背对载体衬底的出射面。与现有技术相比,在本发明的半导体芯片中,在台面的侧面上的反射至少部分代替了在一个连续的平面反射层上的反射。
在这里有利的是,侧面尽可能深地突入薄膜层中以便使尽可能多的来自有源区的并且没有直接击中出射面并在那里耦合输出的辐射如此(甚至多次)反射即转向,即这部分辐射以一个在出射锥内的角度击中出射面。
实验表明,当孔洞深度大于薄膜层厚度的一半时,耦合输出效率明显提高。
在本发明的一个实施形式中,孔洞的深度能够使有源薄膜层的有源区被孔洞分断开。
事实证明,其有源区通过一个从固定侧起开设于有源薄膜层中的孔洞被分断开的半导体芯片具有特别高的光输出。因为在这种情况下,不仅是射向固定侧的光子,而且至少一部分射向有源薄膜层出射面的光子通过在台面的侧面上的反射而以一个位于出射锥内的角度转向出射面。
在台面分界面上的反射造成大部分来自有源区的光子在出射锥内击中出射面并且可以离开半导体芯片。
在另一个优选实施形式中,薄膜层是如此构成的,即从有源区发出的光子的至少一条轨迹从当时的台面通向其中一个相邻的台面。
通过使台面光学耦合,没有在原台面的其中一个侧面上反射的光子进入其中一个相邻台面中并在那里在当时的台面的侧面上被如此反射,即这部分光子在出射锥内击中出射面。
另外,在本发明的一个有利的实施方式中,台面配备有凹侧面。
通过这些措施,辐射的走向是这样的,即它们首先在出射面上反射并且随后每次相对出射面更陡地在一个台面的一侧面上继续反射,从而这些辐射最终在出射锥内击中出射面。
在另一个优选实施形式中,这些台面被一个反射层覆盖住。
通过这个措施,全部击中台面侧面的光辐射被转向半导体芯片的出射侧。
附图说明
从以下结合附图描述的实施例中,得到了本发明的半导体芯片的和本发明方法的其它有利实施形式,其中:
图1是本发明半导体芯片的横截面示意图;
图2是本发明半导体芯片的另一个实施例的横截面示意图,其中有源区分别设置在截金字塔形台面内;
图3是本发明半导体芯片的横截面示意图,该半导体芯片配备有具有凹侧面的台面;
图4是一曲线图,它示出了本发明半导体芯片的光输出与传统半导体芯片相比升高的情况;
图5是一个台面的横截面示意图,该台面由一个下方的扁截锥和一个上方的陡截锥构成;
图6a-6d是台面的不同横截面形状的示意图和一曲线图,该曲线图示出了耦合输出效率与图5所示台面的下截金字塔和上截金字塔之间的界面的半径的关系;
图7是一曲线图,它表示耦合输出效率与设置在图5所示台面尖头上的接触层的反射率的关系;
图8是一曲线图,它示出了耦合输出效率与图5所示台面的侧面的反射率的关系;
图9是一曲线图,从中可以看出耦合输出效率与在有源区内的一光斑尺寸的关系;
图10a-10d是一个台面的不同横截面形状的示意图和一曲线图,在台面中,有源区高度是变化的,该曲线图示出了耦合输出效率与一个下分界层的厚度的关系;
图11是一曲线图,它示出了耦合输出效率与一个具有图10b所示横截面形状的台面的侧面的凸缘角的关系;
图12是另一曲线图,它示出了耦合输出效率与一个具有图10b所示横截面形状的台面的凸缘角的关系;
图13是一曲线图,它示出了在厚度保持不变时的耦合输出效率与有源薄膜层宽度的关系;
图14是一曲线图,它示出了耦合输出效率与用于各种台面形状的台面的连接台面覆层的厚度的关系;
图15是本发明半导体芯片的另一个实施例的横截面示意图;
图16是本发明半导体芯片的另一个实施例的横截面示意图;
图17a-17e是用于制造本发明的多个半导体芯片的第一方法的过程的示意图;
图18a-18e是用于制造本发明的多个半导体芯片的第二方法的过程的示意图;
图19a-19e是用于制造本发明的多个半导体芯片的第三方法的过程的示意图;
图20是本发明半导体芯片的俯视图;
图21是在形成孔洞后的薄膜层表面的斜视图;
图22是图21的局部放大图。
具体实施方式
在这些图中,相同的或作用相同的实施例组成部分用相同的附图标记表示。
图1所示的用于发光二极管的半导体芯片具有一个载体衬底1,在该载体衬底上涂敷有有源薄膜层2。为清楚起见,在图1中,与衬底1厚度相比夸大地示出了有源薄膜层2的厚度。有源薄膜层2具有一个发射光子的有源区3,该有源区总是在中间高度上形成在台面4中。台面4可以成截金字塔形或截锥形。因此,半导体芯片就是一个发光二极管。
台面4设置在覆层5上,该覆层在一个平的前侧面6上具有一个中心前侧接触部位7,该接触部位最好由一个金属化层构成。由孔洞8构成的背面台面4被一反射层覆盖着,该反射层由一个介电绝缘层9和一个涂覆在该介电绝缘层上的金属化层10构成。绝缘层9沿台面4底面11被触点接通部12隔断开,所述触点接通部由金属化部分构成。
绝缘层9最好具有一个比薄膜层2的相邻半导体层更小的折射率。该绝缘层还被构造成用于金属化层10的防扩散层。代替绝缘层9,也可以使用一个导电层。该层的光学性能是决定性的。
为了制造如图1所示的半导体芯片,首先,在一个生长衬底上外延生长有源薄膜层2。有源薄膜层2例如可以基于InGaAlP地制成,其中,覆层5首先形成在生长衬底上,随后,以高于1018cm-3以上的浓度搀杂,以确保覆层5的良好导电性,这是因为覆层5的良好导电性是以下的前提条件,即在发光二极管芯片的正面6上,一个中心接触部位7足以给许多台面4的有源区供应电流。另外,覆层5的成分是如此选择的,即它对在有源区内产生的光子是透明的。通常,这可以通过利用覆层5的材料成分来调节禁带间隙来实现。
随后,在覆层5上涂覆上另一层,在该层中,通过适当的化学湿式或化学干式蚀刻法形成台面4,这些蚀刻方法不是本申请的内容。台面4最好只形成在为半导体芯片而设的区域内并且最好在那里又只在可以发生光耦合输出的区域内,而不是在薄膜层2表面上的接触层7、43、49的下面。这些为半导体芯片而设的区域具有400微米见方的典型横向外尺寸。台面4具有这样的外尺寸,即该外尺寸在有源薄膜层2的层厚范围内。因此,台面4的外尺寸在10微米范围内。
在另一个步骤中,在台面4上淀积绝缘层9并且形成触点接通部12。随后,涂覆上金属化层10。
随后,有源薄膜层2根据规定的芯片数量被分开。这例如通过湿式蚀刻来实现。
接着,分开的有源薄膜层2例如通过共晶接合被固定在衬底1上并且通过湿式蚀刻去除生长衬底。接着,在有源薄膜层2的敞露前面上形成接触部位7并且半导体芯片通过分离载体衬底1被分开。
图1所示的半导体芯片具有以下优点,即由有源区3产生的光子没有射到吸收光子的半导体芯片成分上,因为通过金属化层10使光子远离载体衬底1。因此,衬底在导电和/或传热能力和/或热膨胀方面有利地得到很好的优化。
另一个优点是,在图1的半导体芯片中,由有源区3发出的光子的绝大部分在台面4的侧面13上全发射。在侧面13上全反射的光子以一个大的角度射向前面6。尤其是,未在侧面13上反射而在前面上全发射的一部分光子在出射锥内射向前面6并因而可以离开半导体芯片。所以,在图1的半导体芯片中,至少部分地通过在侧面13上的全反射代替了从现有技术中公开的在连续底面上的反射。因此,图1的半导体芯片与没有孔洞8的传统半导体芯片相比具有几乎增加了两倍的光输出。
以下,结合图2、3所示的其它实施例来详细描述上述效果。
注意一列光辐射,其中术语“光辐射”不是指局限于一定的波长,而是指局限于与波长无关的几何光学方法。
在图2所示的实施例中,台面4成截金字塔形状并且它只在台面4底面11上通过一个接触层14被固定在载体衬底1上。通过接触层4,给有源区3供应电流。
由于半导体与浇注树脂之间的折射率差一般高达3.5∶1.5,所以在半导体与浇注树脂之间的界面上,只能从半导体中耦合输出光辐射,所述光辐射在一个出射锥内以约16°的开口角射入界面。在光辐射等角度均分射入时,这约等于单位面积射入的光辐射的2%。
通过台面4,来自有源区3的光辐射转向前面6。台面4的作用是使射向侧面13的光辐射转向前面6并且在那里在出射锥内击中,从而所述光辐射可以离开半导体芯片。此外,光输出可以通过适当选择底面11的尺寸、侧面13倾斜角大小以及台面4高度和有源区3位置而得到优化。
在图2中示出一光辐射15,它首先在侧面13上全反射并从那里转向前面6。在前面6上,光辐射在出射锥内射向界面并因而可以离开半导体芯片。在没有在侧面13上全反射的情况下,光辐射15会在前面6上全反射并且回射向一个从现有技术中公开的反射层,在这里,光辐射又会被反射。在图2所示的实施例中,在传统的连续反射层上的反射被在侧面13上的反射代替了。
这也适用于光辐射16,它首先在底面11上并接着在侧面13上反射。光辐射16也在第二次反射后转向前面6,在那里,该光辐射在出射内击中。在没有在侧面13上反射的情况下,光辐射16也会在前面6上全反射并回射向一个背面反射层。
还有利的是,台面4通过覆层5被光学耦合。在这里,光学耦合是指,至少一个来自薄膜层2的光辐射可超过中心线17地从其中一个台面4的区域到达一个相邻台面4的区域。因为借助覆层5进行光学耦合可以使没有射向当时的台面4的一侧面13的光辐射18击中其中一个相邻台面4的其中一个侧面13并在那里转向前面6,在这里,光辐射在一个出射锥中击中。所以,通过借助覆层5的光学耦合,进一步增加了光输出。
最后,在图3中示出了半导体芯片的一个变型实施例的横截面,其中台面4成具有凹侧面13的截锥形。这种侧面13设计结构导致了,一个在前面6和侧面13之间来回反射的光辐射18在接近中心线17时逐渐转向前面,直到它在出射锥内击中前面6。这也适用于光辐射19,所述光辐射19首先通过覆层5从各自的台面4到达相邻的台面4并在那里以一个大角度到达前面6。
最后,在图4中示出了一个曲线图,在该曲线图中,一条测量曲线20表示按照有关单位的光输出在一个按照薄膜技术制成的传统发光二极管脉冲工作时与工作电流的相互关系。另一条测量曲线21表示按照有关单位的光输出与根据图3所示实施例的发光二极管的工作电流的相互关系。可从图4中看到,在图3所示实施例中的光输出大约是没有孔洞8的传统半导体芯片的光输出的两倍。
为了确定台面4的最佳形状,进行了一系列实验。以下,结合图5-图14来详细说明实验结果。
首先,结合图5来说明在实验中改变的参数。在图5中,示出了其中一个台面4的横截面形状。在所示情况下,台面4由一个下截锥22和一个上截锥23构成。下截锥22以一个基面24与覆层5相邻。在上截锥23中形成该有源区3。此外,在图5中设有一个设置于台面3的底面11上的接触部位25。
台面4的侧面13由下截锥22的一个凸缘26和上截锥23的一个凸缘27构成。沿共同的界面28的下截锥22的几何尺寸是如此选择的,即凸缘26直接过渡到凸缘27中。
以下涉及台面4的各尺寸。下截锥22基面24的半径用rn表示,界面28的半径用rt表示,底面11半径用rp表示。另外,台面4可以被分成一个在基面24和有源区3之间的下分界层29与一个在有源区3和底面11之间的上分界层30。在这里,下分界层29具有厚度hu,上分界层具有厚度h0。还用H表示台面的总厚度。在所有实验中,总厚度都被设定为6微米。至于覆层5的厚度hw,在所有的其厚度hw都不变的实验中,它被设定为2微米。
在图6a-6d中示出了计算结果,其中底面11的半径被rp被设定为5微米,基面24的半径rn被设定为20微米。在图6a-6d所示的横截面形状中,界面28的半径rt在6微米-18微米之间变化。
在这些实验中,3.2折射率被用于有源区3。下分界层29的折射率、上分界层30的折射率以及覆层5的折射率都是3.3。在不改变的情况下,采用了等于0.3的接触部位25反射率。未被接触部位25盖住的底面11以及凸缘26、27的反射率被设定为0.8。在这里,反射率分别是指与能量有关的反射系数。
另外,通过10.000/cm的吸收系数考虑了有源区3的自吸收。所有实验是通过光子循环进行的。为此假定内部量子效率为0.8。不考虑当因载流子重组而产生光子时的量子效率。因此,在曲线图中指明的耦合输出效率η等于从半导体芯片中耦合输出的光子与实际所产生光子量之比。因此,指明的耦合输出效率η的值必须乘以系数0.8,以便得到外部效率。
还假定,在接触部位25和凸缘26、27上的反射与角度无关。所以,在实验中出现这样的情况,即首先介电绝缘层9被涂覆到台面4上并补充上成镜像的金属化层10,在实验中低估了它的作用,这是因为,在实验中没有考虑到在此情况下出现的全反射。
图6c表示一曲线图,其中,相对半径rt地以一条曲线31示出了耦合输出效率η。为了比较,也示出了一个普通薄膜半导体芯片的耦合输出效率,其中只在光子循环范围内测量散射。边缘长300微米的薄膜半导体芯片具有与在下截锥22和上截锥23内的台面4一样的外延组织。假定,半导体芯片在p型区具有一个镜面,其反射率为0.72。该值是反射层和接触层的用覆盖率加权的反射率平均值,其中,对于反射层的反射率来说,该值为0.8反射层的覆盖率为0.85,对于接触层的反射率来说,该值为0.3,并且采用0.15覆盖率。
可以从图6中看到,在根据图6a的横截面形状的上截锥23的迎角很大的情况下,耦合输出效率η不见得高于传统的薄膜发光二极管的耦合输出效率η,在图6d中通过直线32示出了其耦合输出效率。这也是可以理解的,因为具有图6a所示平坦的面横截面形状的台面4不见得就使来自有源区3的光辐射以锐角射向发光面6。而确切地说,这只能通过具有图6c所示横截面形状的台面4来实现,在这种情况下,耦合输出效率η也几乎是传统的薄膜发光二极管的耦合输出效率η的两倍。
此外,实验了耦合输出效率η与接触部位25反射率之间的关系。为此,根据接触部位25的反射率计算了耦合输出效率η,在这里,台面4的横截面形状等于图6b所示的横截面形状。另外假定,接触部位25覆盖整个底面11。可以从图7中看到,耦合输出效率η与接触部位25的反射率没有太大关系。所以,与传统的薄膜发光二极管相比,在此所述的、具有设在固定侧的台面4的半导体芯片看来对接触部位25的较低反射率要不敏感得多,因为导致耦合输出的多次反射显然只有小部分在底面11和发光面6之间进行,而在台面4中是立体进行的。
与接触部位25反射率的相对无关性是特别有利的,这是因为,实际上,在接触部位25与上分界层30之间的低欧姆电阻一般与低反射率有关。因为良好的欧姆接触需要原子从构成接触部位25的层中扩散到其下的材料中。
与同接触部位25反射率的关系相反地,耦合输出效率η与在底面11和凸缘26、27上的镜面的反射率Rs的关系是非常抢眼的。这样的计算结果表明了,该计算是通过半导体芯片的一个模型进行的,该半导体芯片的台面4的半径为,rn=20微米,rt=16微米,rp=5微米。
所以,台面4大致具有图6b所示的横截面形状。
这种计算结果就是一条图8所示的曲线33,它单调地随反射率Rs增大而升高。在图8的曲线图中绘出的点34表示用于这样的半导体芯片的计算结果,即在该半导体芯片上,不曾涂覆镜面层,而是该半导体芯片埋入作为包围物质的树脂中。不过在这里出现了全反射,从而与具有镜面层的半导体芯片相比,产生一个更大的耦合输出效率。在图1所示的实施例中,情况也是如此,在该实施例中,在金属化层10之间设有电绝缘层,也可以在该电绝缘层上发生全反射。
图9包含这样的计算的结果,即该计算是在具有台面的半导体芯片上进行的,其半径为rn=20微米,rt=16微米,rp=5微米。所以,该台面4大致具有图6b所示的横截面形状。在这里,有源区3位于基面24和底面11之间的中间高度上。在这种计算中,在其有源区3中出现光子的区域被限制为一个光斑,该光斑直径dL绘制在横坐标上。结合图9的曲线图,可以看到,耦合输出效率在光斑较小时特别高。这意味着,光子在有源区3的中心被特别好地耦合输出。就此而言,存在较弱的外氏效应。
另外,实验了有源区3位置的影响。在图10a-10c中示出了各种横截面形状,其中如此改变下分界层29的厚度hu与上分界层30的厚度h0,即台面的总厚度H保持不变。图10d示出了计算结果,在该图中,与下分界层29的厚度hu有关地绘制出耦合输出效率η。如图所示,耦合输出效率η与有源区3位置的关系不大。优选一个位于台面4下半部中的有源区3,这是因为流经有源区3的电流密度低并因而有源区3的电流负荷保持低,这避免了老化问题和线性问题。
此外,实验了凸缘27迎角φ0与凸缘26迎角φu的影响。在这里,基于这样一个横截面形状,其中下截锥22和上截锥23分别具有相同的迎角φ0、φu值。在这里,有源区3的半径φ0始终为10微米,迎角φ=φ0=φu改变。在此注意两种情况。一方面,实验用于周期性边界条件的耦合输出效率η,其中基点间距为10微米。在图11的曲线图中,在曲线35中确定了结果。此外,实验了非周期性情况。为此计算一个具有一独立台面4的半导体芯片的耦合输出效率η,在这里,所有射入覆层5的光子被覆层5吸收。在图11中,通过曲线36描绘出了非周期性情况。如图11所示,覆层5对耦合输出效率η有明显贡献。
对于凸缘角φ来说,也存在一个最佳区域。该区域如图12所示。在基础计算中,设半径rp等于10微米。如此改变有源区3的半径ra和基面24的半径rn,即凸缘27、26的迎角φ覆盖1.5°-85°的范围。如图12所示,存在一个最佳的迎角φ角度范围。凸缘角φ应该为5°-60°并最好是10°-40°。当迎角φ为10°-30°时,得到非常好的耦合输出效率η值。
最后实验了改变台面4的宽度对耦合输出效率η有什么样的影响。因此在这里,台面4厚度H保持不变,半径rp、ra、rn均匀一致地延伸。在图13的曲线37表示这样的情况,即接触部位25的反射率RK等于0.3。另一条曲线38涉及接触部位25的反射率RK等于0.8的情况。曲线37、38都表示耦合输出效率η与有源区3直径2ra的关系。在接触部位25具有高反射率时,耦合输出效率η只随着有源区3直径的增大而略微降低。不过,表示接触部位25的反射率RK低的实际情况的曲线37表明,耦合输出效率η随着有源区3直径的增大而显著降低。所以台面4的横向延伸越小,耦合输出效率η越高。
覆层5的厚度对耦合输出效率η也很重要。在图14中,与覆层5厚度hw有关地示出了用于各种情况的耦合输出效率η。曲线39说明上述周期性状况。另一曲线40涉及非周期性状况,第三曲线41涉及300见方的方形半导体芯片通过一个连接层相互连接的状况。可以从图14中看到,层厚增大的覆层5越发有利。尤其是,如果层厚hw小于在这里为6微米的台面4厚度,则这是很有利的。结果,孔洞8的深度应大于有源薄膜层2厚度的一半。
不过,如图14所示,分别有一个台面4的许多独立的半导体芯片表明最佳情况,因为耦合输出效率在厚度hw=0时是最高的。可是,独立的芯片具有这样的缺点,即其功率不能随意扩大,因为也必须随功率来标定半导体芯片的尺寸。但从实际出发,外延层厚度是有限的。这造成无法为任意高的功率来设计独立的半导体芯片。不过,图1-4所示的半导体芯片可以几乎随意地规划,因为,只需要按照覆层5的增大面积来提高台面4的数量,以便提高半导体芯片的光功率。
另一项实验与有源区3是否也可设置在覆层5中的疑问有关。为此,计算用于传统薄膜发光二极管的耦合输出效率并且设其为1。一个其有源区3设在覆层5中的半导体芯片与传统的薄膜发光二极管相比具有1.25的耦合输出效率。最后,对于图1-4所示的半导体芯片来说,得到了1.67的相对耦合输出效率。这表明,当有源区3设置在覆层5内时,可以获得耦合输出效率η的提高。
图15示意表示本发明的薄膜发光二极管芯片的优选实施形式。在这里,薄膜层2包括一个高搀杂有Te的且约4微米厚的n-InGaAlP层2a(浓度大于1017cm-3并最好大于1018cm-3)以及一个约3.5微米厚的搀杂有Mg的P-GaP层2b。
在薄膜层2的面对载体衬底1的固定侧11上,如结合图11所述的那样,涂覆上一个如由Si3N4构成的绝缘层9和一个金属反射接触层10。与由有源区发出的光的波长有关的Si3N4层具有最好大约是所发光辐射波长的三倍的厚度,这样的Si3N4层除了其电绝缘作用外还导致了更好的金属反射层的镜面效果并且在使用适当材料的情况下同时构成在薄膜层2与金属反射层10之间的扩散阻挡层。
或者,绝缘层9可以是如由氮化硅层和氧化硅层交替构成的叠层。
p型区给有源区3的供电通过合金化AuZn触点12来保证,该触点设置在台面4的面向载体衬底1的那面上并且穿过绝缘层9。
反射接触层10最好是一个AuZn/TiW(N)/Au层。但是,它也可以完全由Au、Al或Ag或它们的合金构成。
为了获得足够高的力学稳定性,通过接合将薄膜层2涂覆到导电载体衬底1上,在这个实施例中,它附设在n-GaAs衬底上。而且,在载体衬底1的上表面和下表面上,例如有AuGe接触层44、45。在面向薄膜层2的那侧上,例如还有一个TiPtAu/AuSn层47位于AuGe接触层45上。
在芯片的前面或耦合输出侧上,设有一个中心触点7和一个金属框43或另一个导电框,它通过两个未示出的导电桥与中心触点7连接。中心触点7和金属框43例如包括一个TiPtAu层和一个设置在该TiPtAu层与薄膜层2之间的TiAuGe层。
n-InGaAlP层的强导电性保证了所需的电流扩大。给有源区3的p型区供电借助在载体衬底1底面上的接触层44并通过过该载体衬底来实现。
为进一步改善光耦合输出,在薄膜层2的前面上设置一个光学抗反射涂覆层42,在这个实施例中,它是一个λ/4的Si3N4层。
如已结合图2所述的那样,在薄膜层2中,从载体衬底1和薄膜层2之间的接合平面起地形成许多个截金字塔形孔洞8,它们明显加强了发光二极管的光耦合输出。在这个实施例中,孔洞8足够深地进入薄膜层2中,从而它们断开了pn结3。不过,也可以如此深地形成孔洞8,即它们没有断开pn结。
除了加强光耦合输出外,孔洞8还有这样的优点,即它们明显降低了当薄膜层2共晶接合在载体衬底上时因各材料的热膨胀系数不同而出现的应力。因此,提高了过程安全性和加工生产率。
这同样适用于根据在温度因损耗功率而升高时的不同热膨胀情况来补偿在半导体芯片工作中出现的机械应力。
图16示意表示根据本发明的另一个半导体芯片。在这个实施形式中,薄膜层2被涂覆在一个电绝缘载体衬底1上,从而给pn结3的p型区供电通过一个除薄膜层2外还设置在Au-Ge接触层上的p触点46来进行。
p-InGaAlP层2b具有6微米的厚度,而以1×1018cm-3的搀杂的n-InGaAlP:Te层2a具有3微米厚度。在这个实施例中,孔洞8的延伸深度为5.5微米。在这个实施例中,它们没有断开pn结3。
在这个实施例中,例如在薄膜层2的背对载体衬底1的前面上安置一个由导电In-Sn氧化物构成的光学抗反射涂覆层48,除了改善光耦合输出外,这个层也有助于电流扩大。所以,在这里,n层2a有时可以被设计得比采用电绝缘抗反射涂覆层时更薄,因为电流扩大不必唯一地在薄膜层2里进行。
这样的导电抗反射涂覆层48也可以被用在本发明半导体芯片的所有其它实施形式中。在图16的实施例中,也可以在In-Sn氧化物层48的位置上使用一个绝缘的抗反射涂覆层42。
图16所示的结构也适用于采用导电载体衬底1的应用场合并且不局限于使用电绝缘载体衬底1的应用场合。
图16的实施形式的结构具有以下优点,即载体衬底1尤其是可在热膨胀和/或导热性能方面有利地得到优化,而不必关注导电性。
如果需要,在处理薄膜层时,用适当材料填充孔洞8。
在制造方法的各不同时刻的晶片垂直剖面示意图表明了图17a、17b所示的用于同时制造许多本发明的半导体芯片的工艺过程。为简明起见,在这里并且在说明图18a-图19e的方法时也省掉了尤其是薄膜层2以及在载体衬底和薄膜层之间的上述层及其所有细节。
薄膜层2、绝缘层9、接触层7、43-47、49和抗反射涂覆层42、48例如是通过从半导体技术中知道的传统淀积方法制成的。
在第一工序中,使一个有源薄膜层2生长到一个生长衬底20上(图17a)。如上所述,这样的薄膜层2一般具有许多具有各种成分的半导体层。
随后,在薄膜层2中形成孔洞8,以便在随后要在其中进行半导体芯片发光的区域内产生台面4。这例如是通过适当的掩模技术和各向异性的湿法化学蚀刻(图17b)来实现的。
接着,在薄膜层2的具有孔洞8的那侧上,涂覆上反射层9、10(在此未示出,但例如参见图15、16)并在台面4上形成触点接通部12(在此未示出,但例如参见图15、16),随后使这一侧与一个载体衬底晶片21连接,在该载体衬底晶片的主面上最好有接触层44、45(图17c)。
在至少部分并最好完全去除生长衬底20后,在薄膜层2的空闲面的每个要形成半导体芯片的表面区内涂覆上焊垫7,一个供电框43通过连接片49(见图20)与该焊垫连接,所述供电框在随后的芯片的薄膜层2的外边缘上延伸。例如,这样的接触层材料如上所述。后来芯片的位于焊垫7和触通框70之间的光耦合输出面具有一个光学抗反射涂覆层42。为此参见图17d。
在分开这样加工成的晶片前,沿分离线22并最好通过蚀刻分断开薄膜层2,根据需要,在由此出现的薄膜层凸缘上进行损伤蚀刻。如果需要,薄膜层2的凸缘可以有一个抗反射涂覆层和/或钝化层。
在该步骤之后,载体衬底晶片21例如借助锯齿或刻痕和折断沿分离线22被分断开,从而形成独立的半导体芯片23。
因此,半导体芯片的整体形成有利地按照复合晶片的形式进行,就是说,晶片被分断开是工艺过程的、在将芯片如安装在壳体中之前的最后步骤。
图18a-18e所示的方法与图17a-17e所示方法的区别主要在于,可以省略掉在分断载体衬底晶片21前对薄膜层进行分割并且薄膜层2的分割和载体衬底晶片21的分割一起沿分离线22在一个步骤中完成。
图19a-19e所示的方法与图17a-17e所示方法的区别主要在于,分割开薄膜层2是在使薄膜层2与载体衬底晶片21连接前进行的。
代替磨削和/或湿法化学蚀刻方式,生长衬底的去除也可以借助爆破进行。为此,最好在薄膜层和生长衬底之间涂上一个吸收层,它具有比生长衬底更小的能带间距。穿过生长衬底,吸收层借助具有适当波长的激光器被破坏。在由GaAs构成生长衬底的场合下,吸收层例如由InGaAs构成并且激光器例如是IR激光器。
在图20所示的本发明芯片的俯视图中,可以看到借助孔洞8产生的台面4。尤其是能看到,在触点7区域、连接片49区域、供电框43区域和分离轨线区中没有孔洞8。这些区域是本来光辐射耦合输出就没有或很少的所有区域。在这些区域中省掉孔洞有利地造成薄膜层2的相当高的机械稳定性。这尤其是在触点7区域内产生有利的影响,因为在那里,当把半导体芯片装到一壳体内时,一般要蚀刻并印制出接合线。
图21示出了在形成孔洞8后的一个薄膜层2表面的斜视图。在此也能看到,在触点7区域70、连接片49区域80和供电框43区域90中,没有台面4。
图22表示图21的局部放大图。
Claims (31)
1.一种发射辐射的半导体芯片,其具有薄膜层,
其中,在该薄膜层中形成一个发射光子的有源区,所述薄膜层在背对半导体芯片的发射方向的一侧上设有至少一个孔洞,通过所述孔洞形成了多个台面,和
所述薄膜层设有外延式层序列,并且不设生长衬底。
2.如权利要求1所述的半导体芯片,其特征在于,所述半导体芯片设有用于薄膜层的载体衬底,所述载体衬底布置在所述薄膜层的背离发射方向的一侧上并与这一侧相连。
3.如权利要求1或2所述的半导体芯片,其特征在于,孔洞(8)的横截面随着离开载体衬底(1)而变小。
4.如权利要求1或2所述的半导体芯片,其特征在于,该有源薄膜层具有一个基于In1-x-yAlxGayP的层序列,其中0≤x≤1,0≤y≤1且x+y≤1。
5.如权利要求1或2所述的半导体芯片,其特征在于,孔洞(8)的深度形成为使得有源区(3)被孔洞分断开。
6.如权利要求1或2所述的半导体芯片,其特征在于,孔洞(8)的深度形成为使得有源区(3)不被孔洞分断开。
7.如权利要求1或2所述的半导体芯片,其特征在于,所述台面(4)通过只在构成薄膜层(2)的辐射产生区域内形成的多个孔洞(8)来形成。
8.如权利要求1或2所述的半导体芯片,其特征在于,由有源区(3)发出的光子的至少一条轨迹(18)从各个台面(4)通向相邻的台面(4)中之一。
9.如权利要求2所述的半导体芯片,其特征在于,台面(4)向着载体衬底逐渐缩小。
10.如权利要求9所述的半导体芯片,其特征在于,台面(4)具有凹侧面(13)。
11.如权利要求1或2所述的半导体芯片,其特征在于,台面(4)呈截头金字塔形。
12.如权利要求5所述的半导体芯片,其特征在于,所述薄膜层设有与所述台面邻接的连接层,并且所述有源区(3)设置在所述台面(4)的与覆层(5)相邻的那一半中。
13.如权利要求7所述的半导体芯片,其特征在于,所述薄膜层设有与所述台面邻接的连接层,并且覆层(5)对由有源区(3)发出的光子是尽可能透明的。
14.如权利要求7所述的半导体芯片,其特征在于,所述薄膜层设有与所述台面邻接的连接层,并且覆层(5)是高度搀杂的。
15.如权利要求1或2所述的半导体芯片,其特征在于,台面(4被反射层(9,10)覆盖住。
16.如权利要求15所述的半导体芯片,其特征在于,该反射层具有垫有绝缘层(9)的金属化层(10)。
17.如权利要求1或2所述的半导体芯片,其特征在于,有源薄膜层(2)具有5-50微米的厚度。
18.如权利要求17所述的半导体芯片,其特征在于,有源薄膜层(2)具有5-25微米的厚度。
19.如权利要求1或2所述的半导体芯片,其特征在于,所述至少一个孔洞(8)的深度大于薄膜层(2)的厚度的一半。
20.如权利要求1或2所述的半导体芯片,其特征在于,所述载体衬底(1)是导电的,并且在背对薄膜层(2)的那侧上具有一个电接触面(44)。
21.如权利要求2所述的半导体芯片,其特征在于,载体衬底(1)是导电的或电绝缘的,并且在面向薄膜层(2)的那侧上除薄膜层(2)外还有一个电接触面(46)。
22.如权利要求1或2所述的半导体芯片,其特征在于,薄膜层(2)的位于固定侧(11)对面的表面(6)设有用于改善光耦合输出的光学抗反射涂覆层(42)。
23.如权利要求22所述的半导体芯片,其特征在于,该光学抗反射涂覆层(42)由氮化硅构成。
24.如权利要求22所述的半导体芯片,其特征在于,该光学抗反射涂覆层(42)由导电的In-Sn氧化物构成。
25.如权利要求1或2所述的半导体芯片,其特征在于,薄膜层(2)在与一个或多个接触部位(7,43)相对的区域中没有孔洞(8)。
26.如权利要求1或2所述的半导体芯片,其特征在于,所述薄膜层设有与所述台面邻接的连接层,并且台面(4)随着离开该连接层而逐渐缩小。
27.如权利要求26所述的半导体芯片,其特征在于,台面(4)具有截头金字塔形或截锥形的形状,并且斜的侧面具有一个在5°-60°之间且尤其在10°-40°之间的、与薄膜层(2)的横延伸方向相对的迎角φ。
28.如权利要求27所述的半导体芯片,其特征在于,所述迎角φ为15°-30°。
29.用于同时制造多个用于光电子学的并设有有源薄膜层(2)的半导体芯片的方法,其中在该薄膜层中形成一个发射光子的有源区(3),该方法包括步骤:
-在一个生长衬底(20)上使一个包含了所述发射光子的有源区(3)的层序列外延式生长;
-在该层序列中形成至少一个孔洞(8),使得在该层序列中形成多个台面(4);
-去除所述生长衬底(20);和
-沿分离轨迹(22)将结构化的层序列分割成多个半导体芯片(23)。
30.如权利要求29所述的方法,其特征在于,在连接该层序列与载体衬底晶片(21)之前,沿分离轨迹(22)断开该层序列。
31.如权利要求30所述的方法,其特征在于,在去除生长衬底(20)后且在进行所述连接之前以及在载体衬底(21)被分断开之前,在一个单独的步骤中沿分离轨迹(22)分断开该层序列。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10038671.7 | 2000-08-08 | ||
DE10038671A DE10038671A1 (de) | 2000-08-08 | 2000-08-08 | Halbleiterchip für die Optoelektronik |
DE10059532.4 | 2000-11-30 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB018170358A Division CN100565942C (zh) | 2000-08-08 | 2001-08-08 | 用于光电子学的半导体芯片及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101132047A true CN101132047A (zh) | 2008-02-27 |
CN100557835C CN100557835C (zh) | 2009-11-04 |
Family
ID=7651719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007101529351A Expired - Lifetime CN100557835C (zh) | 2000-08-08 | 2001-08-08 | 用于光电子学的半导体芯片及其制造方法 |
Country Status (3)
Country | Link |
---|---|
EP (2) | EP3240048B1 (zh) |
CN (1) | CN100557835C (zh) |
DE (1) | DE10038671A1 (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102468394A (zh) * | 2010-11-12 | 2012-05-23 | 佛山市奇明光电有限公司 | 发光二极管元件及其制造方法 |
CN103219451A (zh) * | 2008-06-13 | 2013-07-24 | 三星电子株式会社 | 发光元件 |
CN103227169A (zh) * | 2008-08-05 | 2013-07-31 | 三星电子株式会社 | 发光器件 |
CN105580145A (zh) * | 2013-07-25 | 2016-05-11 | 奥斯兰姆奥普托半导体有限责任公司 | 光电子半导体芯片、半导体器件以及用于制造光电子半导体芯片的方法 |
CN107431079A (zh) * | 2015-04-02 | 2017-12-01 | 微软技术许可有限责任公司 | 自由边缘半导体芯片弯曲 |
CN110071202A (zh) * | 2018-01-24 | 2019-07-30 | 夏普株式会社 | 微型led元件以及图像显示元件 |
WO2022161427A1 (zh) * | 2021-02-01 | 2022-08-04 | 北京与光科技有限公司 | 光学器件的制备方法和光学器件 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004021175B4 (de) | 2004-04-30 | 2023-06-29 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Halbleiterchips für die Optoelektronik und Verfahren zu deren Herstellung |
KR100595884B1 (ko) * | 2004-05-18 | 2006-07-03 | 엘지전자 주식회사 | 질화물 반도체 소자 제조 방법 |
DE102007003282B4 (de) | 2007-01-23 | 2023-12-21 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Leuchtdiodenchip |
DE102009018603B9 (de) * | 2008-04-25 | 2021-01-14 | Samsung Electronics Co., Ltd. | Leuchtvorrichtung und Herstellungsverfahren derselben |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1589099C3 (de) * | 1967-09-09 | 1975-08-28 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Leuchtanordnung |
JPS5310840B2 (zh) * | 1972-05-04 | 1978-04-17 | ||
US4039890A (en) * | 1974-08-16 | 1977-08-02 | Monsanto Company | Integrated semiconductor light-emitting display array |
JPS52124885A (en) * | 1976-04-12 | 1977-10-20 | Matsushita Electric Ind Co Ltd | Semiconductor light emitting device |
US5008718A (en) | 1989-12-18 | 1991-04-16 | Fletcher Robert M | Light-emitting diode with an electrically conductive window |
JPH03223976A (ja) | 1990-01-29 | 1991-10-02 | Ezel Inc | 画像照合装置 |
JPH06318731A (ja) * | 1993-03-12 | 1994-11-15 | Sharp Corp | 半導体発光装置 |
JP2927158B2 (ja) * | 1993-09-29 | 1999-07-28 | サンケン電気株式会社 | 半導体発光素子 |
US6229160B1 (en) * | 1997-06-03 | 2001-05-08 | Lumileds Lighting, U.S., Llc | Light extraction from a semiconductor light-emitting device via chip shaping |
EP0905797B1 (de) * | 1997-09-29 | 2010-02-10 | OSRAM Opto Semiconductors GmbH | Halbleiterlichtquelle und Verfahren zu ihrer Herstellung |
EP0977063A1 (en) * | 1998-07-28 | 2000-02-02 | Interuniversitair Micro-Elektronica Centrum Vzw | A socket and a system for optoelectronic interconnection and a method of fabricating such socket and system |
-
2000
- 2000-08-08 DE DE10038671A patent/DE10038671A1/de not_active Ceased
-
2001
- 2001-08-08 EP EP17173235.7A patent/EP3240048B1/de not_active Expired - Lifetime
- 2001-08-08 CN CNB2007101529351A patent/CN100557835C/zh not_active Expired - Lifetime
- 2001-08-08 EP EP10183569.2A patent/EP2267800B1/de not_active Expired - Lifetime
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103219451A (zh) * | 2008-06-13 | 2013-07-24 | 三星电子株式会社 | 发光元件 |
CN103219451B (zh) * | 2008-06-13 | 2016-01-13 | 三星电子株式会社 | 发光元件 |
CN103227169A (zh) * | 2008-08-05 | 2013-07-31 | 三星电子株式会社 | 发光器件 |
CN103227169B (zh) * | 2008-08-05 | 2016-06-01 | 三星电子株式会社 | 发光器件 |
CN102468394A (zh) * | 2010-11-12 | 2012-05-23 | 佛山市奇明光电有限公司 | 发光二极管元件及其制造方法 |
CN105580145B (zh) * | 2013-07-25 | 2018-07-06 | 奥斯兰姆奥普托半导体有限责任公司 | 光电子半导体芯片、半导体器件以及用于制造光电子半导体芯片的方法 |
CN105580145A (zh) * | 2013-07-25 | 2016-05-11 | 奥斯兰姆奥普托半导体有限责任公司 | 光电子半导体芯片、半导体器件以及用于制造光电子半导体芯片的方法 |
CN107431079A (zh) * | 2015-04-02 | 2017-12-01 | 微软技术许可有限责任公司 | 自由边缘半导体芯片弯曲 |
CN107431079B (zh) * | 2015-04-02 | 2020-09-25 | 微软技术许可有限责任公司 | 自由边缘半导体芯片弯曲 |
CN110071202A (zh) * | 2018-01-24 | 2019-07-30 | 夏普株式会社 | 微型led元件以及图像显示元件 |
US10978616B2 (en) | 2018-01-24 | 2021-04-13 | Sharp Kabushiki Kaisha | Micro light emitting element and image display device |
CN110071202B (zh) * | 2018-01-24 | 2022-02-22 | 夏普株式会社 | 微型led元件以及图像显示元件 |
WO2022161427A1 (zh) * | 2021-02-01 | 2022-08-04 | 北京与光科技有限公司 | 光学器件的制备方法和光学器件 |
Also Published As
Publication number | Publication date |
---|---|
DE10038671A1 (de) | 2002-02-28 |
EP2267800B1 (de) | 2017-07-12 |
EP2267800A2 (de) | 2010-12-29 |
EP3240048B1 (de) | 2021-02-17 |
EP2267800A3 (de) | 2012-04-04 |
EP3240048A1 (de) | 2017-11-01 |
CN100557835C (zh) | 2009-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100565942C (zh) | 用于光电子学的半导体芯片及其制造方法 | |
US10312422B2 (en) | Light emitting devices with optical elements and bonding layers | |
EP2445022B1 (en) | Light emitting devices with improved light extraction efficiency | |
KR100753710B1 (ko) | 발광 다이오드 구조체 및 그의 형성 방법 | |
EP2135304B1 (en) | Vertical light emitting diodes | |
JP5232592B2 (ja) | 光取出率を改善するための発光デバイスにおける光学エレメントの形成 | |
US7268371B2 (en) | Light extraction from a semiconductor light emitting device via chip shaping | |
US20070018182A1 (en) | Light emitting diodes with improved light extraction and reflectivity | |
US20020030194A1 (en) | Light emitting diodes with improved light extraction efficiency | |
CN100557835C (zh) | 用于光电子学的半导体芯片及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20091104 |