CN101073202A - 尤其用于移动无线电的振荡器电路 - Google Patents
尤其用于移动无线电的振荡器电路 Download PDFInfo
- Publication number
- CN101073202A CN101073202A CN200480028374.9A CN200480028374A CN101073202A CN 101073202 A CN101073202 A CN 101073202A CN 200480028374 A CN200480028374 A CN 200480028374A CN 101073202 A CN101073202 A CN 101073202A
- Authority
- CN
- China
- Prior art keywords
- phase
- signal
- oscillator
- circuit
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004891 communication Methods 0.000 title description 2
- 230000008859 change Effects 0.000 claims description 28
- 238000000034 method Methods 0.000 claims description 26
- 230000000630 rising effect Effects 0.000 claims description 11
- 230000004913 activation Effects 0.000 claims description 10
- 230000004044 response Effects 0.000 claims description 9
- 230000001934 delay Effects 0.000 claims description 2
- 230000000452 restraining effect Effects 0.000 abstract 2
- 230000009466 transformation Effects 0.000 description 23
- 239000003990 capacitor Substances 0.000 description 18
- 230000006872 improvement Effects 0.000 description 11
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 239000013598 vector Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000002349 favourable effect Effects 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 3
- 238000013016 damping Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 101100288173 Enterococcus faecalis (strain ATCC 700802 / V583) prs1 gene Proteins 0.000 description 1
- 230000005526 G1 to G0 transition Effects 0.000 description 1
- 101100465401 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SCL1 gene Proteins 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 101150016674 prs2 gene Proteins 0.000 description 1
- 238000011160 research Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1206—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
- H03B5/1212—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1228—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1237—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
- H03B5/124—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
在振荡器电路中提供一种可被调谐到离散值的振荡器(4),所述振荡器具有可以通过开关装置(5)连接的调谐元件(6)。与振荡器(4)的输出端(41)相连接的整流电路(8)根据振荡器信号形成时钟信号。此外,振荡器电路包括相位延迟电路(9),该相位延迟电路具有切换输入端(91),具有耦合到整流电路(8)的输出端上的时钟信号输入端(97),并且具有耦合到开关装置(5)上的切换输出端(96)。相位延迟电路(9)具有比较电路(94),用来比较施加到信号输入端上的时钟信号的相位和参考相位。该相位延迟电路被设计用来在将激活信号施加到切换输入端(91)上后并在施加到信号输入端(97)上的时钟信号的相位匹配参考相位后发出切换信号。结果,切换过程被延迟,直到振荡器的输出信号的阶跃函数响应不会在时钟信号中导致突然相变为止。
Description
本发明涉及一种尤其用于移动无线电的振荡器电路。
可调频率振荡器被广泛地用于不同目的。尤其,它们为特别是在移动无线电设备中的数字电路提供时钟信号。因为外部干扰、例如温度变化,所以振荡器的输出频率改变。因此有必要再次对振荡器进行重新调谐,并改变输出频率。
在电压控制振荡器(VCO)的情况下,这是通过将持续的电压施加到电容上来实现的,其中电容与振荡器的谐振电路耦合。在该情况下,电容决定振荡器的谐振频率。因此,由于电压变化,电容的改变同样导致输出频率被改变。
与此相反,在数字控制振荡器(DCO)的情况下,离散值电容被增加到振荡器的谐振电路中或从振荡器的谐振电路断开。因此,电容的逐步变化在数字可调振荡器的输出端上产生单独的突变形式的频率变化。这个离散值频率变化导致输出频率的突然相变。
在现代的通信系统中,不同的电路使用相同的基准频率和相同的基准振荡器。例如,在移动无线电中,GSM系统部件和蓝牙收发机都使用来自相同的数字可调振荡器的时钟信号。GSM系统对频率波动很敏感,并马上产生控制信号,以便为数字可调振荡器设置新的时钟频率。这导致在来自振荡器的输出信号中产生突然相变,这在时钟信号中也很明显。如果蓝牙收发机同时处于接收机模式,那么收发机可能由于时钟信号中的突然相变而丢失所接收的数据或只能不正确地接收该数据。
因为一般说来所有数字和模拟电路对时钟信号中的相变灵敏地起反应,所以希望将突然相变减到最小。因此,电压控制振荡器使用低通滤波器,其中该低通滤波器对编程电压变化进行滤波,并且因此只产生非常缓慢和小的相变。然而,该滤波器方法的不利是,频率变化所需的长的时间周期。因此,所汲取的电流也增加,并且尤其是移动无线电的寿命降低。在数字可调振荡器的情况下,其中频率变化通过电容的离散突变来实现,这样的滤波也是可能的,但是不能完全避免电容的离散突变。
本发明基于以下目标:提供一种振荡器控制电路,其中减少在发生频率变化时的任何突然相变。本发明的另一个目标是,提供一种振荡器控制电路中的频率变化方法,其中减少该控制电路的输出信号的任何突变。
依据本发明,该目标通过独立权利要求的主题来实现。
在该情况下,振荡器控制电路包含振荡器,该振荡器可被调谐到离散值,该振荡器具有用于振荡器信号的产生的输出端。该可调振荡器包含至少一个调谐元件,该调谐元件可以通过开关装置来连接,用于调谐振荡器信号的频率。可调振荡器的输出端被连接到整流电路上,所述整流电路被设计用来在输出端上产生时钟信号,该时钟信号由振荡器形成。在该情况下,由振荡器形成的时钟信号是方波时钟信号。该振荡器控制电路具有相位延迟电路,该相位延迟电路具有第一切换输入端和信号输入端,所述信号输入端与整流电路的输出端耦合。相位延迟电路的切换输出端与振荡器的开关装置耦合。该相位延迟电路被设计用来在将激活信号施加到相位延迟电路的第一切换输入端上后并在随后到达时钟信号的特定相位之后在切换输出端上发出切换信号。
由整流电路形成的时钟信号中的突然相变尤其发生在可调谐到离散值的振荡器的调谐元件在振荡器信号的振幅达到整流器的阈值时候被切换时。依据本发明,该相位延迟电路用来保证调谐元件的切换过程在输出信号与阈值显著不同时执行,因此,由于所连接的调谐元件,在该振荡器电路的阶跃函数响应期间,来自整流电路的输出信号现在有减少的或可忽视地小的突然相变。
依据本发明,这是通过该相位延迟电路实现的,该相位延迟电路针对频率变化将切换信号的传输延迟特定的相位量。在这种情况下,该相位延迟电路以该延迟等待,直到该时钟信号有一个特定相位,优选地例如一个上升沿或一个下降沿。因此,通过延迟该切换过程直到一个适当的时间来减少该输出信号中的任何突然相变。因此,该振荡器信号的阶跃函数响应不影响所导出的时钟信号的相位。
在本发明的一个有利的改进方案中,相位延迟电路包含比较电路,用来比较被施加到信号输入端上的时钟信号的相位和第一相位。该比较电路优选地被设计用于检测时钟信号的上升沿或下降沿,其中时钟信号的边沿与第一相位相关。然后该比较电路发出一个信号,该信号被延迟所选择的相位延迟。
在另一个改进方案中,相位延迟电路包含比较电路,用来比较被施加到信号输入端上的时钟信号的相位和参考相位。然后,该相位延迟电路在将激活信号施加到该相位延迟电路的第一切换输入端上后并且在被施加到信号输入端上的信号的相位匹配该参考相位后在切换输出端上发出切换信号。
在这种情况下,特别有利的是将相位延迟电路中的比较电路设计为当被施加到信号输入端上的时钟信号的相位匹配参考相位时发出相位延迟电路的切换输出端的切换信号。在这种情况下,相位延迟电路中的比较电路对该可调振荡器的开关装置发出切换信号,然后,该可调振荡器连接或断开调谐元件。
在本发明的一个改进方案中,该相位延迟电路具有第一和第二操作状态。在第一操作状态中,它被设计用于切换信号与时钟信号的相位规定的同步。第二操作状态代表等待状态,在该状态中相位同步电路不发出任何信号。该比较电路可以有利地通过第一切换输入端上的激活信号从第二操作状态切换到第一操作状态。 因此,只有在施加了用于转换振荡器频率的信号时,它才被激活。在比较或者切换信号发出后,该比较电路方便地切换回第二操作状态。
在本发明的另一个有利的改进方案中,相位延迟电路具有第二切换输入端,用于供应程序信号。第二切换输入端与用于调整比较电路的相位延迟的装置耦合。因此相位延迟是可变的。当外部的操作参数已经变化时,这是特别值得做的,因此利用之前的相位延迟来充分减少时钟输出信号中的突然相变就不再足够了。
在本发明的一个改进方案中,用于调整的装置具有可编程存储装置,在该可编程存储装置中存储至少两个参考相位,其中可以通过程序信号来选择所述参考相位。因此,不同的参考相位能够被存储在该存储装置中,并且能够按要求通过该程序信号来选择。当相位延迟电路是一个有固定相位值的可编程相位延迟电路时,这是特别值得的。因此,程序信号选择参考相位,对于该参考相位来说时钟信号中的突然相变为最小。替代地,可编程存储器装置包含至少两个可通过程序信号来选择的相位延迟。
在本发明的另一个改进方案中,相位延迟电路被设计用来在切换输出端上发出切换信号,该切换信号取决于第一切换输入端上的切换信号。当可调振荡器具有多个可被连接的调谐元件时,这是有利的。在相位延迟电路的切换输入端上的切换信号包括调谐元件针对频率变化所需的信息,其中调谐元件可以被连接。因此,相位延迟电路切换正确的调谐元件,通过其在切换输出端上的切换信号使该调谐元件延迟。
振荡器的至少一个可连接的调谐元件具有电荷存储器的形式是有利的。替代地,振荡器的至少一个可连接的调谐元件具有变容二极管的形式。在另一个替代方案中,振荡器的至少一个可连接的调谐元件是电容器。因此,可调谐到离散值的振荡器的谐振频率通过电容变化来改变。通过开关装置,固定电容值总是被增加到可调振荡器的谐振电路中或从可调振荡器的谐振电路断开。
用于在具有可调谐到离散值的振荡器(4)的振荡器控制电路中实现频率变化的方法的特征在于以下步骤:
-在振荡器控制电路的切换输入端上接收用于振荡器的频率切换的激活信号;
-将源自振荡器信号的时钟信号的一个相位与参考相位进行比较;
-如果这两个相位匹配,则产生用于振荡器的频率切换的切换信号,其中振荡器可被调谐到离散值,并且
-通过切换信号切换振荡器的频率。
对可调谐到离散值的振荡器的频率切换的延迟减少输出信号中的任何突然相变。
该方法特别适合于依据本发明的电路。在这种情况下,通过向相位延迟电路的第一切换输入端提供用于振荡器的频率切换的信号来减少在振荡信号频率切换期间振荡器电路的时钟信号中的任何突然相变。然后,相位延迟电路对由振荡器形成的时钟信号的相位和参考相位进行比较。如果这两个相位匹配,则在相位延迟电路的切换输出端上产生切换信号,并提供给开关装置,用于切换振荡器的调谐元件。
在本方法的一个改进方案中,当相位匹配参考相位时,另外等待相位延迟,并且只有在那时才产生切换信号。然后,值得的是,以这样的方式执行比较过程,使得检测到分别与一个相位相关的上升或者下降沿。
在第一切换输入端上的切换信号有利地同样被用来选择要由振荡器的开关装置切换的调谐元件。当振荡器具有多个可切换的调谐元件或一个数字调谐矩阵时,这是值得的。此外,附加的程序信号可用于选择要用于相位延迟电路中的比较的参考相位。这使得例如可以补偿产品的温度变化或者组件变化。
在本方法的一个改进方案中,振荡器频率通过以下方式来切换,即通过所选择的相位延迟来产生基准信号,随后与该基准信号同步地产生用于频率切换的切换信号。
本发明将在下文借助附图详细地说明,其中:
图1显示本发明的一个典型实施例,
图2显示一个数字可调振荡器的框图,
图3显示一个依据本发明的相位延迟电路的框图,
图4显示一个时序图,和
图5显示一个方法实例。
图1显示一个振荡器控制电路,在它的输出端1上,可以分接出具有所规定的频率的方波时钟信号。该振荡器控制电路具有第一切换输入端2和程序信号输入端3。
该振荡器控制电路包括振荡器(DCO),该振荡器可以被数字调谐或可以被调谐到离散值,并且该振荡器具有用于振荡器信号的产生的输出端。振荡器信号的频率由谐振电路决定。此外,在该典型实施例中,振荡器4有两个输入端42和43,它们经开关5被分别连接到电容器6的一个连接端子上。电容器6的相应的另一连接端子通向参考地电位7。当开关闭合时,电容器被连接到没有示出的谐振电路上,从而改变振荡器信号的频率,其中该振荡器信号已经在输出端41上产生。
振荡器4的输出端41连接到整流电路8上。该整流电路8本身有一个输出端,该输出端连接到振荡器控制电路的输出端1上。整流电路8使用来自振荡器4的正弦波振荡器信号,以产生方波时钟信号,并在输出端上发出该信号。在这个典型实施例中,为了这个目的,它使用阈电压,它将该阈电压与输入信号相比较。如果输入信号大于该阈电压,则在输出端上产生具有正的并且处处恒定的振幅的信号,而如果整流电路8的输入端上的振荡器信号的电平小于该阈值时,则整流电路产生具有负振幅的信号。
整流器8的输出端连接到相位延迟电路9的时钟信号输入端97上。相位延迟电路9包括切换输入端91和程序信号输入端92。切换输入端91连接到振荡器控制电路的切换输入端2上,而程序信号输入端92连接到程序信号输入端3上。相位延迟电路具有与开关装置5耦合的信号输出端96。取决于相位延迟电路9的切换输出端上的切换信号,开关装置5将两个电容器6中的一个连接到输入端42和43上,从而在数字可调振荡器4中产生频率变化。相位延迟电路9本身通过切换输入端91上的激活信号来激活。然后,它比较整流电路8的输出端上的时钟信号的相位和参考相位。
信号的相位可被表示为矢量图上的旋转矢量。矢量旋转的速率是频率的量度。每当振荡器4的频率切换发生在接近于来自振荡器的正弦输出信号的振幅达到整流电路8的阈值的时候时,发生振荡器控制电路的输出端1的时钟信号中的突然相变。振荡器输出信号的由频率切换产生的阶跃函数响应同样在振荡器信号中产生突然相变。这可导致在一个时间周期期间不只两次达到阈值,而是更频繁地达到阈值。因此,时钟输出信号也被改变。依据本发明,切换以这样的方式进行,使得频率切换发生在这样的时刻,该时刻保证由此产生的阶跃函数响应不导致任何附加的时钟信号变化。
振荡器信号的振幅达到阈值的时刻代表基准时间,在该典型实施例中,该基准时间与相位0度相关联。这同时有利地是时钟信号的上升沿。在半个时间周期后,又达到阈值,并且这对应于180度的相位。在一个时间周期后,相位角是360度,该相位角再一次是起始点的0度。
现在,相位延迟电路9中的比较电路对时钟信号的相位和参考相位进行比较。当旋转矢量达到参考相位的值时,比较电路于是向相位延迟电路的切换输出端发出切换信号,并且开关装置5将电容器6连接到可调振荡器上。突然的电容变化在振荡器4的输出信号中产生阶跃函数响应。然而,这在振荡器的输出信号的振幅达到整流电路的阈值的时候已经衰减了。这样避免在时钟信号的输出端上的任何突然相变。
对于相位延迟电路中的比较电路来说,时钟信号的相位矢量多快地旋转是无关紧要的。从0度的相位开始,相应于振幅过零的时刻,切换信号被延迟,直到两个相位匹配。这取决于相位矢量的转速和时钟信号的频率。然而,参考相位必须以这样的方式来设置,使得在再次零交叉通过阈值的情况下振荡信号的阶跃函数响应已经衰减到这样的程度,使得在已整流的时钟信号中不发生突然相变。
在这种情况下,整流电路只有一个阈电压。例如,这可以通过适当设计的比较器电路来实现。其它可能的实现是双稳态多谐振荡器电路,例如施密特触发器,虽然这些双稳态多谐振荡器电路有滞后或者两个阈值。适当设计的触发器电路也可以被用作整流电路。
图3显示相位延迟电路9的一个改进方案,该相位延迟电路包括比较电路94,该比较电路可通过输入端91上的切换信号来激活,并且它执行施加于时钟信号输入端97上的信号的相位和参考相位之间的比较。在这种情况中,参考相位是可自由变化的。它由电路95提供,电路95与用于程序信号的程序输入端92连接,并且具有存储装置921。不同的预定参考相位被存储在该存储装置921中。根据在程序信号输入端92上的程序信号,电路95从存储装置921中选择一个参考相位,并且把这个相位发送到比较装置94。
相位延迟电路9也包括电路93,该电路93的一个输入端连接到比较电路94上,而它的第二输入端连接到切换输入端91上。
输入端91的切换信号是数字切换信号,并且除了对频率变化的请求之外也包括关于应实现什么频率变化的信息。这导致关于哪个电容应被连接在振荡器的谐振电路中的规定状态。电路93评价该信息,并使用它来产生切换信号。一旦比较装置94本身向电路93发出了起始信号,就在输入端96上发出切换信号。
在图3中所示的实施例中,相位延迟电路是可编程相位延迟电路。多个参考相位被存储在存储装置921中。这些参考相位之一通过输入端95的信号来选择,并且被用于比较过程。当预先不知道要选择的参考相位、但是必须仅仅通过一系列尝试来确定时,这是特别值得做的。
图6显示依据本发明的相位延迟电路的另一个实施例。在该情况下,该电路包括边沿检测器,该边沿检测器检测在时钟信号输入端97上的时钟信号的上升沿。当在时钟信号中检测到上升沿时,边沿检测器94a为延迟电路94b产生一个信号。该延迟电路94b将信号延迟特定相位、例如π/8。可通过电路95b为延迟电路94b选择不同的相位延迟。为此目的,电路95b从边沿检测器94a接收有关即时时钟频率的信息。该实施例比图3中所示的那个实施例简单,因为只需要单个边沿检测器和一个延迟电路。然而,最后,该边沿检测器也是比较电路,它对与边沿相关的相位进行检测。
图4中所示的图示适用于所有实施例。在时刻T1,用于频率切换的切换信号被发送给图1、3或6中所示的相位延迟电路。在该时刻,未延迟的时钟信号TS1具有下降沿,并且频率切换将导致该时钟信号中的剧烈的突然相变。因此,切换被延迟,直到再次检测到了上升沿,并且附加地相位达到了特定的量值。这相当于已经经过特定的时间。在时刻T2,用于频率切换的切换信号从相位延迟电路发出。在下一个下降沿之前,阶跃函数响应将已经再次充分衰减。
图6中所示的相位延迟电路中的边沿检测器检测时钟信号TS1的上升沿,并向延迟电路94b传递信号。这引起特定相位量值π/8的延迟,该相位量值同时也对应于延迟时间,虽然该延迟时间是依赖于频率的。与此相反,图1或3中的比较电路检测时钟信号TS1的相位。在这种情况下,例如时钟信号的上升沿对应于相位0°,并且下降沿对应于相位180°。因此,在时刻T1,时钟信号TS1的相位恰好为180°。然而,比较电路中的参考相位是例如π/8,即22.5°。当时钟信号TS1达到此相位时,相位延迟电路发出切换信号vSch1。因此,这两个相位延迟电路各自产生延迟的切换信号。
图2显示一个框图,作为数字可调振荡器的一个典型实施例,在该数字可调振荡器中开关装置5和电容器6被包含在数字可切换电容阵列44中。图2中所示的振荡器是平衡LC振荡器。电源45分别被连接到电感46和47的一端。电感46和47的两个另一端不仅构成振荡器4的平衡切换输出端,而且构成数字可控电容阵列44的一个连接端子。该数字可控电容阵列也有一个控制输入端441,它连接到相位延迟电路9的(未显示的)切换输出端上。
电容阵列44内的切换电容和电感46和47决定振荡器的谐振频率,从而也决定输出端41的输出频率。此外,振荡器包括由两个MOS晶体管48和49组成的阻尼补偿放大器。MOS晶体管48和49的源极连接端子连接到参考地电位50上。场效应晶体管48的漏极连接端子连接到电容阵列44和电感46上,而场效应晶体管49的漏极连接端子连接到电感47上。MOS晶体管48和49的栅极连接端子分别以交叉耦合的方式连接到另一个晶体管的漏极连接端子上。这产生负阻抗,该负阻抗用来抵消振荡器4的阻尼。
电容阵列44包括在图1中说明的电容器和开关装置,该开关装置使得能够根据输入端441的控制信号彼此独立地连接和断开各个电容。该控制信号优选地是数字信号,该数字信号针对要被切换的电容驱动各个开关。在该情况中,所用的电容不仅由电容器提供,而且也由变容二极管提供。
一种用于确定最佳相位延迟的尝试系列方法在图5中示出。在该情况下,在第一步骤S1中,通过输入端95上的程序信号PES选择所存储的参考相位REF之一,并在步骤S2中将该参考相位传输给比较电路。然后在步骤S3中,在振荡器的输出端上选择第一频率F1。在本方法的步骤S4中,通过向相位延迟电路9的输入端94施加切换信号AS而在振荡器的输出端上选择第二频率。然后,比较电路比较时钟信号的相位和先前选择的参考相位,并且不发出切换信号,直到这两个相位相同为止。
本方法的步骤S5用于观测在频率变化后在振荡器控制电路的输出端1上是否已发生了突然相变。如果情况如此,那么所选择的参考相位没有被最佳地选择,并且所产生的相位延迟是不充分的。然后,使用不同的程序信号PRS2来选择第二参考相位,并重复另外的步骤S1到S5。利用不同的参考相位全部重复本方法,直到突然相变达到最小值或完全消失。在步骤S6中,以这种方法所确定的最佳参考相位被标识为最佳相位,并且从那时起、并且特别是在操作期间被使用。本方法可以以不同方式来修改。特别地,可以使用一个所选择的参考相位来重复实现频率变化,以便确定已经找到最佳参考相位。
在这个方法中,存储装置包括多个预选的参考相位。在一个稍微不同的改进方案中,比较装置直接包含多个可选择的参考相位,其中这些参考相位可以通过程序信号PRS直接驱动。不需要存储装置。
当然参考相位也可被定义为要实现的频率变化的函数。在两个频率之间有较大差异的频率变化情况下,将这些变化细分为多个更小的变化是值得做的。这降低阶跃函数响应的量级。为了确定最佳参考相位,必须对时钟信号进行可能的突然相变或附加的时钟变化的研究。这可以例如在生产期间借助测量仪表、例如示波器来手动地完成。然而,也可以提供自动确定最佳相位延迟的电路。当由于外部操作参数、例如温度或操作时间的变化而使参考相位的变化变得必要的时候,这可能是特别值得做的。
在本方法的另一个实施例中,程序信号被用来选择大大不同的参考相位。于是,最佳参考相位被存储在存储装置中,并借助程序输入端上的第二程序信号来选择。这种方法与前一种方法的不同在于更加灵活,因为所定义的相位不再在存储装置中被使用。在该实施例中,比较装置被设计为可以为比较而使用不同的参考相位,尤其是连续值参考相位。
图7显示本方法的一个替代的改进方案。在该情况下,在步骤S11中,通过信号PRS选择固定相位延迟,并且将其传输到延迟电路。在第二步骤中,产生用于振荡器的频率变化的信号。在步骤S33中,边沿检测器检测上升信号沿或者替代地下降信号沿,并且当例如这样的事件发生时,则向延迟电路发出信号AS1。在步骤S44中,延迟电路将切换信号延迟所选择的相位量。然后它在输出端上发出切换信号vSch1,然后振荡器改变频率。同样在该情况下,能够通过在频率变化期间附加地观测时钟信号并且在延迟电路中选择不同的相位延迟来找到最佳相位延迟,其中对于该最佳相位延迟来说任何突然相变都被最小化。
依据本发明的振荡器控制电路不仅能被用于移动无线电的发射机和接收装置,而且能在必须产生对相变高度灵敏的时钟信号时使用。
附图标记列表
1:振荡器控制电路的输出端
2:振荡器控制电路的切换输入端
3:振荡器控制电路的程序信号输入端
4:数字可调振荡器
5:开关装置
6:电容器
7:参考地电位
8:整流电路
9:相位延迟电路
41:输出端
42,43:输入端
44:数字可切换电容阵列
45:电压源
46,47:电感
48,49:MOS晶体管
50:参考地电位
441:数字切换输入端
91:切换输入端
92:程序信号输入端
93,95:电路
94:比较电路
921:存储装置
96:数字切换输出端
97:时钟信号输入端
t:时间
T1,T2:时刻
Δt:时间差
TS1,TS2:时钟信号
Sch1:切换信号
vSch1:延迟的切换信号
Claims (13)
1、一种具有频率变化闭环控制的振荡器电路,尤其用于移动无线电,该振荡器电路包括:
-可被调谐到离散值的振荡器(4),具有用于振荡器信号的产生的输出端(41),并具有至少一个调谐元件(6),该调谐元件可通过开关装置(5)被连接,用于调谐所述振荡器信号的频率;
-阈值电路(8),该阈值电路被连接到所述振荡器(4)的输出端(41)上,具有用于产生时钟信号的输出端,其中该时钟信号是根据所述振荡器信号形成的并具有相位;
其特征在于
-相位延迟电路(9),具有第一切换输入端(91),具有耦合到所述阈值电路(8)的输出端上的信号输入端(97),具有耦合到所述振荡器(4)的开关装置(5)上的切换输出端(96),并且具有比较电路(94),该比较电路被设计用来比较施加到所述信号输入端(97)上的时钟信号的相位和参考相位,
-其中所述相位延迟电路(9)被设计用来响应于将激活信号施加到所述第一切换输入端(91)上并且随后达到所述时钟信号的预定相位而在所述切换输出端(96)上发出切换信号。
2.如权利要求1所述的振荡器电路,其特征在于:
所述相位延迟电路(9)具有边沿检测器电路(94a),用于检测施加到信号输入端(97)上的时钟信号的边沿,并且其中所述相位延迟电路(9)被设计用来在检测到边沿和随后的相位延迟之后发出所述切换信号。
3.如权利要求1所述的振荡器电路,其特征在于:
所述相位延迟电路(9)中的比较电路(94)被设计用来在施加到信号输入端(97)上的时钟信号的相位匹配参考相位时在所述相位延迟电路(9)的信号输出端(96)上发出所述切换信号。
4.如权利要求1到3之一所述的振荡器电路,其特征在于:
所述相位延迟电路(9)被设计用来在第一操作状态中发出延迟的切换信号,并且所述相位延迟电路(9)的第二操作状态形成等待状态,在该情况下,所述相位延迟电路(9)可通过所述激活信号从第二操作状态切换到第一操作状态。
5.如权利要求1到4之一所述的振荡器电路,其特征在于:
所述相位延迟电路(9)具有用于提供程序信号的第二切换输入端(92),该第二切换输入端被耦合到用于调整所述参考相位或所述电路(94,94b)的相位延迟的装置(95,95b)。
6.如权利要求5所述的振荡器电路,其特征在于:
用于调整的装置(95)具有可编程存储装置(921),在该可编程存储装置中能存储至少两个预定参考相位或至少两个预定相位延迟,其中所述装置(95)被设计用来根据所述程序信号选择所述至少两个参考相位或相位延迟中的一个。
7.如权利要求1到6之一所述的振荡器电路,其特征在于:
所述相位延迟电路(9)被设计用来在切换输出端(96)上发出切换信号,该切换信号取决于在第一切换输入端(91)上的激活信号。
8.如权利要求1到7之一所述的振荡器电路,其特征在于:
所述振荡器(4)的至少一个可连接的调谐元件(6)具有电荷存储器的形式。
9.如权利要求1到8之一所述的振荡器电路,其特征在于:
所述振荡器(4)的至少一个可连接的调谐元件(6)具有变容二极管的形式。
10.一种用于在振荡器电路中实现频率变化的方法,其中该振荡器电路具有可被调谐到离散值的振荡器(4),在该方法中,
(a)将用于所述振荡器(4)的频率切换的激活信号提供给所述振荡器电路的切换输入端(2);
(b)将源自于振荡器信号的时钟信号的一个相位与参考相位进行比较;
(c)如果这两个相位匹配,则产生用于所述可被调谐到离散值的振荡器的频率切换的切换信号;以及
(d)通过所述切换信号来切换所述振荡器信号的频率。
11.如权利要求10所述的方法,特征在于:
在步骤(c)中,检测上升沿或下降沿,并且在检测时,将所述切换信号的产生延迟特定相位延迟。
12.如权利要求10或11之一所述的方法,其特征在于:
在所述振荡器电路的切换输入端(2)上的激活信号被用来选择要通过所述振荡器(4)的开关装置(5)切换的调谐元件(6)。
13.如权利要求10到12之一所述的方法,其特征在于:
程序信号被用于从一组预定参考相位中选择要用于比较的参考相位。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10345497A DE10345497B4 (de) | 2003-09-30 | 2003-09-30 | Oszillatorschaltung, insbesondere für den Mobilfunk |
DE10345497.7 | 2003-09-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101073202A true CN101073202A (zh) | 2007-11-14 |
Family
ID=34399104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200480028374.9A Pending CN101073202A (zh) | 2003-09-30 | 2004-09-30 | 尤其用于移动无线电的振荡器电路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7777578B2 (zh) |
EP (1) | EP1714389A2 (zh) |
CN (1) | CN101073202A (zh) |
DE (1) | DE10345497B4 (zh) |
WO (1) | WO2005034354A2 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107026646A (zh) * | 2016-01-06 | 2017-08-08 | 恩智浦有限公司 | 数字锁相环 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7502587B2 (en) * | 2004-05-28 | 2009-03-10 | Echostar Technologies Corporation | Method and device for band translation |
US8132214B2 (en) | 2008-04-03 | 2012-03-06 | Echostar Technologies L.L.C. | Low noise block converter feedhorn |
US7810000B2 (en) * | 2006-11-14 | 2010-10-05 | International Business Machines Corporation | Circuit timing monitor having a selectable-path ring oscillator |
KR20100057693A (ko) * | 2007-09-21 | 2010-05-31 | 콸콤 인코포레이티드 | 조정가능한 주파수를 가진 신호 발생기 |
US8385474B2 (en) * | 2007-09-21 | 2013-02-26 | Qualcomm Incorporated | Signal generator with adjustable frequency |
US8446976B2 (en) | 2007-09-21 | 2013-05-21 | Qualcomm Incorporated | Signal generator with adjustable phase |
US7965805B2 (en) | 2007-09-21 | 2011-06-21 | Qualcomm Incorporated | Signal generator with signal tracking |
US10564274B2 (en) * | 2017-09-05 | 2020-02-18 | Analog Devices, Inc. | Phase or delay control in multi-channel RF applications |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19546928A1 (de) * | 1995-12-15 | 1997-06-19 | Diehl Ident Gmbh | Einrichtung zur hochfrequenten Übermittlung einer Information |
US5742208A (en) * | 1996-09-06 | 1998-04-21 | Tektronix, Inc. | Signal generator for generating a jitter/wander output |
US7242912B2 (en) * | 1998-05-29 | 2007-07-10 | Silicon Laboratories Inc. | Partitioning of radio-frequency apparatus |
US6259328B1 (en) * | 1999-12-17 | 2001-07-10 | Network Equipment Technologies, Inc. | Method and system for managing reference signals for network clock synchronization |
ATE254817T1 (de) * | 2000-03-31 | 2003-12-15 | Texas Instruments Inc | Numerisch gesteuerter variabeler oszillator |
US6606004B2 (en) * | 2000-04-20 | 2003-08-12 | Texas Instruments Incorporated | System and method for time dithering a digitally-controlled oscillator tuning input |
US6326851B1 (en) * | 2000-06-26 | 2001-12-04 | Texas Instruments Incorporated | Digital phase-domain PLL frequency synthesizer |
US6429693B1 (en) * | 2000-06-30 | 2002-08-06 | Texas Instruments Incorporated | Digital fractional phase detector |
US7006589B2 (en) * | 2001-04-25 | 2006-02-28 | Texas Instruments Incorporated | Frequency synthesizer with phase restart |
-
2003
- 2003-09-30 DE DE10345497A patent/DE10345497B4/de not_active Expired - Fee Related
-
2004
- 2004-09-30 EP EP04786892A patent/EP1714389A2/de not_active Withdrawn
- 2004-09-30 WO PCT/DE2004/002180 patent/WO2005034354A2/de active Application Filing
- 2004-09-30 CN CN200480028374.9A patent/CN101073202A/zh active Pending
-
2006
- 2006-03-30 US US11/394,013 patent/US7777578B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107026646A (zh) * | 2016-01-06 | 2017-08-08 | 恩智浦有限公司 | 数字锁相环 |
Also Published As
Publication number | Publication date |
---|---|
US20060226918A1 (en) | 2006-10-12 |
DE10345497B4 (de) | 2006-12-21 |
WO2005034354A2 (de) | 2005-04-14 |
EP1714389A2 (de) | 2006-10-25 |
DE10345497A1 (de) | 2005-05-04 |
WO2005034354A3 (de) | 2006-09-21 |
US7777578B2 (en) | 2010-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107707278B (zh) | 为有源负载调制传输准备载波信号的nfc设备和方法 | |
FI113112B (fi) | Menetelmä oskillaattorin säätämiseksi | |
US7616066B2 (en) | Oscillation device and controlling method therefor | |
EP2751928B1 (en) | Antenna tuning on an impedance trajectory | |
CN1849756B (zh) | 在智能设备之间建立数据连接的通信装置 | |
US20060120489A1 (en) | Adaptive frequency controller, a phase-locked loop including the same, and an adaptive frequency controlling method | |
US7777578B2 (en) | Oscillator circuit, in particular for mobile radio | |
JP2001237699A5 (zh) | ||
EP1193875A1 (en) | Voltage-controlled oscillator with automatic center frequency calibration | |
JPWO2011001652A1 (ja) | Pll回路、およびそれを搭載した無線通信装置 | |
US7952435B2 (en) | Phase locked loop and method for compensating temperature thereof | |
JP2002535860A (ja) | 自動同調走査近接リーダー | |
US10284243B2 (en) | Apparatus and method for tuning frequency | |
US10334421B2 (en) | Near field communication device | |
US10348274B2 (en) | Electronic tuning system | |
EP4109746A1 (en) | Fast start-up crystal oscillator and fast start-up method thereof | |
JPH11215111A (ja) | 無線端末装置 | |
CN104993822A (zh) | 压控振荡器的温度补偿方法及压控振荡器 | |
US7295821B2 (en) | Multiple base station automatic frequency control architecture in wireless communication system | |
JP2002314414A (ja) | 周波数シンセサイザ | |
US10826432B2 (en) | Quadrature oscillator | |
JPH1176941A (ja) | 適応型自動同調装置 | |
KR20090077544A (ko) | 위상 동기 루프 및 그것의 위상 동기 방법 | |
JP2956313B2 (ja) | 無線送受信機 | |
JP2004282223A (ja) | 周波数シンセサイザ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20071114 |