CN101034720A - 具有l形浮置栅电极的非易失性存储器件及其制造方法 - Google Patents
具有l形浮置栅电极的非易失性存储器件及其制造方法 Download PDFInfo
- Publication number
- CN101034720A CN101034720A CNA2006101290365A CN200610129036A CN101034720A CN 101034720 A CN101034720 A CN 101034720A CN A2006101290365 A CNA2006101290365 A CN A2006101290365A CN 200610129036 A CN200610129036 A CN 200610129036A CN 101034720 A CN101034720 A CN 101034720A
- Authority
- CN
- China
- Prior art keywords
- floating gate
- gate electrode
- extends
- layer
- eeprom
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007667 floating Methods 0.000 title claims abstract description 160
- 238000000034 method Methods 0.000 title claims description 24
- 238000009413 insulation Methods 0.000 claims description 71
- 239000004065 semiconductor Substances 0.000 claims description 36
- 239000000758 substrate Substances 0.000 claims description 35
- 238000005530 etching Methods 0.000 claims description 20
- 230000003139 buffering effect Effects 0.000 claims description 17
- 238000002955 isolation Methods 0.000 claims description 17
- 230000015572 biosynthetic process Effects 0.000 claims description 8
- 238000003860 storage Methods 0.000 claims description 8
- 230000003647 oxidation Effects 0.000 claims description 5
- 238000007254 oxidation reaction Methods 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 4
- 238000000059 patterning Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 172
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 38
- 229920005591 polysilicon Polymers 0.000 description 37
- 239000011229 interlayer Substances 0.000 description 17
- 239000000203 mixture Substances 0.000 description 16
- 230000003071 parasitic effect Effects 0.000 description 8
- 230000008878 coupling Effects 0.000 description 7
- 238000010168 coupling process Methods 0.000 description 7
- 238000005859 coupling reaction Methods 0.000 description 7
- 239000012212 insulator Substances 0.000 description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 5
- PNEYBMLMFCGWSK-UHFFFAOYSA-N Alumina Chemical compound [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 238000005498 polishing Methods 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000001259 photo etching Methods 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000012797 qualification Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/401—Multistep manufacturing processes
- H01L29/4011—Multistep manufacturing processes for data storage electrodes
- H01L29/40114—Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42324—Gate electrodes for transistors with a floating gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
一种闪速EEPROM阵列,包括:其中具有第一浮置栅电极的第一行EEPROM单元,和在其中具有第二浮置栅电极的第二行EEPROM单元。该第一浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向第一方向的第一浮置栅电极的第一L形部分。第二浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向与第一方向相反的第二方向的第二浮置栅电极的第二L形部分。
Description
优先权申请的引用
本申请是2006年8月14日提交的U.S.申请序列号11/464,324的部分继续(CIP),将其公开在此引入作为参考。本申请还要求2005年9月2日提交的韩国专利申请序列号2005-0081894的优先权,也将其公开在此引入作为参考。
技术领域
本申请涉及集成电路及其制造方法,更具体,涉及非失性存储器件及形成非易失性存储器件的方法。
背景技术
非易失性存储器件的一个分类包括电可擦写可编程只读存储器(EEPROM),其可以在包括嵌入应用和大规模存储应用的许多应用中使用。在典型的嵌入应用中,EEPROM器件可以用于提供例如个人计算机和移动电话中的代码存储,其中需要快速的随机访问读取时间。典型的大规模存储应用包括需要高容量和低成本的存储卡应用。
EEPROM器件的一个分类包括NAND型闪存,其可以提供对于其他形式的非易失性存储器件的低成本和高容量的替换。典型的NAND型闪存包括其中的多个NAND型行(string),其并排设置在半导体衬底中。NAND型行的每个EEPROM单元包括浮置栅电极和控制栅电极,其电连接到各个字线。这些EEPROM单元可以是支持单或多级编程状态的单元。仅支持单个编程状态的EEPROM单元称为单级单元(SLC)。具体,SLC可支持擦除状态,其可以被处理为逻辑1存储值,以及编程状态,其可以被处理为逻辑0存储值。当擦除时,SLC可具有负的阈值电压(Vth)(例如,-3V<Vth<-1V),以及当编程时,可具有正的阈值电压(例如,1V<Vth<3V)。
可以通过在所选择的单元上执行读取操作来检测EEPROM单元的状态。本领域技术人员将理解,当所选择的单元处于擦除状态并且所选择的字线电压(例如,0伏)大于所选择单元的阈值电压时,NAND行将操作为放电预充电的位线BL。然而,当所选择的单元处于编程状态时,相应的NAND行将开路提供到预充电的位线,因为所选择的字线电压(例如,0伏)小于所选择的单元的阈值电压,并且所选择单元保持“关闭”。在2006年2月21日提交的U.S.申请序列号11/358,648中,并且在Jung等人的名为“A 3.3 Volt Single Power Supply 16-MbNonvolatile Virtual DRAM Using a NAND Flash Memory Technology”,IEEE Journal of Solid-State Circuit,Vol.32,No.11,pp.1748-1757,November(1997)的文章中公开了NAND型闪存的其他方面,将其公开在此引用作为参考。
编程或擦除EEPROM单元的操作可包括将相对高的编程或擦除电压分别应用到EEPROM单元的控制电极或沟道区。如本领域技术人员所理解,编程电压的大小应该足够将足够数目的电子吸引到单元中的浮置栅电极,并且擦除电压的大小应该足够从浮置栅电极抽取高百分率的所聚集电子。将电子吸引到浮置栅电极或从浮置栅电极抽取电子的这些操作导致EEPROM单元的阈值电压的变化。具体,编程EEPROM单元的操作可导致EEPROM单元的阈值电压的增加,并且擦除EEPROM单元的操作可导致EEPROM单元的阈值电压的减小,如上对于单和多级单元所述。
很遗憾,由于EEPROM器件变得在半导体衬底上更加高度集成,紧密相邻的EEPROM单元的浮置栅电极之间的寄生电容可增加。如图1A至1C所述,该寄生电容与相邻浮置栅电极的重叠面积成正比例,并与相邻浮置栅电极之间的横向距离成反比例。当器件集成度增加时,横向距离典型地减小。具体,图1A说明NAND型EEPROM器件的阵列,其包括在两个方向(例如,行和列方向)中并列相隔的多个浮置栅电极19。这些浮置栅电极19通过隧道绝缘层17与半导体衬底11的有源区13相隔。由相隔的沟槽隔离区15限定这些有源区13。行中的每个EEPROM单元的控制电极通常连接到各个字线23(示为字线A、B和C)。每一个浮置栅电极19通过栅间介质层21与相应的字线分隔。如图1B至1C所示,浮置栅电极19在位线方向上通过源区/漏区25彼此分隔,并在字线方向上通过沟槽隔离区15彼此分隔。在位线方向上每个浮置栅电极之间的重叠面积等于乘积h1×W1,并且在字线方向上每个浮置栅电极之间的重叠的面积等于乘积h2×W2。
由于较高的器件集成度所导致的寄生电容的增加可导致浮置栅干扰的相应增加。如果这种干扰足够大,那么一个EEPROM单元的编程可导致正在进行编程的EEPROM单元的相邻中的一个或多个紧密相邻的EEPROM单元的阈值电压偏移。阈值电压的这种偏移可通过导致在数据读取操作中的位错误而减小存储器件可靠性。在Jae-Duk Lee等人的名为“Effects of Floating-Gate Interference on NAND Flash MemoryCell Operation”,IEEE Electron Device Letters,Vol.23,No.5,pp.264-266,May(2002)的文章中描述了浮置栅电极之间的增加的寄生电容的这些和其他后果。
发明内容
本发明的实施例包括其中具有存储单元的非易失性存储器件,具有减小的单元到单元耦合电容。根据本发明的某些实施例,非易失性存储器件,例如NAND型闪速EEPROM器件,包括具有浮置栅电极的存储单元。这些浮置栅电极形成为具有端部开口(open-ended)的环绕(wraparound)形状,其操作为减小位线方向上的寄生单元到单元耦合电容,同时保持每个存储单元内的控制和浮置栅电极之间的高耦合比。具体,每个存储单元可在其中包括EEPROM晶体管。这些EEPROM晶体管的每一个包括半导体沟道区上的隧道绝缘层和隧道绝缘层上的浮置栅电极。浮置栅电极具有端部开口的环绕形状,其填充有电绝缘区。根据这些实施例的某一些,浮置栅电极可整形为具有中空(hollow)的中心的矩形柱体,其填充有电绝缘区。
根据本发明的另外实施例,非易失性存储阵列包括半导体衬底和半导体衬底中的EEPROM单元的至少一个NAND行。该EEPROM单元的至少一个NAND行包括第一非易失性存储单元,其中具有第一端部开口和填充绝缘体的环绕形状浮置栅电极,以及第二非易失性存储单元,其中具有第二端部开口和填充绝缘体的环绕形状浮置栅电极。配置浮置栅电极,使得第一端部开口的环绕形状浮置栅电极的纵轴与第二端部开口的环绕形状浮置栅电极的纵轴共线。EEPROM单元的至少一个NAND行还可包括行选择晶体管,其中具有第三端部开口填充绝缘体的环绕形状栅电极,以及其中具有第四端部开口填充绝缘体的环绕形状栅电极。在这些实施例中,与第一非易失性存储单元相关的字线通过第一栅间介质层与第一端部开口和填充绝缘体的环绕形状浮置栅电极分隔,以及与行选择晶体管相关联的字线与第三端部开口和填充绝缘体的环绕形状浮置栅电极短接。
本发明的另外其他实施例包括一种通过形成其中具有由半导体有源区彼此分隔的第一和第二沟槽隔离区的半导体衬底来形成非易失性存储阵列的方法。在有源区上形成隧道绝缘层,然后在第一和第二沟槽隔离区的侧壁上和隧道绝缘层上形成第一导电层。在相对于隧道绝缘层延伸的部分第一导电层上形成绝缘区。然后在绝缘区上形成第二导电层。然后顺序构图第二导电层、绝缘区和第一导电层,以限定填充绝缘体的环绕形状浮置栅电极。
根据这些实施例的其他方面,在第二导电层上形成栅间介质层和在栅间介质层上形成第三电极层的步骤可以在构图步骤之前。形成接触孔的步骤还可以在构图步骤之前,该接触孔通过栅间介质层延伸并露出第二导电层。在这种情况下,形成第三电极层的步骤可包括将第三电极层淀积到接触孔。构图步骤还可包括顺序构图第三导电层、栅间介质层、第二导电层、绝缘区和第一导电层,以限定行选择线(SSL),该行选择线包括构图的第三导电层的第一部分和构图的第二导电层的在下第一部分,其在接触孔的位置上电连接到构图的第三导电层的第一部分。
根据本发明的另外实施例,在构图步骤之后,从环绕形状浮置栅电极除去构图的绝缘区的步骤。在除去步骤之后,将介质层淀积到半导体衬底的步骤,由此使用电绝缘材料再填充环绕形状浮置栅电极的内部。该电绝缘材料可具有相对低的介电常数(例如,相对于除去的所构图绝缘区较小的介电常数)。
根据本发明的额外实施例的非易失性存储单元包括其中具有有源区的半导体衬底,其包括第一导电类型的源区和漏区以及在源区和漏区之间延伸的沟道区。在沟道区上提供隧道氧化物层,并在隧道氧化物层上提供浮置栅电极。浮置栅电极具有由多个部分限定的不对称的横断截面(例如,L形截面)。这些部分包括至少一个水平部分,横向横跨沟道区的整个宽度延伸,以及至少一个垂直部分,从水平部分的侧面向上延伸。在浮置栅电极上还提供控制栅电极。控制栅电极通过栅间介质层与浮置栅电极分隔。
根据本发明的额外实施例的非易失性存储器件包括半导体衬底和第一行非易失性存储单元,其中包括具有第一不对称横断截面的浮置栅电极。还提供第二行非易失性存储单元。第二行非易失性存储单元紧邻第一行非易失性存储单元延伸。第二行非易失性存储单元其中包括具有第二不对称横断截面的浮置栅电极。当相对于所述半导体衬底的法线旋转180°时,第二不对称横断截面示为等同于第一不对称横断截面。优选地形成这些不对称浮置栅电极,使得彼此相对的第一和第二浮置栅电极的相对表面之间的重叠面积小于第一浮置栅电极的总横断截面面积的大约75%。
根据本发明的另一实施例的闪速EEPROM阵列包括第一行EEPROM单元,其中具有第一浮置栅电极。该第一浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向第一方向的第一浮置栅电极的第一L形部分。还提供第二行EEPROM单元,其紧邻第一行EEPROM单元延伸。第二行EEPROM单元在其中具有第二浮置栅电极。该第二浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向与第一方向相反的第二方向的第二浮置栅电极的第二L形部分。
形成EEPROM器件的方法包括在半导体衬底中的并排位置形成第一和第二浅沟槽隔离区,由此在其之间限定有源区。在有源区上形成隧道绝缘区,并在隧道绝缘层上和第一和第二浅沟槽隔离区的相对侧壁上形成导电层。在第一和第二浅沟槽隔离区的相对侧壁之间延伸的部分导电层上形成电绝缘缓冲区。在电绝缘缓冲区上和导电层上形成浮置栅电极掩模图形。然后执行选择性地蚀刻导电层的步骤以限定在第一和第二浅沟槽隔离区的相对侧壁之间延伸的L形浮置栅电极。使用电绝缘缓冲区和浮置栅电极掩模图形作为蚀刻掩模,执行选择性蚀刻步骤。
根据本发明的额外实施例,在选择性蚀刻导电层的步骤之后,除去浮置栅电极掩模图形和至少部分电绝缘缓冲区,并在L形浮置栅电极上淀积栅间介质层。在淀积步骤之前,回蚀第一和第二浅沟槽隔离区的相对侧壁。
这些方法还可包括在栅间介质层上淀积导电层,然后构图导电层以限定相对于L形浮置栅电极延伸的字线。形成隧道绝缘区的步骤可包括热氧化在第一和第二沟槽隔离区之间延伸的部分有源区。形成第一和第二浅沟槽隔离区的步骤包括选择性地蚀刻在半导体衬底中的并排位置处的第一和第二条状沟槽、使用第一和第二电绝缘区填充第一和第二条状沟槽、并回蚀第一和第二电绝缘区的侧壁。
附图说明
图1A是传统NAND型EEPROM器件的透视图。
图1B是图1A的部分NAND型EEPROM器件的截面图,沿着图1A的字线方向I-I’。
图1C是图1A的部分NAND型EEPROM器件的截面图,沿着图1A的位线方向II-II’。
图2A是根据本发明的实施例的NAND型EEPROM器件的平面布局图。
图2B是图2A的NAND型EEPROM器件的截面图,沿着图2A的线B-B’。
图2C是图2A的NAND型EEPROM器件的截面图,沿着图2A的线C-C’。
图2D是图2A的NAND型EEPROM器件的截面图,沿着图2A的线D-D’。
图3A-3I以及4A-4I是说明根据本发明的实施例的形成EEPROM器件的方法的中间结构的截面图。
图5A-5E以及6A-6E是说明根据本发明的实施例的形成EEPROM器件的方法的中间结构的截面图。
图7A是根据本发明的实施例的具有排列在交替的左/右序列中的L形浮置栅电极的部分闪速EEPROM阵列的透视图。
图7B是根据本发明的实施例的具有排列在交替的左/右序列中的L形浮置栅电极的部分闪速EEPROM阵列的透视图。
图7C是图7B的闪速EEPROM阵列的截面图,沿着线C-C’。
图7D是图7B的闪速EEPROM阵列的截面图,沿着线D-D’。
图7E是图7B的闪速EEPROM阵列的截面图,沿着线E-E’。
图8是根据本发明的实施例的具有L形浮置栅电极的部分闪速EEPROM阵列的透视图。
图9A-9M是根据本发明的实施例的具有L形浮置栅电极分闪速EEPROM单元的截面图。
图10A-10J以及11A-11J是说明根据本发明的实施例的形成EEPROM阵列的方法的中间结构的透视图和截面图。
图12A-12B是说明形成具有排列在交替的左/右序列中的L形浮置栅电极的EEPROM阵列的方法的中间结构的透视图。
具体实施方式
现在将参照附图更加全面地说明本发明,在附图中示出了本发明的优选实施例。然而,本发明可以以许多不同的方式实施,而不应被构建为限制于在此阐述的实施例,而是,提供这些实施例使得本公开是全面地和完整的,并将本发明的范围完全传达给本领域技术人员。通篇相同参考标号指示相同元件,以及信号线和其上的信号可用相同的参考标号指示。
通过图2A至2D说明根据本发明的第一实施例的NAND型EEPROM器件。具体,NAND型EEPROM器件的平面布局图的图2A说明多个位线148,其在横跨其中具有有源区105的半导体衬底100的第一方向上平行延伸。如图2B所示,这些有源区105在位于浅沟槽104中的相邻沟槽隔离区106之间延伸。这些位线148通过位线接触插塞146垂直连接到相应的一个有源区105。这些位线接触插塞146形成在接触开口144内。图2A还说明多个字线132a、行选择线132b、接地选择线132c和公共源线140,其在横跨那半导体衬底100的第二方向上平行延伸。这些第一和第二方向分别说明为位线方向和字线方向。
图2B说明图2A的NAND型EEPROM器件的截面图,沿着位线方向。如图2B所示,每条位线148电连接到EEPROM单元的相应NAND型行的相应行选择晶体管(SST)的漏区136a。通过位线接触插塞146(例如,金属插塞)提供该电连接,该位线接触插塞146通过第一层间介质层138和第二层间介质层142的层叠排列而延伸。行选择晶体管(SST)还包括源区/漏区134、栅氧化物层110b、下行选择栅电极120b、绝缘区115b和上行选择栅电极128b,其电连接到下行选择栅电极120b。在下行选择栅电极120b的下部分的上表面119b上形成绝缘区115b。上行选择栅电极128b是部分图2A说明的行选择线132b。由电绝缘硬掩模图形130b覆盖上行选择栅电极128b。区域122b表示其中具有接触开口126a的栅间介质图形,并且区域126b是下导电图形。区域122b和124b共同地形成缓冲图形125a。
接地选择晶体管(GST)包括电连接到公共源线140的源区136b、源区/漏区134、栅氧化物层110c、下接地选择栅电极120c、绝缘区115c和上接地选择栅电极128c,其电连接到下接地选择栅电极120c。在下接地选择栅电极120c的下部分的上表面上119c形成绝缘区115c。上接地选择栅电极128c是图2A所说明的部分接地选择线132c。由电绝缘硬掩模图形130c覆盖上接地选择栅电极128。区域122c表示其中具有接触开口126b的栅间介质图形,并且区域124c是下导电图形。区域122c和124c共同地形成缓冲图形125b。
图2B还说明与相应位线148相关的NAND型行中的多个EEPROM单元。这些EEPROM单元在接地选择晶体管GST和行选择晶体管SST之间串联延伸。每个EEPROM单元包括一对源区/漏区134、隧道氧化物层110a和隧道氧化物层110a上的浮置栅电极120a。隧道氧化物层110a相反于衬底100内的相应沟道区延伸。每个沟道区在每个EEPROM单元内的相应源区/漏区对之间延伸。
如在下更加全面所述,具有端部开口的环绕形状的浮置栅电极120a填充有电绝缘区115a。电绝缘区115a在浮置栅电极120a的下部的上表面119a上延伸。如所示,在浮置栅电极120a上形成栅间介质图形122a。表示部分相应字线的控制栅电极132a包括下导电图形124a和上导电图形128a的混合物。由电绝缘硬掩模图形130a覆盖上导电图形128a。
图2C说明图2A的NAND型EEPROM器件的截面图。具体,图2C说明在字线方向(例如,沿着图2A的线C-C’)上并排延伸的多个EEPROM单元。该字线方向说明为垂直于位线148的方向,该位线148在第二层间介质层142的顶上延伸。每个这些EEPROM单元包括端部开口的环绕形状浮置栅电极120a,具有底电极部分171a、顶电极部分173a和侧电极部分172a。这些电极部分共同地限定具有矩形柱体的浮置栅电极,其具有在位线方向上延伸的纵轴。该矩形柱体填充有绝缘区115a。
如图2C进一步说明,每个EEPROM单元的源区、漏区和沟道区通过位于浅沟道104中的相应的隔离区106与相邻单元的源区、漏区和沟道区分隔。隧道氧化物层110a还在浅沟道104的上侧壁之间延伸。在字线方向,栅间介质图形122a、下导电图形124a、上导电图形128a和硬掩模图形130a示为连续。
用图2D说明图2A的NAND型EEPROM器件的截面图。具体,图2D说明在字线方向(例如,沿着图2A的线D-D’)上并排延伸的多个行选择晶体管(SST)。每个这些行选择晶体管包括端部开口的环绕形状的下行选择栅电极120b、绝缘区115b和上行选择栅电极128b(其表示行选择字线)。下行选择栅电极120b包括底电极部分171b、顶电极部分173b和侧电极部分172b。这些电极部分共同地限定具有矩形柱体的浮置栅电极。该矩形柱体填充有绝缘区115b。
将参照图3A-3I以及4A-4I更全面地说明形成图2A-2D的NAND型EEPROM器件的方法。具体,图3A-3I是沿位线方向的EEPROM器件的中间结构的截面图,以及4A-4I是沿字线方向的相同EEPROM器件的中间结构的截面图。图3I通常对应于图2B的右半边,以及图4I通常对应于图2C的截面。
现在参照图3A和4A,根据本发明的实施例的形成NAND型EEPROM器件的方法包括在半导体衬底100的初始表面上形成硬掩模图形102。可以通过淀积具有大约300至大约2000的氮化硅和氧化硅的组合物层,然后光刻地构图淀积的层,来形成该硬掩模图形102。然后通过使用硬掩模图形102作为蚀刻掩模,选择性地将浅沟槽104蚀刻至衬底100中,在衬底100中限定有源区105。然后使用沟槽隔离材料(例如,氧化物)填充这些沟槽104。可以通过将电绝缘层淀积到沟槽104,然后平整化或者回蚀淀积的绝缘层以与硬掩模图形102的上表面平齐,来执行沟槽104的填充。该平整化步骤导致在衬底100中限定多个沟槽隔离区106。
如图3B和4B所示,然后除去硬掩模图形102以露出沟槽隔离区106中的凹陷108。然后,如图3C和4C所示,在衬底100上形成多个层。这些层包括多个隧道氧化物层110,其可以通过热氧化有源区105的露出部分而形成。这些隧道氧化物层110可具有大约60至大约100的厚度。然后在沟槽隔离区106和隧道氧化物层110上共形地淀积第一多晶硅层112,如所示。该第一多晶硅层112可以是掺杂的或者是未掺杂的层,具有大约50至大约200的厚度。接下来,在第一多晶硅层112上共形地淀积相对厚的电绝缘层114。该电绝缘层114可具有大约200至大约1000的厚度,这足够完全填充凹陷108。
现在参照图3D和4D,然后通过回蚀或化学机械抛光(CMP)工序平整化电绝缘层114和第一多晶硅层112。执行该平整化步骤足够的持续时间,以露出沟槽隔离区106的上表面,并限定多个第一多晶硅图形112a。还轻微地回蚀电绝缘层114的平整化的上表面,以在凹陷108内限定多个绝缘区115。如所示,相对于沟槽隔离区106的上表面,凹陷这些绝缘区115的上表面。
随后,如图3E和4E所示,在图3D和4D的结构共形地淀积第二多晶硅层117。具体,在沟槽隔离区106、绝缘区115和第一多晶硅图形112a上淀积第二多晶硅层117。然后平整化第二多晶硅层117以限定多个第二多晶硅图形117a,其具有与沟槽隔离区106的上表面平齐的上表面。如图3F和4F所示,第二多晶硅图形117a和相应一个第一多晶硅图形112a的每一个共同形成相应的初始浮置栅电极图形120。如图3F所示,每个初始浮置栅电极图形120在位线方向上延伸NAND行的整个长度(例如,横跨多个EEPROM单元)。
现在参照图3G和4G,执行选择性回蚀步骤,以凹陷沟槽隔离区106并完全露出第一多晶硅图形112a的侧壁。然后,顺序地将栅间介质层112和下导电层124(例如,第三多晶硅层)锭积到初始浮置栅电极图形120和凹陷的沟槽隔离区106,如所示。栅间介质层122可形成为氧化物-氮化物-氧化物(ONO)层,具有大约100至大约200的厚度,并且下导电层124可形成为掺杂的多晶硅层,具有大约30至大约200的厚度。
然后执行选择性蚀刻步骤,以限定接触开口126a(以及接触开口126b,未在图3G中示出),该接触开口126a通过下导电层124和栅间介质层122延伸,并露出相应初始栅电极图形120的上表面。然后共形地淀积上导电层128(例如,第四多晶硅层)和电绝缘硬掩模层130,如所示。上导电层128可形成为具有大约200至大约1000的厚度,以及硬掩模层130可形成为氧化硅层,具有大约500至大约2500的厚度。
如图3H和4H所示,执行选择性蚀刻步骤,以顺序地蚀刻穿过硬掩模层130、上导电层128、下导电层124、栅间介质层122、初始浮置栅电极图形120和绝缘区115,该绝缘区115填充初始浮置栅电极图形120。这些选择性的蚀刻步骤导致限定硬掩模图形130a、130b(以及在图2B中示出的130c)、EEPROM单元的多个字线132a和浮置栅电极120a、以及行选择线132b,其连接相应行内的行选择晶体管(SST)的栅电极。还限定接地选择线132c(在图3H中未示出,但在图2B中示出)。这些选择性蚀刻步骤还在浮置栅电极120a中限定电绝缘区115a以及与行选择晶体管(SST)相关联的绝缘区115b。如上参照图2D所示,每个浮置栅电极120a具有底电极部分171a、顶电极部分173a和侧电极部分172a,如图4H所示。
现在参照图2B、3I和4I,执行选择性的离子注入/驱入(drive-in)步骤,以限定EEPROM单元的源区/漏区、行选择晶体管和接地选择晶体管。用图2B中的参考标号134、136a和136b最佳地说明这些源区/漏区。在形成这些区之后,在衬底100上形成第一层间介质层138。第一层间介质层138可以是氧化硅层,具有大约3000至大约8000的厚度。如图2B所示,可以构图第一层间介质层138以在其中限定接触开口,并且可以在接触开口中形成公共源线140。该公共源线140电连接到多个NAND行中的每个接地选择晶体管(GST)的源区136b。还在第一层间介质层138上以及在公共源线140上形成第二层间介质层142。第二层间介质层142可以是氧化硅层,具有大约500至大约2000的厚度。然后执行选择性蚀刻步骤,以限定位线接触开口144,该位线接触开口144通过第一和第二层间介质层延伸并露出行选择晶体管(SST)的漏区136a。然后使用危险接触插塞146填充该位线接触开口144。
图5A-5E以及6A-6E说明根据本发明的实施例的形成EEPROM器件的额外方法。具体,图5A和6A说明在图3B和4B所示的衬底上形成隧道氧化物图形110和多晶硅图形212的步骤。可以通过淀积空白多晶硅层,然后平整化该层足够时间以露出沟槽隔离区106的上表面,来形成该多晶硅图形212。现在参照图5B和6B,回蚀该多晶硅图形212,以在相应一个隧道氧化物图形110上限定多个相对薄的多晶硅图形212a。然后在隧道氧化物区106上以及在多晶硅图形212a上共形地淀积另一多晶硅层214。
如图5C和6C所示,选择性地回蚀多晶硅层214,以在沟槽隔离区106中的开口108的侧壁上形成多晶硅侧壁隔片214a。然后将电绝缘层淀积到开口中以及沟槽隔离区上,然后平整化并回蚀,以限定具有在相应一个开口108中凹陷的上表面的多个绝缘区115。然后将多晶硅层216共形地淀积到沟槽隔离区106中以及多个绝缘区115上。该多晶硅层216足够厚以完全填充开口108。
现在参照图5D和6D,然后平整化多晶硅层216足够长的时间以露出沟槽隔离区106,由此限定多个多晶硅图形216a。该平整化步骤可包括化学机械抛光和/或化学回蚀工序。多晶硅层216的该平整化导致限定多个初始浮置栅电极结构120’。这些初始浮置栅电极结构120’的每一个包括相应多晶硅图形216a、一对多晶硅侧壁隔片214a和多晶硅图形212a。
与图3F和4F的结构相似的图5D和6D的结构,经历上述参照图3G-3H和4G-4H说明并描述的进一步处理。然而,如图5E和6E所示,通过蚀刻(例如,湿法蚀刻)除去绝缘区115,由此限定与EEPROM单元和行选择以及接地选择晶体管相关联的多个隧道路径121a和121b。
下面,如图2B、3I和4I所示,执行选择性的离子注入/驱入步骤,以限定多个EEPROM单元的源区/漏区、行选择晶体管和接地选择晶体管(未在图4I中示出)。通过图2B中的参考标号134、136a和136b最佳说明这些源区/漏区。在形成这些区之后,在衬底100上形成第一层间介质层138。还提供该第一层间介质层138以重填充隧道路径121a和121b,该第一层间介质层138可以是具有大约3000至大约8000的厚度的氧化硅层。
然后,如图2B所示,可以构图第一层间介质层138以在其中限定接触开口,以及可以在接触开口中形成公共源线140。该公共源线140电连接到多个NAND行中的每个接地选择晶体管(GST)的源区136b。还在第一层间介质层138上和公共源线140上形成第二层间介质层142。然后执行选择性的蚀刻步骤,以限定位线接触开口144,该位线接触开口144通过第一和第二层间介质层延伸,并露出行选择晶体管(SST)的漏区136a。然后使用位线接触插塞146填充该位线接触开口144。
图7A-7E说明根据本发明的额外实施例的NAND型EEPROM器件。具体,图7A是具有L形浮置栅电极40的EEPROM单元的NAND型阵列的一部分的透视图。这些L形浮置栅电极40操作为减小字线和位线方向中的单元到单元耦合电容,而在编程操作期间仍然保持足够高的控制电极到浮置栅电极耦合。如图7A所示,EEPROM单元的部分第一NAND行包括两个L形浮置栅电极40G1和40G3,以及部分EEPROM单元的第二NAND行包括两个L形浮置栅电极40G2和40G4。在半导体衬底11上提供这些浮置栅电极,该半导体衬底11其中具有由间隔开的浅沟槽隔离(STI)区30所限定的多个有源区20。这些有源区示为具有等于w1的宽度。在有源区20中形成EEPROM单元的源区/漏区(S/D)50和沟道区。本领域技术人员将理解,沟道区表示在浮置栅电极40之下延伸(并且在相对的源区和漏区之间)的部分有源区20。
L形浮置栅电极40的每一个示为包括水平部分和垂直部分(vertical segment)。水平部分示为具有厚度t1,以及w1’的宽度和w2的长度。垂直部分示为具有厚度t2,以及w2的宽度和h1的长度。在字线方向上的相邻浮置栅电极之间的间隔示为d1,以及在位线方向上的相邻浮置栅电极之间的间隔示为d2。
图7B是具有L形浮置栅电极40的EEPROM单元的另外部分NAND型阵列的透视图,该L形浮置栅电极40在相应的隧道绝缘区17上延伸。如所示,按照行到行,以交替的左/右顺序排列这些L形浮置栅电极40。通过增加相应NAND行中的浮置栅电极的垂直部分之间的有效距离,该交替顺序支持位线方向上的下栅到栅寄生耦合电容。因此,在图7B中,一行EEPROM单元(在字线方向上)包括L形浮置栅电极,当在位线方向上看时,该L形浮置栅电极在相应的垂直部分的右侧上具有水平部分,以及另一紧邻EEPROM单元行包括L形浮置栅电极,该L形浮置栅电极在相应垂直部分的左侧上具有水平部分。图7B还说明了构图的栅间介质层60和字线70。字线70的每一个操作为NAND型阵列的相应行内的EEPROM单元的相应控制栅电极。
图7C是图7B的NAND型阵列的截面图,沿着线C-C’。如图7C所示,具有高度h1的浮置栅电极40的垂直部分位于浅沟槽隔离区30上,并且浮置栅电极40的水平部分横跨EEPROM单元的沟道区延伸。图7D是图7B的NAND型阵列的截面图,沿着线D-D’。如图7D所示,浮置栅电极40具有位于相对于图7C所示的浮置栅电极的NAND行(NAND型阵列中)的相对侧上的垂直部分。图7E是图7B的NAND型阵列的截面图,沿着线E-E’。如图7E所示,浮置栅电极40的水平部分具有厚度t1,以及在这些水平部分上设施栅间介质层60。参考标号50表示位于EEPROM单元的相应NAND型行内的EEPROM单元的公用源区/漏区。
图8是具有在相应隧道绝缘区17上延伸的L形浮置栅电极40的部分NAND型阵列的透视图。与图7B的L形浮置栅电极40相反,图8中的L形浮置栅电极不是按照行到行,以交替的顺序排列。因此,由于图8的EEPROM阵列中的浮置栅电极沿着每个NAND行的位线方向具有较大程度的重叠,与图8的NAND型阵列中的EEPROM单元相关联的寄生栅到栅耦合电容大于与图7B中的EEPROM单元相关联的寄生栅到栅耦合电容。
将参照图9A-9M说明根据本发明的进一步实施例的EEPROM单元。在图9A中,EEPROM单元中的L形浮置栅电极40包括水平部分40h和垂直部分40v。还在浅沟槽隔离区30中形成凹陷,并且这些凹陷与栅间介质层60呈直线。这些凹陷足够深,使得栅间介质层60在有源区20和相应隧道绝缘层17之间的界面之下延伸,如所示。这些凹陷的深度还导致栅间介质层60覆盖浮置栅电极40的侧壁。
相反,在图9B的单元实施例中,在相邻沟槽隔离区30的上表面之下凹陷隧道绝缘层17。在这种情况下,由在水平部分40h之上延伸的沟槽隔离区30覆盖浮置栅电极40的部分侧壁。因此,栅间介质层60不完全覆盖浮置栅电极40的侧壁。
在图9C的单元实施例中,在邻近沟槽隔离区30的上表面之上提升隧道绝缘层17。在这种情况下,由栅间介质层60覆盖水平部分40h的侧壁和隧道绝缘层17的侧壁,如所示。图9C的单元实施例相似于图9A的单元实施例,然而,相对于图9A,图9C的水平部分40h较窄。图9D的单元实施例相似于图9C的单元实施例,然而,水平部分40h示为具有与有源区20相同的横向尺寸。图9E的单元实施例相似于图9D的单元实施例,然而,水平部分40h示为具有相对于有源区20要窄的横向尺寸。因此,栅间介质层60接触隧道绝缘层17的部分上表面。
图9F的单元实施例相似于图9A的单元实施例,然而,在浮置栅电极40的水平部分40h和栅间介质层60之间提供缓冲图形65,如所示。该缓冲图形65可由氧化物材料、氮化物材料或具有相对高的介电常数(例如,高k材料)的材料构成。图9G的单元实施例相似于图9B的单元实施例,然而,在浮置栅电极40的水平部分40h和栅间介质层60之间提供缓冲图形65,如所示。
图9H的单元实施例相似于图7C的单元实施例,然而,水平部分40h的厚度t1小于垂直部分40v的厚度t2。图9I的单元实施例相似于图7C的单元实施例,然而,水平部分40h的厚度t1大于垂直部分40v的厚度t2。图9J的单元实施例相似于图7C的单元实施例,然而,浮置栅电极40具有两个垂直部分40v1和40v2。垂直部分40v1具有高度h1,以及垂直部分40v2具有高度h2。
图9K的单元实施例相似于图9B的单元实施例,然而,浮置栅电极的垂柱部分分为下垂直部分40v1、中心部分40c和上垂直部分40vu。图9L的单元实施例相似于图7C的单元实施例,然而,浮置栅电极的水平部分分为下水平部分40hl和上水平部分40hu。下水平部分的宽度等于有源区20的宽度,以及上水平部分的宽度大于有源区20的宽度。图9M的单元实施例相似于图9L的单元实施例,然而,下水平部分40hl和上水平部分40hu的宽度等于有源区20的宽度。
现在将参照图10A-10J以及11A-11J更加全面地说明形成具有L形浮置栅电极的EEPROM存储器件的技术。如图10A和11A所示,在半导体衬底11的初始表面上顺序地形成焊盘氧化物层14和沟槽硬掩模层(例如,氮化硅层),然后光刻地构图,以限定沟槽硬掩模图形18,该沟槽硬掩模图形18其中具有露出半导体衬底11的多个条形开口。然后执行选择性的蚀刻步骤,以在半导体衬底11中限定多个浅沟槽9,如图10B和11B所示。在该蚀刻步骤期间,沟槽硬掩模图形18用作蚀刻掩模,并且在衬底11中限定多个半导体有源区20。
现在参照图10C和11C,然后使用浅沟槽绝缘(STI)区30填充浅沟槽9。可以通过将相对厚的电绝缘层共形地淀积到图10B和11B的结构上,然后使用化学机械抛光(CMP)技术回蚀淀积的电绝缘层,来形成这些STI区30。可以执行回蚀步骤足够长的时间,以露出沟槽硬掩模图形18的上部,如所示。
图10D和11D说明除去沟槽硬掩模图形18和焊盘氧化物层14,由此限定在相邻STI区30之间的开口22的步骤。如所示,由于焊盘氧化物层14的除去(例如,蚀刻),STI区30的侧壁可以变得横向凹陷。然后执行热氧化有源区20的上部的步骤,由此在有源区20上限定多个隧道氧化物层17。还使用另一种淀积技术(例如,氧化CVD)形成隧道氧化物层17。现在参照图10E和11E,在STI区30上和隧道氧化物层17上共形地淀积多晶硅层40’。多晶硅层40包括STI区30的侧壁上的相对垂直部分40v1’和40v2’。这些相对垂直部分40v1’和40v2’在STI区30之间限定第二开口22’。
现在参照图10F和11F,在第二开口22’中形成缓冲区65’。这些缓冲区65’可以形成为例如氧化物、氮化物或氧化铝(例如,Al2O3)区。可以通过在多晶硅层40’上共形地淀积绝缘层(未示出)以由此填充第二开口22’,然后平整化电绝缘层足够长的时间以露出多晶硅层40’,来形成这些缓冲区65’。平整化步骤可以执行为化学机械抛光(CMP)步骤。
图10G和11G说明在图10F和11F的结构上淀积栅掩模层,然后光刻地构图栅掩模层以限定在位线方向上延伸的多个条状浮置栅掩模图形55的步骤。如所示,这些浮置栅掩模图形55的每一个覆盖多晶硅层40’的相应垂直部分40v2’。现在参照图10H和11H,执行蚀刻步骤,以选择性地使用浮置栅掩模图形55作为蚀刻掩模,回蚀多晶硅层40’。该蚀刻步骤导致形成多个L形浮置栅电极40”,该L形浮置栅电极40”具有水平和垂直部分40h’和40v’2。随后,使用蚀刻步骤选择性地除去至少部分缓冲区65’,该蚀刻步骤还可导致STI区30中的某些凹陷。在完全除去缓冲区65’的情况下,可以执行额外的蚀刻步骤(未示出)来使得L形浮置栅电极40”的垂直和水平部分变薄,如图9H-9I所示。
图10I和11I说明在L形浮置栅电极40”上和STI区30上共形地淀积栅间介质层60’。该介质层60’可形成为例如氧化物-氮化物-氧化物层或高k介质层(例如,氧化铝层)。最终,图10J和11J说明形成在字线方向上延伸并相反于L形浮置栅电极40”的多个字线70。可以通过共形地淀积空白导电层,然后选择性地将导电层构图为多个字线70,来形成这些字线70。然后可以通过使用字线70作为注入掩模将源区/漏区掺杂剂注入有源区20,而在有源区20中形成源区/漏区50。
形成EEPROM存储单元的额外方法包括形成L形浮置栅电极,其具有沿位线方向的交替的左/右顺序。这些方法与图10A-10J以及11A-11J说明的方法相似,然而,形成多个条形浮置栅掩模图形的步骤被图12A的形成网孔形浮置栅掩模图形55’的步骤所取代,该网孔形浮置栅掩模图形55’其中具有沿着位线方向以之字形排列的交错的多个开口。开口的交错的排列导致形成沿着位线方向交错(朝向左和朝向右)的L形浮置栅电极40”,如图12B所示。然后在图12B的结构上执行图10I-10J和11I-11J的步骤,由此限定多个字线。
在附图和说明书中,公开了本发明的典型优选实施例,尽管使用了特定术语,仅仅以通用和描述性的意义使用它们而不是为了限制的目的,在下面的权利要求中阐述本发明的范围。
Claims (13)
1.一种非易失性存储单元,包括:
其中具有有源区的半导体衬底,其包括第一导电类型的源区和漏区以及在源区和漏区之间延伸的沟道区;
沟道区上的隧道氧化物层;
浮置栅电极,在所述隧道氧化物层上,所述浮置栅电极具有由多个部分限定的不对称横断截面,所述多个部分包括横向横跨沟道区的整个宽度延伸的水平部分以及至少一个从水平部分的侧面向上延伸的垂直部分;
控制栅电极,在所述浮置栅电极上;以及
栅间介质层,在所述浮置栅电极和所述控制栅电极之间延伸。
2.如权利要求1的非易失性存储单元,其中所述浮置栅电极具有L形截面。
3.如权利要求1的非易失性存储单元,其中水平部分和至少一个垂直部分共同地限定具有L形截面的部分所述浮置栅电极。
4.一种非易失性存储阵列,包括:
半导体衬底;
第一行非易失性存储单元,其中包括具有第一不对称横断截面的浮置栅电极;以及
第二行非易失性存储单元,紧邻所述第一行非易失性存储单元延伸,所述第二行非易失性存储单元其中包括具有第二不对称横断截面的浮置栅电极,当相对于所述半导体衬底的法线旋转180°时,该第二不对称横断截面示为等同于第一不对称横断截面。
5.如权利要求4的非易失性存储阵列,其中分别在所述第一和第二行非易失性存储单元中的第一和第二浮置栅电极位于与非易失性存储阵列相同的列中;以及其中彼此相对的第一和第二浮置栅电极的相对表面之间的重叠面积小于第一浮置栅电极的横断截面面积的大约75%。
6.一种闪速EEPROM阵列,包括:
第一行EEPROM单元,其中具有第一浮置栅电极,该第一浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向第一方向的第一浮置栅电极的第一L形部分;以及
第二行EEPROM单元,其紧邻所述第一行EEPROM单元延伸,所述第二行EEPROM单元在其中具有第二浮置栅电极,该第二浮置栅电极包括至少一个水平部分和至少一个垂直部分,其共同限定朝向与第一方向相反的第二方向的第二浮置栅电极的第二L形部分。
7.一种形成闪速EEPROM器件的方法,包括步骤:
在半导体衬底中的并排位置形成第一和第二浅沟槽隔离区,由此在其中限定有源区;
在有源区上形成隧道绝缘区;
在隧道绝缘层上和第一和第二浅沟槽隔离区的相对侧壁上形成导电层;
在第一和第二浅沟槽隔离区的相对侧壁之间延伸的部分导电层上形成电绝缘缓冲区;
在电绝缘缓冲区上和导电层上形成浮置栅电极掩模图形;以及
使用电绝缘缓冲区和浮置栅电极掩模图形作为蚀刻掩模,选择性地蚀刻导电层,以限定在第一和第二浅沟槽隔离区的相对侧壁之间延伸的L形浮置栅电极。
8.如权利要求7的方法,其中在所述选择性地蚀刻导电层之后:
除去浮置栅电极掩模图形和至少部分电绝缘缓冲区;以及
在L形浮置栅电极上淀积栅间介质层。
9.如权利要求8的方法,其中在所述淀积步骤之前,回蚀第一和第二浅沟槽隔离区的相对侧壁。
10.如权利要求8的方法,还包括步骤:
在栅间介质层上淀积导电层;以及
构图导电层,以限定相反于L形浮置栅电极延伸的字线。
11.如权利要求7的方法,其中所述形成隧道绝缘区的步骤包括热氧化在第一和第二沟槽隔离区之间延伸的部分有源区。
12.如权利要求7的方法,其中所述形成第一和第二浅沟槽隔离区的步骤包括:
选择性地蚀刻在半导体衬底中的并排位置处的第一和第二条状沟槽;
使用第一和第二电绝缘区填充第一和第二条状沟槽;以及
回蚀第一和第二电绝缘区的侧壁。
13.一种形成非易失性存储单元的方法,包括步骤:
形成其中具有有源区的半导体衬底,其包括第一导电类型的源区和漏区以及在源区和漏区之间延伸的沟道区;
在沟道区上形成隧道氧化物层;
在所述隧道氧化物层上形成浮置栅电极,所述浮置栅电极具有由多个部分限定的不对称横断截面,所述多个部分包括横向横跨沟道区的整个宽度延伸的水平部分以及至少一个从水平部分的侧面向上延伸的垂直部分;
在所述浮置栅电极上形成控制栅电极;以及
形成栅间介质层,其在所述浮置栅电极和所述控制栅电极之间延伸。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050081894 | 2005-09-02 | ||
KR20050081894 | 2005-09-02 | ||
KR1020050100411 | 2005-10-24 | ||
US11/464,324 | 2006-08-14 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910261936A Division CN101752386A (zh) | 2005-09-02 | 2006-09-04 | 非易失性存储阵列和闪速eeprom阵列 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101034720A true CN101034720A (zh) | 2007-09-12 |
Family
ID=37829908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006101290365A Pending CN101034720A (zh) | 2005-09-02 | 2006-09-04 | 具有l形浮置栅电极的非易失性存储器件及其制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20070053223A1 (zh) |
KR (1) | KR100745609B1 (zh) |
CN (1) | CN101034720A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101523559A (zh) * | 2006-08-16 | 2009-09-02 | 桑迪士克股份有限公司 | 具有成形浮动栅极的非易失性存储器 |
CN101419972B (zh) * | 2008-11-13 | 2012-12-12 | 上海宏力半导体制造有限公司 | 高效擦写的分栅闪存 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100649308B1 (ko) * | 2005-12-20 | 2006-11-24 | 동부일렉트로닉스 주식회사 | 자기 정렬 플로팅 게이트 어레이 형성 방법 및 자기 정렬플로팅 게이트 어레이를 포함하는 플래시 메모리 소자 |
US7494860B2 (en) * | 2006-08-16 | 2009-02-24 | Sandisk Corporation | Methods of forming nonvolatile memories with L-shaped floating gates |
US7615445B2 (en) * | 2006-09-21 | 2009-11-10 | Sandisk Corporation | Methods of reducing coupling between floating gates in nonvolatile memory |
KR100940644B1 (ko) * | 2007-12-27 | 2010-02-05 | 주식회사 동부하이텍 | 반도체 소자 및 그 제조방법 |
CN101980978A (zh) * | 2008-04-02 | 2011-02-23 | 柯尼卡美能达精密光学株式会社 | 光学元件的制造方法及光学元件的制造装置 |
KR20120015178A (ko) * | 2010-08-11 | 2012-02-21 | 삼성전자주식회사 | 반도체 소자 및 반도체 소자 제조 방법 |
WO2012036739A2 (en) * | 2010-09-15 | 2012-03-22 | Aplus Flash Technology, Inc. | An eeprom-based, data-oriented combo nvm design |
US8933500B2 (en) | 2010-09-15 | 2015-01-13 | Aplus Flash Technology, Inc. | EEPROM-based, data-oriented combo NVM design |
US9082654B2 (en) | 2013-05-30 | 2015-07-14 | Rohm Co., Ltd. | Method of manufacturing non-volatile memory cell with simplified step of forming floating gate |
US9673207B2 (en) * | 2015-08-20 | 2017-06-06 | Sandisk Technologies Llc | Shallow trench isolation trenches and methods for NAND memory |
US11158643B2 (en) * | 2019-11-26 | 2021-10-26 | Globalfoundries Singapore Pte. Ltd. | Non-volatile memory bit cells with non-rectangular floating gates |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5793080A (en) * | 1993-10-12 | 1998-08-11 | Lg Semicon Co., Ltd. | Nonvolatile memory device |
KR970072441A (ko) * | 1996-04-01 | 1997-11-07 | 김광호 | 불휘발성 기억 장치의 메모리 셀 제조방법 |
KR100297712B1 (ko) * | 1998-07-23 | 2001-08-07 | 윤종용 | 고집적화를위한불휘발성메모리및그제조방법 |
US6541815B1 (en) * | 2001-10-11 | 2003-04-01 | International Business Machines Corporation | High-density dual-cell flash memory structure |
JP2003318287A (ja) | 2002-04-19 | 2003-11-07 | Hitachi Ltd | 不揮発性半導体記憶装置およびその製造方法 |
US7183153B2 (en) * | 2004-03-12 | 2007-02-27 | Sandisk Corporation | Method of manufacturing self aligned non-volatile memory cells |
US7446370B2 (en) * | 2006-04-20 | 2008-11-04 | Powerchip Semiconductor Corp. | Non-volatile memory |
-
2006
- 2006-08-17 KR KR1020060077692A patent/KR100745609B1/ko not_active IP Right Cessation
- 2006-08-29 US US11/468,085 patent/US20070053223A1/en not_active Abandoned
- 2006-09-04 CN CNA2006101290365A patent/CN101034720A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101523559A (zh) * | 2006-08-16 | 2009-09-02 | 桑迪士克股份有限公司 | 具有成形浮动栅极的非易失性存储器 |
CN101419972B (zh) * | 2008-11-13 | 2012-12-12 | 上海宏力半导体制造有限公司 | 高效擦写的分栅闪存 |
Also Published As
Publication number | Publication date |
---|---|
KR100745609B1 (ko) | 2007-08-02 |
US20070053223A1 (en) | 2007-03-08 |
KR20070026014A (ko) | 2007-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101034720A (zh) | 具有l形浮置栅电极的非易失性存储器件及其制造方法 | |
US8735962B2 (en) | Semiconductor device and method of manufacturing the same | |
US20110298037A1 (en) | Vertical structure nonvolatile memory devices | |
US7683422B2 (en) | Non-volatile memory devices with wraparound-shaped floating gate electrodes and methods of forming same | |
CN1819212A (zh) | 包括柱子图形的闪速存储器件及其制造方法 | |
CN1770478A (zh) | 非挥发存储器及其制造方法 | |
CN109427794B (zh) | 包括绝缘覆盖结构的半导体器件及其形成方法 | |
US20210233801A1 (en) | Memory Arrays And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
US20220044995A1 (en) | Memory Arrays And Methods Used In Forming A Memory Array | |
US11937428B2 (en) | Memory arrays and methods used in forming a memory array comprising strings of memory cells | |
US20240114686A1 (en) | Memory arrays and methods used in forming a memory array comprising strings of memory cells | |
US20230422503A1 (en) | Integrated Circuitry Comprising A Memory Array Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
US11672114B2 (en) | Memory arrays and methods used in forming a memory array comprising strings of memory cells | |
US20210384216A1 (en) | Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
CN1828900A (zh) | 含具有垂直栅电极的晶体管的半导体器件及其制造方法 | |
US20230021060A1 (en) | Memory Array Comprising Strings Of Memory Cells And Method Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
JP2007073957A (ja) | 不揮発性メモリ装置及びその形成方法 | |
CN101752386A (zh) | 非易失性存储阵列和闪速eeprom阵列 | |
US20230395149A1 (en) | Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
US11895835B2 (en) | Integrated circuitry comprising a memory array comprising strings of memory cells and methods including a method used in forming a memory array comprising strings of memory cells | |
US11948639B2 (en) | Methods including a method of forming a stack and isotropically etching material of the stack | |
US20230389313A1 (en) | Memory Circuitry And Method Used In Forming Memory Circuitry | |
US11631740B2 (en) | Memory array and method used in forming a memory array comprising strings of memory cells | |
US20240138145A1 (en) | Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells | |
US20230320085A1 (en) | Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
AD01 | Patent right deemed abandoned |
Effective date of abandoning: 20070912 |
|
C20 | Patent right or utility model deemed to be abandoned or is abandoned |