CN100592482C - 半导体器件及其制造方法 - Google Patents
半导体器件及其制造方法 Download PDFInfo
- Publication number
- CN100592482C CN100592482C CN200710193500A CN200710193500A CN100592482C CN 100592482 C CN100592482 C CN 100592482C CN 200710193500 A CN200710193500 A CN 200710193500A CN 200710193500 A CN200710193500 A CN 200710193500A CN 100592482 C CN100592482 C CN 100592482C
- Authority
- CN
- China
- Prior art keywords
- metal
- silicide
- nitride
- layer
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 40
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 8
- 229910052751 metal Inorganic materials 0.000 claims abstract description 89
- 239000002184 metal Substances 0.000 claims abstract description 89
- 150000004767 nitrides Chemical class 0.000 claims abstract description 48
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 30
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 29
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 34
- 229920005591 polysilicon Polymers 0.000 claims description 33
- 238000000034 method Methods 0.000 claims description 21
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 15
- 230000003647 oxidation Effects 0.000 claims description 13
- 238000007254 oxidation reaction Methods 0.000 claims description 13
- 150000001875 compounds Chemical class 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 9
- 229910017052 cobalt Inorganic materials 0.000 claims description 8
- 239000010941 cobalt Substances 0.000 claims description 8
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 8
- 229910052735 hafnium Inorganic materials 0.000 claims description 7
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 claims description 7
- 229910052759 nickel Inorganic materials 0.000 claims description 7
- 229920002120 photoresistant polymer Polymers 0.000 claims description 7
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 6
- 150000002500 ions Chemical class 0.000 claims description 6
- 229910052750 molybdenum Inorganic materials 0.000 claims description 6
- 239000011733 molybdenum Substances 0.000 claims description 6
- 229910052715 tantalum Inorganic materials 0.000 claims description 6
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 6
- 239000010936 titanium Substances 0.000 claims description 6
- 229910052719 titanium Inorganic materials 0.000 claims description 6
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 6
- 229910052721 tungsten Inorganic materials 0.000 claims description 6
- 239000010937 tungsten Substances 0.000 claims description 6
- 238000007669 thermal treatment Methods 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 2
- 238000000059 patterning Methods 0.000 claims 5
- 125000006850 spacer group Chemical group 0.000 abstract 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 235000012239 silicon dioxide Nutrition 0.000 description 5
- 239000000377 silicon dioxide Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 229910019001 CoSi Inorganic materials 0.000 description 2
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 2
- 238000000137 annealing Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 241000027294 Fusi Species 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000003870 refractory metal Substances 0.000 description 1
- 239000004408 titanium dioxide Substances 0.000 description 1
- 229910052723 transition metal Inorganic materials 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0212—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28088—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a composite, e.g. TiN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
- H10D30/0227—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明提供一种半导体器件及其制造方法。其中该半导体器件包括:半导体衬底,其包括源极/漏极区域和在该源极/漏极区域之间的沟道;在该沟道上的栅极氧化层图案;在该栅极氧化层图案上的金属氮化层图案;在该金属氮化层图案上的硅化物;以及在该栅极氧化层图案、该金属氮化层图案和该硅化物的侧面上的间隔物。在一个实施例中,该金属氮化层图案的厚度是该硅化物的1/4至1/2。
Description
技术领域
本发明涉及半导体器件及其制造方法。
背景技术
大部分互补金属氧化物半导体(CMOS)器件包括由多晶硅形成的栅极。如果栅极由多晶硅形成,则不管它们大小如何,都不可避免地形成耗尽层。当半导体器件的集成度不高时,可以形成相对较大的多晶硅栅极。因此,即使形成耗尽层,也可以忽略电特性的降低。
然而,随着半导体器件的高度集成,栅极大小也进一步缩小,从而使得在栅极中形成的耗尽层的影响相对较大。耗尽层是使半导体器件的性能降低的一个因素。也就是说,耗尽层被认为是在使用多晶硅的半导体器件中的重要问题。已提出将金属栅极作为用于防止由耗尽层造成的半导体器件性能降低的一种途径。
然而,当形成金属栅极时,一般难以执行金属蚀刻。因此,并非执行先加工栅极工艺(即通过光刻首先直接形成栅电极),可以执行代替的栅极工艺,即在牺牲层中的沟槽和具有金属的沟槽中定义栅极区域。然而,这种代替的栅极工艺可能具有未对准的问题。
发明内容
本发明的实施例提供一种半导体器件及其制造方法,该半导体器件可以防止或减少通过使用多晶硅电极产生的耗尽层所可能引起的故障。
在一个实施例中,一种半导体器件包括:半导体衬底,其包括源极/漏极区域和在所述源极/漏极区域之间的沟道;在该沟道上的栅极氧化层图案;在该栅极氧化层图案上的金属氮化层图案;在该金属氮化层图案上的硅化物;以及在该栅极氧化层图案、该金属氮化层图案和该硅化物侧面上的间隔物。该金属氮化层图案是该硅化物厚度的1/4至1/2(例如1/3至1/2)。
在附图和以下描述中将阐述一个或多个实施例的细节。通过描述和附图以及权利要求书,其它特征将是明显的。
附图说明
图1至4是说明根据本发明实施例的半导体器件的制造方法的横截面图。
图5是根据本发明实施例的半导体器件的横截面图。
具体实施方式
现在详细参考本发明公开的实施例,在附图中说明本发明的实例。
图1至4是说明根据本发明实施例的半导体器件的制造方法的横截面图,图5是根据本发明实施例的半导体器件的横截面图。
参考图1,通过已知方法在半导体衬底10上生长或沉积栅极氧化层20。栅极氧化层20可以包括热生长的二氧化硅或高介电常数(高k)氧化物(例如氮氧化硅、氮化硅、二氧化铪等),其可以被热生长(例如,通过几乎同时对硅进行氧化/氮化,或通过对被溅射的铪进行氧化)或沉积(例如,通过化学气相沉积)。可以在沉积处理之后对所沉积的栅极氧化层20进行热退火。在另一实施例中,栅极氧化层20可以包括双层结构,例如在上面覆盖有高k氧化物以及在下面有二氧化硅缓冲层。
在该栅极氧化层20上依次形成金属氮化层30和多晶硅层40。该金属氮化层30可以包括金属氮化物,所述金属氮化物在典型的处理条件下粘附到该栅极氧化层20下面,并提供足以最小化或减小该下层沟道中的任一耗尽层的栅电极运行功能。例如,该金属氮化层30的分子式为MNx,其中x至少为1且一般约是2,M是可以形成导电氮化物的难熔金属和/或过渡金属。在各种实施例中,M可以是钴、镍、钨、钼、钛、铪或钽,但优选地是提供高导电性氮化物的金属(诸如钴)。通常,该金属氮化层30的厚度为可以通过反应离子蚀刻(RIE)工艺等容易地进行干蚀刻。为此,该金属氮化层30的厚度可以是该多晶硅层40的厚度的1/3至1/2。可选择地或另外地,该金属氮化层30的厚度范围可以从约20nm到约30nm,和/或该多晶硅层40的厚度范围可以从50nm到约100nm。
参考图2,将光致抗蚀剂(未示出)涂覆在该多晶硅层40上,并且利用曝露装置例如分档器(stepper)将光致抗蚀剂图案投射到该光致抗蚀剂上。对于所投射的光致抗蚀剂图案(未示出)进行显影以形成光致抗蚀剂图案(未示出)。接着,对于该多晶硅层40、该金属氮化层30和该栅极氧化层20依次进行干蚀刻以分别形成多晶硅层图案41、金属氮化层图案31和栅极氧化层图案21。根据蚀刻条件,该干蚀刻操作可以同时蚀刻该多晶硅层40和该金属氮化层30,或可以依次蚀刻该多晶硅层40和该金属氮化层30。
参考图3,通过利用已知方法将低浓度的杂质离子注入到该半导体衬底10的暴露表面中,在该半导体衬底10中形成轻掺杂的漏极(LDD)11。接着,在该多晶硅图案41、该金属氮化层图案31和该栅极氧化层图案21的侧面上形成间隔物S。间隔物S一般包括一层或多层介电材料,例如二氧化硅、氮化硅、氧氮化硅等。在某些实施例中,间隔物S包括双层(例如在二氧化硅上有氮化硅)结构或三层(例如二氧化硅/氮化硅/二氧化硅堆)结构。通过利用该多晶硅层图案41和所述间隔物S作为离子注入掩模来注入高浓度杂质离子(一般是与用于LDD区域11相同的导电类型),形成源极/漏极区域12。
参考图4,在该半导体衬底10上沉积金属(例如,钴、镍、钨、钼、钛、铪或钽,但优选地是钴(Co)或镍(Ni))层50,并且执行第一快速热处理(RTP)以在该源极/漏极区域12和该多晶硅层图案41上形成第一硅和金属的化合物(例如CoSi)。因此,金属50一般是在用于形成金属硅化物的传统退火条件下可以形成金属硅化物的化合物的金属。在一个实施例中,该金属50与该金属氮化层30的金属相同。将剩余的金属层50除去,并且执行第二RTP,以在该源极/漏极区域12和该多晶硅层图案41上形成略有不同的金属硅化物,即,第二硅和金属的化合物(CoSi2)(如图5所示)。因此,所沉积的金属50的厚度应该为足以提供用以形成第二金属硅化物的化合物所需的金属原子的量。此外,金属层50对于多晶硅层40的相对厚度应足以将多晶硅层图案41和其上的金属层50都转变成第二金属硅化物的化合物。
参考图5,沟道留在该源极/漏极区域12之间的该半导体衬底10中,并且在该沟道上有栅极氧化层图案21。金属氮化层图案31在该栅极氧化层图案21上,并且完全硅化的多晶硅(FUSI)60在该金属氮化层图案31上。将该完全硅化的多晶硅60称作硅化物。该金属氮化层图案31的厚度可以是该硅化物60的厚度的1/4至1/2(例如1/3至1/2)。该金属氮化层图案31的厚度范围可以从约20nm至约30nm,而该硅化物60的厚度范围可以从50nm到约100nm。
间隔物S在该栅极氧化层图案21、该金属氮化层图案31和该硅化物60的侧面(相对面)上。
包括金属氮化层图案和硅化物的栅电极在该栅极氧化层图案21上。因此,相比由多晶硅形成的相关的栅电极,在该栅电极中形成耗尽层的可能性降低,从而减少或防止该半导体器件的故障。
此外,优选地,该金属氮化层具有可对其进行干蚀刻的厚度,并且可以在该金属层上形成该多晶硅层。可以同时蚀刻该多晶硅层和该金属氮化层(例如,依次在原位蚀刻和/或不破坏蚀刻室中的真空蚀刻)。因此,相比现有技术,可容易执行金属蚀刻,并且可以避免或防止在代替的栅极工艺中潜在的未对准问题。换句话说,在保持先加工栅极工艺的同时(例如通过光刻首先直接形成栅电极),可以降低形成耗尽层的可能性,并且可以避免或防止潜在的未对准问题。
在本说明书中的引用的“一个实施例”、“实施例”、“示例性实施例”等意思是根据该实施例所描述的特定特征、结构或特性包括在本发明的至少一个实施例中。在该说明书中的各处出现的此种短语不必所有都指示相同的实施例。此外,当根据任一实施例描述特定特征、结构或特性时,可以理解的是,本领域技术人员可以在本领域的范围内根据其它实施例实现此特征、结构或特性。
虽然已参考本发明多个说明性实施例来描述这些实施例,但需要明白的是,在本发明所公开的原理的精神和范围内,本领域的技术人员可以设计出多种其它修改和实施例。特别地,对于在本发明所公开的说明书、附图和附加的权利要求书的范围内的组合部分和/或主要组合结构的排列可以进行各种变更和修改。除了在组合部分和/或排列中的各种变更和修改之外,对于本领域的技术人员而言,可选择的用途也是明显的。
Claims (21)
1、一种半导体器件的制造方法,包括:
在半导体衬底上形成栅极氧化层、金属氮化层和多晶硅层;
对所述多晶硅层、所述金属氮化层和所述栅极氧化层进行图案化;
将离子注入到所述半导体衬底的暴露区域中;
在所述半导体衬底和所述图案化的多晶硅层上沉积金属层,并且执行第一快速热处理;以及
除去剩余的金属,并执行第二快速热处理以形成金属硅化物。
2、如权利要求1所述的方法,其中所述金属氮化层的厚度是所述多晶硅层的厚度的1/3至1/2。
3、如权利要求1所述的方法,其中所述金属氮化层的厚度范围从20nm到30nm。
4、如权利要求1所述的方法,其中所述多晶硅层的厚度范围从50nm到100nm。
5、如权利要求1所述的方法,其中在所述多晶硅层上形成光致抗蚀剂图案,并且利用所述光致抗蚀剂图案作为蚀刻掩模来依次蚀刻所述多晶硅层、所述金属氮化层和所述栅极氧化层。
6、如权利要求1所述的方法,其中所述第一快速热处理形成第一金属硅化物的化合物,而所述第二快速热处理形成与所述第一金属硅化物的化合物不同的第二金属硅化物的化合物。
7、如权利要求6所述的方法,其中所述金属层的厚度足以提供用以形成所述第二金属硅化物的化合物所需的金属原子的量。
8、如权利要求7所述的方法,其中所述金属层和所述多晶硅层图案的厚度足以将所述多晶硅层图案和所述金属层全都转变成所述第二金属硅化物的化合物。
9、如权利要求1所述的方法,其中所述栅极氧化层包括高介电常数氧化物,即高k氧化物。
10、如权利要求1所述的方法,其中所述金属氮化层包括从钴、镍、钨、钼、钛、铪和钽中选择的第一金属的氮化物。
11、如权利要求1所述的方法,其中所述金属硅化物包括从钴、镍、钨、钼、钛、铪和钽中选择的第二金属的硅化物。
12、如权利要求9所述的方法,其中所述第一金属和所述第二金属包括同样的金属。
13、如权利要求1所述的方法,其中所述将离子注入到所述半导体衬底的暴露区域中的步骤形成轻掺杂漏极。
14、如权利要求13所述的方法,还包括在所述图案化的多晶硅层、图案化的金属氮化层和图案化的栅极氧化层的侧面上形成间隔物,然后将离子注入到所述半导体衬底的新暴露区域中,以形成源极/漏极端。
15、一种半导体器件,包括:
半导体衬底,其包括源极/漏极区域和所述源极/漏极区域之间的沟道;
在所述沟道上的栅极氧化层图案;
在所述栅极氧化层图案上的金属氮化层图案;
在所述金属氮化层图案上的硅化物;以及
在所述栅极氧化层图案、所述金属氮化层图案和所述硅化物的侧面上的间隔物,
其中所述金属氮化层图案的厚度是所述硅化物厚度的1/4至1/2。
16、如权利要求15所述的半导体器件,其中所述金属氮化层图案的厚度范围从20nm至30nm。
17、如权利要求15所述的半导体器件,其中所述硅化物的厚度范围从50nm至100nm。
18、如权利要求16所述的半导体器件,其中所述栅极氧化层包括高介电常数氧化物,即高k氧化物。
19、如权利要求15所述的半导体器件,其中所述金属氮化层包括从钴、镍、钨、钼、钛、铪和钽中选择的第一金属的氮化物。
20、如权利要求15所述的半导体器件,其中所述金属硅化物包括从钴、镍、钨、钼、钛、铪和钽中选择的第二金属的硅化物。
21、如权利要求20所述的半导体器件,其中所述第一金属和所述第二金属包括同样的金属。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060117461 | 2006-11-27 | ||
KR1020060117461A KR100766255B1 (ko) | 2006-11-27 | 2006-11-27 | 반도체 소자 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101192541A CN101192541A (zh) | 2008-06-04 |
CN100592482C true CN100592482C (zh) | 2010-02-24 |
Family
ID=39420046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710193500A Expired - Fee Related CN100592482C (zh) | 2006-11-27 | 2007-11-27 | 半导体器件及其制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20080122016A1 (zh) |
KR (1) | KR100766255B1 (zh) |
CN (1) | CN100592482C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928329A (zh) * | 2013-01-10 | 2014-07-16 | 中芯国际集成电路制造(上海)有限公司 | Mos晶体管及其形成方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101950758B (zh) * | 2010-07-13 | 2012-10-10 | 中国科学院上海微系统与信息技术研究所 | 一种基于soi衬底的高介电常数材料栅结构及其制备方法 |
US20120038048A1 (en) * | 2010-08-11 | 2012-02-16 | International Business Machines Corporation | Stabilized nickel silicide interconnects |
CN107437501A (zh) * | 2016-05-26 | 2017-12-05 | 北大方正集团有限公司 | 一种栅极结构及其制造方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010059735A (ko) * | 1999-12-30 | 2001-07-06 | 박종섭 | 금속 게이트전극을 갖는 모스트랜지스터 제조방법 |
US6503833B1 (en) * | 2000-11-15 | 2003-01-07 | International Business Machines Corporation | Self-aligned silicide (salicide) process for strained silicon MOSFET ON SiGe and structure formed thereby |
DE10234931A1 (de) * | 2002-07-31 | 2004-02-26 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung eines Metallsilizidgates in einer standardmässigen MOS-Prozesssequenz |
WO2004068588A1 (ja) * | 2003-01-31 | 2004-08-12 | Fujitsu Limited | 半導体装置及びその製造方法 |
US7338888B2 (en) * | 2004-03-26 | 2008-03-04 | Texas Instruments Incorporated | Method for manufacturing a semiconductor device having a silicided gate electrode and a method for manufacturing an integrated circuit including the same |
US7023064B2 (en) * | 2004-06-16 | 2006-04-04 | International Business Machines Corporation | Temperature stable metal nitride gate electrode |
-
2006
- 2006-11-27 KR KR1020060117461A patent/KR100766255B1/ko not_active IP Right Cessation
-
2007
- 2007-10-30 US US11/981,322 patent/US20080122016A1/en not_active Abandoned
- 2007-11-27 CN CN200710193500A patent/CN100592482C/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103928329A (zh) * | 2013-01-10 | 2014-07-16 | 中芯国际集成电路制造(上海)有限公司 | Mos晶体管及其形成方法 |
CN103928329B (zh) * | 2013-01-10 | 2016-08-03 | 中芯国际集成电路制造(上海)有限公司 | Mos晶体管及其形成方法 |
Also Published As
Publication number | Publication date |
---|---|
KR100766255B1 (ko) | 2007-10-15 |
US20080122016A1 (en) | 2008-05-29 |
CN101192541A (zh) | 2008-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100449784C (zh) | 半导体器件及其制造方法 | |
US20080079095A1 (en) | Metal oxide semiconductor device and method for manufacturing the same | |
US9985130B2 (en) | Salicide formation on replacement metal gate finFET devices | |
CN1443367A (zh) | 用于cmos过程的双金属栅极晶体管 | |
CN105140222B (zh) | 集成电路及其制造方法 | |
CN1973368A (zh) | 结合互补金属氧化物半导体集成电路的nmos和pmos晶体管使用不同的栅介质 | |
US7642155B2 (en) | Semiconductor device with metal nitride barrier layer between gate dielectric and silicided, metallic gate electrodes | |
US7968395B2 (en) | Systems and methods for reducing contact to gate shorts | |
US9129856B2 (en) | Method for efficiently fabricating memory cells with logic FETs and related structure | |
CN100592482C (zh) | 半导体器件及其制造方法 | |
US20090325370A1 (en) | Field-effect transistor structure and fabrication method thereof | |
TWI508296B (zh) | 形成具有包含經沉積之介金屬化合物材料之閘電極的取代閘極結構的方法 | |
US7682971B2 (en) | Semiconductor device and method for manufacturing the same | |
US20090101984A1 (en) | Semiconductor device having gate electrode including metal layer and method of manufacturing the same | |
WO2024221887A1 (zh) | 半导体器件及其制造方法以及包括该器件的半导体装置 | |
US7709911B2 (en) | Semiconductor device having silicide transistors and non-silicide transistors formed on the same substrate and method for fabricating the same | |
TW200306649A (en) | Method for manufacturing a semiconductor device having a layered gate electrode | |
TWI866187B (zh) | 半導體裝置及其製造方法 | |
US20080179687A1 (en) | Semiconductor device and method for manufacturing the same | |
US11756839B2 (en) | Method for manufacturing metal oxide semiconductor transistor | |
CN1623221A (zh) | 具有不同金属硅化物部分的半导体器件的制造方法 | |
US20060091436A1 (en) | Methods of forming field effect transistors having metal silicide gate electrodes | |
JP2007141974A (ja) | ダイヤモンド半導体素子及びその製造方法 | |
CN109148299B (zh) | 半导体装置及其制造方法 | |
KR20230160726A (ko) | 반도체 디바이스 및 이를 제조하는 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100224 Termination date: 20121127 |