CN100578666C - 实现高速存储器的装置及其方法 - Google Patents

实现高速存储器的装置及其方法 Download PDF

Info

Publication number
CN100578666C
CN100578666C CN200510129703A CN200510129703A CN100578666C CN 100578666 C CN100578666 C CN 100578666C CN 200510129703 A CN200510129703 A CN 200510129703A CN 200510129703 A CN200510129703 A CN 200510129703A CN 100578666 C CN100578666 C CN 100578666C
Authority
CN
China
Prior art keywords
data
character line
memory cell
copy
described memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200510129703A
Other languages
English (en)
Other versions
CN1866397A (zh
Inventor
陈张庭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Macronix International Co Ltd
Original Assignee
Macronix International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix International Co Ltd filed Critical Macronix International Co Ltd
Publication of CN1866397A publication Critical patent/CN1866397A/zh
Application granted granted Critical
Publication of CN100578666C publication Critical patent/CN100578666C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2236Copy
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2245Memory devices with an internal cache buffer

Landscapes

  • Read Only Memory (AREA)
  • Dram (AREA)

Abstract

各种方法与装置允许存储器的高速读取。部分的数据被复制并储存于其它字符线。藉由读取储存于由一条已经被预充电的字符线存取的数个存储器单元上的数据副本,可符合不用酌留预充电一第二字符线的时间的一延迟规格。

Description

实现高速存储器的装置及其方法
技术领域
本发明涉及能以高速读取的存储器,特别是涉及能在多重字符线之间复制数据的存储器。
背景技术
存储器集成电路的改善性能规格包含减少延迟需求。因此,在最大允许延迟期间的简短时间期间,如果必须将两条字符线预充电以读取储存于由独立的字符线来存取的存储器单元中的数据的话,则不可能实时读取数据。因此,存在有读取储存于由分离的字符线读取的存储器单元的数据的需求,而不需要经历由预充电另一条字符线所蒙受的额外延迟损失。
发明内容
本发明的各种实施例是针对一种存储器与存储器的操作方法。
各种型式的数据被储存于连接至一第一字符线与一第二字符线的多个存储器单元中。当这些存储器单元的内容譬如以具有短延迟期间需求的突发读取模式被读取,而不用经历由等待一条后来的字符线进行预充电所导致的的延迟期间时,数据副本是从位于目前预充电的字符线的这些存储器单元被读取。关于这两条字符线,至少三种型式的数据被储存:1)复制数据,其至少被储存成连接至第一字符线的存储器单元上的一第一副本以及连接至第二字符线的存储器单元上的一第二副本;2)其它数据(除被复制数据以外),其被储存于连接至第一字符线的存储器单元上;及3)其它数据(除复制数据以外),其被储存于连接至第二字符线的存储器单元上。
于一实施例中,为根据读取数据的命令,在预充电第一字符线之后,读取储存于连接至第一字符线的存储器单元上的其它数据(除复制数据以外)。在第二字符线的电压达到一预充电状态之前,从连接至第一字符线的存储器单元读取复制数据。藉由读取此种副本而非连接至第二字符线的存储器单元上的副本,延迟期间并不需要经历用以预充电第二字符线的额外时间。当读取此种复制数据时,可以完成第二字符线的预充电。在第二字符线的电压达到预充电状态之后,读取储存于连接至第二字符线的存储器单元上的其它数据(除复制数据以外)。
在另一实施例中,依据在读取命令中所特别指定的起始地址的位置读取第一或第二副本的复制数据。如果读取命令指明一起始地址位于储存于连接至第一字符线的存储器单元上的一数据页的一结尾附近,则读取第一副本的复制数据(储存于连接至第一字符线的存储器单元)。如果读取命令指明一起始地址的位置比另一起始地址较远离于数据页的结尾,则读取储存于连接至第二字符线的存储器单元上的第二副本的复制数据。
附图说明
图1为一种具有数个存储器阵列的高速存储器结构的简图,这些存储器阵列包含供复制数据用的一区域。
图2为一种具有一存储器单元行的存储器阵列的简图,这些存储器单元具有复制数据。
图3显示当起始存储器地址并非位于一存储器页(Memory Page)的结尾附近时,用以读取存储字符的次序。
图4显示当起始存储器地址位于一存储器页的结尾附近时,用以读取存储字符的次序。
图5为一种具有高速存储器结构的集成电路的简图。
附图符号说明
110、260:X译码器
120、122:供复制数据用的区域
130、132:存储器单元区域
140:位线控制器
150:感测放大控制器
161、162、500:存储器阵列
200、210、220、502:字符线
201~204、211~214、221~224:存储字符
270、280、290:存储器单元行
300~311、401~409:位置501:列译码器
503:行译码器
504:位线
506:感测放大器与数据输入构造
507:数据总线
508:偏压配置电源电压
509:偏压配置状态机器
510:数据输出线
511:数据输入线
560:集成电路
570:总线
具体实施方式
图1为一种具有多重读取模式(例如一高速丛发模式)的高速存储器结构的简图。一位线控制器140驱动高速存储器中的数条位线。一X译码器110驱动高速存储器中的数条字符线。一感测放大控制器150包含感测放大器与相关的控制电路以感测储存的数据。图中显示两个存储器阵列161与162。将这些存储器单元分割成多重存储器阵列(例如存储器阵列161与162)可缩短每一条字符线。每条字符线的整体电容被减少至每条字符线所驱动的更少存储器单元。与每条字符线相关的较低的电容允许由一字符线驱动器所执行的较短的预充电时间,以改变字符线的电压成为一读取电压。其它实施例使用只包含单一阵列中的存储器单元的结构,其延长了字符线的预充电时间,但是简化了譬如X译码器110的设计。每一个存储器阵列161与162除了固定的存储器单元区域以外,还具有用以储存复制数据的存储器单元区域。复制数据区域储存一数据副本,此数据副本亦储存于固定的存储器单元区域中。举例而言,在存储器阵列161中,供复制数据120用的区域中所储存的数据亦储存于存储器单元区域130中。另外,在存储器阵列162中,供复制数据122用的区域中所储存的数据亦储存于存储器单元区域132中。
图2为存储器阵列(例如存储器阵列161或162)的简图。X译码器260驱动多重字符线,每一条字符线提供一栅极电压至多重单元。尤其,X译码器260驱动数条字符线,这些字符线分别提供一栅极电压至字符线200的存储器单元、字符线210的存储器单元以及字符线220的存储器单元。每列的存储器单元以多重位的区块(例如一个字大小)被存取。字符线200的存储器单元包含存储字符201、存储字符202、存储字符203及存储字符204。字符线210的存储器单元包含存储字符211、存储字符212、存储字符213及存储字符214。字符线220的存储器单元包含存储字符221、存储字符222、存储字符223及存储字符224。
由每条字符线所控制的存储器单元集体储存一页的数据。每个数据页的开头储存于X译码器260附近的具有一数据页的开头的一存储器单元行280。举例而言,存储字符202储存由字符线200的存储器单元所储存的数据页的开头。存储字符212储存由字符线210的存储器单元所储存的数据页的开头。存储字符222储存由字符线220的存储器单元所储存的数据页的开头。同样地,每个数据页的结尾被储存远离X译码器260的具有一数据页的结尾的一存储器单元行270。举例而言,存储字符204储存由字符线200的存储器单元所储存的数据页的结尾。存储字符214储存由字符线210的存储器单元所储存的数据页的结尾。存储字符224储存由字符线220的存储器单元所储存的数据页的结尾。专门用语″开头″与″结尾″表示当一大区块的数据如结合其它图所说明地被读取时,存储字符被存取的次序,并取决于将逻辑存储器地址译码成物理的存储器单元位置的拌码表(scramble table)的作用情形。在其它实施例中,每个存储器页的开头与结尾沿着一特定字符线的存储器单元而位于其它位置。举例而言,开头可能位于中间或远离X译码器,而结尾可能位于中间或X译码器附近。
储存复制数据的存储器单元位于具有复制数据的一存储器单元行290中。在这些存储器单元中的复制数据是冗余的,这是因为数据亦储存于不同的字符线的别处,例如数据页的开头被储存于下一条字符线。举例而言,存储字符201所储存的数据副本亦储存于存储字符212中,其藉由那些存储字符所共享的一种背景图案而以符号显示。存储字符211所储存的数据副本亦储存于存储字符222中,其藉由那些存储字符所共享的另一背景图案而以符号显示。虽然在每条字符线所存取的每个群组的存储器单元中,所显示的储存复制数据的存储器单元有一个存储字符长(譬如16位),但是于其它实施例中,可复制其它数目的位(例如多重字或不到一个字)。
在某些实施例中,复制数据被程序化如下。当程序化逻辑决定要将数据程序化至一字符线的存储器单元的开头时,则数据亦被程序化至先前字符线的供复制数据(例如,在具有复制数据的存储器单元行中)用的区域。因此,当程序化逻辑决定要将数据程序化为字符线210的存储器单元的存储字符212时,相同的数据被程序化为字符线200的存储器单元的存储字符201。同样地,当程序化逻辑决定要将数据程序化为字符线220的存储器单元的存储字符222时,相同的数据被程序化为字符线210的存储器单元的存储字符211。程序化复制数据的实际顺序于不同实施例中可改变。举例而言,存储字符201可能在存储字符212之前、之后、或与存储字符212同时被程序化,而存储字符211可能在存储字符222之前、之后或与存储字符222同时被程序化。复制数据的位置位于一存储器页的开头的判定,可能发生在程序化复制数据之前、之后或与程序化复制数据的同时。
图3与图4显示选择性方案,其中依据读取命令的情况读取相同的数据的不同副本。图3显示读取储存于固定的存储器单元区域的副本的方案。图4显示读取储存于供复制数据用的区域的副本的方案。在图3与图4的方案间的差异为于读取命令中所指明的起始地址的位置。如果起始地址位于一数据页的结尾附近,则遵循图3的方案。如果起始地址位于更远离一数据页的结尾,则遵循图4的方案。虽然图3显示在一数据页的开始端的一起始地址,而图4显示在一数据页的结尾的一起始地址,但这些都是极端的状况。其它实施例即使具有更远离数据页的开始端的一起始地址,亦遵循图3的方案;和/或其它实施例即使具有更远离数据页的结尾(并维持在数据页的结尾的″附近″)的一起始地址,亦遵循图4的方案,这取决于存储器集成电路的延迟规格。
图3显示根据一命令来读取存储字符的次序,藉以从字符线200的存储器单元、字符线210的存储器单元及字符线220的存储器单元读取数据。此命令指明对应于储存于字符线200的存储器单元或存储字符202上的数据页的开头的一起始地址。因此,所读取的第一存储字符为存储字符202,如位置300所显示。然后,继续从字符线200的存储器单元的开头至结尾读取存储字符。因此,位置301表示存储字符203被读取,位置302表示在结尾之前的其它存储字符被读取,而最后位置303表示存储字符204被读取。
接着,继续从存储器页的开头至结尾读取储存于字符线210的存储器单元的数据页。因此,位置304表示存储字符212(将储存于存储字符201的数据副本予以储存)被读取,位置305表示存储字符213被读取,位置306表示在结尾之前的存储字符被读取,而最后位置307表示存储字符214被读取。
同样地,继续从存储器页的开头至结尾读取储存于字符线220的存储器单元的数据页。因此,位置308表示存储字符222被读取,位置309表示存储字符223被读取,位置310表示在结尾之前的存储字符被读取,而最后位置311表示存储字符224被读取。
图4显示根据另一命令来读取存储字符的次序,藉以从字符线200的存储器单元、字符线210的存储器单元以及字符线220的存储器单元读取数据。此命令指明对应于储存于字符线200的存储器单元或存储字符202上的数据页的结尾的一起始地址。因此,所读取的第一存储字符为存储字符204,如位置401所显示。
不像显示于图3的方案,存储字符212并不是下一个被读取的字。存储器的延迟规格可能太过简短以致于无法酌留供两条字符线的预充电用的时间。在读取字符线200的任何一个存储器单元之前,此第一字符线被预充电至一读取电压。然而,在读取字符线210的任何一个存储器单元之前,此第二字符线亦必须被预充电至一读取电压。因此,为了节省将预充电此种第二字符线所花费的时间,与其读取属于字符线210的存储器单元的存储字符212,不如读取将存储字符212所储存的数据副本予以储存的存储字符201,如位置402所表示。读取存储字符201所花费的时间可允许存取字符线210的存储器单元的字符线的预充电的完成。
然后,继续朝向字符线210的存储器单元的结尾读取存储字符。因此,位置403表示存储字符213被读取,位置404表示在结尾之前的其它存储字符被读取,而最后位置405表示存储字符214被读取。
如在先前方案中,继续从存储器页的开头至结尾读取储存于字符线220的存储器单元的数据页。因此,位置406表示存储字符222被读取,位置407表示存储字符223被读取,位置408表示在结尾之前的存储字符被读取,而最后位置409表示存储字符224被读取。
图5为依据一实施例的集成电路的简化方块图。集成电路560包含一存储器阵列500,其以供复制数据用的存储器单元实施于一个半导体基板上。一列译码器501连接至沿着存储器阵列500的数列配置的多条字符线502。一行译码器503连接至沿着存储器阵列500的数行配置的多条位线504。地址是于总线570上提供至行译码器503与列译码器501。在方块506中的感测放大器与数据输入构造经由数据总线507而连接至行译码器503。数据是从集成电路560上的输入/输出端口或从在集成电路560的内部或外部的其它数据源,经由数据输入线511而被提供至方块506中的数据输入构造。数据是从方块506中的感测放大器经由数据输出线510而被提供至集成电路560上的输入/输出端口,或至在集成电路560的内部或外部的其它数据目标。一偏压配置状态机器509控制例如供擦除确认与程序化确认电压用的偏压配置电源电压508的施加,以及控制用以将多重被选择单元予以程序化、擦除并读取存储器单元的配置。
图5的集成电路遵循供横越过多数个微处理器与例如存储器芯片的周边芯片的同步串行数据链用的串行周边接口(SPI)标准。SPI-总线为一种四线串行通讯接口。SPI总线为一种相当简单的同步串行接口,用以使用小数目的配线连接外部装置。一种同步时钟将串行数据以数个位的区块(例如8位的区块)移进或移出微控制器。
SPI总线为一种主接口/从属接口,此处的主接口驱动串行时钟。当使用SPI时,同时传输与接收数据,使其成为全双工协议。这些信号如下:被主接口所驱动的一串行时钟,从主接口进由主接口出的数据,以及从主接口出而由从属接口进的数据。一芯片选择输入将IC予以致能。
命令码与数据数值连续地被传输、抽入至一移位缓存器中,然后可供平行处理而在内部利用。一般而言,移位缓存器为8位或8位的其它倍数。如果SPI装置并未被选择,则其数据输出变成高阻抗状态(hi-Z),能使其不阻碍目前被启动的装置。组件的数据清单指定被允许的时钟频率与正确转变的型式,以及数据应被锁定的转变。许多SPI模式指定时钟的相位与数据是否被锁定于时钟的上升或下降缘。通常与存储器读取操作一起使用的两种模式为连续读取模式与逐页读取模式。
综上所述,虽然本发明已以一较佳实施例披露如上,然其并非用以限定本发明,本领域的技术人员在不脱离本发明的精神和范围的前提下可作各种的更动与润饰,因此本发明的保护范围以本发明的权利要求为准。

Claims (42)

1.一种存储器单元的集成电路阵列的操作方法,所述存储器单元从一第一字符线与一第二字符线的至少一接收一栅极电压,用以读取:1)复制数据,其至少被储存成连接至该第一字符线的所述存储器单元上的一第一副本复制数据与连接至该第二字符线的所述存储器单元上的一第二副本复制数据;2)第一数据,其被储存于连接至该第一字符线的所述存储器单元上;以及3)第二数据,其被储存于连接至该第二字符线的所述存储器单元,其中所述第一副本复制数据是所述第一数据的复制数据,所述第二副本复制数据是所述第二数据的复制数据,该操作方法包含以下步骤:
根据读取数据的一命令:
读取储存于连接至该第一字符线的所述存储器单元的该第一数据;
在该第二字符线的电压达到一预充电完成状态之前,从连接至该第一字符线的所述存储器单元读取该第一副本复制数据;以及
在该第二字符线的电压达到该预充电完成状态之后,读取储存于连接至该第二字符线的所述存储器单元的该第二数据。
2.如权利要求1所述的方法,其中该第一字符线与该第二字符线连接至同一译码器。
3.如权利要求1所述的方法,其中该第二副本复制数据储存于一数据页的开头,该数据页储存于连接至该第二字符线的所述存储器单元。
4.如权利要求1所述的方法,其中该第一副本复制数据储存于与一译码器相邻的该第一字符线的所述存储器单元中。
5.如权利要求1所述的方法,其中该第二副本复制数据储存于与一译码器相邻的该第二字符线的所述存储器单元中。
6.如权利要求1所述的方法,其中根据于读取数据的该命令,不读取该第二副本复制数据。
7.如权利要求1所述的方法,还包含以下步骤:
根据于读取数据的该命令:
其中,至少在该第一副本复制数据的该读取期间,改变该第二字符线的电压成为该预充电完成状态。
8.如权利要求1所述的方法,其中该复制数据具有一个字的数据的大小。
9.如权利要求1所述的方法,其中读取数据的该命令指明数据具有位于一数据页的一结尾的一起始地址,该数据页储存于连接至该第一字符线的所述存储器单元上。
10.如权利要求1所述的方法,还包含以下步骤:
根据于用以程序化该复制数据至少成为在连接至该第一字符线的所述存储器单元上的该第一副本复制数据以及在连接至该第二字符线的所述存储器单元上的该第二副本复制数据的一命令:
决定程序化该复制数据导致该复制数据的一位置位于储存于连接至该第二字符线的所述存储器单元上的一存储器页的开头;
程序化该复制数据成为位于连接至该第一字符线的所述存储器单元上的该第一副本复制数据;以及
程序化该复制数据成为位于储存于连接至该第二字符线的所述存储器单元上的该存储器页的开头的该第二副本复制数据。
11.一种存储器单元的集成电路阵列的操作方法,所述存储器单元从一第一字符线与一第二字符线的至少一接收一栅极电压,用以读取:1)复制数据,其至少被储存成连接至该第一字符线的所述存储器单元上的一第一副本复制数据与连接至该第二字符线的所述存储器单元上的一第二副本复制数据;2)第一数据,其被储存于连接至该第一字符线的所述存储器单元上;以及3)第二数据,其被储存于连接至该第二字符线的所述存储器单元上,其中所述第一副本复制数据是所述第一数据的复制数据,所述第二副本复制数据是所述第二数据的复制数据,该操作方法包含以下步骤:
根据于用以读取一第一群组的数据的一第一命令,读取储存于连接至该第一字符线的所述存储器单元的该第一副本复制数据,其中该第一群组的数据具有位于一数据页的一结尾附近的一第一起始地址,该数据页储存于连接至该第一字符线的所述存储器单元上;以及
根据于用以读取一第二群组的数据的一第二命令,读取储存于连接至该第二字符线的所述存储器单元上的该第二副本复制数据,其中该第二群组的数据具有位于比该第一起始地址更远离该数据页的该结尾的一第二起始地址。
12.如权利要求11所述的方法,其中读取该第一副本复制数据的该步骤在该第二字符线的电压达到一预充电完成状态之前发生。
13.如权利要求11所述的方法,其中该第一字符线与该第二字符线连接至同一译码器。
14.如权利要求11所述的方法,其中该第二副本复制数据储存于一数据页的开头,该数据页储存于连接至该第二字符线的所述存储器单元。
15.如权利要求11所述的方法,其中该第一副本复制数据储存于与一译码器相邻的该第一字符线的所述存储器单元中。
16.如权利要求11所述的方法,其中该第二副本复制数据储存于与一译码器相邻的该第二字符线的所述存储器单元中。
17.如权利要求11所述的方法,其中根据于用以读取该第一群组的数据的该第一命令,不读取该第二副本复制数据。
18.如权利要求11所述的方法,其中根据于用以读取该第一群组的数据的该第一命令,该第二字符线的一电压被改变成一预充电完成状态;而该第二字符线的该电压至少在该第一副本复制数据的读取期间被改变成该预充电完成状态。
19.如权利要求11所述的方法,其中该第一群组的数据包含储存于连接至该第二字符线的所述存储器单元上的该第二数据,且该第一命令用于读取所述复制数据、所述第一数据以及所述第二数据。
20.如权利要求11所述的方法,其中该复制数据具有一个字的数据的大小。
21.如权利要求11所述的方法,还包含以下步骤:
根据于用以程序化该复制数据至少成为在连接至该第一字符线的所述存储器单元上的该第一副本复制数据以及在连接至该第二字符线的所述存储器单元上的该第二副本复制数据的一命令:
决定程序化该复制数据导致该复制数据位于储存于连接至该第二字符线的所述存储器单元上的一存储器页的开头;
程序化该复制数据成为位于连接至该第一字符线的所述存储器单元上的该第一副本复制数据;以及
程序化该复制数据成为位于储存于连接至该第二字符线的所述存储器单元上的该存储器页的开头的该第二副本复制数据。
22.一种集成电路,包含:
一存储器单元阵列,其以多行与多列配置;
多条字符线,其连接至所述列的该存储器单元,每一条字符线提供一栅极电压至其中一列的所述存储器单元,所述字符线包含一第一字符线与一第二字符线,用以提供一电压至少来读取:1)复制数据,其至少被储存成连接至该第一字符线的所述存储器单元上的一第一副本复制数据与连接至该第二字符线的所述存储器单元上的一第二副本复制数据;2)第一数据,其被储存于连接至该第一字符线的所述存储器单元上;以及3)第二数据,其被储存于连接至该第二字符线的所述存储器单元上,其中所述第一副本复制数据是所述第一数据的复制数据,所述第二副本复制数据是所述第二数据的复制数据;以及
一控制器电路,其连接至所述字符线,该控制器电路根据于读取数据的一命令来执行:
读取储存于连接至该第一字符线的所述存储器单元的该第一数据;
在该第二字符线的电压达到一预充电完成状态之前,从连接至该第一字符线的所述存储器单元读取该第一副本复制数据;以及
在该第二字符线的电压达到该预充电完成状态之后,读取储存于连接至该第二字符线的所述存储器单元的该第二数据。
23.如权利要求22所述的电路,还包含一译码器,其分别连接至该第一字符线与该第二字符线。
24.如权利要求22所述的电路,其中该第二副本复制数据储存于一数据页的开头,该数据页储存于连接至该第二字符线的所述存储器单元上。
25.如权利要求22所述的电路,还包含连接至至少该第一字符线的一译码器,其中该第一副本复制数据储存于与该译码器相邻的该第一字符线的所述存储器单元中。
26.如权利要求22所述的电路,还包含连接至至少该第二字符线的一译码器,其中该第二副本复制数据储存于与该译码器相邻的该第二字符线的所述存储器单元中。
27.如权利要求22所述的电路,其中根据于读取数据的该命令,不读取该第二副本复制数据。
28.如权利要求22所述的电路,其中该控制器电路根据于读取数据的该命令而更进一步执行:至少在该第一副本复制数据的读取期间,改变该第二字符线的电压至该预充电完成状态。
29.如权利要求22所述的电路,其中该复制数据具有一个字的数据的大小。
30.如权利要求22所述的电路,其中读取数据的该命令指明数据具有位于一数据页的一结尾的一起始地址,该数据页储存于连接至该第一字符线的所述存储器单元上。
31.如权利要求22所述的电路,其中该控制器电路根据于用以程序化该复制数据至少成为在连接至该第一字符线的所述存储器单元上的该第一副本复制数据以及在连接至该第二字符线的所述存储器单元上的该第二副本复制数据的一命令,更进一步执行:
决定程序化该复制数据导致该复制数据位于储存于连接至该第二字符线的所述存储器单元上的一存储器页的开头;
程序化该复制数据成为位于连接至该第一字符线的所述存储器单元上的该第一副本复制数据;以及
程序化该复制数据成为位于储存于连接至该第二字符线的所述存储器单元上的该存储器页的开头的该第二副本复制数据。
32.一种集成电路,包含:
一存储器单元阵列,其以多行与多列配置;
多条字符线,其连接至所述列的该等存储器单元,每一条字符线提供一栅极电压至其中一列的所述存储器单元,所述字符线包含一第一字符线与一第二字符线,用以提供一电压至少来读取:1)复制数据,其至少被储存成连接至该第一字符线的所述存储器单元上的一第一副本复制数据与连接至该第二字符线的所述存储器单元上的一第二副本复制数据;2)第一数据,其被储存于连接至该第一字符线的所述存储器单元上;以及3)第二数据,其被储存于连接至该第二字符线的所述存储器单元上,其中所述第一副本复制数据是所述第一数据的复制数据,所述第二副本复制数据是所述第二数据的复制数据;以及
一控制器电路,其连接至所述字符线,该控制器电路执行:
根据于用以读取一第一群组的数据的一第一命令,读取储存于连接至该第一字符线的所述存储器单元的该第一副本复制数据,其中该第一群组的数据具有位于一数据页的一结尾附近的一第一起始地址,该数据页储存于连接至该第一字符线的所述存储器单元上;以及
根据于用以读取一第二群组的数据的一第二命令,读取储存于连接至该第二字符线的所述存储器单元上的该第二副本复制数据,其中该第二群组的数据具有位于比该第一起始地址更远离该数据页的该结尾的一第二起始地址。
33.如权利要求32所述的电路,其中读取该第一副本复制数据的该步骤在该第二字符线的电压达到一预充电完成状态之前发生。
34.如权利要求32所述的电路,还包含一译码器,其连接至该第一字符线与该第二字符线。
35.如权利要求32所述的电路,其中该第二副本复制数据储存于一数据页的开头,该数据页储存于连接至该第二字符线的所述存储器单元。
36.如权利要求32所述的电路,还包含连接至至少该第一字符线的一译码器,其中该第一副本复制数据储存于与该译码器相邻的该第一字符线的所述存储器单元中。
37.如权利要求32所述的电路,还包含连接至至少该第二字符线的一译码器,其中该第二副本复制数据储存于与该译码器相邻的该第二字符线的所述存储器单元中。
38.如权利要求32所述的电路,其中根据于用以读取该第一群组的数据的该第一命令,不读取该第二副本复制数据。
39.如权利要求32所述的电路,其中根据于用以读取该第一群组的数据的该第一命令,该第二字符线的一电压被改变成一预充电完成状态;而该第二字符线的该电压至少部分地在该第一副本复制数据的读取期间被改变成该预充电完成状态。
40.如权利要求32所述的电路,其中该第一群组的数据包含储存于连接至该第二字符线的所述存储器单元的该第二数据,该第一命令用于读取所述复制数据、所述第一数据以及所述第二数据。
41.如权利要求32所述的电路,其中该复制数据具有一个字的数据的大小。
42.如权利要求32所述的电路,其中该控制器电路更进一步执行:
根据于用以程序化该复制数据至少成为在连接至该第一字符线的所述存储器单元上的该第一副本复制数据以及在连接至该第二字符线的所述存储器单元上的该第二副本复制数据的一命令:
决定程序化该复制数据导致该复制数据位于储存于连接至该第二字符线的所述存储器单元上的一存储器页的开头;
程序化该复制数据成为位于连接至该第一字符线的所述存储器单元上的该第一副本复制数据;以及
程序化该复制数据成为位于储存于连接至该第二字符线的所述存储器单元上的该存储器页的开头的该第二副本复制数据。
CN200510129703A 2005-05-18 2005-12-01 实现高速存储器的装置及其方法 Expired - Fee Related CN100578666C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/131,580 US7212457B2 (en) 2005-05-18 2005-05-18 Method and apparatus for implementing high speed memory
US11/131,580 2005-05-18

Publications (2)

Publication Number Publication Date
CN1866397A CN1866397A (zh) 2006-11-22
CN100578666C true CN100578666C (zh) 2010-01-06

Family

ID=37425390

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200510129703A Expired - Fee Related CN100578666C (zh) 2005-05-18 2005-12-01 实现高速存储器的装置及其方法

Country Status (3)

Country Link
US (2) US7212457B2 (zh)
JP (1) JP2006323982A (zh)
CN (1) CN100578666C (zh)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5270605B2 (ja) * 2010-03-29 2013-08-21 ルネサスエレクトロニクス株式会社 マイクロコントローラ
JP5692179B2 (ja) * 2012-07-24 2015-04-01 カシオ計算機株式会社 システムlsi及びプログラム消去方法
US9324398B2 (en) 2013-02-04 2016-04-26 Micron Technology, Inc. Apparatuses and methods for targeted refreshing of memory
US9047978B2 (en) 2013-08-26 2015-06-02 Micron Technology, Inc. Apparatuses and methods for selective row refreshes
JP2015219938A (ja) 2014-05-21 2015-12-07 マイクロン テクノロジー, インク. 半導体装置
JP2017182854A (ja) * 2016-03-31 2017-10-05 マイクロン テクノロジー, インク. 半導体装置
US10490251B2 (en) 2017-01-30 2019-11-26 Micron Technology, Inc. Apparatuses and methods for distributing row hammer refresh events across a memory device
US10580475B2 (en) 2018-01-22 2020-03-03 Micron Technology, Inc. Apparatuses and methods for calculating row hammer refresh addresses in a semiconductor device
US11017833B2 (en) 2018-05-24 2021-05-25 Micron Technology, Inc. Apparatuses and methods for pure-time, self adopt sampling for row hammer refresh sampling
US11152050B2 (en) 2018-06-19 2021-10-19 Micron Technology, Inc. Apparatuses and methods for multiple row hammer refresh address sequences
US10573370B2 (en) 2018-07-02 2020-02-25 Micron Technology, Inc. Apparatus and methods for triggering row hammer address sampling
US10685696B2 (en) 2018-10-31 2020-06-16 Micron Technology, Inc. Apparatuses and methods for access based refresh timing
CN113168861B (zh) 2018-12-03 2024-05-14 美光科技公司 执行行锤刷新操作的半导体装置
CN117198356A (zh) 2018-12-21 2023-12-08 美光科技公司 用于目标刷新操作的时序交错的设备和方法
US10957377B2 (en) 2018-12-26 2021-03-23 Micron Technology, Inc. Apparatuses and methods for distributed targeted refresh operations
US10770127B2 (en) 2019-02-06 2020-09-08 Micron Technology, Inc. Apparatuses and methods for managing row access counts
US11043254B2 (en) 2019-03-19 2021-06-22 Micron Technology, Inc. Semiconductor device having cam that stores address signals
US11227649B2 (en) 2019-04-04 2022-01-18 Micron Technology, Inc. Apparatuses and methods for staggered timing of targeted refresh operations
US11264096B2 (en) 2019-05-14 2022-03-01 Micron Technology, Inc. Apparatuses, systems, and methods for a content addressable memory cell with latch and comparator circuits
US11158364B2 (en) 2019-05-31 2021-10-26 Micron Technology, Inc. Apparatuses and methods for tracking victim rows
US11069393B2 (en) 2019-06-04 2021-07-20 Micron Technology, Inc. Apparatuses and methods for controlling steal rates
US11158373B2 (en) 2019-06-11 2021-10-26 Micron Technology, Inc. Apparatuses, systems, and methods for determining extremum numerical values
US11139015B2 (en) 2019-07-01 2021-10-05 Micron Technology, Inc. Apparatuses and methods for monitoring word line accesses
US10832792B1 (en) 2019-07-01 2020-11-10 Micron Technology, Inc. Apparatuses and methods for adjusting victim data
US11386946B2 (en) 2019-07-16 2022-07-12 Micron Technology, Inc. Apparatuses and methods for tracking row accesses
US10943636B1 (en) 2019-08-20 2021-03-09 Micron Technology, Inc. Apparatuses and methods for analog row access tracking
US10964378B2 (en) 2019-08-22 2021-03-30 Micron Technology, Inc. Apparatus and method including analog accumulator for determining row access rate and target row address used for refresh operation
US11302374B2 (en) 2019-08-23 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic refresh allocation
US11200942B2 (en) 2019-08-23 2021-12-14 Micron Technology, Inc. Apparatuses and methods for lossy row access counting
US11302377B2 (en) 2019-10-16 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic targeted refresh steals
US11309010B2 (en) 2020-08-14 2022-04-19 Micron Technology, Inc. Apparatuses, systems, and methods for memory directed access pause
US11380382B2 (en) 2020-08-19 2022-07-05 Micron Technology, Inc. Refresh logic circuit layout having aggressor detector circuit sampling circuit and row hammer refresh control circuit
US11348631B2 (en) 2020-08-19 2022-05-31 Micron Technology, Inc. Apparatuses, systems, and methods for identifying victim rows in a memory device which cannot be simultaneously refreshed
US11222682B1 (en) 2020-08-31 2022-01-11 Micron Technology, Inc. Apparatuses and methods for providing refresh addresses
US11557331B2 (en) 2020-09-23 2023-01-17 Micron Technology, Inc. Apparatuses and methods for controlling refresh operations
US11222686B1 (en) 2020-11-12 2022-01-11 Micron Technology, Inc. Apparatuses and methods for controlling refresh timing
US11462291B2 (en) 2020-11-23 2022-10-04 Micron Technology, Inc. Apparatuses and methods for tracking word line accesses
US11264079B1 (en) 2020-12-18 2022-03-01 Micron Technology, Inc. Apparatuses and methods for row hammer based cache lockdown
US11482275B2 (en) 2021-01-20 2022-10-25 Micron Technology, Inc. Apparatuses and methods for dynamically allocated aggressor detection
US11600314B2 (en) 2021-03-15 2023-03-07 Micron Technology, Inc. Apparatuses and methods for sketch circuits for refresh binning
US11664063B2 (en) 2021-08-12 2023-05-30 Micron Technology, Inc. Apparatuses and methods for countering memory attacks
US11688451B2 (en) 2021-11-29 2023-06-27 Micron Technology, Inc. Apparatuses, systems, and methods for main sketch and slim sketch circuit for row address tracking
US12032834B2 (en) * 2021-12-30 2024-07-09 Micron Technology, Inc. Memory with address-selectable data poisoning circuitry, and associated systems, devices, and methods

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4001960B2 (ja) * 1995-11-03 2007-10-31 フリースケール セミコンダクター インコーポレイテッド 窒化酸化物誘電体層を有する半導体素子の製造方法
US6228779B1 (en) * 1998-11-06 2001-05-08 Novellus Systems, Inc. Ultra thin oxynitride and nitride/oxide stacked gate dielectrics fabricated by high pressure technology
US6417570B1 (en) * 1999-01-14 2002-07-09 Agere Systems Guardian Corporation Layered dielectric film structure suitable for gate dielectric application in sub-0.25 μm technologies
US6380033B1 (en) * 1999-09-20 2002-04-30 Advanced Micro Devices, Inc. Process to improve read disturb for NAND flash memory devices
US6413881B1 (en) * 2000-03-09 2002-07-02 Lsi Logic Corporation Process for forming thin gate oxide with enhanced reliability by nitridation of upper surface of gate of oxide to form barrier of nitrogen atoms in upper surface region of gate oxide, and resulting product
US6559007B1 (en) * 2000-04-06 2003-05-06 Micron Technology, Inc. Method for forming flash memory device having a tunnel dielectric comprising nitrided oxide
US6684352B1 (en) * 2000-07-12 2004-01-27 Sun Microsystems, Inc. Read control system and method for testing word oriented SRAM with macros
US6327209B1 (en) * 2000-08-30 2001-12-04 Micron Technology, Inc. Multi stage refresh control of a memory device
US6621758B2 (en) * 2001-05-04 2003-09-16 Texas Instruments Incorporated Method for providing a low power read only memory banking methodology with efficient bus muxing
JP2004030839A (ja) * 2002-06-27 2004-01-29 Toshiba Corp バースト転送メモリ
KR100437467B1 (ko) * 2002-07-03 2004-06-23 삼성전자주식회사 연속 버스트 읽기 동작 모드를 갖는 멀티 칩 시스템

Also Published As

Publication number Publication date
CN1866397A (zh) 2006-11-22
JP2006323982A (ja) 2006-11-30
US20070189089A1 (en) 2007-08-16
US7379363B2 (en) 2008-05-27
US20060262616A1 (en) 2006-11-23
US7212457B2 (en) 2007-05-01

Similar Documents

Publication Publication Date Title
CN100578666C (zh) 实现高速存储器的装置及其方法
EP1223583B1 (en) High-speed cycle clock-synchronous memory device
USRE37409E1 (en) Memory and method for sensing sub-groups of memory elements
US6343352B1 (en) Method and apparatus for two step memory write operations
CA1319201C (en) Apparatus and method for accessing data stored in a page mode memory
AU652570B2 (en) Data processing apparatus for dynamically setting timings in a dynamic memory system
EP2313891B1 (en) Independently controlled virtual memory devices in memory modules
US20170052714A1 (en) Mechanism for enabling full data bus utilization without increasing data granularity
US20060171234A1 (en) DDR II DRAM data path
EP0199134A2 (en) High performance memory system
CN101233575A (zh) 存储器的控制方法、存储系统
US7694099B2 (en) Memory controller having an interface for providing a connection to a plurality of memory devices
JPH0676566A (ja) 半導体メモリ装置
JP2002202911A (ja) 不揮発性メモリ装置
JP2000231534A (ja) 複数のメモリ記憶装置およびドライバ・レシーバ技術と共に使用するためのデータ・バス構造およびそのような構造を動作させる方法
US10529407B2 (en) Memory device including a plurality of power rails and method of operating the same
CN114207720B (zh) 具有存储体分配的多端口非易失性存储器设备以及相关系统和方法
JP4618758B2 (ja) クワッドデータレートシンクロナス半導体メモリ装置の駆動方法
CN107239408A (zh) 非易失性存储器模块及其操作方法
WO2006077046A1 (en) Intelligent memory array switching logic
CN1949396B (zh) 半导体存储器件的修复电路
US20060171233A1 (en) Near pad ordering logic
US6625716B2 (en) Method apparatus, and system for efficient address and data protocol for a memory
JP4430053B2 (ja) 半導体メモリシステムおよび半導体メモリチップ
US6055606A (en) Writeback cache cell with a dual ported dirty bit cell and method for operating such a cache cell

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100106

Termination date: 20191201