CN100550321C - 具有氮化层和氧化层的半导体器件的制造方法 - Google Patents
具有氮化层和氧化层的半导体器件的制造方法 Download PDFInfo
- Publication number
- CN100550321C CN100550321C CNB2006800037565A CN200680003756A CN100550321C CN 100550321 C CN100550321 C CN 100550321C CN B2006800037565 A CNB2006800037565 A CN B2006800037565A CN 200680003756 A CN200680003756 A CN 200680003756A CN 100550321 C CN100550321 C CN 100550321C
- Authority
- CN
- China
- Prior art keywords
- mentioned
- gas
- nitride film
- manufacture method
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Formation Of Insulating Films (AREA)
Abstract
本发明的半导体器件的制造方法能够抑制形成绝缘膜时的缺陷的产生。具备:将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体、在制造中实质上不与上述半导体衬底反应的第一稀释气体,上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力小于等于40Torr。
Description
技术领域
本发明涉及半导体器件的制造方法。
背景技术
通过晶体管的微小化而实现了LSI的高性能化。对于现在正在开发的LSI,栅极氧化膜的厚度达到大致1.5nm。如果基于ITRS(International Technology Roadmap for Semiconductor),为了更高性能化而继续进行微小化,则预想在2010年左右需要使栅极氧化膜的厚度成为0.7nm左右。以前使用的硅氧化膜在这样的厚度下,不依存于电压的直接沟道电流成为支配性的,因此非常难以控制因电压产生的栅极氧化膜的漏电流,无法产生作为绝缘体的性能。
因此,将相对介电常数比硅氧化膜高的材料(高介电常数(high-k)材料)作为用作栅极绝缘膜,加大物理的膜厚度成为不可欠缺的。
以前使用了代替硅氧化膜的材料,但只是向硅氧化膜添加氮而提高了相对介电常数的SiON膜。已知通过使硅氧化膜的表面附近氮化,而使得表面侧为SiON膜,在该SiON膜和衬底之间为硅氧化膜的半导体器件(例如参考日本特开2003-264190号公报)。在该半导体器件中,在维持硅氧化膜的界面特性的同时,由于添加氮而提高了相对介电常数,所以能够使物理膜厚度加厚,能够谋求降低漏电流。因此,如果在维持界面处的硅氧化膜的构造的同时,能够进一步提高SiON膜中的氮浓度,则能够在维持界面特性的同时,实现漏电流更少的SiON膜。
但是,有因氮的高浓度化而引起的问题。这就是平带(flat band)电压的异常偏移。由于伴随着氮浓度的提高而平带电压产生偏移,所以从设计要求方面难以提高氮的浓度的问题变得显著。
这样,为了谋求SiON膜的高介电常数化、薄膜化,需要开发一种提高氮浓度的处理,但如果作为SiON膜的特征而提高氮的浓度,则会产生平带电压的偏移增大的现象。
对于该现象,我们发现了2个因素。一个因素是由于导入氮而产生了间隙硅(interstitial silicon)、悬挂键合等的缺陷。它们随着氮数量的增加而作为固定电荷残存于膜中,因此随着氮浓度的提高,使平带电压的偏移增大。另一个因素是从栅电极扩散的硼与氮结合,而产生硅的悬挂键合。由于这些先天和后天的因素,SiON膜的平带电压因氮浓度的提高而偏移。
因此,为了进一步提高SiON膜的氮浓度,必须抑制因导入氮而产生缺陷、以及硼侵入SiON膜中与氮结合的情况。对于抑制后者的方法,本发明者已经提出了日本专利申请(日本专利申请2005-30586号),但对于抑制前者的方法,到现在还未知。
发明内容
本发明就是鉴于以上情况而提出的,其目的在于:提供一种能够抑制形成绝缘膜时缺陷的产生的半导体器件的制造方法。
本发明的第一形式的半导体器件的制造方法的特征在于包括:将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体、在制造中实质上不与上述半导体衬底反应的第一稀释气体,另外上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力小于等于40Torr。
另外,本发明的第二形式的半导体器件的制造方法的特征在于包括:将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体、在制造中实质上不与上述半导体衬底反应的第一稀释气体,另外上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力小于等于40Torr;将在表面形成了上述氮化膜的上述半导体衬底放置在游离基化的第二氮化气体的气氛中,在上述半导体衬底与上述氮化膜之间形成第一氮化层,同时在上述氮化膜上形成第二氮化层的工序。
另外,本发明的第三形式的半导体器件的制造方法的特征在于包括:将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体、在制造中实质上不与上述半导体衬底反应的第一稀释气体,另外上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力小于等于40Torr;将表面形成了上述氮化膜的上述半导体衬底放置在包含氧化气体、在制造中实质上不与上述半导体衬底反应的第二稀释气体的气氛中,在上述半导体衬底与上述氮化膜之间形成第一氮氧化层的同时,在上述氮化膜的表面上形成第二氮氧化层的工序。
附图说明
图1是表示本发明的实施例1的半导体器件的制造方法的制造工序的流程图。
图2是通过实施例1的制造方法制造的半导体器件的截面图。
图3是表示通过用N2气体稀释氮化气体而作成的硅氮化膜相对于N2气体稀释比例的表面粗糙度的变化的图。
图4是表示通过用N2稀释氮化气体作成的硅氮化膜的结合状态的特性图。
图5是表示通过用N2气体稀释氮化气体而作成的硅氮化膜相对于N2稀释比例的氧化前和氧化后的表面粗糙度的变化的图。
图6是表示将通过用N2气体稀释氮化气体作成的硅氮化膜作为栅极绝缘膜的p沟道MOS晶体管相对于N2稀释比例的平带电压的偏移量ΔVfb的变化的特性图。
图7是表示通过用N2气体稀释氮化气体作成的硅氮化膜相对于N2稀释比例的漏电流的降低特性的图。
图8是表示通过用N2气体稀释氮化气体作成的膜厚0.9nm的硅氮化膜相对于N2稀释比例的氮化气体的露出量的变化的图。
图9是表示通过用N2气体稀释氮化气体作成的硅氮化膜相对于N2稀释比例的折射率的变化的图。
图10是表示本发明的实施例2的半导体器件的制造方法的制造工序的流程图。
图11是表示作为稀释氮化气体的稀释气体而在N2中混入了He的情况和没有混入的情况下的相对于N2稀释比例的平带电压的偏移量ΔVfb的变化的特性图。
图12是表示作为稀释氮化气体的稀释气体而在N2中混入了He的情况和没有混入的情况下的相对于N2稀释比例的界面基准密度的变化的特性图。
图13是表示作为稀释氮化气体的稀释气体而在N2中混入了He的情况和没有混入的情况下的相对于N2稀释比例的漏电流的降低特性的图。
图14是表示作为稀释氮化气体的稀释气体而在N2中混入了He的情况和没有混入的情况下的相对于N2稀释比例的氮化膜厚度的增加比例的图。
图15是表示本发明的实施例3的半导体器件的制造方法的制造工序的流程图。
图16A~16C是通过实施例3的制造方法制造的半导体器件的截面图。
图17是表示用N2气体稀释了氧化气体的情况和不进行稀释的情况下作成的硅氮氧化膜各自的膜中的氧分布的图。
图18是表示将用N2气体稀释了氧化气体的情况和不进行稀释的情况下作成的硅氮氧化膜作为栅极绝缘膜的p沟道MOS晶体管的偏移带电压的偏移量ΔVfb的图。
图19是表示本发明的各实施例的制造方法中使用的成膜装置的一个例子的图。
图20是表示改变稀释比例和总压力的情况下的氮化硅膜的折射率的图。
图21(a)、图21(b)是说明在硅氮化膜的耐氧化性高的情况下折射率高的图。
图22是用等高线表示改变反应室内的总压力和稀释比例的情况下的硅氮化膜的折射率的变化的图。
图23是说明如果形成界面氧化层则界面特性变好的情况的图。
图24是表示本发明的实施例4的半导体器件的制造方法的制造工序的流程图。
图25A~25C是表示实施例4的半导体器件的制造方法的制造工序的截面图。
图26是说明实施例4的效果的图。
图27是说明实施例4的效果的图。
图28(a1)~28(c2)是表示实施例4的制造方法的硅氮化膜的形成机制的图。
图29是说明实施例4的效果的图。
图30是表示本发明的实施例5的半导体器件的制造方法的制造工序的流程图。
图31A~31D是表示实施例5的半导体器件的制造方法的制造工序的截面图。
图32是说明实施例5的效果的图。
图33(a)~33(d)是说明实施例5的效果的图。
图34(a)、34(b)是表示本发明的实施例6的FG型非易失性存储器的制造工序的截面图。
图35(a)、35(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图36(a)、36(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图37(a)、37(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图38(a)、38(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图39(a)、39(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图40(a)、40(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图41(a)、41(b)是表示实施例6的FG型非易失性存储器的制造工序的截面图。
图42是说明实施例6的FG型非易失性存储器的效果的图。
图43是说明实施例6的FG型非易失性存储器的效果的图。
图44(a)、44(b)是表示本发明的实施例7的MONOS型非易失性存储器的制造工序的截面图。
图45(a)、45(b)是表示实施例7的MONOS型非易失性存储器的制造工序的截面图。
图46(a)、46(b)是表示实施例7的MONOS型非易失性存储器的制造工序的截面图。
图47(a)、47(b)是表示实施例7的MONOS型非易失性存储器的制造工序的截面图。
图48(a)、48(b)是表示实施例7的MONOS型非易失性存储器的制造工序的截面图。
图49是说明实施例7的MONOS型非易失性存储器的效果的图。
图50A~50E是表示本发明的实施例8的MISFET的制造工序的截面图。
图51A~51C是表示实施例8的MISFET的制造工序的截面图。
图52A~52B是表示实施例8的MISFET的制造工序的截面图。
图53是说明实施例8的MISFET的效果的图。
图54是表示本发明的实施例9的半导体器件的制造方法的制造工序的流程图。
图55A~55B是表示实施例9的半导体器件的制造工序的截面图。
图56是说明实施例9的效果的图。
图57是说明实施例9的效果的图。
图58是表示本发明的实施例10的半导体器件的制造方法的制造工序的一部分的图。
图59是说明实施例10的效果的图。
图60是表示本发明的实施例11的半导体器件的制造方法的制造工序的一部分的图。
图61是说明实施例11的效果的图。
图62是说明实施例11的效果的图。
图63是表示本发明的实施例12的半导体器件的制造方法的制造工序的流程图。
图64A~64C是表示实施例12的半导体器件的制造工序的截面图。
图65是说明实施例12的效果的图。
具体实施方式
以下,参考附图,具体说明本发明的实施例。
本发明的各实施例的半导体器件的制造方法对因导入氮而产生缺陷的情况进行抑制。
本发明者们发现:为了极力抑制产生SiON膜中的间隙硅和悬挂键合等的缺陷,可以在形成SiON膜时,先制作形成有硅(Si)与氮(N)的结合状态稳定的三配位结合的硅氮化膜。
因此,作为实施例1,说明对形成了硅和氮的结合状态稳定的三配位结合的硅氮化膜进行形成的方法。
(实施例1)
参考图1和图2,说明本发明的实施例1的半导体器件的制造方法。图1是表示本实施例的半导体器件的制造方法的制造工序的流程图,图2是通过本实施例的制造方法制造的半导体器件的截面图。
本实施例的半导体器件的制造方法是在硅衬底2上形成硅氮化膜时,通过作为稀释气体向氮化气体NH3混入N2气体,来形成膜中的固定电荷比现有技术少的硅氮化膜4。使用图19所示的成膜装置进行本发明的各实施例的半导体器件的制造。
该成膜装置如图19所示那样,具备容纳用于支持多个半导体衬底2的能够移动的支持器22的具有加热炉23的反应室24。在该反应室24中,作为气氛气体源,连接有NH3气体源25、氮气(N2)源26、氦气(He)源27、氧气(O2)源28,还设置有用于导入来自这些气体源的NH3气体、氮气、氦气、氧气的气体导入口29、排出气体的气体排出口30。在NH3气体源25、氮气源26、氦气源27、氧气源28上分别安装有阀门31、32、33、34,其构成为能够控制气体分压力。在反应室24的周围,设置有加热器35,构成为能够由未图示的温度控制装置进行控制。
本实施例的制造方法首先通过对硅衬底2进行稀HF处理,来用氢使硅衬底的表面终止(terminated)(图1,步骤S1)。然后,将该硅衬底2放置到图19所示的成膜装置的反应室24中(图1,步骤S2)。
接着,在使反应室内的气氛只成为在制造工序中不与硅反应或不对硅产生腐蚀的气体(例如氮气)后,将硅衬底2的温度提高到750℃,并使氢完全从硅衬底2脱离(图1,步骤S3)。
接着,使反应室内的气氛成为例如分压力270Torr的N2气体、分压力30Torr的NH3气体,将硅衬底2的表面设置为750℃并维持200秒,由此在硅衬底2上形成硅氮化膜4(图1的步骤S4和图2)。
接着,说明在氮化气体(NH3)中混入氮气(N2),即用N2气体稀释NH3气体的效果。
在图3中,表示由于用N2气体进行稀释而造成的硅氮化膜的表面粗糙度的变化。图3的横轴表示N2气体的稀释比例(=[N2+NH3]/NH3),即N2气体的分压力和NH3气体的分压力的和与NH3气体的分压力的比(N2分子的数目和NH3分子的数目的和与NH3分子的数目的比),纵轴表示形成在硅衬底2上的硅氮化膜4的表面的二次方平均平方根粗糙度(RMS)。如根据图3所知的那样,通过增多N2稀释比例(使比(=[N2+NH3]/NH3)增大),来减小表面粗糙度,形成平滑的表面。
另外,在图4中,表示用光电子分光法(XPS(X-ray PhotoeletronSpectroscopy))测量由于用N2气体进行稀释造成的硅氮化膜4中的氮(N)的结合状态的变化的结果。图4的横轴表示硅氮化膜4中的氮(N)为1s状态的情况下的结合能量,纵轴表示具有该结合能量的氮的每单位体积的个数。另外,在图4中,进行标准化使得在氮原子个数为最大的结合能量397.75eV下的氮原子的个数与N2稀释比例无关地为同一值。
即使使N2稀释比例变化为1、5、10,具有比氮原子个数为最大的结合能量397.75eV低的结合能量的氮个数也几乎不变化。但是,可知随着N2稀释比例增大到1、5、10,具有398eV到399eV范围的结合能量的氮的个数变少。即,随着N2稀释比例增大到1、5、10,氮化硅膜中的氮的1s状态的能量收敛为397.75eV。具有398eV到399eV的范围的结合能量的氮的结合处于二配位结合状态或准稳定的伪三配位状态,具有397.75eV的结合能量的氮的结合处于更稳定的三配位结合状态。
因此,根据图4所示的试验结果,可知随着N2稀释比例的增大,结合成为更稳定的三配位结合状态的氮变多,形成结合状态更稳定的硅氮化膜。
在因氧化造成的表面粗糙度的变化中,也出现结合状态变得更稳定的情况。
在图5中,表示改变N2稀释比例而形成的硅氮化膜氧化了的情况下的表面粗糙度的变化。用稀释气体(N2)进行稀释而形成的硅氮化膜随着N2稀释比例的增大,氧化前和氧化后的表面粗糙度的差缩小,即使在氧化后,也具有与氧化前大致一样程度的粗糙度。即,通过用稀释气体(N2)进行稀释而形成硅氮化膜,能够抑制因氧化造成的表面粗糙度的恶化。即,其结果表明:对于氧化,并不是在硅氮化膜的表面,而是在硅衬底和硅氮化膜的界面处的反应是支配性的。在硅氮化膜的表面难以产生氧化意味着:到达硅氮化膜的氧难以离解,即在硅氮化膜中和表面上,作为氧离解的原因的不稳定的间隙硅(Si)和悬挂键合很少,另外形成了具有与Si-O结合大致同等强度的硅氮化膜。
验证的结果,本发明者们发现了将包含N2气体的稀释气体混入氮化气体中形成硅氮化膜的机制如下:
(1)到达硅衬底表面的稀释气体与在硅表面游动的硅原子冲撞,夺走硅原子的运动能量。
(2)由此,硅衬底表面的原子的运动是准静态的。
(3)由于衬底表面的硅的第二原子层是最稳定的吸附位置(例如参考k.Kato,Y.Nakasaki,D.Matsushita,and K.Muraoka,“Uniform Sub-nm Nitridation on Si(100)through Strong NCondensation”,Proc.27th ICPS,2005,pp395~396),所以氮原子集中吸附在第二原子层上,同时因压力而吐出硅原子。吐出的硅原子在表面游动,但由于N2而被夺走运动,因此很少扩散到硅衬底表面和硅衬底中,与降落下来的氮化气体NH3反应,能够抑制间隙硅的产生。
另一方面,在表面硅的运动剧烈的情况下,第二原子层的深度根据位置而变得离散。氮具有如果凝聚则形成稳定的结合的性质,因此第二原子层的深度的离散使得产生3维的孤立生长。通过这些孤立点之间的融合,形成连续膜,因此在孤立点的边界形成硅过多的区域。进而,由于吐出硅,扩散也变得剧烈,因此在硅氮化膜中和孤立点的边界形成许多间隙硅。它们造成硅氮化膜的形状的恶化、伴随着间隙硅的增加而平带电压偏移、电气特性的恶化。
接着,作成将通过用N2气体稀释氮化气体而形成的硅氮化膜作为栅极绝缘膜的p沟道MOS晶体管,测量改变了N2稀释比例时的p沟道MOS晶体管的平带电压的偏移量ΔVfb的变化,图6表示其结果。
可知通过进行N2稀释,平带电压的偏移量ΔVfb的绝对值减小,改善了平带电压的偏移。这是因为:通过进行N2稀释能够抑制间隙硅的产生,硅氮化膜中的固定电荷数减少。
接着,参考图7,说明通过进行N2稀释而形成的物理膜厚为2nm的硅氮化膜的绝缘性的变化。在图7中,横轴表示N2稀释比例,纵轴表示相对于相同的SiO2换算膜厚(以下称为EOT(Equivalent OxideThickness))的硅氧化膜,漏电流Jg降低的位数,图7是表示相对于相同的EOT的硅氧化膜,降低了多少漏电流Jg的图。
可知不用稀释气体N2进行稀释而只用氮化气体NH3形成的物理膜厚为2nm的硅氮化膜的漏电流与相同的EOT的硅氧化膜的漏电流相比降低约2位数,但随着N2稀释比例的增大,漏电流的降低位数进一步增加,绝缘性进一步提高。这是因为:通过进行N2稀释,能够抑制间隙硅的产生,减少了硅氮化膜中的固定电荷数,因此降低了因缺陷产生的漏电流,进而提高了硅氮化膜的介电常数。
接着,图8表示在改变了N2稀释比例时的形成物理膜厚为0.9nm的硅氮化膜所需要的NH3露出量的变化特性。图8分别针对反应室内的总压力为30Torr、100Torr、300Torr的情况,表示了NH3露出量的变化特性。在此,NH3露出量是指NH3气体的分压力与露出NH3气体的时间的积,反映了形成物理膜厚为0.9nm的硅氮化膜所需要的NH3分子的个数。根据图8可知,如果降低反应室内的总压力,则形成硅氮化膜所需要的NH3的量减少,通过提高N2稀释比例,所需要的NH3的量进一步减少。这表示越是降低总压力并增大稀释比例,越是能够有效地进行氮化。
接着,图20表示将N2气体的稀释比例改变为1、2、5、10、100、1000、10000,并且将总压力改变为3Torr、10Torr、30Torr、60Torr、100Torr、300Torr、740Torr而成膜时的物理膜厚为0.9nm的硅氮化膜的折射率。图9用图表示从图20所示的数据中抽出的总压力为30Torr、100Torr、300Torr的情况下的硅氮化膜的折射率相对于N2气体的稀释比例的变化。折射率是在大气中测量的,因此意味着硅氮化膜的折射率越高,则硅氮化膜在大气中越难以氧化的性质,即氧化耐性高。这是因为:如图21(a)、21(b)所示那样,缺陷少的氮化膜与缺陷多的氮化膜相比,为了测量折射率而暴露在大气中时的表面氧化量少,因此因由折射率为1.4的SiO2构成的氧化膜造成的折射率的降低少。可知利用该特性,如图9所示那样,通过降低反应室内的总压力,增大N2气体的稀释比例,而提高了氧化耐性。特别地,如果将反应室内的总压力设置为30Torr以下,将N2气体的稀释比例(=[N2+NH3]/NH3)设置为5以上,则氧化耐性的提高变得显著。
接着,说明反应室内的总压力与N2气体的稀释比例的关系。在图21中,表示测量改变反应室内的总压力与N2稀释比例(=[N2+NH3]/NH3)而形成的氮化膜的折射率的结果。可知在稀释比为5以上,并且总压力为40Torr以下的区域(在图22中用虚线围住的区域)中,折射率急剧上升。其结果是稀释比例越高、总压力越低,则氮化膜越是难以氧化,即表示了形成了三配位密度高、氧化耐性高的高质量的氮化膜。因此,通过在稀释比例为5以上、并且总压力为40Torr以下的区域中进行氮化,能够形成高质量的氮化膜。特别地,通过将总压力设置为30Torr以下,将稀释比例设置为5以上,能够形成更高质量的氮化膜。
另外,在氮化气体使用NH3等的热氮化的情况下,理想的是总压力的下限为3Torr以上,更理想的是为5Torr以上。总压力的下限是在本实施例中使用的热工序的气氛温度下的装置的压力界限。在氮化气体使用N*、N2 *等的等离子体氮化的情况下,理想的是总压力的下限为20mTorr以上,更理想的是90mTorr以上。通过将总压力的下限设置为这些值,能够使氮化气体的游离基状态变得适当,能够形成良好的氮化膜。
稀释比例的上限是能够由现有技术的生产装置的批量控制器控制的最大流量和最小流量的比的界限,即10000倍。从生产性的观点看,理想的是理想的稀释比例的上限为100倍以下,更理想的是10倍以下。
在稀释比例为5以上并且总压力为40Torr以下的区域中氮化膜成为高质量的理由如下。如上所述,衬底表面的硅的第二原子层是最稳定的吸附位置,氮原子集中吸附在第二原子层,同时由于压力而吐出硅原子。吐出的硅原子在表面游动,但由于被N2夺走运动,所以很少扩散到硅衬底表面和硅衬底中,与降落下来的氮化气体NH3反应,应该能够抑制间隙硅的产生。但是,在总压力更低的情况下,到达表面而与Si冲撞的原子、分子减少,因此吐出的硅原子被冲撞的机会变少,进而难以扩散到衬底中。即,通过将稀释比设置为5以上,吐出的Si被夺走了运动(成为间隙硅的可能性降低)的效果变得显著,进而通过将总压力降低为40Torr以下,使冲撞吐出的Si的机会减少(降低了成为间隙硅的可能性)的效果变得显著。因此,理想的是将稀释比设置为5以上,进而通过将总压力设置为40Torr以下,能够期望进一步的效果。即,为了减少Si的冲撞,压力是重要的,为了夺走Si的运动,稀释比是重要的。
根据以上所述,在本实施例中,不只是降低反应室内的总压力,而通过增大N2稀释比例,也能够形成高质量的硅氮化膜,通过将反应室内的总压力设置为40Torr以下,将N2稀释比例(=[N2+NH3]/NH3)设置为5以上,能够形成高质量的硅氮化膜。另外,通过将反应室内的总压力设置为30Torr以下,将N2稀释比例(=[N2+NH3]/NH3)设置为5以上,能够形成更高质量的硅氮化膜。
另外,通过将反应室内的总压力设置为40Torr以下或30Torr以下,将N2稀释比例(=[N2+NH3]/NH3)设置为5以上,也能够适用于后述的其它实施例中,能够得到同样的效果。
根据以上说明,根据本实施例,通过使氮气和稀释气体同时流过,能够形成缺陷少的硅氮化膜。另外,根据本实施例,能够形成EOT更少并且电气特性优越的硅氮化膜。
另外,在本实施例中,作为稀释气体的一个例子使用了N2气体,但也可以使用在制造工序中实质上不与硅反应或不对硅产生腐蚀的气体,例如质量与硅接近并且稳定的气体,例如Ar。
另外,在本实施例中,作为氮化气体使用了NH3,但也可以使用能够进行硅的氮化的气体,例如氮(N)的游离基N*、或N2 *。
另外,在本实施例中,将氮化气体的分压力设置为30Torr,但也可以设置为30Torr以外的压力,理想的是更低的压力。另外,将稀释气体的分压力设置为270Torr,但理想的是稀释气体的分压力和氮化气体的分压力的和与氮化气体的分压力的比为5以上。
另外,在本实施例中,形成三配位结合状态的硅氮化膜时的气氛的温度是750℃,但也可以是500℃以上、850℃以下。
(实施例2)
接着,参考图10说明本发明的实施例2的半导体器件的制造方法。图10是表示本实施例的制造方法的制造工序的流程图。本实施例的半导体器件的制造方法是在实施例1的制造方法中,作为稀释气体在使用N2气体以外还使用He气体的制造方法。
首先,对硅衬底进行稀HF处理,用氢使硅衬底的表面终止(图10,步骤S11)。然后,将该硅衬底放置到图19所示的成膜装置的反应室中(图10,步骤S12)。
接着,在使反应室内的气氛只成为在制造工序中不与硅反应或不对硅产生腐蚀的气体(例如氮气)后,将硅衬底的温度提高到750℃,并使氢完全从硅衬底脱离(图10,步骤S13)。
接着,使反应室内的气氛成为例如分压力130Torr的N2、分压力130Torr的He、分压力30Torr的NH3,将硅衬底的表面设置为750℃并维持200秒(图10,步骤S14)。由此,与实施例1的情况一样,如图2所示那样,在硅衬底2上形成硅氮化膜4。
接着,图11表示在对硅氮化膜进行成膜时,用N2气体和氦(He)气对氮化气体NH3进行了稀释的情况下的平带电压的偏移量ΔVfb的变化。
另外,在图11中,横轴表示N2气体的稀释比例(=[N2+NH3]/NH3),即N2气体的分压力和NH3气体的分压力的和与NH3气体的分压力的比,纵轴表示平带电压的偏移量ΔVfb,分别表示了将He气体的分压力原样保持为130Torr、将NH3气体的分压力原样保持为30Torr而改变N2气体的分压力的情况、不混入氦(He)气体而改变N2气体的分压力的情况下的平带电压的偏移量ΔVfb的变化。根据图11可知,通过用N2气体和氦气进行稀释,与只用N2气体进行稀释的情况相比,进一步改善了平带电压的偏移量ΔVfb。这是因为:通过氦(He)的猝熄(quench)效果,而夺取了硅衬底与硅氮化膜的界面的原子振动能量,因此能够防止因硅氮化膜与硅衬底的界面附近的Si-N结合、Si-Si结合的热造成的切断,能够抑制悬挂键合的产生。
接着,图12表示在对硅氮化膜进行成膜时,用N2气体和氦气对氮化气体进行稀释的情况下的界面基准密度的变化。在该图12中,横轴表示N2气体的稀释比例(=[N2+NH3]/NH3),即N2气体的分压力和NH3气体的分压力的和与NH3气体的分压力的比,纵轴表示硅衬底与硅氮化膜的界面基准密度,表示了将He气体的分压力原样保持为130Torr、将NH3气体的分压力原样保持为30Torr而改变N2气体的分压力的情况、不混入氦(He)气体而改变N2气体的分压力的情况下的界面基准密度的变化。根据图12可知,通过用N2气体和He气体进行稀释,与只用N2气体进行稀释的情况相比,降低了界面基准密度。这是因为:如上所述,通过由He夺走硅氮化膜与硅衬底的界面附近的Si-N结合、Si-Si结合的热能量,而防止因热造成的结合的切断,抑制悬挂结合的产生。
接着,图13表示在对硅氮化膜进行成膜时,用N2气体和He气体进行稀释的情况下的绝缘性的变化。在图13中,横轴表示N2气体的稀释比例(=[N2+NH3]/NH3),即N2气体的分压力和NH3气体的分压力的和与NH3气体的分压力的比,纵轴表示相对于相同的EOT的硅氧化膜,漏电流降低的位数,表示在将He气体的分压力原样保持为130Torr、将NH3气体的分压力原样保持为30Torr而改变N2气体的分压力的情况、不混入氦(He)气体而改变N2气体的分压力的情况下,相对于相同的EOT的硅氧化膜,漏电流降低了多少。根据图13可知,与只用N2气体进行稀释的物理膜厚为2nm的硅氮化膜相比,通过用N2气体和氦气进行稀释,漏电流降低的位数增大,提高了绝缘性。这是因为:通过用N2气体和氦气进行稀释,能够抑制间隙Si和界面的悬挂键合的产生,降低因缺陷产生的漏电流。
接着,图14表示在对硅氮化膜进行成膜时,在用N2气体和氦气进行稀释的情况下的氮化时间和氮化膜厚的关系。在图14中,横轴表示N2气体的稀释比例(=[N2+NH3]/NH3),即N2气体的分压力和NH3气体的分压力的和与NH3气体的分压力的比,纵轴表示氮化膜厚的增加比例。根据图14可知,通过用N2气体和氦气进行稀释,增加了单位时间的氮化量。这是因为:作为稀释气体的N2和He对作为氮化气体的NH3在氮化膜中的扩散有帮助。由此,能够谋求氮化时间的缩短,因此能够同时实现硅氮化膜的高质量和生产性的提高。
如上所述,根据本实施例,通过与氮化气体一起流过作为稀释气体的N2气体和氦气,能够形成缺陷少的硅氮化膜。另外,根据本实施例,能够形成EOT更小并且电气特性优越的硅氮化膜。
另外,在本实施例中,作为稀释气体的一个例子使用了N2气体和氦气,但也可以使用氦气和质量与硅接近并且稳定的气体,例如氩(Ar)气的混合气体。另外,作为稀释气体,可以使用在制造工序中不与硅反应或不对硅产生腐蚀的气体。另外,如果使用具有与硅和硅氮化膜的界面的原子振动能量接近的固有振动能量的气体,则能够夺走硅和硅氮化膜的界面的原子振动能量,能够得到更高质量的硅氮化膜。另外,该效果在氮化气体使用NH3等的热氮化的情况下特别显著。
另外,在本实施例中,作为氮化气体使用了NH3,但也可以使用能够进行硅的氮化的气体,例如氮的游离基N*、或N2 *。
另外,在本实施例中,将氮化气体的分压力设置为30Torr,但也可以设置为30Torr以外的压力,理想的是更低的压力。另外,将稀释气体的分压力设置为260Torr,但理想的是与实施例1一样,稀释气体的分压力和氮化气体的分压力的和与氮化气体的分压力的比为5以上。
另外,在本实施例中,形成三配位结合状态的硅氮化膜时的气氛的温度是750℃,但也可以是500℃以上、850℃以下。
(实施例3)
接着,参考图15~图16C,说明本发明的实施例3的半导体器件的制造方法。图15是表示本实施例的半导体器件的制造方法的制造工序的流程图,图16A~图16C是表示本实施例的制造方法的制造工序的截面图。本实施例的半导体器件的制造方法通过向氮化气体混入稀释气体,在硅衬底上形成氮化膜后,进行氧化处理,而至少在硅氮化膜与硅衬底的界面处形成包含氧的硅氮氧化层。
首先,对硅衬底2进行稀HF处理,用氢使硅衬底2的表面终止(图15,步骤S21)。然后,将该硅衬底2放置到图19所示的成膜装置的反应室中(图15的步骤S22)。
接着,在使反应室内的气氛只成为在制造工序中不与硅反应或不对硅产生腐蚀的气体(例如氮气)后,将硅衬底的温度提高到700℃,并使氢完全从硅衬底脱离(图15的步骤S23,图16A)。
接着,使反应室内的气氛成为例如分压力270Torr的N2、分压力30Torr的NH3,将硅衬底的表面设置为700℃并维持100秒(图15的步骤S24)。由此,如图16B所示那样,在硅衬底2上形成硅氮化膜4。
接着,使硅衬底的温度上升到850℃并原样保持(图15的步骤S25)。
接着,使硅衬底的温度原样保持为850℃,使反应室内的气氛成为例如分压力30Torr的N2、分压力3Torr的O2,并维持300秒(图15的步骤S26)。由此,如图16C所示那样,在硅衬底2和硅氮化膜4之间形成包含氧的硅氮氧化层6,在硅氮化膜4的表面上形成包含氧的硅氮氧化层8。
接着,说明用N2稀释氮化气体的效果。图17表示用N2进行了稀释的情况(分压力270Torr的N2、分压力30Torr的NH3的情况)和不稀释的情况(总压力300Torr的NH3的情况)下的形成在硅衬底2上的由硅氮氧化层6、硅氮化膜4、硅氮氧化层8构成的硅氮氧化膜中的氧分布。图17的横轴表示从硅衬底2和硅氮氧化膜的界面到上述硅氮氧化膜的表面的膜厚方向的高度,纵轴表示氧浓度。根据图17所知的那样,通过进行N2稀释,在衬底界面侧,在氧分布的区域增加的同时,氧浓度增加。另一方面,在硅氮氧化膜的表面侧,氧分布的区域减少,氧浓度也减少。即,与不进行稀释的情况相比,硅氮氧化膜中的氧分布从硅氮氧化膜的表面侧向硅氮氧化膜与硅衬底的界面侧偏移。这是因为:作为稀释气体的N2夺取硅氮化膜表面的原子的热,因此在表面氧难以离解吸附。另一方面,由于在硅氮化膜中被加热,所以氧离解并进行反应。由此,氧在界面侧分布,能够形成氮分布在表面侧的具有理想的分布的硅氮氧化膜。
通过利用ESR(Electron Spin Resonance)法对测量的衬底界面侧的缺陷进行评价,则一旦形成界面氧化层则界面特性就变好的理由可以认为如下。
图23表示对氮化膜的界面进行了氧化的情况下的界面的Pb0中心(Si的只切断了一个结合的悬挂键合)的密度(相当于界面基准)相对于界面的氧浓度的变化。使用ESR法测量界面的Pb0中心。如根据图23可知的那样,随着界面氧化量的增加,作为Si的悬挂键合的Pb0中心密度减少。这表示通过对界面进行氧化,存在于氮化膜与Si的界面处的缺陷被氧化而补偿。其理由是通过对氮化膜与Si的界面进行氧化,提高了界面特性。在此所述的界面特性是指从源极向漏极输送作为载流子的电子或空穴的力,即驱动力。如果在界面处有缺陷,则其自身具有电荷,通过电子或空穴而成为散乱源。由于它妨碍了有效的载流子的输送,所以驱动力降低。即,为了提高驱动力,必须提高界面特性。另外,理想的是氮化膜与Si之间的界面氧化层不包含氮。
接着,图18表示了作成分别将以下的硅氮氧化膜作为栅极绝缘膜的p沟道MOS晶体管,并对这些p沟道MOS晶体管的平带电压的偏移量ΔVfb进行比较的结果:(1)不进行N2稀释,只用氧化气体O2形成的物理膜厚为2nm的硅氮氧化膜,(2)如本实施例那样,用稀释气体N2对氧化气体O2进行稀释而形成的物理膜厚为2nm的硅氮氧化膜。如果比较(1)和(2)的情况,则可知通过进行N2稀释,平带电压的偏移量ΔVfb的绝对值变小,改善了平带电压的偏移。这是因为:首先,通过在形成硅氮氧化膜之前,形成缺陷(间隙硅和悬挂键合等)少的硅氮化膜,进而在(2)的情况下用稀释气体N2对氧化气体O2进行稀释,能够抑制表面的氧化,形成了氮靠近表面的,即电荷分布靠近表面的理想的氮分布。
如以上说明的那样,根据本实施例,通过使氧化气体O2和稀释气体N2同时流过,能够形成界面优先氧化了的硅氮氧化膜,能够形成EOT更小并且电气特性优越的硅氮氧化膜。
另外,在本实施例中,作为稀释气体的一个例子使用了N2气体,但也可以使用在制造工序中实质上不与硅反应或不对硅产生腐蚀的气体,例如质量与硅接近并且稳定的气体,例如Ar。
另外,在本实施例中,作为氮化气体使用了NH3,但也可以使用能够进行硅的氮化的气体,例如氮(N)的游离基N*、或N2 *。
另外,在本实施例中,将氮化气体的分压力设置为30Torr,但也可以设置为30Torr以外的压力,理想的是更低的压力。另外,将稀释气体的分压力设置为270Torr,但理想的是与实施例1一样,稀释气体的分压力和氮化气体的分压力的和与氮化气体的分压力的比为5以上。
另外,在本实施例中,形成硅氮化膜时的气氛的温度是700℃,但也可以是500℃以上、850℃以下。
另外,在本实施例中,作为氧化气体使用了O2,但也可以使用其它能够进行Si的氧化的气体,例如NOx、N2O、或氧游离基O*。
另外,在本实施例中,氧化时的稀释气体是N2,但也可以使用在制造中实质上不与硅反应或不对硅产生腐蚀的气体。另外,稀释气体的分压力为30Torr,但也可以是30Torr以外的压力。
另外,在本实施例中,形成硅氮氧化膜时的气氛的温度是850℃,但也可以是800℃以上、950℃以下。
根据以上详细说明的那样,根据本发明的各实施例,能够抑制形成绝缘膜时的缺陷的产生,能够得到EOT更小并且电气特性优越的绝缘膜。
另外,通过实施例1~实施例3的制造方法制造的绝缘膜由于氮浓度高、介电常数高、EOT更小、并且平带电压ΔVfb的偏移小,所以不只是作为高介电常数绝缘膜的缓冲膜,还可以作为栅极绝缘膜使用。
(实施例4)
接着,参考图24~图25C说明本发明的实施例4的半导体器件的制造方法。
首先,对硅衬底12进行稀HF处理,用氢使硅衬底12的表面终止(图24的步骤S31,图25A)。然后,将该硅衬底12导入到成膜用反应室中(图24的步骤S32)。接着,使反应室内的气氛例如成为分压力270Torr的N2和分压力30Torr的NH3,将硅衬底12的表面设置为750℃,并维持10秒(图24的步骤S33)。由此,在从硅衬底12的表面开始作为Si层的第二原子层,形成氮化层14a(图24的步骤S34,图25B)。
接着,用氮游离基充满反应室内的气氛(例如Ar/N2(160sccm/40sccm),压力为0.03Torr,功率为300w),将硅衬底12的表面设置为室温,并维持10秒。由此,在氮化层14a的上下形成氮化层14b、14c,在硅衬底12上形成由氮化层14a、14b、14c组成的硅氮化膜14(图24的步骤S35,图25C)。
接着,说明形成氮化层14a的效果。在图26中,表示用XPS测量在只用氮游离基进行10秒室温氮化而形成了硅氮化膜的情况(不形成氮化层14a的情况)和在形成了氮化层14a后用氮游离基进行10秒室温氮化而形成了硅氮化膜的情况下的、硅氮化膜中的氮的结合状态的变化的结果。图26的横轴表示硅氮化膜中的氮为1s状态的情况下的结合能量,纵轴表示具有该结合能量的氮的每单位体积的个数。另外,形成了的硅氮化膜的膜厚哪里都一样。根据图26可知,对于氮化硅膜中的氮的1s状态的能量,形成了氮化层14a的情况与只用氮游离基形成的情况相比,收敛为处于稳定的三配位结合状态的氮的结合能量(397.75eV),形成了结合状态稳定的硅氮化膜。
另外,在因氧化造成的表面粗糙度的变化中也表现出结合状态是稳定的。在图27中,表示了对硅氮化膜进行了氧化的情况下的表面粗糙度(二次方平均平方根粗糙度(RMS))的变化。图27的横轴表示硅氮化膜的物理膜厚Tphys,纵轴表示表面粗糙度RMS。在形成了氮化层14a后由氮游离基形成的硅氮化膜能够抑制因氧化造成的表面粗糙度的恶化。即,其结果表示不是表面,而是界面处的反应是支配性的。不引起氧化意味着:到达硅氮化膜的氧不离解,即在硅氮化膜中和表面,作为氧离解的原因的不稳定的间隙Si、悬挂键合少,另外形成了具有与Si-O结合同等的强度的硅氮化膜。
作为验证的结果,我们发现了本实施例的硅氮化膜的形成机制如图28(a1)~图28(c2)所示那样。图28(a1)、图28(b1)、图28(c1)是表示上述形成机制的过程的分子模型图,图28(a2)、图28(b2)、图28(c2)是表示上述形成机制的过程的截面图。如上述那样,由于表面Si的第二原子层是最稳定的吸附位置,所以氮原子优先吸附在第二原子层(图28(a1)、图28(a2)),其后的氮化以第二层为中心进行(图28(b1)、图28(b2))。即,其后的氮化在第二层的上侧和下侧发生(图28(c1)、图28(c2))。如果氮化进一步进行,则上侧的氮化自然终止,下侧的氮化进行。
并且,我们发现:其后的氮化依据最初形成的第二层的信息进行。即,如果最初在第二层上形成有高质量的氮化层,则即使其后如游离基氮化那样在氮化速度快但产生质量差的氮化膜的条件下进行氮化,所形成的膜也成为高质量的氮化膜。一般,为了作成高质量的氮化膜,必须缓慢地使氮与Si反应。即,有以下的缺点:为了作成高质量的氮化膜,作成氮化膜的时间非常长。但是,如果其后的氮化依据在最初形成的很小一层氮化层的信息继续进行,则不需要从最初到最后都缓慢地进行氮化。可以只在最初的短时间内在作成高质量的氮化层的条件下进行氮化,然后在差的条件下进行氮化。由此,能够加快形成高质量的氮化膜,并形成厚膜。
图29表示始终在作成高质量氮化膜的条件下进行氮化而形成氮化膜的情况、只在最初10秒在作成高质量的氮化膜的条件下进行氮化后,在差的条件下进行氮化而形成氮化膜的情况下,作成膜厚为1.5nm的氮化膜所需要的时间和完成的氮化膜的平带电压的偏移量ΔVfb(与膜中的缺陷量成正比)。如根据图29可知的那样,与将形成氮化膜所需要的时间抑制为10分之1以下无关地,能够使得ΔVfb大致相同。这表示氮化膜中的缺陷量大致相同,即通过短时间的氮化能够得到同样质量的氮化膜。另外,表示了其后形成的氮化膜依据最初形成的很少一层的氮化层的信息。
如以上说明的那样,根据本实施例,在第二层形成高质量的氮化层,然后,即使在差的条件下进行氮化,也能够很快地形成缺陷少的SiN膜。
另外,将最初的氮化时间设置为10秒,但也可以比它长。另外,作为稀释气体的一个例子使用了N2气体,但也可以使用质量与Si接近并且稳定的气体,例如Ar。另外,作为氮化气体使用了NH3,但也可以使用其他的能够进行Si的氮化的气体,例如N*。另外,将氮化气体的分压力设置为30Torr,但也可以是30Torr以外的压力,理想的是更低。另外,将稀释气体的分压力设置为270Torr,但也可以是270Torr以外的压力。
另外,理想的是最初形成的高质量氮化膜的膜厚是以上、1nm以下。如果是以上,则作为膜的性质稳定并容易实现,通过设置为1nm以下,能够更高速地形成高质量的氮化膜。从防止离散的观点看,理想的是最初形成的高质量的氮化膜的膜厚是以上。
实施例4的半导体器件的制造方法特别适合于低消耗功率版的CMISFET的栅极绝缘膜、浮栅型非易失性存储器的沟道绝缘膜、MONOS型非易失性存储器的沟道绝缘膜等要求比较厚的氮化膜的情况。其中,低消耗功率版的CMISFET的栅极绝缘膜最理想。
(实施例5)
接着,参考图30~图31D,说明本发明的实施例5的半导体器件的制造方法。本实施例5的制造方法的目的在于:在对氮化膜进行氧化时,形成最大限度地改善了平带电压的偏移量ΔVfb的SiON膜。图30~图31D表示制造工序。
对硅衬底22进行稀HF处理,用氢使硅衬底1的表面终止(图30的步骤S41,图31A)。然后,将该硅衬底22导入到成膜用反应室中(图30的步骤S42)。接着,使反应室内的气氛例如成为分压力30Torr的N2和分压力0.03Torr的NH3,将硅衬底22的表面设置为700℃,并保持100秒(图30的步骤S43、S44)。由此,在硅衬底22上形成氮化膜24(图31B)。
接着,使反应室内的气氛例如成为分压力50Torr的N2,将硅衬底22的表面设置为950℃,并维持300秒(图30的步骤S45)。由此,氮化膜24中的悬挂键合与氮原子结合,在氮化膜24内构成稳定的Si-N结合(图30的步骤S46)。接着,使反应室内的气氛例如成为分压力3Torr~300Torr的N2和分压力3Torr~30Torr的O2,将硅衬底22的表面设置为800℃~950℃,并保持10秒~300秒(图30的步骤S47、S48)。由此,在硅衬底22与氮化膜24之间形成包含氧的氮氧化层25,在氮化膜24的表面形成包含氧的氮氧化层26(图31C)。
接着,使反应室内的气氛例如成为分压力50Torr的N2,将硅衬底22的表面设置为950℃,并保持300秒(图30的步骤S49,图31D)。由此,氮氧化层25、氮化膜24、氮氧化层26中的悬挂键合相互再结合,由氮氧化层25、氮化膜24、氮氧化层26的3层构造构成的绝缘膜中的缺陷减少。
图32表示通过改变氧化时间、氧化温度、氧化压力而改变氧化量(对物理膜厚为1nm的Si3N4膜进行了氧化而造成的EOT的增加量(ΔEOT))的情况下的ΔVfb的改善比例的变化。根据图32所示的结果,可知ΔEOT与ΔVfb的关系有3个区域。这3个区域是:(I)ΔVfb急剧改善的区域,(II)ΔVfb最改善并稳定的区域,(III)ΔVfb恶化的区域。为了最大地改善ΔVfb,可以决定氧化时间、氧化温度、氧化压力使得在(II)的区域中停止氧化。在该情况下,1<ΔEOT<3成为最优的范围。
作为验证的结果,我们发现:Si3N4膜的氧化机制如图33(a)~图33(d)所示那样。(I)氮化膜中的缺陷(2配位的氮:2-foldN、Si的缺陷:Si-DB)被氧化而修补(图33(a)、33(b))。由此,ΔVfb急剧改善。(II)通过进行氧化,而进行了缺陷修补,但同时也进行了氮化膜自身的氧化(图33(c))。主要引起了表面的氧化,但若干氧透过了氮化膜,到达衬底侧。缺陷修补的效果与因表面氧化造成的介电常数降低的效果抵消,ΔVfb表示一定的值。(III)随着氧化的进行和表面侧的加厚,氧难以扩散到膜中(图33(d))。只在表面产生氧化,同时修补的进行变慢。由此,ΔVfb恶化。因此,通过在(III)的表面氧化成为支配性之前,在(II)的阶段停止氧化,ΔVfb被最大限地改善。
根据以上说明的那样,根据本实施例,能够形成最大限地改善了平带电压的偏移量ΔVfb的SiON膜。
(实施例6)
接着,说明本发明的实施例6的半导体器件的制造方法。通过本实施例的制造方法制造的半导体器件是FG(浮栅)型非易失性存储器,具备多个存储器单元。参考图34(a)~图38(b)说明本实施例的存储器的制造方法。在图34(a)~图38(b)中,各图的(a)和图的(b)表示了相互直行的截面。
首先,如图34(a)、34(b)所示那样,对搀杂了希望的杂质的硅衬底32进行稀HF处理,用氢使硅衬底32的表面终止。然后,将该硅衬底32放置到成膜装置的反应室中。接着,在使反应室内的气氛只成为在制造工序中不与硅反应或不对硅产生腐蚀的气体(例如氮气)后,将硅衬底的温度提高到700℃,并使氢完全从硅衬底脱离。
接着,使反应室内的气氛成为例如分压力30Torr的N2、分压力0.03Torr的NH3,将硅衬底的表面设置为700℃并维持100秒。由此,如图35(a)、35(b)所示那样,在硅衬底32上形成硅氮化膜34a。接着,使硅衬底32的温度上升到850℃并原样维持。接着,将硅衬底32的温度原样保持为850℃,使反应室内的气氛成为例如分压力30Torr的N2、分压力3Torr的O2,并维持300秒。由此,如图36(a)、36(b)所示那样,在硅衬底32与硅氮化膜34a之间形成包含氧的硅氮氧化膜34b,在硅氮化膜34a的表面形成包含氧的硅氮氧化层34c,形成由硅氮氧化层34b、硅氮化膜34a、硅氮氧化层34c构成的沟道绝缘膜34。如实施例1~实施例3所说明的那样,这样形成的沟道绝缘膜为缺陷少的氮化膜。
然后,通过CVD(Chemical Vapor Deposition)法,顺序地堆积作为浮栅电极的厚度为60nm的搀杂了磷的多晶硅层36、用于元件分离加工的掩模材料37。然后,通过使用了抗蚀掩模(未图示)的RIE(Reactive Ion Etching)法,顺序地对掩模材料37、多晶硅层36、沟道绝缘膜34进行蚀刻加工,进而对硅衬底1的露出区域进行蚀刻,形成深度为100nm的元件分离沟38(图37(a)、图37(b))。
接着,在整个面上堆积元件分离用的硅氧化膜39,将元件分离沟38完全埋入,然后通过CMP(Chemical Mechanical Polishing)法除去表面部分的硅氧化膜39,使表面平坦。这时,掩模材料37露出(图38(a)、38(b))。
接着,在选择性地蚀刻除去了露出的掩模材料37后,用稀氟酸溶液蚀刻除去硅氧化膜39的露出表面,使多晶硅层36的侧面40的一部分露出。然后,通过ALD(Atomic Layer Deposition)法,在整个面上堆积作为电极间绝缘膜的厚度为15nm的氧化铝膜。这时,通过ALD法的成膜时的氧化剂,在氧化铝膜与多晶硅层36的界面处形成极薄的硅氧化层,形成由氧化铝膜/硅氧化层构成的2层构造的厚度为16nm的电极间绝缘膜41(图39(a)、图39(b))。
接着,通过CVD法顺序地堆积作为控制栅电极的由硅化钨层/多晶硅层构成的2层构造的厚度为100nm的导电层42,进而通过CVD法堆积RIE的掩模材料43。然后,通过使用了抗蚀掩模(未图示)的RIE法,顺序地对掩模材料43、导电层42、电极间绝缘膜41、多晶硅层36、沟道绝缘膜34进行蚀刻加工,形成字线方向的狭缝部44。由此,确定作为浮栅电极的多晶硅层36和作为控制栅电极的导电层42的形状(图40(a)、图40(b))。
最后,在通过热氧化法在露出面上形成被称为电极侧壁氧化膜的硅氧化膜45后,使用离子注入法,形成源/漏扩散层47,进而通过CVD法形成层间绝缘膜49使得覆盖整个面。然后,通过公知的方法形成布线层等,完成非易失性存储器单元(图41(a)、41(b))。
在图42中,表示因氮化膜的形成条件造成的SILC(StressInduced Leakage Current)特性的差异。横轴表示用栅极电压VG与平带电压VFB的差除以晶体管的电气实效膜厚Teff的值,纵轴表示漏电流Jg。横轴(VG-VFB)/Teff表示施加在绝缘膜上的电场。这样做是为了排除绝缘膜中的固定电荷的影响,纯粹用施加在绝缘膜上的电场强度对绝缘性进行比较。这是因为:由于VFB与膜中固定电荷量对应地偏移,所以在只用VG进行比较的情况下,会错误地对施加在绝缘膜上的电场进行评价。可知如本实施例所示那样,通过与在室温下对衬底进行等离子氮化而形成的缺陷多的膜相比而在700℃、30Torr下对硅衬底进行处理而形成缺陷少的氮化膜,低电压区域的漏电流急剧减少。另外,上述晶体管的电气实效膜厚Teff不只是包含栅极绝缘膜的电气实效膜厚,还包含多晶硅电极中的耗尽层厚、半导体衬底侧的反转层厚。在向MOS构造施加电压时,不只是向栅极绝缘膜施加该电压,还向栅电极、半导体衬底施加该电压。通过该电压在半导体衬底侧形成反转层,在栅电极形成耗尽层。这些层作为电容,与栅极绝缘膜的电容串联。另外,这些串联的电容作为在晶体管ON时的实效电气膜厚而发挥作用。
接着,图43表示因SILC特性的变化造成的存储器单元的电荷保持特性。横轴表示时间T,纵轴表示漏电流Jg的变化ΔJg。可知通过形成高质量的氮化膜,低电压负荷时的漏电流减少,大幅度提高了电荷保持特性。这些结果的原因是:通过确实地形成Si与N的网络,能够抑制写入/消去时的缺陷产生,减少大批量时的漏电路径的产生频率。即,本实施例的FG型的非易失性存储器具备面向FG的可靠性高的由氮浓度高的SiON构成的沟道绝缘膜,在减少低电压负荷下的漏电流的同时,大幅度提高电荷保持特性。
另外,作为电极间绝缘膜41,也可以使用更高介电常数的包含La和Al的氧化物(例如LaAlO3)。
(实施例7)
接着,说明本发明的实施例7的半导体器件的制造方法。通过本实施例的制造方法制造的半导体器件是MONOS(Metal(金属)-Oxide(SiO2)-Nitride(Si3N4)-Oxide(SiO2)-Si的层叠构造)型非易失性存储器,具备多个存储器单元。参考图44(a)~图48(b)说明本实施例的存储器的制造方法。在图44(a)~图48(b)中,各图的(a)和图的(b)表示了相互直行的截面。
首先,利用与实施例6一样的工序,在硅衬底32上形成由硅氮氧化层、硅氮化膜、硅氮氧化层构成的沟道绝缘膜34。该沟道绝缘膜也与实施例6的情况一样,为缺陷少的氮化膜。
然后,通过CVD法堆积作为电荷积蓄层的厚度为6nm的氮化膜52,通过CVD法顺序地堆积用于元件分离加工的掩模材料53。然后,通过利用了抗蚀掩模(未图示)的RIE法,顺序地对掩模材料53、氮化膜52、沟道绝缘膜5进行蚀刻加工,进而对硅衬底32的露出区域进行蚀刻,如图44(b)所示那样,形成深度为100nm的元件分离沟38。
接着,在整个面上堆积元件分离用的硅氧化膜39,将元件分离沟38完全埋入,然后通过CMP法除去表面部分的硅氧化膜39,使表面平坦。这时,掩模材料53露出(图45(a)、45(b))。
接着,在选择性地蚀刻除去露出的掩模材料53后,用稀氟酸溶液蚀刻除去硅氧化膜39的露出表面。然后,通过ALD法在整个面上堆积作为电极间绝缘膜的厚度为15nm的氧化铝膜。这时,通过ALD法中的成膜时的氧化剂,在氧化铝与氮化膜52的界面处,形成极薄的硅氧化层,形成由氧化铝膜/硅氧化层构成的2层构造的厚度为16nm的电极间绝缘膜54(图46(a)、图46(b))。
接着,通过CVD法顺序地堆积作为控制栅电极的由硅化钽层/多晶硅层构成的2层构造的厚度为100nm的导电层56,进而通过CVD法堆积RIE的掩模材料57。然后,通过使用了抗蚀掩模(未图示)的RIE法,顺序地对掩模材料57、导电层56、电极间绝缘膜54、电荷积蓄用氮化膜52、沟道绝缘膜34进行蚀刻加工,形成字线方向的狭缝部44(图47(a)、47(b))。由此,确定电荷积蓄层52和控制栅电极56的形状。
最后,在通过热氧化法在露出面上形成被称为电极侧壁氧化膜的硅氧化膜58后,使用离子注入法,形成源/漏扩散层59,进而通过CVD法形成层间绝缘膜60使得覆盖整个面(图48(a)、48(b))。然后,通过公知的方法形成布线层等,完成非易失性存储器单元。
图49表示本实施例的非易失性存储器的恒定电压化中的施压时间与因保持电荷量的变化产生的阈值Vth的变化量(ΔVth)的关系,即存储器单元的电荷保持特性。可知通过形成缺陷少的高质量氮化膜,能够抑制因积蓄电荷量的减少造成的阈值电压的偏移。这意味着大幅度提高了电荷保持特性。这些结果的原因是:通过确实地形成Si与N的网络,能够减少大量的漏电路径,减少漏电流。即,本实施例的MONOS型非易失性存储器具备可靠性高的氮浓度高的沟道SiON膜,能够大幅度提高电荷保持特性,同时能够减少漏电流。
另外,作为电极间绝缘膜54,也可以使用更高介电常数的包含La和Al的氧化物(例如LaAlO3)。
(实施例8)
接着,说明本发明的实施例8的半导体器件的制造方法。本实施例的制造方法是MISFET的制造方法,图50A~图52B表示其制造工序。
首先,如图50A所示那样,在具有(100)面方位的硅衬底61上形成元件分离区域62,然后,例如如图50B所示那样,在整个面上形成厚度为50nm的SiO2膜63。接着,隔着SiO2膜63注入硼和铟双方元素的离子,由此在作为沟道使用的区域64中形成陡峭的杂质曲线(参考图50C)。
接着,如图50D所示那样,在用氟化氨溶液对SiO2膜63进行蚀刻除去后,对硅衬底61的表面进行稀氟酸处理,并用氢使衬底61的表面终止。
接着,使反应室内的气氛成为例如分压力30Torr的N2、分压力0.03Torr的NH3,将硅衬底的表面设置为700℃并维持100秒。由此,如图50E所示那样,在硅衬底61上形成硅氮化膜65a。
接着,使硅衬底的温度上升到850℃并原样地保持。接着,将硅衬底的温度原样保持为850℃,使反应室内的气氛成为例如分压力30Torr的N2、分压力3Torr的O2,并维持300秒。由此,如图51A所示那样,在硅衬底61与硅氮化膜65a之间形成包含氧的硅氮氧化层65b,在硅氮化膜65a的表面形成包含氧的硅氮氧化层65c,形成由硅氮氧化层65b、硅氮化膜65a、硅氮氧化层65c构成的栅极绝缘膜65。如实施例1~实施例3所说明的那样,该栅极绝缘膜为缺陷少的高质量的氮化膜。
然后,如图51B所示那样,利用CVD法在整个面上堆积作为栅电极的多晶硅膜67。接着,如图51C所示那样,利用例如RIE法等各向异性蚀刻法对多晶硅膜67和绝缘膜65进行布图(patterning),在沟道区域64上形成栅极绝缘膜65A、65B和栅电极67a、67b。接着,将栅电极67a、67b作为掩模进行离子注入和热工序,由此形成导入了杂质的源区68a、68b、漏区69a、69b。
接着,如图52A所示那样,通过CVD法在整个面上堆积SiO2膜70。接着,如图52B所示那样,在源/漏区68a、68b、69a、69b上形成接触孔,对Al等金属进行蒸镀而在整个面上形成金属膜,由此形成源电极71a、71b、漏电极72a、72b和栅电极73a、73b,完成CMISFET。
图53表示了观察以下两种膜的负荷电压施加时间和这时的阈值电压的变化(NBTI(Negative Bias Temperature Instability)特性)的结果:在分压力30Torr的N2并且分压力0.03Torr的NH3的气氛(用N2气体对氮化气体NH3进行了稀释的气氛)、以及氮化温度700℃下形成氮化膜然后在850℃下氧化而形成的SiON膜;在分压力300Torr的NH3的气体气氛(没有稀释的气氛)以及氮化温度700℃下形成氮化膜然后在850℃下氧化了的SiON膜。图g1表示在稀释了的气氛下形成了氮化膜的情况下的SiON膜的特性,图g2表示在不进行稀释的气氛下形成了氮化膜的情况下的SiON膜的特性。施加电压为10MV/cm,设置温度是105℃。
如根据图53可知那样,通过在不进行稀释的气氛下形成缺陷少的氮化膜,例如阈值电压Vth恶化0.1V所需要的时间变长。在不稀释氮化气体而形成氮化膜的情况下,0.7秒左右就恶化,但在稀释氮化气体而形成氮化膜的情况下,如果不经过7000秒左右是不会恶化0.1V的。即,通过稀释氮化气体而形成高质量氮化膜,而将NBTI特性改善1万倍以上。NBTI特性是指在pMOSFET中,如果在ON状态下放置,则会引起阈值电压的负方向偏移、饱和电流的降低、界面基准密度的增加、最大互感(gm)的恶化的现象。该NBTI特性有温度依存性。该NBTI特性差则表示在施加电压时界面特性容易变差。
改善NBTI特性的结果是为了通过确实地形成Si与N的网络来减少SiON膜中的缺陷,抑制施加负荷时的新的缺陷的产生。即,通过使用在本发明的各实施例中说明了的技术,即使用稀释了的氮化气体形成氮化膜的技术,能够形成缺陷少、可靠性高并且氮浓度高的SiON膜。
(实施例9)
接着,参考图54~图55B说明本发明的实施例9的半导体器件的制造方法。
首先,对硅衬底82进行稀HF处理,用氢使硅衬底82的表面终止(图54的步骤S51)。接着,将该硅衬底82导入到成膜用反应室中(步骤S52)。接着,使反应室内的气氛例如成为分压力30Torr的N2和分压力0.03Torr的NH3,将硅衬底82的表面设置为700℃,并保持100秒。由此,在硅衬底82上形成氮化膜84a(步骤S54,图55A)。
接着,使反应室内的气氛例如成为分压力50Torr的N2,将硅衬底82的表面设置为950℃,并保持300秒(步骤S55)。由此,氮化膜中的悬挂键合与氮原子结合,在氮化膜84a内构成稳定的Si-N结合(步骤S56)。
接着,使反应室内的气氛例如成为分压力30Torr N2和分压力3Torr的O2,将硅衬底1的表面设置为850℃,并保持300秒(步骤S57)。由此,在硅衬底82与氮化膜84a之间形成包含氧的氮氧化层84b,在氮化膜84a的表面形成包含氧的氮氧化层84c,得到由氮氧化层84b、氮化膜84a、氮氧化层84c构成的硅氮氧化膜84(图55B)。
说明热处理的效果。图56表示在形成氮化膜后进行热处理然后进行氧化而形成硅氮氧化膜的情况、在形成氮化膜后不进行热处理而进行氧化形成硅氮氧化膜的情况下的硅氮氧化膜中的氧分布的不同。可知通过进行热处理从而硅氮氧化膜与Si衬底的界面的氧量增加,同时界面侧的氮氧化层84b的膜厚变薄。这是因为:由于热处理而氮化膜中的缺陷减少,所以由于缺陷而氧离解的机会减少,在氮化膜中难以吸附氧。另一方面,由于硅氮化膜与Si衬底的界面因构造负荷而结合变弱,所以扩散来的氧离解并氧化的情况继续。由此,能够形成氧分布在界面侧,氮分布在表面侧这样的具有理想分布的硅氮氧化膜。因此,该硅氮氧化膜与不进行热处理的情况相比,EOT减小。
图57表示以下这样的硅氮氧化膜的p沟道MOS晶体管的平带电压的偏移量ΔVfb:(1)在形成氮化膜后不进行热处理而氧化的物理膜厚为1.5nm的硅氮氧化膜;(2)在形成氮化膜后进行了热处理后而氧化的物理膜厚为1.5nm的硅氮氧化膜。如果对(1)和(2)进行比较,则可知通过进行热处理,改善了ΔVfb。这是因为:在(2)的情况下,通过进行热处理,膜中的缺陷减少,进而抑制了表面和膜中的氧化,能够形成氮靠近表面,即电荷分布靠近表面的氮分布。
根据以上可知,通过在氮化后进行热处理,能够形成界面优先被氧化的SiON膜。
如以上说明的那样,根据本实施例,通过在形成氮化膜84a后进行热处理,能够形成EOT小并且可靠性优越的SiON膜(硅氮氧化膜)。
另外,在本实施例中,氮化后的热处理的温度是950℃,但也可以是900℃以上、1000℃以下。
另外,作为稀释气体的一个例子使用了N2气体,但也可以使用质量与Si接近并且稳定的气体,例如Ar。
另外,作为氮化气体使用了NH3,但也可以使用其他能够进行Si的氮化的气体,例如N*。
另外,将氮化气体的分压力设置为0.03Torr,但也可以是0.03Torr以外的压力,理想的是更低的压力。
另外,将稀释气体的分压力设置为30Torr,也可以是30Torr以外的压力。
另外,作为氧化气体使用了O2,但也可以使用其他的能够进行Si的氧化的气体,例如NOx。
另外,将氧化时的稀释气体的分压力设置为30Torr,但也可以是30Torr以外的压力。
(实施例10)
接着,参考图58说明本发明的实施例10的半导体器件的制造方法。本实施例10的半导体器件的制造方法是在图54所示的实施例9的制造方法中,在步骤S58之后,即在对氮化膜84a进行氧化而形成氮氧化层84b、84c使得夹住氮化膜84a后,附加了进行热处理的工序(图58的步骤S59)。在本实施例中,该热处理的条件是将反应室内的气氛例如设置为分压力50Torr的N2,将硅衬底82的表面设置为950℃,并维持300秒(图58)。由此,硅氮氧化膜84中的悬挂键合相互再结合,形成稳定的Si-O-N结合,由此硅氮氧化膜中的缺陷减少。
说明热处理的效果。图59表示以下这样的硅氮氧化膜的平带电压的偏移量ΔVfb:(1)在氧化处理后不进行热处理而形成的物理膜厚为1.5nm的硅氮氧化膜;(2)在氧化处理后进行热处理而形成的物理膜厚为1.5nm的硅氮氧化膜。如果对(1)和(2)进行比较,则可知通过热处理,改善了ΔVfb。这是因为通过在(2)中进行热处理,膜中的缺陷减少了。
另外,如实施例9所说明的那样,通过在氮化后进行热处理,能够形成界面优先被氧化的SiON膜。因此,通过本实施例的制造方法制造的硅氮氧化膜(SiON膜)与不进行热处理的情况相比,EOT减小。
如以上说明的那样,根据本实施例,通过在氧化处理后进行热处理,能够形成EOT小并且可靠性优越的SiON膜。
另外,在本实施例中,将上述热处理温度设置为950℃,但也可以是900℃以上、1000℃以下的温度。
(实施例11)
接着,参考图60说明本发明的实施例11的半导体器件的制造方法。本实施例11的半导体器件的制造方法是在图58所示的实施例10的制造方法中,将氧化处理后的热处理的步骤S59中使用的气体从分压力50Torr的N2气体替换为分压力50Torr的He气体的工序(图60的步骤59A)。本实施例的制造方法也是通过上述氧化处理后的热处理,硅氮氧化膜中的悬挂键合相互再结合,能够形成稳定的Si-O-N结合,硅氮氧化膜中的缺陷减少。
参考图61和图62,说明本实施例的效果。图61表示在不进行热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g3)和以下的情况下对漏电流Jg对栅电压Vg的依存性进行比较的结果,即在氦气气氛中进行了热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g1)和代替氦气而在氮气气氛中进行了热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g2)。如根据图61可知的那样,可知对于漏电流Jg,在He与N2之间没有差异。
另外,图62表示将不进行热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g3)作为基准,在氦气气氛中进行了热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g1)、代替氦气而在氮气气氛中进行了热处理的由硅氮氧化膜构成的栅极绝缘膜的情况(图g2)下,对实效移动度μeff对实效电场Eeff的依存性进行比较的结果。实效移动度是在栅极绝缘膜正下的硅衬底中流过的电子或空穴的实效移动度。实效移动度高意味着半导体器件的信号处理速度快。如根据图62可知的那样,可知在氦气气氛中进行了热处理的栅极绝缘膜与在氮气气氛中进行了热处理的栅极绝缘膜相比,能够抑制高电场侧的实效移动度的降低。
在本实施例中,抑制实效移动度降低的理由如下。通过氦的猝熄效果而夺取栅极绝缘膜与硅衬底的界面的原子振动能量,因此抑制了栅极绝缘膜的SiO2与硅衬底的Si的反应。因此,能够将硅衬底侧的氮氧化层与硅衬底的界面的表面粗糙度抑制为与热处理前同等程度地小。其结果是在本实施例中,抑制了实效移动度的降低。
如以上说明的那样,根据本实施例,如在实施例9中说明了的那样,通过在氮化处理后进行热处理,能够形成界面优先被氧化的SiON膜,能够得到EOT更小的SiON膜。另外,通过在氧化处理后使用He气体进行热处理,能够高速地形成可靠性优越的SiON膜。另外,本实施例也与实施例9和10一样,能够改善平带电压的偏移量ΔVfb。
另外,在本实施例中,将上述热处理温度设置为950℃,但也可以是900℃以上、1000℃以下的温度。
(实施例12)
接着,参考图63~图64C说明本发明的实施例12的半导体器件的制造方法。
首先,本实施例的制造方法与图54所示的实施例9的制造方法一样,在硅衬底上形成氮化膜84a(图54的步骤54)。
接着,使反应室内的气氛例如成为分压力50Torr的氦气,将硅衬底82的表面设置为950℃,并维持300秒(图63的步骤S55、S56A)。由此,氮化膜84a中的悬挂键合与氮原子结合,在氮化膜84a内形成稳定的Si-N结合(图64A)。
接着,使反应室内的气氛例如成为分压力30Torr的N2、分压力3Torr的O2,将硅衬底1的表面设置为850℃,并维持300秒(图63的步骤S57、S58)。由此,在硅衬底82与氮化膜84a之间形成包含氧的氮氧化层84b,在氮化膜84a的表面形成包含氧的氮氧化层84c,形成由氮氧化层84b、氮化膜84a、氮氧化层84c构成的硅氮氧化膜84(图64B)。
接着,使反应室内的气氛例如成为分压力50Torr的氦气,将硅衬底82的表面设置为950℃,并维持300秒(图63的步骤S59A)。由此,SiON膜84中的悬挂键合相互再结合,SiON膜84中的缺陷减少。
接着,例如在分压力80mTorr的N2气体和分压力30mTorr的氦气的等离子体下,将硅衬底82放置约10秒(图63的步骤S60)。由此,如图64C所示那样,将氮氧化层84c导入到氮中,在硅氮化膜84a的表面上形成硅氮氧化层84d,形成由氮氧化层84b、氮化膜84a、硅氮氧化层84d构成的硅氮氧化膜84。
接着,例如在氦气的气氛中,在约50Torr的气压基础上,在950℃的温度下,对硅衬底82进行约300秒的热处理(图63的步骤S61)。由此,硅氮氧化膜84中的悬挂键合与氮原子结合,在硅氮氧化膜84内构成稳定的Si-N、Si-O、Si-O-N结合。
图65是用漏电流Jg的EOT依存性这样的形式标记表面的氮化前后的绝缘性的变化的结果。漏电流Jg是电场大小为4.5MV/cm时的值。可知通过进行表面的氮化,与EOT变小无关地,漏电流Jg表示出大致相同的值。这意味着提高了绝缘性。
这样提高绝缘性的原因是提高了硅氮氧化膜84的表面的硅氮氧化层84d的介电常数。在氧化处理后不进行氮化的处理中,由于在硅氮化膜84的表面上存在介电常数低的硅氮氧化层84c,所以栅极绝缘膜整体的介电常数降低,并且EOT变高。由此,绝缘性降低。与此相对,在如本实施例所示那样在氧化后进行氮化的情况下,向形成在表面上的硅氮氧化层中导入氮,提高了介电常数,因此能够抑制EOT的增加,能够实现高绝缘性。
如上那样,通过在氧化后进行表面的氮化,能够形成介电常数更高并且绝缘性优越的SiON膜。
根据本实施例,能够高速地形成EOT更小、并且绝缘性高、可靠性优越的SiON膜。
Claims (23)
1.一种半导体器件的制造方法,其特征在于包括:
将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体和在制造中不与上述半导体衬底反应的第一稀释气体,另外上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力大于等于3Torr且小于等于40Torr。
2.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述第一氮化气体是NH3、游离基N*、游离基N2 *中的任意一个。
3.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述气氛的总压力是30Torr以下。
4.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述第一稀释气体包含N2气体。
5.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述第一稀释气体包含具有与上述半导体衬底与上述氮化膜的界面的原子振动能量接近的固有振动能量的成分。
6.根据权利要求1所述的半导体器件的制造方法,其特征在于还包括:
在上述半导体衬底的表面形成了上述氮化膜后,将上述半导体衬底放置在不与上述半导体衬底反应的气体的气氛中,并进行热处理的工序。
7.根据权利要求6所述的半导体器件的制造方法,其特征在于:
不与上述半导体衬底反应的气体是N2气体或He气体。
8.根据权利要求1所述的半导体器件的制造方法,其特征在于:
形成上述氮化膜的气氛是上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比小于等于10000。
9.根据权利要求1所述的半导体器件的制造方法,其特征在于:
在700℃以上、850℃以下的温度下,形成上述氮化膜。
10.一种半导体器件的制造方法,其特征在于包括:
将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体和在制造中不与上述半导体衬底反应的第一稀释气体,上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力大于等于3Torr且小于等于40Torr;
将在表面形成了上述氮化膜的上述半导体衬底放置在游离基化的第二氮化气体的气氛中,在上述半导体衬底与上述氮化膜之间形成第一氮化层,同时在上述氮化膜上形成第二氮化层的工序。
11.根据权利要求10所述的半导体器件的制造方法,其特征在于:
上述氮化膜的膜厚是4以上、1nm以下。
12.根据权利要求10所述的半导体器件的制造方法,其特征在于:
上述第二氮化气体是游离基N*或游离基N2 *。
13.一种半导体器件的制造方法,其特征在于包括:
将半导体衬底放置在气氛中而在上述半导体衬底的表面形成氮化膜的工序,其中该气氛包含使上述半导体衬底的表面氮化的第一氮化气体和在制造中不与上述半导体衬底反应的第一稀释气体,另外上述第一稀释气体的分压力和上述第一氮化气体的分压力的和与上述第一氮化气体的分压力的比大于等于5,并且总压力大于等于3Torr且小于等于40Torr;
将表面形成了上述氮化膜的上述半导体衬底放置在包含氧化气体和在制造中不与上述半导体衬底反应的第二稀释气体的气氛中,在上述半导体衬底与上述氮化膜之间形成第一氮氧化层的同时,在上述氮化膜的表面形成第二氮氧化层的工序。
14.根据权利要求13所述的半导体器件的制造方法,其特征在于:
上述氧化气体是O2、N2O、NO、游离基O*中的任意一个。
15.根据权利要求13所述的半导体器件的制造方法,其特征在于:
上述第二稀释气体是N2气体。
16.根据权利要求13所述的半导体器件的制造方法,其特征在于:
在形成上述氮化膜的工序和形成上述第一氮氧化层的工序之间,还包括:
将在表面上形成了上述氮化膜的上述半导体衬底放置在不与上述半导体衬底反应的气体的气氛中,进行第一热处理的工序。
17.根据权利要求13所述的半导体器件的制造方法,其特征在于:
形成上述第一和第二氮氧化层的工序是在800℃以上、950℃以下进行的。
18.根据权利要求13所述的半导体器件的制造方法,其特征在于还包括:
在形成了上述第一和第二氮氧化层后,将上述半导体衬底放置在不与上述半导体衬底反应的气体的气氛中,进行第二热处理的工序。
19.根据权利要求18所述的半导体器件的制造方法,其特征在于:
不与上述半导体衬底反应的气体是N2气体或He气体。
20.根据权利要求18所述的半导体器件的制造方法,其特征在于还包括:
在形成了上述第一和第二氮氧化层后,在进行上述第二热处理前,向上述第二氮氧化层导入氮的工序。
21.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述氮化膜被包含在浮栅型非易失性存储器的沟道绝缘膜中。
22.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述氮化膜被包含在MONOS型非易失性存储器的沟道绝缘膜中。
23.根据权利要求1所述的半导体器件的制造方法,其特征在于:
上述氮化膜被包含在MISFET的栅极绝缘膜中。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP284057/2005 | 2005-09-29 | ||
JP2005284057 | 2005-09-29 | ||
JP176863/2006 | 2006-06-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101147246A CN101147246A (zh) | 2008-03-19 |
CN100550321C true CN100550321C (zh) | 2009-10-14 |
Family
ID=39208744
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006800037565A Expired - Fee Related CN100550321C (zh) | 2005-09-29 | 2006-08-28 | 具有氮化层和氧化层的半导体器件的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100550321C (zh) |
-
2006
- 2006-08-28 CN CNB2006800037565A patent/CN100550321C/zh not_active Expired - Fee Related
Non-Patent Citations (3)
Title |
---|
damage-free and hydrogen-free nitridation of silicon substrateby nitrogen radical source. fujisaki y et al.japanese journal of applied physics, japan society of applied physics, tokyo, jp,Vol.39 No.11A. 2000 |
novel fabrication process to realize ultra-thin(EOT=0.7nm) andultra-low leakage sion gate dielectrics. matsushita d et al.vlsi technology,2004. digest of technical papers. 2004 |
novel fabrication process to realize ultra-thin(EOT=0.7nm) andultra-low leakage sion gate dielectrics. matsushita d et al.vlsi technology,2004. digest of technical papers. 2004 * |
Also Published As
Publication number | Publication date |
---|---|
CN101147246A (zh) | 2008-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100880309B1 (ko) | 반도체 장치의 제조 방법 | |
KR100796092B1 (ko) | 불휘발성 반도체 메모리 장치와 반도체 장치, 및 불휘발성반도체 메모리 장치의 제조 방법 | |
KR100358056B1 (ko) | 반도체 소자의 게이트 산화막 형성방법 | |
US7544996B2 (en) | Methods of fabricating a semiconductor device having a metal gate pattern | |
KR101375800B1 (ko) | 게이트 산화물 누설 전류가 감소된 대체 금속 게이트 트랜지스터 | |
US7737511B2 (en) | Semiconductor device and method of manufacturing the same | |
US20030190821A1 (en) | Nitrogen-rich barrier layer and structures formed | |
US7851383B2 (en) | Method and system for forming a controllable gate oxide | |
KR20070112783A (ko) | 질화 게이트 유전체의 제조 방법 | |
US7723173B2 (en) | Low temperature polysilicon oxide process for high-K dielectric/metal gate stack | |
US7312139B2 (en) | Method of fabricating nitrogen-containing gate dielectric layer and semiconductor device | |
US7944004B2 (en) | Multiple thickness and/or composition high-K gate dielectrics and methods of making thereof | |
WO2005074037A1 (ja) | 半導体装置の製造方法 | |
WO2004107451A1 (ja) | Mis型電界効果トランジスタを備える半導体装置及びその製造方法並びに金属酸化膜の形成方法 | |
US8501634B2 (en) | Method for fabricating gate structure | |
CN100550321C (zh) | 具有氮化层和氧化层的半导体器件的制造方法 | |
US20080128833A1 (en) | High-Dielectric-Constant Film, Field-Effect Transistor and Semiconductor Integrated Circuit Device Using the Same, and Method for Producing High-Dielectric-Constant Film | |
US20050064109A1 (en) | Method of forming an ultrathin nitride/oxide stack as a gate dielectric | |
US20040241948A1 (en) | Method of fabricating stacked gate dielectric layer | |
JP2005079563A (ja) | 電子デバイスの製造方法 | |
JP5141321B2 (ja) | 半導体装置の製造方法 | |
KR100680970B1 (ko) | 반도체 소자의 게이트 형성방법 | |
KR100721203B1 (ko) | 3원계 옥사이드 게이트절연막을 갖는 반도체소자 및 그제조방법 | |
JP4629325B2 (ja) | トランジスタの製造方法 | |
JP4220991B2 (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20170728 Address after: Tokyo, Japan Patentee after: Toshiba Storage Corporation Address before: Tokyo, Japan, Japan Patentee before: Toshiba Corp |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091014 Termination date: 20190828 |