CN100539435C - 包括累加增量调制器的设备和生成累加增量调制器中的量化信号的方法 - Google Patents
包括累加增量调制器的设备和生成累加增量调制器中的量化信号的方法 Download PDFInfo
- Publication number
- CN100539435C CN100539435C CNB2005800294517A CN200580029451A CN100539435C CN 100539435 C CN100539435 C CN 100539435C CN B2005800294517 A CNB2005800294517 A CN B2005800294517A CN 200580029451 A CN200580029451 A CN 200580029451A CN 100539435 C CN100539435 C CN 100539435C
- Authority
- CN
- China
- Prior art keywords
- signal
- sigma
- delta modulator
- point
- modulator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/30—Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
- H03M7/3002—Conversion to or from differential modulation
- H03M7/3004—Digital delta-sigma modulation
- H03M7/3006—Compensating for, or preventing of, undesired influence of physical parameters
- H03M7/3008—Compensating for, or preventing of, undesired influence of physical parameters by averaging out the errors, e.g. using dither
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/30—Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
- H03M7/3002—Conversion to or from differential modulation
- H03M7/3004—Digital delta-sigma modulation
- H03M7/3015—Structural details of digital delta-sigma modulators
- H03M7/302—Structural details of digital delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M7/3024—Structural details of digital delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M7/3026—Structural details of digital delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a multiple bit one
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/30—Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
- H03M7/3002—Conversion to or from differential modulation
- H03M7/3004—Digital delta-sigma modulation
- H03M7/3015—Structural details of digital delta-sigma modulators
- H03M7/3031—Structural details of digital delta-sigma modulators characterised by the order of the loop filter, e.g. having a first order loop filter in the feedforward path
- H03M7/3033—Structural details of digital delta-sigma modulators characterised by the order of the loop filter, e.g. having a first order loop filter in the feedforward path the modulator having a higher order loop filter in the feedforward path, e.g. with distributed feedforward inputs
Abstract
一种生成累加增量调制器(25)中的量化信号的方法包括步骤:将调制器输入信号经由至少一个积分器(12,13)馈送到量化器(15);在所述量化器(15)中生成量化信号;将所述量化信号馈送回来,以将其从所述调制器输入信号中减掉;和生成要施加到累加增量调制器中的点上的抖动信号。抖动信号是根据控制信号施加到累加增量调制器(25)中的多个不同点(11,14)中的一个选定点上的。按照这种方式,给出了一种生成累加增量调制器中的量化信号的方法,该方法为应用的不同模式给出最佳结果,比如蓝牙接收机中的相位调制模式和频率调制模式。
Description
技术领域
本发明涉及一种生成安排成用来与调制信号接收机中使用的频率合成器内的小数分频器一起工作的累加增量调制器(Sigma-deltamodulator)中的量化信号的方法,该方法包括步骤:将调制器输入信号经由至少一个积分器馈送到量化器;在所述量化器中生成量化信号;反馈所述量化信号,以便从所述调制器输入信号中减掉该量化信号;和生成要施加到累加增量调制器中的一点上的抖动信号。本发明此外还涉及一种包括累加增量调制器的设备。
背景技术
累加增量调制器或转换器在数种不同的应用中得到运用,比如锁相环和频率合成器。在受累加增量控制的合成器中,平均除数因子构成整数部分和小数部分。小数部分是由累加增量调制器生成的,该累加增量调制器具有静态输入信号(除数因子的小数部分),而输出(累加增量转换器的量化器)是多级信号,该多级信号负责确定合成器的除数因子。该除数因子在几个整数除数值(例如,N-1、N和M+1)之间“随机”切换,以便平均起来达到期望的除数因子。
因为累加增量调制器的输入信号是静态的,所以所谓的“闲音”可能会出现在量化输出信号上。这些周期性信号是不希望有的并且在象用于无线电器材的合成器这样的很多应用当中是必须要加以避免的。US5986512展示了一种锁相环电路,该电路由累加增量调制器控制并且在该电路中输出振荡信号有可能表现出这些不希望有的音调,因为累加增量调制器容易进入称为“极限循环”的状态。应当注意,当在锁相环中使用累加增量调制器时,累加增量调制器的输入信号是静态的,即,是DC电平,因为累加增量调制器通常生成除数的小数部分。每次选择新的信道或新的基准频率时,都要更新输入信号。累加增量调制器的某些属性能够借助线性理论来加以解释,但是在累加增量调制器的输出端,信号是经过量化的,这是一个非线性运算。极限循环或者“闲音”可能会因为这一非线性运算而出现。
依照US5986512,刚好在累加增量调制器中进行量化之前施加一个抖动信号(即,随机信号),这样做会减小累加增量调制器进入极限循环的可能性。由此,由锁相环生成的输出振荡信号不太可能包含不希望有的音调。不过,应当注意,通过将抖动信号加到累加增量调制器的量化器输入上,虽然可以消除或减少这些不希望有的闲音,但是这是以在累加增量调制器的输出端增加一定的噪声功率为代价的。就抖动信号的影响而言,我们注意到,当累加增量调制器的输入信号是静态信号时,输出信号将会与输入信号平均相等,但是在“输出振荡”中可能会有重复性行为,这种行为就会产生闲音。如果另一方面输入是白噪声,则量化误差相关度较低并且闲音的影响降低。累加增量调制器的抖动有同样的效果-去除量化误差的相关性。
也可以将抖动信号施加到累加增量调制器的其它点上,比如该调制器的实际输入,这意味着将其加到设定整个除数因子的小数部分的静态输入信号上。在US6175321中,累加增量调制器具有两个串联相接的积分器,并且加入了两种不同的抖动信号;第一个抖动信号加在两个积分器之间,而第二个抖动信号加到量化器的输入上。在EP709969中,可以将抖动信号加在累加增量调制器中的任意点上,包括它的输入,提供抖动信号的适当过滤。
通常将抖动信号施加在量化器的输入端,因为抖动信号到调制器输出端(即,量化器的输出端)的闭环信号传递特性具有高通传递特性。这是很有益处的,因为将抖动信号的白噪声整形成了高通频谱形状,而想要的信号频谱通常是低通的,导致想要的信号与经过整形的信号之间实现了频率分离。一旦将该转换器用在合成器中,则经过整形的噪声的高频部分将会受到合成器的低通闭环传递特性的抑制。
在很多应用中,会出现这样的情况:累加增量引起的相位噪声仍然对合成器的闭环带宽之外的频率的相位噪声做出主要贡献。通过增加环路的阶次和/或减小环路带宽,能够使这一噪声减小,但是由于稳定性的原因,不太容易增加环路的阶次,而减小环路带宽将会增加频率阶跃的稳定时间,在很多应用中不希望出现这种情况。此外,趋势是还要引入无源环路滤波器组件,这在环路的阶次尽可能低的时候较易实现。
使用累加增量调制器的一个例子是用在蓝牙接收机中的频率合成器。对于蓝牙而言,使用频率调制作为调制形式。想要的信号可以从频率解调器送来的信号中获得,频率解调器将想要的信号转换成幅度与这个想要的信号的瞬时相位的导数成比例的信号。由于这一求导,频率比其它噪声分量高的噪声分量与具有较低频率的噪声相比,将会在电平上得到增强。这在实践中将会影响解调后的想要的信号的“脉动”。这种情况会因累加增量调制器引起的合成器相位噪声而发生在蓝牙信号上。(在上变频到期望RF频率期间,在发射机中将这一相位噪声加到了希望有的信号上)。在实践中,会发生这样的情况:这一机制会反过来影响蓝牙“调制特性”性能,例如交替位序列测试期间的测试结果。
为了使所引起的相位噪声造成的恶化最小,可以将抖动信号施加到累加增量转换器的输入端上,而不是量化器输入端上。注意,在这种情况下,合成器输出信号的带内相位噪声的电平将会增大。不过由于频率解调器中的求导动作,噪声的低频部分的不良影响将会较小。这样,对于普通的蓝牙应用而言,更希望将抖动信号施加到累加增量调制器的输入端上。
不过,在不久的将来,蓝牙的扩展(中速和高速)将会使用相位调制代替频率调制作为调制形式。可以看出,相位解调器对经过低通整形的合成器相位噪声的带内相位噪声的电平更为敏感。尤其是相干相位解调器将会表现出这一现象。对于这种调制形式(即,相位调制),将抖动信号添加到转换器的量化器输入端上以便表现出抖动噪声的高通传递特性是较为有益的。
蓝牙连接典型地将会在基本蓝牙模式下从频率调制开始,然后一旦开始启用较高数据速率就切换到相位调制。如果使用的是将抖动信号加到输入端上的累加增量调制器,则接收机在频率调制模式下不会以最佳状态工作,并且另一方面,如果使用的是将抖动信号加到量化器输入端上的累加增量调制器,则相位调制模式将不会是最佳的,因为必须要针对这两种模式之一来设计累加增量调制器,而造成的结果是在另一种模式下性能不能令人满意。对具有不同模式且使用累加增量调制器的其它应用也存在类似的问题。
US2003/174799展示了一种包括受电压控制的振荡器和受累加增量控制的锁相环的频率合成器,其中锁相环决定合成器的输出频率。为了避免受累加增量控制的锁相环中发生重复循环,将抖动信号引入到了累加增量调制器中。该累加增量调制器包括一阶M-N累加器和二阶M-N累加器,并且两个与(AND)门使得使能信号能够将抖动信号接通到一阶和/或二阶M-N累加器上。
Sudhakar Pamarti等人的《A Wideband 2.4-GHz Delta-Sigma Fractional-N PLL With 1-Mb/s In-Loop Modulation》(IEEE JOURNAL OF SOLID-STATE CIRCUIT,第39卷,第1期,2004年1月,第49-62页)展示了一种用在蓝牙接收机中的利用累加增量调制器实现的N位小数锁相环。抖动信号可以施加在累加增量调制器的输入端上,以消除伪音。
因此,本发明的目的是提供一种生成累加增量调制器中的量化信号的方法,这种方法为应用的不同模式(比如蓝牙接收机中的相位调制模式和频率调制模式)提供最佳结果。
发明内容
按照本发明,所述目的是这样实现的:所述方法此外还包括步骤:根据代表所述调制信号所对应的调制形式的控制信号,将所述抖动信号施加到累加增量调制器中的多个不同点中的一个选定点上。
当抖动信号的注入可以在控制信号的控制下在累加增量调制器中的选定点之间切换时,能够很容易地使累加增量调制器的性能适合于应用的不同模式。
优选地,累加增量调制器中的多个不同点中的一个点可以是量化器的输入端。类似地,累加增量调制器中的多个不同点中的另一个点是调制器输入信号的端子。这使得抖动信号的施加能够在前面提到的两个位置之间切换。
在优选实施方式中,当所述调制信号是依照第一种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第一个点,而当所述调制信号是依照第二种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第二个点上。
可以将频率合成器用在针对蓝牙信号的接收机中。在这种情况下,当所述蓝牙信号是频率调制的时,将抖动信号施加到累加增量调制器中的第一个点上,而当所述蓝牙信号是相位调制的时,将抖动信号施加到第二个点上。
所述方法可以此外还包括将额外的抖动信号施加到累加增量调制器中的至少一个其它点上的步骤。这使得抖动信号能够永久性地施加到某些点上并且根据控制信号施加到其它一些点上。
如前面所提到的,本发明还涉及一种包括累加增量调制器的设备,所述累加增量调制器安排成用来与适合于用在调制信号的接收机中的频率合成器中的小数分频器一起工作,所述累加增量调制器包括:至少一个积分器,所述积分器具有与调制器输入信号接通的输入端;量化器,该量化器安排成用于生成量化信号,并且该量化器具有与所述积分器的输出端相连的输入端;用于将所述量化信号馈送回来以将其从所述调制器输入信号中减掉的装置;和抖动信号发生器,该抖动信号发生器安排成用于生成要施加到累加增量调制器中的一个点上的抖动信号。当累加增量调制器此外还包括用于根据代表所述调制信号所对应的调制形式的控制信号、将所述抖动信号施加到累加增量调制器中的多个不同点中的一个选定点上的装置时,能够在为应用的不同模式提供最佳结果的累加增量调制器中生成量化信号,比如蓝牙接收机中的相位调制模式和频率调制模式。
优选地,累加增量调制器中的多个不同点中的一个点可以是量化器的输入端。类似地,累加增量调制器中的多个不同点中的另一个点是调制器输入信号所对应的端子。这使得抖动信号的施加能够在前面提到的两个位置之间切换。
在优选实施方式中,用于施加抖动信号的装置安排成用于:当所述调制信号是依照第一种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第一个点,而当所述调制信号是依照第二种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第二个点上。
所述频率合成器可以适合于用在针对蓝牙信号的接收机中。在这种情况下,用于施加抖动信号的装置可以安排成用于:当所述蓝牙信号是频率调制的时,将抖动信号施加到累加增量调制器中的第一个点上,而当所述蓝牙信号是相位调制的时,将抖动信号施加到第二个点上。
所述设备可以此外还安排成用于将额外的抖动信号施加到累加增量调制器中的至少一个其它点上。这使得抖动信号能够永久性地施加到某些点上并且根据控制信号施加到其它一些点上。
附图说明
现在将在下文中参照附图更加完整地介绍本发明,其中
附图1表示可以将本发明用在其中的受累加增量控制的合成器的框图,
附图2表示利用接到量化器输入端上的抖动信号的累加增量调制器,
附图3表示利用接到调制器输入端上的抖动信号的累加增量调制器,
附图4表示经过改进的累加增量调制器,其中抖动信号可以在量化器输入端与调制器的输入端之间切换,
附图5表示采用了附图4的经过改进的累加增量调制器的受累加增量控制的合成器的框图,
附图6表示经由不同的滤波器将抖动信号接到两个点上的累加增量调制器,
附图7表示将两种不同的抖动信号接到两个点上的累加增量调制器,
附图8表示利用了接到调制器中的另一个点上的额外抖动信号的附图6的累加增量调制器,和
附图9表示利用了接到调制器中的另一个点上的额外抖动信号的附图7的累加增量调制器。
具体实施方式
在附图1中示出了能够运用本发明的受累加增量控制的频率合成器1的示意图。合成器1包括锁相环电路。这些合成器可以用在多种应用中,例如,可以包含或使用蓝牙解调器的收发机系统或孤立接收机。
将参考信号fret(要将锁相环电路调校到这一参考信号上)馈送到相位和/或频率检测器(PFD)2。这个信号通常是具有高频稳定性的信号。相位/频率检测器2的输出经由滤波器3(典型地是低通滤波器(LPF))馈送到生成输出信号fout的压控振荡器(VCO)4。再将信号fout馈送回分频器(DIV)5,然后将由分频器5生成的分频信号施加到相位和/或频率检测器2的另一个输入端,从而提供反馈环路。这样,比较分频器5生成的分频信号与参考信号fref之间的相位/频率关系,并且相位/频率检测器2的输出代表这两个信号之间的相位/频率差。从而为压控振荡器4提供代表这一相位/频率差的经过滤波的电压信号,并且据此调校fout。
在相位和/或频率检测器2中将fout与参考信号进行比较之前,在分频器5中将fout频率除以除数因子。为了提高分辨率,可以利用小数合成。也可以对除数因子进行调校,从而平均除数因子构成整数部分和小数部分。如附图1所示,小数部分可以由累加增量调制器6生成的除数控制信号来加以控制。累加增量调制器6接收静态小数设定输入信号并且给出多电平信号,该多电平信号负责确定合成器的除数因子。在几个整数除数值(例如,N-1、N和N+1)之间随机切换除数因子,以便平均起来达到期望的除数因子。
因为累加增量调制器的输入信号是静态的,所以所谓的“闲音”可能出现在调制器输出信号和输出振荡信号fout上。这些周期性信号是不希望有的并且在象用于无线电器材的合成器这样的很多应用中必须要加以避免。这可以通过将抖动信号加到累加增量调制器上来实现,也如附图1所示。从而,由锁相环生成的输出振荡信号不太可能包含不希望有的音调。不过,应当注意,通过将抖动信号加到累加增量调制器中,能够消除或减少这些不希望有的闲音,但是这是以在累加增量调制器的输出端增加一定的噪声功率为代价的。
附图2表示累加增量调制器6的例子。将累加增量调制器6的输入信号经由两个积分器12、13馈送到量化器15,并且通过滤波器16将量化输出信号馈送回来,以在求和点11中从输入信号将其减掉。这一反馈迫使量化信号的平均值跟随平均输入信号。在积分器12、13中累加这些信号之间的差并且最终自我修正。也可以使用单独一个积分器来取代这两个积分器12、13。累加增量调制器对例如斜波输入的响应是这样的:量化输出信号在两个电平之间振荡,这两个电平以其局部平均值等于平均输入值的方式与输入信号相邻。在求和点14中,将抖动信号加到量化器的输入上。
在将抖动信号施加到量化器的输入上时,抖动信号到累加增量调制器的输出端(即,量化器15的输出端)的闭环信号传递特性具有高通传递特性。这是很有益处的,特别是对于在相位调制信号的接收机中使用的合成器,因为将抖动信号的白噪声整形成了高通频谱形状,但是想要的信号频谱通常是低通的,造成了想要的信号与经过整形的噪声之间的频率分离。一旦将该转换器用在合成器中,经过整形的噪声的高频部分将受到合成器的低通闭环传递特性的抑制。可以看出,相位接收机对经过低通整形的合成器相位噪声的带内相位噪声的电平更加敏感。相干相位接收机尤其会表现出这一现象。
不过,在很多应用中,会出现这样的情况:累加增量引起的相位噪声仍然对合成器的闭环带宽之外的频率的相位噪声做出主要贡献。通过增加环路的阶次和/或减小环路带宽,能够使这一噪声减小,但是由于稳定性的原因,不太容易增加环路的阶次,而减小环路带宽将会增加频率阶跃的稳定时间,在很多应用中不希望出现这种情况。此外,趋势是还要引入无源环路滤波器组件,这在环路的阶次尽可能低的时候较易实现。
当使用频率调制作为调制形式时,可以从由频率解调器送来的信号中获得想要的信号,频率解调器将想要的信号转换成幅度与这个想要的信号的瞬时相位的导数成比例的信号。由于这一求导,频率比其它噪声分量高的噪声分量与具有较低频率的噪声相比,将会在电平上得到增强。这在实践中,对于例如蓝牙信号,由于累加增量调制器引起的合成器的相位噪声,将会影响解调后的想要的信号的“脉动”。(在上变频到期望RF频率期间,在发射机中将这一相位噪声加到了想要的信号上)。在实践中,会发生这样的情况:这一机制会反过来影响蓝牙“调制特性”性能,例如交替位序列测试期间的测试结果。
在将抖动信号施加到累加增量调制器的输入上而不是量化器输入上时,可以使这种由于所引起的相位噪声造成的恶化最小。在附图3中示出了这一情况,在附图3中,在求和点11中将抖动信号加到累加增量调制器20的环路上。在这种情况下,合成器输出信号的带内相位噪声的电平将会增高。不过由于频率解调器中的求导动作,噪声的低频部分将会造成较小的不利影响。因此对于频率调制应用而言,最好将抖动信号施加到累加增量转换器的输入上。测量表明,在将抖动信号馈送到累加增量调制器的信号输入端时,与加到量化器输入上相比,针对蓝牙“调制特性”的性能得到了提高。
另一方面,相位调制系统的仿真结果表明,通过将抖动信号加到量化器输入上而获得的相位噪声的高通频谱形状给出了优于经过低通频谱整形的相位噪声的误差向量幅度(EVM)性能,尤其是在使用相干解调器进行EVM测量的时候。
标准蓝牙使用频率调制,因此在用来解调标准蓝牙信号的合成器所使用的累加增量调制器中,最好将抖动信号施加在累加增量调制器的输入上。不过,在不久的将来,对蓝牙的扩展(中速和高速)将会使用相位调制来取代频率调制作为调制形式,并且此时如前面提出的那样,最好将抖动信号施加在量化器输入上。
蓝牙连接典型地在基本蓝牙模式下将会从频率调制开始,然后一旦开始启用较高数据速率就切换到相位调制。如果使用的是将抖动信号加到其输入上的累加增量调制器,则接收机在频率调制模式下不会以最佳状态工作,并且另一方面,如果使用的是将抖动信号加到量化器输入端上的累加增量调制器,则相位调制模式将不会是最佳的,因为必须要针对这两种模式之一来设计累加增量调制器,而造成的结果是在另一种模式下性能不能令人满意。对具有不同模式且使用累加增量调制器的其它应用也存在类似的问题。
附图4表示经过改进的累加增量调制器25,举例来说,这种累加增量调制器可以用在设计成用来应对两种调制形式的蓝牙接收机中。除了附图2中的累加增量调制器6的组件之外,经过改进的累加增量调制器25还具有切换元件22,抖动信号连接到该切换元件22上。在调制控制信号的控制下,取决于所使用的是哪种调制形式,可以使抖动信号在前面介绍的两种可能的输入位置之间切换,并且对于这两种调制形式,由累加增量调制器引入的相位噪声能够得到最佳抑制。这在数字域中能够简单地实现,因为典型地,整个累加增量调制器就是在数字域中实现的。可以使用发起两种调制形式之间的转换的基带信号作为将抖动信号施加到累加增量调制器的输入上或者量化器输入上的控制信号。
在实施取决于调制形式的抖动控制时,对于两种调制形式来说,累加增量调制器对解调信号的相位噪声贡献都能够实现最小化。这将增大发射机信号的测试技术要求在实践中更加容易得到满足的可能性。受到主要影响的标准蓝牙测试是发射信号的“调制特性”,而对于中速和高速受到主要影响的测试是发射信号的EVM测试。此外,所接收到的信号受累加增量调制器引发的相位噪声的影响也将较小,所以BER底限(位错误率)可以提高。
附图5表示经过改进的累加增量调制器25在合成器21中的应用。除了采用了经过改进的累加增量调制器25和额外的调制控制信号之外,合成器21与附图1中的合成器1类似。
在附图4中,切换元件22将相同的抖动信号施加到求和点11或求和点14。不过,如附图6中的累加增量调制器26中所示,也可以经由不同的滤波器27、28将抖动信号施加到各个求和点上,从而加到求和点之一上的结果得到的抖动信号专门适合于加在这个求和点上。另外,如附图7中的累加增量调制器30中所示,可以使用两个独立的抖动发生器31、32中生成的两个单独的且不同的抖动信号。借助由控制信号控制的双切换元件33将这两个抖动信号接到求和点11和14上。控制信号的类型可以取决于应用。可以是前面提到的调制控制信号,但是在其它应用中,可以使用其它信号。
还可以将所述抖动信号或多个抖动信号加在累加增量调制器中的不止两个不同点上,并且某些可以是根据控制信号加上的,而其它一些可以是永久性地加上的。在附图8中的累加增量调制器36中示出了一个例子。这里抖动信号可以是如附图6所示,在切换元件22的控制下选择性地加到求和点11和14之一上的,但是此外,将抖动信号永久性地加到两个积分器12和13之间的求和点38上。自然,同样也可以将抖动信号永久性地加到其它求和点之一上,或者可以将抖动信号永久性地加到它们中的两个上,而将抖动信号根据控制信号加到第三个求和点上。同样也可以使用独立的抖动信号发生器,如附图9中的累加求和调制器40中所示,在该累加求和调制器40中,将来自抖动信号发生器41的抖动信号永久性地加到求和点42上,而根据控制信号将来自抖动信号发生器31和32的信号之一加到求和点11和14之一上。而且这里也可以以其它方式组合抖动信号和求和点。
在附图6和8所示的实施方式中,抖动信号是经由滤波器加到各个求和点上的。不过,应当注意,在附图4和6到9中所示的所有实施方式中,可以对各个抖动信号进行滤波或者不进行滤波,或者抖动发生器本身可以包含滤波器。可以在抖动发生器内、抖动发生器外对抖动信号进行滤波,或者根本不对抖动信号滤波。可以对一个信号进行滤波,对另一个信号不进行滤波,等等。在这方面,所有的组合形式都是可以的。
前面介绍的累加增量调制器可以在模拟域或数字域中实现。
虽然介绍和展示了本发明的优选实施方式,但是本发明并不局限于此,而是还可以以处于所附权利要求中定义的技术方案的范围内的其它方式来具体实现。
Claims (14)
1.一种生成累加增量调制器(25;26;30;36;40)中的量化信号的方法,所述累加增量调制器安排成用来与调制信号的接收机中使用的频率合成器(21)中的小数分频器(5)一起工作,所述方法包括:
●将调制器输入信号经由至少一个积分器(12,13)馈送到量化器(15);
●在所述量化器(15)中生成量化信号;
●将所述量化信号馈送回来,以将其从所述调制器输入信号中减掉;和
●生成要施加到累加增量调制器中的一个点上的抖动信号,
其特征在于,所述方法此外还包括步骤:
●根据代表所述调制信号所对应的调制形式的控制信号,将所述抖动信号施加到累加增量调制器(25;26;30;36;40)中的多个不同点(11,14)中的一个选定点上。
2.按照权利要求1所述的方法,其特征在于,所述累加增量调制器中的多个不同点中的一个点(14)是所述量化器(15)的输入端。
3.按照权利要求1所述的方法,其特征在于,所述累加增量调制器中的多个不同点中的一个点(11)是所述调制器输入信号所对应的端子。
4.按照权利要求1到3中任何一项所述的方法,其特征在于,当所述调制信号是依照第一种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第一个点(11),而当所述调制信号是依照第二种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第二个点(14)上。
5.按照权利要求1到3中任何一项所述的方法,其特征在于,所述频率合成器(21)用在针对蓝牙信号的接收机中。
6.按照权利要求5所述的方法,其特征在于,当所述蓝牙信号是频率调制的时,将抖动信号施加到累加增量调制器中的第一个点(11)上,而当所述蓝牙信号是相位调制的时,将抖动信号施加到第二个点(14)上。
7.按照权利要求1到3中任何一项所述的方法,其特征在于,所述方法此外还包括将额外的抖动信号施加到累加增量调制器中的至少一个其它点(38;42)上的步骤。
8.一种包括累加增量调制器(25;26;30;36;40)的设备,所述累加增量调制器安排成用来与适合于用在调制信号的接收机中的频率合成器(21)中的小数分频器(5)一起工作,所述累加增量调制器包括:
●至少一个积分器(12,13),所述积分器具有与调制器输入信号接通的输入端;
●量化器(15),该量化器安排成用于生成量化信号,并且该量化器具有与所述积分器的输出端相连的输入端;
●用于将所述量化信号馈送回来以将其从所述调制器输入信号中减掉的装置;和
●抖动信号发生器,该抖动信号发生器安排成用于生成要施加到累加增量调制器中的一个点上的抖动信号,
其特征在于,所述累加增量调制器此外还包括:
●用于根据代表所述调制信号所对应的调制形式的控制信号、将所述抖动信号施加到累加增量调制器(25;26;30;36;40)中的多个不同点(11,14)中的一个选定点上的装置。
9.按照权利要求8所述的设备,其特征在于,所述累加增量调制器中的多个不同点中的一个点(14)是所述量化器(15)的输入端。
10.按照权利要求8所述的设备,其特征在于,所述累加增量调制器中的多个不同点中的一个点(11)是所述调制器输入信号所对应的端子。
11.按照权利要求8到10中任何一项所述的设备,其特征在于,所述用于施加抖动信号的装置安排成用于:当所述调制信号是依照第一种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第一个点(11),而当所述调制信号是依照第二种调制形式加以调制的时,将抖动信号施加到累加增量调制器中的第二个点(14)上。
12.按照权利要求8到10中任何一项所述的设备,其特征在于,所述频率合成器(21)适合于用在针对蓝牙信号的接收机中。
13.按照权利要求12所述的设备,其特征在于,所述用于施加抖动信号的装置安排成用于:当所述蓝牙信号是频率调制的时,将抖动信号施加到累加增量调制器中的第一个点(11)上,而当所述蓝牙信号是相位调制的时,将抖动信号施加到第二个点(14)上。
14.按照权利要求8到10中任何一项所述的设备,其特征在于,所述设备此外还安排成用于将额外的抖动信号施加到累加增量调制器中的至少一个其它点(38;42)上。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP04388043A EP1612946B1 (en) | 2004-07-01 | 2004-07-01 | Apparatus comprising a sigma-delta modulator and method of generating a quantized signal in a sigma-delta modulator |
EP04388043.4 | 2004-07-01 | ||
US60/585,253 | 2004-07-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101032080A CN101032080A (zh) | 2007-09-05 |
CN100539435C true CN100539435C (zh) | 2009-09-09 |
Family
ID=34931944
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005800294517A Active CN100539435C (zh) | 2004-07-01 | 2005-06-23 | 包括累加增量调制器的设备和生成累加增量调制器中的量化信号的方法 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP1612946B1 (zh) |
CN (1) | CN100539435C (zh) |
AT (1) | ATE357774T1 (zh) |
DE (1) | DE602004005437T2 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8644441B2 (en) | 2007-11-15 | 2014-02-04 | Mediatek Inc. | Clock generators and clock generation methods thereof |
US8379787B2 (en) | 2007-11-15 | 2013-02-19 | Mediatek Inc. | Spread spectrum clock generators |
CN102013878B (zh) * | 2010-09-21 | 2014-01-15 | 上海大学 | 基于时序逻辑电路和运算放大器的自适应增量调制系统 |
RU2506692C1 (ru) * | 2012-08-31 | 2014-02-10 | Виктор Степанович Дубровин | Управляемый генератор |
CN110537351B (zh) * | 2017-04-28 | 2022-05-06 | 松下电器(美国)知识产权公司 | 测量装置和测量方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE509408C2 (sv) * | 1997-05-27 | 1999-01-25 | Ericsson Telefon Ab L M | Anordning och förfarande för reducering av periodiskt brus i en sigma-delta modulator |
US5986512A (en) * | 1997-12-12 | 1999-11-16 | Telefonaktiebolaget L M Ericsson (Publ) | Σ-Δ modulator-controlled phase-locked-loop circuit |
US6823033B2 (en) * | 2002-03-12 | 2004-11-23 | Qualcomm Inc. | ΣΔdelta modulator controlled phase locked loop with a noise shaped dither |
-
2004
- 2004-07-01 DE DE602004005437T patent/DE602004005437T2/de active Active
- 2004-07-01 EP EP04388043A patent/EP1612946B1/en active Active
- 2004-07-01 AT AT04388043T patent/ATE357774T1/de not_active IP Right Cessation
-
2005
- 2005-06-23 CN CNB2005800294517A patent/CN100539435C/zh active Active
Non-Patent Citations (4)
Title |
---|
A Wideband 2.4-GHz Delta-Sigma Fractional-NPLLWith1-Mb/s In-Loop Modulation. Sudhakar Pamarti ET AL.IEEE JOURNAL OF SOLID-STATE CIRCUIT,Vol.39 No.1. 2004 |
A Wideband 2.4-GHz Delta-Sigma Fractional-NPLLWith1-Mb/s In-Loop Modulation. Sudhakar Pamarti ET AL.IEEE JOURNAL OF SOLID-STATE CIRCUIT,Vol.39 No.1. 2004 * |
Effective dithering of sigma-deita modulators. NORSWORTHY S R ED.PROCEEDINGS OF THE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS,Vol.4 . 1992 |
Effective dithering of sigma-deita modulators. NORSWORTHY S R ED.PROCEEDINGS OF THE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS,Vol.4 . 1992 * |
Also Published As
Publication number | Publication date |
---|---|
DE602004005437D1 (de) | 2007-05-03 |
EP1612946B1 (en) | 2007-03-21 |
ATE357774T1 (de) | 2007-04-15 |
DE602004005437T2 (de) | 2007-07-19 |
CN101032080A (zh) | 2007-09-05 |
EP1612946A1 (en) | 2006-01-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101156877B1 (ko) | 시그마-델타 변조기를 포함하는 장치 및 시그마-델타변조기에서 양자화된 신호를 발생시키는 방법 | |
US5986512A (en) | Σ-Δ modulator-controlled phase-locked-loop circuit | |
US6047029A (en) | Post-filtered delta sigma for controlling a phase locked loop modulator | |
US7075383B2 (en) | Frequency modulator, frequency modulating method, and wireless circuit | |
EP1811670B1 (en) | Number controlled oscillator and a method of establishing an event clock | |
US8670737B2 (en) | Digital delta Sigma modulator and applications thereof | |
KR20060045139A (ko) | 델타 시그마 변조형 분수 분주 pll 주파수 신시사이저,및 무선 통신 장치 | |
US6011815A (en) | Compensated ΔΣ controlled phase locked loop modulator | |
KR20080027975A (ko) | 투-포인트 모듈레이션 장치 및 방법 | |
US20070159260A1 (en) | PLL frequency generator | |
KR20130125351A (ko) | 양자화 잡음을 제거하는 이진-가중 디지털 아날로그 미분기들을 구비한 델타-시그마 분수-n 주파수 신시사이저 | |
CN100539435C (zh) | 包括累加增量调制器的设备和生成累加增量调制器中的量化信号的方法 | |
US7974333B2 (en) | Semiconductor apparatus and radio circuit apparatus using the same | |
JPWO2004062107A1 (ja) | Pll回路のσδ変調器 | |
RU2280945C1 (ru) | Синтезатор частот с частотной или фазовой модуляцией | |
MXPA00005515A (en) | Sd modulator-controlled phase-locked-loop circuit and associated method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |