CN100495925C - 一种有效抑制倍频误锁的鉴频鉴相器电路 - Google Patents

一种有效抑制倍频误锁的鉴频鉴相器电路 Download PDF

Info

Publication number
CN100495925C
CN100495925C CNB2003101226350A CN200310122635A CN100495925C CN 100495925 C CN100495925 C CN 100495925C CN B2003101226350 A CNB2003101226350 A CN B2003101226350A CN 200310122635 A CN200310122635 A CN 200310122635A CN 100495925 C CN100495925 C CN 100495925C
Authority
CN
China
Prior art keywords
oxide
semiconductor
signal
metal
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB2003101226350A
Other languages
English (en)
Other versions
CN1633027A (zh
Inventor
陈后鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Beiling Co Ltd
Original Assignee
Shanghai Beiling Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Beiling Co Ltd filed Critical Shanghai Beiling Co Ltd
Priority to CNB2003101226350A priority Critical patent/CN100495925C/zh
Publication of CN1633027A publication Critical patent/CN1633027A/zh
Application granted granted Critical
Publication of CN100495925C publication Critical patent/CN100495925C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供一种能够有效抑制倍频误锁的鉴频鉴相器电路,其包含:上升沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的上升沿超前相位误差信号和上升沿滞后相位误差信号;下降沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的下降沿超前相位误差信号和下降沿滞后相位误差信号;第一或门电路单元,其输入为上升沿超前相位误差信号和下降沿超前相位误差信号,并且输出超前相位误差信号;以及第二或门电路单元,其输入为上升沿滞后相位误差信号和下降沿滞后相位误差信号,并且输出滞后相位误差信号。

Description

一种有效抑制倍频误锁的鉴频鉴相器电路
技术领域
本发明涉及锁相环(PLL)电路,特别涉及一种有效抑制倍频误锁的鉴频鉴相器电路。
背景技术
锁相环电路被广泛使用于频率合成系统、数据与时钟恢复系统内,并且是通信系统中不可缺少的一个电路模块。图1为普通锁相环电路的结构示意图,如图1所示,其由鉴频鉴相器电路1、电荷泵电路2、低通滤波器3、压控振荡器4、缓冲器5和分频器6等基本电路模块依次串接,从而构成锁相环的环路。频率为f1和f2的信号被输入鉴频鉴相器电路1以确定这两个输入信号之间的相位差。图2为普通上升沿检测鉴频鉴相器电路的输入和输出波形图,如图2所示,当信号f1的高电平先于f2出现时,该段时间间隔内鉴频鉴相器电路的输出信号Up为高电平,输出信号Down为低电平,反之,当信号f1的高电平迟于f2出现时,该段时间间隔内鉴频鉴相器电路的输出信号Up为低电平,输出信号Down为高电平。输出信号Up和Down经电荷泵电路2转换为电流信号,由电阻R1、电容器C1和C2构成的低通滤波电路3根据输入的电流信号产生电压信号。低通滤波电路3与压控振荡电路4的振荡频率控制端相连,由压控振荡器将低通滤波电路输出的电压信号转换为频率信号。压控振荡器4输出的频率信号经缓冲器5被送至分频器6,经过分频后的信号f2在向外部输出的同时还反馈至鉴频鉴相器电路1,使得当输入信号f1变化时,信号f2在相位和频率上与输入信号f1保持一致,从而达到跟踪的目的。
但是任何锁相环电路都有一定的频率跟踪范围,当超出此范围,锁相环就无法再有效地跟踪输入频率的变化,这种情况称为锁相环失锁。如果输入信号频率和跟踪信号频率之间存在倍数关系,则由于普通的锁相环电路可能无法检测出输入频率信号与跟踪频率信号之间的相位差别,从而导致锁相环电路进入一种锁定的稳定状态。图3为上升沿检测鉴频鉴相器电路倍频误锁的输入和输出波形图,如图3所示,虽然输入信号f1与跟踪信号f2的频率不同,但是由于频率呈倍数关系,并且二者的电平变化相位始终一致,因此导致输出信号Up和Down为低电平,从而进入倍频误锁状态。对于下降沿检测鉴频鉴相器电路而言也存在同样的问题。值得指出的是,在锁相环开始工作时,电路很容易进入这种误锁状态。
发明内容
本发明的目的是提供一种能够有效抑制倍频误锁的鉴频鉴相器电路。
本发明的上述目的通过以下技术方案实现:
一种有效抑制倍频误锁的鉴频鉴相器电路,包含:
上升沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的上升沿超前相位误差信号和上升沿滞后相位误差信号;
下降沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的下降沿超前相位误差信号和下降沿滞后相位误差信号;
第一或门电路单元,其输入为所述上升沿超前相位误差信号和所述下降沿超前相位误差信号,并且输出一超前相位误差信号;以及
第二或门电路单元,其输入为所述上升沿滞后相位误差信号和所述下降沿滞后相位误差信号,并且输出一滞后相位误差信号。
比较好的是,在上述有效抑制倍频误锁的鉴频鉴相器电路中,所述上升沿检测鉴频鉴相单元和下降沿检测鉴频鉴相单元采用TSPC触发器实现触发功能,所述触发器的输入侧包含:
由串接在电源和接地之间的第一、第二、第三MOS管(M81,M86,M82)构成的第一支路,位于两端的第一、第三MOS管(M81,M82)类型相反,其源极分别与电源和接地相连而栅极分别与时钟信号输入端和数据信号输入端相连,第二MOS管(M86)的类型与其中一端的第三MOS管(M82)相反,所述第二MOS管(M86)的栅极与所述数据信号输入端相连,所述第二MOS管(M86)的源极和漏极分别与位于两端的第一、第三MOS管(M81,M82)的漏极相连;
由串接在电源和接地之间的第四、第五、第六MOS管(M83,M84,M85)构成的第二支路,位于两端的第四、第六MOS管(M83,M85)类型相反,其源极分别与电源和接地相连而栅极共接于第一支路位于中间的第三MOS管(M82)的漏极,第五MOS管(M84)的类型与其中一端的第四MOS管(M83)相反,所述第五MOS管(M84)的栅极与所述时钟信号输入端相连,所述第五MOS管(M84)的漏极和源极分别与位于两端的第四、第五MOS管(M83,M84)的漏极相连;以及
与第二支路中间的MOS管(M84)的漏极相连的信号输出端。
在本发明的鉴频鉴相器电路中,通过采用两个分别检测输入频率信号的上升沿和下降沿的鉴频鉴相器电路并且将其产生的相位误差信号输入两个或门电路进行或运算后输出最终的相位误差信号,有效抑制了倍频误锁。而且,通过采用改进结构的TSPC触发器,避免了输入侧nMOS管和pMOS管同时导通的可能,从而大大降低了整个鉴频鉴相器电路的功耗。
附图说明
通过以下结合附图对本发明较佳实施例的描述,可以进一步理解本发明的目的、特征和优点,其中:
图1为普通锁相环电路的结构示意图。
图2为上升沿检测鉴频鉴相器电路的输入和输出波形图。
图3为上升沿检测鉴频鉴相器电路倍频误锁的输入和输出波形图。
图4为按照本发明的抑制倍频误锁鉴频鉴相器电路的原理图。
图5为图4所示鉴频鉴相器电路的输入和输出波形图。
图6为本发明一个较佳实施例中所用上升沿检测低功耗鉴频鉴相单元的电路原理图。
图7为本发明一个较佳实施例中所用下降沿检测低功耗鉴频鉴相单元的电路原理图。
图8为图6和7中所用改进型TSPC触发器的电路原理图。
具体实施方式
以下借助附图描述本发明的较佳实施例。
与普通的鉴频鉴相器电路不同,本发明包含两个鉴频鉴相单元,它们分别用于产生基于上升沿和下降沿的相位误差信号,这些相位误差信号经过一定的组合后输入两个或门电路从而输出最终的相位误差信号,由于该相位误差信号同时包含了基于上升沿和下降沿的相位误差信号,因此避免了倍频误锁情况的出现。
图4为按照本发明的抑制倍频误锁鉴频鉴相器电路的原理图。如图4所示,该鉴频鉴相器电路包括上升沿检测鉴频鉴相单元41、下降沿检测鉴频鉴相单元42、第一或门电路单元43和第二或门电路单元44。
上升沿检测鉴频鉴相单元41接收第一频率信号f1和第二频率信号f2,当信号f1的高电平先于f2出现时,鉴频鉴相单元41在该段时间间隔内的上升沿超前相位误差信号Up1为高电平,上升沿滞后相位误差信号Down1为低电平,反之,当信号f1的高电平迟于f2出现时,鉴频鉴相单元41在该段时间间隔内的上升沿超前相位误差信号Up1为低电平,上升沿滞后相位误差信号Down1为高电平。输出信号Up1和Down1分别输出至第一和第二或门电路单元43和44。
同样,下降沿检测鉴频鉴相单元42接收第一频率信号f1和第二频率信号f2,当信号f1的高电平先于f2消失时,鉴频鉴相单元42在该段时间间隔内的下降沿超前相位误差信号Up2为高电平,下降沿滞后相位误差信号Down2为低电平,反之,当信号f1的高电平迟于f2消失时,鉴频鉴相单元42在该段时间间隔内的下降沿超前相位误差信号Up2为低电平,下降沿滞后相位误差信号Down2为高电平。输出信号Up2和Down2也分别输出至第一和第二或门电路单元43和44。
在第一或门电路单元43内,通过对上升沿超前相位误差信号Up1和下降沿超前相位误差信号Up2的“或”运算输出最终的超前相位误差信号Up;在第二或门电路单元44内,通过对上升沿滞后相位误差信号Down1和下降沿滞后相位误差信号Down2的“或”运算输出滞后相位误差信号Down。
图5为图4所示鉴频鉴相器电路的输入和输出波形图。由图5可见,当信号f2的频率两倍于信号f1的频率并且二者的电平变化相位一致,虽然输出信号Up为低电平,但是输出信号Down却能反映这种情形,从而可以避免倍频误锁情况的出现。
在本发明的较佳实施例中,上升沿检测低功耗鉴频鉴相单元41采用如图6所示的电路结构。如图6所示,该单元包括产生信号Up1和Down1的两个子单元。在产生信号Up1的子单元中,MOS管M3~M8构成一种下面将要作进一步描述的改进型TSPC触发器,该触发器的时钟信号输入端连接至信号f1,数据信号输入端连接至信号f2,MOS管M9串接在电源Vdd与触发器的信号输出端,其栅极连接至产生Down信号的子单元内触发器的信号输出端,M10和M11构成一CMOS反相器,其输入端连接至触发器的信号输出端,输出端输出信号Up1。在产生信号Down1的子单元中,MOS管M14~M19构成改进型TSPC触发器,该触发器的时钟信号输入端连接至信号f2,数据信号输入端连接至信号f1,MOS管M20串接在电源Vdd与触发器的信号输出端,其栅极连接至产生Up1信号的子单元内触发器的信号输出端,M21和M22构成一CMOS反相器,其输入端连接至该触发器的信号输出端,输出端输出信号Down1。
在本发明的较佳实施例中,下降沿检测低功耗鉴频鉴相单元42采用如图7所示的电路结构。如图7所示,该单元包括产生信号Up2和Down2的两个子单元。在产生信号Up2的子单元中,M1和M2构成一CMOS反相器,MOS管M3~M8构成改进型TSPC触发器,信号f1经M1和M2构成的反相器输入该触发器的时钟信号输入端,信号f2经M12和M13构成的反相器输入该触发器的数据信号输入端,MOS管M9串接在电源Vdd与触发器的信号输出端,其栅极连接至产生信号Down2的子单元内触发器的信号输出端,M10和M11构成一CMOS反相器,其输入端连接至该触发器的信号输出端,输出端输出信号Up2。在产生信号Down2的子单元中,M12和M13构成一CMOS反相器,MOS管M14~M19构成改进型TSPC触发器,信号f2经M12和M13构成的反相器输入该触发器的时钟信号输入端,信号f1经M1和M2构成的反相器输入该触发器的数据信号输入端,MOS管M20串接在电源Vdd与触发器的信号输出端,其栅极连接至产生信号Up2的子单元内触发器的信号输出端,M21和M22构成一CMOS反相器,其输入端连接至该触发器的信号输出端,输出端输出信号Down2。
以下对图6和7中所用改进型TSPC触发器作进一步的描述。如图8所示,在该TSPC触发器的输入侧,串接在电源与接地之间的MOS管M81、M86和M82构成第一支路,其中,MOS管M81和M82分别接收时钟信号clk和数据信号data,M81为pMOS管,源极与电源Vdd相连,栅极接收clk信号,而M82为nMOS管,源极与接地Gnd相连,栅极接收data信号。在这两个MOS管之间串接有pMOS管M86,其栅极与M82的栅极共接,源极与M81的漏极相连,漏极与M82的漏极相连,从而与M82构成一CMOS单元。
在该TSPC触发器的输出侧,串接在电源和接地之间的MOS管M83、M84和M85构成第二支路,其中,MOS管M83为pMOS管,源极与电源Vdd相连,栅极连接至MOS管M82的漏极,M85为nMOS管,源极与接地Gnd相连,栅极与M82的栅极共接。在这两个MOS管之间串接有nMOS管M84,其栅极与时钟信号clk相连,源极与M85的漏极相连,漏极与M83的漏极相连,信号输出Q取自MOS管M84的漏极。
与普通的TSPC触发器相比,本实施例所用触发器的不同之处在于,在M82的漏极串接了一个pMOS管M86,因此可以避免M81和M82同时导通从而在电源Vdd与接地Gnd之间形成导通路径的可能,这大大降低了整个鉴频鉴相器电路的功耗,实现了低功耗的目的。为了降低功耗,另一种方式是在M81的漏极串接一个nMOS管,与M81一起构成一个CMOS反相器形式的电路,而栅极接clk,同样也可避免在电源Vdd与接地Gnd之间形成导通路径的可能。

Claims (2)

1.一种有效抑制倍频误锁的鉴频鉴相器电路,其特征在于,包含:
上升沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的上升沿超前相位误差信号和上升沿滞后相位误差信号;
下降沿检测鉴频鉴相单元,用于根据输入的第一频率信号和第二频率信号生成前者相对于后者的下降沿超前相位误差信号和下降沿滞后相位误差信号;
第一或门电路单元,其输入为所述上升沿超前相位误差信号和所述下降沿超前相位误差信号,并且输出一超前相位误差信号;以及
第二或门电路单元,其输入为所述上升沿滞后相位误差信号和所述下降沿滞后相位误差信号,并且输出一滞后相位误差信号。
2.如权利要求1所述的有效抑制倍频误锁的鉴频鉴相器电路,其特征在于,所述上升沿检测鉴频鉴相单元和下降沿检测鉴频鉴相单元采用TSPC触发器实现触发功能,所述触发器包含:
由串接在电源和接地之间的第一、第二、第三MOS管(M81,M86,M82)构成的第一支路,位于两端的第一、第三MOS管(M81,M82)类型相反,其源极分别与电源和接地相连而栅极分别与时钟信号输入端和数据信号输入端相连,第二MOS管(M86)的类型与其中一端的第三MOS管(M82)相反,所述第二MOS管(M86)的栅极与所述数据信号输入端相连,所述第二MOS管(M86)的源极和漏极分别与位于两端的第一、第三MOS管(M81,M82)的漏极相连;
由串接在电源和接地之间的第四、第五、第六MOS管(M83,M84,M85)构成的第二支路,位于两端的第四、第六MOS管(M83,M85)类型相反,其源极分别与电源和接地相连而栅极共接于第一支路第三MOS管(M82)的漏极,第五MOS管(M84)的类型与其中一端的第四MOS管(M83)相反,所述第五MOS管(M84)的栅极与所述时钟信号输入端相连,所述第五MOS管(M84)的漏极和源极分别与位于两端的第四、第六MOS管(M83,M85)的漏极相连;以及
与第二支路中间的第五MOS管(M84)的漏极相连的信号输出端。
CNB2003101226350A 2003-12-22 2003-12-22 一种有效抑制倍频误锁的鉴频鉴相器电路 Expired - Lifetime CN100495925C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2003101226350A CN100495925C (zh) 2003-12-22 2003-12-22 一种有效抑制倍频误锁的鉴频鉴相器电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2003101226350A CN100495925C (zh) 2003-12-22 2003-12-22 一种有效抑制倍频误锁的鉴频鉴相器电路

Publications (2)

Publication Number Publication Date
CN1633027A CN1633027A (zh) 2005-06-29
CN100495925C true CN100495925C (zh) 2009-06-03

Family

ID=34844553

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2003101226350A Expired - Lifetime CN100495925C (zh) 2003-12-22 2003-12-22 一种有效抑制倍频误锁的鉴频鉴相器电路

Country Status (1)

Country Link
CN (1) CN100495925C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101615907B (zh) * 2009-07-31 2012-07-11 钰创科技股份有限公司 相位/频率检测器
CN104184465B (zh) * 2013-05-28 2018-02-06 上海华虹宏力半导体制造有限公司 用于锁相环的鉴频鉴相器
US9197226B2 (en) * 2013-07-08 2015-11-24 Analog Devices, Inc. Digital phase detector
CN104009757A (zh) * 2014-05-27 2014-08-27 四川和芯微电子股份有限公司 Cdr鉴相器系统
CN107294526A (zh) * 2016-04-11 2017-10-24 苏州超锐微电子有限公司 一种改进的数字式时钟数据恢复方法
CN113820612B (zh) * 2020-06-19 2022-12-27 大唐恩智浦半导体有限公司 误差补偿电路和测量电池阻抗的集成电路

Also Published As

Publication number Publication date
CN1633027A (zh) 2005-06-29

Similar Documents

Publication Publication Date Title
CN100541383C (zh) 插补电路和dll电路及半导体集成电路
CN101729064B (zh) 电荷泵浦电路和时钟发生器
CN100530970C (zh) 延迟锁定环电路
CN102361456B (zh) 一种时钟相位对齐调整电路
CN1118939C (zh) 相位检测装置和方法
CN109639272A (zh) 一种自适应宽带锁相环电路
CN101877589A (zh) 锁相环电路
CN101515709B (zh) 超低失配锁相环电路的电荷泵
KR20070019127A (ko) 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법
CN1913361B (zh) 锁定检测器和具有该锁定检测器的延迟锁定环
CN101494457B (zh) 延迟锁定回路电路及其中消除信号间抖动和偏移的方法
CN102684685A (zh) 锁相回路及其方法
CN104052470B (zh) 电荷泵锁相环、电容倍增方法及数控回路滤波器
US6927635B2 (en) Lock detectors having a narrow sensitivity range
CN101621297A (zh) 锁相环频率锁定的检测方法及电路
CN100495925C (zh) 一种有效抑制倍频误锁的鉴频鉴相器电路
WO2010059032A2 (en) A phase frequency detector
CN104601116B (zh) 基于延时锁相环结构的倍频器
US8362817B2 (en) Phase comparator and clock data recovery circuit
US6646477B1 (en) Phase frequency detector with increased phase error gain
CN2901700Y (zh) 一种低温漂晶振时钟电路
CN102055443B (zh) 一种占空比检测电路
CN100417024C (zh) 低稳态误差的锁相回路及其校正电路
Wong et al. Cascaded PLL design for a 90nm CMOS high performance microprocessor
Bency et al. PFD with dead zone based low power modified phase lock loop using AVLS technique

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20090603