CN100481496C - 液晶显示器及其薄膜晶体管阵列面板 - Google Patents
液晶显示器及其薄膜晶体管阵列面板 Download PDFInfo
- Publication number
- CN100481496C CN100481496C CNB031650066A CN03165006A CN100481496C CN 100481496 C CN100481496 C CN 100481496C CN B031650066 A CNB031650066 A CN B031650066A CN 03165006 A CN03165006 A CN 03165006A CN 100481496 C CN100481496 C CN 100481496C
- Authority
- CN
- China
- Prior art keywords
- data wire
- film transistor
- thin
- gate line
- public electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 35
- 239000000758 substrate Substances 0.000 claims abstract description 32
- 239000004065 semiconductor Substances 0.000 claims description 35
- 239000004973 liquid crystal related substance Substances 0.000 claims description 32
- 238000002161 passivation Methods 0.000 claims description 25
- 230000005684 electric field Effects 0.000 claims description 15
- 239000012212 insulator Substances 0.000 claims description 15
- 229910021417 amorphous silicon Inorganic materials 0.000 description 36
- 239000010408 film Substances 0.000 description 22
- 229920002120 photoresistant polymer Polymers 0.000 description 21
- 238000004519 manufacturing process Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 9
- 239000000463 material Substances 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 6
- 238000001259 photo etching Methods 0.000 description 6
- 229910001182 Mo alloy Inorganic materials 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 239000004020 conductor Substances 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 229910010272 inorganic material Inorganic materials 0.000 description 3
- 239000011147 inorganic material Substances 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- 229910000667 (NH4)2Ce(NO3)6 Inorganic materials 0.000 description 2
- 229910001316 Ag alloy Inorganic materials 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- MRNHPUHPBOKKQT-UHFFFAOYSA-N indium;tin;hydrate Chemical compound O.[In].[Sn] MRNHPUHPBOKKQT-UHFFFAOYSA-N 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000012774 insulation material Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 238000010992 reflux Methods 0.000 description 2
- 238000000992 sputter etching Methods 0.000 description 2
- 238000005477 sputtering target Methods 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 239000011701 zinc Substances 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- 229910000599 Cr alloy Inorganic materials 0.000 description 1
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- 229910000583 Nd alloy Inorganic materials 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 229910004205 SiNX Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000005984 hydrogenation reaction Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 239000007800 oxidant agent Substances 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000009832 plasma treatment Methods 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000004062 sedimentation Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- XLOMVQKBTHCTTD-UHFFFAOYSA-N zinc oxide Inorganic materials [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明提供了一种液晶显示器及其薄膜晶体管阵列面板,该薄膜晶体管阵列面板包括:栅极线和数据线,其形成在绝缘衬底上并相互交叉;多个公共电极,其与栅极线和数据线分开,并与栅极线形成7至15度的角;多个像素电极,其与栅极线、数据线和公共电极分开,平行于公共电极延伸,并与公共电极交替布置;以及,薄膜晶体管,其连接到栅极线、数据线和像素电极。
Description
技术领域
本发明涉及一种液晶显示器和薄膜晶体管阵列面板。
背景技术
液晶显示器(LCD)是应用最广泛的平板显示器之一。LCD包括两块设置有场发生电极(field-generating electrode)的面板和插入其间的液晶(LC)层。LCD通过向场发生电极施加电压而在IC层中产生电场来显示图像,所述电场确定LC层中LC分子的取向来调节入射光的偏振。
在各个面板上包括场发生电极的LCD之中,一种被称为面内开关(In-plane switching)(IPS)式LCD的LCD在一块面板上设置多个像素电极和多个公共电极。像素电极和公共电极交替布置并产生基本上平行于面板表面的电场。众所周知,IPS LCD具有比扭转向列(TN)式LCD更优良的视角。
通过给各个像素电极施加单独的电压,实现了LCD的图像显示。为了施加单独的电压,多个三端薄膜晶体管(TFT)连接到各个像素电极,并且在面板上设置多条栅极线和多条数据线,栅极线传输控制TFT的信号,数据线传输施加在像素电极上的电压。
由于IPS式LCD具有侧向色移和某方向上的灰度反转(gray iversion)的缺点,提出了具有如图10A和10B中所示的弯曲像素电极和弯曲公共电极的LCD。然而,图10A中所示的LCD的缺点是增大了数据线电阻和寄生电容,图10B中所示的LCD的缺点是由于增加了公共电极而减少了孔径比。
发明内容
本发明的目的在于解决传统技术中的问题。
提供一种薄膜晶体管阵列面板,其包括:栅极线和数据线,其形成在绝缘衬底上并相互交叉;多个公共电极,其与栅极线和数据线分开,并与栅极线形成7至15度的角;多个像素电极,其与栅极线、数据线和公共电极分开,平行于公共电极延伸,并与公共电极交替布置;以及,薄膜晶体管,其连接到栅极线、数据线和像素电极。
公共电极优选包括形成15至30度的角的第一和第二电极。
薄膜晶体管阵列面板还可包括连接公共电极的连接电极和平行于栅极线延伸并连接到连接电极的公共电极线。
薄膜晶体管阵列面板还可包括像素电极线,其连接像素电极并平行于数据线延伸。
提供一种薄膜晶体管阵列面板,其包括:绝缘衬底;栅极线,其形成在绝缘衬底上;公共电极线,其包括与栅极线形成7至15度的角的多个分支的公共电极;栅极绝缘层,其在栅极线上;半导体层,其在栅极绝缘层上;数据线,其至少部分形成在半导体层上;像素电极线,其至少部分形成在半导体层上,并包括与公共电极交替布置的多个分支的像素电极;以及,钝化层,其形成在数据线和像素电极线上。
公共电极优选包括彼此形成15至30度的角的第一和第二电极。
像素电极优选包括分别平行于第一和第二电极延伸的第三和第四电极。
薄膜晶体管阵列面板还可包括冗余信号线,其形成在钝化层上并沿数据线延伸,钝化层具有用于数据线与冗余信号线之间连接的接触孔。
薄膜晶体管阵列面板还可包括形成在钝化层上的辅助接点,钝化层包括接触孔,其暴露部分数据线并被辅助接点覆盖。
公共电极线优选基本上平行于栅极线延伸,并且还包括连接公共电极的框架。
像素电极线优选基本上平行于数据线延伸。
薄膜晶体管阵列面板还可包括欧姆接点,其布置在半导体层与数据线和像素电极线之间。
半导体层可具有与数据线、像素电极线和欧姆接点基本上相同的平面形状。
提供一种薄膜晶体管阵列面板,包括:第一衬底;形成在第一衬底上并相互交叉的栅极线和数据线;多个公共电极,其与栅极线和数据线分开并与栅极线形成7至15度的角;与栅极线、数据线和公共电极分开的多个像素电极,平行于公共电极延伸并与公共电极交替排列;连接到栅极线、数据线和像素电极的薄膜晶体管;第二衬底;及液晶层,其插入在第一衬底与第二衬底之间。
附图说明
通过参考附图介绍本发明的优选实施例,本发明的上述和其它优点将变得更明显易懂,其中:
图1是用于根据本发明实施例的LCD的典型TFT阵列面板的布局图;
图2是图1中所示的TFT阵列面板沿II-II′线截取的剖视图;
图3是用于根据本发明另一实施例的LCD的典型TFT阵列面板的布局图;
图4是图3中所示的TFT阵列面板沿IV-IV′、IV′-IV″和IV″-IV′′′线截取的剖视图;
图5-9是根据本发明实施例,图3和4中所示的TFT阵列面板在其制造方法的中间步骤中的剖视图;以及
图10A和10B是用于传统LCD的TFT阵列面板的布局图。
具体实施方式
下面,将参考附图更加完整地描述本发明,在附图中图示出本发明的优选实施例。然而,本发明能够以多种不同的形式来实施,不应限于本文中阐述的实施例。
在附图中,为清楚起见,夸大了层、膜和区域的厚度。相同附图标记始终表示相同元件。可以理解,当元件(如层、膜、区域或衬底)被称为“在另一元件上”时,它可以直接位于该其它部件之上或者可以有中间元件存在。相反,当元件被称为“直接在另一元件上”时,则没有居间元件存在。
现在,将参考附图描述根据本发明实施例的液晶显示器、用于LCD的TFT阵列面板、及其制造方法。
图1是用于根据本发明实施例的LCD的典型TFT阵列面板的布局图,而图2是图1中所示的TFT阵列面板沿II-II′线截取的剖视图。
在绝缘衬底110上形成传输栅极信号的多个栅极线121和传输公共电压的多个公共电极线131。
每个栅极线121基本上沿横向延伸,而每个栅极线121的多个部分形成了多个栅极电极123。
每个公共电极线131基本上沿横向延伸,并包括多组分支,每组分支包括框架132和连接到框架132上的多个公共电极133a和133b。框架132具有包括四个边的矩形形状。公共电极133a和133b斜向延伸,并且公共电极133a从框架132的左边向右上方向延伸,而公共电极133b从框架132的左边向右下方向延伸。公共电极133a和133b的延伸与栅极线121交叉为约15±8度角,即,在约7至23度的范围内,因此它们相互交叉为约14至46度范围内的角度,优选在约15至45度范围内。
栅极线121和公共电极线131可以包括具有不同物理特性的两层薄膜,下薄膜(未示出)和上薄膜(未示出)。上薄膜优选用低电阻金属制造,包括含Al金属如Al和Al合金,用于降低信号延迟和栅极线121与公共电极线131中的压降。另一方面,下薄膜优选用诸如Cr、Mo和Mo合金的材料制造,其具有与其它材料(如氧化铟锡(ITO)或氧化铟锌(IZO))的良好接触性。下薄膜材料和上薄膜材料的良好典型组合是Cr和Al-Nd合金。
另外,栅极线121和公共电极线131的横向侧边是锥形的,侧边关于衬底110表面的倾角范围在约30至80度。
优选用氮化硅(SiNx)制造的栅极绝缘层140形成在栅极线121和公共电极线131上。
优选用氢化非晶硅(缩写为“a-Si”)或多晶硅制成的多个半导体条151形成在栅极绝缘层140上。每个半导体条151基本上沿纵向延伸,并具有朝栅极电极123分支的多个突出154。
优选用硅化物或以n型杂质重掺杂的n+氢化a-Si制造的多个欧姆接触条和岛161和165形成在半导体条151上。每个欧姆接触条161具有多个突出163,突出163和欧姆接触岛165成对地位于半导体条151的突出154上。
半导体条151和欧姆接点161和165的横向侧边是锥形的,其倾角优选在约30至80度的范围内。
彼此分开的多个数据线171和多个像素电极线172形成在欧姆接点161和165和栅极绝缘层140上。
传输数据电压的数据线171基本上沿纵向延伸,并与栅极线121和公共电极线131交叉。每个像素电极线172基本上沿纵向延伸,并包括多个称为像素电极的分支174a至174c。像素电极174a和174b分别平行于公共电极133a和133b延伸,而像素电极174c沿公共电极线131延伸并分叉成两个分别平行于公共电极133a和133b的分支。
每个数据线171包括每个数据线171朝栅极线123突出从而形成多个源极电极173的多个分支,而每个像素电极线172还包括延伸175,其朝源极电极173突出形成漏极电极175。每对源极电极173和漏极电极175关于栅极电极123相互相对。栅极电极123、源极电极173和漏极电极175连同半导体条151的突出154一起形成TFT,其具有通道,通道形成在位于源极电极173与漏极电极175之间的突出154内。
像素电极174a至174c接收来自漏极电极175的数据电压,与公共电极133a和133b协作产生电场,这些电场重新取向布置在电极间的液晶层中的液晶分子。像素电极174a至174c和公共电极133a和133b形成液晶电容器,其在关闭TFT之后保存施加的电压。为了提高电压存储容量,提供一个称为“存储电容器”的附加电容器,其并联到液晶电容器上。通过重叠像素电极线172与公共电极线131的框架132来实现存储电容器。
数据线171和像素电极线172也可以包括下薄膜(未示出)和上薄膜(未示出),下薄膜优选用Mo、Mo合金或Cr制造,上薄膜位于下薄膜之上并优选用含Al金属制造。
如同栅极线121和公共电极线131,数据线171和像素电极线172具有锥形横向侧边,其倾角在约30至80度的范围内。
欧姆接点161和165仅插入在下面的半导体条151与其上的数据线171以及其上的漏极电极175之间,并减少其间的接触电阻。半导体条151包括多个暴露部分,数据线171和漏极电极175没有覆盖它们,例如位于源极电极173和漏极电极175之间的部分。尽管半导体条151在大多数地方比数据线171窄,但是如上所述半导体条151的宽度变得接近于栅极线121,来提高栅极线121与数据线171之间的绝缘。
钝化层180形成在数据线171和像素电极线172,以及半导体条151的暴露部分上。钝化层180优选用光敏有机材料、低介电绝缘材料或无机材料制造,光敏有机材料具有良好的平面度特性,低介电绝缘材料如通过等离子体增强化学汽相沉积(PECVD)而形成的a-Si:C:O和a-Si:C:F,无机材料如氮化硅。
钝化层180具有多个接触孔182和183,其分别暴露数据线171的端部179和数据线171的中间部分。钝化层180和栅极绝缘层140具有多个接触孔181,其暴露栅极线121的端部125。接触孔181至183可以具有各种形状,如多边形或圆形。优选地,每个接触孔181或182的面积等于或大于0.5mm×15μm,并且不大于2mm×60μm。
多个冗余数据线191和多个辅助接点95和97形成在钝化层180上,它们优选用ITO、IZO或Cr制造。
冗余数据线191通过接触孔183连接到数据线171从而形成数据电压的补偿信号通道。辅助接点95和97分别通过接触孔181和182连接到栅极线121的暴露端部125和数据线171的暴露端部179。辅助接点95和97不是必需的,但是优选用来保护暴露部分125和179,并补充暴露部分125和179与外部设备的粘合性。
最后,对准层11形成在冗余数据线191、辅助接点95和97、以及钝化层180上。在如图1中所示的箭头指示的方向上摩擦对准层11,该方向基本上平行于栅极线121。
根据实施例的LCD包括图1和2中所示的TFT阵列面板、具有多个滤色器和覆盖在滤色器上并在图1中所示箭头指示的方向上被摩擦的对准层的滤色器阵列面板(未示出)、以及插入其间的液晶层(未示出)。对准液晶层中的液晶分子,使得它们的长轴平行于面板表面和摩擦方向。液晶层具有正介电各向异性。
通过把公共电压和数据电压施加到公共电极133a和133b以及像素电极174a至174c上,产生电场,其基本上平行于面板表面并且基本垂直于公共电极133a和133b以及像素电极174a至174c的延伸方向。液晶分子趋向于改变它们的取向来响应电场,使得它们的长轴平行于电场方向。
将包括图1和2中所示的TFT阵列面板的LCD与图10A和10B中所示的传统LCD相比较,图10A和10B是传统LCD的布局图。
图1中所示的液晶分子的初始取向平行于栅极线,也就是垂直于数据线,而图10A和10B中所示的液晶分子的初始取向平行于数据线。同时,数据线与像素电极线间的电压差形成垂直于数据线的电场,其干扰图10A和10B中所示的公共电极与像素电极间的电场,由此导致横向色度亮度干扰。然而,在图1和2所示的LCD中,由于数据线与像素电极线间的电场方向与公共电极与像素电极间的电场方向相同,因此不存在横向干扰。
像素区的矩形形状容许直线数据线,这些数据线的电阻和寄生电容比图10A中所示的数据线更小。因此,像素区的矩形形状有利于减少数据线中的信号延迟。
在液晶分子取向变化的区域附近产生向错线(disclination line)。图1中所示的分子取向只在像素电极74c附近变化,而图10A和10B中所示的分子取向在像素电极的三条曲线附近变化。因此,与图10A和10B中所示的向错线数量相比,图1中所示的向错线数量很小。
图10B中所示的LCD包括一对接近数据线的宽公共电极,用来产生矩形像素区,其减少了孔径比。然而,图1和2中所示的LCD不存在此问题。
图10A和10B中所示的像素电极和公共电极平行于数据线而不是栅极线延伸,而图1和2中所示的像素电极和公共电极平行于栅极线而不是数据线延伸。由于栅极线间的距离比数据线间的距离大很多,因此与图10A和10B中所示的相比,图1所示LCD的电极数量和电极间距离非常容易改变。
现在,将详细描述根据本发明实施例,图1和2中所示TFT阵列面板的制造方法。
包括多个栅极电极123的多条栅极线121和包括多个公共电极133a和133b的多条公共电极线131形成在绝缘衬底110(如透明玻璃)上。
当栅极线121和公共电极线131具有双层结构时,该结构包括下导电膜和上导电膜,下导电膜优选用具有良好物理和化学特性的材料(如Mo或Cr合金)制造,上导电膜优选用Al或含Al金属制造。
优选使用含磷酸、硝酸、醋酸和纯净水的Ag蚀刻剂,通过湿法蚀刻,可以同时构图Mo合金下导电膜和Ag合金上导电膜。由于Ag合金的蚀刻率大于Mo合金,可以得到约30度的锥角。
在按序沉积栅极绝缘层140、本征a-Si层和非本征a-Si层之后,光刻非本征a-Si层和本征a-Si层,从而形成多个非本征半导体条164和多个本征半导体条151,其在栅极绝缘层140上包括多个突出154。
随后,形成包括多个源极电极173的多条数据线171、包括多个漏极电极175和多个像素电极74a至74c的多条像素电极线172。
其后,去除非本征半导体条164未由数据线171和像素电极线172覆盖的突出,来完成包括多个突出163的多个欧姆接触条161和多个欧姆接触岛165,并暴露部分本征半导体条151。为了稳定半导体条151的暴露表面,其后优选执行氧等离子体处理。
通过诸如如氮化硅的无机材料的化学汽相沉积(CVD)生长或涂覆诸如丙烯基材料的有机绝缘材料生长a-Si:C:O或a-Si:C:F,由此形成钝化层180。在形成a-Si:C:O层时,在气态下混合用作基本原料的SiH(CH3)3、SiO2(CH3)4、(SiH)4O4(CH3)4、Si(C2H5O)4或类似物、如N2O或O2的氧化剂、以及Ar或He,以进行沉积。对于a-Si:O:F层,通过包括SiH4、SiF4或类似物以及附加气体O2的气体混合物,进行沉积。可以增加CF4作为辅助氟源。
沉积了钝化层180后,构图钝化层180和栅极绝缘层140,形成多个接触孔181、182和183,分别暴露栅极线121的端部125、数据线171的端部179和数据线171中间部分。
最后,通过溅射或光刻IZO、ITO或Cr层,在钝化层180上形成多条冗余数据线191和多个辅助接点95和97。
用于IZO层的溅射靶例如为日本Idemitsu Co.公司生产的IDIXO(铟x金属氧化物)。溅射靶包括In2O3和ZnO,Zn关于Zn和In总量的比优选在约15至20原子%范围内。为最小化接触电阻,优选溅射温度等或低于250℃。IZO或ITO层的蚀刻优选包括湿蚀刻,使用HNO3/(NH4)2Ce(NO3)6/H2O的Cr蚀刻剂,其不腐蚀数据线171、漏极电极175、栅极线121、存储电极线131以及存储电极133a至133e的Al。优选地,在沉积ITO层、IZO层或Cr层之前,将氮气用于预热过程,其防止通过接触孔181至183在栅极线121和数据线171的暴露部分上形成金属氧化物。
参考附图3和4,将详细描述根据本发明另一实施例的LCD的TFT阵列面板。
图3是用于根据本发明另一实施例的LCD的典型TFT阵列面板的布局图,而图4是图3中所示的TFT阵列面板沿IV-IV′、IV′-IV″和IV″-IV′″线截取的剖视图。
如图3和4所示,根据本实施例的LCD的TFT阵列面板的层状结构几乎与图1和2中所示的结构相同。即,包括多个栅极电极123的多条栅极线121和包括多个公共电极133a和133b的多条公共电极线131形成在衬底110上,栅极绝缘层140、包括多个突出154的多个半导体条151、以及包括多个突出163和多个欧姆接触岛165的多个欧姆接触条161依次形成在其上。包括多个源极电极173的多条数据线171、包括多个漏极电极175和多个像素电极174a至174c的多条像素电极线172形成在欧姆接点161和165上,钝化层180形成在其上。在钝化层180和/或栅极绝缘层140上设置多个接触孔181、182和183,多条冗余数据线191以及多个辅助接点95和97形成在钝化层180上。
与图1和2中所示的TFT阵列面板不同,根据本实施例的TFT阵列面板还沿着像素电极线172和像素电极174a至174c,延长半导体条151的延伸154和欧姆接触岛165。
除了设置TFT的突出154的部分之外,半导体条和岛151具有与数据线171、像素电极线172以及下面的欧姆接点161和165几乎相同的平面形状。半导体条151包括一些暴露部分,它们未由数据线171和像素电极线172覆盖,例如位于源极173与漏极175之间的部分。
现在,将参考图5至9以及图3、4详细描述根据本发明实施例的、图3和4中所示的TFT阵列面板的制造方法。
图5至9是根据本发明实施例,图3和4中所示的TFT阵列面板在其制造方法的中间步骤中的剖视图。
参考图5,通过光刻,在衬底110上形成包括多个栅极电极123的多条栅极线121和包括多个公共电极133a和133b的多条公共电极线131。
如图6所示,通过CVD依次沉积栅极绝缘层140、本征a-Si层150和非本征a-Si层160,使得层140、150和160分别具有约1500至约500至和约300至的厚度。通过溅射沉积导电层170,并在导电层170上涂覆厚度约1至2微米的光致抗蚀剂膜。
透过曝光掩模(未示出)曝光光致抗蚀剂膜并显影,使显影的光致抗蚀剂PR具有与位置相关的厚度。图6中所示的光致抗蚀剂包括多个具有递减厚度的第一至第三部分。第一部分位于引线区A上,第二部分位于通道区C上,基本上不具有厚度的第三部分位于其余区B上,其暴露导电层170的下面的部分。根据随后的工艺步骤中的工艺条件调整光致抗蚀剂PR的第二部分对第一部分的厚度比。优选地,第二部分的厚度等于或小于第一部分厚度的一半,尤其是等于或小于
通过几种技术可以获得光致抗蚀剂PR的与位置相关的厚度,例如通过在曝光掩模上设置半透明区域,以及透明区域和阻光不透明区域。半透明区域可以具有狭缝图案、格栅图案、具有中间透射率或中间厚度的薄膜。在使用狭缝图案时,优选地,狭缝宽度或狭缝间距小于用于光刻的曝光剂器的分辨率。另一实例是使用可回流的光致抗蚀剂。具体地说,通过使用只具有透明区和不透明区的普通曝光掩模形成用可回流材料制造的光致抗蚀剂图案后,对光致抗蚀剂图案进行回流过程,从而流到没有光致抗蚀剂的区域,由此形成薄的部分。
在使用合适的工艺条件时,光致抗蚀剂PR的不同厚度使得能够有选择地蚀刻下面的层。因此,通过一系列蚀刻步骤,得到包括多个源极电极173的多条数据线171、包括多个漏极电极175和多个像素电极174a至174c的多条像素电极线172、以及包括多个突出163的多个欧姆接触条161、多个欧姆接触岛165、以及包括多个突出154的多个半导体条151。
为了叙述的目的,引线区A上的导电层170、非本征a-Si层160和本征a-Si层150部分称为第一部分,通道区C上的导电层170、非本征a-Si层160和本征a-Si层150部分称为第二部分,余区B上的导电层170、非本征a-Si层160和本征a-Si层150部分称为第三部分。
形成这种结构的典型工序如下:
(1)去除引线区A上的导电层170、非本征a-Si层160和本征a-Si层150的第三部分;
(2)去除光致抗蚀剂PR的第二部分;
(3)去除通道区C上的导电层170和非本征a-Si层160的第二部分;以及
(4)去除光致抗蚀剂PR的第一部分。
另一典型工序如下:
(1)去除导电层170的第三部分;
(2)去除光致抗蚀剂PR的第二部分;
(3)去除非本征a-Si层160和本征a-Si层150的第三部分;
(4)去除导电层170的第二部分;
(5)去除光致抗蚀剂PR的第一部分;
(6)去除非本征a-Si层160的第二部分。
详细描述第一实例。
如图7中所示,去除引线区B上导电层170暴露的第三部分,从而暴露下面非本征a-Si层160的第三部分。
图7表示包括彼此相连的数据线171和像素电极线172的导电层170的部分(下文称为导体)。干法蚀刻可以蚀刻出光致抗蚀剂PR的顶部。随后,去除区域B上非本征a-Si层160的第三部分和本征a-Si层150的第三部分。
参考图8,去除光致抗蚀剂PR的第二部分,暴露导体的第二部分。或者同时或者独立地去于非本征a-Si层160和本征a-Si层150第三部分的去除,去除光致抗蚀剂PR的第二部分。通过灰化,去除保留在通道区C上的光致抗蚀剂PR的第二部分的残余。
在本步骤中,完成了半导体条151,附图标记164表示包括彼此相连的欧姆接触条161和岛165的非本征a-Si层160部分,这些部分称为“非本征半导体条”。
去除通道区C上的导体和非本征a-Si条164的第二部分以及光致抗蚀剂PR的第一部分。
如图8所示,可以去除通道区C上的本征半导体条151的突出顶部154,使厚度减少,将光致抗蚀剂的第一部分蚀刻到预定厚度。
这样,每个导体被分成要完成的数据线171和多条像素电极线175,每个非本征导体条164被分成要完成的欧姆接触条161和多个欧姆接触岛165。
接着,通过在约250至1500℃范围内的温度下化学汽相沉积氮化硅,生长低介电材料如a-Si:C:O或a-Si:C:F,通过化学汽相沉积氮化硅,或涂覆具有良好平面性的有机绝缘材料(如丙烯基材料),形成钝化层180。参考图9,光刻钝化层180以及栅极绝缘层140,形成多个接触孔181、182和183。最后,如图3和4所示,溅射和光刻厚度范围在约与约之间的导电层如IZO,形成多条冗余数据线191和多个辅助接点95和97。优选地,IZO层的蚀刻包括湿法蚀刻,使用HNO3/(NH4)2Ce(NO3)6/H2O的Cr蚀刻剂,其不腐蚀数据线171和像素电极线172的Al。
通过使用单个光刻步骤形成数据线171、像素电极线172、以及欧姆接点161和165以及半导体条151,本实施例简化了制造工艺。
虽然已经参考优选实施例详细描述了本发明,本领域技术人员可以理解的是,在不偏离在所附权利要求书中所阐述的本发明的实质和范围的情况下,能够对本发明进行各种修改和替代。
Claims (14)
1.一种薄膜晶体管阵列面板,包括:
栅极线和数据线,其形成在绝缘衬底上并相互交叉;
多个公共电极,其形成在该绝缘衬底上,与栅极线和数据线分开,并与栅极线形成7至15度的角;
多个像素电极,其与栅极线、数据线和公共电极分开,平行于公共电极延伸,并与公共电极交替布置;
薄膜晶体管,其连接到栅极线、数据线和像素电极;以及
液晶层,其形成在该绝缘衬底上并具有液晶分子,
其中,所述液晶分子的初始取向平行于该绝缘衬底,且所述液晶分子根据所述像素电极和所述公共电极间形成的且平行于该薄膜晶体管阵列面板的表面的电场移动。
2.如权利要求1所述的薄膜晶体管阵列面板,其中公共电极包括形成15至30度的角的第一和第二电极。
3.如权利要求1所述的薄膜晶体管阵列面板,还包括连接公共电极的连接电极和平行于栅极线延伸并连接到连接电极的公共电极线。
4.如权利要求1所述的薄膜晶体管阵列面板,还包括像素电极线,其连接像素电极并平行于数据线延伸。
5.一种薄膜晶体管阵列面板,包括:
绝缘衬底;
栅极线,其形成在绝缘衬底上;
公共电极线,其形成在该绝缘衬底上,包括与栅极线形成7至15度的角的多个分支的公共电极;
栅极绝缘层,其在栅极线上;
半导体层,其在栅极绝缘层上;
数据线,其至少部分形成在半导体层上;
像素电极线,其至少部分形成在半导体层上,并包括与公共电极交替布置的多个分支的像素电极;
钝化层,其形成在数据线和像素电极线上;以及
液晶层,其形成在该绝缘衬底上并具有液晶分子,
其中,所述液晶分子的初始取向平行于该绝缘衬底,且所述液晶分子根据所述像素电极和所述公共电极间形成的且平行于该薄膜晶体管阵列面板的表面的电场移动。
6.如权利要求5所述的薄膜晶体管阵列面板,其中公共电极包括彼此形成15至30度的角的第一和第二电极。
7.如权利要求6所述的薄膜晶体管阵列面板,其中像素电极包括分别平行于第一和第二电极延伸的第三和第四电极。
8.如权利要求5所述的薄膜晶体管阵列面板,还包括冗余信号线,其形成在钝化层上并沿数据线延伸,钝化层具有用于数据线与冗余信号线之间连接的接触孔。
9.如权利要求5所述的薄膜晶体管阵列面板,还包括形成在钝化层上的辅助接点,钝化层包括接触孔,其暴露部分数据线并被辅助接点覆盖。
10.如权利要求5所述的薄膜晶体管阵列面板,其中公共电极线平行于栅极线延伸,并且还包括连接公共电极的框架。
11.如权利要求5所述的薄膜晶体管阵列面板,其中像素电极线平行于数据线延伸。
12.如权利要求5所述的薄膜晶体管阵列面板,还包括欧姆接点,其布置在半导体层与数据线和像素电极线之间。
13.如权利要求12所述的薄膜晶体管阵列面板,其中半导体层具有与数据线、像素电极线和欧姆接点相同的平面形状。
14.一种薄膜晶体管阵列面板,包括:
第一衬底;
栅极线和数据线,其形成在第一衬底上并相互交叉;
多个公共电极,其形成在该第一衬底上,与栅极线和数据线分开并与栅极线形成7至15度的角;
多个像素电极,其与栅极线、数据线和公共电极分开,平行于公共电极延伸,并与公共电极交替排列;
薄膜晶体管,其连接到栅极线、数据线和像素电极;
第二衬底;以及
液晶层,其插入在第一衬底与第二衬底之间,
其中,所述液晶层的液晶分子的初始取向平行于该第一衬底,且所述液晶分子根据所述像素电极和所述公共电极间形成的且平行于该第一衬底的表面的电场移动。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020053803A KR100878239B1 (ko) | 2002-09-06 | 2002-09-06 | 액정 표시 장치 및 그 박막 트랜지스터 기판 |
KR0053803/02 | 2002-09-06 | ||
KR0053803/2002 | 2002-09-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1503373A CN1503373A (zh) | 2004-06-09 |
CN100481496C true CN100481496C (zh) | 2009-04-22 |
Family
ID=31987314
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031650066A Expired - Lifetime CN100481496C (zh) | 2002-09-06 | 2003-09-08 | 液晶显示器及其薄膜晶体管阵列面板 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7206049B2 (zh) |
JP (1) | JP4621417B2 (zh) |
KR (1) | KR100878239B1 (zh) |
CN (1) | CN100481496C (zh) |
TW (1) | TWI286652B (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6509616B2 (en) | 2000-09-29 | 2003-01-21 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and its manufacturing method |
KR100606410B1 (ko) * | 2003-12-11 | 2006-07-28 | 엘지.필립스 엘시디 주식회사 | 박막트랜지스터 어레이 기판 및 그 제조 방법 |
US7145174B2 (en) * | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
KR100603835B1 (ko) * | 2004-05-24 | 2006-07-24 | 엘지.필립스 엘시디 주식회사 | 횡전계형 액정표시장치용 어레이 기판 |
KR101050348B1 (ko) * | 2004-05-31 | 2011-07-19 | 엘지디스플레이 주식회사 | 횡전계 액정표시장치 |
KR100698060B1 (ko) * | 2004-12-14 | 2007-03-23 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시소자 |
KR101107269B1 (ko) * | 2004-12-31 | 2012-01-19 | 엘지디스플레이 주식회사 | 수평 전계 박막 트랜지스터 기판 및 그 제조 방법과, 그를이용한 액정 패널 및 그 제조 방법 |
KR101085431B1 (ko) * | 2005-01-31 | 2011-11-22 | 엘지디스플레이 주식회사 | 액정표시소자 및 그 제조방법 |
KR20070039238A (ko) * | 2005-10-07 | 2007-04-11 | 삼성전자주식회사 | 유기 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101248456B1 (ko) * | 2005-12-30 | 2013-03-28 | 엘지디스플레이 주식회사 | 멀티도메인 액정표시소자 |
KR20070082633A (ko) * | 2006-02-17 | 2007-08-22 | 삼성전자주식회사 | 표시 기판과, 이의 제조 방법 및 표시 패널 |
US20120236369A1 (en) * | 2007-01-12 | 2012-09-20 | Nanoark Corporation | Color imaging archival system |
KR101427708B1 (ko) | 2007-02-01 | 2014-08-11 | 삼성디스플레이 주식회사 | 액정 표시 패널 |
US8125603B2 (en) | 2007-05-17 | 2012-02-28 | Lg Display Co., Ltd. | In-plane switching mode liquid crystal display device and method for fabricating the same |
KR101254828B1 (ko) * | 2007-10-05 | 2013-04-15 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN101819363B (zh) | 2009-02-27 | 2011-12-28 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
CN102629045B (zh) * | 2011-06-17 | 2015-02-18 | 北京京东方光电科技有限公司 | 一种阵列基板及液晶显示器 |
CN103383925B (zh) | 2013-07-02 | 2015-06-03 | 京东方科技集团股份有限公司 | 显示设备、裸眼3d功能面板的信号基板及其制造方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100262405B1 (ko) * | 1997-06-27 | 2000-08-01 | 김영환 | 액정 표시 소자 |
KR100265572B1 (ko) * | 1997-12-03 | 2000-09-15 | 김영환 | 컬러 쉬프트가 개선된 액정 표시 장치 |
KR100293809B1 (ko) * | 1998-05-29 | 2001-10-26 | 박종섭 | 다중도메인을갖는아이피에스-브이에이모드액정표시장치 |
KR100306798B1 (ko) * | 1998-05-29 | 2001-11-30 | 박종섭 | 컬러쉬프트를방지한고개구율및고투과율액정표시장치 |
KR100293811B1 (ko) * | 1998-05-29 | 2001-10-26 | 박종섭 | 아이피에스모드의액정표시장치 |
US6287899B1 (en) * | 1998-12-31 | 2001-09-11 | Samsung Electronics Co., Ltd. | Thin film transistor array panels for a liquid crystal display and a method for manufacturing the same |
KR100318534B1 (ko) * | 1999-01-15 | 2001-12-22 | 윤종용 | 액정 표시 장치 및 그 제조 방법 |
JP4094759B2 (ja) * | 1999-02-05 | 2008-06-04 | 株式会社日立製作所 | 液晶表示装置 |
KR100318536B1 (ko) * | 1999-02-23 | 2001-12-22 | 윤종용 | 액정 표시 장치용 박막 트랜지스터 기판 |
KR100750915B1 (ko) * | 2000-09-22 | 2007-08-22 | 삼성전자주식회사 | 액정 표시 장치 및 그 제조 방법 |
KR100482468B1 (ko) * | 2000-10-10 | 2005-04-14 | 비오이 하이디스 테크놀로지 주식회사 | 프린지 필드 구동 액정 표시 장치 |
KR20020042898A (ko) * | 2000-12-01 | 2002-06-08 | 구본준, 론 위라하디락사 | 액정표시장치용 어레이기판과 그 제조방법 |
KR20020085244A (ko) * | 2001-05-07 | 2002-11-16 | 주식회사 현대 디스플레이 테크놀로지 | 액정표시장치 |
-
2002
- 2002-09-06 KR KR1020020053803A patent/KR100878239B1/ko active IP Right Grant
-
2003
- 2003-09-05 TW TW092124632A patent/TWI286652B/zh not_active IP Right Cessation
- 2003-09-05 JP JP2003313401A patent/JP4621417B2/ja not_active Expired - Lifetime
- 2003-09-05 US US10/656,065 patent/US7206049B2/en active Active
- 2003-09-08 CN CNB031650066A patent/CN100481496C/zh not_active Expired - Lifetime
-
2007
- 2007-04-10 US US11/733,311 patent/US20070177089A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US7206049B2 (en) | 2007-04-17 |
KR20040021999A (ko) | 2004-03-11 |
TWI286652B (en) | 2007-09-11 |
TW200502656A (en) | 2005-01-16 |
US20040056987A1 (en) | 2004-03-25 |
CN1503373A (zh) | 2004-06-09 |
US20070177089A1 (en) | 2007-08-02 |
JP4621417B2 (ja) | 2011-01-26 |
JP2004102282A (ja) | 2004-04-02 |
KR100878239B1 (ko) | 2009-01-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100481496C (zh) | 液晶显示器及其薄膜晶体管阵列面板 | |
US7154569B2 (en) | Liquid crystal display and thin film transistor array panel therefor | |
CN100378555C (zh) | 液晶显示器、所用的薄膜晶体管阵列板及其制造方法 | |
TWI291234B (en) | Liquid crystal display | |
CN101526707B (zh) | Tft-lcd阵列基板制造方法 | |
US6207970B1 (en) | Thin-film transistor display devices having composite electrodes | |
US7358124B2 (en) | Thin film transistor array panel and manufacturing method thereof | |
US7709304B2 (en) | Thin film transistor array panel, manufacturing method thereof, and mask therefor | |
US8068188B2 (en) | Thin film transistor array panel and manufacturing method thereof | |
US7113242B2 (en) | Liquid crystal display and thin film transistor panel therefor | |
US7566906B2 (en) | Thin film transistor array panel and manufacturing method thereof | |
CN100380210C (zh) | 液晶显示器及其薄膜晶体管阵列面板 | |
CN100413077C (zh) | 薄膜晶体管阵列面板 | |
US20080224093A1 (en) | Etchant for signal wire and method of manufacturing thin film transistor array panel using etchant | |
CN100365491C (zh) | 多域液晶显示器及其薄膜晶体管基板 | |
CN100543927C (zh) | 薄膜晶体管阵列面板及其制造方法 | |
CN101251693A (zh) | 液晶显示装置及其制造方法 | |
CN101540298A (zh) | Tft-lcd阵列基板及其制造方法 | |
KR970010688B1 (ko) | 박막트랜지스터 및 그 제조방법 | |
KR20010093035A (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20080024763A (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
ASS | Succession or assignment of patent right |
Owner name: SAMSUNG MONITOR CO., LTD. Free format text: FORMER OWNER: SAMSUNG ELECTRONICS CO., LTD. Effective date: 20121029 |
|
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20121029 Address after: Gyeonggi Do, South Korea Patentee after: SAMSUNG DISPLAY Co.,Ltd. Address before: Gyeonggi Do, South Korea Patentee before: Samsung Electronics Co.,Ltd. |
|
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20090422 |