CN100461634C - 电流导引型符号数模转换器装置 - Google Patents

电流导引型符号数模转换器装置 Download PDF

Info

Publication number
CN100461634C
CN100461634C CNB2005101166908A CN200510116690A CN100461634C CN 100461634 C CN100461634 C CN 100461634C CN B2005101166908 A CNB2005101166908 A CN B2005101166908A CN 200510116690 A CN200510116690 A CN 200510116690A CN 100461634 C CN100461634 C CN 100461634C
Authority
CN
China
Prior art keywords
input
bit
output
digital
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005101166908A
Other languages
English (en)
Other versions
CN1747329A (zh
Inventor
陈军
杨华中
汪蕙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CNB2005101166908A priority Critical patent/CN100461634C/zh
Publication of CN1747329A publication Critical patent/CN1747329A/zh
Application granted granted Critical
Publication of CN100461634C publication Critical patent/CN100461634C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本发明涉及电流导引型符号数模转换器装置,属于集成电路数模转换器设计技术领域。本装置包括由两个输入比特转换器组成的输入比特转换单元、由两个标准单电源电流导引型数模转换器组成的电流导引型数模转换器单元,以及一个输出负载电阻;输入比特转换单元的输入端和M位比特长度的输入幅度信号相连,输入比特转换单元输出端的两路M-1比特幅度信号分别连接到所述两路标准单电源电流导引型数模转换器的数字幅度输入端;两路标准单电源电流导引型数模转换器的电流输出端连接到一起并连接到输出负载电阻的同一端上,输出负载电阻的另一端接地。本发明可消除第二次幅度映射,提高直接数字频率合成器及其它正(余)弦波信号合成电路的输出信号带宽。

Description

电流导引型符号数模转换器装置
技术领域
本发明属于集成电路数模转换器设计技术领域,特别涉及一种应用于直接数字频率合成器及其它正(余)弦波信号合成应用的高速电流导引型数模转换器设计。
背景技术
直接数字频率合成器及其它正(余)弦波信号合成等应用中,数模转换器实现对所合成的正(余)弦数字幅度信号转换为模拟幅度信号,其结构将直接影响到所设计系统的输出信号带宽。
为了减小电路复杂度,直接数字频率合成器及其它正(余)弦波信号合成等应用中所使用的正(余)弦相位幅度转换电路通常采用波形对称算法,只合成一个周期内的0~π/4区间内的正(余)弦幅度,其它区间幅度通过二次幅度映射得到,二次幅度映射通常两次求补运算得到。在CMOS高速直接数字频率合成器及其它正(余)弦波信号合成电路设计中,所使用的数模转换器的结构通常为单电源电流导引型数模转换器,该结构电流导引型数模转换器将不能对上述的正(余)弦数字幅度信号直接进行转换,需对所产生的幅度信号进行幅度平移才能作为单电源电流导引型数模转换器的输入。已有的含1、2象限到3、4象限幅度映射电路、幅度平移电路及单电源电流导引型数模转换器结构如图1所示。包括由2的补码器和加法器单元组成的幅度映射、平移模块和电流导引型数模转换器。图中,半波正(余)弦幅度信号Va和第一比特相位连接到幅度映射、平移模块中的2的补码器的输入端,经2的补码器运算实现1、2象限到3、4象限幅度映射,幅度映射、平移模块中的2的补码器的输出端和幅度映射、平移模块中的加法器单元的一个输入端相连,幅度平移信号Vs连接到所述的加法器单元的另一个输入端,两者相加后实现幅度平移,得到信号Vp连接到单电源电流导引型数模转换器的输入端,最终在单电源电流导引型数模转换器的电压输出端得到模拟正(余)弦信号Vo。上述结构中幅度映射、平移模块中的加法器单元和2的求补器电路均处于直接数字频率合成器及其它正(余)弦波信号合成电路的关键路径上,将降低所设计电路的输出信号带宽。
发明内容
本发明的目的是为了克服使用传统结构的单电源电流导引型数模转换器所带来的缺点,提出了一种新型电流导引型符号数模转换器装置,该转换器将未进过第二次幅度映射的半波正(余)弦幅度信号和正(余)弦幅度转换器中的第一相位作为数字幅度输入信号,在不增加电路复杂度和延时的情况下,消除第二次幅度映射,提高直接数字频率合成器及其它正(余)弦波信号合成电路的输出信号带宽。
本发明的电流导引型符号数模转换器装置,其特征在于,包括由两个输入比特转换器组成的输入比特转换单元、由两个标准单电源电流导引型数模转换器组成的电流导引型数模转换器单元,以及一个输出负载电阻;其连接关系为:所述的输入比特转换单元的输入端和M位比特长度的输入幅度信号相连,所述的输入比特转换单元输出端将转换后的两路M-1比特幅度信号分别连接到电流导引型数模转换器单元中两路标准单电源电流导引型数模转换器的数字幅度输入端;所述的电流导引型数模转换器单元中两路标准单电源电流导引型数模转换器的电流输出端连接到一起,连接到所述输出负载电阻的同一端上,并作为本发明装置的电压输出端,所述输出负载电阻的另一端接地。
本发明的工作原理为:将直接数字频率合成器及其它正(余)弦波信号合成电路中相位幅度转换模块输出的半波正(余)弦M-1比特数字幅度信号和输入到相位幅度转换模块的第一比特相位构成M比特数字信号,并作为本发明装置的输入。在本发明装置中引入输入比特转换电路,将输入的M比特数字信号转换为两个M-1比特的数字幅度信号,分别作为二个标准单电源电流导引型数模转换器的输入,两个电流导引型数模转换器使用共同输出负载电阻,完成两个电流导引型数模转换器的输出电流相加,最终实现输出模拟幅度相加,实现M比特符号数模转换。
本发明的有益效果是,在不增加电路复杂度,不降低自身工作速度的情况下,消除产生正(余)弦波数字信号幅度所需的1、2象限到3、4象限幅度映射、平移电路,提高正(余)弦波相位幅度转换电路的工作速度。
附图说明
图1是传统的电流导引型数模转换器及幅度映射、平移模块结构图;
图2是本发明的电流导引型符号数模转换器实施例结构图;
图3是本发明的输入幅度转换单元实施结构图。
具体实施方式
下面是结合附图对本发明进一步说明。
本发明的电流导引型符号数模转换器装置的实施例,其结构如图2所示,本实施例的电流导引型符号数模转换器装置200包括输入比特转换单元230、电流导引型数模转换器单元250和输出负载电阻270;图中,1MSB 220和半波正(余)弦波数字幅度221一起连接到输入比特转换单元230中的输入比特转换器a 231和输入比特转换器b 232的输入端;输入比特转换器a 231的输出端的数字幅度a 241连接到电流导引型数模转换器单元250中单电源电流导引型数模转换器a 251的输入端,输入比特转换器b 232的输出端的数字幅度b 242连接到电流导引型数模转换器单元250中单电源电流导引型数模转换器b 252的输入端,单电源电流导引型数模转换器a 251的输出端和单电源电流导引型数模转换器b 252的输出端连接到一起连接到所述的输出负载电阻270的一端260并作为本转换器装置的输出端,输出负载电阻270的另一端接地。
本发明的电流导引型符号数模转换器的设计原理如下:设M比特半波正(余)弦输入:Va=(b1,b2…b9),1MSB为bMSB,则求补和平移运算可以表示为式(1)、(2)
Figure C200510116690D00051
Figure C200510116690D00052
式2中()2指二进制运算。实现式(1)运算,可采用近似方法,将求2的补码用求反电路代替,消除求补运算,这样会引入一个LSB幅度误差,降低合成的正(余)弦信号的杂散抑制性能。
符号数模转换器的设计思路是将平移电平由2M-1减小为2M-1-1,这样对于Vp可以用十进制表示为
Figure C200510116690D00053
将上式变换为二进制表示
Figure C200510116690D00054
上式进一步可以变换为
根据式5可以将Vp的值看成是两部分的和,且两部分的动态范围都是(0,2M-1-1),相当于一个M-1比特电流导引型数模转换器的输出。这样,可以把M比特电流导引型符号数模转换器200分成两个M-1电流导引型比特数模转换器251、252和一个输入比特转换电流230。输入比特转换单元230中输入比特转换器a 231和输入比特转换器b232对输入的M比特数字信号进行转换后产生两路M-1比特数字幅度,分别对应于式5的两部分数字值,并作为电流导引型符号数模转换器模块中两路M-1比特电流导引型数模转换器251、252的输入,两路M-1比特电流导引型数模转换器251、252的输出端连接到共同的输出负载电阻进行电流相加,实现式5中两部分数字值的相加。
本发明的输入比特转换单元的一种实施例,其结构如图3所示,本实施例的输入比特转换单元230包括由M-1个与非门321、322、323...组成的输入比特转换器a 320和由反相器334和M-1个或门331、332、333...组成的输入比特转换器b 330;图中1MSB 310和数字幅度信号311连接到输入比特转换单元230内部的输入比特转换a 320和输入比特转换b 330的输入端;M-1比特半波正(余)弦数字幅度信号311与1MSB 310连接到所述的M-1个与非门321、322、323...的输入端,M-1个与非门321、322、323...的输出端合并成M-1比特数字幅度并构成输入比特转换器a 320的数字幅度a输出端;数字幅度311连接到反相器334的输入端,反相器334的输出端和1MSB 310连接到M-1个或门331、332、333...的输入端,M-1个或门321、322、323...的输出端合并成M-1比特数字幅度并构成输出比特转换器b 330的数字幅度b输出端。
本实施例的工作原理是:将M比特输入信号:数字幅度311和1MSB 310,按式(5)进行变换,得到两路M-1比特数字幅度信号a、b,作为图1电流导引型数模转换器单元250中两路M-1比特电流导引型数模转换器251、252的数字幅度输入。
本发明中的各元器件的具体实施例分别说明如下:
1、电流导型数模转换器可为传统结构电流导型数模转换器;
2、输入比特转换单元均可为传统结构逻辑门构成。

Claims (1)

1.一种电流导引型符号数模转换器装置,其特征在于,该装置包括由两个输入M-1比特转换器组成的输入比特转换单元、由两个标准单电源电流导引型数模转换器组成的电流导引型数模转换器单元,以及一个输出负载电阻;其连接关系为:所述的输入比特转换单元的输入端和M位比特长度的输入数字幅度信号相连,所述的输入比特转换单元输出端将转换后的两路M-1比特幅度信号分别连接到电流导引型数模转换器单元中两路标准单电源电流导引型数模转换器的数字幅度输入端;所述的电流导引型数模转换器单元中两路标准单电源电流导引型数模转换器的电流输出端连接到一起,连接到所述输出负载电阻的同一端上,并作为该装置的电压输出端,所述输出负载电阻的另一端接地,所述的两个输入比特转换器的输入端相互连接,该两个输入比特转换器的输出端分别与所述的两个标准单电源电流导引型数模转换器的输入端相连;所述的输入比特转换单元包括由M-1个与非门组成的输出比特转换器a和由反相器和M-1个或门组成的输入比特转换器b;其连接关系为:M-1比特半波正弦或余弦数字幅度信号(311)与1MSB(310)分别连接到所述的M-1个与非门的输入端,M-1个与非门的输出端合并成M-1比特数字幅度并构成输出比特转换器a的数字幅度a输出端;数字幅度信号(311)连接到反相器的输入端,反相器的输出端和1MSB(310)连接到M-1个或门的输入端,M-1个或门的输出端合并成M-1比特数字幅度并构成输出比特转换器b的数字幅度b输出端。
CNB2005101166908A 2005-10-28 2005-10-28 电流导引型符号数模转换器装置 Expired - Fee Related CN100461634C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2005101166908A CN100461634C (zh) 2005-10-28 2005-10-28 电流导引型符号数模转换器装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2005101166908A CN100461634C (zh) 2005-10-28 2005-10-28 电流导引型符号数模转换器装置

Publications (2)

Publication Number Publication Date
CN1747329A CN1747329A (zh) 2006-03-15
CN100461634C true CN100461634C (zh) 2009-02-11

Family

ID=36166689

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005101166908A Expired - Fee Related CN100461634C (zh) 2005-10-28 2005-10-28 电流导引型符号数模转换器装置

Country Status (1)

Country Link
CN (1) CN100461634C (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6445323B1 (en) * 2000-09-05 2002-09-03 Sharp Kabushiki Kaisha Multi-format active matrix displays
US6509857B1 (en) * 1999-10-25 2003-01-21 Texas Instruments Incorporated Digital-to-analog converting method and digital-to-analog converter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6509857B1 (en) * 1999-10-25 2003-01-21 Texas Instruments Incorporated Digital-to-analog converting method and digital-to-analog converter
US6445323B1 (en) * 2000-09-05 2002-09-03 Sharp Kabushiki Kaisha Multi-format active matrix displays

Also Published As

Publication number Publication date
CN1747329A (zh) 2006-03-15

Similar Documents

Publication Publication Date Title
US6686865B2 (en) High resolution, high speed, low power switched capacitor analog to digital converter
CN105007079B (zh) 逐次逼近型模数转换器的全差分增量采样方法
US10594334B1 (en) Mixed-mode multipliers for artificial intelligence
Fan et al. High-resolution SAR ADC with enhanced linearity
CN102045067A (zh) 提高逐次逼近adc输出信噪比的转换和校准算法及adc
CN104993831B (zh) 时间交织Pipeline‑SAR型ADC电路
KR20180105027A (ko) 분할-커패시터 기반의 디지털-아날로그 변환기를 갖는 축차 근사형 아날로그-디지털 컨버터
CN109787633A (zh) 带斩波稳定的适用于混合型adc结构的σδadc
Myderrizi et al. Current-steering digital-to-analog converters: functional specifications, design basics, and behavioral modeling
CN104283563B (zh) 一种用于单调开关方式的逐次逼近型模数转换器
WO2019057052A1 (zh) 电容阵列、逐次逼近型模数转换器以及电容阵列板
CN111900990A (zh) 一种基于混合编码的电流舵型数模转换器
CN103095303A (zh) 一种电流型与电压型组合数模转换器
CN111641413A (zh) 一种高能效sar adc的电容阵列开关方法
JP4593624B2 (ja) デジタル/アナログ変換器
CN106209099B (zh) 基于真随机数序列的流水线模数转换器动态补偿装置
CN110690901A (zh) 高速低功耗sar adc电容失配自校准方法和电路
CN102075192A (zh) 一种高速数字模拟转换电路及其工作方法
CN100461634C (zh) 电流导引型符号数模转换器装置
CN112187265A (zh) 用于电力专用通信网的混合型模数转换器及信号收发装置
CN113676183B (zh) 一种基于两步式的高精度低功耗sar adc
CN115208406A (zh) 混合型数字模拟转换电路、芯片及转换方法
CN104980158A (zh) 逐次逼近模数转换器及其校准方法
CN109039337B (zh) 基于预加重的逐次逼近型模数转换器
TW201332300A (zh) 連續近似式類比數位轉換器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090211

Termination date: 20141028

EXPY Termination of patent right or utility model