TW201332300A - 連續近似式類比數位轉換器 - Google Patents
連續近似式類比數位轉換器 Download PDFInfo
- Publication number
- TW201332300A TW201332300A TW101101697A TW101101697A TW201332300A TW 201332300 A TW201332300 A TW 201332300A TW 101101697 A TW101101697 A TW 101101697A TW 101101697 A TW101101697 A TW 101101697A TW 201332300 A TW201332300 A TW 201332300A
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- capacitor
- negative
- positive
- input voltage
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
一種連續近似式類比數位轉換器,包括兩輸入電壓端、兩電容陣列、一比較器及一連續近似暫存器。每一電容陣列可被切換地電性連接兩輸入電壓端之一者,且包括一切換電容、一第一電容及一第二電容,上述電容係相互並聯,且皆分別可被切換地電性連接一參考電壓或一接地端。比較器電性連接兩電容陣列,其中當電容陣列電性連接輸入電壓端,比較器會比較兩輸入電壓端,而輸出一數位位元。連續近似暫存器電性連接比較器,並根據數位位元,以產生一控制訊號,其中兩電容陣列上之切換電容之一者會根據控制訊號而切換性地電性連接參考電壓或接地端。
Description
本發明係與一種類比數位轉換器有關,特別是與一種連續漸近式類比數位轉換器有關。
隨著電子時代日益增進,可攜式電子產品已是不可或缺的生活用品,對於其可使用時間之需求亦越來越多,因此電池容量必須隨之增加。然而,在可攜式電子產品亦不斷追求輕薄短小的要求下,電池容量將會受到限制,因此必須減少電子產品中的電路所需消耗之功率消耗,而使得低功率電路設計的議題越來越受重視。藉由電路設計,如何讓電路具備低功率之消耗,並且能保持原有之效能,儼然成為現今電路設計的一大挑戰。其中,現今的電子產品已全面數位化,其主要原因是數位訊號可有效避免雜訊的影響,且相較類比訊號容易處理及運算。然而,自然界中訊號皆係以類比訊號存在,為了能將類比訊號作數位處理,因此類比數位轉換器(analog-to-digital converter,ADC)在電路設計中為不可或缺的一部分。
於類比數位轉換器之架構中,連續近似式類比數位轉換器(successive approximation analog-to-digital converter,SAR ADC)最適用於低功率且中速度的電路設計上,為了有效降低連續近似式類比數位轉換器的功率消耗,其主要係將連續近似式類比數位轉換器在轉換訊號時所需要之切換能量(Switching energy)。其中,習知之連續近似式類比數位轉換器,其主要區分為四大部分:取樣保持(Sample and Hold,S/H)電路;產生類比參考準位的數位類比轉換器(digital-to-analog converter,DAC);用來比較電壓的類比比較器;以及,產生數位控制訊號的邏輯閘(SAR Logic)。以下簡述習知之連續近似式類比數位轉換器中一單調式切換連續近似式類比數位轉換器的架構。
請參考第一圖,係為習知之單調式切換連續近似式類比數位轉換器的電荷重分布示意圖。一種單調式切換連續近似式類比數位轉換器100包括兩輸入電壓端Vin及Vip、兩電容陣列、一比較器110及一連續近似暫存器(未圖示)。
電容陣列可被切換地電性連接兩輸入電壓端Vin及Vip,且電容陣列包括一固定電容Cf、一第一電容C1及一第二電容C2,固定電容Cf、第一電容C1及第二電容C2係相互並聯,且固定電容Cf電性連接一參考電壓Vref,而第一電容C1及第二電容C2可電性連接參考電壓Vref或一接地端G。比較器110之一端電性連接電容陣列,而連續近似暫存器電性連接比較器110之另一端。其中,電容陣列Cf,C1及C2可同時完成數位類比轉換器和取樣保持的功能。為了使得電容陣列的電容量為2的冪次方,以達到二進位權重式(Binary-weighted)的切換特性,因此,在傳統的電荷重分布架構中,電容陣列必須有一個具有固定量電容的固定電容Cf,並且固定電容Cf之電容量與具有最小電容量的第一電容C1之電容量係相等的。
以下說明習知之單調式切換連續近似式類比數位轉換器的工作原理。首先,當差模的類比訊號由兩輸入電壓端Vin及Vip進入單調式切換連續近似式類比數位轉換器後,將被取樣保持電路儲存在數位類比轉換器的電容陣列Cf、C1及C2後,並將類比訊號作取樣。然後,經由比較器110比較正端的輸入電壓端Vip和負端的輸入電壓端Vin的大小,連續近似暫存器會依據比較器的輸出結果而產生一控制訊號,以控制電容陣列中第一電容C1及一第二電容C2的切換,以將電壓較高的一端往下切換,而另一端不切換以維持電壓不變,使得正端的輸入電壓端Vip和負端的輸入電壓端Vin被逼近至參考電壓的一半1/2Vref。然後,再經由比較器110作比較得到下一個輸出結果以及控制訊號,此時,比較器110每次的輸出結果就是相對應由輸入電壓端所輸入之類比訊號的數位輸出。
由於習知之單調式切換連續近似式類比數位轉換器每次切換只切換一端的電壓,所以每次被切換的電容僅需傳統架構的一半能量,雖然可以有效降低傳統的連續近似式類比數位轉換器在運作時所需要的切換能量。配合參照第二圖,係為單調式切換連續近似式類比數位轉換器的切換波形示意圖。然而,此切換模式固定都將輸入電壓端Vin或Vip中較高的一端降低,而不會出現將電壓變高的情形發生,故稱為單調切換(Monotonic Switching)。因此,由第二圖可以明顯觀察出其由比較器所輸入兩輸入電壓端Vin及Vip的共模電位亦隨之變動幅度大,則比較器的輸入共模範圍必須被設計在零到參考電壓的一半1/2Vref,而需要較複雜的比較器電路設計,因而耗費其硬體成本。
因此,如何提出一連續近似式類比數位轉換器的切換結構,可以有效降低轉換時的功率消耗,以及節省其硬體成本,是本技術領域亟欲解決之問題。
本發明之一目的在於提供一種連續近似式類比數位轉換器的切換結構,可以有效降低其切換電壓端時所耗費的切換能量,減少其硬體成本,並且避免使用固定電容即可達到權重性的切換特性。
本發明的其他目的和優點可以從本發明所揭露的技術特徵中得到進一步的了解。
為了達到上述之一或部份或全部目的或是其他目的,本發明之一實施例的一種連續近似式類比數位轉換器,包括兩輸入電壓端、一正端電容陣列、一負端電容陣列、一比較器及一連續近似暫存器。
正端電容陣列可被切換地電性連接兩輸入電壓端之一者,且正端電容陣列包括一正端切換電容、一第一正端電容及一第二正端電容,正端切換電容、第一正端電容及第二正端電容係相互並聯,且皆分別可被切換地電性連接一參考電壓及一接地端之一者。負端電容陣列可被切換地電性連接兩輸入電壓端之一者,且負端電容陣列包括一負端切換電容、一第一負端電容及一第二負端電容,負端切換電容、第一負端電容及第二負端電容係相互並聯,且皆分別可被切換地電性連接一參考電壓及一接地端之一者。
比較器電性連接正端電容陣列及負端電容陣列,其中當正端電容陣列及負端電容陣列分別電性連接兩輸入電壓端,比較器會比較兩輸入電壓端,而輸出一數位位元。連續近似暫存器電性連接該比較器,並根據數位位元,以產生一控制訊號,其中正端切換電容及負端切換電容之一者會根據控制訊號而切換性地電性連接參考電壓及接地端之一者。
特別地是,正端電容陣列及負端電容陣列皆不需要一固定電容,即可根據控制訊號以切換正端切換電容或負端切換電容,而達到權重式的操作切換。
在一實施例中,兩輸入電壓端包括一正類比輸入電壓端及一負類比輸入電壓端。正端電容陣列可被切換地電性連接正類比輸入電壓端,且負端電容陣列可被切換地電性連接負類比輸入電壓端。當正類比輸入電壓端係大於負類比輸入電壓端時,則控制訊號會控制第一正端電容及第二正端電容之一者由參考電壓切換至接地端,並且同時控制第一負端電容及第二負端電容之一者由接地端切換至參考電壓。當正類比輸入電壓端係小於負類比輸入電壓端時,則控制訊號會控制第一正端電容及第二正端電容之一者由接地端切換至參考電壓,並且同時控制第一負端電容及第二負端電容之一者由參考電壓切換至接地端。當正類比輸入電壓端與負類比輸入電壓端之間的一差值大於參考電壓之一半時,則控制訊號會控制正端切換電容由參考電壓切換至接地端;當差值小於參考電壓之一半時,則控制訊號會控制負端切換電容由參考電壓切換至接地端。
在一實施例中,第二正端電容係由兩電容所組成,兩電容之一者電性連接接地端,兩電容之另一者可被切換地電性連接接地端或參考電壓,並且兩電容、正端切換電容及第一正端電容之電容量係相同的。第二負端電容係由兩電容所組成,兩電容之一者電性連接接地端,兩電容之另一者可被切換地電性連接接地端或參考電壓,並且兩電容、負端切換電容及第一負端電容之電容量係相同的。
相較於習知,本發明實施例所提出之一連續近似式類比數位轉換器的架構,不需要使用固定電容就可以達到權重式的操作切換,並且比較器所輸出之最後一個數位位元,係為一最低數位位元,因此,比較器之所需的共模輸入電壓之範圍僅需位於零至最低數位位元之二分之一。相較於習知之單調式連續近似式類比數位轉換器所使用的比較器之輸入共模範圍為零到二分之一的參考電壓1/2 Vref,本發明之比較器電路設計相對簡易,因而減少其硬體成本。
此外,相較於傳統的連續近似式類比數位轉換器架構,本發明所提出之架構所需要的總電容量為傳統電荷重分布架構的一半,理論上也可以降低一半的電容切換能量,故能有效地降低提升轉換時所需要的切換能量。
有關本發明之前述及其他技術內容、特點與功效,在以下配合參考圖式之一較佳實施例的詳細說明中,將可清楚的呈現。以下實施例中所提到的方向用語,例如:上、下、左、右、前或後等,僅是用於參照隨附圖式的方向。因此,該等方向用語僅是用於說明並非是用於限制本發明。
請參照第三圖,係為本發明實施例之連續近似式類比數位轉換器的架構示意圖。一種連續近似式類比數位轉換器200包括兩輸入電壓端、兩電容陣列210及220、一比較器230及一連續近似暫存器240。其中,兩輸入電壓端包括一正類比輸入電壓端Vip及一負類比輸入電壓端Vin,且電容陣列210及220包括一取樣保持電路(未標號)及一數位類比轉換器(未標號)。
正端電容陣列210可被切換地電性連接正類比輸入電壓端Vip,且正端電容陣列210包括一正端切換電容C0+、一第一正端電容C1+及一第二正端電容C2+,正端切換電容C0+、第一正端電容C1+及第二正端電容C2+係相互並聯,且皆可分別電性連接一參考電壓Vref或一接地端G。其中,第二正端電容C2+係由兩電容C2a+及C2b+所組成,電容C2a+可被切換地電性連接接地端G或參考電壓Vref,電容C2b+電性連接接地端G,並且兩電容C2a+及C2b+、正端切換電容C0+及第一正端電容C1+之電容量皆係具有一相同的電容量C。
負端電容陣列220可被切換地電性連接負類比輸入電壓端Vin,且負端電容陣列220包括一負端切換電容C0-、一第一負端電容C1-及一第二負端電容C2-,且負端切換電容C0-、第一負端電容C1-及第二負端電容C2-係相互並聯,且皆可分別電性連接參考電壓Vref或接地端G。其中,第二負端電容C2-係由兩電容C2a-及C2b-所組成,電容C2a-可被切換地電性連接接地端G或參考電壓Vref,電容C2b-電性連接接地端G,並且兩電容C2a-及C2b-、負端切換電容C0-及第一負端電容C1-之電容量皆係具有一相同的電容量C。
比較器230電性連接正端電容陣列210及負端電容陣列220。當正端電容陣列210及負端電容陣列220分別電性連接輸入電壓端Vip及Vin,比較器230會比較輸入電壓端Vip及Vin的電壓大小,而輸出一數位位元O。連續近似暫存器240電性連接比較器230,會根據數位位元O,以產生一控制訊號S,其中正端切換電容210及負端切換電容220會根據控制訊號S而切換性地電性連接參考電壓Vref或接地端G。
特別地是,本發明主要的技術特徵係使用正端切換電容C0+及負端切換電容C0-,以取代習知所使用的固定電容,使得正端電容陣列210及負端電容陣列200皆不需使用一固定電容,即可達到權重式的操作切換。本發明實施例之連續近似式類比數位轉換器係在於連續近似式類比數位轉換器200最後要轉換出一數位位元O中的最低位元(LSB)時,連續近似暫存器240可以單端切換正端切換電容C0+或負端切換電容C0-。此外,正端切換電容C0+及負端切換電容C0-皆具有最小的電容量C,為了達到二進位搜尋演算法的切換特性,當正(負)端切換電容C0+(C0-)作單端切換時,另一端之負(正)端切換電容C0-(C0+)則不被切換,如此一來電容切換的動態維度就可以增加,故本發明架構下之第一電容陣列210及第二電容陣列220的總電容量只需要一半,即可達到二的冪次方的權重性切換。
在一實施例中,連續近似式類比數位轉換器200係採用三位元之轉換模式,如第四A至四H圖所示。首先,執行轉換模式前,連續近似式類比數位轉換器200先執行一取樣模式。參照第四A圖,兩差模的類比訊號會經由輸入電壓端Vin及Vip進入連續近似式類比數位轉換器200,並且由取樣保持電路將類比訊號儲存在電容陣列210及220中。為了減少寄生電容影響連續近似式類比數位轉換器200的效能,所以將類比訊號儲存在電容陣列的上極板(Top plane)。
此外,為了使得連續近似式類比數位轉換器200執行轉換模式時,能夠有效地將數位類比轉換器作提升轉換以及下降轉換,而將輸入電壓端Vin及Vip之差值逼近到參考電壓之一半Vref/2,因此在取樣模式時,正端電容陣列210中的正端切換電容C0+及第一正端電容C1+之下極板(Bottom plane)係電性連接參考電壓Vref,以及其第二正端電容中的兩電容C2a+及C2b+之下極板係電性連接接地端G,而負端電容陣列220中的負端切換電容C0-及第一負端電容C1-之下極板係電性連接參考電壓Vref,以及其第二負端電容中的兩電容C2a-及C2b-之下極板係電性連接接地端G。
連續近似式類比數位轉換器200執行取樣模式後,經由輸入電壓端Vin及Vip所輸入之類比訊號直接進入比較器230,比較器230會比較輸入電壓端Vip及Vin的電壓大小,而輸出一數位位元O,其中第一次比較所輸出之數位位元O係為一最高數位位元(MSB)。連續近似暫存器240根據最高數位輸出位元O來產生控制訊號S,以控制數位類比轉換器。
配合參照第四B圖,比較器將正類比輸入電壓端Vip與負類比輸入電壓端Vin之電壓大小作比較後,此時,比較器輸出第一個數位位元(最高數位位元)O。同時參照第四C圖,當正類比輸入電壓端Vip係大於負類比輸入電壓端Vin時,也就是Vip>Vin時,則控制訊號S根據第一個數位位元O,而控制正端電容陣列210中的第一正端電容C1+由參考電壓Vref切換至接地端G,並且同時控制負端電容陣列220中的第二負端電容C2-中的電容C2a-由接地端G切換至參考電壓Vref。在電荷守恆的條件下,使得正類比輸入電壓端Vip之電壓值等效下降Vref/4;相同地,連接在比較器負端的負類比輸入電壓端Vin之電壓值等效上升Vref/4,此時,正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的電壓差多了二分之一的參考電壓Vref/2。
接著,比較器將正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的電壓差等同與二分之一的參考電壓Vref/2作比較,此時,比較器會輸出第二個數位位元O。配合參照第四C及四D圖,當正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的一差值大於參考電壓之一半時,也就是Vip-Vin>Vref/2時,則控制訊號S根據第二個數位位元O,而控制正端電容陣列210中的正端切換電容C0+由參考電壓Vref切換至接地端G。在電荷守恆的條件下,使得正類比輸入電壓端Vip之電壓值等效下降Vref/4,此時,正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的電壓差係多了四分之一的參考電壓Vref/4。
配合參照第四C及四E圖,當正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的一差值小於參考電壓之一半時,也就是Vip-Vin<Vref/2時,則控制訊號S根據第二個數位位元O,而控制負端電容陣列220中的負端切換電容C0-由參考電壓Vref切換至接地端G。在電荷守恆的條件下,使得負類比輸入電壓端Vin之電壓值等效下降Vref/4,此時,正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的電壓差係少了四分之一的參考電壓Vref/4。
配合參照第四F圖,當正類比輸入電壓端Vip係小於負類比輸入電壓端Vin時,也就是Vip<Vin時,則控制訊號S根據第一個數位位元O,而控制正端電容陣列210中的第一正端電容C1+由切換接地端G至參考電壓Vref,並且同時控制負端電容陣列220中的第二負端電容C2-中的電容C2a-由參考電壓Vref切換至接地端G。在電荷守恆的條件下,使得正類比輸入電壓端Vip之電壓值等效上升Vref/4;相同地,連接在比較器負端的負類比輸入電壓端Vin之電壓值等效下降Vref/4,此時,正類比輸入電壓端Vip與負類比輸入電壓端Vin之間的電壓差亦少了二分之一的參考電壓Vref/2。配合參照第四G及第四H圖,以此類推,藉由上述比較器進行比較電壓差後,以輸出下一個數位位元。
由上述可知,於比較器輸出最後一個數位位元(最低數位位元LSB)時,其切換的電壓量從Vref/2轉變為Vref/4。於本發明實施例中,藉由最後一個位元輸出時,僅將切換電容採用單端切換,亦即只切換正端切換電容或是負端切換電容,以降低其切換電壓量,由原先需切換參考電壓之一半的電壓量Vref/2,轉變為參考電壓之四分之一的電壓量Vref/4。因此,本發明可有效降低其切換電壓端時所耗費的切換能量,並且避免使用固定電容,即可達到權重性的切換特性。
如第五圖所示,係為本發明實施例之連續近似式類比數位轉換器的切換波形示意圖。由圖可知,在切換過程中,由比較器之正端及負端所輸入之兩電壓會被相互逼近。在相位5之前,由比較器之正端及負端所輸入之兩電壓皆維持以Vcm作為共模輸入電壓,於相位5時,因為僅將切換電容作單端切換,所以共模輸入電壓僅會漂動最後一個數位位元的大小,其中比較器所輸出之最後一個數位位元係為一最低數位位元(LSB)。因此,本發明實施例中所使用的比較器之共模輸入電壓之範圍只需設計在零到1/2 LSB,相較於習知之單調式連續近似式類比數位轉換器所使用的比較器之輸入共模範圍為零到二分之一的參考電壓1/2 Vref,本發明之比較器電路設計相對簡易,因而減少其硬體成本。
請參照第六圖,係為習知之單調式連續近似式類比數位轉換器與本發明實施例之連續近似式類比數位轉換器的切換能量-輸出數位位元的比較圖。其中,曲線M代表本發明實施例之連續近似式類比數位轉換器之切換能量-輸出數位位元的關係,而曲線N代表習知之單調式連續近似式類比數位轉換器之切換能量-輸出數位位元的關係。在本實施例中,連續近似式類比數位轉換器係採用八位元之轉換模式,其中以CV2為常態化之單位。由圖可知,在切換最多的切換能量之條件下,本發明較習知之單調式切換架構可省下29%的切換能量;而在切換最低的切換能量之條件下,本發明較習知之單調式切換架構可省下50%的切換能量。
惟以上所述者,僅為本發明之較佳實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及發明說明內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。另外本發明的任一實施例或申請專利範圍不須達成本發明所揭露之全部目的或優點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋之用,並非用來限制本發明之權利範圍。
100...單調式切換連續近似式類比數位轉換器
110...比較器
200...連續近似式類比數位轉換器
210...(正端)電容陣列
220...(負端)電容陣列
230...比較器
240...連續近似暫存器
C...電容量
Cf...固定電容
C1...第一電容
C2...第二電容
C0+...正端切換電容
C1+...第一正端電容
C2+...第二正端電容
C2a+、C2b+、C2a-、C2b-...電容
C0-...負端切換電容
C1-...第一負端電容
C2-...第二負端電容
O...數位位元
S...控制訊號
G...接地端
Vref...參考電壓
Vip...(正類比)輸入電壓端
Vin...(負類比)輸入電壓端
第一圖,係為習知之單調式切換連續近似式類比數位轉換器的架構示意圖。
第二圖,係為習知之單調式切換連續近似式類比數位轉換器的切換波形示意圖。
第三圖,係為本發明實施例之連續近似式類比數位轉換器的架構示意圖。
第四A至四H圖,係為本發明實施例之連續近似式類比數位轉換器採用三位元轉換模式的電荷重分布之切換圖。
第五圖,係為本發明實施例之連續近似式類比數位轉換器的切換波形示意圖。
第六圖,係為習知之單調式連續近似式類比數位轉換器與本發明實施例之連續近似式類比數位轉換器的切換能量-輸出數位位元的比較圖。
200...連續近似式類比數位轉換器
210...(正端)電容陣列
220...(負端)電容陣列
230...比較器
240...連續近似暫存器
O...數位位元
S...控制訊號
Vref...參考電壓
Vip...(正類比)輸入電壓端
Vin...(負類比)輸入電壓端
C...電容量
C0+...正端切換電容
C1+...第一正端電容
C2+...第二正端電容
C2a+、C2b+、C2a-、C2b-...電容
C0-...負端切換電容
C1-...第一負端電容
C2-...第二負端電容
Claims (10)
- 一種連續近似式類比數位轉換器,包括:兩輸入電壓端;一正端電容陣列,係可被切換地電性連接該兩輸入電壓端之一者,該正端電容陣列包括一正端切換電容、一第一正端電容及一第二正端電容,該正端切換電容、該第一正端電容及該第二正端電容係相互並聯,且皆分別可被切換地電性連接一參考電壓及一接地端之一者;一負端電容陣列,係可被切換地電性連接該兩輸入電壓端之一者,該負端電容陣列包括一負端切換電容、一第一負端電容及一第二負端電容,該負端切換電容、該第一負端電容及該第二負端電容係相互並聯,且皆分別可被切換地電性連接一參考電壓及一接地端之一者;一比較器,電性連接該正端電容陣列及該負端電容陣列,其中當該正端電容陣列及該負端電容陣列分別電性連接該兩輸入電壓端,該比較器會比較該兩輸入電壓端,而輸出一數位位元;以及一連續近似暫存器,電性連接該比較器,並根據該數位位元,以產生一控制訊號,當該正端切換電容及該負端切換電容之一者會根據該控制訊號而切換性地電性連接該參考電壓及該接地端之一者,其中,該正端電容陣列及該負端電容陣列皆不需要一固定電容,即可根據該控制訊號以切換該正端切換電容及該負端切換電容之一者,而達到權重式的操作切換。
- 如申請專利範圍第1項所述之連續近似式類比數位轉換器,其中該兩輸入電壓端包括一正類比輸入電壓端及一負類比輸入電壓端。
- 如申請專利範圍第2項所述之連續近似式類比數位轉換器,其中該正端電容陣列可被切換地電性連接該正類比輸入電壓端,且該負端電容陣列可被切換地電性連接該負類比輸入電壓端。
- 如申請專利範圍第3項所述之連續近似式類比數位轉換器,其中當該正類比輸入電壓端係大於該負類比輸入電壓端時,則該控制訊號會控制該第一正端電容及該第二正端電容之一者由該參考電壓切換至該接地端,並且同時控制該第一負端電容及該第二負端電容之一者由該接地端切換至該參考電壓。
- 如申請專利範圍第3項所述之連續近似式類比數位轉換器,其中當該正類比輸入電壓端係小於該負類比輸入電壓端時,則該控制訊號會控制該第一正端電容及該第二正端電容之一者由該接地端切換至該參考電壓,並且同時控制該第一負端電容及該第二負端電容之一者由該參考電壓切換至該接地端。
- 如申請專利範圍第3項所述之連續近似式類比數位轉換器,其中當該正類比輸入電壓端與該負類比輸入電壓端之間的一差值大於該參考電壓之一半時,則該控制訊號會控制該正端切換電容由該參考電壓切換至該接地端。
- 如申請專利範圍第6項所述之連續近似式類比數位轉換器,其中當該差值小於該參考電壓之一半時,則該控制訊號會控制該負端切換電容由該參考電壓切換至該接地端。
- 如申請專利範圍第1項所述之連續近似式類比數位轉換器,其中該第二正端電容係由兩電容所組成,該兩電容之一者電性連接該接地端,該兩電容之另一者可被切換地電性連接該接地端或該參考電壓,並且該兩電容、該正端切換電容及該第一正端電容之電容量係相同的。
- 如申請專利範圍第1項所述之連續近似式類比數位轉換器,其中該第二負端電容係由兩電容所組成,該兩電容之一者電性連接該接地端,該兩電容之另一者可被切換地電性連接該接地端或該參考電壓,並且該兩電容、該負端切換電容及該第一負端電容之電容量係相同的。
- 如申請專利範圍第1項所述之連續近似式類比數位轉換器,其中該比較器所輸出之最後一個該數位位元係為一最低數位位元,且該比較器具有一共模輸入電壓,該共模輸入電壓之範圍係位於零至該最低數位位元之二分之一。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101101697A TWI477083B (zh) | 2012-01-17 | 2012-01-17 | 連續近似式類比數位轉換器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101101697A TWI477083B (zh) | 2012-01-17 | 2012-01-17 | 連續近似式類比數位轉換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201332300A true TW201332300A (zh) | 2013-08-01 |
TWI477083B TWI477083B (zh) | 2015-03-11 |
Family
ID=49479166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101101697A TWI477083B (zh) | 2012-01-17 | 2012-01-17 | 連續近似式類比數位轉換器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI477083B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104852736A (zh) * | 2014-02-17 | 2015-08-19 | 瑞昱半导体股份有限公司 | 逐渐趋近式模数转换器与转换方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI650956B (zh) * | 2017-12-12 | 2019-02-11 | 瑞昱半導體股份有限公司 | 連續漸近暫存器式量化器與連續時間三角積分調變器 |
US11171662B1 (en) * | 2020-08-11 | 2021-11-09 | Analog Devices, Inc. | Analog-to-digital conversion circuit with improved linearity |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1671054B (zh) * | 2004-03-15 | 2010-04-07 | 中芯国际集成电路制造(上海)有限公司 | 用于低非线性度模-数转换器的器件与方法 |
US7432844B2 (en) * | 2006-12-04 | 2008-10-07 | Analog Devices, Inc. | Differential input successive approximation analog to digital converter with common mode rejection |
-
2012
- 2012-01-17 TW TW101101697A patent/TWI477083B/zh not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104852736A (zh) * | 2014-02-17 | 2015-08-19 | 瑞昱半导体股份有限公司 | 逐渐趋近式模数转换器与转换方法 |
CN104852736B (zh) * | 2014-02-17 | 2018-05-04 | 瑞昱半导体股份有限公司 | 逐渐趋近式模数转换器与转换方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI477083B (zh) | 2015-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105391451B (zh) | 一种逐次逼近型模数转换器及其模数转换时开关切换方法 | |
US10135457B2 (en) | Successive approximation register analog-digital converter having a split-capacitor based digital-analog converter | |
CN109039332B (zh) | 一种逐次逼近型模数转换器及其低功耗开关算法 | |
CN102045067B (zh) | 提高逐次逼近adc输出信噪比的转换和校准算法及adc | |
CN105007079B (zh) | 逐次逼近型模数转换器的全差分增量采样方法 | |
US11418209B2 (en) | Signal conversion circuit utilizing switched capacitors | |
WO2018053788A1 (zh) | 一种dac电容阵列、sar型模数转换器及降低功耗的方法 | |
CN108306644B (zh) | 基于10位超低功耗逐次逼近型模数转换器前端电路 | |
CN111641413B (zh) | 一种高能效sar adc的电容阵列开关方法 | |
TW201524133A (zh) | 連續近似式類比數位轉換器 | |
CN110380730B (zh) | 一种应用于低电压sar adc的电容阵列开关方法 | |
KR20190071536A (ko) | 연속근사 레지스터 아날로그 디지털 변환기 및 그것의 동작 방법 | |
CN111371457A (zh) | 一种模数转换器及应用于sar adc的三电平开关方法 | |
CN108111171B (zh) | 适用于差分结构逐次逼近型模数转换器单调式开关方法 | |
TW201607249A (zh) | 類比數位轉換裝置及其轉換方法 | |
CN111585577A (zh) | 一种用于逐次逼近型模数转换器的电容阵列开关方法 | |
CN112583409A (zh) | 一种应用于逐次逼近型模数转换器及其三电平开关方法 | |
CN104485960A (zh) | 一种用于逐次逼近型模数转换器三电平开关的方法及电路 | |
TWI477083B (zh) | 連續近似式類比數位轉換器 | |
Ma et al. | A 10-bit 100-ms/s 5.23-mw sar adc in 0.18-μm cmos | |
TWI778155B (zh) | 用於在sar adc中實現寬輸入共模範圍而無額外的主動電路系統之方法及設備 | |
Deng et al. | A 12-bit 200KS/s SAR ADC with a mixed switching scheme and integer-based split capacitor array | |
CN110995269B (zh) | 一种适用于低电压sar adc设计的节能开关切换电路及其方法 | |
CN112272027A (zh) | 一种逐次逼近模数转换器及电容开关切换方法 | |
CN108718197B (zh) | 一种低功耗的sar adc电容阵列及其开关切换方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |