CN100461254C - 液晶显示器及其移位缓存器单元 - Google Patents
液晶显示器及其移位缓存器单元 Download PDFInfo
- Publication number
- CN100461254C CN100461254C CNB2006100771175A CN200610077117A CN100461254C CN 100461254 C CN100461254 C CN 100461254C CN B2006100771175 A CNB2006100771175 A CN B2006100771175A CN 200610077117 A CN200610077117 A CN 200610077117A CN 100461254 C CN100461254 C CN 100461254C
- Authority
- CN
- China
- Prior art keywords
- switch
- clock signal
- level
- control
- output terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004973 liquid crystal related substance Substances 0.000 title abstract description 3
- 230000004913 activation Effects 0.000 claims description 30
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 17
- 230000007704 transition Effects 0.000 claims description 6
- 238000013459 approach Methods 0.000 claims description 3
- 239000010409 thin film Substances 0.000 claims description 3
- 238000006243 chemical reaction Methods 0.000 abstract 3
- 238000010586 diagram Methods 0.000 description 8
- 230000008901 benefit Effects 0.000 description 4
- 239000010408 film Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种液晶显示器及其移位缓存器单元。移位缓存器单元包括第一开关、第二开关及电平转换电路。第一开关具有第一输入端、第一控制端及第一输出端。而第二开关具有第二输入端、第二控制端及第二输出端,第二控制端耦接至第一输出端,且第二控制端耦接至电平转换电路。当第一开关被致能,第一输入端接收输入信号,使得第二控制端充电至第一电压,以开启第二开关。第二输入端接收第一时钟信号,使得第二输出端输出第一时钟信号至扫描信号线。当电平转换电路被致能,第二控制端的电压转变为第二电压,使第二开关被关闭。
Description
技术领域
本发明涉及一种液晶显示器及其移位缓存器单元,特别是涉及一种改善操作频率的液晶显示器及其移位缓存器单元。
背景技术
为了降低非晶硅(A-Si)液晶显示器的生产成本,现今业界将扫描驱动器或数据驱动器等驱动电路配置于非晶硅显示面板上,以简化非晶硅液晶显示器的工艺,并降低生产成本。
请参照图1,其示出了传统非晶硅液晶显示器的示意图。传统非晶硅液晶显示器10包括扫描驱动器110、扫描信号线120、数据驱动器130、数据线140及显示面板150。显示面板150包括像素152,且扫描驱动器110及数据驱动器130是以晶粒-玻璃接合技术(Chip On Glass,COG)配置于显示面板150上。
扫描驱动器110耦接至一电源电压Vss,且扫描驱动器110根据起始信号ST、时钟信号CK及时钟信号XCK依序输出扫描驱动信号Sscan(n),而n为正整数。扫描驱动信号Sscan(n)经扫描信号线120依序开启各列像素152,数据驱动器130经数据线140将影像数据输入像素152,以产生对应的显示画面。
请参照图2,其示出了扫描驱动器的示意图。进一步来说,扫描驱动器110包括多个移位缓存器单元112,且各移位缓存器单元112耦接至电源电压Vss。第一级移位缓存器单元112根据起始信号ST、时钟信号CK及时钟信号XCK输出扫描驱动信号Sscan(1)。而第二级移位缓存器单元112根据扫描驱动信号Sscan(1)、时钟信号CK及时钟信号XCK输出扫描驱动信号Sscan(2)。以此类推,各级移位缓存器单元112依序输出对应的扫描驱动信号Sscan(n)。
请参照图3,其示出了时钟信号的示意图。时钟信号CK及时钟信号XCK的工作周期为50%,且时钟信号CK及时钟信号XCK不同时为致能电位或非致能电位。
然而,移位缓存器单元112是由非晶硅薄膜晶体管所组成。由于非晶硅薄膜晶体管的载流子移动率(mobility)很低,因此,使得扫描驱动器110的操作频率受到限制,而无法输出正确的扫描驱动信号。
请参照图4,其示出了传统扫描驱动信号时序图。由于非晶硅薄膜晶体管的载流子移动率(mobility)很低,当扫描驱动器110应用于高分辨率的液晶显示器时,扫描驱动器110即无法输出正确的扫描驱动信号。
举例来说,当扫描信号线120的开启时间为5us时,扫描驱动器110于开启时间之外仍有扫描驱动信号产生,而造成液晶显示器的误动作,进而影响画面品质。
此外,由于单一扫描驱动器110由多个移位缓存器单元112所构成,因此所占面积很大,进而造成电路布局(Layout Design)上的困难。
发明内容
有鉴于此,本发明的目的是提供一种改善操作频率的液晶显示器及其移位缓存器单元。本发明利用两组扫描驱动器分别驱动奇数条扫描信号线及偶数条扫描信号线,且两组扫描驱动器分别接收一组独立的起始信号及时钟信号,以改善扫描驱动器的操作频率。此外,由于两组扫描驱动器是配置于显示面板两侧,因此,将使得电路布局(Layout Design)更具有弹性。
根据本发明的目的,提出一种移位缓存器单元。移位缓存器单元接收一输入信号并据以产生扫描驱动信号,且移位缓存器单元包括第一开关、第二开关及电平转换电路。第一开关具有第一输入端、第一控制端及第一输出端。且第二开关具有第二输入端、第二控制端及第二输出端。第一输出端及电平转换电路耦接至第二控制端。
移位缓存器单元于一第一时段时,第一开关被致能,而第一输入端接收一输入信号,使得第二控制端充电至一第一电压,以开启第二开关。移位缓存器单元于一第二时段时,第二控制端实质上维持于第一电压,而第二输入端接收一第一时钟信号,使得第二输出端输出第一时钟信号至扫描信号线。移位缓存器单元于一第三时段时,电平转换电路被致能,使得第二控制端的电压转变为一第二电压,使第二开关被关闭。
根据本发明的另一目的,提出一种液晶显示器。液晶显示器包括像素、数据线、奇数扫描信号线、偶数扫描信号线、第一扫描驱动器、第二扫描驱动器。数据线与像素耦接,以传递影像数据至像素。奇数扫描信号线及偶数扫描信号线与像素耦接,以传递扫描驱动信号至像素。第一扫描驱动器用以驱动奇数扫描信号线,第二扫描驱动器用以驱动偶数扫描信号线。
第一扫描驱动器及第二扫描驱动器分别包括移位缓存器单元。各移位缓存器单元包括第一开关、第二开关及电平转换电路。第一开关具有第一输入端、第一控制端及第一输出端。第二开关具有第二输入端、第二控制端及第二输出端。第一输出端及电平转换电路耦接至第二控制端。
液晶显示器于一第一时段时,第一开关被致能,而第一输入端接收一输入信号,使得第二控制端充电至一第一电压,以开启第二开关。液晶显示器于于一第二时段时,第二控制端实质上维持于第一电压,而第二输入端接收一第一时钟信号,使得第二输出端输出第一时钟信号至奇数扫描信号线或偶数扫描信号线其中之一,以形成扫描驱动信号。液晶显示器于一第三时段时,电平转换电路被致能,使得第二控制端的电压转变为一第二电压,使第二开关被关闭。
为使本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并结合附图详细说明如下。
附图说明
图1示出了传统非晶硅液晶显示器的示意图。
图2示出了扫描驱动器的示意图。
图3示出了时钟信号的示意图。
图4示出了传统扫描驱动信号时序图。
图5示出了依照本发明一较佳实施例的一种液晶显示器的方块图。
图6示出了第一扫描驱动器510的方块图。
图7示出了第二扫描驱动器511的方块图。
图8示出了依照本发明一较佳实施例的移位缓存器单元的电路图。
图9示出了依照本发明一较佳实施例的起始信号、时钟信号及扫描驱动信号的部分时序图。
图10示出了依照本发明一较佳实施例的扫描驱动信号时序图。
附图符号说明
10:传统非晶硅液晶显示器
50:依照本发明一较佳实施例的液晶显示器
110:扫描驱动器
112:移位缓存器单元
120、520:扫描信号线
130、530:数据驱动器
140、540:数据线
150、550:显示面板
152、552:像素
510:第一扫描驱动器
511:第二扫描驱动器
512:依照本发明一较佳实施例的移位缓存器单元
Q1-Q17:开关
具体实施方式
请参照图5,其示出了依照本发明一较佳实施例的一种液晶显示器的方块图。液晶显示器50例如为非晶硅液晶显示器,且液晶显示器50包括第一扫描驱动器510、第二扫描驱动器511、扫描信号线520、数据驱动器530、数据线540、显示面板550。显示面板550例如为非晶硅显示面板,且显示面板550包括像素552。第一扫描驱动器510、第二扫描驱动器511及数据驱动器530配置于显示面板550上。
扫描信号线520与像素552耦接,以传递扫描驱动信号Sscan(n)至像素552,而n为正整数。数据线540与像素552耦接,以传递影像数据至像素552。
第一扫描驱动器510耦接至电源电压Vss(1),第一扫描驱动器510根据起始信号ST(1)、时钟信号CK(1)及时钟信号XCK(1)依序驱动奇数的扫描信号线520。而第二扫描驱动器511耦接至电源电压Vss(2),第二扫描驱动器511根据起始信号ST(2)、时钟信号CK(2)及时钟信号XCK(2)依序驱动偶数的扫描信号线520。
请参照图6,其示出了第一扫描驱动器510的方块图。第一扫描驱动器510包括多级移位缓存器单元512。每一级移位缓存器单元512耦接至电源电压Vss(1),且接收时钟信号CK(1)及时钟信号XCK(1)。
当第一扫描驱动器510中第一级移位缓存器单元512接收起始信号ST(1)后,第一级移位缓存器单元512根据时钟信号CK(1)及时钟信号XCK(1)输出扫描驱动信号Sscan(1),并经由扫描信号线520驱动第一列像素552。
而第二级移位缓存器单元512接收第一级移位缓存器单元512输出的扫描驱动信号Sscan(1)后,第二级移位缓存器单元512根据时钟信号CK(1)及时钟信号XCK(1)输出扫描驱动信号Sscan(3),并经由扫描信号线520驱动第三列像素552,而扫描驱动信号Sscan(3)亦被输出至第一级移位缓存器单元512。以此类推,第一扫描驱动器510依序输出各扫描驱动信号驱动奇数列像素552。
请参照图7,其示出了第二扫描驱动器511的方块图。同样地,第二扫描驱动器511包括移位缓存器单元512。移位缓存器单元512耦接至电源电压Vss(2),且接收时钟信号CK(2)及时钟信号XCK(2)。
当第二扫描驱动器511中第一级移位缓存器单元512接收起始信号ST(2)后,第一级移位缓存器单元512根据时钟信号CK(2)及时钟信号XCK(2)输出扫描驱动信号Sscan(2),并经由扫描信号线520驱动第二列像素552。
而第二级移位缓存器单元512接收第一级移位缓存器单元512输出的扫描驱动信号Sscan(2)后,第二级移位缓存器单元512根据时钟信号CK(2)及时钟信号XCK(2)输出扫描驱动信号Sscan(4),并经由扫描信号线520驱动第四列像素552,而扫描驱动信号Sscan(4)亦被输出至第一级移位缓存器单元512。以此类推,第二扫描驱动器511依序输出各扫描驱动信号驱动偶数列像素552。
请参照图8,其示出了依照本发明一较佳实施例的移位缓存器单元的电路图。移位缓存器单元512用以接收输入信号Sin,并据以产生扫描驱动信号Sscan(n),而n为正整数。输入信号Sin例如为时序控制器输出的起始信号或前一级移位缓存器单元输出的扫描驱动信号。
移位缓存器单元512包括开关Q1、开关Q2及电平转换电路514。电平转换电路514包括电平转换模块516(1)-516(3)、控制开关单元518(1)-518(3)、开关Q13、开关Q16及开关Q17。
控制开关单元518(1)-518(3)分别控制电平转换模块516(1)-516(3)。电平转换模块516(1)包括开关Q3及开关Q4,电平转换模块516(2)包括开关Q5及开关Q6,电平转换模块516(3)包括开关Q7及开关Q8。控制开关单元518(1)包括开关Q9及Q10,控制开关单元518(2)包括开关Q11及Q12,控制开关单元518(3)包括开关Q14及Q15。开关Q1-Q17例如为非晶硅(A-Si)工艺的N型薄膜晶体管,然非以此为限只要具有开关功能的装置皆可应用于本发明中。
开关Q1、Q11及Q14的输入端与控制端耦接。Q3、Q4、Q5、Q6、Q7、Q8、Q10、Q12、Q13、Q15、Q16、Q17的输出端耦接至电源电压Vss。开关Q3、Q5及Q7的输入端、开关Q1的输出端、开关Q2的控制端耦接至节点P1,开关Q2的输入端接收时钟信号CK。开关Q5及Q6的控制端、开关Q12及Q13的输入端、开关Q11的输出端耦接至节点P2。开关Q7-Q9的控制端、开关Q15-Q17的输入端及开关Q14的输出端耦接至节点P3。开关Q3及Q4的控制端、开关Q10的输入端、开关Q9的输出端耦接至节点P4,开关Q9的输入端接收一外部信号,外部信号为下一级移位缓存器单元512输出的扫描驱动信号Sscan(n+2),n为正整数。Q2的输出端、Q4、Q6及Q8的输入端、Q13及Q17的控制端耦接至节点P5。
开关Q1及Q16受控于输入信号Sin,开关Q10、Q11及Q15受控于时钟信号CK(时钟信号CK于第一扫描驱动器510中为时钟信号CK(1),时钟信号CK于第二扫描驱动器511中为时钟信号CK(2)),开关Q12及Q14受控于时钟信号XCK(时钟信号XCK于第一扫描驱动器510中为时钟信号XCK(1),时钟信号XCK于第二扫描驱动器511中为时钟信号XCK(2))。
请参照图9,其示出了依照本发明一较佳实施例的起始信号、时钟信号及扫描驱动信号的部分时序图。第一扫描驱动器510的起始信号ST(1)于周期T1为致能电平。时钟信号CK(1)与时钟信号XCK(1)的时钟周期实质上相等,且时钟信号CK(1)与时钟信号XCK(1)的工作周期实质上等于25%。而时钟信号CK(1)与时钟信号XCK(1)的相位相差一百八十度。
另外,第二扫描驱动器511的起始信号ST(2)于周期T2为致能电平。时钟信号CK(2)与时钟信号XCK(2)的时钟周期实质上相等,且时钟信号CK(2)与时钟信号XCK(2)的工作周期实质上等于25%。而时钟信号CK(2)与时钟信号XCK(2)的相位相差一百八十度。
时钟信号CK(1)与时钟信号CK(2)相差一段延迟时间td,且时钟信号XCK(1)与时钟信号XCK(2)亦相差一段延迟时间td。
第一扫描驱动器510及第二扫描驱动器511根据起始信号ST(1)、起始信号ST(2)、时钟信号CK(1)、时钟信号CK(2)、时钟信号XCK(1)及时钟信号XCK(2)的时序输出扫描驱动信号Sscan(n)。
举例来说,若图8的移位缓存器单元512为第一扫描驱动器510的第一级移位缓存器单元512。则移位缓存器单元512所接收的输入信号Sin为起始信号ST(1),而图8中的时钟信号CK为时钟信号CK(1),且时钟信号XCK为时钟信号XCK(1)。
于周期T1时,起始信号ST(1)及时钟信号XCK(1)为致能电平,而时钟信号CK(1)为非致能电平,使得开关Q1被致能,并使得节点P1的电位被充电至电压V1,以开启(turn on)开关Q2。
于周期T3时,时钟信号CK(1)为致能电平,而起始信号ST(1)及时钟信号XCK(1)为非致能电平。节点P1的电位实质上维持于电压V1,且开关Q2的输入端接收时钟信号CK,时钟信号CK经开关Q2的输出端输出至扫描信号线520,以形成扫描驱动信号Sscan(1)。
以此类推,下一级移位缓存器单元于周期T5时,输出扫描驱动信号Sscan(3)。由于扫描驱动信号Sscan(3)及时钟信号XCK(1)于周期T5为致能电平,而起始信号ST(1)及时钟信号CK(1)为非致能电平,使得控制开关单元518(1)的开关Q9被致能。扫描驱动信号Sscan(3)经开关Q9的输出端输出至电平转换模块516(1)的开关Q3及Q4的控制端,以致能开关Q3及Q4。由于开关Q3及Q4被致能,因此,节点P1及P5的电位被改变为电压V2,且电压V2接近于电源电压Vss,而关闭(turn off)开关Q2。
于周期T5过后,控制开关单元518(2)及控制开关单元518(3)根据时钟信号CK(1)及XCK(1)交替地致能电平转换模块516(2)及电平转换模块516(3),使得节点P1及P5的电位维持于电压V2,而持续关闭开关Q2。
进一步来说,当时钟信号CK(1)为致能电平,而节点P5的电位及时钟信号XCK(1)为非致能电平时,控制开关单元518(2)的Q11被致能,控制开关单元518(2)致能电平转换模块516(3)的开关Q5及Q6,使得节点P1及P5的电位维持于电压V2,而持续关闭开关Q2。
当时钟信号XCK(1)为致能电平,而起始信号ST(1)及时钟信号CK(1)为非致能电平时,控制开关单元518(3)的开关Q14被致能,控制开关单元518(3)致能电平转换模块516(3)的开关Q7及Q8,使得节点P1及P5的电位维持于电压V2,而持续关闭开关Q2。
由于时钟信号CK(1)、CK(2)、XCK(1)及XCK(2)的频率低于传统扫描驱动器的时钟信号,因此,将改善移位缓存器单元512的操作频率,使得第一扫描驱动器510或第二扫描驱动器511驱动高分辨率液晶显示面板时,亦能输出正确的扫描驱动信号,以提高液晶显示器50的影像品质。
请参照图10,其示出了依照本发明一较佳实施例的扫描驱动信号时序图。由于上述移位缓存器单元512的电路降低时钟信号CK及时钟信号XCK的频率,因此将改善扫描驱动器的操作频率,而使得第一扫描驱动器510及第二扫描驱动器511输出正确的扫描驱动信号驱动高分辨率的液晶显示面板。
举例来说,当扫描信号线520的开启时间为5us时,第一扫描驱动器510及第二扫描驱动器511仅于开启时间5us中产生扫描驱动信号,以精确地驱动对应的像素,提高液晶显示器50的画面品质。
本发明上述实施例所披露的液晶显示器及其移位缓存器单元,利用两组扫描驱动器分别驱动奇数条扫描信号线及偶数条扫描信号线,且第一扫描驱动器及第二扫描驱动器分别接收一组独立的起始信号及时钟信号,使得本发明具有如下优点:
第一个优点是改善操作频率。由于上述的电路设计能相对降低时钟信号CK及时钟信号XCK的频率,因此,将改善扫描驱动器的操作频率。
第二个优点是使电路布局更有弹性。由于上述的第一扫描驱动器及第二扫描驱动器配置于液晶显示面板的两侧,因此,使得扫描驱动器的摆放位置随的增加,而使得电路布局更有弹性。
综上所述,虽然本发明已以一较佳实施例披露如上,然其并非用以限定本发明。本领域的技术人员在不脱离本发明的精神和范围的前提下可作各种的更动与润饰。因此,本发明的保护范围以本发明的权利要求为准。
Claims (14)
1.一种移位缓存器单元,用以接收一输入信号,一第一时钟信号及一第二时钟信号,并据以产生一扫描驱动信号,包含:
一第一开关,具有一第一输入端、一第一控制端及一第一输出端;
一第二开关,具有一第二输入端、一第二控制端及一第二输出端,该第二控制端耦接至该第一输出端;以及
一电平转换电路,耦接至该第二控制端与该第二输出端;
该电平转换电路包括:
一第一电平转换模块,耦接至该第二控制端与该第二输出端,当该第一电平转换模块被致能,使得该第二控制端及该第二输出端的电压转变为第二电压,使该第二开关被关闭;以及
一第二电平转换模块及一第三电平转换模块,分别耦接至该第二控制端与该第二输出端,该第二电平转换模块及该第三电平转换模块交替地被致能,使得该第二控制端及该第二输出端的电压维持于该第二电压;
一第一控制开关单元,用以控制该第一电平转换模块,该第一控制开关单元接收第(n+1)级移位缓存器单元的输出信号、该第一时钟信号及一第二时钟信号,当该第(n+1)级移位缓存器单元的输出信号及该第二时钟信号为致能电平,且该第一时钟信号为非致能电平时,该第一控制开关单元致能该第一电平转换模块;
一第二控制开关单元,用以控制该第二电平转换模块,该第二控制开关单元受控于该第二输出端的电压、该第一时钟信号及该第二时钟信号,当该第一时钟信号为致能电平,且该第二输出端的电压及该第二时钟信号为非致能电平时,该第二控制开关单元致能该第二电平转换模块;以及
一第三控制开关单元,用以控制该第三电平转换模块,该第三控制开关单元受控于该输入信号、该第一时钟信号及一第二时钟信号,当该第二时钟信号为致能电平,且该输入信号及该第一时钟信号为非致能电平时,该第三控制开关单元致能该第三电平转换模块。
2.如权利要求1所述的移位缓存器单元,其中该第一电平转换模块包括一第三开关及一第四开关,该第二电平转换模块包括一第五开关及一第六开关,该第三电平转换模块包括一第七开关及一第八开关;
其中,该第一控制开关单元包括一第九开关及一第十开关,该第二控制开关单元包括一第十一开关及一第十二开关,该第三控制开关单元包括一第十四开关及一第十五开关;
其中,该电平转换电路包括一第十三开关、一第十六开关及一第十七开关;
其中,该第一输入端与该第一控制端耦接,且该第十一开关及该第十四开关的输入端与其各自的控制端耦接;
其中,该第三开关~该第八开关、该第十开关、该第十一开关、该第十二开关、该第十三开关、该第十五开关、该第十六开关的输出端耦接至一电源电压,该电源电压接近于该第二电压;
其中,该第三开关、该第五开关及该第七开关的输出端与该第一输出端及该第二控制端耦接;
其中,该第五开关及该第六开关的控制端、该第十二开关及该第十三开关的输入端耦接至该第十一开关的输出端;
该第七开关~该第九开关的控制端、该第十五开关~第十七开关的输入端耦接至第十四开关的输出端;
该第三开关及第四开关的控制端、该第十开关的输入端耦接至该第九开关的输出端,该第九开关的输出端接收该第(n+1)级移位缓存器单元的输出信号;
该第四开关、该第六开关及该第八开关的输入端、该第十三开关及该第十七开关的控制端耦接至该第二输出端。
3.如权利要求2所述的移位缓存器单元,其中该第一开关受控于该输入信号,该第十开关、该第十一开关及该第十五开关受控于该第一时钟信号,该第十二开关及该第十四开关受控于该第二时钟信号。
4.如权利要求3所述的移位缓存器单元,其中该第一开关~第十七开关为非晶硅工艺的N型薄膜晶体管。
5.如权利要求4所述的移位缓存器单元,其中于一第一时段,该第一开关被致能,该第一输入端接收该输入信号,使得该第二控制端充电至第一电压,以开启该第二开关,该输入信号及该第二时钟信号为致能电平,且该第一时钟信号为非致能电平;
其中,于一第二时段,该第二控制端维持于该第一电压,该第二输入端接收该第一时钟信号,该第二输出端输出该第一时钟信号至扫描信号线,该第一时钟信号为致能电平,且该输入信号及该第二时钟信号为非致能电平;
其中,于一第三时段,该电平转换电路被致能,使得该第二控制端的电压转变为该第二电压,使该第二开关被关闭,该第二时钟信号为致能电平,且该输入信号及该第一时钟信号为非致能电平。
6.如权利要求1所述的移位缓存器单元,其中该第一时钟信号与该第二时钟信号的时钟周期相等,且该第一时钟信号及该第二时钟信号的工作周期等于25%。
7.如权利要求1所述的移位缓存器单元,其中该第一时钟信号与该第二时钟信号的相位相差一百八十度。
8.一种液晶显示器,包含:
多个像素;
多条数据线,与所述像素耦接,以传递一影像数据至所述像素;
多条奇数扫描信号线及多条偶数扫描信号线,与所述像素耦接,以传递一扫描驱动信号至所述像素;以及
一第一扫描驱动器及一第二扫描驱动器,分别根据一输入信号,一第一时钟信号及一第二时钟信号驱动所述奇数扫描信号线及所述偶数扫描信号线,该第一扫描驱动器及该第二扫描驱动器分别包括多级移位缓存器单元,每一移位缓存器单元,包括:
一第一开关,具有一第一输入端、一第一控制端及一第一输出端;
一第二开关,具有一第二输入端、一第二控制端及一第二输出端,该第二控制端耦接至该第一输出端;及
一电平转换电路,耦接至该第二控制端与该第二输出端;
其中该电平转换电路包括:
一第一电平转换模块,耦接至该第二控制端与该第二输出端,当该第一电平转换模块被致能,使得该第二控制端及该第二输出端的电压转变为第二电压,使该第二开关被关闭;以及
一第二电平转换模块及一第三电平转换模块,分别耦接至该第二控制端与该第二输出端,该第二电平转换模块及该第三电平转换模块交替地被致能,使得该第二控制端及该第二输出端的电压维持于该第二电压;
一第一控制开关单元,用以控制该第一电平转换模块,该第一控制开关单元接收第(n+2)级移位缓存器单元的输出信号、该第一时钟信号及一第二时钟信号,当该第(n+2)级移位缓存器单元的输出信号及该第二时钟信号为致能电平,且该第一时钟信号为非致能电平时,该第一控制开关单元致能该第一电平转换模块;
一第二控制开关单元,用以控制该第二电平转换模块,该第二控制开关单元受控于该第二输出端的电压、该第一时钟信号及该第二时钟信号,当该第一时钟信号为致能电平,且该第二输出端的电压及该第二时钟信号为非致能电平时,该第二控制开关单元致能该第二电平转换模块;以及
一第三控制开关单元,用以控制该第三电平转换模块,该第三控制开关单元受控于该输入信号、该第一时钟信号及一第二时钟信号,当该第二时钟信号为致能电平,且该输入信号及该第一时钟信号为非致能电平时,该第三控制开关单元致能该第三电平转换模块。
9.如权利要求8所述的液晶显示器,其中该第一电平转换模块包括一第三开关及一第四开关,该第二电平转换模块包括一第五开关及一第六开关,该第三电平转换模块包括一第七开关及一第八开关;
其中,该第一控制开关单元包括一第九开关及一第十开关,该第二控制开关单元包括一第十一开关及一第十二开关,该第三控制开关单元包括一第十四开关及一第十五开关;
其中,该电平转换电路包括一第十三开关、一第十六开关及一第十七开关;
其中,该第一输入端与该第一控制端耦接,且该第十一开关及该第十四开关的输入端与其各自的控制端耦接;
其中,该第三开关~该第八开关、该第十开关、该第十一开关、该第十二开关、该第十三开关、该第十五开关~该第十六开关的输出端耦接至一电源电压,该电源电压接近于该第二电压;
其中,该第三开关、该第五开关及该第七开关的输出端与该第一输出端及该第二控制端耦接;
其中,该第五开关及该第六开关的控制端、该第十二开关及该第十三开关的输入端耦接至该第十一开关的输出端;
该第七开关~该第九开关的控制端、该第十五开关~第十七开关的输入端耦接至第十四开关的输出端;
该第三开关及第四开关的控制端、该第十开关的输入端耦接至该第九开关的输出端,该第九开关的输出端接收该第(n+2)级移位缓存器单元的输出信号;
该第四开关、该第六开关及该第八开关的输入端、该第十三开关及该第十七开关的控制端耦接至该第二输出端。
10.如权利要求9所述的液晶显示器,其中该第一开关受控于该输入信号,该第十开关、该第十一开关及该第十五开关受控于该第一时钟信号,该第十二开关及该第十四开关受控于该第二时钟信号。
11.如权利要求10所述的液晶显示器,其中该第一开关~第十七开关为非晶硅工艺的N型薄膜晶体管。
12.如权利要求9所述的液晶显示器,其中于一第一时段,该第一开关被致能,该第一输入端接收一输入信号,使得该第二控制端充电至一第一电压,该输入信号及该第二时钟信号为致能电平,且该第一时钟信号为非致能电平;
其中,于一第二时段,该第二控制端维持于该第一电压,该第二输入端接收该第一时钟信号,该第二输出端输出该第一时钟信号至所述奇数扫描信号线其中之一或所述偶数扫描信号线其中之一,以形成该扫描驱动信号,该第一时钟信号为致能电平,且该输入信号及该第二时钟信号为非致能电平;
其中,于一第三时段,该电平转换电路被致能,使得该第二控制端的电压转变为该第二电压,使该第二开关被关闭,该第二时钟信号为致能电平,且该输入信号及该第一时钟信号为非致能电平。
13.如权利要求9所述的液晶显示器,其中该第一时钟信号与该第二时钟信号的时钟周期相等,且该第一时钟信号及该第二时钟信号的工作周期等于25%。
14.如权利要求9所述的液晶显示器,其中该第一时钟信号与该第二时钟信号的相位相差一百八十度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006100771175A CN100461254C (zh) | 2006-04-27 | 2006-04-27 | 液晶显示器及其移位缓存器单元 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006100771175A CN100461254C (zh) | 2006-04-27 | 2006-04-27 | 液晶显示器及其移位缓存器单元 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1838221A CN1838221A (zh) | 2006-09-27 |
CN100461254C true CN100461254C (zh) | 2009-02-11 |
Family
ID=37015601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006100771175A Expired - Fee Related CN100461254C (zh) | 2006-04-27 | 2006-04-27 | 液晶显示器及其移位缓存器单元 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100461254C (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108694915B (zh) * | 2017-04-10 | 2022-10-11 | 合肥京东方光电科技有限公司 | 电平转换电路、显示装置和驱动方法 |
CN109584840B (zh) * | 2019-01-30 | 2020-12-29 | 惠科股份有限公司 | 显示面板的驱动方法及装置 |
CN110782827B (zh) * | 2019-11-28 | 2023-07-21 | 京东方科技集团股份有限公司 | 栅极驱动电路、电压调节方法和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08320674A (ja) * | 1995-05-25 | 1996-12-03 | Casio Comput Co Ltd | 液晶駆動装置 |
US20040052327A1 (en) * | 2002-09-17 | 2004-03-18 | Au Optronics Corp. | Bi-directional shift-register circuit |
US20040190672A1 (en) * | 2003-03-25 | 2004-09-30 | Au Optronics Corp. | Bi-directional shift-register circuit |
CN1588555A (zh) * | 2004-08-16 | 2005-03-02 | 友达光电股份有限公司 | 移位寄存器及使用该移位寄存器的显示面板 |
CN1652193A (zh) * | 2005-03-18 | 2005-08-10 | 友达光电股份有限公司 | 显示面板及显示装置 |
CN1731501A (zh) * | 2005-08-31 | 2006-02-08 | 友达光电股份有限公司 | 移位寄存电路 |
-
2006
- 2006-04-27 CN CNB2006100771175A patent/CN100461254C/zh not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08320674A (ja) * | 1995-05-25 | 1996-12-03 | Casio Comput Co Ltd | 液晶駆動装置 |
US20040052327A1 (en) * | 2002-09-17 | 2004-03-18 | Au Optronics Corp. | Bi-directional shift-register circuit |
US20040190672A1 (en) * | 2003-03-25 | 2004-09-30 | Au Optronics Corp. | Bi-directional shift-register circuit |
CN1588555A (zh) * | 2004-08-16 | 2005-03-02 | 友达光电股份有限公司 | 移位寄存器及使用该移位寄存器的显示面板 |
CN1652193A (zh) * | 2005-03-18 | 2005-08-10 | 友达光电股份有限公司 | 显示面板及显示装置 |
CN1731501A (zh) * | 2005-08-31 | 2006-02-08 | 友达光电股份有限公司 | 移位寄存电路 |
Non-Patent Citations (1)
Title |
---|
特开平8-320674A 1996.12.03 |
Also Published As
Publication number | Publication date |
---|---|
CN1838221A (zh) | 2006-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103262148B (zh) | 扫描信号线驱动电路及具备其的显示装置 | |
CN101350179B (zh) | 半导体电路和使用该半导体电路的显示装置以及其驱动方法 | |
US10490133B2 (en) | Shift register module and display driving circuit thereof | |
CN101202026B (zh) | 液晶显示装置 | |
CN100397446C (zh) | 脉冲输出电路、移位寄存器和显示器件 | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
US7746314B2 (en) | Liquid crystal display and shift register unit thereof | |
US8368672B2 (en) | Source driver, electro-optical device, and electronic instrument | |
WO2011055584A1 (ja) | 液晶表示装置およびその駆動方法 | |
CN108022562A (zh) | 栅极驱动器和使用其的显示装置 | |
KR20080099534A (ko) | 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법 | |
CN108877721B (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
CN111883074A (zh) | 栅极驱动电路、显示模组及显示装置 | |
CN101887676A (zh) | 源极驱动器 | |
US11094389B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
US9361844B2 (en) | Double sided single drive gate driver with reduced dark spots | |
US8773413B2 (en) | Liquid crystal display panel, liquid crystal display device, and gate driving method of liquid crystal display panel | |
US11538394B2 (en) | Gate driver circuit, display device and driving method | |
CN101510398A (zh) | 源极驱动电路 | |
CN108320692A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示面板 | |
CN100461254C (zh) | 液晶显示器及其移位缓存器单元 | |
CN114974163A (zh) | 扫描驱动电路、阵列基板和显示面板 | |
CN102543020B (zh) | 用于液晶显示器的dc-dc转换器 | |
US20210201752A1 (en) | Shift register unit, gate drive circuit, display panel, display device and driving method | |
CN110634436A (zh) | 栅极驱动电路及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090211 |
|
CF01 | Termination of patent right due to non-payment of annual fee |