CN100461065C - 时钟/数据恢复电路的频率的调整方法与其装置 - Google Patents
时钟/数据恢复电路的频率的调整方法与其装置 Download PDFInfo
- Publication number
- CN100461065C CN100461065C CNB2006101593211A CN200610159321A CN100461065C CN 100461065 C CN100461065 C CN 100461065C CN B2006101593211 A CNB2006101593211 A CN B2006101593211A CN 200610159321 A CN200610159321 A CN 200610159321A CN 100461065 C CN100461065 C CN 100461065C
- Authority
- CN
- China
- Prior art keywords
- frequency
- clock
- recovery circuit
- data recovery
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Abstract
一种时钟/数据恢复电路的频率的调整方法与其装置,其中调整方法适用于连接一外部装置的一接收器装置。外部装置启动后,外部装置依据其操作频率传送外部数据信号至接收器装置;而接收器装置的锁相回路根据接收器装置的操作频率输出传输器时钟,接收器装置的时钟/数据恢复电路会根据外部数据信号产生接收器时钟。将时钟/数据恢复电路设定于相位模式可使接收器时钟追随外部数据信号的传送频率。然后,检查接收器时钟与传输器时钟的频率差值,若差值大于一阈值时即降低外部数据信号的操作频率。
Description
技术领域
本发明有关于一种频率的调整方法与其装置,特别是有关于一种时钟/数据恢复电路的频率的调整方法与其装置。
背景技术
传统的接口标准一并行高级技术连接(PATA,Parallel AdvancedTechnology Attachment)为并行性的数据处理,因此接线多,排线却太短,信号传递较为不稳定,又占空间,使用上造成相当大的不便。因此,基于方便性、稳定性及操作频率等需求的考虑,串行高级技术连接(SATA,SerialAdvanced Technology Attachment)即被发展为新一代系统与硬盘之间的接口标准,并设定十年的技术发展蓝图以达到6Gbps的操作频率。
目前市场上推出的SATA相关产品多属于SATA 1.0规格,其操作频率达1.5GBps;新一代SATA II的规格,其操作频率则可达到3GBps。该二代的产品皆出现于目前的消费市场上,当该二代的产品相互连接以传输数据时,常会因为操作频率不同而发生问题。举例而言,当一SATA 1.0的装置作为接收器,而一SATA II的装置作为传输器以传送数据至接收器时,由于该二装置的操作频率不同,频率较低者(即接收器)内部的时钟/数据恢复电路会去追随传输器的操作频率。经过一段时间之后,时钟数据/恢复电路的频率已经超过其可操作的范围,甚至已锁定至传输器的操作频率而无法回到自身的频率。
当SATA的规格处于代交替时,不同代的装置之间的连接势必会有操作频率不同的问题,如何避免发生频率发散造成接收器装置无法正常运作,是产品设计者亟需解决的问题。
发明内容
有鉴于此,本发明提出一种时钟/数据恢复电路的频率的调整方法,适用于与一外部装置连接的一接收器装置,该接收器装置包括一锁相回路、一时钟/数据恢复电路、一频率检测器、一控制器与一重置控制器,该锁相回路依据该接收器装置的操作频率输出一传输器时钟,该时钟/数据恢复电路依据该外部装置的一外部数据信号产生一接收器时钟,该频率的调整方法包括:(a)该时钟/数据恢复电路首先于一频率模式下操作,使该接收器时钟追随该传输器时钟的频率;(b)设定该时钟/数据恢复电路于一相位模式,使该接收器时钟追随该外部数据信号的频率;(c)检查该接收器时钟的频率与该传输器时钟的频率的一差值是否大于一阈值;(d)当该差值大于该阈值时,该频率检测器输出一检测发散信号至该控制器与该重置控制器,该重置控制器依据该检测发散信号发送一重置信号至该时钟/数据恢复电路,该控制器也依据该检测发散信号将该时钟/数据恢复电路切换至该频率模式;以及(e)该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该传输器时钟的频率。
本发明另提出一种接收器装置,适用于接收一外部装置的一外部数据信号,该接收器装置包括:一锁相回路,依据该接收器装置的操作频率输出一传输器时钟;一时钟/数据恢复电路,接收该外部数据信号,并输出一接收器时钟,当该时钟/数据恢复电路位于一相位模式时,该接收器时钟追随该外部数据信号的频率,当该时钟数据/恢复电路位于一频率模式下时,该接收器时钟追随该传输器时钟的频率;以及一频率检测器,依据该接收器时钟的频率与该传输器时钟的频率以输出一检测发散信号;一控制器,用以切换该时钟/数据恢复电路操作于该相位模式或该频率模式;一重置控制器,用以于接收到该频率检测器输出的该检测发散信号时,依据该检测发散信号发送一重置信号至该时钟/数据恢复电路以重新启动该时钟/数据恢复电路;其中,该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该传输器时钟的频率。
本发明又提出一种接收器装置的频率调整方法,适用于操作于一第一操作频率的一接收器装置,该接收器装置与一外部装置连接,并调整一接收器时钟以接收一外部数据信号,该接收器装置包括一锁相回路、一时钟/数据恢复电路、一频率检测器、一控制器与一重置控制器,该外部装置操作于一第二操作频率,该频率调整方法包括:(a)该时钟/数据恢复电路首先于一频率模式下操作,使该接收器时钟追随该第一操作频率;(b)设定该时钟/数据恢复电路于一相位模式,使该接收器时钟追随该第二操作频率;(c)检测该接收器时钟不处于一正常操作范围时,输出一检测发散信号至该控制器与该重置控制器,该重置控制器依据该检测发散信号发送一重置信号至该时钟/数据恢复电路,该控制器也依据该检测发散信号将该时钟/数据恢复电路切换至该频率模式;(d)该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该第一操作频率;其中该接收器时钟于该接收器装置未连接该外部装置时,追随该第一操作频率。
为让本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合附图,详细说明如下:
附图说明
图1表示依照本发明接收器装置的方块图。
图2表示依照本发明第一实施例的的频的调整方法的流程图。
图3表示依照本发明第二实施例的频率的调整方法的流程图。
主要元件符号说明
10:接收端
110:锁相回路
120:时钟数据恢复电路
130:频率检测器
140:控制器
150:重置控制器
具体实施方式
本发明提出一种时钟数据恢复电路的频率的调整方法,适用于一具有第一代SATA接口的接收器装置。例如,于南桥芯片中增加一频率检测器来检验时钟/数据恢复电路的频率是否因追随外部数据信号的传输频率以致于发散。此外,本发明又提出另一种时钟数据恢复电路的频率的调整方法,利用接收器装置的控制器切换时钟/数据恢复电路于频率模式与相位模式之间,以预防时钟数据恢复电路的频率发散。
请参照图1,其为本发明一较佳实施例的接收器装置的方块图。一具有第一代SATA接口的接收器装置100,例如一南桥芯片,其操作于一第一操作频率(如1.5Gbps)以连续地接收一外部数据信号。一具有第二代SATA接口的外部装置20可操作于第一操作频率与一第二操作频率(如3Gbps),其中第一操作频率低于第二操作频率。于外部装置20启动之后,外部装置20以第二操作频率来传送外部数据信号至接收器装置100。
接收器装置100包括一接收端10、一锁相回路110、一时钟/数据恢复电路120、一频率检测器130与一控制器140。接收端10用以连续地接收外部数据信号,使得接收器装置100能对外部数据信号进行处理。锁相回路110根据接收器装置100的第一操作频率以输出一传输器时钟TxClk。时钟/数据恢复电路120接收外部数据信号,并输出一接收器时钟RxClk。当时钟/数据恢复电路120位于相位模式(Phase Mode)下时,接收器时钟RxClk追随外部数据信号的相位并对应调整频率;当时钟/数据恢复电路120位于频率模式(Frequency Mode)下时,接收器时钟RxClk追随传输器时钟TxClk的频率。频率检测器130用以检测接收器时钟TxClk的频率与传输器时钟RxClk的频率的差值是否大于一阈值。控制器140根据接收频率检测器130的检测结果以切换该时钟/数据恢复电路120于相位模式与频率模式之间。
此外,接收器装置100还包括一重置控制器150用以避免时钟/数据恢复电路的频率发散。当接收器时钟RxClk的频率与传输器时钟TxClk的频率的差值大于一阈值时,重置控制器150输出一重置信号Reset来重新设定接收器装置100。
以下将更进一步说明本发明实施例的接收器装置100如何达到调整频率的目的。当接收器装置100尚未连接至外部装置20以接收数据信号时,时钟/数据恢复电路120依据锁相回路110的传输器时钟TxClk的频率(1.5Gbps)产生接收器时钟RxClk,即接收器装置100的第一操作频率。该接收器时钟RxClk供予接收器装置100的各元件做为操作频率。
由于接收器装置100与外部装置20各自具有时钟产生器以提供各自的操作频率,于接收器装置100端为锁相回路110,因此当接收器装置100与外部装置20连接以传送数据信号时,必须先使两者的时钟频率同步,如此外部数据信号方可正常传送。
当时钟/数据恢复电路120于相位模式下,接收器时钟RxClk会去追随外部数据信号的相位与频率以锁定可正确传送数据的操作频率;当时钟/数据恢复电路120于频率模式下,接收器时钟RxClk会追随接收器装置100的操作频率。因此,本发明即利用时钟/数据恢复电路的模式切换来调整频率以避免发散。
当接收器装置100连接至外部装置20时,首先锁相回路110产生第一操作频率的传输器时钟TxClk;此时,时钟/数据恢复电路120于频率模式下工作,接收器时钟RxClk乃追随传输器时钟TxClk,亦即频率为第一操作频率。接着控制器140切换时钟/数据恢复电路120至相位模式,令接收器时钟RxClk锁定外部数据信号的相位与频率,使接收器装置100与外部装置20可同步。但由于接收器装置100与外部装置20系不同代的SATA接口装置,因此初始的接收器时钟RxClk无法锁定在外部数据信号的相位与频率,时钟/数据恢复电路120需相对提高接收器时钟RxClk的频率以追上外部数据信号。
当频率检测器130检测得知调整后的接收器时钟RxClk与传输器时钟TxClk的差值大于一阈值时,亦即接收器装置100的操作频率远低于外部装置20的操作频率,则频率检测器130发出一检测发散信号CDRDisperse至重置控制器150与控制器140。重置控制器150接收到检测发散信号CDRDisperse后,即发送一重置信号Reset至时钟/数据恢复电路120,使时钟/数据恢复电路120重新启动。控制器140亦依据检测发散信号CDRDisperse,于时钟/数据恢复电路120重新启动后切换至频率模式。
时钟/数据恢复电路120于重新启动时,进入频率模式以重新追随传输器时钟TxClk的频率,接着切换至相位模式,再试验是否可追上外部数据信号的频率。于该过程外部装置20无法接收到接收器装置100的回应。若于一段时间后接收器装置100仍然无回应,亦即时钟/数据恢复电路120无法提高接收器时钟RxClk至第二操作频率,则外部装置20将降低操作频率至第一操作频率,使接收器时钟RxClk可调整至与外部装置20同步的频率,数据信号即可正常传送。
外部装置20设有一逾时时间,即上述外部装置20等待接收器装置100回应的时间。若超过该逾时时间,外部装置20即得知接收器装置100无法追上第二操作频率,则外部装置将自动降低操作频率至第一操作频率。一般而言,外部装置20的逾时时间约为54μs。
请参考图2,其为本发明第一实施例的频率的调整方法的流程图。首先,于步骤S210中,时钟/数据恢复电路120于频率模式下,锁相回路110输出传输器时钟TxClk,接收器时钟RxClk追随传输器时钟TxClk的第一操作频率。于步骤S220,将时钟/数据恢复电路120设定于相位模式。如先前所述,时钟/数据恢复电路120于相位模式下,接收器时钟RxClk会去追随外部数据信号的传送频率,即第二操作频率。
接着,于步骤S230中,利用频率检测器130来检测接收器时钟RxClk与传输器时钟TxClk的差值是否大于一阈值,例如15Mbps。由于接收器时钟RxClk需追随外部数据时钟,使外部装置20可传送数据信号至接收器装置100,因此接收器时钟RxClk必然上升,使其可追上外部数据时钟的第二操作频率。若接收器时钟RxClk与传输器时钟TxClk的频率两者的差值大于一阈值,如时钟/数据恢复电路120可操作的最大频率与传输器时钟TxClk频率的差值,则时钟/数据恢复电路120可能发散,而导致错误。
如于步骤S230中,接收器时钟RxClk与传输器时钟TxClk的差值大于该阈值,表示时钟/数据恢复电路120可能发散,则于步骤S240,频率检测器130输出一检测发散信号CDRDisperse至控制器140与重置检测器150。
接续于步骤S250,重置控制器150依据检测发散信号CDRDisperse发送一重置信号Reset至时钟/数据恢复电路120,控制器140亦依据检测发散信号CDRDisperse将时钟/数据恢复电路120切换至频率模式。此时,外部装置20则因时钟/数据恢复电路120处于重新启动而无法获得回应。
于步骤S260,外部装置20等待一第一周期,若时钟/数据恢复电路120仍无任何回应,则外部装置20调整其操作频率,使外部数据频率降低至第一操作频率,其中该第一周期即为外部装置20的逾时时间。在该步骤中,由于时钟/数据恢复电路120无法在较高的第二操作频率下工作,使接收器时钟RxClk追不上外部数据频率,因此外部装置20对应降低其操作频率至第一操作频率,使接收器时钟RxClk可追随外部数据频率。接着即进入步骤S270,开始传送数据信号。
如于步骤S230中,接收器时钟RxClk与传输器时钟TxClk的差值未大于该阈值,表示时钟/数据恢复电路120可于较高的第二操作频率正常操作,则进入步骤S270,使接收器装置100开始读取外部数据信号所承载的数据。
本实施例所揭露的频率的调整方法于具有第一代SATA接口的接收器装置100中增加一频率检测器130来判断时钟/数据恢复电路120的频率是否超过接收器装置100的操作频率一阈值。本发明仅于原本的接收器装置100中增加少量的电路面积与栅极数目即可达到预防时钟/数据恢复电路的频率发散的目的。
于本发明另一实施例中,频率检测器130可用以检测接收器时钟RxClk的频率是否等于传输器时钟TxClk的频率,以产生检测发散信号CDRDisperse。控制器140接收频率检测器130的检测发散信号CDRDisperse以切换时钟/数据恢复电路120于相位模式与频率模式之间。重置控制器150亦依据检测发散信号CDRDisperse输出一重置信号Reset来重新设定接收器装置100。
以下将进一步说明本实施例的接收器装置100如何达到频率的调整的目的。当二个SATA代不同的装置相互连接以传送数据时,由于该二装置的操作频率不同,第一代SATA的接收器装置无法读取第二代SATA的外部装置所传递的外部数据信号。于该情况下,本实施例的接收器装置100若判断外部装置20的操作频率高于其自身的操作频率,则驱使外部装置20降低其操作频率,使接收器装置100与外部装置20可于相同的操作频率下运作。
如上一实施例所述,时钟数据/恢复电路120首先于频率模式下,令接收器时钟RxClk追随传输器时钟TxClk,其频率为第一操作频率;接着时钟数据/恢复电路120切换至相位模式,使接收器时钟RxClk追随外部数据信号。由于外部数据信号的操作频率(第二操作频率)较高,因此接收器时钟RxClk将逐渐上升。若频率检测器130检测得知接收器时钟RxClk与传输器时钟TxClk相异,亦即接收器装置100的操作频率异于外部装置20的操作频率,则频率检测器130发送一检测发散信号CDRDisperse至控制器140与重置控制器150。
重置控制器150接收到该检测发散信号CDRDisperse后,即发送一重置Reset信号至时钟数据/恢复电路120,使时钟数据/恢复电路120重新启动。于该过程中,外部装置20将失去接收器装置100的回应,并等待一逾时时间,若该逾时时间结束后,接收器装置100仍未有任何回应,则外部装置20将降低其操作频率,使接收器装置100可追上其操作频率。
控制器140亦依据检测发散信号CDRDisperse,于重新启动后切换时钟数据/恢复电路120至频率模式,使接收器时钟RxClk重新追随传输器时钟TxClk。由于外部装置20已降低其操作频率至第一操作频率,当控制器140再将时钟数据/恢复电路120切换至相位模式后,接收器时钟RxClk与外部数据信号同样处于第一操作频率,因此时钟数据/恢复电路120无须调整接收器时钟RxClk的频率,外部装置20即可与接收器装置100正常传送数据。
请参考图3,其为本发明第二实施例的频率的调整方法的流程图。首先,于步骤S310,时钟/数据恢复电路120于频率模式下,锁相回路110输出传输器时钟RxClk,接收器时钟RxClk追随传输器时钟TxClk的第一操作频率。于外部装置20启动之后,使时钟数据/恢复电路120位于相位模式下,接收器时钟RxClk追随外部数据信号以调整其频率,如步骤S320所示。
接着,执行步骤S330,利用频率检测器130检测接收器时钟RxClk的频率与传输器时钟TxClk的频率(1.5Gbps)是否相同。如果外部装置20的操作频率第二操作频率,接收器时钟RxClk将自原先的第一操作频率向上调整,以追随外部数据信号。于该情况下,接收器时钟RxClk的频率将异于传输器时钟TxClk的频率。
于步骤S340,若接收器时钟RxClk与传输器时钟TxClk相异,频率检测器130发送检测发散信号CDRDisperse至控制器140与重置控制器150。
于步骤S350,重置控制器150依据检测发散信号CDRDisperse发送一重置信号Reset至时钟/数据恢复电路120,控制器140亦依据检测发散信号CDRDisperse将时钟/数据恢复电路120切换至频率模式。此时,外部装置20则因时钟/数据恢复电路120处于重新启动而无法获得回应。
于步骤S360,外部装置20等待一第一周期,若时钟/数据恢复电路120仍无任何回应,则外部装置20调整其操作频率,使外部数据频率降低至第一操作频率,其中该第一周期即为外部装置20的逾时时间。在该步骤中,由于时钟/数据恢复电路120调整接收器时钟RxClk的结果显示接收器装置100与外部装置20两者的操作频率不同,因此外部装置20对应降低其操作频率至第一操作频率。如此接收器装置100与外部装置20可于同一操作频率下传送数据,以确保接收器装置100不至发散,数据亦可正确传送。接着即进入步骤S370,使接收器装置100开始读取外部数据信号所承载的数据。
如果步骤S330中,外部装置20已降低操作频率至第一操作频率,亦即接收器时钟RxClk进入相位模式后,所追随的外部数据信号频率与传输器时钟TxClk频率相同,则直接进入步骤S370开始传送数据信号。
图2与图3的实施例其差别在于,于图2的实施例中,若接收器装置可于较高的第二操作频率下正常运作,则时钟/数据恢复电路令接收器时钟RxClk继续追随外部装置的频率以传送数据信号。若接收器装置无法在较高的第二频率下运作,则降低外部装置的操作频率以配合接收器装置。而于图3的实施例中则比较接收器装置与外部装置的操作频率是否相同,若两者相异,则降低外部装置的操作频率;若两者相同则正常传送数据。
为了避免接收器装置的时钟数据恢复电路的频率去追随外部装置的操作频率导致发散,传统的作法是于一固定周期的时间后将接收器装置重置,使得时钟/数据恢复电路的频率回到接收器装置的操作频率。然而,重复地对接收器装置重置会造成时钟/数据恢复电路中电压振荡控制器(VCO)的灵敏度下降。本发明所提供的接收器装置将时钟/数据恢复电路适当地切换于频率模式与相位模式之间以防止时钟/数据恢复电路的频率发散。相较于以往的方法,本发明的方法更为简单,亦不会降低电压振荡控制器的灵敏度。同时,本发明提供的数据恢复电路的频率的调整方法,适用于具有不同代串行高级技术连接接口的二装置,可有效解决该二装置间数据传输所造成时钟/数据恢复电路的频率容易发散的问题。
本发明虽以优选实施例公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围的情况下,可进行更动与修改,因此本发明的保护范围以所提出的权利要求所限定的范围为准。
Claims (16)
1.一种时钟/数据恢复电路的频率的调整方法,用于与一外部装置连接的一接收器装置,该接收器装置包括一锁相回路、一时钟/数据恢复电路、一频率检测器、一控制器与一重置控制器,该锁相回路依据该接收器装置的操作频率输出一传输器时钟,该时钟/数据恢复电路依据该外部装置的一外部数据信号产生一接收器时钟,该频率的调整方法包括:
(a)该时钟/数据恢复电路首先于一频率模式下操作,使该接收器时钟追随该传输器时钟的频率;
(b)设定该时钟/数据恢复电路于一相位模式,使该接收器时钟追随该外部数据信号的频率;
(c)检查该接收器时钟的频率与该传输器时钟的频率的一差值是否大于一阈值;
(d)当该差值大于该阈值时,该频率检测器输出一检测发散信号至该控制器与该重置控制器,该重置控制器依据该检测发散信号发送一重置信号至该时钟/数据恢复电路,该控制器也依据该检测发散信号将该时钟/数据恢复电路切换至该频率模式;以及
(e)该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该传输器时钟的频率。
2.如权利要求1所述的频率的调整方法,其中该接收器装置的操作频率低于该外部装置的操作频率。
3.如权利要求1所述的频率的调整方法,其中该阈值为该接收器装置可操作的最大频率与额定操作频率的差值,或者为一合理的上限值。
4.如权利要求3所述的频率的调整方法,其中,于步骤(d)中还包括:
设定该时钟/数据恢复电路于该频率模式,使该接收器时钟追随传输器时钟的频率;以及
切换该时钟/数据恢复电路于该相位模式,使该接收器时钟重新追随该外部数据信号的频率。
5.如权利要求1所述的频率的调整方法,其中,于步骤(d)中还包括:
当该差值小于该阈值时,令该接收器装置保持追随该外部数据信号的频率。
6.如权利要求1所述的频率的调整方法,其中该方法还包括:
自该外部装置传送该外部数据信号至该接收器装置。
7.一种接收器装置,用于接收一外部装置的一外部数据信号,该接收器装置包括:
一锁相回路,依据该接收器装置的操作频率输出一传输器时钟;
一时钟/数据恢复电路,接收该外部数据信号,并输出一接收器时钟,当该时钟/数据恢复电路位于一相位模式时,该接收器时钟追随该外部数据信号的频率,当该时钟数据/恢复电路位于一频率模式下时,该接收器时钟追随该传输器时钟的频率;以及
一频率检测器,依据该接收器时钟的频率与该传输器时钟的频率以输出一检测发散信号;
一控制器,用以切换该时钟/数据恢复电路操作于该相位模式或该频率模式;
一重置控制器,用以于接收到该频率检测器输出的该检测发散信号时,依据该检测发散信号发送一重置信号至该时钟/数据恢复电路以重新启动该时钟/数据恢复电路;
其中,该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该传输器时钟的频率。
8.如权利要求7所述的接收器装置,其中该频率检测器输出该检测发散信号时,该控制器切换该时钟/数据恢复电路至该频率模式。
9.如权利要求7所述的接收器装置,其中该接收器时钟的频率与该传输器时钟的频率的差值超出一阈值时,该频率检测器输出该检测发散信号。
10.如权利要求9所述的接收器装置,其中该阈值为该接收器装置可操作的最大频率与额定操作频率的差值,或者为一合理的上限值。
11.如权利要求7所述的接收器装置,其中该接收器时钟的频率异于该传输器时钟的频率时,该频率检测器输出该检测发散信号。
12.如权利要求11所述的接收器装置,其中,该时钟/数据恢复电路首先于该频率模式下操作,再切换至该相位模式。
13.一种接收器装置的频率调整方法,用于操作于一第一操作频率的一接收器装置,该接收器装置与一外部装置连接,并调整一接收器时钟以接收一外部数据信号,该接收器装置包括一锁相回路、一时钟/数据恢复电路、一频率检测器、一控制器与一重置控制器,该外部装置操作于一第二操作频率,该频率调整方法包括:
(a)该时钟/数据恢复电路首先于一频率模式下操作,使该接收器时钟追随该第一操作频率;
(b)设定该时钟/数据恢复电路于一相位模式,使该接收器时钟追随该第二操作频率;
(c)检测该接收器时钟不处于一正常操作范围时,输出一检测发散信号至该控制器与该重置控制器,该重置控制器依据该检测发散信号发送一重置信号至该时钟/数据恢复电路,该控制器也依据该检测发散信号将该时钟/数据恢复电路切换至该频率模式;
(d)该外部装置于一逾时时间内未接收到该接收器装置的回应时,则该外部装置调整其操作频率使该外部数据信号的频率降低至该第一操作频率;
其中该接收器时钟于该接收器装置未连接该外部装置时,追随该第一操作频率。
14.如权利要求13所述的频率调整方法,其中该外部装置可操作于该第一频率与该第二频率,且该第一频率低于该第二频率。
15.如权利要求13所述的频率调整方法,其中该正常操作范围为该第一操作频率加上一阈值。
16.如权利要求13所述的频率调整方法,其中该接收器时钟处于该正常操作范围时,该接收器时钟继续追随该第二操作频率;该接收器时钟不处于该正常操作范围时,重新启动该接收器装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101593211A CN100461065C (zh) | 2006-09-27 | 2006-09-27 | 时钟/数据恢复电路的频率的调整方法与其装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101593211A CN100461065C (zh) | 2006-09-27 | 2006-09-27 | 时钟/数据恢复电路的频率的调整方法与其装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1928771A CN1928771A (zh) | 2007-03-14 |
CN100461065C true CN100461065C (zh) | 2009-02-11 |
Family
ID=37858757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006101593211A Active CN100461065C (zh) | 2006-09-27 | 2006-09-27 | 时钟/数据恢复电路的频率的调整方法与其装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100461065C (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5363967B2 (ja) * | 2009-12-22 | 2013-12-11 | ルネサスエレクトロニクス株式会社 | クロックデータリカバリ回路、表示装置用データ転送装置及び表示装置用データ転送方法 |
WO2011088610A1 (en) * | 2010-01-19 | 2011-07-28 | Integrated Device Technologies, Inc | Method and circuit for displayport video clock recovery |
CN103152103A (zh) * | 2013-02-19 | 2013-06-12 | 青岛海信宽带多媒体技术有限公司 | 光模块及其cdr芯片的速率模式自适应调整方法 |
US11088818B1 (en) * | 2020-07-01 | 2021-08-10 | Novatek Microelectronics Corp. | Receiver and transmitter for high speed data and low speed command signal transmissions |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020048335A1 (en) * | 2000-06-27 | 2002-04-25 | Yuji Saeki | Phase-adjustment control method and information processing apparatus |
JP2003271259A (ja) * | 2002-03-14 | 2003-09-26 | Sharp Corp | クロック伝送装置およびそれを用いる画像形成装置 |
CN1743997A (zh) * | 2005-09-30 | 2006-03-08 | 威盛电子股份有限公司 | 前端汇流排的基本时脉讯号的动态调整电路及方法 |
CN1828479A (zh) * | 2005-03-01 | 2006-09-06 | 联想(北京)有限公司 | 一种切换显卡工作频率的方法及装置 |
-
2006
- 2006-09-27 CN CNB2006101593211A patent/CN100461065C/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020048335A1 (en) * | 2000-06-27 | 2002-04-25 | Yuji Saeki | Phase-adjustment control method and information processing apparatus |
JP2003271259A (ja) * | 2002-03-14 | 2003-09-26 | Sharp Corp | クロック伝送装置およびそれを用いる画像形成装置 |
CN1828479A (zh) * | 2005-03-01 | 2006-09-06 | 联想(北京)有限公司 | 一种切换显卡工作频率的方法及装置 |
CN1743997A (zh) * | 2005-09-30 | 2006-03-08 | 威盛电子股份有限公司 | 前端汇流排的基本时脉讯号的动态调整电路及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1928771A (zh) | 2007-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107341124B (zh) | 用于支持SRIS的PCIe装置 | |
US6625761B1 (en) | Fault tolerant USB method and apparatus | |
CN110690894B (zh) | 一种时钟失效安全保护方法及电路 | |
US6671831B1 (en) | Fault tolerant USB method and apparatus | |
US8578182B2 (en) | Power lock-up setting method performed by baseboard management controller and electronic apparatus using the same | |
WO2006000924A1 (en) | Self-powered usb device with usb power line reset and related usb host and usb system | |
CN100461065C (zh) | 时钟/数据恢复电路的频率的调整方法与其装置 | |
EP1237282B1 (en) | Circuit for the detection of clock signal period abnormalities | |
WO2005011990A1 (ja) | 電源装置および通信システム | |
US9182806B2 (en) | Preventing flow of current from sub-CPU to main-CPU during power saving mode in an image forming apparatus | |
US8832477B2 (en) | Electronic apparatus and signal disconnection/connection method | |
US8014440B2 (en) | Frequency adjusting method of a CDR circuit and apparatus thereof | |
US8560877B2 (en) | Image processing apparatus and method of transmitting reference clock | |
CN111045505A (zh) | 一种片上系统的延时复位装置及方法 | |
US7272673B2 (en) | Signal generating circuit capable of generating a validation signal and related method thereof | |
JP2007047909A (ja) | Usbデバイス及びそのスタンバイ状態回避方法 | |
US7243220B2 (en) | Networking apparatus and method capable of wake-on-LAN after improper shutdown | |
KR100687615B1 (ko) | 서데스 링크의 제어 장치 및 그 방법 | |
US11764771B2 (en) | Event detection control device and method for circuit system controlled by pulse wave modulation signal | |
US11907008B2 (en) | Communication apparatus and control method thereof | |
CN111831074B (zh) | 扩展系统与服务器主机及其操作方法 | |
JP2716411B2 (ja) | 同期制御可能なプリンタlanアダプタ | |
KR0167910B1 (ko) | 원격 데이타 서비스 유니트 제어 장치 | |
JP2538682B2 (ja) | 基準クロック源自動切替え方式 | |
JP5664540B2 (ja) | 監視回路、マイクロコンピュータ及び通信システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |