CH415863A - Verfahren zur Herstellung von Halbleiterbauelementen mit mindestens einem pn-Uebergang und nach diesem Verfahren hergestelltes Halbleiterbauelement - Google Patents
Verfahren zur Herstellung von Halbleiterbauelementen mit mindestens einem pn-Uebergang und nach diesem Verfahren hergestelltes HalbleiterbauelementInfo
- Publication number
- CH415863A CH415863A CH1056463A CH1056463A CH415863A CH 415863 A CH415863 A CH 415863A CH 1056463 A CH1056463 A CH 1056463A CH 1056463 A CH1056463 A CH 1056463A CH 415863 A CH415863 A CH 415863A
- Authority
- CH
- Switzerland
- Prior art keywords
- junction
- component produced
- semiconductor
- producing
- semiconductor component
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title 2
- 238000004519 manufacturing process Methods 0.000 title 1
- 238000000034 method Methods 0.000 title 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/291—Oxides or nitrides or carbides, e.g. ceramics, glass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/322—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
- H01L21/3221—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/904—Charge carrier lifetime control
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/938—Lattice strain control or utilization
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Bipolar Transistors (AREA)
- Thyristors (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US219880A US3195218A (en) | 1962-08-28 | 1962-08-28 | Method of influencing minority carrier lifetime in the semiconductor body of a pn junction device |
Publications (1)
Publication Number | Publication Date |
---|---|
CH415863A true CH415863A (de) | 1966-06-30 |
Family
ID=22821136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CH1056463A CH415863A (de) | 1962-08-28 | 1963-08-27 | Verfahren zur Herstellung von Halbleiterbauelementen mit mindestens einem pn-Uebergang und nach diesem Verfahren hergestelltes Halbleiterbauelement |
Country Status (7)
Country | Link |
---|---|
US (1) | US3195218A (en, 2012) |
BE (1) | BE636324A (en, 2012) |
CH (1) | CH415863A (en, 2012) |
DE (1) | DE1464704B2 (en, 2012) |
GB (1) | GB1006807A (en, 2012) |
NL (2) | NL139628B (en, 2012) |
SE (1) | SE314744B (en, 2012) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3461547A (en) * | 1965-07-13 | 1969-08-19 | United Aircraft Corp | Process for making and testing semiconductive devices |
US3997368A (en) * | 1975-06-24 | 1976-12-14 | Bell Telephone Laboratories, Incorporated | Elimination of stacking faults in silicon devices: a gettering process |
US5418172A (en) * | 1993-06-29 | 1995-05-23 | Memc Electronic Materials S.P.A. | Method for detecting sources of contamination in silicon using a contamination monitor wafer |
WO2006053213A1 (en) * | 2004-11-09 | 2006-05-18 | University Of Florida Research Foundation, Inc. | Methods and articles incorporating local stress for performance improvement of strained semiconductor devices |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US2299778A (en) * | 1939-06-07 | 1942-10-27 | Haynes Stellite Co | Making metal composite articles |
US2796562A (en) * | 1952-06-02 | 1957-06-18 | Rca Corp | Semiconductive device and method of fabricating same |
NL155412C (en, 2012) * | 1959-04-15 |
-
0
- BE BE636324D patent/BE636324A/xx unknown
- NL NL296617D patent/NL296617A/xx unknown
-
1962
- 1962-08-28 US US219880A patent/US3195218A/en not_active Expired - Lifetime
-
1963
- 1963-07-31 GB GB30321/63A patent/GB1006807A/en not_active Expired
- 1963-08-13 NL NL63296617A patent/NL139628B/xx unknown
- 1963-08-24 DE DE19631464704 patent/DE1464704B2/de active Pending
- 1963-08-27 CH CH1056463A patent/CH415863A/de unknown
- 1963-08-28 SE SE9377/63A patent/SE314744B/xx unknown
Also Published As
Publication number | Publication date |
---|---|
NL296617A (en, 2012) | |
DE1464704A1 (de) | 1969-02-13 |
US3195218A (en) | 1965-07-20 |
BE636324A (en, 2012) | |
NL139628B (nl) | 1973-08-15 |
DE1464704B2 (de) | 1971-11-25 |
SE314744B (en, 2012) | 1969-09-15 |
GB1006807A (en) | 1965-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CH469358A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und nach diesem Verfahren hergestellte Halbleitervorrichtung | |
CH524251A (de) | Verfahren zur Herstellung einer Halbleiteranordnung und nach diesem Verfahren hergestellte Halbleiteranordnung | |
CH500591A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und nach diesem Verfahren hergestellte Vorrichtung | |
CH421304A (de) | Verfahren zur Herstellung von Halbleiterbauelementen und nach dem Verfahren hergestelltes Halbleiterbauelement | |
CH477765A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und nach diesem Verfahren hergestellte Halbleitervorrichtung | |
AT315916B (de) | Halbleiterbauelement und Verfahren zu seiner Herstellung | |
CH505470A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und gemäss diesem Verfahren hergestellte Halbleitervorrichtung | |
CH497048A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und nach diesem Verfahren hergestellte Halbleitervorrichtung | |
CH423566A (de) | Verfahren und Vorrichtung zur automatischen Herstellung von Kammzügen | |
CH371522A (de) | Verfahren zur Oberflächenbehandlung von Halbleiterelementen mit mehreren Elektroden und mindestens einem p-n-Übergang | |
AT339963B (de) | Verfahren zur herstellung einer halbleiteranordnung mit einem halbleiterkorper mit mindestens einem feldeffekttransistor mit isolierter torelektrode | |
CH389783A (de) | Verfahren zur Herstellung von Halbleiteranordnungen mit pn-Übergang | |
CH449122A (de) | Verfahren zur Herstellung einer integrierten Halbleiterschaltung und nach dem Verfahren hergestellte Halbleiterschaltung | |
CH486774A (de) | Verfahren zur Herstellung von Halbleiterelementen | |
CH415863A (de) | Verfahren zur Herstellung von Halbleiterbauelementen mit mindestens einem pn-Uebergang und nach diesem Verfahren hergestelltes Halbleiterbauelement | |
AT320736B (de) | Halbleitervorrichtung mit einem Halbleiterkörper, der mindestens einen Hochfrequenz-Leistungstransistor enthält, und Verfahren zur Herstellung derselben | |
CH411799A (de) | Verfahren zur Herstellung einer Halbleitervorrichtung und nach diesem Verfahren hergestellte Halbleitervorrichtung | |
CH445644A (de) | Verfahren zur Herstellung eines Bodens einer Hülle einer Halbleitervorrichtung und nach diesem Verfahren hergestellter Boden | |
CH411065A (de) | Verfahren zur Herstellung eines nicht gleichrichtenden Überganges zwischen einer Elektrode und einem thermoelektrischen Halbleiter und nach dem Verfahren hergestellter Übergang | |
CH415855A (de) | Verfahren zur Herstellung einer Halbleiteranordnung mit einem Siliciumkörper und mit mindestens einem pn-Übergang | |
CH493939A (de) | Verfahren zur Herstellung von pyramidenstumpfförmigen Halbleiterelementen | |
CH426740A (de) | Verfahren zur Herstellung eines Halbleiterelements, nach diesem Verfahren hergestelltes Element, und Verwendung desselben | |
CH493936A (de) | Halbleiteranordnung und Verfahren zur Herstellung der Halbleiteranordnung | |
AT268381B (de) | Verfahren zur Herstellung von Halbleitervorrichtungen | |
CH409150A (de) | Verfahren zur Herstellung einer pin-Halbleitervorrichtung, nach diesem Verfahren hergestellte pin-Halbleitervorrichtung und Verwendung derselben |