CA1216679A - Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lecture - Google Patents
Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lectureInfo
- Publication number
- CA1216679A CA1216679A CA000423785A CA423785A CA1216679A CA 1216679 A CA1216679 A CA 1216679A CA 000423785 A CA000423785 A CA 000423785A CA 423785 A CA423785 A CA 423785A CA 1216679 A CA1216679 A CA 1216679A
- Authority
- CA
- Canada
- Prior art keywords
- data
- control
- devices
- counter
- computer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Information Transfer Systems (AREA)
- Communication Control (AREA)
- Train Traffic Observation, Control, And Security (AREA)
Abstract
Un dispositif associé à un calculateur pour commander un transfert de données entre un système d'acquisition de données et un ensemble d'appareils comportant un appareil d'enregistrement et de lecture. Le dispositif comporte un circuit de couplage contrôlé par le calculateur pour diriger des opérations de transfert de données. Il comporte également un ensemble de portes logiques pour mettre sélectivement en communication le système d'acquisition de données et des appareils de l'ensemble d'appareil en fonction de signaux de commande. Le circuit de couplage inclut un élément de mémorisation d'au moins un ensemble de signaux spécifiques issus du calculateur et comprenant les signaux de commande, l'élément de mémorisation étant adapté à appliquer ces signaux spécifiques à des entrées de contrôle de l'ensemble de portes logiques.
Description
b~'79 L'invention a pour objet un dispositif associe à
un calculateur pour commander le transfert de donnees entre des appareils d'un ensemble d'appa~eils adaptes pour l'acquisition, le traitement,la memorisation et l'enre-gistrement de donnees.
Le dispositif selon l'invention peut en particu-lier être associe a un calculateur pour commander des transferts directs d'informations entre un système d'acqui-sition de donnees, un appareil d'enregistrement et de lecture (un derouleur de bande tres rapide par exemple) et facultativement, des moyens d'exploitation des donnees en-registrees (par exemple un dispositif de traitement) et/ou la memoire du calculateur.
Comme on le verra au cours de la description, les transferts de donnees entre un dispositif d'enregistre-ment et de lecture de donnees et un autre dispositif sont en general, commandes par un calculateur dont la memoire propre est utilisee comme organe de memorisation-relais.
La gestion de ces transferts est deleguee a un organe de couplage specialise designe habituellement par organe ADM
(acces direct a la memoire) qui, a la reception d'une ins-truction que lui transmet l'unite de commande du calculateur, commande une suite d'operations requises pour le transfert demande.
Avec un tel agencement, la memoire du calculateur se trouve encombree de donnees en cours de transfert et l'unite centrale de celui-ci doit gerer les echanges pour lesquels la memoire est utilisee comme organe de memorisa-tion intermediaire, ce qui limite les capacites propres de traitement du calculateur et restreint les possibilites d'echange entre l'unite centrale et sa propre memoire.
Le dispositif selon l'invention permet d'eviter les inconvenients ci-dessus mentionnes.
Selon l'invention, il est prevu un dispositif associe a un calculateur pour commander le transfert de donnees entre des appareils d'un ensemble d'appareils adaptes 1~16~'79 pour l'acquisition, le traitement, la memorisation et l'en-registrement de donnees, ce dispositif comportant un ensemble de portes logiques pour mettre selectivement en communication les appareils de l'ensemble d'appareils en reponse à des signaux de commande, le dispositif comportant en outre des moyens de memorisation pour memoriser au moins deux series de signaux de commande specifiques issus du calculateur et une unite de commutation comportant des moyens de comptage de temps pour appliquer successivement et auto-matiquement les deux series de signaux de commande specifi-ques à l'ensemble de portes logiques, de maniere que deux transferts de donnees au moins soient successivement conduits entre les appareils dudit ensemble d'appareils.
Le dispositif selon l'invention permet notamment d'assurer des transferts directs de donnees entre un système d'acquisition de donnees, un appareil d'enregistrement et de lecture, et par exemple des moyens d'exploitation de donnees ou des moyens de memorisation, sans recourir à une memoire-relais intérieure au calculateur de commande, celui-ci n'etant utilise que pour commander et contrôler les transferts ou fournir des donnees prealablement memorisees.
~ 'autres caracteristiques et avantages de l'inven-tion apparaîtront a la lecture de la description suivante d'un mode de realisation préféré du dispositif en question, cette description étant donnée à titre d'exemple non limitatif seulement et faisant référence aux dessins annexes sur les-quels:
La Figure 1 represente un dispositif connu permet-tant de commander des transferts de donnees entre un de-rouleur de bande et un operateur ou un organe de memorisationannexe; et La Figure 2 represente schematiquement 1'ensemble du dispositif selon l'invention.
Le dispositif connu represente à la Figure 1, permettant de commander des transferts de donnees entre un i79 - 2a -système d'enregistrement tel qu'un derouleur de bande B et un appareil d'utilisation tel qu'un operateur de calcul specialise O ou, eventuellement, un organe de memorisation, est pilote par un calculateur comportant une unite centrale S de traitement UC associee a une memoire M, et un système de couplage SC. Ce système comporte, par exemple, au moins un element ADMl adapte, sur instruction de 1'unite centrale, à commander toutes les operations de transfert d'informations prelevees sur la bande enregistree B dans une partie de la memoire centrale M du calculateur, ou encore à realiser de maniere autonome l'enchalnement de plusieurs transferts successifs. Comme le debit d'informations prelevees en sequence sur une bande magnetique d'enregistrement est gene-ralement très grand par rapport au contenu de la partie de la memoire centrale M affectee aux donnees transferées, cette partie est constituee de ùeux //
/
12~ i79 memoire tampons ~lT1, r;'T2. Lorsque le prenlier element MT1 est rempli, l'unite centrale UC en est avertie et cGrnnlande à l'element ADM 1 de poursuivre le transfert de donnees vers le second elërnent tampon MT2.
Dans le menle temps, l'unite centrale UC envoie une instruction de transfert a un second element AD?12 pour que le contenu de la memoire-tampon ?IT1 soit transferee sur un disque d'enregistrement G, ce qui rend celle-ci disponible pour d'autres transferts commandés par l'uni-te centrale UC. Lorsque les transferts d'informations sont acheves, l'unite centrale commande le transfert des donnees menlorisees dans les memoires-tarilponsiMT1, MT2 du calculateur ou sur le disque, a l'o-perateur specialise 0.
On voit que l'unite centrale UC du calculateur est sollici-tee de nonlbreuses fois pendant les operations de transfert, pour l'i-nitialisation de celles-ci, pour la conlmutation des memoires-tampons i~lT1, ?~lT2, pour la conlmanc;e de l'element AGM1 et eventuellement celle de l'autre element ADM2, etc... La capacite de traitement de l'unite centrale est donc restreinte. En outre, les elements de couplage AD?~l et AG112 ont en general un acces prioritaire a la mer,loire du calcula-teur en raison de la rapidite de lecture d'un derouleur cie bande et de la longueur cles sequences de donnees qu'il restitue. La capacite de traitement du calculateur, qui est conditionne par la rapidite d'echan-ge des donnees entre l'unite centrale UC et la memoire M, est egalement restreinte du fait que celle-ci est utilisee pour le transfert de don-nees depuis un derouleur de bande jusqu'a un operateur utilisant ces donnees. De plus J la rapidite des transferts entre le derouleur de bande et l'operateur exterieur est rendue plus lente par le fait que la memoire du calculateur est utilisee comme relais.
Si l'on se reporte a la figure 2, on voit que le dispositif selon l'invention comporte un organe de commutation constitue d'un multiplexeur 1 a douze entrPes reparties en un premier groupe (e1, e2 ...e6) et en un second groupe (e'1, e'2...e'6) c!e six entrees chacun, et a six sorties s1, s2, s3...s6. Ce multiplexeur est adapte sur corn-ande a connecter les six sorties 51~ 52 56 respectivement soit aux entrees e1,-e2...e6 du premier groupe ou aux entrees e'1, e'2...e'6 du second groupe. Les douze en-trees e1, e'1, e2, e'2...e6, e'6 sont 1;21~'7~
.
respectivement connectees aux douze so~-ties ~un elément dememorisation constitue par exemple d'un registre d'aiguillage 2 à douze bits b1 b'1 b2 b'2...b6 b'6. Les six sorties s1 s2 s3 s4 s5 56 du mul-tiplexeur 1 sont connectees une premiere entree de commande de six portes ET à deux entrees P1 P2. P3. P4 P5 et P6 d ' un ense~ble de portes lo~iques (12~.
Le dispositif comporte egalement un calculateur 3 constitue par la cornbinaison de moyens de merlorisation 'i et d'une unite centrale UC. Ce calculateur est de preference un micro-ordinateur. Une seconde ertree de la porte P1 et la sortie de la porte P2 sont connectees aux moyens dc memorisation ~I du micro-ordinateur. Une seconde entree de la porte P3 est connectée à la sortie d'un element de menorisation 4 du type FIF0 (ciesignation an~lo-saxonne bien connuedes specialistes et abreqee de First-In-First-0ut) l'entree de cet elenlent etant con-nectee à un système d'acquisition 13.
La sortie de la porte P4 est connectee à l'entree d'un ele-ment de melllorisation 5 iu type FIF0 egalement la sortie de celui-ci etant connectee à des moyens d'exploitation 6 constitues par exemple d'un systèrme de traitement de donnees. Une seconde entree de la porte P5 est-connec-tee à la sortie d'un element de memorisation 7 du type FIF0 ~ont l'entree est connectee à la sortie d'un enregistreur-lecteur de donnees 8 constitue de preference d'un derouleur de bande tr~s ra-pide (sa vitesse de defilement est de l'ordre de 2 à 3 m/s par exemple et sa capacite d'enregistrement de plusieurs milliers de bits/cm). La sortie de la porte P6 est connectee à l'entree d'un element de memori-sation ~ du type FIF0 dont la sortie est connectee a l'entree de l'en-registreur de donnees ~. Les sorties des portes P1 P3 et P5 et les secondes entrees des portes P2 P4 et P6 sont interconnectees.
Le dispositif comForte egalemerlt deux compteurs C1 et C2 fonctionnant en decompteurs dont les entrees de ci~argenlent respectives L1 et L2 sont connectees a l'unite centrale UC du micro-ordinateur 3.
L'er;tree du décompta~e ED1 du compteur C1 est connectee a une sor-tie d'ull elelTlent de synchronisation 10. L'entrée du decomptage ED2 du comp-teur C2 est cornectee a la surtie d'une porle ET P7 iont l'entree de 1,L~16~9 comnlande est connectee a la sortie "retenue" R1 iu compteur C1 et dont l'autre entree est connectée a une seconde sortie de l'element de syn-chrollisation 10. La sortie R1 du compteur Cl est egalement connectée a une prellliere entree d1 d'un organe de contrôle 11, ure seconbe entree d2 de celui-ci étant connectee a une sortie de l'unite centrale UC du micro-ordinateur 3. La sortie de l'organe de contrôle 11 est connectée a l'entree de commande g du lnultiplexeur 1. L'ensemble de l'élément de m~morisation 2, du multiplexeur 1, des compteurs C1 , C~ , de l'élé-ment de synchronisation 10, de l'organe de cor,trGle 11 et cle la porte P7, constitue les moyens de couplage. Les éléments de memorisation du type FIF0 sont adaptés â engendrer des signaux lorsque la totalite de leurs emplacelilents àe nmemoire ne sont pas occupés. Les sorties respec-tives a1, a2, a3, a4 des éléments de iiiérlorisation 4, 5, 7, ~ ou ces signaux sont disponibles, sont connectées aux quatre entrées de l'élé-ment de synchronisation 10. Enfin, l'entrée ce chargement h du registre
un calculateur pour commander le transfert de donnees entre des appareils d'un ensemble d'appa~eils adaptes pour l'acquisition, le traitement,la memorisation et l'enre-gistrement de donnees.
Le dispositif selon l'invention peut en particu-lier être associe a un calculateur pour commander des transferts directs d'informations entre un système d'acqui-sition de donnees, un appareil d'enregistrement et de lecture (un derouleur de bande tres rapide par exemple) et facultativement, des moyens d'exploitation des donnees en-registrees (par exemple un dispositif de traitement) et/ou la memoire du calculateur.
Comme on le verra au cours de la description, les transferts de donnees entre un dispositif d'enregistre-ment et de lecture de donnees et un autre dispositif sont en general, commandes par un calculateur dont la memoire propre est utilisee comme organe de memorisation-relais.
La gestion de ces transferts est deleguee a un organe de couplage specialise designe habituellement par organe ADM
(acces direct a la memoire) qui, a la reception d'une ins-truction que lui transmet l'unite de commande du calculateur, commande une suite d'operations requises pour le transfert demande.
Avec un tel agencement, la memoire du calculateur se trouve encombree de donnees en cours de transfert et l'unite centrale de celui-ci doit gerer les echanges pour lesquels la memoire est utilisee comme organe de memorisa-tion intermediaire, ce qui limite les capacites propres de traitement du calculateur et restreint les possibilites d'echange entre l'unite centrale et sa propre memoire.
Le dispositif selon l'invention permet d'eviter les inconvenients ci-dessus mentionnes.
Selon l'invention, il est prevu un dispositif associe a un calculateur pour commander le transfert de donnees entre des appareils d'un ensemble d'appareils adaptes 1~16~'79 pour l'acquisition, le traitement, la memorisation et l'en-registrement de donnees, ce dispositif comportant un ensemble de portes logiques pour mettre selectivement en communication les appareils de l'ensemble d'appareils en reponse à des signaux de commande, le dispositif comportant en outre des moyens de memorisation pour memoriser au moins deux series de signaux de commande specifiques issus du calculateur et une unite de commutation comportant des moyens de comptage de temps pour appliquer successivement et auto-matiquement les deux series de signaux de commande specifi-ques à l'ensemble de portes logiques, de maniere que deux transferts de donnees au moins soient successivement conduits entre les appareils dudit ensemble d'appareils.
Le dispositif selon l'invention permet notamment d'assurer des transferts directs de donnees entre un système d'acquisition de donnees, un appareil d'enregistrement et de lecture, et par exemple des moyens d'exploitation de donnees ou des moyens de memorisation, sans recourir à une memoire-relais intérieure au calculateur de commande, celui-ci n'etant utilise que pour commander et contrôler les transferts ou fournir des donnees prealablement memorisees.
~ 'autres caracteristiques et avantages de l'inven-tion apparaîtront a la lecture de la description suivante d'un mode de realisation préféré du dispositif en question, cette description étant donnée à titre d'exemple non limitatif seulement et faisant référence aux dessins annexes sur les-quels:
La Figure 1 represente un dispositif connu permet-tant de commander des transferts de donnees entre un de-rouleur de bande et un operateur ou un organe de memorisationannexe; et La Figure 2 represente schematiquement 1'ensemble du dispositif selon l'invention.
Le dispositif connu represente à la Figure 1, permettant de commander des transferts de donnees entre un i79 - 2a -système d'enregistrement tel qu'un derouleur de bande B et un appareil d'utilisation tel qu'un operateur de calcul specialise O ou, eventuellement, un organe de memorisation, est pilote par un calculateur comportant une unite centrale S de traitement UC associee a une memoire M, et un système de couplage SC. Ce système comporte, par exemple, au moins un element ADMl adapte, sur instruction de 1'unite centrale, à commander toutes les operations de transfert d'informations prelevees sur la bande enregistree B dans une partie de la memoire centrale M du calculateur, ou encore à realiser de maniere autonome l'enchalnement de plusieurs transferts successifs. Comme le debit d'informations prelevees en sequence sur une bande magnetique d'enregistrement est gene-ralement très grand par rapport au contenu de la partie de la memoire centrale M affectee aux donnees transferées, cette partie est constituee de ùeux //
/
12~ i79 memoire tampons ~lT1, r;'T2. Lorsque le prenlier element MT1 est rempli, l'unite centrale UC en est avertie et cGrnnlande à l'element ADM 1 de poursuivre le transfert de donnees vers le second elërnent tampon MT2.
Dans le menle temps, l'unite centrale UC envoie une instruction de transfert a un second element AD?12 pour que le contenu de la memoire-tampon ?IT1 soit transferee sur un disque d'enregistrement G, ce qui rend celle-ci disponible pour d'autres transferts commandés par l'uni-te centrale UC. Lorsque les transferts d'informations sont acheves, l'unite centrale commande le transfert des donnees menlorisees dans les memoires-tarilponsiMT1, MT2 du calculateur ou sur le disque, a l'o-perateur specialise 0.
On voit que l'unite centrale UC du calculateur est sollici-tee de nonlbreuses fois pendant les operations de transfert, pour l'i-nitialisation de celles-ci, pour la conlmutation des memoires-tampons i~lT1, ?~lT2, pour la conlmanc;e de l'element AGM1 et eventuellement celle de l'autre element ADM2, etc... La capacite de traitement de l'unite centrale est donc restreinte. En outre, les elements de couplage AD?~l et AG112 ont en general un acces prioritaire a la mer,loire du calcula-teur en raison de la rapidite de lecture d'un derouleur cie bande et de la longueur cles sequences de donnees qu'il restitue. La capacite de traitement du calculateur, qui est conditionne par la rapidite d'echan-ge des donnees entre l'unite centrale UC et la memoire M, est egalement restreinte du fait que celle-ci est utilisee pour le transfert de don-nees depuis un derouleur de bande jusqu'a un operateur utilisant ces donnees. De plus J la rapidite des transferts entre le derouleur de bande et l'operateur exterieur est rendue plus lente par le fait que la memoire du calculateur est utilisee comme relais.
Si l'on se reporte a la figure 2, on voit que le dispositif selon l'invention comporte un organe de commutation constitue d'un multiplexeur 1 a douze entrPes reparties en un premier groupe (e1, e2 ...e6) et en un second groupe (e'1, e'2...e'6) c!e six entrees chacun, et a six sorties s1, s2, s3...s6. Ce multiplexeur est adapte sur corn-ande a connecter les six sorties 51~ 52 56 respectivement soit aux entrees e1,-e2...e6 du premier groupe ou aux entrees e'1, e'2...e'6 du second groupe. Les douze en-trees e1, e'1, e2, e'2...e6, e'6 sont 1;21~'7~
.
respectivement connectees aux douze so~-ties ~un elément dememorisation constitue par exemple d'un registre d'aiguillage 2 à douze bits b1 b'1 b2 b'2...b6 b'6. Les six sorties s1 s2 s3 s4 s5 56 du mul-tiplexeur 1 sont connectees une premiere entree de commande de six portes ET à deux entrees P1 P2. P3. P4 P5 et P6 d ' un ense~ble de portes lo~iques (12~.
Le dispositif comporte egalement un calculateur 3 constitue par la cornbinaison de moyens de merlorisation 'i et d'une unite centrale UC. Ce calculateur est de preference un micro-ordinateur. Une seconde ertree de la porte P1 et la sortie de la porte P2 sont connectees aux moyens dc memorisation ~I du micro-ordinateur. Une seconde entree de la porte P3 est connectée à la sortie d'un element de menorisation 4 du type FIF0 (ciesignation an~lo-saxonne bien connuedes specialistes et abreqee de First-In-First-0ut) l'entree de cet elenlent etant con-nectee à un système d'acquisition 13.
La sortie de la porte P4 est connectee à l'entree d'un ele-ment de melllorisation 5 iu type FIF0 egalement la sortie de celui-ci etant connectee à des moyens d'exploitation 6 constitues par exemple d'un systèrme de traitement de donnees. Une seconde entree de la porte P5 est-connec-tee à la sortie d'un element de memorisation 7 du type FIF0 ~ont l'entree est connectee à la sortie d'un enregistreur-lecteur de donnees 8 constitue de preference d'un derouleur de bande tr~s ra-pide (sa vitesse de defilement est de l'ordre de 2 à 3 m/s par exemple et sa capacite d'enregistrement de plusieurs milliers de bits/cm). La sortie de la porte P6 est connectee à l'entree d'un element de memori-sation ~ du type FIF0 dont la sortie est connectee a l'entree de l'en-registreur de donnees ~. Les sorties des portes P1 P3 et P5 et les secondes entrees des portes P2 P4 et P6 sont interconnectees.
Le dispositif comForte egalemerlt deux compteurs C1 et C2 fonctionnant en decompteurs dont les entrees de ci~argenlent respectives L1 et L2 sont connectees a l'unite centrale UC du micro-ordinateur 3.
L'er;tree du décompta~e ED1 du compteur C1 est connectee a une sor-tie d'ull elelTlent de synchronisation 10. L'entrée du decomptage ED2 du comp-teur C2 est cornectee a la surtie d'une porle ET P7 iont l'entree de 1,L~16~9 comnlande est connectee a la sortie "retenue" R1 iu compteur C1 et dont l'autre entree est connectée a une seconde sortie de l'element de syn-chrollisation 10. La sortie R1 du compteur Cl est egalement connectée a une prellliere entree d1 d'un organe de contrôle 11, ure seconbe entree d2 de celui-ci étant connectee a une sortie de l'unite centrale UC du micro-ordinateur 3. La sortie de l'organe de contrôle 11 est connectée a l'entree de commande g du lnultiplexeur 1. L'ensemble de l'élément de m~morisation 2, du multiplexeur 1, des compteurs C1 , C~ , de l'élé-ment de synchronisation 10, de l'organe de cor,trGle 11 et cle la porte P7, constitue les moyens de couplage. Les éléments de memorisation du type FIF0 sont adaptés â engendrer des signaux lorsque la totalite de leurs emplacelilents àe nmemoire ne sont pas occupés. Les sorties respec-tives a1, a2, a3, a4 des éléments de iiiérlorisation 4, 5, 7, ~ ou ces signaux sont disponibles, sont connectées aux quatre entrées de l'élé-ment de synchronisation 10. Enfin, l'entrée ce chargement h du registre
2 est connectée a une sortie de l'unité centrale UC du micro-ordinateur
3, et une entrée de celle-ci est connectée a la sortie l'retenue" R2 du compteur C2.
Le dispositif fonctionne de la maniere suivante :
Le multiplexeur I etant dans une premiere position pour la-que11e-il connecte par exemple les entrées e1 a e6 respectivement aux sorties 51 a 56' l'unité centrale UC du micro-ordinateur 3 char~e un mot numérique a 12 bits dans le registre i'aiguillage 2 selon le type de transfert choisi. Si des données doivent être transférées par exem-ple, depuis l'enregistreur a banie 8 jusqu'au dispositif d'exploitation 6, les bits b5 et b4 auront la valeur logique 1, les autres bits du mot numerique charge dans le registre d'aiguillage ayant la valeur logique 0, de maniere a ouvrir les portes ET P4 et P5 et fermer les autres por-tes P1 a P3 et P6.
Si une suite d'operations plus complexe doit être efFectuee, par exemple le transfert en chaine d'un certain norllbre K de mots clepuis les moyens de memorisation ~ du micro-ordinateur 3 jusqu'a l'enregis-treu!^ a bande 8 puis le transfert en chaine d'un certain nombre L de r,lots cepuis l'organe d'acquisition 13 jusqu'a l'enregistreur 8 égale-ment, l'unite centrale UC du mic!-o-ordillateur 3 initialise ces trans-6 121~679 fert. Pour cela :
- elle conllnande le chargement cians les CGmpteurs C1 et C2 respec-tivement des deux normbres ,< et L, - elle char5e cians le registre d'aiguillage 2 un mot numerique tel que les bits b1 et b6 ci'une part. et b'3 et b'6, soient au niveau lngique haut, les autres bits etant au niveau logique bas, de manière a ouvrir dans un premier stade les pcrtes ET P1 et P6 et dans un second staae, obtenu par commutation du multi-plexeur 1, a ouvrir les portes P3 et P5, - elle engendre le signal d2 c!e validation, et elle transrnet aux moyens de memorisation M associes, des instruc-tions pour desisner les adresses des K mots ~ extraire successi-venIent et commander leur transfert.
Dans le prel.lier stade, ou les portes P1 et ~6 sont ouvertes, les K mots sont transferes cians l'element ue mel-norisation 9 puis dans l'ellregistre~r a bande 8. Dès qu'un ernplacenm2nt de m~nnoire ae l'eler.lent 9 est libere, le signal a4 eMis par celui-ci provoque l'emission par l'or~ane de synchronisation 10 d'une ir,lpulsion de decomptage qui ciecrement2 le compteur C1. Lorsque K impulsionssuccessives ont ramene le conipteur C1 a ~ero, celui-ci engenbre a sa sortie R1 un signal de "retenue" qui coMmande l'ouverture de la porte ET P7 et actionne l'or-gane de contrôle 11, lequel emet une impulsion de commande appliquee a l'entree g du multiplexeur 1, ce qui provoque la commutation des sorties s1, s2...s6 sur les entrees e'1, e'2...e'6 ce celui-ci.
Dans le second stade, les bits b'3 et b'6 etan-t au niveau logique 1, les portes ET P3 et P6 sont ouvertes e-t les transferts des L mots requis depuis l'organe dlacquisition 13 jusqu'a l'er,registreur bande 8 peuvent être effectuës en serie a une vitesse ciependant de la disponibilite des emplacements dans les elements de n~emorisation (FIF0) 4 et 9 associes.
Llorgane de synchronisation 10 est adapte, a partir des si-gllaux a1 et a4 par exemple, ~ en~endrer aes impulsions qui sont appli-quees a l'entree de compta~e E[)2 du compteur C2 par l'interlneaiaire 1216~79 de la porte P7 maintenue ouverte par le signal de retenue~
~ la sortie Rl du compteur Cl. Le compteur C2 est décr~ment~
et le signal de retenue qu'il émet sur sa sortie R2 ~ son retour a zero, est transmis a l'unite centrale UC du micro-ordinateur 3, ce qui met fin ~ l'enchainement des transfertsrequis.
Ce type d'operation consistant a encha~ner unP
premiere et une seconde s~rie de mots provenant de deux organes de memorisation differents et a les transferer sur un organe commun, est utilise par exemple, dans les systèmes d'enregistrement de donnees sismiques.
Les L mots numeriques sont par exemple les valeurs representatives d'un signal sismique demultiplexe contenues dans la m~moire d'un systeme d'acquisition de donnees sis-miques tel que celui decrit dans le brevet francaisn 2.471.088 publie le 12 juin 1981. Les R mots numeriques representent par exemple l'ensemble des donnees necessaires à l'identification du signal démultiplexe et constituent l'étiquette de ce signal. Lorsque le signal demultiplexe doit être transfere sur un enregistreur ~ bande, on encha;ne dans l'ordre les K mots de l'etiquette pour les L mots du signal, de maniere a obtenir un bloc de donnees identifie.
L'exemple decrit ci-dessus n'est pas limitatif.
Par un chargement approprie du registre d'aiguillage 2 ainsi que des compteurs Cl et C2 par exemple, on peut obtenir toutes les combinaisons possibles de transferts entre l'or-gane de memorisation M, les organes d'acquisition et d'ex-ploitation 6, 13 et l'enregistreur à bande 8.
Dans tous les cas, on voit que les moyens de mémorisation du calculateur ne sont jamais utilises comme relais et que l'intervention de l'unite centrale dans la gestion des differents transferts de donnees est limitée à des ordres d'initialisation, ce qui lui permet d'être utilisee pour d'autres tâches.
.~,.. ~,,
Le dispositif fonctionne de la maniere suivante :
Le multiplexeur I etant dans une premiere position pour la-que11e-il connecte par exemple les entrées e1 a e6 respectivement aux sorties 51 a 56' l'unité centrale UC du micro-ordinateur 3 char~e un mot numérique a 12 bits dans le registre i'aiguillage 2 selon le type de transfert choisi. Si des données doivent être transférées par exem-ple, depuis l'enregistreur a banie 8 jusqu'au dispositif d'exploitation 6, les bits b5 et b4 auront la valeur logique 1, les autres bits du mot numerique charge dans le registre d'aiguillage ayant la valeur logique 0, de maniere a ouvrir les portes ET P4 et P5 et fermer les autres por-tes P1 a P3 et P6.
Si une suite d'operations plus complexe doit être efFectuee, par exemple le transfert en chaine d'un certain norllbre K de mots clepuis les moyens de memorisation ~ du micro-ordinateur 3 jusqu'a l'enregis-treu!^ a bande 8 puis le transfert en chaine d'un certain nombre L de r,lots cepuis l'organe d'acquisition 13 jusqu'a l'enregistreur 8 égale-ment, l'unite centrale UC du mic!-o-ordillateur 3 initialise ces trans-6 121~679 fert. Pour cela :
- elle conllnande le chargement cians les CGmpteurs C1 et C2 respec-tivement des deux normbres ,< et L, - elle char5e cians le registre d'aiguillage 2 un mot numerique tel que les bits b1 et b6 ci'une part. et b'3 et b'6, soient au niveau lngique haut, les autres bits etant au niveau logique bas, de manière a ouvrir dans un premier stade les pcrtes ET P1 et P6 et dans un second staae, obtenu par commutation du multi-plexeur 1, a ouvrir les portes P3 et P5, - elle engendre le signal d2 c!e validation, et elle transrnet aux moyens de memorisation M associes, des instruc-tions pour desisner les adresses des K mots ~ extraire successi-venIent et commander leur transfert.
Dans le prel.lier stade, ou les portes P1 et ~6 sont ouvertes, les K mots sont transferes cians l'element ue mel-norisation 9 puis dans l'ellregistre~r a bande 8. Dès qu'un ernplacenm2nt de m~nnoire ae l'eler.lent 9 est libere, le signal a4 eMis par celui-ci provoque l'emission par l'or~ane de synchronisation 10 d'une ir,lpulsion de decomptage qui ciecrement2 le compteur C1. Lorsque K impulsionssuccessives ont ramene le conipteur C1 a ~ero, celui-ci engenbre a sa sortie R1 un signal de "retenue" qui coMmande l'ouverture de la porte ET P7 et actionne l'or-gane de contrôle 11, lequel emet une impulsion de commande appliquee a l'entree g du multiplexeur 1, ce qui provoque la commutation des sorties s1, s2...s6 sur les entrees e'1, e'2...e'6 ce celui-ci.
Dans le second stade, les bits b'3 et b'6 etan-t au niveau logique 1, les portes ET P3 et P6 sont ouvertes e-t les transferts des L mots requis depuis l'organe dlacquisition 13 jusqu'a l'er,registreur bande 8 peuvent être effectuës en serie a une vitesse ciependant de la disponibilite des emplacements dans les elements de n~emorisation (FIF0) 4 et 9 associes.
Llorgane de synchronisation 10 est adapte, a partir des si-gllaux a1 et a4 par exemple, ~ en~endrer aes impulsions qui sont appli-quees a l'entree de compta~e E[)2 du compteur C2 par l'interlneaiaire 1216~79 de la porte P7 maintenue ouverte par le signal de retenue~
~ la sortie Rl du compteur Cl. Le compteur C2 est décr~ment~
et le signal de retenue qu'il émet sur sa sortie R2 ~ son retour a zero, est transmis a l'unite centrale UC du micro-ordinateur 3, ce qui met fin ~ l'enchainement des transfertsrequis.
Ce type d'operation consistant a encha~ner unP
premiere et une seconde s~rie de mots provenant de deux organes de memorisation differents et a les transferer sur un organe commun, est utilise par exemple, dans les systèmes d'enregistrement de donnees sismiques.
Les L mots numeriques sont par exemple les valeurs representatives d'un signal sismique demultiplexe contenues dans la m~moire d'un systeme d'acquisition de donnees sis-miques tel que celui decrit dans le brevet francaisn 2.471.088 publie le 12 juin 1981. Les R mots numeriques representent par exemple l'ensemble des donnees necessaires à l'identification du signal démultiplexe et constituent l'étiquette de ce signal. Lorsque le signal demultiplexe doit être transfere sur un enregistreur ~ bande, on encha;ne dans l'ordre les K mots de l'etiquette pour les L mots du signal, de maniere a obtenir un bloc de donnees identifie.
L'exemple decrit ci-dessus n'est pas limitatif.
Par un chargement approprie du registre d'aiguillage 2 ainsi que des compteurs Cl et C2 par exemple, on peut obtenir toutes les combinaisons possibles de transferts entre l'or-gane de memorisation M, les organes d'acquisition et d'ex-ploitation 6, 13 et l'enregistreur à bande 8.
Dans tous les cas, on voit que les moyens de mémorisation du calculateur ne sont jamais utilises comme relais et que l'intervention de l'unite centrale dans la gestion des differents transferts de donnees est limitée à des ordres d'initialisation, ce qui lui permet d'être utilisee pour d'autres tâches.
.~,.. ~,,
Claims (6)
1. Dispositif associé à un calculateur pour commander le transfert de données entre des appareils d'un ensemble d'appareils adaptés pour l'acquisition, le traite-ment, la mémorisation et l'enregistrement de données, ce dispositif comportant un ensemble de portes logiques pour mettre sélectivement en communication les appareils dudit ensemble d'appareils en réponse à des signaux de commande, le dispositif comportant en outre des moyens de mémorisation pour mémoriser au moins deux séries de signaux de commande spécifiques issus du calculateur et une unité de commutation comportant des moyens de comptage de temps pour appliquer successivement et automatiquement les deux séries de signaux de commande spécifiques à l'ensemble de portes logiques, de manière que deux transferts de données au moins soient suc-cessivement conduits entre les appareils dudit ensemble d'appareils.
2. Dispositif selon la revendication 1, dans lequel les signaux de commande sont des mots binaires ayant des bits qui sont appliqués respectivement à des entrées de commande des différentes portes logiques dudit ensemble de portes logiques et les moyens de mémorisation sont des registres pour contenir au moins deux mots binaires, les registres ayant différentes sorties appliquées à des entrées de l'unité de commutation, et des moyens étant prévus pour commander l'unité de commutation de manière qu'au moins deux mots binaires soient dirigés vers les entrées de commande des portes logiques de l'ensemble de portes logiques.
3. Dispositif selon la revendication 2, carac-térisé en ce que les moyens de commande comportent un premier compteur et un second compteur ayant chacun une entrée de chargement, ces entrées de chargement étant connectées au calculateur pour enregistrer un nombre de données distinctes à transférer lors de deux transferts de données successifs, les moyens de commande comportant également un élément de synchronisation pour engendrer des impulsions de décomptage permettant de décrémenter successivement le pre-mier et le second compteurs et un groupe logique actionné par le premier compteur lorsque celui-ci est revenu à zéro, pour connecter l'élément de synchronisation à une entrée de décomptage du second compteur et pour commander l'unité de commutation de manière à permettre le second des deux transferts de données successifs lors desquels est transmis ledit nombre de données distinctes.
4. Dispositif selon la revendication 3, carac-térisé en ce que le groupe logique comporte une porte logique de validation ayant une entrée connectée à une sortie ?rete-nue? du premier compteur et ayant une sortie connectée à
l'entrée de décomptage du second compteur, et un organe de contrôle connecté à la sortie ?retenue? du premier compteur ainsi qu'au calculateur et délivrant un signal de commande de l'unité de commutation.
l'entrée de décomptage du second compteur, et un organe de contrôle connecté à la sortie ?retenue? du premier compteur ainsi qu'au calculateur et délivrant un signal de commande de l'unité de commutation.
5. Dispositif selon la revendication 3, caracté-risé en ce que l'ensemble d'appareils comporte des moyens d'exploitation de données, un système d'acquisition de don-nées et un appareil d'enregistrement et de lecture, et en ce que les portes de l'ensemble de portes logiques sont connectées à ces différents appareils par l'intermédiaire d'éléments de mémorisation qui engendrent des signaux pour indiquer les transferts de données, ces signaux étant trans-mis à l'élément de synchronisation.
6. Dispositif selon la revendication 1, caracté-risé en ce que le calculateur est un micro-ordinateur, et en ce que ledit ensemble d'appareils comporte un appareil d'enregistrement et de lecture forme par un dérouleur de bande à grande vitesse.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8204670 | 1982-03-17 | ||
FR8204670A FR2523746B1 (fr) | 1982-03-17 | 1982-03-17 | Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lecture |
Publications (1)
Publication Number | Publication Date |
---|---|
CA1216679A true CA1216679A (fr) | 1987-01-13 |
Family
ID=9272166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CA000423785A Expired CA1216679A (fr) | 1982-03-17 | 1983-03-17 | Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lecture |
Country Status (9)
Country | Link |
---|---|
US (1) | US4669060A (fr) |
JP (1) | JPS58172733A (fr) |
CA (1) | CA1216679A (fr) |
DE (1) | DE3309639A1 (fr) |
FR (1) | FR2523746B1 (fr) |
GB (1) | GB2117944B (fr) |
IT (1) | IT1161647B (fr) |
NL (1) | NL8300904A (fr) |
NO (1) | NO168393C (fr) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4847750A (en) * | 1986-02-13 | 1989-07-11 | Intelligent Instrumentation, Inc. | Peripheral DMA controller for data acquisition system |
JPH01126760A (ja) * | 1987-11-11 | 1989-05-18 | Toshiba Corp | 並列計算機システム |
US5150313A (en) * | 1990-04-12 | 1992-09-22 | Regents Of The University Of California | Parallel pulse processing and data acquisition for high speed, low error flow cytometry |
SE505963C2 (sv) * | 1993-02-25 | 1997-10-27 | Nitro Nobel Ab | Sätt för laddning av borrhål med sprängämne |
US6809804B1 (en) | 2000-05-11 | 2004-10-26 | Becton, Dickinson And Company | System and method for providing improved event reading and data processing capabilities in a flow cytometer |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE568797A (fr) * | 1958-03-01 | |||
GB931772A (en) * | 1958-11-26 | 1963-07-17 | Ass Elect Ind | Improvements relating to electronic computer equipment |
GB904334A (en) * | 1959-02-04 | 1962-08-29 | Int Computers & Tabulators Ltd | Improvements in or relating to data handling equipment |
US3268870A (en) * | 1962-06-27 | 1966-08-23 | Control Data Corp | System and apparatus for automatic data collection |
US3530438A (en) * | 1965-12-13 | 1970-09-22 | Sperry Rand Corp | Task control |
CH479119A (de) * | 1967-08-04 | 1969-09-30 | Hasler Ag | Elektronische Datenverarbeitungsanlage |
FR93930E (fr) * | 1967-11-16 | 1969-06-06 | Bull General Electric | Perfectionnements aux dispositifs permettant le transfert d'informations entre une unité centrale et des éléments périphériques |
US3560934A (en) * | 1969-06-10 | 1971-02-02 | Ibm | Arrangement for effecting vector mode operation in multiprocessing systems |
US3675209A (en) * | 1970-02-06 | 1972-07-04 | Burroughs Corp | Autonomous multiple-path input/output control system |
US3810103A (en) * | 1972-04-03 | 1974-05-07 | Hawlett Packard Co | Data transfer control apparatus |
FR2234604B1 (fr) * | 1973-06-22 | 1978-05-26 | Siemens Ag | |
FR2254999A5 (fr) * | 1973-12-12 | 1975-07-11 | Honeywell Bull Soc Ind | |
FR2261567B1 (fr) * | 1974-02-20 | 1977-09-23 | Honeywell Bull Soc Ind | |
US4263650B1 (en) * | 1974-10-30 | 1994-11-29 | Motorola Inc | Digital data processing system with interface adaptor having programmable monitorable control register therein |
US4006465A (en) * | 1975-05-14 | 1977-02-01 | International Business Machines Corporation | Apparatus for control and data transfer between a serial data transmission medium and a plurality of devices |
US4276595A (en) * | 1978-06-30 | 1981-06-30 | International Business Machines Corporation | Microinstruction storage units employing partial address generators |
JPS558605A (en) * | 1978-06-30 | 1980-01-22 | Fujitsu Ltd | Data processing system |
DE2937903C2 (de) * | 1979-09-19 | 1982-10-28 | Siemens AG, 1000 Berlin und 8000 München | Schaltungsanordnung zum Übertragen von Daten |
JPS5717049A (en) * | 1980-07-04 | 1982-01-28 | Hitachi Ltd | Direct memory access controlling circuit and data processing system |
US4486826A (en) * | 1981-10-01 | 1984-12-04 | Stratus Computer, Inc. | Computer peripheral control apparatus |
-
1982
- 1982-03-17 FR FR8204670A patent/FR2523746B1/fr not_active Expired
-
1983
- 1983-03-11 NL NL8300904A patent/NL8300904A/nl not_active Application Discontinuation
- 1983-03-15 NO NO830899A patent/NO168393C/no unknown
- 1983-03-16 IT IT20093/83A patent/IT1161647B/it active
- 1983-03-17 JP JP58045243A patent/JPS58172733A/ja active Granted
- 1983-03-17 DE DE19833309639 patent/DE3309639A1/de not_active Ceased
- 1983-03-17 GB GB08307359A patent/GB2117944B/en not_active Expired
- 1983-03-17 CA CA000423785A patent/CA1216679A/fr not_active Expired
-
1986
- 1986-05-19 US US06/864,362 patent/US4669060A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
GB8307359D0 (en) | 1983-04-27 |
FR2523746B1 (fr) | 1987-07-10 |
FR2523746A1 (fr) | 1983-09-23 |
NO168393C (no) | 1992-02-12 |
GB2117944B (en) | 1985-07-17 |
DE3309639A1 (de) | 1983-09-29 |
US4669060A (en) | 1987-05-26 |
NO830899L (no) | 1983-09-19 |
IT1161647B (it) | 1987-03-18 |
NL8300904A (nl) | 1983-10-17 |
JPS58172733A (ja) | 1983-10-11 |
NO168393B (no) | 1991-11-04 |
IT8320093A0 (it) | 1983-03-16 |
GB2117944A (en) | 1983-10-19 |
JPH0412497B2 (fr) | 1992-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1178715A (fr) | Dispositif pour la transmission de signaux entre deux stations de traitement de l'information | |
FR2531230A1 (fr) | Ensemble destine au test automatique centralise de circuits imprimes et procede de test de circuits a microprocesseur faisant application de cet ensemble | |
EP0020202A1 (fr) | Système multiprocesseur de traitement de signal | |
FR2503899A1 (fr) | Procede et dispositif de transmission de donnees numeriques | |
WO1993003441A1 (fr) | Architecture de systeme en tableau de processeurs a structure parallele | |
EP0889429B1 (fr) | Lecteur de cartes à puces à protocole de transmission rapide | |
CA1216679A (fr) | Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lecture | |
EP0920157A1 (fr) | Dispositif de gestion de mémoire tampon partagée | |
EP0171856B1 (fr) | Processeur pour le traitement de signal et structure de multitraitement hiérarchisée comportant au moins un tel processeur | |
EP0340841A1 (fr) | Elément de circuit-point de croisement entre deux lignes omnibus | |
EP0032862A1 (fr) | Dispositif pour superposer les phases successives du transfert des informations entre plusieurs unités d'un système de traitement de l'information | |
FR2707790A1 (fr) | Mémoire à double accès. | |
CA1092225A (fr) | Central telephonique et les circuits de commande associes | |
EP0359607B1 (fr) | Unité centrale pour système de traitement de l'information | |
EP1632863B1 (fr) | Dispositif programmable d'interface de commande | |
EP0464768A1 (fr) | Module interface de transfert de données | |
FR2531791A1 (fr) | Circuit d'adressage pour equipement de test automatique | |
EP0346420B1 (fr) | Procede d'echange d'information dans un systeme multiprocesseur | |
EP1179739A1 (fr) | Procédé pour tester un circuit intégré à contrôle de cadencement flexible | |
FR2490367A1 (fr) | Coupleur de supports electroniques amovibles | |
EP0689366A1 (fr) | Circuit de détection de tonalité téléphonique | |
EP0594478B1 (fr) | Circuit intégré à la demande à microprocesseur incorporant des moyens pour le test | |
FR2538140A1 (fr) | Dispositif de couplage de bus pour systeme de traitement de donnees a bus multiples | |
FR2754924A1 (fr) | Circuit de memoire tampon d'entree/sortie capable de minimiser le transfert de donnees requis dans les operations de tamponnage d'entree et de sortie | |
EP1249760A1 (fr) | Dispositif de traitement de données par plusieurs processeurs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MKEX | Expiry |