BR112019022995B1 - Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos - Google Patents
Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos Download PDFInfo
- Publication number
- BR112019022995B1 BR112019022995B1 BR112019022995-7A BR112019022995A BR112019022995B1 BR 112019022995 B1 BR112019022995 B1 BR 112019022995B1 BR 112019022995 A BR112019022995 A BR 112019022995A BR 112019022995 B1 BR112019022995 B1 BR 112019022995B1
- Authority
- BR
- Brazil
- Prior art keywords
- sequence
- sss
- cyclic shift
- fact
- pss
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 77
- 238000012545 processing Methods 0.000 title claims abstract description 75
- 125000004122 cyclic group Chemical group 0.000 claims abstract description 315
- 238000004891 communication Methods 0.000 claims description 25
- 238000001514 detection method Methods 0.000 claims description 13
- 238000004590 computer program Methods 0.000 claims description 9
- 101000601047 Homo sapiens Nidogen-1 Proteins 0.000 claims 7
- 102100037369 Nidogen-1 Human genes 0.000 claims 7
- 108010076504 Protein Sorting Signals Proteins 0.000 abstract description 88
- 230000006870 function Effects 0.000 description 14
- 238000013507 mapping Methods 0.000 description 12
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical group [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 8
- 101000601048 Homo sapiens Nidogen-2 Proteins 0.000 description 5
- 102100037371 Nidogen-2 Human genes 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 2
- 201000003042 peeling skin syndrome Diseases 0.000 description 2
- 229920001467 poly(styrenesulfonates) Polymers 0.000 description 2
- 101100281682 Danio rerio fsta gene Proteins 0.000 description 1
- 208000035032 Multiple sulfatase deficiency Diseases 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 235000019800 disodium phosphate Nutrition 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 201000006033 mucosulfatidosis Diseases 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7073—Synchronisation aspects
- H04B1/7083—Cell search, e.g. using a three-step approach
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
- H04J11/0069—Cell search, i.e. determining cell identity [cell-ID]
- H04J11/0076—Acquisition of secondary synchronisation channel, e.g. detection of cell-ID group
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/709—Correlator structure
- H04B1/7093—Matched filter type
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
- H04J11/0069—Cell search, i.e. determining cell identity [cell-ID]
- H04J11/0073—Acquisition of primary synchronisation channel, e.g. detection of cell-ID within cell-ID group
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0022—PN, e.g. Kronecker
- H04J13/0025—M-sequences
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0022—PN, e.g. Kronecker
- H04J13/0029—Gold
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0074—Code shifting or hopping
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2602—Signal structure
- H04L27/2605—Symbol extensions, e.g. Zero Tail, Unique Word [UW]
- H04L27/2607—Cyclic extensions
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/04—Wireless resource allocation
- H04W72/044—Wireless resource allocation based on the type of the allocated resource
- H04W72/0466—Wireless resource allocation based on the type of the allocated resource the resource being a scrambling code
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/709—Correlator structure
- H04B1/7093—Matched filter type
- H04B2001/70935—Matched filter type using a bank of matched fileters, e.g. Fast Hadamard Transform
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Databases & Information Systems (AREA)
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
A invenção refere-se a um dispositivo de processamento para gerar uma sequência de sinais de sincronização secundários a ser utilizada junto de uma sequência de sinais de sincronização primários para sincronização, o dispositivo de processamento sendo configurado para: determinar um primeiro deslocamento cíclico e um segundo deslocamento cíclico com base em pelo menos uma ID de célula, em que pelo menos um dentro o primeiro deslocamento cíclico e o segundo deslocamento cíclico é associado à sequência de sinais de sincronização primários por ser determinado com base também em um índice da sequência de sinais de sincronização primários; e gerar a sequência de sinais de sincronização secundários com base em um somatório de módulo-2 de uma primeira sequência binária deslocada ciclicamente por um primeiro deslocamento cíclico e uma segunda sequência binária deslocada ciclicamente por um segundo deslocamento cíclico, de modo que se duas sequências de sinais de sincronização secundários geradas associadas a uma sequência de sinais de sincronização primários forem versões deslocadas ciclicamente uma da outra, as duas sequências de sinais de sincronização secundários geradas são versões deslocadas não consecutivamente uma da outra. Além disso, a invenção também refere-se a um nó de rede, um dispositivo de cliente, métodos (...).
Description
[0001] A presente divulgação se refere a um dispositivo de processamento, bem como a um nó de rede e a um dispositivo de cliente compreendendo esse dispositivo de processamento. Além disso, a presente divulgação também se refere a métodos correspondentes e a um programa de computador.
[0002] A sincronização é fundamental na maioria dos sistemas de telecomunicações, por exemplo, sistemas de telecomunicações com base na evolução a longo prazo (LTE) ou LTE-Avançado. Para permitir que os dispositivos de cliente realizem a sincronização com a rede, pelo menos um ponto de transmissão-recepção (TRP) em cada célula da rede transmite sinais de sincronização periódicos. Esses sinais de sincronização são detectados pelos dispositivos de cliente localizados nas proximidades e usados por cada dispositivo de cliente para identificar uma célula apropriada como sua célula servindo. Portanto, a sincronização permite que o dispositivo de cliente adquira uma conexão com um TRP e rastreie a conexão entre eles para comunicações de dados subsequentes.
[0003] Nos sistemas celulares LTE, o sinal de sincronização compreende um sinal de sincronização primário (PSS) e um sinal de sincronização secundário (SSS). PSS e SSS são transmitidos, cada um, em um símbolo de multiplexação por divisão de frequência ortogonal (OFDM) único dentro de cada periodicidade, ou seja, a cada 5 ms. Existem 3 PSSs e 168 SSSs, usados em conjunto para portar 3 x 168 = 504 identidades (IDs) de célula. Os 168 SSSs são adicionalmente codificados pelo índice de sequência de PSS e também codificados para indicar a primeira e segunda temporização de meio quadro. Diferentes pares de sequência de PSS e de SSS portam diferentes IDs de célula e são transmitidas por TRP (s) em diferentes células. O dispositivo de cliente primeiro adquire sincronização de tempo e frequência grosseira, bem como um índice portado no PSS, N^2 e {0,1,2}, por detectar o PSS no domínio de tempo. O dispositivo de cliente adquire um índice portado no SSS, N^ e {0,1,2, ...,167}, por detectar o SSS no domínio de frequência. A ID de célula é (1) (2) entãodada por Especificamente, as sequências de PSS são construídas com base em uma sequência de Zadoff Chu (ZC) de comprimento 63 com três índices de raiz diferentes, e as sequências de SSS são construídas pela concatenação intercalada de duas sequências-m de comprimento 31 com desvios cíclicos diferentes, m0 e m1. Essas duas sequências-m curtas são ainda codificadas com base em ou seja, existem 168 sequências de SSS associadas a cada sequência de PSS, e a segunda sequência-m é codificada com base no desvio cíclico da primeira sequência-m. A ID de célula NID é codificada nas sequências de SSS através de um mapeamento único e reversível entre os índices e os desvios cíclicos 𝑚0 e 𝑚1
[0004] O projeto de parceria de terceira geração (3GPP) está atualmente trabalhando na definição de uma tecnologia de acesso de Novo Rádio (NR). Foi acordado que a sincronização em NR deve usar 3 sequências de NR PSS com base em uma sequência-m modulada por chaveamento por desvio de fase binário (BPSK) puro com 3 desvios cíclicos diferentes. Além disso, o número de NR SSS deve ser de cerca de 1000 após a codificação, ou seja, cada sequência de PSS deve corresponder a cerca de 333 sequências de SSS. Portanto, com os 3 NR PSS, é possível fornecer em torno de 3 x 333 = 1000 IDs de célula, o que é aproximadamente duas vezes o número de IDs de célula fornecidos no LTE.
[0005] O atual projeto de LTE SSS, que concatena duas sequências- m curtas, sofre um alto risco de correlação cruzada, pois existem muitos pares de sequências de SSS para os quais uma das duas sequências-m curtas tem o mesmo desvio cíclico. Esse alto risco de correlação cruzada pode causar uma alta probabilidade de detecção incorreta de ID de célula, especialmente durante o procedimento de mudança automática.
[0006] Um objetivo das modalidades da invenção é fornecer uma solução que mitigue ou resolva os inconvenientes e problemas das soluções convencionais.
[0007] Os objetivos acima e adicionais são resolvidos pelo objeto das reivindicações independentes. Outras formas de implementação vantajosas da presente invenção podem ser encontradas nas reivindicações dependentes.
[0008] De acordo com um primeiro aspecto da invenção, os objetivos mencionados acima e outros são alcançados com um dispositivo de processamento para gerar uma sequência de sinais de sincronização secundários a ser utilizada juntamente com uma sequência de sinais de sincronização primários para sincronização, o dispositivo de processamento sendo configurado para: determinar um primeiro desvio cíclico m0 e um segundo desvio cíclico m1 com base pelo menos em uma ID de célula NID, em que pelo menos um dentre o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 está associado à sequência de sinais de sincronização primários por ser determinado com base também em um índice da sequência de sinais de sincronização primários; e gerar a sequência de sinais de sincronização secundários com base no somatório de módulo-2 de uma primeira sequência binária ciclicamente desviada por um primeiro desvio cíclico m0 e uma segunda sequência binária ciclicamente desviada por um segundo desvio cíclico m1, de modo que, se duas sequências de sinais de sincronização secundários geradas associadas a uma sequência de sinais de sincronização primários são versões ciclicamente desviadas uma da outra, as duas sequências de sinais de sincronização secundários geradas são versões desviadas não consecutivamente uma da outra.
[0009] Assim, duas sequências de sinais de sincronização secundários geradas associadas a uma sequência de sinais de sincronização primários que são versões ciclicamente desviadas uma da outra não devem ser versões desviadas consecutivamente uma da outra. Em outras palavras, uma primeira sequência de sinais de sincronização secundários gerada e uma segunda sequência de sinais de sincronização secundários gerada que estão ambas associadas a uma e a mesma sequência de sinais de sincronização primários, e onde a primeira sequência de sinais de sincronização secundários gerada pode ser alcançada por desviar ciclicamente a segunda sequência de sinais de sincronização secundários gerada e/ou onde a segunda sequência de sinais de sincronização secundários gerada pode ser alcançada por desviar ciclicamente a primeira sequência de sinais de sincronização secundários gerada, só são permitidas se a primeira e a segunda sequências de sinais de sincronização secundários geradas forem versões não consecutivamente desviadas uma da outra, isto é, a primeira sequência de sinais de sincronização secundários gerada só pode ser alcançada por desviar ciclicamente a segunda sequência de sinais de sincronização secundários gerada por dois ou mais passos e/ou a segunda sequência de sinais de sincronização secundários gerada pode apenas ser alcançada por desviar ciclicamente a primeira sequência de sinais de sincronização secundários gerada por dois ou mais passos.
[0010] Um dispositivo de processamento de acordo com o primeiro aspecto fornece várias vantagens sobre as soluções convencionais. Uma vantagem do dispositivo de processamento é que as sequências de sinais de sincronização secundários SSS são geradas de maneira simples e eficiente, de modo que seja fornecida uma baixa complexidade e codificação eficiente das IDs de célula.
[0011] Uma baixa correlação cruzada entre as sequências de sinais de sincronização secundários SSS, considerando os deslocamentos de frequência é fornecida pela geração das sequências de sinais de sincronização secundários SSS, o que melhora a confiabilidade da detecção das sequências de sinais de sincronização secundários SSS em um dispositivo de cliente e, consequentemente, reduz o tempo de pesquisa de célula.
[0012] Além disso, funções de mapeamento de codificação e decodificação de forma fechada para obter com eficiência, e com baixa complexidade, os índices de sequência a partir da ID de célula e vice-versa, são possíveis pela geração e uso das sequências de sinais de sincronização secundários SSS. Isso reduz a complexidade do nó de rede e de um dispositivo de cliente e fornece um método rápido e eficiente para determinar a ID de célula. No dispositivo de cliente, um sinal recebido decodificado pode ser detectado com eficiência, por exemplo, utilizando a transformada rápida de Walsh-Hadamard (FWHT).
[0013] Assim, as modalidades aqui descritas permitem uma codificação eficiente da ID de célula para a sequência de sincronização secundária SSS, o que garante uma baixa correlação cruzada entre as sequências de SSS, mesmo sob grande deslocamento de frequência residual e, ao mesmo tempo, permite um mapeamento simples da ID de célula para o primeiro e o segundo valores de desvio cíclico, e vice-versa.
[0014] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, a primeira e a segunda sequências binárias são uma no grupo de: sequências-m; e sequências-m resultando em que as sequências de sinais de sincronização secundários geradas pertencem a um conjunto de sequências de Gold.
[0015] Uma vantagem dessa forma de implementação é que, quando a primeira e a segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS são sequências-m, e especialmente se são sequências-m resultando em sequências de sinais de sincronização secundários SSS geradas pertencentes a um conjunto de sequências de Gold, é garantida baixa correlação cruzada entre as sequências de SSS geradas.
[0016] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, uma da primeira e segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS é a mesma sequência binária, por exemplo, a mesma sequência de comprimento máximo pseudoaleatória, que é usada para gerar a uma ou mais sequências de sinais de sincronização primários PSS.
[0017] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, várias sequências de sinais de sincronização primários usáveis para sincronização é uma no grupo de: uma sequência de sinais de sincronização primários; duas ou mais sequências de sinais de sincronização primários; e três sequências de sinais de sincronização primários.
[0018] Uma vantagem dessa forma de implementação é que é fornecida uma geração flexível de sinais de sincronização, adaptável a um grande número de IDs de célula. O uso de uma sequência de sinais de sincronização primários PSS permite uma complexidade menor na detecção do sinal de sincronização primário. O uso de duas ou mais, por exemplo, três, sequências de sinais de sincronização primários PSS permite a associação de um subconjunto das sequências de sinais de sincronização secundários SSS com cada sequência de sinais de sincronização primários PSS. Por este meio, apenas um subconjunto das sequências de sinais de sincronização secundários SSS precisa ser detectado após uma detecção bem-sucedida do sinal de sincronização primário, pelo que uma menor complexidade na detecção do sinal de sincronização secundário SSS é alcançada. Portanto, essa forma de implementação é vantajosa, pois oferece uma compensação entre as complexidades de detecção dos sinais de sincronização primários e os sinais de sincronização secundários.
[0019] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, a sequência de sinais de sincronização secundários gerada tem um comprimento L de 127; L = 127.
[0020] Uma vantagem com essa forma de implementação é que a geração do sinal de sincronização secundário (SSS) pode ser usada para vários sistemas sem fio disponíveis e futuros.
[0021] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, o dispositivo de processamento é configurado adicionalmente para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 associados a pelo menos uma ID de célula NID de acordo com um ou mais no grupo de: o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são iguais; mo = m1; o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são diferentes um do outro; m0 * m1; o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; mo > m1; o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; mo < m1; dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfazem no máximo um de m'o = m0 + 1 e m'1 = m1 + 1; dois pares de desvios cíclicos (m0,m1) e (m'0, m'1) satisfazem no máximo um de m'0 = mo + 1 e m1 = m1 + 1, e o primeiro desvio cíclico mo é superior ao segundo desvio cíclico m1; mo > m1;; dois pares de desvios cíclicos (mo, m1) e (m'0, m'1) satisfazem no máximo um de m'0 = mo + 1 e m'1 = m1 + 1, e o primeiro desvio cíclico mo é menor que o segundo desvio cíclico m1; mo < m1; dois pares de desvios cíclicos (m0, m1) e )m'0, m'r) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários; dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários, e o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; m0 > m1; e dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários, e o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; m0 < m1;
[0022] Uma vantagem dessa forma de implementação é que uma geração flexível das sequências de sinais de sincronização secundários SSS é habilitada, o que é robusto contra grandes deslocamentos de frequência. Também é vantajoso, pois permite a possibilidade de codificar adicionalmente a temporização de 5 ms e/ou outras informações adicionais nas sequências de sinais de sincronização secundários SSS.
[0023] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, o dispositivo de processamento é configurado adicionalmente para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0024] Uma vantagem com essa forma de implementação é que a robustez contra grandes deslocamentos de frequência é garantida. Também permite o uso completo de todos os desvios cíclicos m1 da segunda sequência binária, por exemplo, permitindo que L’ = L, tal que dado o número total de IDs de célula a serem codificadas nas sequências de sinais de sincronização secundários SSS, o número de desvios cíclicos candidatos m0 da primeira sequência binária pode ser mantido em um mínimo. Isso é vantajoso, pois a detecção das sequências de sinais de sincronização secundários SSS no dispositivo de cliente pode ser implementada com baixa complexidade. Em outras palavras, o dispositivo de cliente pode primeiro decodificar a sequência de sinais recebida com um número mínimo de hipóteses de desvio cíclico da primeira sequência binária, de modo que após decodificar sob a hipótese de desvio cíclico correta da primeira sequência binária, a sequência de sinais recebida restante é somente a segunda sequência binária com um determinado desvio cíclico desconhecido, que pode ser detectada utilizando a operação de transformada rápida de Walsh-Hadamard FWHT de baixo custo.
[0025] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, o dispositivo de processamento é configurado adicionalmente para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0026] Uma vantagem com essa forma de implementação é que a robustez contra grandes deslocamentos de frequência é garantida. Também permite uma detecção de baixo custo das sequências de sinais de sincronização secundários SSS no dispositivo de cliente, com base na operação de decodificação e em FWHT. Além disso, essa forma de implementação gera o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 que todos satisfazem m0 < m1 (ou equivalentemente m0 > m1). Isso permite a possibilidade de codificar adicionalmente a temporização de 5ms e/ou outras informações adicionais nas sequências de sinais de sincronização secundários SSS, simplesmente trocando os valores de m0 e m1. Alternativamente, constitui uma solução à prova de futuro, se for considerado útil aumentar posteriormente o número de hipóteses nas sequências de sinais de sincronização secundários SSS.
[0027] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, o dispositivo de processamento é configurado adicionalmente para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro igual ou superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0028] Uma vantagem com essa forma de implementação é que a robustez contra grandes deslocamentos de frequência é garantida. Também permite uma detecção de baixo custo das sequências de sinais de sincronização secundários SSS no dispositivo de cliente, com base na operação de decodificação e em FWHT. Além disso, quando g = 1, essa forma de implementação permite a seleção de dois pares de desvios cíclicos (m0,m1) e (m'0, m'1) que satisfazem ambos de m‘0 = m0 + 1 e m'1 = m1 + 1, mas associa o par correspondente de duas sequências de sinais de sincronização secundários SSS geradas a diferentes índices de sequência de sinais de sincronização primários PSS. Assim, podem ser selecionados mais valores válidos de pares de desvios cíclicos (m0,m1), o que potencialmente permite a codificação de um número maior de IDs de célula para as sequências de sinais de sincronização secundários SSS sem aumentar o comprimento de sequência de SSS.
[0029] Em uma forma de implementação de um dispositivo de processamento de acordo com o primeiro aspecto, o dispositivo de processamento é configurado adicionalmente para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro igual ou superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0030] Uma vantagem com essa forma de implementação é que a robustez contra grandes deslocamentos de frequência é garantida. Também permite uma detecção de baixo custo das sequências de sinais de sincronização secundários SSS no dispositivo de cliente, com base na operação de decodificação e em FWHT. Além disso, quando g = 1, essa forma de implementação permite a seleção de dois pares de desvios cíclicos (m0.m1) e (m'0, ml) que satisfazem ambos de m‘0 = m0 + 1 e m’ = m-1 + 1, mas associa o par correspondente de duas sequências de sinais de sincronização secundários SSS geradas a diferentes índices de sequência de sinais de sincronização primários PSS. Assim, podem ser selecionados mais valores válidos de pares de desvios cíclicos (m0,m1_), o que potencialmente permite a codificação de um número maior de IDs de célula para as sequências de sinais de sincronização secundários SSS sem aumentar o comprimento de sequência de SSS. Além disso, essa forma de implementação gera o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 que todos satisfazem m0 < m-1 (ou equivalentemente m0 > m1_). Isso permite a possibilidade de codificar adicionalmente a temporização de 5ms e/ou outras informações adicionais nas sequências de sinais de sincronização secundários SSS, simplesmente trocando os valores de m0 e m-1. Alternativamente, constitui uma solução à prova de futuro, se for considerado útil aumentar posteriormente o número de hipóteses nas sequências de sinais de sincronização secundários SSS.
[0031] De acordo com um segundo aspecto da invenção, os objetivos mencionados acima e outros são alcançados com um nó de rede, o nó de rede compreendendo: um dispositivo de processamento configurado para gerar uma sequência de sinais de sincronização secundários de acordo com qualquer uma das formas de implementação de acordo com o primeiro aspecto ou com o primeiro aspecto como tal; e um transceptor configurado para transmitir sinais de sincronização com base em uma sequência de sinais de sincronização primários e na sequência de sinais de sincronização secundários.
[0032] Um nó de rede de acordo com o segundo aspecto fornece várias vantagens sobre as soluções convencionais. Uma vantagem do nó de rede é que ele permite um método simples e eficiente para gerar as sequências de sinais de sincronização secundários SSS.
[0033] De acordo com um terceiro aspecto da invenção, os objetivos acima mencionados e outros são alcançados com um dispositivo de cliente, o dispositivo de cliente compreendendo: um dispositivo de processamento configurado para gerar uma sequência de sinais de sincronização secundários de acordo com qualquer uma das formas de implementação de acordo com o primeiro aspecto ou com o primeiro aspecto como tal; um transceptor configurado para receber um sinal de sincronização secundário por utilizar a sequência de sinais de sincronização secundários gerada; e o dispositivo de processamento configurado adicionalmente para determinar uma ID de célula NID com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1 sendo determinados com base em um sinal de sincronização primário recebido e no sinal de sincronização secundário recebido.
[0034] Um dispositivo de cliente de acordo com o terceiro aspecto fornece várias vantagens sobre as soluções convencionais. Uma vantagem do dispositivo de cliente é que ele permite que um método simples e eficiente gere as sequências de sinais de sincronização secundários SSS, uma abordagem de baixa complexidade para detectar as sequências de sinais de sincronização secundários SSS e um método simples e eficiente para decodificar a ID de célula N!D a partir do primeiro desvio cíclico m0 e o segundo desvio cíclico m1 sendo determinados a partir da sequência de sinais de sincronização secundários SSS detectada.
[0035] De acordo com um quarto aspecto da invenção, os objetivos mencionados acima e outros são alcançados com um método para determinar uma sequência de sincronização secundária a ser utilizada juntamente com uma sequência de sinais de sincronização primários para sincronização, o método compreende: determinar um primeiro desvio cíclico m0 e um segundo desvio cíclico m1 com base pelo menos em uma ID de célula NID, em que pelo menos um dentre o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 está associado à sequência de sinais de sincronização primários por ser determinado com base também em um índice NI'θ) da sequência de sinais de sincronização primários; e gerar a sequência de sinais de sincronização secundários com base no somatório de módulo-2 de uma primeira sequência binária ciclicamente desviada por um primeiro desvio cíclico m0 e uma segunda sequência binária ciclicamente desviada por um segundo desvio cíclico m1, de modo que se duas sequências de sinais de sincronização secundários geradas associadas a uma sequência de sinais de sincronização primários são versões ciclicamente desviadas uma da outra, as duas sequências de sinais de sincronização secundários geradas são versões desviadas não consecutivamente uma da outra.
[0036] Em uma forma de implementação de um método de acordo com o quarto aspecto, a primeira e a segunda sequências binárias são uma no grupo de: sequências-m; e sequências-m resultando em que as sequências de sinais de sincronização secundários geradas pertencem a um conjunto de sequências de Gold.
[0037] Em uma forma de implementação de um método de acordo com o quarto aspecto, várias sequências de sinais de sincronização primários utilizáveis para sincronização são uma no grupo de: uma sequência de sinais de sincronização primários; duas ou mais sequências de sinais de sincronização primários; e três sequências de sinais de sincronização primários.
[0038] Em uma forma de implementação de um método de acordo com o quarto aspecto, a sequência de sinais de sincronização secundários gerada tem um comprimento L de 127; L = 127.
[0039] Em uma forma de implementação de um método de acordo com o quarto aspecto, o método compreende adicionalmente determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 associados a pelo menos uma ID de célula NID de acordo com um ou mais no grupo de: o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são iguais; mo = m1; o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são diferentes um do outro; m0 * m1; o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; mo > m1; o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; mo < m1; dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfazem no máximo um de m'0 = mo + 1 e m'1 = m1 + 1; dois pares de desvios cíclicos (mo,m1) e (m'0, m'1) satisfazem no máximo um de m'0 = m0 + 1 e m1 = m1 + 1, e o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; m0 > m1; dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfazem no máximo um de m'0 = m0 + 1 e m'1 = m1 + 1, e o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; m0 < m1; dois pares de desvios cíclicos (m0, m1) e (m0, m1) que satisfazem ambos de m'° = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários; dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários, e o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; m0 > m1; e dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários, e o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; m0 < m1;
[0040] Em uma forma de implementação de um método de acordo com o quarto aspecto, o método compreende adicionalmente determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0041] Em uma forma de implementação de um método de acordo com o quarto aspecto, o método compreende adicionalmente determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0042] Em uma forma de implementação de um método de acordo com o quarto aspecto, o método compreende adicionalmente determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: g é um número inteiro igual ou superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários;
é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0043] Em uma forma de implementação de um método de acordo com o quarto aspecto, o método compreende adicionalmente determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 como: em que: é um número inteiro igual ou superior a 1; L’ é um número inteiro positivo menor ou igual a um comprimento L da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização secundários; é um índice da sequência de sinais de sincronização primários; [...] é uma função floor; e mod é uma operação de módulo.
[0044] As vantagens de qualquer método de acordo com o quarto aspecto são as mesmas das reivindicações correspondentes do dispositivo de processamento de acordo com o primeiro aspecto.
[0045] De acordo com um quinto aspecto da invenção, os objetivos mencionados acima e outros são alcançados com um método para um nó de rede, o método compreende: gerar uma sequência de sinais de sincronização secundários de acordo com um método de acordo com o quarto aspecto; e transmitir sinais de sincronização com base em uma sequência de sinais de sincronização primários e na sequência de sinais de sincronização secundários.
[0046] As vantagens de qualquer método de acordo com o quinto aspecto são as mesmas das reivindicações de nó de rede correspondentes de acordo com o segundo aspecto.
[0047] De acordo com um sexto aspecto da invenção, os objetivos mencionados acima e outros são alcançados com um método para um dispositivo de cliente, o método compreende: gerar uma sequência de sinais de sincronização secundários de acordo com um método de acordo com o quarto aspecto; receber um sinal de sincronização secundário por utilizar a sequência de sinais de sincronização secundários gerada; e determinar uma ID de célula NID com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1 sendo determinados com base em um sinal de sincronização primário recebido e no sinal de sincronização secundário recebido.
[0048] As vantagens de qualquer método de acordo com o sexto aspecto são as mesmas para as reivindicações de dispositivo de cliente correspondentes, de acordo com o terceiro aspecto.
[0049] A presente divulgação também se refere a um programa de computador, caracterizado por meios de código que, quando rodados por meios de processamento, fazem com que os referidos meios de processamento executem qualquer método de acordo com a presente divulgação. Além disso, a presente divulgação também se refere a um produto de programa de computador compreendendo uma mídia legível por computador e o referido programa de computador mencionado, em que o referido programa de computador é incluído na mídia legível por computador e compreende um ou mais do grupo: ROM (Read-Only Memory), PROM (Programmable ROM), EPROM (Erasable PROM), memória Flash, EEPROM (Electrically EPROM) e unidade de disco rígido.
[0050] Outras aplicações e vantagens da presente divulgação serão evidentes a partir da descrição detalhada a seguir.
[0051] Os desenhos anexos destinam-se a esclarecer e explicar diferentes modalidades da presente invenção, nas quais:
[0052] A Figura 1 mostra um dispositivo de processamento de acordo com uma modalidade da invenção;
[0053] A Figura 2 mostra um método para um dispositivo de processamento de acordo com uma modalidade da invenção;
[0054] A Figura 3 mostra um nó de rede de acordo com uma modalidade da invenção;
[0055] A Figura 4 mostra um método para um nó de rede de acordo com uma modalidade da presente invenção;
[0056] A Figura 5 mostra um dispositivo de cliente de acordo com uma modalidade da invenção;
[0057] A Figura 6 mostra um método para um dispositivo de cliente de acordo com uma modalidade da presente invenção;
[0058] A Figura 7 mostra um sistema sem fio de acordo com uma modalidade da presente invenção;
[0059] A Figura 8 mostra uma ilustração de determinados desvios cíclicos de acordo com uma modalidade da presente invenção;
[0060] A Figura 9 mostra uma outra ilustração de desvios cíclicos determinados de acordo com uma modalidade da presente invenção;
[0061] A Figura 10 mostra uma outra ilustração de desvios cíclicos determinados de acordo com uma modalidade da presente invenção;
[0062] A Figura 11 mostra outra ilustração de desvios cíclicos determinados de acordo com uma modalidade da presente invenção.
[0063] A Figura 12 mostra outra ilustração de desvios cíclicos determinados de acordo com uma modalidade da presente invenção.
[0064] A Figura 13 mostra outra ilustração de desvios cíclicos determinados de acordo com uma modalidade da presente invenção.
[0065] A Figura 1 mostra um dispositivo de processamento 100 de acordo com uma modalidade da invenção. O dispositivo de processamento 100 compreende um processador 102 acoplado a uma memória 104. O processador 102 e a memória 104 são acoplados um ao outro pelos meios de comunicação 106 conhecidos na técnica. Em uma modalidade, o processador 102 pode ser um processador dedicado para executar a geração de uma sequência de sinais de sincronização secundários SSS de acordo com a modalidade da invenção apenas. Em algumas modalidades, o processador 102 pode, em vez disso, ser compartilhado com outro processador em um nó de rede ou um dispositivo de cliente, e realizar processamento adicional.
[0066] O dispositivo de processamento 100 para gerar uma sequência de sinais de sincronização secundários SSS a ser utilizada em conjunto com uma sequência de sinais de sincronização primários PSS para sincronização é configurado para, por exemplo, por meio do processador 102, determinar um primeiro desvio cíclico m0 e um segundo desvio cíclico m1 com base pelo menos em uma ID de célula NID, em que pelo menos um dentre o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 está associado à sequência de sinais de sincronização primários PSS por ser determinado com base também em um índice da sequência de sinais de sincronização primários PSS.
[0067] O dispositivo de processamento 100 é configurado adicionalmente para, por exemplo, por meio do processador 102, gerar a sequência de sinais de sincronização secundários SSS com base no somatório de módulo-2 de uma primeira sequência binária ciclicamente desviada por um primeiro desvio cíclico m0 e uma segunda sequência binária ciclicamente desviada por um segundo desvio cíclico m1, de modo que, se duas sequências de sinais de sincronização secundários SSS geradas associadas a uma sequência de sinais de sincronização primários PSS são versões ciclicamente desviadas uma da outra, as duas sequências de sinais de sincronização secundários SSS geradas são versões não consecutivamente desviadas uma da outra.
[0068] A Figura 2 mostra um fluxograma de um método correspondente 200 que pode ser executado em um dispositivo de processamento 100, como o mostrado na Figura 1.
[0069] O método 200 compreende um primeiro passo 202 de determinar um primeiro desvio cíclico m0 e um segundo desvio cíclico m1 com base pelo menos em uma ID de célula NID, em que pelo menos um dentre o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 está associado à sequência de sinais de sincronização primários PSS por ser determinado com base também em um índice WI'θ) da sequência de sinais de sincronização primários PSS.
[0070] O método também compreende um segundo passo 204 de gerar a sequência de sinais de sincronização secundários SSS com base no somatório de módulo-2 de uma primeira sequência binária ciclicamente desviada por um primeiro desvio cíclico m0 e uma segunda sequência binária ciclicamente desviada por um segundo desvio cíclico m1, de modo que se duas sequências de sinais de sincronização secundários SSS geradas associadas a uma sequência de sinais de sincronização primários PSS são versões ciclicamente desviadas uma da outra, as duas sequências de sinais de sincronização secundários SSS geradas são versões não consecutivamente desviadas uma da outra.
[0071] A Figura 3 mostra um nó de rede 300 de acordo com uma modalidade da invenção. Na modalidade mostrada na Figura 3, o nó de rede 300 compreende o dispositivo de processamento 100, um transceptor 302 e uma memória 304. O dispositivo de processamento 100 é acoplado ao transceptor 302 e à memória 304 pelos meios de comunicação 306 conhecidos na técnica. O nó de rede 300 compreende adicionalmente uma antena 308 acoplada ao transceptor 302, o que significa que o nó de rede 300 é configurado para comunicações sem fio em um sistema de comunicação sem fio.
[0072] O dispositivo de processamento 100 do nó de rede 300 é configurado para gerar uma sequência de sinais de sincronização secundários SSS de acordo com qualquer uma das modalidades aqui descritas do método 200. O transceptor 302 do nó de rede 300 é configurado para transmitir sinais de sincronização com base em uma sequência de sinais de sincronização primários PSS e na sequência de sinais de sincronização secundários SSS.
[0073] A Figura 4 mostra um fluxograma de um método correspondente 400 que pode ser executado em um nó de rede 300, como o mostrado na Figura 3. O método 400 compreende um primeiro passo 402 de gerar uma sequência de sinais de sincronização secundários SSS de acordo com qualquer uma das modalidades aqui descritas do método 200. O método compreende adicionalmente um segundo passo 404 de transmitir sinais de sincronização com base em uma sequência de sinais de sincronização primários PSS e na sequência de sinais de sincronização secundários SSS.
[0074] A Figura 5 mostra um dispositivo de cliente 500 de acordo com uma modalidade da invenção. Na modalidade mostrada na Figura 5, o dispositivo de cliente 500 compreende o dispositivo de processamento 100, um transceptor 502 e uma memória 504. O dispositivo de processamento 100 é acoplado ao transceptor 502 e à memória 504 pelos meios de comunicação 506 conhecidos na técnica. O dispositivo de cliente 500 compreende adicionalmente uma antena 508 acoplada ao transceptor 502, o que significa que o dispositivo de cliente 500 é configurado para comunicações sem fio em um sistema de comunicação sem fio.
[0075] O dispositivo de processamento 100 do dispositivo de cliente 500 é configurado para gerar uma sequência de sinais de sincronização secundários SSS de acordo com qualquer uma das modalidades aqui descritas. O transceptor 502 do dispositivo de cliente 500 é configurado para receber um sinal de sincronização secundário SSS por utilizar a sequência de sinais de sincronização secundários SSS gerada. O dispositivo de processamento 100 é configurado adicionalmente para determinar uma ID de célula NID com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1 sendo determinados com base em um sinal de sincronização primário PSS recebido e no sinal de sincronização secundário SSS recebido.
[0076] A Figura 6 mostra um fluxograma de um método correspondente 600 que pode ser executado em um dispositivo de cliente 500, como o mostrado na Figura 5. O método 600 compreende um primeiro passo 602 de gerar uma sequência de sinais de sincronização secundários SSS de acordo com qualquer uma das modalidades aqui descritas do método 200. O método compreende adicionalmente um segundo passo 604 de receber um sinal de sincronização secundário SSS por utilizar a sequência de sinais de sincronização secundários SSS gerada. O método também compreende um terceiro passo 606 de determinar uma ID de célula NID com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1 sendo determinados com base em um sinal de sincronização primário PSS recebido e no sinal de sincronização secundário SSS recebido.
[0077] A Figura 7 mostra um sistema de comunicação sem fio 700 de acordo com uma modalidade. O sistema de comunicação sem fio 700 compreende um nó de rede 300 e um dispositivo de cliente 500 configurados para operar no sistema de comunicação sem fio 700. Além disso, o nó de rede 300 e o dispositivo de cliente 500 compreendem cada um dispositivo de processamento 100. No sistema de comunicação sem fio 700, os sinais de sincronização são transmitidos pelo nó de rede 300 e recebidos pelo dispositivo de cliente 500. Com base nos sinais de sincronização, o dispositivo de cliente 500 realiza a sincronização com o nó de rede 300 e adquire a ID de célula do nó de rede 300, conforme descrito neste documento. Os sinais de sincronização compreendem uma sequência de sinais de sincronização primários PSS e uma sequência de sinais de sincronização secundários SSS, em que a sequência de sinais de sincronização secundários SSS é gerada pelo dispositivo de processamento 100 no nó de rede 300. O dispositivo de cliente 500 recebe os sinais de sincronização usando a sequência de sinais de sincronização secundários SSS gerada pelo dispositivo de processamento 100, por exemplo, para correlação, no dispositivo de cliente 500, como descrito neste documento.
[0078] Por uma questão de simplicidade, o sistema de comunicação sem fio 700 mostrado na Figura 7 compreende apenas um nó de rede 300 e um dispositivo de cliente 500. No entanto, o sistema de comunicação sem fio 700 pode compreender qualquer número de nós de rede 300 e qualquer número de dispositivos de cliente 500 sem se desviar do escopo da invenção.
[0079] O nó de rede 300 aqui também pode ser indicado como um nó de rede de rádio, um nó de rede de acesso, um ponto de acesso ou uma estação base, por exemplo, uma Estação Base de Rádio (RBS), que em algumas redes pode ser referida como transmissor, “gNB”, “eNB”, “eNóB”, “NóB” ou “Nó B”, dependendo da tecnologia e terminologia usadas. Os nós de rede de rádio podem ser de diferentes classes, como, por exemplo, macro eNóB, eNóB doméstico ou pico estação base, com base na potência de transmissão e, portanto, também no tamanho de célula. O nó de rede de rádio pode ser uma Estação (STA), que é qualquer dispositivo que contenha uma interface de Controle de Acesso à Mídia (MAC) compatível com IEEE 802.11 e uma interface de Camada Física (PHY) para a Mídia Sem fio (WM). O nó de rede 300 também pode ser uma estação base correspondente aos sistemas sem fio de quinta geração.
[0080] O dispositivo de cliente 500 neste documento pode ser indicado como um dispositivo de usuário, um Equipamento de Usuário (UE), uma estação móvel, um dispositivo de Internet das Coisas (IoT), um dispositivo de sensor, um terminal sem fio e/ou um terminal móvel, e está habilitado para se comunicar sem fio em um sistema de comunicação sem fio, às vezes também chamado de sistema de rádio celular. Os UEs podem ainda ser referidos como telefones móveis, telefones celulares, tablets ou laptops com capacidade sem fio. Os UEs no presente contexto podem ser, por exemplo, dispositivos móveis portáteis, armazenáveis em bolso, de mão, compreendidos no computador ou montados em veículos, habilitados para comunicar voz e/ou dados, via rede de acesso de rádio, com outra entidade, como outro receptor ou servidor. O UE pode ser uma Estação (STA), que é qualquer dispositivo que contenha uma interface de Controle de Acesso à Mídia (MAC) compatível com IEEE 802.11 e uma interface de Camada Física (PHY) para a Mídia Sem fio (WM). O dispositivo de cliente 500 também pode ser configurado para comunicação em LTE e LTE- Avançado relacionados a 3GPP, em WiMAX e sua evolução e em tecnologias sem fio de quinta geração, como Novo Rádio.
[0081] Além disso, qualquer método de acordo com modalidades da invenção pode ser implementado em um programa de computador, tendo meios de código que, quando rodados por meios de processamento, fazem com que os meios de processamento executem os passos do método. O programa de computador está incluído em uma mídia legível por computador de um produto de programa de computador. A mídia legível por computador pode compreender essencialmente qualquer memória, como ROM (Read-Only Memory), PROM (Programmable Read-Only Memory), EPROM (Erasable PROM), uma memória Flash, uma EEPROM (Electrically Erasable PROM), ou uma unidade de disco rígido.
[0082] Além disso, é percebido pelo especialista que as modalidades do presente dispositivo de processamento 100, nó de rede 300 e dispositivo de cliente 500 compreendem as capacidades de comunicação necessárias na forma de, por exemplo, funções, meios, unidades, elementos, etc., para realizar a presente solução. Exemplos de outros meios, unidades, elementos e funções são: processadores, memória, buffers, lógica de controle, codificadores, decodificadores, dispositivos de correspondência de taxa, dispositivos de de- correspondência de taxa, unidades de mapeamento, multiplicadores, unidades de decisão, unidades de seleção, comutadores, intercaladores, de- intercaladores, moduladores, demoduladores, entradas, saídas, antenas, amplificadores, unidades receptoras, unidades transmissoras, DSPs, MSDs, codificador TCM, decodificador TCM, unidades de abastecimento de potência, alimentadores de potência, interfaces de comunicação, protocolos de comunicação, etc. adequadamente dispostos juntos para realizar a presente solução.
[0083] Especialmente, o(s) processador(es) dos presentes dispositivos e nós pode compreender, por exemplo, uma ou mais instâncias de uma Unidade de Processamento Central (CPU), uma unidade de processamento, um circuito de processamento, um processador, um Circuito Integrado de Aplicação Específica (ASIC), um microprocessador ou outra lógica de processamento que possa interpretar e executar instruções. A expressão "processador" pode, portanto, representar um circuito de processamento compreendendo uma pluralidade de circuitos de processamento, como, por exemplo, qualquer um, alguns ou todos os mencionados acima. O circuito de processamento pode ainda realizar funções de processamento de dados para entrada, saída e processamento de dados compreendendo funções de buffer de dados e controle de dispositivo, como controle de processamento de chamadas, controle de interface de usuário ou similares.
[0084] De acordo com uma modalidade, a primeira e a segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS são sequências de comprimento máximo pseudoaleatórias, isto é, sequências-m.
[0085] De acordo com uma modalidade, a primeira e a segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS são sequências de comprimento máximo pseudoaleatórias, isto é, sequências-m, com base nas quais as sequências de sinais de sincronização secundários SSS geradas pertencem a um conjunto de sequências de Gold, de modo a garantir baixa correlação cruzada entre as sequências de SSS geradas. Sequências de Gold são descritas mais detalhadamente abaixo.
[0086] De acordo com uma modalidade, uma da primeira e segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS é a mesma sequência binária, por exemplo, a mesma sequência de comprimento máximo pseudoaleatória, que é usada para gerar a uma ou mais sequências de sinais de sincronização primários PSS.
[0087] Como descrito abaixo, de acordo com várias modalidades, diferentes números de sequências de sinais de sincronização primários PSS podem ser utilizáveis para os sinais de sincronização, como uma sequência de sinais de sincronização primários PSS, duas ou mais sequências de sinais de sincronização primários PSS e três sequências de sinais de sincronização primários PSS. Assim, a geração aqui descrita das sequências de sinais de sincronização secundários SSS, pode ser usada juntamente com números diferentes da sequência de sinais de sincronização primários PSS, o que fornece uma geração flexível de sinais de sincronização, adaptável a um grande número de IDs de célula e/ou sistemas sem fio.
[0088] De acordo com uma modalidade, como exemplificado abaixo, a sequência de sinais de sincronização secundários SSS gerada tem um comprimento L de 127; L = 127, que se encaixa em alguns dos sistemas sem fio disponíveis e futuros, de modo que as modalidades descritas neste documento possam ser implementadas nesses sistemas.
[0089] Uma modalidade da presente invenção descreve sequências de SSS, d(k) k = 0,1,2,..., L- 1 que podem ser construídas com base na soma de módulo-2 de duas sequências binárias de comprimento L com desvios cíclicos diferentes m0 e m1. De acordo com uma modalidade, a modulação BPSK é usada, ou seja: (Eq. 1)
[0090] As duas sequências binárias podem, por exemplo, ser escolhidas como duas sequências-m do mesmo comprimento L com polinômios geradores cuidadosamente selecionados, de modo que todas as sequências de SSS geradas pertençam ao mesmo conjunto de sequências de Gold, o que garante baixa correlação cruzada entre as sequências de SSS geradas.
[0091] Por exemplo, os polinômios geradores podem ser selecionados como g0(x) = x7 + x4 + 1 e g1(x) = x7 + x + 1, respectivamente. Isso gera um conjunto de sequências de Gold de comprimento L = 127, entre as quais o produto interno absoluto de qualquer uma das duas sequências é 1, 2(π+1)/2 -1 = 15 ou 2(π+1)/2 + 1 = 17, com n = 7 sendo a ordem mais alta de g0 (x) e g1(x).
[0092] De acordo com uma modalidade, uma da primeira e segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS pode ser selecionada como a mesma sequência binária, por exemplo, a mesma sequência de comprimento máximo pseudoaleatória, que também é usada para gerar sequências de sinais de sincronização primários PSS. Assim, a mesma sequência binária, por exemplo, a mesma sequência-m, pode aqui ser usada tanto para gerar as sequências de sinais de sincronização primários PSS quanto para gerar uma da primeira e segunda sequências binárias utilizadas para gerar as sequências de sinais de sincronização secundários SSS. Por exemplo, ambas as sequências de sinais de sincronização primários PSS geradas e as sequências de sinais de sincronização secundários SSS geradas podem pertencer ao mesmo conjunto de sequências de Gold, pelo que uma baixa correlação cruzada entre as sequências de sinais de sincronização secundários SSS geradas e as sequências de sinais de sincronização primários PSS geradas também é garantida. (2) (1) (2)
[0093] A ID de célula, que é portada peios (1) (1) (2) índices de sequência de SSS e PSS, ou seja,
é codificada para o primeiro m0 e segundo m1 desvios cíclicos das duas sequências binárias, por exemplo, as duas sequências-m, tal que se existem vários PSSs, pelo menos um dentre o primeiro m0 e segundo m1 desvios cíclicos depende do índice de sequência de PSS. Além disso, se as sequências de SSS geradas estiverem associadas ao mesmo índice de sequência de PSS, elas têm uma baixa correlação cruzada garantida mesmo com grandes deslocamentos de frequência residuais, uma vez que uma sequência de SSS não pode ser obtida através de ciclicamente desviar outra sequência de SSS associada ao mesmo índice de PSS por 1 passo.
[0094] De acordo com uma modalidade, não existem dois pares de desvios cíclicos determinados (m0,m1) e (m'0,m'1) que satisfazem ambos m'0 — m0 + 1 e m'1 — m1 + 1. Em outras palavras, isso pode ser expresso como dois pares de desvios cíclicos de SSS (m0, m1) e (m'0, m'1) pode satisfazer apenas no máximo um de m'0 — m0 + 1 and m'1 — m1 + 1. Por este meio, é garantida a robustez vantajosa contra grandes deslocamentos de frequência. Os pares de desvios cíclicos de acordo com esta modalidade podem, por exemplo, ser alcançados codificando o índice de sequência portado no PSS, ou seja,
apenas como o desvio cíclico de uma das duas sequências binárias, digamos, por exemplo, para o primeiro desvio cíclico m0, e exigindo que qualquer dois valores candidatos do primeiro desvio cíclico m0 sejam distanciados um do outro por mais de um (1) passo de desvio cíclico. Assim, os desvios cíclicos consecutivos da primeira sequência binária não são selecionados simultaneamente, o que também significa que apenas os desvios cíclicos não consecutivos da primeira sequência binária podem ser selecionados. O número total de valores candidatos do primeiro desvio cíclico m0 pode aqui ser mantido no mínimo, de modo que a detecção de SSS com base em codificação FWHT de baixa complexidade / custo possa ser utilizada em um dispositivo de cliente 500.
[0095] O índice de sequência portado pelo SSS, ou seja,
pode ser codificado como tanto o primeiro m0 e o segundo m1 desvios cíclicos para a primeira e segunda sequências binárias, onde o segundo desvio cíclico m1 pode abranger todos ou a maioria de seus valores válidos {0,1,2,...,L - 1}. Esse projeto de SSS evita que uma sequência de SSS seja obtida através de ciclicamente desviar outra sequência de SSS por 1 passo de desvio cíclico, pelo que a robustez contra grandes deslocamentos de frequência é garantida.
[0096] Deve ser notado que, a codificação do índice da sequência de PSS como o primeiro desvio cíclico m0, e a codificação do índice da sequência de SSS como o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 podem ser feitas de maneira arbitrária, por exemplo, m0 e m1 podem ser trocados nas equações abaixo. Dado o valor do primeiro desvio cíclico m0, o número de valores candidatos para o segundo desvio cíclico m1 pode ser igual ou diferente para valores diferentes do primeiro desvio cíclico m0.
[0097] De acordo com uma forma de implementação da modalidade, a(1) (2) codiiicaçãodoii idice ^iθ da sequêi iciadeSSS e doindice ^*ID da sequência de PSS para o primeiro m0 e o segundo m1 desvios cíclicos é dada por, ou seja, o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são determinados como:
[0098] Aqui, g é o tamanho de passo de desvio cíclico mínimo entre os valores candidatos do primeiro desvio cíclico m0, que é um número inteiro superior a 1. L’ é um número inteiro positivo menor ou igual ao comprimento de sequência de SSS; U < L; que também é o número máximo de valores candidatos do segundo desvio cíclico m1 para um dado primeiro desvio cíclico m0. Aqui, e neste documento, [...J denota uma função floor, e mod denota uma operação de módulo. Como g >1, os desvios cíclicos de quaisquer duas sequências de SSS (m0, m1) e (m'0, m1_) satisfazem no máximo um de m'0 = m0 + 1 e m' = m1 + 1.
[0099] Como um exemplo não limitativo, pode-se mencionar que, para uma implementação de sinal de sincronização de novo rádio, onde L = 127 e, este exemplo da modalidade pode ser implementado, por exemplo, por deixarpara portar 336 x 3 = 1008 IDs de célula no total.
[0100] Uma ilustração não limitativa e esquemática deste exemplo da modalidade é apresentada na Figura 8, para
Como g = 2, não há dois pares de desvios cíclicos (𝑚𝑚0, 𝑚𝑚1) e (𝑚𝑚0 ′ , 𝑚𝑚1 ′ ) que satisfazem ambos de 𝑚𝑚0 ′ = 𝑚𝑚0 + 1 𝑒𝑒 𝑚𝑚1 ′ = 𝑚𝑚1 + 1. Isso é ilustrado na Figura 8, onde cada segunda posição ao longo de uma direção diagonal é deixada sem uso, ou seja, as posições que podem ser selecionadas (pontos pretos) estão na direção diagonal separadas por uma posição que não pode ser selecionada (pontos pretos) estão na direção diagonal separadas por uma posição que não pode ser selecionada (pontos brancos). Neste documento, as direções diagonais relacionadas às figuras incluem todas as linhas / direções que satisfazem m0 = m1 + c, onde c é qualquer número inteiro. Assim, m'0 = m0 + 1 and m1 = m1 + 1 não são satisfeitos simultaneamente na ilustração da Figura 8. Na Figura 8, o índice de sequência de PSS N$ está no eixo y, em que m0 = 0 e m0 = 2 ambos têm o mesmo índice de sequência de PSS N^, ou seja, ambos m0 = 0 e m0 = 2 estão associados ao mesmo índice de sequência de PSS N^. De modo correspondente, ambos m0 = 4 e m0 = 6 ambos estão associados ao mesmo índice de sequência de PSS N^2. Deve ser notado que a associação do índice de sequência de PSS N® ao primeiro desvio cíclico m0, e a associação do índice de SSS NID para m0 e m1, não são limitadas à ordem mostrada na Figura 8. Em vez disso, qualquer outra ordem também é viável.
[0101] Além disso, uma ID de célula NID pode, de acordo com uma modalidade, ser determinada com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples do primeiro m0 e do segundo m1 valores de desvio cíclico para os índices de sequência de PSS 𝑁𝑁ID (2) e SSS 𝑁𝑁ID (1), que, por exemplo, podem ser escritos como:
[0102] Essa determinação simplificada dos índices de sequência de PSS e SSS, cíclicos alivia a necessidade de implementar tabelas grandes no dispositivo de cliente para determinar as IDs de célula do primeiro m0 e do segundo m1 desvios cíclicos.
[0103] De acordo com uma modalidade, não existem dois pares de desvios cíclicos determinados (m0,m1) e (m'Q,m'1) que satisfazem ambos m'o = m0 + 1 e m'1 = m1 + 1, isto é, dois pares de desvios cíclicos (m0, m1) e (m'o, m1) só podem satisfazer no máximo um de m'o = m0 + 1 e m'1 = m1 + 1, ao mesmo tempo que os pares de desvios cíclicos determinados sempre satisfazem m0 < m1 (ou equivalentemente m0 > m1). Por este meio, é garantida a robustez vantajosa contra grandes deslocamentos de frequência.
[0104] De acordo com uma forma de implementação da modalidade, a codificação do índice de sequência portado no PSS e do índice de sequência portado no SSS para o primeiro m0 e o segundo m1 desvios cíclicos é dada por, ou seja, o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 são determinados como: onde g > 1 é o tamanho de passo mínimo entre os valores candidatos do primeiro desvio cíclico m0 e L' <L é o número máximo de valores candidatos do segundo desvio cíclico m1 para um dado primeiro desvio cíclico m0. Como g > 1, os pares de desvios cíclicos de quaisquer duas sequências de SSS, por exemplo, (m0,m1) e (m'0,m1), satisfaçam no máximo um de m'o = m0 + 1 e m1 = m1 + 1. Além disso, os pares de desvios cíclicos gerados sempre satisfazem m0 < m1 (ou alternativamente m0 > m1). Se o SSS é transmitido duas vezes por cada 10 ms, isto é, uma vez em cada metade do quadro, isto é vantajoso uma vez que permite a indicação de temporização de 5 ms usando sequências de SSS (como é feito, por exemplo, em LTE), simplesmente trocando os valores de m0 e m1 entre as metades de um quadro. Alternativamente, a forma de implementação fornece uma solução à prova de futuro, por exemplo, para lançamentos futuros do Novo Rádio, se mais tarde for considerado útil aumentar o número de hipóteses no SSS.
[0105] Como um exemplo não limitativo, pode-se mencionar que, para uma implementação de sinal de sincronização de novo rádio, onde L = 127, e tyDL, = 3, a forma de implementação pode ser implementada, por exemplo, por ID,max deixar g = 2, wID)max = 336 e V = 115, para portar 336 x 3 = 1008 IDs de célula no total.
[0106] Uma ilustração de exemplo não limitativa deste tipo de aplicação é apresentada na Figura 9 para,
Na Figura 9, o índice de sequência de PSS está no eixo y, em que m0 = 0 e m0 = 2 ambos têm o mesmo índice de sequência de PSS isto é, ambos m0 = 0 e m0 = 2 ambos estão associados ao mesmo índice de sequência de PSS Correspondentemente, ambos m0 = 4 e m0 = 6 ambos estão associados ao mesmo índice de sequência de PSS . Deve ser notado que a associação ao índice de sequência de PSS para o primeiro desvio cíclico m0, e a associação do índice de sequência de SSS para o primeiro m0 e segundo m1 desvios cíclicos, não são restritas à ordem mostrada na Figura 9, por exemplo, qualquer outra ordem também é viável.
[0107] Além disso, uma ID de célula pode, de acordo com uma modalidade, ser determinada com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples a partir do primeiro m0 e do segundo m1 valores de desvio cíclico para os índices de sequência de PSS e os índices de sequência de SSS , que, por exemplo, podem ser escritos como:
[0108] Essa simples determinação dos índices de sequência de PSS com base no primeiro 𝑚𝑚0 e no segundo 𝑚𝑚1 desvios cíclicos alivia a necessidade de implementar tabelas grandes no dispositivo de cliente para determinar as IDs de célula a partir do primeiro 𝑚𝑚0 e do segundo 𝑚𝑚1 desvios cíclicos.
[0109] De acordo com uma forma de implementação da modalidade, a codificação do índice 𝑁𝑁ID (1) da sequência de SSS e do índice 𝑁𝑁ID (2) da sequência de PSS para o primeiro 𝑚𝑚0 e o segundo 𝑚𝑚1 desvios cíclicos é dada por, ou seja, o primeiro desvio cíclico 𝑚𝑚0 e o segundo desvio cíclico 𝑚𝑚1 são determinados como:
[0110] Aqui, g é o tamanho de passo de desvio cíclico mínimo entre os valores candidatos do primeiro desvio cíclico mθ, que é um número inteiro superior a 1; g > 1. L’ é um número inteiro positivo menor ou igual ao comprimento L da sequência de SSS; L' < L; que também é o número máximo de valores candidatos do segundo desvio cíclico m1 para um dado primeiro desvio cíclico mθ. Como g > 1, os pares de desvios cíclicos de duas sequências de SSS (mθ, m1) e (mθ, m'1) satisfazem no máximo um de mθ = mθ + 1 e m'1 = m1 + 1.
[0111] Como um exemplo não limitativo, pode-se mencionar que, para uma implementação de sinal de sincronização de novo rádio, onde L = 127 e, este exemplo da modalidade pode ser implementado, por exemplo, por deixar g =2, para portar 336 x 3 = 1008 IDs de célula no total.
[0112] Uma ilustração não limitativa e esquemática deste exemplo de modalidade é apresentada na Figura 10, para, 𝑔𝑔 = 2 e 𝐿′ = 8. Como g =2, não há dois pares de desvios cíclicos (𝑚𝑚0, 𝑚𝑚1) e (𝑚𝑚0 ′ , 𝑚𝑚1 ′ ) que satisfazem ambos de 𝑚𝑚0 ′ = 𝑚𝑚0 + 1 𝑒𝑒 𝑚𝑚1 ′ = 𝑚𝑚1 + 1. Isto é ilustrado na Figura 10, onde cada segunda posição ao longo de uma diagonal é deixada sem uso, ou seja, as posições que podem ser selecionadas (pontos pretos) estão nas diagonais separadas por uma posição que não pode ser selecionada (pontos brancos). Portanto, m'o = m0 + 1 e m'1 = m1 + 1 não são satisfeitos simultaneamente na ilustração da Figura 10. Na Figura 10, o índice de sequência de PSS NI- está no eixo y, em que m0 = 0 e m0 = 2 ambos têm o mesmo índice de sequência de PSS NID2, ou seja, ambos m0 = 0 e m0 = 2 ambos estão associados ao mesmo índice de sequência de PSS NI-2. De modo correspondente, ambos m0 = 2 e m0 = 6 ambos estão associados ao mesmo índice de sequência de PSS NI-2. Deve ser notado que a associação do índice de sequência de PSS NI-2 para o primeiro desvio cíclico m0, e a associação do índice de SSS NI11 para m0 e m1t não são restritas à ordem mostrada na Figura 10. Em vez disso, qualquer outra ordem também é viável. Além disso, uma ID de célula NID pode, de acordo com uma modalidade, ser determinada com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples a partir do primeiro m0 e segundo m1 valores de desvio cíclico para os índices de sequência de PSS NI-2 e SSS NI11, que, por exemplo, podem ser escritos como:
[0113] Essa determinação simplificada dos índices de sequência de (2) (1) PSS ’ID e SSS ’ID coili baseno pr ÍIiíeiio ^HQ e no segundo ^H-I desviosciclicos alivia a necessidade de implementar tabelas grandes no dispositivo de cliente para determinar as IDs de célula do primeiro mQ e segundo m1 desvios cíclicos.
[0114] De acordo com uma forma de implementação da modalidade, a codificação do índice de sequência portado no PSS NID2 e do índice de sequência portado no SSS N11 para o primeiro mQ e segundo m1 desvios cíclicos é dada por, ou seja o primeiro desvio cíclico mQ e o segundo desvio cíclico m1 são determinados como:
onde g > 1 é o tamanho mínimo do passo entre os valores candidatos do segundo desvio cíclico m1 e L’ < L é o número máximo de valores candidatos do segundo desvio cíclico m1 para um dado primeiro desvio cíclico m0. Como g > 1, os pares de desvios cíclicos de quaisquer duas sequências de SSS, por exemplo, (m0,m1) e (m'0,m'1_), satisfaçam no máximo um de m'0 = m0 + 1 e m'r = m1 +1. Enquanto isso, os pares de desvios cíclicos gerados / selecionados sempre satisfazem m0 < m1 (ou alternativamente m0 > m1). Se o SSS é transmitido duas vezes por 10 ms, ou seja, uma vez em cada metade do quadro, isso é vantajoso, pois permite a indicação de temporização de 5 ms usando sequências de SSS (como feito, por exemplo, em LTE), simplesmente trocando os valores de m0 e m1 entre as metades de um quadro. Alternativamente, a forma de implementação fornece uma solução à prova de futuro, por exemplo, para lançamentos futuros do Novo Rádio, se mais tarde for considerado útil aumentar o número de hipóteses no SSS.
[0115] Como exemplo não limitativo, pode-se mencionar que, na implementação do sinal de sincronização de Novo Rádio, onde L = 127 e a forma de implementação pode ser implementada, por exemplo, por deixar g = 2, , para portar 336 x 3 = 1008 IDs de célula no total.
[0116] Uma ilustração de exemplo não limitante dessa forma de (1) (2) il II p^l ee II ^zl IL^a^^^ã^J éapr es entadan ^a Fi ^gui ^a 11 pz^al ^a ’ ID rmax ~= 16, ^ * ID rmax ~= 2, ^ ^~ 15, g = 2 e L' = 8. Na Figura 11, o índice de sequência de PSS N^D2 está no eixo y, em que m0 = 0 e m0 = 4 têm o mesmo índice de sequência de PSS N^D2, ou seja, m0 = 0 e m0 = 4 ambos estão associados ao mesmo índice de sequência de PSS N™. Correspondentemente, ambos m0 = 2 e m0 = 6 ambos estão associados ao mesmo índice de sequência de PSS N^D2. Deve-se observar que a associação ao índice de sequência de PSS N^2 para o primeiro desvio cíclico m0 e a associação do índice de sequência de SSS NID2 ao primeiro m0 e segundo m1 desvios cíclicos, não são restritas à ordem mostrada na Figura 11, por exemplo, qualquer outra ordem também é viável.
[0117] Além disso, uma ID de célula NID pode, de acordo com uma modalidade, ser determinada com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples do primeiro m0 e segundo m1 valores de desvio cíclico para os índices de sequência de PSS 𝑁𝑁ID (2) e SSS 𝑁𝑁ID (1), que, por exemplo, podem ser escritos como:
[0118] Essa determinação simples dos índices de sequência de Pss (2) (1) baseno prim i leno ^n-o e no segundo ^n-1 desvioscícl icos alivia a necessidade de implementar tabelas grandes no dispositivo de cliente para determinar as IDs de célula do primeiro m0 e segundo m1 desvios cíclicos.
[0119] De acordo com uma modalidade, dois pares de desvios cíclicos (m0,m1) e (m'0,m1) têm permissão para satisfazer ambos m'0 = m0 + 1 e m1 = m1 + 1 se os dois pares de desvios cíclicos (m0, m1) e (m'0, m1) são associados a diferentes índices de sequência de PSS N^. Por este meio, é garantida a robustez contra grandes deslocamentos de frequência.
[0120] Os pares de desvios cíclicos de acordo com esta modalidade podem, por exemplo, ser alcançados codificando o índice de sequência portado no PSS, ou seja, NIθ) e {0,1, ...,^ID)max - 1} para desvios cíclicos não consecutivos de uma das duas sequências binárias, digamos, por exemplo, para o primeiro desvio cíclico mo, ou seja, exigindo que quaisquer dois valores candidatos do primeiro desvio cíclico mo associados ao mesmo índice de sequência de sinais de sincronização primários PSS estão distanciados um do outro por mais de um (1) passo de desvio cíclico e, enquanto isso, permitindo que diferentes índices de sequência de PSS WIθ) sejam codificados para valores consecutivos do primeiro desvio cíclico mo. O número total dos primeiros desvios cíclicos mo é mantido mínimo, de modo que a detecção de SSS com base em codificação FWHT de baixo custo / complexidade possa ser utilizada no dispositivo de cliente 500.
[0121] O índice de sequência portado pelo SSS, ou seja, wI(I1) e {0,1, ..., iv^L - 1} pode ser codificado como ambos os desvios cíclicos das duas iD,max sequências-m mo e m1, onde m1 pode abranger todos ou a maioria de seus valores válidos {0,1, 2, ..., L - 1}. Tal projeto de SSS pode levar ao evento que uma sequência de SSS é obtida através de ciclicamente desviar outra sequência de SSS por 1 passo de desvio cíclico. No entanto, de acordo com a modalidade, esse par de sequências de SSS é sempre associado a diferentes índices de sequência de PSS WI'θ) e não será detectado ao mesmo tempo após uma detecção de PSS bem-sucedida no dispositivo de cliente 500.
[0122] Deve ser notado que, a codificação do índice NIID1 da sequência de PSS como o primeiro desvio cíclico m0, e a codificação do índice N$ da sequência de SSS como o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 podem ser feitas de maneira arbitrária, ou seja, m0 e m1 podem ser trocados nas equações abaixo. Dado o valor do primeiro desvio cíclico m0, o número de valores candidatos para o segundo desvio cíclico m1 pode ser igual ou diferente para valores diferentes do primeiro desvio cíclico m0.
[0123] De acordo com uma forma de implementação da modalidade, a(1) (2) codi I icaçãodos índices desequência -**ID e * ID como o piii i ieiio ^n-o esegundo m1 desvios cíclicos pode ser dada por, ou seja, o primeiro m0 e segundo m1 desvios cíclicos podem ser determinados como:
[0124] Esta é uma versão limitada / restrita do método de codificação nas equações (10) e (11) acima, pois g é aqui restrito ao valor de um; g = 1. De acordo com a forma de implementação, uma coexistência de duas sequências de SSS cujos pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfazem ambos m'0 = m0 + 1 e m'1 = m1 + 1 é permitida, se estiverem associadas a diferentes índices de PSS, de acordo com as equações (18) e (19). Isso é vantajoso, pois mais valores válidos dos pares de desvios cíclicos (m0, m1) podem ser selecionados, permitindo potencialmente a codificação de um número maior de IDs de célula e possivelmente outras informações adicionais para sequências de SSS sem aumentar o comprimento de sequência de SSS.
[0125] Como exemplo não limitativo, pode-se mencionar que, para uma implementação de sinal de sincronização de Novo Rádio, onde L = 127 e N^max = 3, essa implementação pode ser usada, por exemplo, por deixar wID)max = 336 e L' = 112, Para portar 336 x 3 = 1008 IDs de célula no total.
[0126] Uma ilustração deste exemplo é dada na Figura 12 para N.n^ = 16, W.(nL, = 2, i = 15 e L' = 8. Na Figura 12, o índice de sequência de iDfiiiax iDfiiiax PSS NIID está no eixo y, em que m0 = 0 e m0 = 2 ambos têm o mesmo índice de sequência de PSS NII , ou seja, ambos m0 = 0 e m0 = 2 estão associados ao mesmo índice de sequência de PSS N®. Correspondentemente, ambos m0 = 1 e m0 = 3 estão ambos associados ao mesmo índice de sequência de PSS N®. Deve ser notado que a associação do índice de sequência de PSS MÍ? ao primeiro desvio cíclico m0, e a associação do índice de sequência de SSS WIIθ) ao primeiro m0 e segundo m1 desvios cíclicos, não são restritas à ordem mostrada na Figura 12. Em vez disso, qualquer outra ordem é possível, desde que os pares de desvios cíclicos de quaisquer duas sequências de SSS associadas ao mesmo índice de PSS NID2, por exemplo, (m0,m1) e (m'0,m'1), satisfaçam no máximo um de m'0 = m0 + 1 e m1 = m1 + 1.
[0127] Além disso, uma ID de célula NID pode, de acordo com uma modalidade, ser determinado com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples do primeiro m0 e segundo m1 valores de desvio cíclico para os ínrliroc Ho com lônrio rio PQÇ /VI2) o QQQ /VI1) m 10 nnr ovomnln nrrlom cor índices de sequência de PSS 𝑁𝑁ID (2) e SSS 𝑁𝑁ID (1), que, por exemplo, podem ser escritos como que é uma versão restrita / limitada do mapeamento inverso nas equações (12) e (13) acima, para um valor de um para g; g = 1. Isso alivia a necessidade de implementar uma tabela grande no dispositivo de cliente 500 para determinar a ID de célula a partir do primeiro 𝑚𝑚0 e segundo 𝑚𝑚1 valores de desvio cíclico.
[0128] De acordo com uma modalidade, dois pares de desvios cíclicos (𝑚𝑚0, 𝑚𝑚1) e (𝑚𝑚0 ′ , 𝑚𝑚1 ′ ) têm permissão para satisfazer ambos 𝑚𝑚0 ′ = 𝑚𝑚0 + 1 𝑒𝑒 𝑚𝑚1 ′ = 𝑚𝑚 1 + 1 se os dois pares de desvios cíclicos (𝑚𝑚0, 𝑚𝑚1) e (𝑚𝑚0 ′ , 𝑚𝑚1 ′ ) são associados a diferentes índices de sequência de PSS 𝑁𝑁ID (2), e os pares de desvios cíclicos gerados sempre satisfazem 𝑚𝑚0 < 𝑚𝑚1 (ou alternativamente 𝑚𝑚0 > 𝑚𝑚1)
[0129] De acordo com uma forma de implementação da modalidade, a (1) (2) codi f icaçãodos índices desequência como o pni i leno ^n-o esegundo m1 desvios cíclicos pode ser dada por, ou seja, o primeiro m0 e segundo m1 desvios cíclicos podei ser deteriinados coio:
[0130] Fsta é uma versão limitada / restrita do método de codificação nas equações (14) e (15) acima, pois g é aqui restrito ao valor de um; g = 1. De acordo com a forma de implementação, uma coexistência de duas sequências de SSS cujos pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfazem m'0 = m0 + 1 e m'1 = m1 + 1 é permitida, se estiverem associadas a diferentes índices de PSS de acordo com as equações (22) e (23), e se os pares de desvios cíclicos gerados sempre satisfizerem m0 < m1 (ou equivalentemente m0 > m1). Isso é vantajoso, como mencionado acima, pois permite a indicação da temporização de 5 ms usando sequências de SSS, como usado, por exemplo, no LTE, trocando os valores m0 e m1. Alternativamente, constitui uma solução à prova de futuro para lançamentos futuros do Novo Rádio, se mais tarde se considerar útil aumentar o número de hipóteses no SSS.
[0131] Como exemplo não limitativo, pode-se mencionar que, para uma implementação de sinal de sincronização de Novo Rádio, onde L = 127 e ^ID)max = 3, essa implementação pode ser usada, por exemplo, por deixar ^I(n^v = 336 e i’ = 112, para portar 336 x 3 = 1008 IDs de célula no total. Uma ID,max ilustração não limitativa de tal forma de implementação é apresentada na Figura 13 para M(n^v = 16, NfD2 = 2, L = 15 e L' = 8. Na Figura 13, o índice de ID,max ID,max sequência de PSS N{D2 está no eixo y, em que m0 = 0 e m0 = 2 ambos têm o mesmo índice de sequência de PSS /V'D), ou seja, ambos m0 = 0 e m0 = 2 estão associados ao mesmo índice de sequência de PSS N^D2. Correspondentemente, m0 = 1 e m0 = 3 ambos estão associados ao mesmo índice de sequência de PSS (2) (2) iv^ . Deveser notado que aassociaçãodo íi idicedesequêi iciadePSS iv^ ao primeiro desvio cíclico m0 e a associação do índice de sequência de SSS NID2 ao primeiro m0 e segundo m1 desvios cíclicos, não são restritas à ordem mostrada na Figura 13. Em vez disso, qualquer outra ordem é possível, desde que os pares de desvios cíclicos de quaisquer duas sequências de SSS associadas ao mesmo índice de PSS WI'θ), por exemplo, (m0, m1) e (m'0, m'1), satisfaçam no máximo um de m'0 = m0 + 1 e m'1 = m1 + 1, e se os pares de desvios cíclicos gerados sempre satisfizerem m0 < m1 (ou, alternativamente, m0 > m1).
[0132] Além disso, uma ID de célula NID pode, de acordo com uma modalidade, ser determinada com base em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1. Isso é possível, pois existe um mapeamento inverso simples do primeiro m0 e segundo m1 valores de desvio cíclico para os (2) (1) que é uma versão limitada / restrita do mapeamento inverso nas equações (16) e (17) acima, pois g é aqui restrito ao valor de um; g = 1. Isso alivia a necessidade de implementar tabelas grandes no dispositivo de cliente 500 para determinar a ID de célula a partir do primeiro m0 e segundo m1 valores de desvio cíclico.
[0133] Como é descrito acima, o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 associados a pelo menos uma ID de célula NID podem ser determinados de acordo com um número de modalidades aqui descritas e terão, deste modo, várias relações entre si.
[0134] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 8, 10 e 12, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 sejam iguais; m0 = m1; isto é, que haja posições utilizáveis na diagonal através da origem de coordenadas.
[0135] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 9, 11 e 13, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 sejam diferentes um do outro; m0 Φ m1; de modo que não haja posições utilizáveis na diagonal através da origem de coordenadas.
[0136] De acordo com algumas modalidades aqui descritas, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que o primeiro desvio cíclico m0 seja superior ao segundo desvio cíclico m1; m0 > m1; ou seja, existem apenas posições utilizáveis acima da diagonal através da origem de coordenadas.
[0137] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 9, 11 e 13, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que o primeiro desvio cíclico m0 seja menor que o segundo desvio cíclico m1; m0 < m1; ou seja, existem apenas posições utilizáveis abaixo da diagonal através da origem de coordenadas.
[0138] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 8, 9, 10 e 11, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfaçam no máximo um de m‘0 = m0 + 1 e m'1 = m1 + 1; ou seja, sempre há posições não utilizadas entre as posições utilizáveis na direção diagonal.
[0139] De acordo com algumas modalidades aqui descritas, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos (m0,m1) e (m'0,m1) satisfaçam no máximo um de m‘0 = m0 + 1 e m'1 = m1 + 1; e o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; m0 > m1; ou seja, sempre há posições não utilizadas entre as posições utilizáveis na direção diagonal e existem apenas posições utilizáveis acima da diagonal através da origem de coordenadas.
[0140] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 9 e 11, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos (m0, m1) e (m'0, m'1) satisfaçam no máximo um de m‘0 = m0 + 1 e m'1 = m1 + 1; e o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; m0 < m1; ou seja, sempre há posições não utilizadas entre as posições utilizáveis na direção diagonal e existem apenas posições utilizáveis abaixo da diagonal através da origem de coordenadas.
[0141] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas nas Figuras. 12 e 13, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos e (m0,m1) e (m'0,m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados com diferentes índices de sequência de sinais de sincronização primários PSS N$.
[0142] De acordo com algumas modalidades aqui descritas, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos (m0,m1) e (m'0,m'1) que satisfazem ambos de m'0 = m0 + 1 e m'1 = m1 + 1 estão associados a diferentes índices de sequência de sinais de sincronização primários PSS WIθ), e o primeiro desvio cíclico m0 é superior ao segundo desvio cíclico m1; m0 > m1; ou seja, existem apenas posições utilizáveis acima da diagonal através da origem de coordenadas.
[0143] De acordo com algumas modalidades aqui descritas, por exemplo, ilustradas na Figura 13, a determinação do primeiro m0 e segundo m1 desvios cíclicos pode ser determinada de modo que dois pares de desvios cíclicos (m0, m1) e (m'0, m1) que satisfazem ambos de m'0 = m0 + 1 e m1 = m1 + 1 são associados a diferentes índices de sequência de sinais de sincronização primários (PSS) WIθ), e o primeiro desvio cíclico m0 é menor que o segundo desvio cíclico m1; m0 < m1; ou seja, existem apenas posições utilizáveis abaixo da diagonal através da origem de coordenadas.
[0144] Finalmente, deve ser entendido que a invenção não está limitada às modalidades descritas acima, mas também se refere a e incorpora todas as modalidades dentro do escopo das reivindicações independentes anexas.
Claims (38)
1. Método para comunicações sem fio, CARACTERIZADO por: determinar um primeiro desvio cíclico m0 e um segundo desvio cíclico m1, o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 estando associados a uma ID de célula NID, (2) (1) (2) em queaiD decélula Wy^ satisfaz: ivID — *’IDmax"iD + mD ;e gerar uma sequência de sinais de sincronização secundários (SSS) para um SSS com base no primeiro desvio cíclico m0 e no segundo desvio cíclico m1; e em que o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 satisfazem: em que: g é um número inteiro igual ou superior a 1; L’ é 112;
2. Método, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que a geração da sequência de SSS para o SSS com base no primeiro desvio cíclico m0 e no segundo desvio cíclico m1 compreende: gerar a sequência de SSS com base em uma primeira sequência binária ciclicamente desviada pelo primeiro desvio cíclico m0 e em uma segunda sequência binária ciclicamente desviada pelo segundo desvio cíclico m1, a primeira sequência binária e a segunda sequência binária tendo o mesmo comprimento.
3. Método, de acordo com a reivindicação 2, CARACTERIZADO pelo fato de a primeira e a segunda sequências binárias serem m-sequências.
4. Método, de acordo com a reivindicação 2 ou 3, CARACTERIZADO pelo fato de um polinômio gerador da primeira sequência binária ser g0(x) = x7 + x4 + 1, e um polinômio gerador da segunda sequência binária ser g1 (x) = x7 + x + 1.
5. Método, de acordo com qualquer uma das reivindicações 1 a 4, CARACTERIZADO pelo fato de que compreende adicionalmente: gerar uma sequência de sinais de sincronização primários (PSS) para um sinal de sincronização primário, em que a sequência de PSS está associada a NIθ).
6. Método, de acordo com a reivindicação 5, CARACTERIZADO pelo fato de a sequência de PSS ser gerada com base em uma dentre a primeira e a segunda sequências binárias.
7. Método, de acordo com a reivindicação 5 ou 6, CARACTERIZADO pelo fato de um polinômio gerador da sequência de PSS ser o mesmo que um dentre os polinômios geradores da primeira e da segunda sequências binárias.
8. Método, de acordo com qualquer uma das reivindicações 1 a 7, CARACTERIZADO pelo fato de o comprimento L da sequência de SSS ser 127.
11. Dispositivo de processamento para comunicações sem fio, CARACTERIZADO pelo fato de o dispositivo de processamento ser configurado para realizar um método conforme definido em qualquer uma das reivindicações 1 a 10.
12. Nó de rede, CARACTERIZADO pelo fato de que compreende: um dispositivo de processamento conforme definido na reivindicação 11; e um transmissor, configurado para transmitir o sinal de sincronização primário (PSS) com base na sequência de PSS e o sinal de sincronização secundário com base na sequência de SSS.
13. Dispositivo de processamento para comunicação sem fio, CARACTERIZADO pelo fato de que compreende: um processador configurado para obter um sinal de sincronização primário (PSS) gerado com base em uma sequência de PSS e um sinal de sincronização secundário (SSS) gerado com base em uma sequência de SSS; e determinar uma identidade (ID) de célula NID com base no PSS e no SSS, em que aideiiudadedecéiuia Í^ID sausiaZ: te li ^qu^^ mD ^^st^á^ass^j^^i^a^d^a^às^í^q^j^íi i^^i^a^d^í^^ ^S^S, ^*ID tíst^á^ass^j^^i^a^d^a a um primeiro desvio cíclico m0 e a um segundo desvio cíclico m1 da sequência de SSS; em que o primeiro desvio cíclico m0 e o segundo desvio cíclico m1 satisfazem: em que: g é um número inteiro igual ou superior a 1; L’ é 112;
14. Dispositivo de processamento, de acordo com a reivindicação 13, CARACTERIZADO pelo fato de a sequência de SSS para o SSS ser formada com uma primeira sequência binária correspondente ao primeiro desvio cíclico m0 e com uma segunda sequência binária correspondente ao segundo desvio cíclico m1, a primeira sequência binária e a segunda sequência binária tendo o mesmo comprimento.
15. Dispositivo de processamento, de acordo com a reivindicação 14, CARACTERIZADO pelo fato de um polinômio gerador da primeira sequência binária ser g0 (x) = x7 + x4 + 1, e um polinômio gerador da segunda sequência binária ser g1 (x) = x7 + x + 1.
16. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 15, CARACTERIZADO pelo fato de o processador ser configurado para determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico m1, e para determinar a ID de célula NID de acordo com o primeiro desvio (1) (2) cíclico m-o e com o segundodesvio cíclico mD, em que /VID — 3ÍNID + ^ID .
17. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 16, CARACTERIZADO pelo fato de o processador ser configurado para obter NI^com base no PSS e para obter WIθ) com base no SSS após uma detecção do PSS bem-sucedida.
18. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 17, CARACTERIZADO pelo fato de o processador ser configurado para detectar a sequência de SSS por decodificação e operação de transformada rápida de Walsh-Hadamard (FWHT) com base no SSS.
19. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 18, CARACTERIZADO pelo fato de o processador ser configurado para obter o primeiro desvio cíclico m0 por decodificação do SSS com pelo menos uma hipótese do primeiro desvio cíclico cyclic m0, e para obter o segundo desvio cíclico m1 utilizando uma operação de FWHT.
20. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 19, CARACTERIZADO pelo fato de o processador ser configurado para gerar uma sequência de SSS com base em um valor candidato do primeiro desvio cíclico m0 e em um valor candidato do segundo desvio cíclico m1.
21. Dispositivo de processamento, de acordo com a reivindicação 20, CARACTERIZADO pelo fato de o processador ser configurado para detectar o SSS por correlação com a sequência de SSS gerada.
23. Dispositivo de processamento, de acordo com qualquer uma das reivindicações 13 a 22, CARACTERIZADO pelo fato de uma sequência de SSS para o SSS ter um comprimento L de 127.
24. Dispositivo de cliente para comunicação sem fio, CARACTERIZADO pelo fato de que compreende: um dispositivo de processamento conforme definido em qualquer uma das reivindicações 13 a 23, e um transmissor configurado para receber o sinal de sincronização primário (PSS) e o sinal de sincronização secundário (SSS).
25. Método para comunicações sem fio, CARACTERIZADO pelo fato de que compreende: receber sinais de comunicação que incluem um sinal de sincronização primário (PSS) e um sinal de sincronização secundário (SSS); e determinar uma identidade (ID) de célula NID com base no PSS e no QQQ om ni 10 (2 iHontíHoHo Ho róli ilo (2 QotÍQfoT’ (2 — h2)^ M(1) -U A/(2) SSS, em queaidentidadedecélula I^ID satisfaz: /VID — “iDmax^iD + ”ID , om m io A/(2) ó nnrtaHa om i imo com lônrio Ho PQQ nara (1 PQQ o A/(1) em que tv^ é por tadaem umasequênciadepSS par aopSS, e tv^ é portada em um primeiro desvio cíclico m0 e em um segundo desvio cíclico m1 de uma sequência de SSS para o em que o primeiro desvio cíclico m0 e o segundo desvio cíclico m-1 satisfazem:
26. Método, de acordo com a reivindicação 25, CARACTERIZADO pelo fato de a sequência de SSS para o SSS ser formada com uma primeira sequência binária correspondente ao primeiro desvio cíclico m0 e com uma segunda sequência binária correspondente ao segundo desvio cíclico m1, a primeira sequência binária e a segunda sequência binária tendo o mesmo comprimento.
27. Método, de acordo com a reivindicação 26, CARACTERIZADO pelo fato de um polinómio gerador da primeira sequência binária ser go (x) = x7 + x4 + 1, e um polinómio gerador da segunda sequência binária ser gi (x) = x7 + x + 1.
28. Método, de acordo com qualquer uma das reivindicações 25 a 27, CARACTERIZADO pelo fato de determinar o primeiro desvio cíclico m0 e o segundo desvio cíclico mr que estão associados à ID de célula NID, e determinar a ID de célula NID de acordo com o primeiro desvio cíclico m0 e com um segundo desvio cíclico m1, om ni em que
29. Método, de acordo com qualquer uma das reivindicações 25 a 28, CARACTERIZADO pelo fato de obter NI'θ-’com base no PSS e obter NID1) com base no SSS após uma detecção do PSS bem-sucedida.
30. Método, de acordo com qualquer uma das reivindicações 25 a 29, CARACTERIZADO pelo fato de que compreende adicionalmente: detectar a sequência de SSS por decodificação e operação de transformada rápida de Walsh-Hadamard (FWHT) com base no SSS.
31. Método, de acordo com qualquer uma das reivindicações 25 a 30, CARACTERIZADO pelo fato de o processador ser configurado para obter o primeiro desvio cíclico m0 por decodificação do SSS recebido com pelo menos uma hipótese do primeiro desvio cíclico cyclic m0, e para obter o segundo desvio cíclico m1 utilizando uma operação de FWHT.
32. Método, de acordo com qualquer uma das reivindicações 25 a 31, CARACTERIZADO pelo fato de que compreende adicionalmente: gerar uma sequência de SSS com base em um valor candidato do primeiro desvio cíclico m0 e em um valor candidato do segundo desvio cíclico m1.
33. Método, de acordo com a reivindicação 32, CARACTERIZADO pelo fato de detectar o SSS por correlação com a sequência de SSS gerada.
35. Método, de acordo com qualquer uma das reivindicações 25 a 34, CARACTERIZADO pelo fato de uma sequência de SSS para o SSS ter um comprimento L de 127.
36. Dispositivo de cliente, CARACTERIZADO pelo fato de o dispositivo de cliente ser configurado para realizar um método conforme definido em qualquer uma das reivindicações 25 a 35.
37. Mídia legível por computador, CARACTERIZADA pelo fato de que compreende um programa de computador, que quando executado por um computador, faz com que o computador realize um método conforme definido em qualquer uma das reivindicações 1 a 10, e 25 a 35.
38. Sistema de comunicação, CARACTERIZADO pelo fato de que compreende um nó de rede conforme definido na reivindicação 12 e um dispositivo de cliente conforme definido nas reivindicações 24 ou 36.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/EP2017/060707 WO2018202306A1 (en) | 2017-05-04 | 2017-05-04 | Processing device, network node, client device, and methods thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
BR112019022995A2 BR112019022995A2 (pt) | 2020-05-19 |
BR112019022995B1 true BR112019022995B1 (pt) | 2023-01-10 |
Family
ID=58699105
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR112019022995-7A BR112019022995B1 (pt) | 2017-05-04 | 2017-05-04 | Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos |
BR112019022907-8A BR112019022907A2 (pt) | 2017-05-04 | 2017-06-07 | Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR112019022907-8A BR112019022907A2 (pt) | 2017-05-04 | 2017-06-07 | Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos |
Country Status (12)
Country | Link |
---|---|
US (4) | US10404317B2 (pt) |
EP (2) | EP3905557A1 (pt) |
JP (3) | JP7009506B2 (pt) |
CN (5) | CN109845148B (pt) |
AU (1) | AU2017412833B2 (pt) |
BR (2) | BR112019022995B1 (pt) |
CA (1) | CA3063202C (pt) |
MY (1) | MY195602A (pt) |
NZ (1) | NZ759763A (pt) |
PE (1) | PE20200276A1 (pt) |
RU (1) | RU2741997C1 (pt) |
WO (2) | WO2018202306A1 (pt) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10623227B2 (en) | 2015-10-21 | 2020-04-14 | Lg Electronics Inc. | Method for transmitting or receiving signal using long sequence and apparatus therefor |
JP6750131B2 (ja) * | 2017-03-04 | 2020-09-02 | エルジー エレクトロニクス インコーポレイティド | 無線通信システムにおける同期信号送信方法及びそのための装置 |
EP3639419B1 (en) * | 2017-06-16 | 2024-07-24 | Motorola Mobility LLC | Method and apparatus for establishing a set of a plurality of synchronization signal sequences to be used with one or more communication targets |
US10567133B2 (en) * | 2017-07-24 | 2020-02-18 | Samsung Electronics Co., Ltd. | Method and apparatus for synchronization signals and PBCH block enhancement |
CN110492969B (zh) * | 2018-05-11 | 2022-04-29 | 中兴通讯股份有限公司 | 信号发送、接收方法及装置 |
US10834708B2 (en) * | 2018-07-06 | 2020-11-10 | Samsung Electronics Co., Ltd. | Method and apparatus for NR sidelink SS/PBCH block |
EP3925328A4 (en) * | 2019-02-14 | 2022-04-06 | Telefonaktiebolaget Lm Ericsson (Publ) | USER EQUIPMENT, RADIO NETWORK NODE AND METHODS FOR MANAGING SYNCHRONIZATION SIGNALS |
CN114024644A (zh) * | 2021-11-02 | 2022-02-08 | 北京中科晶上科技股份有限公司 | 辅助同步序列的检测方法与装置 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101523745A (zh) * | 2006-10-03 | 2009-09-02 | 高通股份有限公司 | 处理无线通信的主辅同步信号的方法和装置 |
RU2434346C2 (ru) * | 2007-01-05 | 2011-11-20 | ЭлДжи ЭЛЕКТРОНИКС ИНК. | Способ установки циклического сдвига с учетом сдвига частоты |
US8649401B2 (en) | 2007-05-01 | 2014-02-11 | Qualcomm Incorporated | Generation and detection of synchronization signal in a wireless communication system |
US8050225B2 (en) * | 2007-05-21 | 2011-11-01 | Qualcomm Incorporated | Assignment of primary and secondary synchronization code sequences to cells in a wireless communication system |
KR100938756B1 (ko) | 2007-07-06 | 2010-01-26 | 엘지전자 주식회사 | 무선통신 시스템에서 셀 탐색 과정을 수행하는 방법 |
KR101495886B1 (ko) | 2007-07-19 | 2015-02-26 | 한국전자통신연구원 | 하향링크 프레임 생성 방법 및 셀 탐색 방법 |
KR101685173B1 (ko) * | 2009-07-13 | 2016-12-12 | 주식회사 팬택 | 무선통신 시스템에서의 시퀀스 생성 방법 및 그 장치 |
CN102209377B (zh) * | 2010-03-31 | 2015-01-28 | 中兴通讯股份有限公司 | 辅同步信号的生成方法和装置 |
US8811309B2 (en) * | 2010-12-03 | 2014-08-19 | Nokia Corporation | Implicit resource allocation using shifted synchronization sequence |
CN103188027B (zh) * | 2011-12-30 | 2015-09-09 | 联芯科技有限公司 | 频域辅同步码生成方法及其装置 |
US9497719B2 (en) * | 2012-01-29 | 2016-11-15 | Lg Electronics Inc. | User equipment and method for receiving synchronization signals, and base station and method for transmitting synchronization signals |
CN103428146B (zh) * | 2012-05-24 | 2017-08-25 | 南京中兴软件有限责任公司 | 辅同步信号的检测方法及装置 |
US8964723B2 (en) | 2012-05-31 | 2015-02-24 | Intel Mobile Communications GmbH | Devices for synchronizing a communication end device with a base station, methods for synchronizing a communication end device with a base station, devices for generating a secondary synchronization signal, and methods for generating a secondary synchronization signal |
CN103889025B (zh) * | 2012-12-21 | 2017-07-21 | 中兴通讯股份有限公司 | 一种小区搜索的方法及装置 |
US9655088B2 (en) | 2013-04-17 | 2017-05-16 | Qualcomm Incorporated | Utilizing unused uplink sequence shifts for signaling |
JP6278109B2 (ja) * | 2014-04-11 | 2018-02-14 | 富士通株式会社 | 無線通信システム、基地局および端末 |
CN105409301B (zh) * | 2014-07-04 | 2019-07-19 | 华为技术有限公司 | Lte同步方法和相关设备及系统 |
EP2993944A1 (en) * | 2014-09-04 | 2016-03-09 | Alcatel Lucent | Low power transceiver for femtocells in sleep mode |
CN106304346B (zh) * | 2015-05-15 | 2019-07-19 | 电信科学技术研究院 | 一种同步信号的发送、接收方法及装置 |
US10805893B2 (en) * | 2016-08-19 | 2020-10-13 | Samsung Electronics Co., Ltd | System and method for providing universal synchronization signals for new radio |
KR101994424B1 (ko) * | 2016-09-30 | 2019-06-28 | 엘지전자 주식회사 | 무선 통신 시스템에서 동기 신호를 송수신하는 방법 및 이를 위한 장치 |
US10389567B2 (en) * | 2016-11-03 | 2019-08-20 | Samsung Electronics Co., Ltd. | Method and apparatus for synchronization signal design |
CN110073616B (zh) * | 2017-01-09 | 2022-03-29 | 苹果公司 | 同步信号发送和接收 |
CN114745781A (zh) | 2017-02-03 | 2022-07-12 | Idac控股公司 | 新无线电内的同步信号突发、信号设计及系统帧获取 |
US10523354B2 (en) | 2017-02-24 | 2019-12-31 | Samsung Electronics Co., Ltd. | Method and apparatus for design of NR-SS burst set |
US10568055B2 (en) * | 2017-03-03 | 2020-02-18 | Motorola Mobility Llc | Method and apparatus for communicating synchronization signals |
JP6750131B2 (ja) * | 2017-03-04 | 2020-09-02 | エルジー エレクトロニクス インコーポレイティド | 無線通信システムにおける同期信号送信方法及びそのための装置 |
EP3639419B1 (en) * | 2017-06-16 | 2024-07-24 | Motorola Mobility LLC | Method and apparatus for establishing a set of a plurality of synchronization signal sequences to be used with one or more communication targets |
-
2017
- 2017-05-04 CA CA3063202A patent/CA3063202C/en active Active
- 2017-05-04 WO PCT/EP2017/060707 patent/WO2018202306A1/en active Application Filing
- 2017-05-04 CN CN201780060294.9A patent/CN109845148B/zh active Active
- 2017-05-04 EP EP21180175.8A patent/EP3905557A1/en active Pending
- 2017-05-04 NZ NZ759763A patent/NZ759763A/en unknown
- 2017-05-04 CN CN202010783987.4A patent/CN112055406A/zh active Pending
- 2017-05-04 BR BR112019022995-7A patent/BR112019022995B1/pt active IP Right Grant
- 2017-05-04 PE PE2019002277A patent/PE20200276A1/es unknown
- 2017-05-04 AU AU2017412833A patent/AU2017412833B2/en active Active
- 2017-05-04 RU RU2019139195A patent/RU2741997C1/ru active
- 2017-05-04 EP EP17722724.6A patent/EP3552328A1/en active Pending
- 2017-05-04 JP JP2019560153A patent/JP7009506B2/ja active Active
- 2017-05-04 CN CN201910468451.0A patent/CN110324891B/zh active Active
- 2017-05-04 MY MYPI2019006437A patent/MY195602A/en unknown
- 2017-06-07 CN CN201780090364.5A patent/CN110603754B/zh active Active
- 2017-06-07 CN CN202410236115.4A patent/CN118041483A/zh active Pending
- 2017-06-07 BR BR112019022907-8A patent/BR112019022907A2/pt unknown
- 2017-06-07 WO PCT/EP2017/063785 patent/WO2018202319A1/en active Application Filing
-
2018
- 2018-12-28 US US16/235,909 patent/US10404317B2/en active Active
-
2019
- 2019-07-09 US US16/505,911 patent/US10771104B2/en active Active
-
2020
- 2020-07-09 US US16/925,148 patent/US11870485B2/en active Active
-
2022
- 2022-01-11 JP JP2022002298A patent/JP7354311B2/ja active Active
-
2023
- 2023-09-19 JP JP2023151517A patent/JP2023175839A/ja active Pending
- 2023-11-17 US US18/512,172 patent/US20240171212A1/en active Pending
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR112019022995B1 (pt) | Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos | |
US10440673B2 (en) | Narrowband orthogonal frequency-division multiple access cell search | |
BR112020021248A2 (pt) | método para comunicação e aparelho do mesmo | |
ES2887898T3 (es) | Optimizaciones de señal de sincronización para la detección de índice de símbolo | |
BR112014018946B1 (pt) | Aparelho de macrocélula, dispositivo móvel e método para adquirir informações iniciais de sistema | |
BR112019023143A2 (pt) | Sincronização para aprimoramento de cobertura de banda larga | |
BR112020006388A2 (pt) | método de comunicação e dispositivo de comunicações | |
RU2482607C2 (ru) | Сигнализация многоантенной конфигурации в системе беспроводной связи | |
BR112016014679B1 (pt) | Método de decodificação de código polar e aparelho de decodificação | |
BR112019014747A2 (pt) | Método para transmitir informações de controle de enlace descendente, dispositivo terminal e dispositivo de rede | |
BR112019013035A2 (pt) | estrutura aninhada para construção de código polar usando evolução de densidade | |
BR112020005224A2 (pt) | método e aparelho para codificação polar e aparelho | |
WO2017171929A1 (en) | Systems, methods, and devices for transmission of network information in the physical broadcast channel (pbch) | |
ES2715692T3 (es) | Método y aparato para la codificación de las señales de sincronización de trama |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B350 | Update of information on the portal [chapter 15.35 patent gazette] | ||
B09A | Decision: intention to grant [chapter 9.1 patent gazette] | ||
B16A | Patent or certificate of addition of invention granted [chapter 16.1 patent gazette] |
Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 04/05/2017, OBSERVADAS AS CONDICOES LEGAIS |