BR112012021892A2 - Processo de configuração de um sistema de informática, programa de computador e sistema de informática - Google Patents

Processo de configuração de um sistema de informática, programa de computador e sistema de informática

Info

Publication number
BR112012021892A2
BR112012021892A2 BR112012021892A BR112012021892A BR112012021892A2 BR 112012021892 A2 BR112012021892 A2 BR 112012021892A2 BR 112012021892 A BR112012021892 A BR 112012021892A BR 112012021892 A BR112012021892 A BR 112012021892A BR 112012021892 A2 BR112012021892 A2 BR 112012021892A2
Authority
BR
Brazil
Prior art keywords
computer system
computer
calculation core
setting
computer program
Prior art date
Application number
BR112012021892A
Other languages
English (en)
Inventor
Benôit Welterlen
Philippe Garrigues
Xavier Bru
Original Assignee
Bull Sas
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bull Sas filed Critical Bull Sas
Publication of BR112012021892A2 publication Critical patent/BR112012021892A2/pt

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3851Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution from multiple instruction streams, e.g. multistreaming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44568Immediately runnable code

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Stored Programmes (AREA)
  • Executing Machine-Instructions (AREA)
  • Multi Processors (AREA)
  • Advance Control (AREA)

Abstract

processo de configuração de um sistema de informática, programa de computador e sistema de informática. esse processo é concedido para a configuração de um sistema de informática (100) compreendendo pelo núcleo de cálculo (116) para executar linhas instruções, sendo que cada núcleo de cálculo (116) é capaz de executar de maneira entrelaçada pelo menos duas linhas de instruções ao mesmo tempo, e um sistema operacional (120), em execução no sistema de informática (100), capaz de fornecer linhas de instruções para cada núcleo de cálculo (116). ele compreende uma etapa configuração do sistema operacional (120) em execução em modo do qual fornece para cada núcleo de calculo (116) no máximo uma linha de instruções de cada vez.
BR112012021892A 2010-03-11 2011-03-10 Processo de configuração de um sistema de informática, programa de computador e sistema de informática BR112012021892A2 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1051758A FR2957433B1 (fr) 2010-03-11 2010-03-11 Procede de configuration d'un systeme informatique, programme d'ordinateur et systeme informatique correspondants
PCT/FR2011/050489 WO2011110790A1 (fr) 2010-03-11 2011-03-10 Procédé de configuration d'un système informatique, programme d'ordinateur et système informatique correspondants

Publications (1)

Publication Number Publication Date
BR112012021892A2 true BR112012021892A2 (pt) 2023-11-21

Family

ID=42830798

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112012021892A BR112012021892A2 (pt) 2010-03-11 2011-03-10 Processo de configuração de um sistema de informática, programa de computador e sistema de informática

Country Status (6)

Country Link
US (2) US10007553B2 (pt)
EP (1) EP2545449B1 (pt)
JP (1) JP5678347B2 (pt)
BR (1) BR112012021892A2 (pt)
FR (1) FR2957433B1 (pt)
WO (1) WO2011110790A1 (pt)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5894496B2 (ja) * 2012-05-01 2016-03-30 ルネサスエレクトロニクス株式会社 半導体装置
US11579944B2 (en) * 2018-11-14 2023-02-14 Intel Corporation System, apparatus and method for configurable control of asymmetric multi-threading (SMT) on a per core basis
US11055094B2 (en) * 2019-06-26 2021-07-06 Intel Corporation Heterogeneous CPUID spoofing for remote processors

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7487504B2 (en) * 2002-02-06 2009-02-03 International Business Machines Corporation Thread dispatch for multiprocessor computer systems
US6886081B2 (en) * 2002-09-17 2005-04-26 Sun Microsystems, Inc. Method and tool for determining ownership of a multiple owner lock in multithreading environments
US20040123078A1 (en) * 2002-12-24 2004-06-24 Hum Herbert H Method and apparatus for processing a load-lock instruction using a scoreboard mechanism
US7543294B2 (en) * 2002-12-26 2009-06-02 Nokia Corporation Dynamic priority inheritance algorithm for scheduling dynamic configurable devices
US7657893B2 (en) * 2003-04-23 2010-02-02 International Business Machines Corporation Accounting method and logic for determining per-thread processor resource utilization in a simultaneous multi-threaded (SMT) processor
US7496915B2 (en) * 2003-04-24 2009-02-24 International Business Machines Corporation Dynamic switching of multithreaded processor between single threaded and simultaneous multithreaded modes
JP2007526534A (ja) * 2003-06-04 2007-09-13 ザ・トラスティーズ・オブ・ザ・ユニバーシティ・オブ・ペンシルベニア ロード・バランシング、独立処理及びレコード問合せのためのndmaスケーラブル・アーカイブのハードウェア/ソフトウェア・アーキテクチャ
US7512826B2 (en) * 2005-04-20 2009-03-31 International Business Machines Corporation Method, apparatus, and product for an efficient virtualized time base in a scaleable multi-processor computer
US7971205B2 (en) * 2005-12-01 2011-06-28 International Business Machines Corporation Handling of user mode thread using no context switch attribute to designate near interrupt disabled priority status
JP2007317171A (ja) * 2006-04-27 2007-12-06 Matsushita Electric Ind Co Ltd マルチスレッド計算機システム、マルチスレッド実行制御方法
DE102006020178A1 (de) * 2006-05-02 2007-11-08 Fujitsu Siemens Computers Gmbh Verfahren und Computerprogrammprodukt zur Ausführung eines Programms auf einem Prozessor mit Multithreading-Architektur
US7600109B2 (en) * 2006-06-01 2009-10-06 Dell Products L.P. Method and system for initializing application processors in a multi-processor system prior to the initialization of main memory
US8032737B2 (en) * 2006-08-14 2011-10-04 Marvell World Trade Ltd. Methods and apparatus for handling switching among threads within a multithread processor
US9715411B2 (en) * 2014-02-05 2017-07-25 International Business Machines Corporation Techniques for mapping logical threads to physical threads in a simultaneous multithreading data processing system

Also Published As

Publication number Publication date
FR2957433B1 (fr) 2016-01-15
WO2011110790A1 (fr) 2011-09-15
JP5678347B2 (ja) 2015-03-04
EP2545449B1 (fr) 2020-08-12
US10007553B2 (en) 2018-06-26
EP2545449A1 (fr) 2013-01-16
JP2013522710A (ja) 2013-06-13
FR2957433A1 (fr) 2011-09-16
US20130067482A1 (en) 2013-03-14
US20180267829A1 (en) 2018-09-20

Similar Documents

Publication Publication Date Title
BR112018003950A2 (pt) caracterização de cargas de trabalho de gpu e gerenciamento de energia utilizando sugestão de fluxo de comando
BR112017024301A2 (pt) janela de instruções e buffer de operandos de processador dissociados
GB2519017A (en) Next instruction access intent instruction
GB2467891A (en) Mechanism for profiling program software running on a processor
BR112017010388A2 (pt) escala dos agentes de assistente pessoal digital por meio de dispositivos
BR112014019336A2 (pt) ambiente e método para o desenvolvimento multi-plataforma de aplicações de software
BR112016002637A8 (pt) Sincronização de barreira com cálculo dinâmico de largura
BR112013001383A2 (pt) processo par apresentação de conteúdo durante operações em modos de exibição alternativos
WO2014176310A3 (en) Controlling tasks performed by a computing system
BR112015013976A2 (pt) método e aparelho de atualização
MX2015014300A (es) Pre-generacion de un objeto de presentacion.
BR112018005836A2 (pt) método de depuração, processador de múltiplos núcleos e dispositivo de depuração
BR112013019245A2 (pt) método e aparelho para bloquear e desbloquear múltiplos ambientes de sistema operacional com uma única entrada de gesto
GB2514700A (en) Reconfigurable recovery modes in high availability processors
BR112015012539A8 (pt) dispositivo de exibição e modo de controle do mesmo
WO2013006566A3 (en) Method and apparatus for scheduling of instructions in a multistrand out-of-order processor
BR112015004652A2 (pt) sistema para apoio à decisão, estação de trabalho, método de prover apoio à decisão e produto de programa de computador
BR112018007818A8 (pt) Método para atualização de modelo de sugestão, sistema de geração de sugestão acionado por máquina, e agrupamento de navegação automatizado para atualização de modelo de sugestão
BRPI0819992A8 (pt) Métodos para operar um dispositivo médico e para habilitar numerosos aspectos operacionais de um dispositivo médico, e, dispositivo médico
BR112015016079A2 (pt) método e dispositivo de atualização de sistema
BR112015025326A2 (pt) processo de execução de tarefas em um sistema tempo real crítico
BR112018016913A2 (pt) predicados uniformes em shaders para unidades de processamento gráfico
BR112015030066A2 (pt) processadores, métodos e sistemas para acessar um conjunto de registradores como uma pluralidade de registradores menores ou como um registrador maior combinado
BR112015030435A8 (pt) computador, artigo de fabricação e processo para proporcionar temporizadores por processador virtuais para sistemas de processador múltiplo
BR112014026568A2 (pt) método e aparelho para projeto de componentes de oleoduto

Legal Events

Date Code Title Description
B08F Application dismissed because of non-payment of annual fees [chapter 8.6 patent gazette]

Free format text: REFERENTE AS 11A E 12A ANUIDADES.

B08K Patent lapsed as no evidence of payment of the annual fee has been furnished to inpi [chapter 8.11 patent gazette]

Free format text: EM VIRTUDE DO ARQUIVAMENTO PUBLICADO NA RPI 2760 DE 28-11-2023 E CONSIDERANDO AUSENCIA DE MANIFESTACAO DENTRO DOS PRAZOS LEGAIS, INFORMO QUE CABE SER MANTIDO O ARQUIVAMENTO DO PEDIDO DE PATENTE, CONFORME O DISPOSTO NO ARTIGO 12, DA RESOLUCAO 113/2013.