BR112012010402A2 - controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador - Google Patents

controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador

Info

Publication number
BR112012010402A2
BR112012010402A2 BR112012010402A BR112012010402A BR112012010402A2 BR 112012010402 A2 BR112012010402 A2 BR 112012010402A2 BR 112012010402 A BR112012010402 A BR 112012010402A BR 112012010402 A BR112012010402 A BR 112012010402A BR 112012010402 A2 BR112012010402 A2 BR 112012010402A2
Authority
BR
Brazil
Prior art keywords
controller
memory
direct
computer program
peripheral device
Prior art date
Application number
BR112012010402A
Other languages
English (en)
Inventor
Jean-Vincent Ficet
Philippe Couvee
Yann Kalemkarian
Original Assignee
Bull Sas
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bull Sas filed Critical Bull Sas
Publication of BR112012010402A2 publication Critical patent/BR112012010402A2/pt

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Multi Processors (AREA)

Abstract

controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador. a invenção tem notadamente como objeto a transferência direta de dados em um primeiro e um segundo dispositivos periféricos conectados via um barramento de comunicação. com essa finalidade, o primeiro dispositivo compreende um controlador de acesso direto a uma memória que tem meios para iniciar (425) pelo menos um comando de acesso direto a uma zona de uma memória exterior ao dito primeiro dispositivo assim como meios para receber (400) pelo menos um comando de acesso direto a uma zona de uma memória do dito primeiro dispositivo, o dito comando sendo recebido do dito pelo menos um segundo dispositivo, e meios para transmitir (415) o dito pelo menos um comando de acesso direto recebido a um componente do dito primeiro dispositivo. o controlador permite assim que um controlador de acesso direto a uma memória do dito pelo menos um segundo dispositivo efetue uma transferência direta de pelo menos um dado para ou a partir de uma memória do dito primeiro dispositivo a partir de ou para o dito segundo dispositivo.
BR112012010402A 2009-12-01 2010-11-24 controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador BR112012010402A2 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0905776A FR2953307B1 (fr) 2009-12-01 2009-12-01 Controleur d'acces direct a une memoire pour le transfert direct de donnees entre memoires de plusieurs dispositifs peripheriques
PCT/FR2010/052500 WO2011070262A1 (fr) 2009-12-01 2010-11-24 Controleur d'acces dircet a une memoire pour le transfert direct de donnees entre memoires de plusieurs dispositifs peripheriques

Publications (1)

Publication Number Publication Date
BR112012010402A2 true BR112012010402A2 (pt) 2016-07-12

Family

ID=42270158

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112012010402A BR112012010402A2 (pt) 2009-12-01 2010-11-24 controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador

Country Status (6)

Country Link
US (1) US8990451B2 (pt)
EP (1) EP2507711B1 (pt)
JP (1) JP2013512519A (pt)
BR (1) BR112012010402A2 (pt)
FR (1) FR2953307B1 (pt)
WO (1) WO2011070262A1 (pt)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102011119693A1 (de) * 2011-11-29 2013-05-29 Universität Heidelberg System, Computer-implementiertes Verfahren und Computerprogrammprodukt zur direkten Kommunikation zwischen Hardwarebeschleunigern in einem Computercluster
GB2497528B (en) 2011-12-12 2020-04-22 Nordic Semiconductor Asa Peripheral communication
ITRM20120094A1 (it) * 2012-03-14 2013-09-14 Istituto Naz Di Fisica Nuclea Re Scheda di interfaccia di rete per nodo di rete di calcolo parallelo su gpu, e relativo metodo di comunicazione internodale
US9262349B2 (en) 2012-09-04 2016-02-16 Avago Technologies General Ip (Singapore) Pte. Ltd. Efficient memory content access
SG11201706914TA (en) 2015-03-06 2017-10-30 Toshiba Memory Corp Memory device controlling method and memory device
US9875202B2 (en) 2015-03-09 2018-01-23 Nordic Semiconductor Asa Peripheral communication system with shortcut path
GB2539455A (en) 2015-06-16 2016-12-21 Nordic Semiconductor Asa Memory watch unit
GB2540341B (en) 2015-06-16 2019-06-26 Nordic Semiconductor Asa Event generating unit
US10332235B1 (en) 2018-05-01 2019-06-25 At&T Intellectual Property I, L.P. Direct memory access for graphics processing unit packet processing
US10795840B2 (en) 2018-11-12 2020-10-06 At&T Intellectual Property I, L.P. Persistent kernel for graphics processing unit direct memory access network packet processing

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02207363A (ja) * 1989-02-08 1990-08-17 Hitachi Ltd データ転送制御方式、デバイスコントローラ、およびメモリ・コントローラ
JPH04257049A (ja) * 1991-02-12 1992-09-11 Toshiba Corp Dmaコントローラ
JP2002207363A (ja) 2000-11-13 2002-07-26 Ricoh Co Ltd 現像ロール及びそれを有する現像装置
US6748479B2 (en) 2001-11-20 2004-06-08 Broadcom Corporation System having interfaces and switch that separates coherent and packet traffic
TWI226545B (en) * 2002-06-18 2005-01-11 Via Tech Inc Method and device for reducing LDRQ input pin counts of LPC host
JP4079007B2 (ja) 2003-02-25 2008-04-23 東レ株式会社 構造物の補強方法
JP2005078598A (ja) 2003-09-03 2005-03-24 Murata Mach Ltd コンピュータシステム及びその電子回路
JP2005202767A (ja) * 2004-01-16 2005-07-28 Toshiba Corp プロセッサシステム、dma制御回路、dma制御方法、dmaコントローラの制御方法、画像処理方法および画像処理回路
WO2006114822A1 (ja) 2005-04-01 2006-11-02 Fujitsu Limited Dmaコントローラ、ノード、データ転送制御方法、及びプログラム
JP2008146541A (ja) 2006-12-13 2008-06-26 Fujitsu Ltd Dma転送システム、dmaコントローラ及びdma転送方法
GB0724439D0 (en) * 2007-12-14 2008-01-30 Icera Inc Data transfer
JP4516999B2 (ja) 2008-03-28 2010-08-04 富士通株式会社 データ通信制御装置、データ通信制御方法およびそのためのプログラム
US8161209B2 (en) 2008-03-31 2012-04-17 Advanced Micro Devices, Inc. Peer-to-peer special purpose processor architecture and method

Also Published As

Publication number Publication date
EP2507711A1 (fr) 2012-10-10
US8990451B2 (en) 2015-03-24
JP2013512519A (ja) 2013-04-11
FR2953307A1 (fr) 2011-06-03
WO2011070262A8 (fr) 2011-08-18
WO2011070262A1 (fr) 2011-06-16
US20120260005A1 (en) 2012-10-11
EP2507711B1 (fr) 2014-01-22
FR2953307B1 (fr) 2011-12-16

Similar Documents

Publication Publication Date Title
BR112012010402A2 (pt) controlador de acesso direto a uma memória para um dispositivo periférico, processo de utilização do controlador, e, programa de computador
BR112018016366A2 (pt) processos para hidrolisar biomassa lignocelulósica e para pré-tratamento de biomassa lignocelulósica.
BR112014032115A2 (pt) processo para o registro de dados que são gerados por meio da manipulação de um animal a ser realizada por um manipulador; e sistema para o registro de dados que são gerados por meio da manipulação de um animal realizada por um manipulador
BR112013016232A2 (pt) método e sistema de programação de veículo remoto
BR112015008006A8 (pt) sistema de controle e dispositivo de processamento de informação
BRPI0921820A8 (pt) Sistema para determinar e/ou processar informações sobre estado de uma rede de abastecimento de água
BR112014031579A8 (pt) produto de programa de computador, sistema de computação e método
BRPI0600556A (pt) processo e sistema para desbloquear um dispositivo de computação
BR112013006469A2 (pt) controle remoto e sistemas de controle remoto.
TW200701030A (en) Method and apparatus of securing computer system
SG155173A1 (en) Communication device, data processing device, near field communication device, and method and program for communication
ES2722648T3 (es) Gestión de aplicaciones relacionadas con módulos seguros
DE602009000463D1 (de) Ht angrenzender liste indirekter datenadressen
BR112015011573A2 (pt) dispositivo de monitoramento remoto, método de monitoramento remoto e programa de computador
MY165249A (en) System and method for initiating a multi-environment operating system
BR112012004052A2 (pt) conjuntos de entropia para máquinas virtuais
EP2107489A3 (en) Obfuscating computer program code
BR112014027055A2 (pt) processo para produzir biomassa de alto teor energético e açúcares fermentáveis a partir de biomassa celulósica, e processo para produzir péletes de biomassa e açúcares fermentáveis a partir de biomassa celulósica
BRPI0903156A2 (pt) rosqueadeira com meios de descascamento e rosqueamento coaxial
BR112013017834A2 (pt) processo de obtenção de um substrato munido com um revestimento
BRPI0806084A2 (pt) método, meio legìvel por máquina, e, aparelho
MX347236B (es) Control de despeje local.
BRPI0621129A8 (pt) Seguro sistema-em-chip
BR112018077075A2 (pt) heterociclos de biarilmetila
DOP2014000126A (es) Caja fuerte transportable

Legal Events

Date Code Title Description
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B06A Patent application procedure suspended [chapter 6.1 patent gazette]
B11B Dismissal acc. art. 36, par 1 of ipl - no reply within 90 days to fullfil the necessary requirements