BE1010980A3 - Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple. - Google Patents

Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple. Download PDF

Info

Publication number
BE1010980A3
BE1010980A3 BE9100758A BE9100758A BE1010980A3 BE 1010980 A3 BE1010980 A3 BE 1010980A3 BE 9100758 A BE9100758 A BE 9100758A BE 9100758 A BE9100758 A BE 9100758A BE 1010980 A3 BE1010980 A3 BE 1010980A3
Authority
BE
Belgium
Prior art keywords
frequency
fractional
division
divider
synthesizer
Prior art date
Application number
BE9100758A
Other languages
English (en)
Inventor
Elie Brunet
Gouy Jean-Luc De
Thierry Ginestet
Original Assignee
Thomson Trt Defense
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Trt Defense filed Critical Thomson Trt Defense
Application granted granted Critical
Publication of BE1010980A3 publication Critical patent/BE1010980A3/fr

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/68Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a base which is a non-integer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/667Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by switching the base during a counting cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/10Indirect frequency synthesis using a frequency multiplier in the phase-locked loop or in the reference signal path

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Le synthétiseur de fréquence selon l'invention comprend une boucle unique à accrochage de phase pilotée par une horloge de référence (5) constituée par un oscillateur commandé en tension (1), un diviseur programmable à rang M variable (2), un comparateur de phase (3), et un filtre de boucle (4). Il comprend un nombre déterminé n de structures à division fractionnaire (61...6n) réalisant chacune un pas de fréquence PixFRéf inférieur à la fréquence de référence FRéf. Chaque structure à division fractionnaire est couplée en parallèle avec le diviseur programmable (2) pour ajouter au rang de division M des incréments fractionnaires Pi tel que le rapport entre la fréquence fourni par l'oscillateur FVCO et la fréquence de référence FRéf soit défini en fonction des incréments Pi par la relation FVCO=(M+n1 Pi)FRéf. Application: tout type de produits ou systèmes nécessitant un synthétiseur, notamment les systèmes de transmission à évasion de fréquence.

Description


   <Desc/Clms Page number 1> 
 



  Synthétiseur de fréquence à boucle à verrouillage de phase à division fractionnaire multiple 
La présente invention concerne un synthétiseur de fréquence à boucle à verrouillage de phase à division fractionnaire multiple. 



   Un synthétiseur à boucle à verrouillage de phase comprend, classiquement de façon décrite par exemple dans le livre de U. L. ROHDE intitulé"Digital PLL frequency   synthetizers-   Theory and Design 1983 Prentice Hall Inc. Englewood Cliffs, un oscillateur commandé en tension, un diviseur de modulo variable, un comparateur de phase, une horloge pilote fournissant une fréquence de référence   FRéf et éventuellement   un filtre de boucle. Lorsque l'asservissement de la boucle est réalisé, si M désigne la valeur affichée sur le diviseur, la fréquence de sortie   Fvco   de l'oscillateur commandé en tension vaut M fois la valeur de la fréquence de référence FR, éf.

   Lorsque la valeur M affichée sur le diviseur M varie, les fréquences synthétisées obtenues varient au pas de la fréquence de référence FRéf dans les limites de fonctionnement de l'oscillateur commandé en tension. 



   Pour obtenir un pas de synthèse de fréquence inférieur à 
 EMI1.1 
 Fp.,, il est connu d'introduire une boucle à division fractionnaire qui vient réaliser un incrément de fréquence égal à à Q fois la fréquence de référence FRéf où Q est égal au quotient de la fréquence de référence par le pas de synthèse souhaité avec   0 a Q-l.   



   Par un système accumulateur de phase numérique le rapport de division principal M est incrément d'une unité ceci a fois tous les Q cycles de référence. Le pas de synthèse est alors égal à la fréquence de référence divisé par Q. 



   L'avantage est qu'à performances comparables le nombre de pas M à afficher sur le diviseur est réduit et que le filtre de boucle a une fréquence de coupure plus élevée ce qui améliore la réponse de la boucle. 

 <Desc/Clms Page number 2> 

 



   Cependant si le dispositif précédent convient bien pour la synthèse de fréquence, il ne convient plus pour les synthétiseurs modulés en fréquence ou en phase à partir d'une modulation introduite par exemple sur la fréquence de référence car il apparaît que le rythme maximal de cette modulation reste limité à des valeurs faibles. D'autre part, les raies de synthèse qui apparaissent en sortie de l'oscillateur VCO et qui sont dues principalement à la gigue de phase du comparateur de phase ont des niveaux relativement importants qui donnent à ces synthétiseurs une pureté spectrale relativement médiocre. 



   Toutefois, en utilisant non plus une seule structure à division fractionnaire mais deux, comme cela apparaît décrit 
 EMI2.1 
 dans la demande de brevet français n  2 426 358 ayant pour titre"Synthétiseur de fréquence à division directe à pas après   virgule"il   est possible d'améliorer de façon très sensible la pureté spectrale des synthétiseurs à division fractionnaire. 



   Seulement, pour certaines applications cette amélioration n'apparaît pas suffisante, notamment elle ne permet pas l'utilisation de tels synthétiseurs dans les systèmes de transmission à évasion de fréquence rapide. 



   Le but de l'invention est de pallier les inconvénients précités. 



   A cet effet, l'invention a pour objet un synthétiseur de fréquence à boucle à verrouillage de phase à division fractionnaire multiple du type comprenant une boucle unique à accrochage de phase pilotée par une horloge de référence, constituée par un oscillateur commandé en tension, un diviseur programmable à rang M variable, un comparateur de phase,

   et un filtre de boucle caractérisé en ce qu'il comprend également un nombre déterminé n de structures à division fractionnaire réalisant chacune un pas de fréquence   PixFRéf   inférieur à la fréquence de référence    F     et   en ce que chaque structure à division fractionnaire est couplée en parallèle avec le diviseur programmable pour ajouter au rang de division M des incréments fractionnaires Pi tel que le rapport entre la fréquence fourni 

 <Desc/Clms Page number 3> 

 par l'oscillateur   FVCO   et la fréquence de référence   FRéf   soit défini en fonction des incréments p.

   par la relation
Fvco   =   (M   p i) F Réf  
D'autres caractéristiques et avantages de l'invention   apparaitront     ci-après à l'aide   de la description qui suit faite en regard des dessins annexés qui représentent : - La figure 1 un schéma de principe d'un synthétiseur selon l'invention. 



     - La   figure 2 l'architecture d'un synthétiseur selon l'invention capable de fonctionner dans une gamme de fréquences comprise entre 225 et 400 MHz. 



   - Les figures 3A et 3B deux modes de réalisation d'une boucle de division fractionnaire pour la commande d'un diviseur de tête de la figure 2. 



     - La   figure 4 un graphe de comparaison du niveau théorique des raies de synthèse obtenues en synthèse fractionnaire simple et en synthèse fractionnaire multiple. 



   Le synthétiseur selon l'invention qui est représenté à la figure 1 comporte uns boucle unique à accrochage de phase constituée par un oscillateur commandé en tension 1, un diviseur programmable à rang M variable 2, un comparateur de phase 3 et un filtre de boucle 4, l'ensemble des éléments précédents étant relié dans cet ordre en série. Une horloge pilote 5 fournissant une fréquence de référence FRéf alimente le comparateur de phase 3, pour déterminer, lorsque la boucle est accrochée sur la bonne fréquence, l'écart de phase existant entre le signal fourni par   l'horloge-3 et le   signal fourni par le diviseur 2.

   Il comporte également n structures à division fractionnaire 61...
6. à 6 qui réalisent chacune un pas de fréquence inférieur à la 
 EMI3.1 
 fréquence F de la forme à x Fret, où Q est égal à la division Réf ç Réfl de la fréquence de rpfc-rpnce par le pas de synthèse souhaité et a un nombre entier tp) que 0 a Q-l. 



  En choisissant pour chaque division fractionnaire des nombres QI'Q2 0'3Q premiers entre eux 2 à 2 et al ... an tels que 

 <Desc/Clms Page number 4> 

 
 EMI4.1 
 OaQ-1 0 4 a2 4 Q2 ¯ 1 Oa Q-1 0 a2 Q 2 n n le synthétiseur représenté à la figure 1 permet d'effectuer la synthèse de fréquences FVCO telles que 
 EMI4.2 
 F (M+âi. aZ vco Ql Q2 - .. an) ? Qi... Qn Réf n = i Ré f où p-. 9 1 qui avec un pas de synthèse égal au quotient de la fréquence de référence FRéf par le produit des nombres entiers Q1, Q2 ... 



   Q. Dans ces conditions le diviseur 2 est incrémenté d'une unité   a. fois   tous les   Q.   cycles de référence, a2 fois tous les Q2 cycles de   référence 1... ai   fois tous les Qi cycles de référence et    a   fois tous les Q cycles de référence. 



   L'avantage de cette disposition est qu'elle permet une amélioration notable du niveau des raies de synthèse autour de la fréquence de sortie du synthétiseur par rapport à tous les dispositifs de synthèse à division fractionnaire connus de l'art antérieur. Dans l'exemple d'application du principe précédent à la réalisation d'un synthétiseur permettant de couvrir une bande de fréquences comprise entre 225 et 400 MHz, représenté à la figure 2, où les éléments homologues à ceux de la figure 1 sont représentés avec les mêmes références, le nombre de structures à division fractionnaires 61 à 64 est limité à 4 et le diviseur à rang variable 2 se compose d'un diviseur de tête 21 et d'un diviseur de queue 22. A la différence avec la figure 1 le synthétiseur comporte entre l'oscillateur 1 et le diviseur 2 un circuit 7 multiplieur par 4. 



   Dans cet exemple, la fréquence de référence FRéf = 10,5 MHz. Le diviseur de tête 21 est un diviseur variable dont 

 <Desc/Clms Page number 5> 

 le rapport de division est ajustable par positionnement de 0 ou à 1 sur chacune de ses quatre entrées. 



   Chaque élément 61 à 64 est formé par un additionneur 
 EMI5.1 
 modulo un nombre entier Q., programmable par des nombres entiers ai Qi' Dans l'exemple les modulos Qi des additionneurs 61 à 64 ont respectivement pour valeurs Q-3, Q2 = 4, Q3 = 5 et Q4 = 7 qui sont des nombres premiers entre eux. 



  Le pas de synthèse est alors de 34 7 sortie du circuit 7 multiplieur 4 et par 3x4x5x7 conséquent de 6, 25 KHz pour l'oscillateur 1. 



  En application de la relation (1) QI - MHz, Qi Q2 = 2, 625 MHz. 



  Q2 uàî = 2, 1 MHz Q3 et Q4 - 1, 5 MHz Q4 
Le plus petit pas de synthèse, soit 25 KHz en sortie du circuit 7 multiplieur par 4 (6,25 KHz) en sortie de l'oscillateur 1 est obtenu en faisant l'opération : 
 EMI5.2 
 EEM F ef 1.,FRËf.ERéfFRefFRéf Q2 Q3 Qi Q4 réf soit 1x2, 625MHz+4x2, lMHz+2x3, 5MHz+2xl, 5MHz-21MHz=25KHz
Des exemples de réalisation des additionneurs 0, 1, 2 modulo 3 et 0, 1... 6   modulo   7 pour la réalisation des 
 EMI5.3 
 additionneurs G 1 à 64 sont montrés aux figures 3A et 3B. Ils comprennent des circuits additionneurs 81 à 84 du type de ceux connus sous la référence 74F283 commercialisés par les sociétés National Semiconducteur ou Motorola.

   Ces circuits sont programmés par les nombres a. au moyen de circuits d'interface logiques 91 et   92 Un   registre respectivement   101   et   102   placés en sortie des circuits diviseurs   82   et 84 permet de stocker à 

 <Desc/Clms Page number 6> 

 chaque incrément de la fréquence   F-,,. l'état   du diviseur pour l'augmenter de la valeur al à l'incrément suivant. 



   Le graphe de la figure 4 illustre la pureté spectrale obtenue avec un synthétiseur à synthèse fractionnaire multiple du type de celui représenté à la figure 2 comparée à celle qui peut être obtenue avec un synthétiseur fractionnaire simple. Ce 
 EMI6.1 
 graphique montre que pour les modulos Q =3, Q2 = 4, Q3 = 5, Q4 = 7 et un pas de synthèse    P     = 25 KHz   conduisant à une fréquence de référence FRéf = 10,5 MHz le niveau théorique des raies autour de la fréquence porteuse synthétisée chute successivement de 40 dB une première fois pour 
 EMI6.2 
 F. = Q.xQxQxP = 1, 5 MHz, une deuxième fois pour ?=Q.xQxP = 300 KHz, une troisième fois pour z 1 z syn F3 = QIP = 75 KHZ et enfin une quatrième fois pour F4 = P = 25 KHz.

   Avec une bande de synthèse à division syn fractionnaire simple, le niveau des raies entre le pas de synthèse 25 KHz et la fréquence porteuse synthétisée reste à 0 dB, alors qu'avec la boucle représentée à la figure 2 celui-ci chute brutalement de 40 dB dès la fréquence 1,5 MHz.

Claims (5)

  1. REVENDICATIONS 1. Synthétiseur de fréquence à boucle à verrouillage de phase à division fractionnaire multiple du type comprenant une boucle unique à accrochage en phase pilotée par une horloge de référence (5) constituée par un oscillateur commandé en tension (1), un diviseur programmable à rang M variable (2), un comparateur de phase (3), un filtre de boucle (4) caractérisé en ce qu'il comprend également un nombre déterminé n de structures à division fractionnaire (61...
    6n) réalisant EMI7.1 chacune un pas de fréquence PlxFRéf inférieur à la fréquence de 1 Ref référence FRéf'et en ce que chaque structure à division fractionnaire est couplée en parallèle avec le diviseur programmable (2) pour ajouter au rang de division M des incréments fractionnaires Pi tel que le rapport entre la fréquence fourni par l'oscillateur FVCO et la fréquence de référence FRéf soit défini en fonction des incréments Pi par la relation EMI7.2 FVCO = (M Pi) FRéf
  2. 2. Synthétiseur selon la revendication 1 caractérisé en ce que chaque structure à division fractionnaire (61'" 6n) effectue le produit de la fréquence de référence FRéf par un ai nombre fractionnaire P avec 0 < ai < Qi'les nombres Qi i' < i 11 i étant des nombres entiers premiers entre eux.
  3. 3. Synthétiseur selon la revendication 2 caractérisé en ce qu'il comprend un pas de synthèse égal à la fréquence de EMI7.3 référence FRéf divisé par le produit des nombres Q,. Ket t
  4. 4. Synthétiseur selon l'une quelconque des revendications 1 à 3 caractérisé en ce que les n structures à division fractionnaire (61 6n) comprennent chacune un diviseur modulo Qui à rang variable ai programmable.
  5. 5. Synthétiseur selon la revendication 4 caractérisé en ce que le rang de division \1 du diviseur programmable (2) de la boucle unique est augmenté d'une unité par chacune des n <Desc/Clms Page number 8> EMI8.1 structures à division fractionnaire ai fois tous les modulo Qi de chaque structure.
BE9100758A 1990-08-21 1991-08-20 Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple. BE1010980A3 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9010512A FR2748872B1 (fr) 1990-08-21 1990-08-21 Synthetiseur de frequence a boucle a verrouillage de phase a division fractionnaire multiple

Publications (1)

Publication Number Publication Date
BE1010980A3 true BE1010980A3 (fr) 1999-03-02

Family

ID=9399759

Family Applications (1)

Application Number Title Priority Date Filing Date
BE9100758A BE1010980A3 (fr) 1990-08-21 1991-08-20 Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple.

Country Status (8)

Country Link
US (1) US6191657B1 (fr)
BE (1) BE1010980A3 (fr)
CA (1) CA2049582A1 (fr)
DE (1) DE4127385C2 (fr)
ES (1) ES2105919B1 (fr)
FR (1) FR2748872B1 (fr)
GB (1) GB2319371B (fr)
IT (1) IT1277984B1 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2785109B1 (fr) 1998-10-23 2001-01-19 Thomson Csf Compensation du retard du convertisseur analogique numerique dans les modulateurs sigma delta
FR2793972B1 (fr) 1999-05-21 2001-08-10 Thomson Csf Synthetiseur numerique a division coherente
US6977492B2 (en) * 2002-07-10 2005-12-20 Marvell World Trade Ltd. Output regulator
FR2880219B1 (fr) * 2004-12-23 2007-02-23 Thales Sa Procede et systeme de radiocommunication numerique, notamment pour les stations sol mobiles
KR100869227B1 (ko) * 2007-04-04 2008-11-18 삼성전자주식회사 프리 캘리브레이션 모드를 가진 위상동기루프 회로 및위상동기루프 회로의 프리 캘리브레이션 방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1382417A (en) * 1971-03-16 1975-01-29 Goulder Mikron Ltd Digital processing system
GB1560233A (en) * 1977-02-02 1980-01-30 Marconi Co Ltd Frequency synthesisers
FR2426358A1 (fr) * 1978-05-17 1979-12-14 Trt Telecom Radio Electr Synthetiseur de frequence a division directe a pas apres virgule
JPS5718129A (en) * 1980-07-07 1982-01-29 Nec Corp Pulse swallow frequency divider
FR2511564A1 (fr) * 1981-08-17 1983-02-18 Thomson Csf Synthetiseur de frequences a division fractionnaire, utilise pour une modulation angulaire numerique
GB2140232B (en) * 1983-05-17 1986-10-29 Marconi Instruments Ltd Frequency synthesisers
US4573176A (en) * 1983-11-18 1986-02-25 Rca Corporation Fractional frequency divider
GB2150775A (en) * 1983-12-02 1985-07-03 Plessey Co Plc Frequency synthesiser
FR2557401B1 (fr) * 1983-12-27 1986-01-24 Thomson Csf Synthetiseur de frequences a division fractionnaire, a faible gigue de phase et utilisation de ce synthetiseur
GB2173659B (en) * 1985-02-06 1988-06-08 Plessey Co Plc Frequency synthesisers
WO1986005045A1 (fr) * 1985-02-21 1986-08-28 Plessey Overseas Limited Ameliorations relatives aux synthetiseurs
US4816774A (en) * 1988-06-03 1989-03-28 Motorola, Inc. Frequency synthesizer with spur compensation
US4918403A (en) * 1988-06-03 1990-04-17 Motorola, Inc. Frequency synthesizer with spur compensation
US5070310A (en) * 1990-08-31 1991-12-03 Motorola, Inc. Multiple latched accumulator fractional N synthesis
US5122767A (en) * 1991-01-10 1992-06-16 Northern Telecom Limited Saw device tapped delay lines

Also Published As

Publication number Publication date
GB2319371B (en) 1998-09-09
ITTO910511A1 (it) 1993-01-02
CA2049582A1 (fr) 1997-10-12
ITTO910511A0 (fr) 1991-07-02
DE4127385A1 (de) 1998-02-19
IT1277984B1 (it) 1997-11-12
US6191657B1 (en) 2001-02-20
GB9117896D0 (en) 1997-11-19
GB2319371A (en) 1998-05-20
ES2105919B1 (es) 1998-05-16
FR2748872B1 (fr) 1998-11-27
ES2105919A1 (es) 1997-10-16
DE4127385C2 (de) 2000-12-21
FR2748872A1 (fr) 1997-11-21

Similar Documents

Publication Publication Date Title
EP0641083B1 (fr) Synthétiseur de fréquence à boucle à vérrouillage de phase numérique comprenant un diviseur de fréquence à rapport fractionnel
FR2666464A1 (fr) Procede et appareil de synthese de frequence a n fractionnaire avec accumulateurs multiples a memorisation temporaire et application a un radioemetteur.
US8810290B1 (en) Fractional phase locked loop having an exact output frequency and phase and method of using the same
TWI223505B (en) Circuit and method to spread spectrum by using phase modulation technique
FR2666463A1 (fr) Procede et appareil de synthese a n fractionnaire avec reduction de l&#39;erreur residuelle et application a un radioemetteur.
FR2687522A1 (fr) Synthetiseur de frequence a nombre n fractionnaire employant plusieurs accumulateurs avec recombinaison en serie, procede de mise en óoeuvre, et radiotelephone l&#39;utilisant.
FR2815194A1 (fr) Synthetiseur de frequence fractionnel n module sigma/delta a bit unique
JP2003515963A (ja) デジタル位相ロックループ周波数シンセサイザ
JPH04507183A (ja) 分数n/mの合成
FR2554994A1 (fr) Dispositif de generation d&#39;une frequence fractionnaire d&#39;une frequence de reference
FR2497425A1 (fr) Synthetiseur de frequence a multiplicateur fractionnaire
EP0717502B1 (fr) Dispositif de synthèse de fréquence pour récepteur V/UHF large bande
BE1010980A3 (fr) Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple.
EP0964523B1 (fr) Convertisseur de radio-fréquences
EP1193877A1 (fr) Synthétiseur de fréquences à diviseur fractionnaire et à réponse rapide, et procédé de synthèse de fréquences correspondant
EP1710916B1 (fr) Boucle à asservissement de phase
FR2565437A1 (fr) Etage de synthese de frequence de frequence ajoutant des grands pas de frequence a une frequence initiale.
EP0434527B1 (fr) Synthétiseur hyperfréquence à division fractionnaire
EP1133060B1 (fr) Boucle à verrouillage de phase permettant de générer un signal de référence ayant une grande pureté spectrale
EP2080269B1 (fr) Synthetiseur de frequence a large bande a suppression d&#39;emissions parasites basses frequences
EP3764546B1 (fr) Dispositif de synthèse de fréquence à boucle de rétroaction
EP1411638B1 (fr) Procédé et dispositif de génération d&#39;un signal ayant une fréquence égale au produit d&#39;une fréquence de référence par un nombre réel
EP0645892B1 (fr) Dispositif d&#39;asservissement de fréquence
US20090033376A1 (en) Locked loop circuit
EP2543147B1 (fr) Dispositif de synthèse de fréquence à boucle de rétroaction

Legal Events

Date Code Title Description
RE Patent lapsed

Owner name: *THOMSON TRT DEFENSE

Effective date: 20020831