AT243542B - Verfahren zur Überwachung der Übereinstimmung der Ausgänge zweier binärer Schaltaggregate - Google Patents

Verfahren zur Überwachung der Übereinstimmung der Ausgänge zweier binärer Schaltaggregate

Info

Publication number
AT243542B
AT243542B AT779363A AT779363A AT243542B AT 243542 B AT243542 B AT 243542B AT 779363 A AT779363 A AT 779363A AT 779363 A AT779363 A AT 779363A AT 243542 B AT243542 B AT 243542B
Authority
AT
Austria
Prior art keywords
outputs
switching units
monitoring
correspondence
binary switching
Prior art date
Application number
AT779363A
Other languages
English (en)
Original Assignee
Stin
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stin filed Critical Stin
Application granted granted Critical
Publication of AT243542B publication Critical patent/AT243542B/de

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description


   <Desc/Clms Page number 1> 
 



  Verfahren zur Überwachung der   Übereinstimmung   der Ausgänge zweier binärer Schaltaggregate 
Es sind Verfahren bekannt,. (vgl. z. B. die franz. Patentschrift Nr. 1. 298. 940), die erlauben, den syn-   chronen Lauf oder den identischen Zustand zweier binärer Schaltaggregate   zu überwachen, wobei zur Über-   wachung zwei zueinander inverse A usgangsgrössen j eder S tufe der beiden S chaltaggregate   herangezogen werden (z. B. die beiden Ausgänge eines bistabilen Multivibrators). Enthalten die Schaltaggregate Stufen die nur eine Ausgangsgrösse liefern   (z. B. Tore),   so lässt sich die zur Überwachung benötigte   inverse Grösse   durch einen zusätzlichen Inverter erzeugen, wobei dann der Inverter als Bestandteil der betreffenden Stufe angesehen werden kann. 



   Dieses Verfahren ist jedoch immer dann nachteilig, wenn die zu   überwachenden S chaltaggregate   grösstenteils Stufen mit nur einem Ausgang enthalten und somit die Anzahl der nachträglich einzubauenden und nur der Überwachung dienenden Inverter gross wird oder bei bestehenden Einrichtungen ein nachträglicher Einbau gar nicht mehr möglich ist. 



   Beim erfindungsgemässen Verfahren wird dieser Nachteil dadurch behoben, dass für die Überwachung nur die im normalen Betrieb verfügbaren Ausgänge benötigt werden ; das Verfahren ist dadurch gekennzeichnet, dass den einzelnen Ausgangssignalen der beiden Schaltaggregate kennzeichnende Gewichte zugeordnet werden, u. zw. so dass, jedes Ausgangssignal des einen Schaltaggregates dasselbe Gewicht zuge-   ordnet erhält, \1ie   das entsprechende Ausgangssignal des andern Schaltaggregates und die durch die zuge-   ordnetenGewichtegekennzeichnetenAusgangssignale   des einen Schaltaggregates algebraisch addiert werden und die so gewonnene Summe mit der aus den Ausgangssignalen des andern Schaltaggregates ähnlicherweise gewonnenen Summe verglichen wird. 



   Das Verfahren wird am Beispiel gemäss der Zeichnung erläutert. Die Zeichnung zeigt die beiden bi-   närenschaltaggregate     SundS* mit den   Ausgängen al, a2,   a3 bzw. al', a2', a3'.   Der binäre Charakter   derbeidenSchaltaggregate   S und'S'ist dadurch gegeben, dass jeder ihrer   AusgängenurzweiZu-   stände einnehmen kann, nämlich entweder Signal am Ausgang vorhanden oder kein Signal am Ausgang vorhanden.-
Im weiteren zeigt die Zeichnung, den Ausgängen der Schaltaggregate zugeordnet, je eine algebra- 
 EMI1.1 
 strom in Ampere gemessen, einer solchen Multiplikationsstufe ist gleich dem Produkt aus den numerischen Werten der Signale an den beiden Eingängen der betreffenden Stufe. Derartige Multiplikationsstufen sind allgemein bekannt.

   Der erste Eingang jeder Multiplikationsstufe wird durch einen der Ausgänge eines der Schaltaggregate gespeist, der andere Eingang durch ein Signal, das einer Strom- oder Spannungsquelle entnommen wird und welches mit dem andern Eingangssignal der betreffenden Multiplikationsstufe multipliziert am Ausgang dieser Multiplikationsstufe ein Signal vom erwünschten Wert ergibt. 



   In der Zeichnung wurde die genannte Quelle weggelassen und an den aus dieser Quelle gespeisten Eingängen der einzelnen Multiplikationsstufen ist mit Ziffern (1, 2,4) dasjenige Gewicht angegeben, das   diebetreffendeMultiplikationsstufedemsie speisenden   Ausgangssignal des zu   überwachenden Schaltaggre-   gates zuordnet. Wird   z. B.   als Gewichtseinheit 10 mA festgelegt, so muss dem Eingang e23 der Multi- 

 <Desc/Clms Page number 2> 

 
 EMI2.1 


AT779363A 1963-02-05 1963-09-27 Verfahren zur Überwachung der Übereinstimmung der Ausgänge zweier binärer Schaltaggregate AT243542B (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH243542X 1963-02-05

Publications (1)

Publication Number Publication Date
AT243542B true AT243542B (de) 1965-11-10

Family

ID=4463642

Family Applications (1)

Application Number Title Priority Date Filing Date
AT779363A AT243542B (de) 1963-02-05 1963-09-27 Verfahren zur Überwachung der Übereinstimmung der Ausgänge zweier binärer Schaltaggregate

Country Status (1)

Country Link
AT (1) AT243542B (de)

Similar Documents

Publication Publication Date Title
DE2407326A1 (de) Detektorschaltung zur ueberwachung der phasenfolge und der leistung in den leitungen eines mehrphasenstarkstromnetzes
DE69427339T2 (de) Begrenzerschaltung
AT243542B (de) Verfahren zur Überwachung der Übereinstimmung der Ausgänge zweier binärer Schaltaggregate
DE68927028T2 (de) Transformation des Divisors und des Dividends in digitaler Division
DE3130242A1 (de) Elektronische steuerschaltung zur erzeugung eines monostabilen schaltverhaltens bei einem bistabilen relais
DE3447729A1 (de) Verfahren und vorrichtung zur dezimal-multiplikation
DE2235802C2 (de) Verfahren und Einrichtung zur Prüfung nichtlinearer Schaltkreise
DE19525781A1 (de) Pseudo-Zufallsmuster-Generatorschaltung
CH464292A (de) Digitale, elektrische Zählvorrichtung
DE3141621A1 (de) Verfahren zum betrieb eines zwischenkreisumrichters und schaltungsanordnung zur durchfuehrung des verfahrens
EP0144066A2 (de) Schaltungsanordnung zur schnellen Ermittlung der betragsmässig grössten Differenz von drei binär dargestellten Zahlenwerten
DE69113072T2 (de) Verfahren und Vorrichtung zur Datenkompression.
DE3702204C2 (de)
DE2817707A1 (de) Digital synthetisierte hilfsfrequenz
AT374062B (de) Schaltungsanordnung fuer einen impulssteuersatz mit zwei steuerimpulsfolgen
DE2140858C3 (de) Paritätsbit- Vorhersage schaltung für eine Stellenverschiebeeinrichtung
Hadjimichael Nucleonic form factors and the πNN coupling in 3H and 3He form factors
DE1091200B (de) Kaskadenverstaerker mit Schalttransistoren in Kollektorverbundbetrieb
DE2724110C2 (de) Quasi-Zufallsgenerator
Bajaj et al. Nonleptonic decays in a renormalizable gauge model of chiral symmetry
DE2057903A1 (de) Impulsfrequenzteiler
DE1574603A1 (de) Binaere Addierschaltung
DE3531033C2 (de)
AT274111B (de) Sicherheitsschaltung für Wechselrichter mit nachgeschaltetem magnetischen Spannungskonstanthalter
DE1953309C (de) Zuordner