WO2023089864A1 - はんだ実装ランド及び充電器 - Google Patents

はんだ実装ランド及び充電器 Download PDF

Info

Publication number
WO2023089864A1
WO2023089864A1 PCT/JP2022/027322 JP2022027322W WO2023089864A1 WO 2023089864 A1 WO2023089864 A1 WO 2023089864A1 JP 2022027322 W JP2022027322 W JP 2022027322W WO 2023089864 A1 WO2023089864 A1 WO 2023089864A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
solder
electronic component
solder mounting
mounting land
Prior art date
Application number
PCT/JP2022/027322
Other languages
English (en)
French (fr)
Inventor
浩行 細井
Original Assignee
パナソニックIpマネジメント株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニックIpマネジメント株式会社 filed Critical パナソニックIpマネジメント株式会社
Publication of WO2023089864A1 publication Critical patent/WO2023089864A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering

Definitions

  • the present disclosure relates to solder mounting lands and chargers.
  • the problem to be solved by the present disclosure is to suppress the occurrence of joint failures in solder joints.
  • a solder mounting land is a land on which an electronic component is arranged via solder and for solder mounting of the electronic component.
  • the solder mounting land has a first region and a second region.
  • the first region is a region to which the electronic component is bonded.
  • the second region is a region that protrudes from a portion of the peripheral portion of the first region in a direction that enlarges the first region in plan view.
  • a solder mounting land is a land on which an electronic component is arranged via solder and for solder mounting of the electronic component.
  • the solder mounting land has a first region and a groove.
  • the first region is formed by exposing the conductive layer of the substrate from the solder resist layer laminated on the upper surface of the conductive layer, and is a region to which the electronic component is bonded.
  • the groove is formed by exposing the lower layer of the conductive layer, extends from the inside of the first region to the peripheral edge, and divides the first region.
  • FIG. 1 is a cross-sectional view schematically showing an example of the configuration of an inter-board connection portion in the vehicle-mounted charger according to the embodiment.
  • FIG. 2 is a plan view schematically showing an example of the configuration of solder mounting lands according to the first embodiment.
  • 3 is a cross-sectional view schematically showing an example of the configuration of solder mounting lands in the first region of FIG. 2.
  • FIG. 4 is a cross-sectional view schematically showing an example of the configuration of solder mounting lands in the second region of FIG. 2.
  • FIG. FIG. 5 is a plan view schematically showing an example of the configuration of solder mounting lands according to the second embodiment.
  • 6 is a cross-sectional view schematically showing an example of the configuration of solder mounting lands in the groove of FIG. 5.
  • FIG. FIG. 7 is a plan view schematically showing an example of the configuration of solder mounting lands according to the third embodiment.
  • solder mounting land is a land provided on a circuit board, an electronic component to be connected is arranged via solder, and the electronic component to be connected is solder-mounted on the circuit board. It is a land for
  • electronic components are terminal components for electrically connecting circuit boards, such as studs and lugs.
  • electronic parts may be parts such as semiconductor elements, semiconductor modules, magnetic bodies, capacitors and circuit breakers.
  • a semiconductor module is composed of, for example, a plurality of semiconductor elements.
  • the magnetic bodies are transformers, transformer-integrated printed circuit boards, transformers, reactors, and chokes.
  • Circuit breakers are relays and fuses.
  • a circuit board is a printed circuit board (PCB).
  • a printed circuit board is, for example, a glass epoxy board formed using an aluminum alloy or a copper alloy as a base material.
  • the circuit board may be a circuit board having a magnetic component such as a transformer, a transformer, a reactor, or a choke.
  • This magnetic component has, for example, a substrate on which a conductor pattern forms a winding, and a magnetic core is passed through the inside and outside of the winding formed on the substrate to form a closed magnetic circuit. It has a function as a part.
  • the electronic component can be expressed as a printed circuit board transformer or a transformer-integrated printed circuit board.
  • the circuit board may be a circuit board that constitutes a board unit.
  • a board unit is a plurality of circuit boards that are joined together.
  • the plurality of circuit boards may be joined by soldering using the solder mounting land according to the present disclosure, or may be joined by adhesives, screws, bolts, or the like.
  • the coupled circuit boards may be electrically connected or insulated.
  • the board unit may be a circuit board on which electronic components are mounted. In this case, the electronic component and the circuit board may be electrically connected, insulated, or just thermally connected.
  • circuit boards and electronic components provided with mounting lands are components that constitute a power converter.
  • the power conversion device is mounted on, for example, an electric vehicle, converts AC power supplied from a power supply (external power supply) to DC power of a predetermined voltage, and converts the DC power to a battery such as a lithium ion battery. It is an in-vehicle charger that outputs.
  • Such power converters are equipped with a plurality of circuit boards on which circuit configurations such as DC/DC converters and inverters are mounted. Note that the solder mounting land according to the present disclosure may be applied to the electrical connection between the DC/DC converter module or inverter module and the circuit board.
  • solder mounting land according to the present disclosure will be described with an example of board-to-board connection that electrically connects between a plurality of printed circuit boards mounted on the vehicle-mounted charger 1 .
  • FIG. 1 is a cross-sectional view schematically showing an example of the configuration of an inter-board connection portion in the vehicle-mounted charger 1 according to the embodiment.
  • FIG. 1 illustrates a first circuit board 11a and a second circuit board 11b among the plurality of circuit boards 11 of the vehicle-mounted charger 1. As shown in FIG. In FIG. 1, the direction from the first circuit board 11a to the second circuit board 11b is the Z+ direction. It is also assumed that the main surfaces of the first circuit board 11a and the second circuit board 11b are parallel to the XY plane perpendicular to the Z direction.
  • the first circuit board 11a and the second circuit board 11b are, for example, printed circuit boards.
  • a solder mounting land 10 is provided on each of the first circuit board 11a and the second circuit board 11b.
  • the solder mounting lands 10 are lands on which an electronic component is placed via solder paste in the process of mounting the component, and the electronic component is solder-mounted by reflow.
  • the solder paste contains solder, which is a metal filler material with a melting point lower than that of the base material, and flux that removes the oxide layer formed on the surfaces of the solder and the base material.
  • solder mounting lands 10a are provided on one main surface (Z+ side main surface in FIG. 1) of the first circuit board 11a. Studs 51 are placed on solder mounting lands 10a provided on the main surface on the Z+ side of first circuit board 11a via solder paste in the component mounting process, and studs 51 are mounted by reflow. In this manner, the joint surface 21 of the stud 51 is soldered to the solder mounting land 10a with the solder 31. As shown in FIG. Stud 51 is a cylindrical electronic component. A thread is formed in the hole portion 511 of the stud 51 . The details of the solder mounting land 10a will be described later.
  • solder mounting lands 10b are provided on the other main surface of the first circuit board 11a (the main surface on the Z ⁇ side in FIG. 1).
  • An arbitrary electronic component (not shown) is placed on the solder mounting land 10b provided on the Z ⁇ side main surface of the first circuit board 11a via solder paste in the process of component mounting. is implemented. In this manner, any electronic component (not shown) can be soldered to the solder mounting lands 10b.
  • solder mounting lands 10c are provided on one main surface of the second circuit board 11b (the main surface on the Z+ side in FIG. 1).
  • the solder mounting land 10c is provided on the outer edge of the hole 111 of the second circuit board 11b.
  • Lugs 55 are placed on the solder mounting lands 10c provided on the Z+ side main surface of the second circuit board 11b via solder paste in the component mounting process, and the lugs 55 are mounted by reflow.
  • the lug 55 is an electronic component having the shape of an annular body that covers the Z+ side of the outer edge of the hole 111 of the second circuit board 11b. In this manner, the joint surface 25 of the lug 55 is soldered to the solder mounting land 10c with the solder 35. As shown in FIG.
  • solder mounting lands 10d are provided on the other main surface of the second circuit board 11b (main surface on the Z ⁇ side in FIG. 1).
  • the solder mounting land 10d is provided on the outer edge of the hole 111 of the second circuit board 11b.
  • Lugs 53 are placed on the solder mounting lands 10d provided on the main surface of the second circuit board 11b on the Z- side in the process of mounting the components via solder paste, and the lugs 53 are mounted by reflow.
  • the lug 53 is an electronic component having the shape of an annular body that covers the Z ⁇ side of the outer edge of the hole 111 of the second circuit board 11b.
  • the joint surface 23 of the lug 53 is soldered to the solder mounting land 10d with the solder 33. As shown in FIG.
  • the first circuit is formed by fastening the screw 73 inserted into the hole 111 of the second circuit board 11b to the stud 51 while the lug 53 is in contact with the stud 51.
  • the board 11a and the second circuit board 11b are joined together.
  • the fastening force in the Z direction generated by the screw 73 and the stud 51 causes the washer 71 inserted between the screw 73 and the lug 55 and the Z+ side of the stud 51 soldered to the first circuit board 11a. sandwiches lugs 53 and 55 which are soldered to the second circuit board 11b.
  • the first circuit board 11 a and the second circuit board 11 b are electrically connected via the studs 51 and the lugs 53 .
  • solder mounting land 10 The solder mounting land 10 according to this embodiment will be described in detail below with reference to FIGS. 2 to 4.
  • FIG. 1 is a diagrammatic representation of solder mounting land 10 according to this embodiment.
  • FIG. 2 is a plan view schematically showing an example of the configuration of the solder mounting land 10a according to the first embodiment.
  • FIG. 2 illustrates a case where the first circuit board 11a of FIG. 1 is viewed from the Z+ side.
  • the solder mounting land 10a has a first area 101 and a second area 102, as shown in FIG.
  • a first area 101 is an area to which a stud 51 as an electronic component is joined. Also, the first region 101 has a shape conforming to the shape of the bonding surface of the electronic component to be bonded.
  • the stud 51 which is the electronic component to be joined, has a cylindrical shape.
  • the first region 101 has an annular shape conforming to the shape of the joining surface 21 of the cylindrical stud 51, as shown in FIG.
  • the second region 102 is a region that protrudes from a portion of the periphery of the first region 101 in a direction that expands the first region 101 .
  • the peripheral edge portion includes an inner edge portion that is a peripheral edge portion on the center side of the first region 101 and an outer edge portion that is a peripheral edge portion on the side opposite to the center of the first region 101 .
  • the second area 102 is an area that does not overlap with the first area 101 in plan view in the Z direction, that is, in a direction perpendicular to the main surface of the first circuit board 11a.
  • the second region 102 is a region that protrudes from a part of the peripheral portion of the first region 101 in a direction that enlarges the first region 101 in plan view.
  • the second region 102 extends in the direction of enlarging the first region 101 from part of the outer edge of the peripheral edge of the annular first region 101 , that is, in the annular shape. It is a region that protrudes away from the center.
  • FIG. 3 is a cross-sectional view schematically showing an example of the configuration of the solder mounting lands 10 in the first region 101 of FIG.
  • FIG. 3 illustrates the A1-A1 section of FIG.
  • FIG. 4 is a cross-sectional view schematically showing an example of the configuration of the solder mounting land 10 in the second region 102 of FIG. 2. As shown in FIG. FIG. 4 illustrates the A2-A2 section of FIG.
  • the solder mounting land 10a is formed by the area of the conductive layer 12 and the solder resist layer 13 provided on the periphery of the conductive layer 12. As shown in FIGS. 2 to 4, the solder mounting land 10a is formed by the area of the conductive layer 12 and the solder resist layer 13 provided on the periphery of the conductive layer 12. As shown in FIGS. 2 to 4, the solder mounting land 10a is formed by the area of the conductive layer 12 and the solder resist layer 13 provided on the periphery of the conductive layer 12. As shown in FIGS.
  • the conductive layer 12 is a conductive layer provided on the circuit board 11, as shown in FIGS.
  • a conductor forming the conductive layer 12 for example, copper is used, but other conductors such as gold and aluminum may be used.
  • the conductive layer 12 has a thickness of approximately 70 ⁇ m.
  • the solder resist layer 13 is a solder resist layer provided on the conductive layer 12, as shown in FIGS.
  • the solder resist layer 13 has a thickness of approximately 30-35 ⁇ m.
  • the solder resist layer 13 is formed by removing the first region 101 and the second region 102 after being formed to cover the conductive layer 12 .
  • the solder resist layer 13 may be formed only in regions other than the first region 101 and the second region 102 . In this case, regions other than the first region 101 and the second region 102 may not be provided with the conductive layer 12, and even if there is a portion where the solder resist layer 13 is formed on the circuit board 11, good.
  • the first region 101 and the second region 102 of the solder mounting land 10a are formed by exposing the conductive layer 12 of the circuit board 11 from the solder resist layer 13 laminated on the upper surface of the conductive layer 12, respectively. formed. That is, the first region 101 and the second region 102 of the solder mounting land 10a are regions surrounded by the end portions of the solder resist layer 13 and recessed from the solder resist layer 13 in the Z direction.
  • the outer diameter D2 of the first region 101 has a size corresponding to the outer diameter D1 of the bonding surface of the electronic component to be bonded.
  • the outer diameter D2 of the first region 101 is defined, for example, according to the dimensional tolerance of the outer diameter D1 of the electronic component to be joined and the mounting position accuracy of the electronic component. Specifically, the outer diameter D2 of the first region 101 is equal to or larger than the sum of the outer diameter D1 of the electronic component to be bonded and the dimensional tolerance of the bonding surface of the electronic component.
  • the outer diameter D2 of the first region 101 is obtained by adding the required mounting position accuracy to the electronic component, i. length is less than or equal to
  • the first region 101 has a shape in which the outer shape of the bonding surface of the electronic component to be bonded is enlarged by an allowable positional deviation of the electronic component to be bonded.
  • the first region 101 has an outer diameter of ⁇ 7.1 to 7.15 mm. It has a hollow annular shape in plan view with a diameter D2.
  • the outer diameter D3 of the second region 102 is larger than the outer diameter D2 of the first region 101. That is, the length from the bonding surface 21 of the electronic component to be bonded in the second region 102 to the end of the solder resist layer 13 (the difference between the outer diameter D3 and the outer diameter D1) is equal to that of the first region 101 (the difference between outer diameter D2 and outer diameter D1) in . Therefore, when the component is mounted by reflow, the fillet 312 formed between the peripheral edge of the electronic component and the end of the solder resist layer 13 by the solder paste provided in the second region 102 is the fillet 312 formed in the first region. It is larger than the fillet 311 formed between the peripheral edge of the electronic component and the end of the solder resist layer 13 by the solder paste provided on 101 .
  • the shape and size of the second region 102 that is, the length from the peripheral edge of the electronic component to the end of the solder resist layer 13 in the second region 102, and the peripheral edge of the electronic component or the first region
  • the length of 101 in the direction along the peripheral edge portion may be determined, for example, according to the size of a fillet to be formed on the peripheral edge portion of the electronic component to be joined by soldering.
  • the size of the fillet formed on the periphery of the electronic component to be joined can be determined, for example, according to the strength required for solder joint.
  • the shape and size of the second region 102 can be determined, for example, according to the easiness of removal of voids that occur during soldering. In other words, the shape and size of the second region 102 may be defined based on the amount of solder required to form a desired fillet and the ease with which voids generated during reflow can be removed.
  • the peripheral edge portion on the side opposite to the first region 101 is, as shown in FIG. has a shape that conforms to the shape of
  • the first area 101 or the second area 102 forming the peripheral edge of the solder mounting land 10 has a shape corresponding to the external shape of the electronic component to be joined.
  • the second region 102 may have a shape that does not conform to the outline of the electronic component to be bonded.
  • the outer diameter D1 of the stud 51 is ⁇ 7.0 ⁇ 0.1 mm and the outer diameter D2 of the first region 101 is ⁇ 7.1 to 7.15 mm
  • the second region 102 is ⁇ 8. It is part of a circular outer edge with an outer diameter D3 of 0 mm.
  • the second area 102 may be provided in a different plane than the first area 101 .
  • the second region 102 is inclined from a part of the peripheral edge of the first region 101 in a plane different from that of the first region 101 or inclined with respect to the first region 101 in plan view. may be a region protruding in the direction of enlarging the first region 101 in .
  • the cylindrical stud 51 is exemplified as the electronic component to be joined, but the present invention is not limited to this.
  • the solder mounting land 10 according to the present embodiment can also use an electronic component having another shape as an electronic component to be joined.
  • the first region 101 is a solid circular region corresponding to the bonding surface 21 of the electronic component to be bonded.
  • the second region 102 is a region that protrudes from a part of the outer edge of the first region 101 in a direction that expands the first region 101 in plan view.
  • the first region 101 is formed in a middle shape corresponding to the bonding surface 21 of the electronic component to be bonded. It is a real polygonal area.
  • the second region 102 is a region that protrudes from a part of the outer edge of the first region 101 in a direction that expands the first region 101 in plan view.
  • the first region 101 is a hollow polygonal shape in plan view corresponding to the bonding surface 21 of the electronic component to be bonded. It is a region of shape.
  • the second region 102 is a region that protrudes from a part of the peripheral portion of the first region 101 in a direction that enlarges the first region 101 in plan view.
  • the second region 102 extends from a portion of the inner edge to the first region instead of the outer edge of the peripheral edge of the first region 101 . It may be a region that protrudes in the direction of enlarging the region 101 of 1, that is, in the direction toward the center of the ring shape. Also, the second region 102 may be a region that protrudes from a portion of each of the outer edge and the inner edge of the first region 101 in a direction that expands the first region 101 . In other words, when the first region 101 has an annular shape, the second region 102 is a region protruding from at least one of the inner edge and outer edge of the first region 101 .
  • the first region 101 is not limited to a hollow region in plan view, and is solid. It can be a region.
  • the first region 101 is not limited to a solid region, and may be a hollow region in plan view.
  • the second region 102 is a region that protrudes from a part of the outer edge of the first region 101 in a direction that expands the first region 101 in plan view.
  • in-vehicle equipment such as the in-vehicle charger 1 has a high mounting density of electronic components and may be configured by stacking a plurality of circuit boards, for example, in response to the demand for miniaturization.
  • a plurality of electronic components are densely arranged or when a plurality of circuit boards are stacked, there is a high demand for precision in mounting the electronic components on the circuit boards, and the allowable positional deviation amount is small.
  • the solder paste wets and spreads, causing the electronic component to move, which may lower the mounting accuracy.
  • the solder mounting land 10 slightly enlarges the outer shape of the electronic component to be joined such as the stud 51 according to the dimensional tolerance of the electronic component and the mounting position accuracy of the electronic component. It has a first region 101 with a rounded shape. As a result, it is possible to suppress the movement of the electronic component due to the wetting and spreading of the solder paste during reflow.
  • in-vehicle equipment sometimes uses a special solder paste that can suppress deterioration due to stress associated with high operating temperatures and thermal cycles.
  • the solder paste used in such in-vehicle equipment may have low fluidity during reflow.
  • the on-vehicle charger 1 mounted on a hybrid vehicle or an EV vehicle may have a large solder joint area because a large current flows. For this reason, a large number of voids are particularly likely to occur when soldering parts having a large bonding area in an on-vehicle device.
  • the solder mounting land 10 has a second region 102 protruding from a portion of the peripheral portion of the first region 101, and has a shape in which a portion of the peripheral portion is enlarged.
  • the length from the peripheral edge of the electronic component to be bonded to the end of the solder resist layer 13 is longer than the first region 101 .
  • a fillet 312 having a sufficient size can be formed using more solder paste than in the non-enlarged portion and using a wider space than in the non-enlarged portion.
  • solder mounting land 10 As described above, according to the solder mounting land 10 according to the present embodiment, it is possible to suppress the occurrence of voids in the solder joints 313 while ensuring sufficient joint strength and high mounting position accuracy. In other words, according to the solder mounting land 10 according to the present embodiment, it is possible to suppress the occurrence of joint failure in solder joint.
  • the solder mounting land 10 has the second region 102 protruding from a portion of the peripheral portion of the first region 101 and has a shape in which a portion of the peripheral portion is enlarged. , but not limited to this.
  • part of the peripheral edge of the first region 101 is spatially connected to another part.
  • FIG. 5 is a plan view schematically showing an example of the configuration of the solder mounting land 10 according to the second embodiment.
  • FIG. 5 illustrates a case where the first circuit board 11a of FIG. 1 is viewed from the Z+ side.
  • FIG. 6 is a cross-sectional view schematically showing an example of the configuration of the solder mounting land 10 in the groove portion 103 of FIG. 5. As shown in FIG. FIG. 6 illustrates the A3-A3 section of FIG.
  • the solder mounting land 10 according to this embodiment has a first region 101 and a groove portion 103, as shown in FIG. On the other hand, the solder mounting land 10 according to this embodiment does not have the second region 102 unlike the solder mounting land 10 according to the first embodiment.
  • the first area 101 is an area to which a stud 51 as an electronic component to be bonded is bonded, similar to the solder mounting land 10 according to the first embodiment. It has a similar shape.
  • the first region 101 is formed by exposing the conductive layer 12 of the circuit board 11 from the solder resist layer 13 laminated on the upper surface of the conductive layer 12 .
  • the groove portion 103 divides the first region 101 .
  • the groove 103 spatially connects a part of the peripheral edge of the first region 101 and another part of the peripheral edge of the first region 101 .
  • the groove portion 103 extends from the inside of the first region 101 to a position protruding from the peripheral portion.
  • the groove 103 extends from the central portion of the first region 101, that is, the position protruding from the inner edge to the position protruding from the outer edge.
  • the groove portion 103 includes a plurality of pairs of groove portions each formed in a straight line. The length D4 of the pair of linear grooves 103 is greater than the outer diameter D2 of the first region 101, for example.
  • the groove 103 is formed between the inner edge and the outer edge of the first region 101. are spatially connected. That is, the groove 103 is spatially connected to the other grooves 103 inside the first region 101 , more specifically, via a region inside the inner edge of the first region 101 .
  • the groove portion 103 is formed between the inner edge portion and the outer edge portion of the first region 101. spatially connect the Alternatively, the groove 103 may spatially connect a part of the inner edge of the first region 101 and another part of the inner edge, or may spatially connect a part of the outer edge and the outer edge. may be spatially connected to another part of.
  • the groove 103 is formed inside the first region 101, typically at the center and the outer edge of the first region 101. spatially connect the Alternatively, the groove 103 may spatially connect a portion of the outer edge of the first region 101 and another portion of the outer edge. Note that the groove portion 103 may be spatially connected to another groove portion 103 inside the first region 101 regardless of the shape of the first region 101 .
  • the groove portion 103 is formed by exposing the lower layer of the conductive layer 12 .
  • the groove portion 103 is formed by removing the conductive layer 12 and the solder resist layer 13 in the circuit board 11 on which the conductive layer 12 and the solder resist layer 13 are laminated.
  • the groove portion 103 is formed between the electronic component and the circuit board 11 according to the thicknesses of the conductive layer 12 and the solder resist layer 13. There is a height gap.
  • the gap is a space in contact with the end of the first region 101 divided by the groove 103 and forms a space in contact with the end of the solder paste provided in the first region 101 .
  • the present invention is not limited to this. At least one groove 103 is sufficient.
  • a part of the outer edge and another part of the outer edge are spatially separated linearly through the hollow center of the first region 101 .
  • the groove part 103 connected to is illustrated, it is not restricted to this.
  • the two grooves 103 that spatially connect the inner and outer edges of the first region 101 may not be arranged linearly.
  • the number of grooves formed as the grooves 103 is not limited to an even number, and may be an odd number.
  • each groove portion 103 is not limited to being linear, and may be curved for the reason of, for example, suppressing flux outflow.
  • the grooves 103 are not limited to being formed radially, and regardless of the shape of the first region 101, the grooves 103 include the first grooves formed radially and the second grooves formed concentrically. You can The concentrically formed first grooves and the radially formed second grooves are spatially connected. At least one first groove and at least one second groove may be formed.
  • the grooves 103 may be formed in a grid pattern regardless of the shape of the first region 101 .
  • the grooves 103 formed in a lattice pattern may or may not be orthogonal to each other.
  • the grooves 103 are not limited to being formed in a grid pattern, and may be arranged in only one direction.
  • the groove portion 103 may include a groove portion that is not spatially connected to the peripheral portion of the first region 101 . Even with this configuration, since the gas generated during reflow can be stored, an effect of suppressing voids can be obtained.
  • the solder mounting land 10 has the groove 103 extending from the inside of the first region 101 to the peripheral edge to divide the first region 101 .
  • the gas generated during reflow can be easily released from the grooves 103 adjacent to the solder joints 313, so that the peel strength of solder joints can be improved by reducing voids. In other words, it is possible to suppress the occurrence of defective joints in solder joints.
  • the first region 101 is formed by exposing the conductive layer 12 from the solder resist layer 13 laminated on the upper surface of the conductive layer 12, while the groove portion 103 is It is formed by exposing the lower layer of the conductive layer 12 .
  • the groove portion 103 becomes a region to which no solder paste is applied, and the cross-sectional area of the groove portion 103 as a slit can be increased. Therefore, according to the solder mounting land 10 according to the present embodiment, it is possible to suppress the occurrence of joint failure in solder joint.
  • the shape, size, and number of the grooves 103 may be appropriately determined based on a trade-off between the reduction in bonding area due to the grooves 103 and the increase in peel strength due to the reduction in residual voids in the solder joints 313 .
  • solder mounting lands 10 according to the first embodiment and the solder mounting lands 10 according to the second embodiment can be appropriately combined.
  • FIG. 7 is a plan view schematically showing an example of the configuration of the solder mounting land 10 according to the third embodiment.
  • the solder mounting land 10 according to the present embodiment includes a second region 102 protruding from a part of the peripheral edge of the first region 101 and a part of the peripheral edge of the first region 101. and a groove 103 that spatially connects the other part of the .
  • the second region 102 protrudes from the peripheral edge of the first region 101 between a pair of adjacent grooves 103. It is formed.
  • the groove portion 103 extends to the peripheral portion of the adjacent second region 102 .
  • the groove portion 103 extends to a position protruding from the peripheral portion of the adjacent second region 102 .
  • groove 103 extends to a position that does not protrude from the peripheral edge of adjacent second region 102 .
  • FIG. 7 illustrates a case where the second region 102 and the groove 103 are adjacent to each other, the present invention is not limited to this.
  • a second region 102 provided between a pair of adjacent grooves 103 may be formed at a position spatially separated from at least one of the pair of adjacent grooves 103 .
  • the second region 102 may not be formed between a pair of adjacent grooves 103 in some cases.
  • the solder mounting land 10 has the second region 102 protruding from a portion of the peripheral edge of the first region 101 and a portion of the peripheral edge of the first region 101
  • the groove portion 103 that is spatially connected to the part, it is possible to suppress the occurrence of joint failure in solder joint.
  • the second region 102 increases the fillet to prevent the bonding strength from decreasing due to the decrease in the bonding area due to the formation of the groove portion 103. It can be improved by forming. Further, by forming the second region 102 and the groove portion 103, a sufficient degassing path can be ensured. Moreover, since the second area 102 is provided only on a part of the outer circumference of the solder mounting land 10, it is possible to obtain the effect of suppressing the mounting position deviation in the part where the second area 102 is not provided.
  • solder mounting lands 10a provided on one main surface (the main surface on the Z+ side in FIG. 1) of the first circuit board 11a are illustrated, but other solder mounting lands 10a
  • the solder mounting land 10 can also have the same configuration as the solder mounting land 10a according to each of the above-described embodiments.
  • at least one of the solder mounting land 10c and the solder mounting land 10d can be configured similarly to the solder mounting land 10a described below. As a result, it is possible to suppress the occurrence of defective solder joints between the second circuit board 11b and the lugs 53 and/or the lugs 55 .
  • solder joint between one stud 51 and the first circuit board 11a is exemplified, but the present invention is not limited to this.
  • a plurality of solder mounting lands 10 may be provided on the first circuit board 11 a , such as by soldering a pair of circuit boards 11 with a plurality of studs 51 .
  • each circuit board 11 is provided with two or more sets of solder mounting lands 10 for coupling two or more circuit boards 11 to one main surface.
  • two or more types of solder mounting lands 10 for solder-mounting two or more types of electronic components may be provided on one main surface.
  • the second region 102 is the polygonal shape of the peripheral portion of the first region 101. It is preferable that the area protrudes from the other part of the corner in a direction in which the first area 101 is enlarged in plan view.
  • the second region 102 is provided at a corner of the outer edge of the first region 101, part of the sides sandwiching the corner of the peripheral edge of the first region 101 has a second 2 regions 102 are preferably not provided. As a result, it is possible to limit the amount of positional deviation of the electronic component to be joined due to the flow of the solder paste during reflow, so that the amount of positional deviation of the electronic component can be reduced.
  • An electronic component is arranged via solder, and a land for soldering the electronic component, a first region formed by exposing a conductive layer of a substrate from a solder resist layer laminated on an upper surface of the conductive layer and to which the electronic component is bonded; a plurality of grooves formed by exposing a lower layer of the conductive layer and extending from the inside of the first region to a peripheral edge to divide the first region; and the second region protruding from the peripheral edge of the first region between at least one pair of adjacent grooves among the plurality of grooves.
  • the first region has an annular shape that is hollow in plan view, each of the plurality of grooves radially extends from an inner edge to an outer edge of the first region;
  • the solder mounting land according to any one of techniques 3 to 5 above.
  • the first region has a circular shape, each of the plurality of grooves radially extends from the center of the first region to the outer edge thereof;
  • the solder mounting land according to any one of techniques 3 to 5 above.
  • the first region has a circular or rectangular shape
  • the second region protrudes from a portion of the outer edge of the first region,
  • the solder mounting land according to any one of Techniques 1 to 9 above.
  • the first region has an annular shape that is hollow in plan view, the second region protrudes from at least one of an inner edge and an outer edge of the first region;
  • the solder mounting land according to any one of Techniques 1 to 9 above.
  • the first region has a rectangular shape
  • the second region is provided at least on another part of the corner of the first region,
  • the solder mounting land according to any one of Techniques 1 to 9 above.
  • An electronic component is arranged via solder, and a land for soldering the electronic component, a first region formed by exposing a conductive layer of a substrate from a solder resist layer laminated on an upper surface of the conductive layer and to which the electronic component is bonded; a groove formed by exposing a lower layer of the conductive layer and extending from the inside of the first region to a peripheral edge to divide the first region.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

本開示に係るはんだ実装ランドは、電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドである。前記はんだ実装ランドは、第1の領域と、第2の領域とを有する。前記第1の領域は、前記電子部品が接合される領域である。前記第2の領域は、平面視において前記第1の領域を拡大する方向に前記第1の領域の周縁部の一部から突出した領域である。

Description

はんだ実装ランド及び充電器
 本開示は、はんだ実装ランド及び充電器に関する。
 従来、QFP(Quad Flat Package)やSOP(Small Outline Package)などの面実装タイプの半導体素子の端子と、基板上に設けられたランドとをはんだ接合することにより、当該半導体素子を基板にはんだ実装する技術が知られている。
 このような中、車載充電器においては、基板間を流れる電流値が高いことから、基板との接合面積を増大させるとともに電気抵抗を低減するため、スタッドのような大型の端子部品を各基板にはんだ接合することにより基板間を電気的に接続する場合があった。
特開2018-093084号公報 特開2018-006655号公報
 しかしながら、接合面積を増大させると、リフローにて部品実装する際、はんだペーストに含まれるフラックスと端子部品表面の酸化層との反応により生じたガスが基板と端子部品との接合部であるはんだ層中に残留するボイドが発生するという問題があった。接合部にボイドが発生すると接合面積が低下し、接合強度が低下する。このため、車載製品などの振動が激しい製品においては、はんだ接合された部品が基板から剥離するおそれがあった。また、十分な接合強度が得られず、重量部品のはんだ接合が困難であった。
 本開示が解決しようとする課題は、はんだ接合における接合不良の発生を抑制することである。
 本開示に係るはんだ実装ランドは、電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドである。前記はんだ実装ランドは、第1の領域と、第2の領域とを有する。前記第1の領域は、前記電子部品が接合される領域である。前記第2の領域は、平面視において前記第1の領域を拡大する方向に前記第1の領域の周縁部の一部から突出した領域である。
 本開示に係るはんだ実装ランドは、電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドである。前記はんだ実装ランドは、第1の領域と、溝部とを有する。前記第1の領域は、基板の導電層を当該導電層の上面に積層されるソルダレジスト層から露出させることにより形成され、前記電子部品が接合される領域である。前記溝部は、前記導電層の下層を露出させることにより形成され、前記第1の領域の内部から周縁部まで延びて前記第1の領域を分割する。
図1は、実施形態に係る車載充電器における基板間接続部分の構成の一例を模式的に示す断面図である。 図2は、第1の実施形態に係るはんだ実装ランドの構成の一例を模式的に示す平面図である。 図3は、図2の第1の領域におけるはんだ実装ランドの構成の一例を模式的に示す断面図である。 図4は、図2の第2の領域におけるはんだ実装ランドの構成の一例を模式的に示す断面図である。 図5は、第2の実施形態に係るはんだ実装ランドの構成の一例を模式的に示す平面図である。 図6は、図5の溝部におけるはんだ実装ランドの構成の一例を模式的に示す断面図である。 図7は、第3の実施形態に係るはんだ実装ランドの構成の一例を模式的に示す平面図である。
 以下、図面を参照しながら、本開示に係るはんだ実装ランドの実施形態について説明する。
 なお、本開示の説明において、既出の図に関して前述したものと同一又は略同一の機能を有する構成要素については、同一符号を付し、説明を適宜省略する場合もある。また、同一又は略同一の部分を表す場合であっても、図面により互いの寸法や比率が異なって表されている場合もある。また、例えば図面の視認性を確保する観点から、各図面の説明において主要な構成要素だけに参照符号を付し、既出の図において前述したものと同一又は略同一の機能を有する構成要素であっても参照符号を付していない場合もある。
 なお、本開示に係るはんだ実装ランドは、回路基板に設けられるランドであって、被接続対象の電子部品がはんだを介して配置され、当該被接続対象の電子部品を回路基板上にはんだ実装するためのランドである。
 例えば、電子部品とは、スタッド(Stud)やラグ(Lug)などの回路基板間を電気的に接続するための端子部品である。あるいは、電子部品とは、半導体素子、半導体モジュール、磁性体、コンデンサ及び遮断器などの部品であってもよい。半導体モジュールは、例えば複数の半導体素子により構成される。ここで、磁性体とは、トランスやトランス一体型プリント基板、変成器、リアクトル、チョークである。遮断器とは、リレーやヒューズである。
 例えば、回路基板とは、プリント回路基板(PCB:Printed Circuit Board)である。プリント回路基板は、一例として、アルミニウム合金又は銅合金を母材として形成されたガラスエポキシ基板である。なお、回路基板は、トランス、変成器、リアクトル又はチョーク等の磁性部品が有する回路基板であってもよい。この磁性部品は、例えば、導体パターンが巻線を形成する基板を有し、当該基板に形成された巻線の内側及び外側に磁性体コアを貫通させて閉磁路が形成されることにより、磁性部品としての機能を有する。この場合、電子部品は、プリント基板トランス、あるいはトランス一体型プリント基板であると表現することができる。
 なお、回路基板は、基板ユニットを構成する回路基板であってもよい。ここで、基板ユニットとは、結合された複数の回路基板である。なお、基板ユニットにおいて、複数の回路基板は、本開示に係るはんだ実装ランドを用いたはんだ接合により結合されていてもよいし、接着剤やネジ、ボルト等により結合されていても構わない。また、基板ユニットにおいて、結合された回路基板の間は、電気的に接続されていてもよいし、絶縁されていてもよい。なお、基板ユニットは、電子部品が搭載された回路基板であってもよい。この場合、電子部品及び回路基板の間は、電気的に接続されていてもよいし、絶縁されていてもよいし、熱的に接続されているだけでも構わない。
 一例として、実装ランドが設けられた回路基板や電子部品は、電力変換装置を構成する部品である。当該電力変換装置は、例えば、電気自動車などに搭載され、電源(外部電源)から供給される交流電力を所定の電圧の直流電力へ変換し、変換後の直流電力をリチウムイオンバッテリなどのバッテリへ出力する車載充電器である。このような電力変換装置は、DC/DCコンバータやインバータなどの回路構成が実装された、複数の回路基板を搭載する。なお、DC/DCコンバータモジュールやインバータモジュールと、回路基板との間の電気的な接続に本開示に係るはんだ実装ランドが適用されても構わない。
 以下の説明では、車載充電器1に搭載される複数のプリント回路基板の間を電気的に接続する基板間接続を例に本開示に係るはんだ実装ランドについて説明する。
(第1の実施形態)
 図1は、実施形態に係る車載充電器1における基板間接続部分の構成の一例を模式的に示す断面図である。図1は、車載充電器1の有する複数の回路基板11のうちの、第1の回路基板11a及び第2の回路基板11bを例示する。図1では、第1の回路基板11aから第2の回路基板11bへ向かう方向をZ+方向とする。また、第1の回路基板11a及び第2の回路基板11bの各主面は、Z方向に垂直なX-Y平面に並行であるとする。
 第1の回路基板11a及び第2の回路基板11bは、例えば、それぞれプリント回路基板である。第1の回路基板11a及び第2の回路基板11bには、それぞれ、はんだ実装ランド10が設けられている。はんだ実装ランド10は、部品実装の工程において、はんだペーストを介して電子部品が配置され、リフローにより当該電子部品をはんだ実装するためのランドである。
 はんだペーストは、母材よりも低い融点を有する金属の溶加材であるはんだと、はんだ及び母材の表面に形成された酸化層を除去するフラックスとを含む。
 図1に示す例では、第1の回路基板11aの一方の主面(図1ではZ+側の主面)には、はんだ実装ランド10aが設けられている。第1の回路基板11aのZ+側の主面に設けられたはんだ実装ランド10aには、部品実装の工程において、はんだペーストを介してスタッド51が配置され、リフローによりスタッド51が実装される。このように、はんだ実装ランド10aには、スタッド51の接合面21がはんだ31によりはんだ接合されている。スタッド51は、円筒形の電子部品である。スタッド51の穴部511には、ネジ山が形成されている。はんだ実装ランド10aの詳細については、後述する。
 また、図1に示す例では、第1の回路基板11aの他方の主面(図1ではZ-側の主面)には、はんだ実装ランド10bが設けられている。第1の回路基板11aのZ-側の主面に設けられたはんだ実装ランド10bには、部品実装の工程において、はんだペーストを介して図示しない任意の電子部品が配置され、リフローにより当該電子部品が実装される。このように、はんだ実装ランド10bには、図示しない任意の電子部品がはんだ接合され得る。
 また、図1に示す例では、第2の回路基板11bの一方の主面(図1ではZ+側の主面)には、はんだ実装ランド10cが設けられている。はんだ実装ランド10cは、第2の回路基板11bの穴部111の外縁部に設けられている。第2の回路基板11bのZ+側の主面に設けられたはんだ実装ランド10cには、部品実装の工程において、はんだペーストを介してラグ55が配置され、リフローによりラグ55が実装される。ラグ55は、第2の回路基板11bの穴部111の外縁部のZ+側を覆う、環状体の形状を有する電子部品である。このように、はんだ実装ランド10cには、ラグ55の接合面25がはんだ35によりはんだ接合されている。
 また、図1に示す例では、第2の回路基板11bの他方の主面(図1ではZ-側の主面)には、はんだ実装ランド10dが設けられている。はんだ実装ランド10dは、第2の回路基板11bの穴部111の外縁部に設けられている。第2の回路基板11bのZ-側の主面に設けられたはんだ実装ランド10dには、部品実装の工程において、はんだペーストを介してラグ53が配置され、リフローによりラグ53が実装される。ラグ53は、第2の回路基板11bの穴部111の外縁部のZ-側を覆う、環状体の形状を有する電子部品である。このように、はんだ実装ランド10dには、ラグ53の接合面23がはんだ33によりはんだ接合されている。
 また、図1に示す例では、スタッド51にラグ53が接触した状態で、第2の回路基板11bの穴部111に挿入されたネジ73がスタッド51に締結されることにより、第1の回路基板11a及び第2の回路基板11bが結合されている。具体的には、ネジ73及びスタッド51により生じるZ方向の締結力により、ネジ73及びラグ55の間に挿入されたワッシャ71と、第1の回路基板11aにはんだ接合されたスタッド51のZ+側の面とが、第2の回路基板11bにはんだ接合されたラグ53及びラグ55を挟持している。このように、第1の回路基板11a及び第2の回路基板11bは、スタッド51及びラグ53を介して、電気的に接続されている。
 以下、図2~図4を参照しつつ、本実施形態に係るはんだ実装ランド10について詳細に説明する。
 図2は、第1の実施形態に係るはんだ実装ランド10aの構成の一例を模式的に示す平面図である。図2は、図1の第1の回路基板11aをZ+側から平面視する場合を例示する。
 はんだ実装ランド10aは、図2に示すように、第1の領域101及び第2の領域102を有する。
 第1の領域101は、電子部品としてのスタッド51が接合される領域である。また、第1の領域101は、被接合対象の電子部品の接合面の形状に準じた形状を有する。
 図2に示す例では、被接合対象の電子部品であるスタッド51は、円筒形状を有する。この場合、第1の領域101は、図2に示すように、円筒形状のスタッド51の接合面21の形状に準じた円環形状を有する。
 第2の領域102は、第1の領域101の周縁部の一部から第1の領域101を拡大する方向に突出した領域である。ここで、周縁部とは、第1の領域101の中心側の周縁部である内縁部と、第1の領域101の中心とは反対側の周縁部である外縁部とを含む。また、第2の領域102は、Z方向、すなわち第1の回路基板11aの主面に垂直な方向から見る平面視において第1の領域101とは重複しない領域である。換言すれば、第2の領域102は、平面視において第1の領域101を拡大する方向に第1の領域101の周縁部の一部から突出した領域である。
 図2に示す例では、第2の領域102は、円環形状の第1の領域101の周縁部のうち、外縁部の一部から第1の領域101を拡大する方向、すなわち円環形状の中心から離れる方向に突出した領域である。
 図3は、図2の第1の領域101におけるはんだ実装ランド10の構成の一例を模式的に示す断面図である。図3は、図2のA1-A1断面を例示する。図4は、図2の第2の領域102におけるはんだ実装ランド10の構成の一例を模式的に示す断面図である。図4は、図2のA2-A2断面を例示する。
 はんだ実装ランド10aは、図2~図4に示すように、導電層12の領域と、導電層12の周縁部に設けられたソルダレジスト層13とにより形成されている。
 導電層12は、図3及び図4に示すように、回路基板11上に設けられた導電体の層である。導電層12を形成する導電体としては、例えば銅が利用されるが、金やアルミなどの他の導電体が利用されても構わない。一例として、導電層12は、70μm程度の厚さを有する。
 ソルダレジスト層13は、図3及び図4に示すように、導電層12上に設けられたソルダレジストの層である。ソルダレジスト層13を形成するソルダレジストとしては、例えばエポキシ樹脂が利用されるが、他のソルダレジストが利用されても構わない。一例として、ソルダレジスト層13は、30-35μm程度の厚さを有する。
 一例として、ソルダレジスト層13は、導電層12を覆うように形成された後に、第1の領域101及び第2の領域102において除去されることにより形成される。なお、ソルダレジスト層13は、第1の領域101及び第2の領域102を除く領域だけに形成されることでも構わない。この場合、第1の領域101及び第2の領域102を除く領域には、導電層12が設けられていなくてもよく、回路基板11上にソルダレジスト層13が形成される部分があってもよい。
 このように、はんだ実装ランド10aの第1の領域101及び第2の領域102は、それぞれ回路基板11の導電層12を、導電層12の上面に積層されるソルダレジスト層13から露出させることにより形成されている。つまり、はんだ実装ランド10aの第1の領域101及び第2の領域102は、ソルダレジスト層13の端部により囲まれた領域であり、ソルダレジスト層13よりZ方向に凹んだ領域である。
 ここで、第1の領域101の外径D2は、被接合対象の電子部品の接合面の外径D1に準じた大きさを有する。第1の領域101の外径D2は、例えば、被接合対象の電子部品の外径D1の寸法公差と、当該電子部品の実装位置精度とに応じて規定される。具体的には、第1の領域101の外径D2は、被接合対象の電子部品の外径D1に当該電子部品の接合面の寸法公差を加えた長さ以上である。また、第1の領域101の外径D2は、被接合対象の電子部品の外径D1に当該電子部品への実装位置精度の要求、すなわち当該電子部品に許容される配置位置のずれ量を加えた長さ以下である。
 例えば、第1の領域101は、被接合対象の電子部品に許容される配置位置のずれ量だけ、当該電子部品の接合面の外形を大きくした形状を有する。一例として、スタッド51の外径D1がφ7.0±0.1mmであり、実装位置精度の要求が±0.15mmであるとき、第1の領域101は、φ7.1~7.15mmの外径D2の平面視において中空の円環形状である。
 第2の領域102の外径D3は、第1の領域101の外径D2より大きい。つまり、第2の領域102における被接合対象の電子部品の接合面21からソルダレジスト層13の端部までの間の長さ(外径D3及び外径D1の差)は、第1の領域101における対応する長さ(外径D2及び外径D1の差)より大きい。したがって、リフローにて部品実装する際、第2の領域102に設けられたはんだペーストにより電子部品の周縁部からソルダレジスト層13の端部までの間に形成されるフィレット312は、第1の領域101に設けられたはんだペーストにより当該電子部品の周縁部からソルダレジスト層13の端部までの間に形成されるフィレット311より大きい。
 第2の領域102の形状及び大きさ、すなわち第2の領域102における当該電子部品の周縁部からソルダレジスト層13の端部までの間の長さと、当該電子部品の周縁部又は第1の領域101の周縁部に沿う方向の長さとは、例えば、はんだにより被接合対象の電子部品の周縁部に形成するフィレットの大きさに応じて決定されればよい。ここで、被接合対象の電子部品の周縁部に形成するフィレットの大きさは、例えば、はんだ接合に要求される強度に応じて決定され得る。また、第2の領域102の形状及び大きさは、例えばはんだ接合時に生じるボイドの抜けやすさに応じて決定され得る。つまり、第2の領域102の形状及び大きさは、所望のフィレット形成に要するはんだ量と、リフロー時に生じるボイドの抜けやすさとに基づいて規定されればよい。
 例えば、第2の領域102の周縁部のうちの第1の領域101とは反対側の周縁部は、図2に示すように、突出する起点となる、対応する第1の領域101の周縁部の形状に沿う形状を有する。換言すれば、はんだ実装ランド10の周縁部を形成する第1の領域101又は第2の領域102は、それぞれ被接合対象の電子部品の外形に準じた形状を有する。もちろん、第2の領域102は、被接合対象の電子部品の外形に沿わない形状であっても構わない。一例として、スタッド51の外径D1がφ7.0±0.1mmであり、第1の領域101の外径D2がφ7.1~7.15mmであるとき、第2の領域102は、φ8.0mmの外径D3の円形状の外縁部の一部である。
 なお、本実施形態では、説明の簡単のために、第1の領域101及び第2の領域102が同一平面内に位置する場合を例示するが、これに限らない。第2の領域102は、第1の領域101とは異なる平面内に設けられていてもよい。つまり、第2の領域102は、第1の領域101の周縁部の一部から、第1の領域101とは異なる平面において、あるいは第1の領域101に対して傾きを有するように、平面視において第1の領域101を拡大する方向に突出した領域であってもよい。
 なお、本実施形態では、被接合対象の電子部品として円筒形状のスタッド51を例示したが、これに限らない。本実施形態に係るはんだ実装ランド10は、他の形状の電子部品を被接合対象の電子部品として使用することもできる。
 例えば、被接合対象の電子部品が中実の円形状の接合面21を有するとき、第1の領域101は、被接合対象の電子部品の接合面21に準じた中実の円形状の領域である。また、第2の領域102は、第1の領域101の外縁部の一部から平面視において第1の領域101を拡大する方向に突出した領域である。
 例えば、被接合対象の電子部品が中実の矩形状などの中実の多角形状の接合面21を有するとき、第1の領域101は、被接合対象の電子部品の接合面21に準じた中実の多角形状の領域である。また、第2の領域102は、第1の領域101の外縁部の一部から平面視において第1の領域101を拡大する方向に突出した領域である。
 例えば、被接合対象の電子部品が平面視において中空の多角形状の接合面21を有するとき、第1の領域101は、被接合対象の電子部品の接合面21に準じた平面視において中空の多角形状の領域である。また、第2の領域102は、第1の領域101の周縁部の一部から平面視において第1の領域101を拡大する方向に突出した領域である。
 なお、第1の領域101が平面視において中空の領域である場合において、第2の領域102は、第1の領域101の周縁部のうち、外縁部に代えて、内縁部の一部から第1の領域101を拡大する方向、すなわち円環形状の中心に向かう方向に突出した領域であってもよい。また、第2の領域102は、第1の領域101の外縁部及び内縁部のそれぞれの一部から、それぞれ第1の領域101を拡大する方向に突出した領域であってもよい。換言すれば、第1の領域101が円環状の形状を有する場合、第2の領域102は、第1の領域101の内縁部及び外縁部の少なくとも一方から突出する領域である。
 なお、被接合対象の電子部品が平面視において中空の円形状又は多角形状、すなわち環状の接合面21を有するとき、第1の領域101は、平面視において中空の領域に限らず、中実の領域であってもよい。また、被接合対象の電子部品が平面視において中実の接合面21を有するとき、第1の領域101は、中実の領域に限らず、平面視において中空の領域であってもよい。これらの場合、第2の領域102は、第1の領域101の外縁部の一部から第1の領域101を平面視において拡大する方向に突出した領域である。
 一般に、車載充電器1などの車載機器は、例えば小型化の要求に応じて、電子部品の実装密度が高く、また、複数の回路基板を積層して構成する場合があった。複数の電子部品を密に配置する場合や複数の回路基板を積層する場合には、回路基板への電子部品の実装精度の要求が高く、許容される位置ずれ量が小さい。しかしながら、リフロー時にはんだペーストの濡れ広がりにより電子部品が移動されてしまい、実装精度が低下する場合があった。
 このような中、本実施形態に係るはんだ実装ランド10は、スタッド51などの被接合対象の電子部品の外形を、電子部品の寸法公差と、電子部品の実装位置精度とに応じて僅かに拡大した形状の第1の領域101を有する。これにより、リフロー時にはんだペーストの濡れ広がりにより電子部品が移動されることを抑制することができる。
 また、車載機器においては、例えば動作温度の高さや冷熱サイクルに伴う応力による劣化を抑制することができる特殊なはんだペーストが使用される場合がある。このような車載機器において使用されるはんだペーストは、リフロー時の流動性が低い場合がある。また、ハイブリッド車両やEV車両に搭載される車載充電器1では大電流を流すために、はんだ接合の接合面積が大きい場合もある。このため、車載機器において接合面積の大きい部品をはんだ接合する場合には特に多量のボイドが発生し易いなど、ボイド発生に伴いはんだ接合の品質が低下する場合があった。
 また、本実施形態に係るはんだ実装ランド10は、第1の領域101の周縁部の一部から突出した第2の領域102を有し、周縁部の一部が拡大された形状を有する。当該拡大部分、すなわち第2の領域102においては、被接合対象の電子部品の周縁部からソルダレジスト層13の端部までの間の長さが、第1の領域101より大きい。リフローにて部品実装する際に、はんだペーストに含まれるフラックスと、電子部品の端子などの部品表面の酸化層との反応によりはんだ接合部313において発生するガスを外部に逃がし易い。これにより、はんだ接合において発生したガスがはんだ接合部313に残量してボイドとなることを抑制することができる。
 さらに、当該拡大部分においては、非拡大部分より多くのはんだペーストを用いて、かつ、非拡大部分より広い空間を用いて、十分な大きさのフィレット312を形成することができる。
 このように、本実施形態に係るはんだ実装ランド10によれば、はんだ接合部313のボイド発生を抑制しつつ、十分な接合強度と高い実装位置精度を確保することができる。換言すれば、本実施形態に係るはんだ実装ランド10によれば、はんだ接合における接合不良の発生を抑制することができる。
(第2の実施形態)
 第1の実施形態では、第1の領域101の周縁部の一部から突出した第2の領域102を有し、周縁部の一部が拡大された形状を有するはんだ実装ランド10を説明したが、これに限らない。本実施形態では、第1の領域101の周縁部を拡大する第2の領域102を有することに代えて、第1の領域101の周縁部の一部を他の一部と空間的に接続する溝部103を有することによりはんだ接合における接合不良の発生を抑制すことができるはんだ実装ランド10を説明する。
 図5は、第2の実施形態に係るはんだ実装ランド10の構成の一例を模式的に示す平面図である。図5は、図1の第1の回路基板11aをZ+側から平面視する場合を例示する。図6は、図5の溝部103におけるはんだ実装ランド10の構成の一例を模式的に示す断面図である。図6は、図2のA3-A3断面を例示する。
 本実施形態に係るはんだ実装ランド10は、図5に示すように、第1の領域101及び溝部103を有する。一方で、本実施形態に係るはんだ実装ランド10は、第1の実施形態に係るはんだ実装ランド10とは異なり、第2の領域102を有していない。
 第1の領域101は、第1の実施形態に係るはんだ実装ランド10と同様に、被接合対象の電子部品としてのスタッド51が接合される領域であり、当該スタッド51の接合面21の形状に準じた形状を有する。第1の領域101は、回路基板11の導電層12を当該導電層12の上面に積層されるソルダレジスト層13から露出させることにより形成される。
 溝部103は、第1の領域101を分割する。溝部103は、第1の領域101の周縁部の一部と、第1の領域101の周縁部の他の一部とを空間的に接続する。溝部103は、第1の領域101の内部から、周縁部から突出する位置まで延びる。図5に示す例では、溝部103は、第1の領域101の中心部、すなわち内縁部から突出する位置から、外縁部から突出する位置まで延びる。また、図5に示す例では、溝部103は、それぞれにおいて直線状に形成された複数対の溝部を含む。直線状に形成された一対の溝部103の長さD4は、例えば第1の領域101の外径D2より大きい。
 例えば、図5及び図6に示すように、被接合対象の電子部品の接合面21が平面視において中空の環形状であるとき、溝部103は、第1の領域101の内縁部と外縁部とを空間的に接続する。つまり、溝部103は、第1の領域101の内部において、より具体的には第1の領域101の内縁部より内側の領域を介して、他の溝部103と空間的に接続されている。あるいは、接合面21が平面視において中実の形状であっても、第1の領域101が平面視において中空の環形状であれば、溝部103は、第1の領域101の内縁部と外縁部とを空間的に接続する。あるいは、溝部103は、第1の領域101の内縁部の一部と、内縁部の他の一部とを空間的に接続するものであってもよいし、外縁部の一部と、外縁部の他の一部とを空間的に接続するものであってもよい。
 例えば、被接合対象の電子部品の接合面21が平面視において中実の形状であるとき、溝部103は、第1の領域101の内部、典型的には第1の領域101の中心部と外縁部とを空間的に接続する。あるいは、溝部103は、第1の領域101の外縁部の一部と、外縁部の他の一部とを空間的に接続するものであってもよい。なお、溝部103は、第1の領域101の形状によらず、第1の領域101の内部において、他の溝部103と空間的に接続されていてもよい。
 溝部103は、導電層12の下層を露出させることにより形成される。一例として、溝部103は、導電層12及びソルダレジスト層13が積層された回路基板11において、導電層12及びソルダレジスト層13を除去することにより形成される。
 溝部103は、図6に示すように、被接合対象の電子部品がはんだ接合されるとき、当該電子部品と回路基板11との間に、導電層12及びソルダレジスト層13の厚さに応じた高さの隙間となる。当該隙間は、溝部103により分割された第1の領域101の端部に接する空間であり、かつ、第1の領域101に設けられたはんだペーストの端部に接する空間を形成する。
 なお、本実施形態では、図5に例示するように、溝部103として複数の溝部が形成される場合を例示したが、これに限らない。溝部103は、少なくとも1つあればよい。
 また、本実施形態では、図5に例示するように、第1の領域101の中空の中心部を介して直線状に、外縁部の一部と、外縁部の他の一部とを空間的に接続する溝部103を例示したが、これに限らない。第1の領域101の内縁部と外縁部とを空間的に接続する2つの溝部103が、直線状に配置されない場合もあり得る。同様に、溝部103として形成される溝部の数は、偶数に限らず、奇数であってもよい。
 なお、溝部103は、図5に例示するように、第1の領域101の形状によらず、例えば放射状に形成される。このとき、各溝部103は、直線状である場合に限らず、例えばフラックスの流出を抑制するためなどの理由から曲線状であってもよい。
 また、溝部103は、放射状に形成される場合に限らず、第1の領域101の形状によらず、放射状に形成される第1溝部と、同心円状に形成された第2溝部とを含んでいてもよい。同心円状に形成された第1溝部と、放射状に形成される第2溝部とは、空間的に接続される。なお、第1溝部及び第2溝部は、それぞれ、少なくとも1つ形成されればよい。
 また、溝部103は、第1の領域101の形状によらず、格子状に形成されてもよい。なお、格子状に形成された溝部103において、方向の異なる溝部103は、直交していてもよいし、直交していなくてもよい。さらに、溝部103は、格子状に形成される場合に限らず、いずれか一方向だけに配列される場合もあり得る。
 なお、溝部103は、第1の領域101の周縁部に空間的に接続されていない溝部を含んでいてもよい。この構成であっても、リフロー時に発生したガスを貯留できるため、ボイド抑制の効果が得られる。
 このように、本実施形態に係るはんだ実装ランド10は、第1の領域101の内部から周縁部まで延びて第1の領域101を分割する溝部103を有する。これにより、はんだ接合部313に隣接する溝部103からリフロー時に発生するガスを抜き易くすることができるため、ボイドを低減することによりはんだ接合の剥離強度を向上することができる。換言すれば、はんだ接合における接合不良の発生を抑制すことができる。
 また、本実施形態に係るはんだ実装ランド10において、第1の領域101が導電層12の上面に積層されるソルダレジスト層13から導電層12を露出させることにより形成される一方、溝部103は、導電層12の下層を露出させることにより形成される。これにより、溝部103は、はんだペーストも塗布されない領域となり、そのスリットとしての断面積を大きくすることができるため、リフロー時に発生したガスが抜け易いスリットとして作用する。したがって、本実施形態に係るはんだ実装ランド10によれば、はんだ接合における接合不良の発生を抑制すことができる。
 なお、溝部103の形状や大きさ、数については、溝部103による接合面積減少と、はんだ接合部313におけるボイド残留の低減に伴う剥離強度増加とのトレードオフで適宜決定されればよい。
(第3の実施形態)
 なお、第1の実施形態に係るはんだ実装ランド10と、第2の実施形態に係るはんだ実装ランド10とは、適宜組み合わせることができる。
 図7は、第3の実施形態に係るはんだ実装ランド10の構成の一例を模式的に示す平面図である。本実施形態に係るはんだ実装ランド10は、図7に示すように、第1の領域101の周縁部の一部から突出した第2の領域102と、第1の領域101の周縁部の一部を他の一部と空間的に接続する溝部103とを有する。
 本実施形態に係るはんだ実装ランド10において、第2の領域102は、図7に例示するように、隣接する一組の溝部103の間において、第1の領域101の周縁部から突出するように形成される。
 なお、図7では、第2の領域102の外径D3と、直線状に形成された一対の溝部103の長さD4とが等しい場合を例示するが、外径D3及び長さD4は異なっていても構わない。つまり、一例として、溝部103は、隣接する第2の領域102の周縁部まで延びる。別の一例として、溝部103は、隣接する第2の領域102の周縁部から突出する位置まで延びる。別の一例として、溝部103は、隣接する第2の領域102の周縁部から突出しない位置まで延びる。
 また、図7では、第2の領域102と、溝部103とが隣接する場合を例示するが、これに限らない。一組の隣接する溝部103の間に設けられる第2の領域102は、当該一組の隣接する溝部103のうちの少なくとも一方と空間的に離れた位置に形成されていてもよい。
 なお、一組の隣接する溝部103の間に、第2の領域102が形成されない場合もある。
 このように、本実施形態に係るはんだ実装ランド10は、第1の領域101の周縁部の一部から突出した第2の領域102と、第1の領域101の周縁部の一部を他の一部と空間的に接続する溝部103とを有することにより、はんだ接合における接合不良の発生を抑制すことができる。
 より具体的には、溝部103によりはんだ接合部313のボイド残留を抑制しつつ、溝部103の形成に伴い接合面積が低下して接合強度が低下することを、第2の領域102によりフィレットを大きく形成することにより改善することができる。また、第2の領域102及び溝部103を形成することにより、ガス抜き経路を十分に確保することができる。また、第2の領域102がはんだ実装ランド10の外周の一部だけに設けられるため、第2の領域102が設けられていない部分で実装位置ズレを抑制する効果が得られる。
 なお、上述の各実施形態では、第1の回路基板11aの一方の主面(図1ではZ+側の主面)に設けられたはんだ実装ランド10aを例示したが、はんだ実装ランド10aの他のはんだ実装ランド10を、上述の各実施形態に係るはんだ実装ランド10aと同様の構成とすることもできる。例えば、はんだ実装ランド10c及びはんだ実装ランド10dの少なくとも一方を、以下に説明するはんだ実装ランド10aと同様に構成することもできる。これにより、第2の回路基板11bとラグ53及び/又はラグ55との間のはんだ接合における接合不良の発生を抑制することができる。
 なお、上述の各実施形態では、説明の簡単のために、1つのスタッド51と、第1の回路基板11aとの間のはんだ接合を例示したが、これに限らない。一対の回路基板11を複数のスタッド51によりはんだ接合するなど、第1の回路基板11aに複数のはんだ実装ランド10が設けられる場合もある。また、各回路基板11において、1つの主面に2以上の回路基板11を結合するための、2以上の組のはんだ実装ランド10が設けられる場合もある。また、各回路基板11において、1つの主面に2以上の種類の電子部品をはんだ実装するための2以上の種類のはんだ実装ランド10が設けられる場合もある。
 なお、上述の各実施形態において、第1の領域101の周縁部が多角形状の外形を有する場合において、第2の領域102は、第1の領域101の外縁部のうちの、当該多角形状の角部の他の一部から平面視において第1の領域101を拡大する方向に突出した領域であることが好ましい。あるいは、第2の領域102が第1の領域101の外縁部のうちの角部に設けられる場合、第1の領域101の周縁部のうちの当該角部を挟む辺の一部には、第2の領域102が設けられないことが好ましい。これらにより、はんだペーストのリフロー時の流動に伴い被接合対象の電子部品に位置ずれ量を制限できるため、電子部品の配置位置のずれ量を低減することができる。
 以上説明した少なくとも1つの実施形態によれば、はんだ接合における接合不良の発生を抑制することができる。
 本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これらの実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これらの実施形態やその変形は、発明の範囲や要旨に含まれると同様に、請求の範囲に記載された発明とその均等の範囲に含まれるものである。
(付記)
 以上の実施の形態の記載により、下記の技術が開示される。
(技術1)
 電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドであって、
 前記電子部品が接合される第1の領域と、
 平面視において前記第1の領域を拡大する方向に前記第1の領域の周縁部の一部から突出した第2の領域と
 を有するはんだ実装ランド。
(技術2)
 前記第1の領域の内部から周縁部まで延びて前記第1の領域を分割する溝部をさらに有する、上記技術1に記載のはんだ実装ランド。
(技術3)
 前記第1の領域の内部から周縁部までそれぞれ延びて前記第1の領域を分割する複数の溝部をさらに有し、
 前記第2の領域は、前記複数の溝部のうちの少なくとも一組の隣接する溝部の間において、前記第1の領域の周縁部から突出する、
 上記技術1に記載のはんだ実装ランド。
(技術4)
 電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドであって、
 基板の導電層を当該導電層の上面に積層されるソルダレジスト層から露出させることにより形成され、前記電子部品が接合される第1の領域と、
 前記導電層の下層を露出させることにより形成され、前記第1の領域の内部から周縁部までそれぞれ延びて前記第1の領域を分割する複数の溝部と、
 前記複数の溝部のうちの少なくとも一組の隣接する溝部の間において、前記第1の領域の周縁部から突出する前記第2の領域と
 を有するはんだ実装ランド。
(技術5)
 前記第2の領域に隣接する溝部は、前記第1の領域の内部から前記第2の領域の周縁部まで延びる、上記技術3又は上記技術4に記載のはんだ実装ランド。
(技術6)
 前記第1の領域は、平面視において中空である環状の形状を有し、
 前記複数の溝部は、それぞれ放射状に前記第1の領域の内縁部から外縁部まで延びる、
 上記技術3から上記技術5のうちのいずれかに記載のはんだ実装ランド。
(技術7)
 前記第1の領域は、円形状の形状を有し、
 前記複数の溝部は、それぞれ放射状に前記第1の領域の中心部から外縁部まで延びる、
 上記技術3から上記技術5のうちのいずれかに記載のはんだ実装ランド。
(技術8)
 前記複数の溝部は、前記第1の領域の内部において同心円状に延び、前記放射状に延びる溝部と空間的に接続される溝部をさらに含む、上記技術6又は上記技術7に記載のはんだ実装ランド。
(技術9)
 前記複数の溝部は、格子状に形成される、上記技術3から上記技術5のうちのいずれかに記載のはんだ実装ランド。
(技術10)
 前記第1の領域は、円形状又は矩形状の形状を有し、
 前記第2の領域は、前記第1の領域の外縁部の一部から突出する、
 上記技術1から上記技術9のうちのいずれかに記載のはんだ実装ランド。
(技術11)
 前記第1の領域は、平面視において中空である環状の形状を有し、
 前記第2の領域は、前記第1の領域の内縁部及び外縁部の少なくとも一方から突出する、
 上記技術1から上記技術9のうちのいずれかに記載のはんだ実装ランド。
(技術12)
 前記第1の領域は、矩形状の形状を有し、
 前記第2の領域は、少なくとも前記第1の領域の角部の他の一部に設けられる、
 上記技術1から上記技術9のうちのいずれかに記載のはんだ実装ランド。
(技術13)
 前記第2の領域の周縁部のうちの前記第1の領域とは反対側の周縁部は、対応する前記第1の領域の周縁部の一部の形状に沿う形状を有する、上記技術1から上記技術12のうちのいずれかに記載のはんだ実装ランド。
(技術14)
 前記第2の領域は、前記はんだにより前記電子部品の周縁部に形成するフィレットの大きさに応じた形状を有する、上記技術1から上記技術13のうちのいずれかに記載のはんだ実装ランド。
(技術15)
 前記第1の領域は、前記電子部品に許容される配置位置のずれ量だけ前記電子部品の接合面の外形を大きくした形状を有する、上記技術1から上記技術14のうちのいずれかに記載のはんだ実装ランド。
(技術16)
 電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドであって、
 基板の導電層を当該導電層の上面に積層されるソルダレジスト層から露出させることにより形成され、前記電子部品が接合される第1の領域と、
 前記導電層の下層を露出させることにより形成され、前記第1の領域の内部から周縁部まで延びて前記第1の領域を分割する溝部と
 を有するはんだ実装ランド。
(技術17)
 上記技術1から上記技術16のうちのいずれかに記載のはんだ実装ランドが設けられた回路基板と、
 前記回路基板にはんだ実装された前記電子部品と
 を備える充電器。
 1 車載充電器
 10 はんだ実装ランド
 101 第1の領域
 102 第2の領域
 103 溝部
 11,11a,11b 回路基板
 12 導電層
 13 ソルダレジスト層
 21,23,25 接合面
 31,33,35 はんだ
 311,312 フィレット
 313 はんだ接合部
 51 スタッド(電子部品)
 511 穴部
 53,55 ラグ(電子部品)
 71 ワッシャ
 73 ネジ

Claims (16)

  1.  電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドであって、
     前記電子部品が接合される第1の領域と、
     平面視において前記第1の領域を拡大する方向に前記第1の領域の周縁部の一部から突出した第2の領域と
     を有するはんだ実装ランド。
  2.  前記第1の領域の内部から周縁部まで延びて前記第1の領域を分割する溝部をさらに有する、請求項1に記載のはんだ実装ランド。
  3.  前記第1の領域の内部から周縁部までそれぞれ延びて前記第1の領域を分割する複数の溝部をさらに有し、
     前記第2の領域は、前記複数の溝部のうちの少なくとも一組の隣接する溝部の間において、前記第1の領域の周縁部から突出する、
     請求項1に記載のはんだ実装ランド。
  4.  前記第2の領域に隣接する溝部は、前記第1の領域の内部から前記第2の領域の周縁部まで延びる、請求項3に記載のはんだ実装ランド。
  5.  前記第1の領域は、平面視において中空である環状の形状を有し、
     前記複数の溝部は、それぞれ放射状に前記第1の領域の内縁部から外縁部まで延びる、
     請求項3又は請求項4に記載のはんだ実装ランド。
  6.  前記第1の領域は、円形状の形状を有し、
     前記複数の溝部は、それぞれ放射状に前記第1の領域の中心部から外縁部まで延びる、
     請求項3又は請求項4に記載のはんだ実装ランド。
  7.  前記複数の溝部は、前記第1の領域の内部において同心円状に延び、前記放射状に延びる溝部と空間的に接続される溝部をさらに含む、請求項5又は請求項6に記載のはんだ実装ランド。
  8.  前記複数の溝部は、格子状に形成される、請求項3又は請求項4に記載のはんだ実装ランド。
  9.  前記第1の領域は、円形状又は矩形状の形状を有し、
     前記第2の領域は、前記第1の領域の外縁部の一部から突出する、
     請求項1から請求項8のうちのいずれか一項に記載のはんだ実装ランド。
  10.  前記第1の領域は、平面視において中空である環状の形状を有し、
     前記第2の領域は、前記第1の領域の内縁部及び外縁部の少なくとも一方から突出する、
     請求項1から請求項8のうちのいずれか一項に記載のはんだ実装ランド。
  11.  前記第1の領域は、矩形状の形状を有し、
     前記第2の領域は、少なくとも前記第1の領域の角部の他の一部に設けられる、
     請求項1から請求項8のうちのいずれか一項に記載のはんだ実装ランド。
  12.  前記第2の領域の周縁部のうちの前記第1の領域とは反対側の周縁部は、対応する前記第1の領域の周縁部の一部の形状に沿う形状を有する、請求項1から請求項11のうちのいずれか一項に記載のはんだ実装ランド。
  13.  前記第2の領域は、前記はんだにより前記電子部品の周縁部に形成するフィレットの大きさに応じた形状を有する、請求項1から請求項12のうちのいずれか一項に記載のはんだ実装ランド。
  14.  前記第1の領域は、前記電子部品に許容される配置位置のずれ量だけ前記電子部品の接合面の外形を大きくした形状を有する、請求項1から請求項13のうちのいずれか一項に記載のはんだ実装ランド。
  15.  電子部品がはんだを介して配置され、当該電子部品をはんだ実装するためのランドであって、
     基板の導電層を当該導電層の上面に積層されるソルダレジスト層から露出させることにより形成され、前記電子部品が接合される第1の領域と、
     前記導電層の下層を露出させることにより形成され、前記第1の領域の内部から周縁部まで延びて前記第1の領域を分割する溝部と
     を有するはんだ実装ランド。
  16.  請求項1から請求項15のうちのいずれか一項に記載のはんだ実装ランドが設けられた回路基板と、
     前記回路基板にはんだ実装された前記電子部品と
     を備える充電器。
PCT/JP2022/027322 2021-11-22 2022-07-11 はんだ実装ランド及び充電器 WO2023089864A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021-189538 2021-11-22
JP2021189538A JP2023076235A (ja) 2021-11-22 2021-11-22 はんだ実装ランド

Publications (1)

Publication Number Publication Date
WO2023089864A1 true WO2023089864A1 (ja) 2023-05-25

Family

ID=86396607

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/027322 WO2023089864A1 (ja) 2021-11-22 2022-07-11 はんだ実装ランド及び充電器

Country Status (2)

Country Link
JP (1) JP2023076235A (ja)
WO (1) WO2023089864A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002353255A (ja) * 2001-05-30 2002-12-06 Moric Co Ltd 半導体チップ半田付け用ランドパターン
JP2013084960A (ja) * 2011-10-11 2013-05-09 Led Engin Inc はんだ接合のための溝付き板
WO2015016289A1 (ja) * 2013-07-30 2015-02-05 京セラ株式会社 配線基板および電子装置
JP2018006655A (ja) * 2016-07-06 2018-01-11 株式会社デンソー 電子装置
JP2019033120A (ja) * 2017-08-04 2019-02-28 ミネベアミツミ株式会社 基板、回路基板、モータ、及び回路基板の製造方法
JP2021158228A (ja) * 2020-03-27 2021-10-07 パナソニックIpマネジメント株式会社 車載電力変換装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002353255A (ja) * 2001-05-30 2002-12-06 Moric Co Ltd 半導体チップ半田付け用ランドパターン
JP2013084960A (ja) * 2011-10-11 2013-05-09 Led Engin Inc はんだ接合のための溝付き板
WO2015016289A1 (ja) * 2013-07-30 2015-02-05 京セラ株式会社 配線基板および電子装置
JP2018006655A (ja) * 2016-07-06 2018-01-11 株式会社デンソー 電子装置
JP2019033120A (ja) * 2017-08-04 2019-02-28 ミネベアミツミ株式会社 基板、回路基板、モータ、及び回路基板の製造方法
JP2021158228A (ja) * 2020-03-27 2021-10-07 パナソニックIpマネジメント株式会社 車載電力変換装置

Also Published As

Publication number Publication date
JP2023076235A (ja) 2023-06-01

Similar Documents

Publication Publication Date Title
US9241413B2 (en) Device for assembling capacitors for an electronic converter
US10038315B2 (en) Circuit assembly and electrical junction box
US11388844B2 (en) Switching power supply device
JPWO2015064247A1 (ja) バスバー構造及びバスバー構造を用いた電力変換装置
US11395409B2 (en) Voltage regulator module
US10256719B2 (en) Power supply device
US11616353B2 (en) Busbar and power module
JP5697020B2 (ja) 基板および基板の製造方法
US20140008105A1 (en) Circuit board and method for manufacturing circuit board
CN100562216C (zh) 用于电气设备的散热装置
WO2023089864A1 (ja) はんだ実装ランド及び充電器
US11778746B2 (en) Assembly structure of transformer and circuit board as well as assembly method thereof
WO2018123584A1 (ja) 回路構成体及び電気接続箱
JP2021015960A (ja) バッテリ保護回路パッケージ及びその製造方法
WO2019235189A1 (ja) バスバー積層体及びそれを備える電子部品実装モジュール、バスバー積層体の製造方法
WO2010070779A1 (ja) 異方性導電樹脂、基板接続構造及び電子機器
US11610726B2 (en) Coil device and pulse transformer
JP2022125790A (ja) 半導体装置および半導体装置の製造方法
JP2017093168A (ja) パワーモジュール
WO2023085439A1 (ja) バスバー積層体を備える電子部品実装モジュール及びその製造方法
JP7294289B2 (ja) 電力変換装置
WO2023067949A1 (ja) インダクタ
US20240055781A1 (en) Power electronic devices with busbars and method for their fabrication
JP6505187B2 (ja) 電力変換装置および電力変換装置の製造方法
WO2022202292A1 (ja) パワー半導体装置および電力変換装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22895153

Country of ref document: EP

Kind code of ref document: A1