WO2021132884A1 - 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템 - Google Patents

데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템 Download PDF

Info

Publication number
WO2021132884A1
WO2021132884A1 PCT/KR2020/016001 KR2020016001W WO2021132884A1 WO 2021132884 A1 WO2021132884 A1 WO 2021132884A1 KR 2020016001 W KR2020016001 W KR 2020016001W WO 2021132884 A1 WO2021132884 A1 WO 2021132884A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
value
speed communication
data processing
driving device
Prior art date
Application number
PCT/KR2020/016001
Other languages
English (en)
French (fr)
Inventor
홍호성
최기백
이상민
윤정배
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to US17/779,508 priority Critical patent/US11862124B2/en
Priority to CN202080072220.9A priority patent/CN114556464B/zh
Publication of WO2021132884A1 publication Critical patent/WO2021132884A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Definitions

  • the present embodiment relates to a data transmission/reception method of a data driving apparatus and a data processing apparatus, and a data transmission/reception system.
  • a display panel is composed of a plurality of pixels arranged in a matrix form, and each pixel is composed of sub-pixels such as R (red), G (green), and B (blue).
  • each sub-pixel displays an image on the display panel while emitting light with a grayscale according to the image data.
  • the image data is transmitted from a data processing device called a timing controller to a data driving device called a source driver.
  • the image data is transmitted as a digital value, and the data driving device converts the image data into an analog voltage to drive each sub-pixel.
  • the amount of image data increases as the number of pixels disposed on the display panel increases. And as the frame rate increases, the amount of image data to be transmitted per unit time increases.
  • the setting processing for the high-speed communication environment is performed through high-speed communication, errors due to fast operation may occur. Therefore, the setting processing for the high-speed communication environment is performed with low-speed communication having a lower clock frequency than that of high-speed communication. have.
  • the data driving device synchronizes the communication clock through clock training after performing low-speed communication with the data processing device as described above, that is, setting processing for a high-speed communication environment.
  • the data processing device After completing the clock training as described above, the data processing device transmits image data to the data driving device through high-speed communication so that the data driving device can output an image on the display panel.
  • the display device may operate normally.
  • the data processing device and the data driving device had to perform low-speed communication again to reset the high-speed communication environment.
  • an object of this embodiment is, in one aspect, in this background, an object of this embodiment is, in one aspect, to provide a technique for preventing image quality deterioration upon re-establishment of a high-speed communication environment between a data processing apparatus and a data driving apparatus.
  • a data transmission/reception method of a data driving device for setting a high-speed communication environment that is a communication environment for high-speed communication with a data processing device, low-speed communication with the data processing device -
  • a retraining step of re-performing the clock training by receiving the clock pattern from the data processing apparatus through the high-speed communication after the communication environment recovery step; and re-performing the low-speed communication with the data processing apparatus to reset the high-speed communication environment when the re-performed clock training is not completed.
  • the data driving device transmits a first status signal for completion of the clock training to the data processing device in the training step, and sends the first status signal when an abnormality is detected in the high-speed communication in the communication environment recovery step.
  • the second state signal may be inverted and transmitted to the data processing device.
  • the initial setting value may include a frequency bandwidth of the high-speed communication and a setting value of an equalizer included in the data driving device.
  • Another embodiment is a data transmission/reception method of a data processing device, which is a communication environment for high-speed communication with the data driving device by performing low-speed communication with the data driving device-communication with a higher clock frequency than the low-speed communication.
  • Communication environment setting step of setting a high-speed communication environment; storing an initial setting value for setting the high-speed communication environment; a data transmission step of transmitting a clock pattern indicating a communication clock of the data driving device to the data driving device and then transmitting the initial set value to the data driving device; and an image data transmission step of periodically transmitting image data to the data driving device through the high-speed communication.
  • the data processing apparatus may use at least one of a parity check method, a cyclic redundancy check (CRC) method, and a checksum method to check whether an error occurs in the initially set stored value.
  • a parity check method e.g., a parity check method
  • CRC cyclic redundancy check
  • checksum e.g., a checksum method
  • the data processing apparatus may receive the setting recovery value in the form of a low-voltage differential signaling (LVDS).
  • LVDS low-voltage differential signaling
  • the data processing apparatus may transmit the clock pattern to the data driver through the low-speed communication and then transmit the initial set value to the data driver through the high-speed communication.
  • data for storing an initial setting value for setting of a high-speed communication environment transmitting a clock pattern indicating a communication clock, and periodically transmitting image data through high-speed communication after transmitting the initial setting value processing unit; and performing low-speed communication with the data processing device for setting the high-speed communication environment - communication having a lower clock frequency than that of the high-speed communication; receiving the clock pattern and training the communication clock according to the clock pattern; , After receiving the initial setting value and storing it as a setting restoration value, the image data is periodically received and processed through the high-speed communication, and when an abnormality is detected in the high-speed communication, the high-speed communication environment according to the setting restoration value It provides a data transmission/reception system including a data driving device for recovering the settings of
  • the data processing device periodically checks whether an error has occurred in the initial set stored value, which is the pre-stored initial set value, and when it is confirmed that an error has occurred in the initial set saved value, the data processing device receives the set recovery value from the data driving device. Afterwards, the initial setting stored value may be updated with the setting restoration value.
  • the data transmission/reception system includes: a main line for transmitting an initial set value, the clock pattern, and the image data from the data processing device to the data driving device; and an auxiliary line for transferring the setting recovery value from the data driving device to the data processing device.
  • the auxiliary line may be a low-voltage differential signaling (LVDS) bus line.
  • LVDS low-voltage differential signaling
  • the data processing device transmits the image data in units of frame sections, and when a frame blank section existing between one frame section and another frame section arrives, an initial set storage value that is a pre-stored initial set value is transmitted to the data driving device. can send
  • the data driving device compares the initial setting storage value with the setting restoration value, and when the initial setting storage value and the setting restoration value are different from each other, performs the low-speed communication with the data processing device to reset the high-speed communication environment can do.
  • the data driving device receives the initial setting value from the data processing device and stores it as a setting recovery value, and when the link between the data processing device and the data driving device is broken, the data driving device operates Since the settings of the high-speed communication environment can be quickly restored with the previously stored setting restoration values, the time required for the normal restoration of the link between the data driving device and the data processing device can be shortened.
  • FIG. 1 is a block diagram of a display device according to an exemplary embodiment.
  • FIG. 2 is a block diagram of a data transmission/reception system according to an embodiment.
  • FIG. 3 is a block diagram of a data processing apparatus and a data driving apparatus according to an exemplary embodiment.
  • FIGS. 4 and 5 are diagrams illustrating a data transmission/reception sequence of a main line and a first auxiliary line according to an exemplary embodiment.
  • FIG. 6 is a diagram illustrating a data transmission/reception sequence of a main line and a first auxiliary line and a data transmission/reception sequence of a general main line and a first auxiliary line according to an exemplary embodiment.
  • FIG. 7 is a flowchart illustrating a process of transmitting and receiving data in a data driving device according to an exemplary embodiment.
  • FIG. 8 is a flowchart illustrating a process of transmitting and receiving data in a data processing apparatus according to an exemplary embodiment.
  • FIG. 1 is a block diagram of a display device according to an exemplary embodiment.
  • the display device 100 may include a display panel 110 , a gate driving device 120 , a data driving device 130 , and a data processing device 140 .
  • a plurality of data lines DL and a plurality of gate lines GL may be disposed on the display panel 110 , and a plurality of pixels may be disposed.
  • a pixel may be composed of a plurality of sub-pixels (SP).
  • the sub-pixel may be R (red), G (green), B (blue), W (white), or the like.
  • One pixel may be composed of RGB sub-pixels SP, RGBG sub-pixels SP, or RGBW sub-pixels SP.
  • the gate driving device 120 , the data driving device 130 , and the data processing device 140 are devices that generate signals for displaying an image on the display panel 110 .
  • the gate driving device 120 may supply a gate driving signal of a turn-on voltage or a turn-off voltage to the gate line GL.
  • the gate driving signal of the turn-on voltage is supplied to the sub-pixel SP, the sub-pixel SP is connected to the data line DL.
  • the gate driving signal of the turn-off voltage is supplied to the sub-pixel SP, the connection between the sub-pixel SP and the data line DL is released.
  • Such a gate driving device 120 may be referred to as a gate driver.
  • the data driving device 130 may supply the data voltage Vp to the sub-pixel SP through the data line DL.
  • the data voltage Vp supplied to the data line DL may be supplied to the sub-pixel SP according to the gate driving signal.
  • Such a data driving device 130 may be referred to as a source driver.
  • the data driving device 130 may include at least one integrated circuit.
  • the at least one integrated circuit is a Tape Automated Bonding (TAB) type or a Chip On Glass (COG) type. It may be connected to a bonding pad of the panel 110 , may be directly formed on the panel 110 , or may be integrated on the panel 110 and formed according to an embodiment.
  • the data driving device 130 may be implemented as a chip on film (COF) type.
  • COF chip on film
  • the data driving device 130 when the driving voltage VCC is applied to the data driving device 130 and the data processing device 140 , the data driving device 130 performs high-speed communication, which is a communication environment for high-speed communication with the data processing device 140 .
  • Low-speed communication with the data processing device 140 may be performed to set the environment.
  • the high-speed communication may be communication having a clock frequency of several gigabps
  • the low-speed communication may be communication having a lower clock frequency (eg, a clock frequency of several megabps) compared to the high-speed communication.
  • the setting of the high-speed communication environment may include setting of a frequency bandwidth of high-speed communication, setting of an equalizer included in the data driving device 130 , and the like.
  • the data driving device 130 After setting the high-speed communication environment by performing low-speed communication with the data processing device 140 as described above, the data driving device 130 transmits a clock pattern indicating a communication clock for communication with the data processing device 140 to the data processing device.
  • Clock training may be performed by receiving from 140 .
  • the clock training may be a process of synchronizing the internal clock of the data driving device 130 to the communication clock.
  • the data driving device 130 may output a first signal, which is a signal indicating that the communication state is stable, and transmit it to the data processing device 140 .
  • a first signal may be referred to as a lock signal.
  • the data driving device 130 may receive the initial setting value for the setting of the high-speed communication environment from the data processing device 140 and store it as a setting recovery value.
  • the data driving device 130 may store an initial setting value, that is, a setting recovery value in a volatile memory (eg, RAM) included in the device.
  • the initial setting value may include a frequency bandwidth of high-speed communication and a setting value of an equalizer included in the data driving device 130 .
  • low-speed communication may be performed between the data driving device 130 and the data processing device 140 until the setting of the high-speed communication environment and clock training are completed, and after completing the clock training, the data driving device 130 and the High-speed communication may be performed between the data processing devices 140 .
  • the data driving device 130 may receive the initial set value from the data processing device 140 through high-speed communication.
  • the data driving device 130 may periodically receive and process image data from the data processing device 140 through high-speed communication.
  • the data driving device 130 may generate the data voltage Vp according to the image data and supply it to the sub-pixel SP.
  • the data driving device 130 when the data driving device 130 periodically receives and processes image data, noise such as static electricity is generated inside the display device 100 and an abnormality occurs in high-speed communication, the data driving device 130 is can detect this. For example, the data driving device 130 can detect abnormalities in high-speed communication by checking a situation in which the synchronization of the internal clock and the communication clock is released due to noise, etc., a situation in which the setting of the high-speed communication environment is changed due to noise, etc. have.
  • the data driving device 130 may invert the first signal into the second signal and transmit it to the data processing device 140 .
  • the second signal may be a signal indicating that the communication state is unstable. This second signal may be referred to as a lock fail signal or an unlock signal.
  • the setting of the high-speed communication environment can be quickly restored according to the setting restoration value stored in the data driving device 130 in advance.
  • the data driving device 130 that has restored the settings of the high-speed communication environment according to the previously stored setting recovery values as described above may receive the clock pattern from the data processing device 140 through high-speed communication and perform clock training again. .
  • the data driving device 130 may re-perform low-speed communication with the data processing device 140 to reset the high-speed communication environment, and may perform clock training again. In other words, when the setting of the high-speed communication environment is not normally restored due to an error in the previously stored setting recovery value due to noise or the like, the data driving device 130 performs the setting process of the existing high-speed communication environment.
  • the data driving device 130 may periodically check whether an error has occurred in the previously stored setting restoration value due to external influences such as noise.
  • the data driving device 130 may receive an initial set value from the data processing device 140 through high-speed communication at regular intervals, and may compare the received initial set value with a pre-stored set recovery value.
  • the data driving apparatus 130 may continue to store the setting restoration value.
  • the data driving device 130 may perform low-speed communication with the data processing device 140 to reset the high-speed communication environment.
  • the difference between the initial setting value and the setting restoration value indicates that an abnormality has occurred in the data driving device 130 or the data processing device 140 due to external influences. Therefore, the data driving device 130 and the data processing device 140 . It is possible to reset the high-speed communication environment between the two.
  • the clock pattern may be received from the data processing apparatus 140 and clock training may be re-performed.
  • the data driving device 130 may receive a reset value for resetting the high-speed communication environment from the data processing device 140 , and update the previously stored setting recovery value to the reset value.
  • the data driving device 130 can periodically check whether or not an error in the pre-stored setting recovery value occurs using at least one of a parity check method, a cyclic redundancy check (CRC) method, and a checksum method, If it is confirmed that an error has occurred in the setting recovery value, the initial setting value may be re-received from the data processing apparatus 140 . In addition, it is also possible to update the setting recovery value in which the error occurred, that is, the previously saved setting recovery value to the initial setting value received again.
  • a parity check method e.g., a parity check (CRC) method, and a checksum method
  • the high-speed communication environment setting, clock pattern transmission/reception, image data transmission/reception, and initial setting value transmission/reception between the data driving device 130 and the data processing device 140 may be performed through the main line ML of FIG. 1 .
  • high-speed communication environment setting and clock pattern transmission/reception may be performed through low-speed communication
  • image data transmission/reception and initial setting value transmission/reception may be performed through high-speed communication.
  • the first signal transmission or the second signal transmission of the data driving device 130 may be performed through the first auxiliary line AL1, and transmission of a third signal indicating that the initial setting value and the setting restoration value are different from each other , transmission of a fourth signal for requesting an initial setting value from the data processing device 140 , transmission of a previously stored setting restoration value, and reception of an initial setting value may be performed by the second auxiliary line AL2 .
  • the second auxiliary line AL2 may be a low-voltage differential signaling (LVDS) bus line.
  • the low voltage differential signal bus line may have excellent noise immunity.
  • the data processing device 140 may supply a control signal to the gate driving device 120 and the data driving device 130 .
  • the data processing apparatus 140 may transmit a gate control signal GCS for starting a scan to the gate driving apparatus 130 .
  • the data processing apparatus 140 may output image data to the data driving apparatus 120 .
  • the data processing apparatus 140 may transmit a data control signal for controlling the data driving apparatus 120 to supply the data voltage Vp to each sub-pixel SP.
  • Such a data processing apparatus 140 may be referred to as a timing controller.
  • the image processing apparatus 150 may generate image data IMG and transmit it to the data processing apparatus 140 .
  • Such an image processing apparatus 150 may be referred to as a host.
  • the data processing device 140 when the driving voltage VCC is supplied to the data driving device 130 and the data processing device 140 , the data processing device 140 communicates with the data driving device 130 through the main line ML.
  • a high-speed communication environment that is a communication environment for high-speed communication with the data driving device 130 may be set.
  • the data processing device 140 that has completed the setting of the high-speed communication environment through the low-speed communication with the data driving device 130 may store an initial setting value for the setting of the high-speed communication environment.
  • the data driving device 130 may store an initial setting value in a volatile memory (eg, RAM) included in the device.
  • the data processing device 140 After setting the high-speed communication environment, the data processing device 140 transmits a clock pattern indicating a communication clock to the data driving device 130 so that the data driving device 130 performs clock training.
  • the data processing apparatus 140 may transmit the clock pattern to the data driving apparatus 130 through the main line ML.
  • the data processing device 140 may transmit a pre-stored initial set value to the data driving device 130 .
  • the data processing device 140 may transmit the clock pattern to the data driving device 130 through low-speed communication and then transmit the initial set value to the data driving device 130 through high-speed communication.
  • the first signal is received from the data driving device 130 through the first auxiliary line AL1 , it may be determined that the clock training of the data driving device 130 is completed.
  • the data processing apparatus 140 may periodically transmit the image data to the data driving apparatus 130 through high-speed communication.
  • the image data may be transmitted through the main line ML.
  • the data processing device 140 when the data processing device 140 receives the second signal from the data driving device 130 through the first auxiliary line AL1, the data processing device 140 resets the high-speed communication environment.
  • the clock pattern may be transmitted to the data driving device 130 through the main line ML.
  • the data processing apparatus 140 may transmit the clock pattern through high-speed communication.
  • the data processing device 140 Even after transmitting the clock pattern to the data driving device 130 as described above, if the data processing device 140 receives the second signal from the data driving device 130, the data processing device 140 resets the high-speed communication environment. In order to perform low-speed communication with the data driving device 130 again.
  • the data processing apparatus 140 may receive the third signal through the second auxiliary line AL2 .
  • the data processing device 140 When the data processing device 140 receives the fourth signal from the data driving device 130 through the second auxiliary line AL2, the data processing device 140 uses the second auxiliary line AL2 with the stored initial setup value, which is the pre-stored initial setup value. It may be transmitted to the data driving device 130 through the.
  • the data processing apparatus 140 may also periodically check whether an error occurs in the initial setting stored value, which is the previously stored initial setting value, using at least one of a parity check method, a cyclic redundancy check method, and a checksum method. have.
  • the data processing apparatus 140 may receive the setting restoration value from the data driving device 130 and update the based initial setting stored value to the setting restoration value.
  • the data processing device 140 may transmit a fifth signal for requesting the setting recovery value to the data driving device 130 through the second auxiliary line AL2, and The setting recovery value may be received through the second auxiliary line AL2.
  • the data processing apparatus 140 may receive the setting recovery value in the form of a low voltage differential signal.
  • FIG. 2 is a block diagram of a data transmission/reception system according to an embodiment.
  • the data transmission/reception system may include at least one data processing device 140 and a plurality of data driving devices 130a, 130b, 130c, and 130d.
  • the data processing apparatus 140 may be disposed on a first printed circuit board (PCB1).
  • the data processing device 140 may be connected to the plurality of data driving devices 130a, 130b, 130c, and 130d through the main line ML, the first auxiliary line AL1, and the second auxiliary line AL2. .
  • the main line ML, the first auxiliary line AL1 and the second auxiliary line AL2 are connected to the plurality of data driving devices 130a, 130b, 130c, 130d through the first PCB1 and the second PCB2 PCB. ) can be reached.
  • the first PCB (PCB1) and the second PCB (PCB2) may be connected by a first film (FL1) made of a flexible material, the main line (ML), the first auxiliary line (AL1), and the second auxiliary line (AL2) ) may extend from the first PCB PCB1 to the second PCB PCB2 via the first film FL1.
  • Each of the data driving devices 130a, 130b, 130c, and 130d may be disposed on the second film FL2 in the form of a chip-on film (COF).
  • the second film FL2 may be a support substrate made of a flexible material that connects the second PCB 2 and the display panel 110 , the main line ML, the first auxiliary line AL1 and the second auxiliary line ( AL2 may extend from the second PCB PCB2 through the second film FL2 to each of the data driving devices 130a, 130b, 130c, and 130d.
  • the main line ML may be connected one-to-one between the data processing device 140 and the data driving devices 130a, 130b, 130c, and 130d.
  • first auxiliary line AL1 does not overlap the main line ML in a plan view, and each of the data driving devices 130a, 130b, 130c, and 130d or the data driving device 130d and the data processing device 140 does not overlap.
  • first data driver 130a is connected to the second data driver 130b through the first auxiliary line AL1
  • second data driver 130b is connected to the first auxiliary line AL1.
  • FIG. 3 is a block diagram of a data processing apparatus and a data driving apparatus according to an exemplary embodiment.
  • the data processing apparatus 140 may include a data processing control unit 342 , a data processing first communication unit 344 , a data processing second communication unit 346 , and a data processing third communication unit 348 .
  • a data processing control unit 342 may control the data processing apparatus 140 to perform a data processing operation.
  • a data processing first communication unit 344 may perform a data processing operation.
  • a data processing second communication unit 346 may perform a data processing third communication unit 348 .
  • the data driving device 130 may include a data driving control unit 332 , a data driving first communication unit 334 , a data driving second communication unit 336 , and a data driving third communication unit 338 .
  • the data processing first communication unit 344 and the data driving first communication unit 334 may be connected through a main line ML.
  • the data processing first communication unit 344 may transmit information for setting a high-speed communication environment, a clock pattern, image data, and an initial setting value to the data driving first communication unit 334 through the main line ML.
  • information and clock patterns for setting a high-speed communication environment may be transmitted through low-speed communication
  • image data and initial setting values may be transmitted through high-speed communication.
  • the data processing second communication unit 346 and the data driving second communication unit 336 may be connected through the first auxiliary line AL1.
  • the data driving second communication unit 336 may transmit the first signal and the second signal to the data processing second communication unit 346 through the first auxiliary line AL1 .
  • the data processing third communication unit 348 and the data driving third communication unit 338 may be connected through the second auxiliary line AL2.
  • the data driving third communication unit 338 may transmit a third signal or a fourth signal to the data processing third communication unit 348 through the second auxiliary line AL2 .
  • the data driving third communication unit 338 may transmit the setting recovery value to the data processing third communication unit 348 through the second auxiliary line AL2.
  • the data processing third communication unit 348 may transmit a fifth signal or an initial setting value to the data driving third communication unit 338 through the second auxiliary line AL2 .
  • the third signal may be a signal indicating that the initial setting value and the setting restoration value are different
  • the fourth signal may be a signal for requesting the initial setting value from the data processing apparatus 140
  • the fifth signal may be a signal for requesting a setting recovery value from the data driving device 130 .
  • the second auxiliary line AL2 may be a low-voltage differential signaling (LVDS) bus line. Since the low voltage differential signal bus line has excellent noise immunity, it is possible to prevent an error in transmission/reception data due to noise during data transmission/reception through the second auxiliary line AL2.
  • LVDS low-voltage differential signaling
  • FIGS. 4 and 5 are diagrams illustrating a data transmission/reception sequence of a main line and a first auxiliary line according to an exemplary embodiment.
  • the driving voltage VCC When the driving voltage VCC is supplied to the data driving device 130 and the data processing device 140 , a high-speed communication environment for high-speed communication between the data driving device 130 and the data processing device 140 may be set. Thereafter, the data processing device 140 may transmit the clock pattern to the data driving device 130 .
  • the data driving device 130 may receive the clock pattern and train the communication clock according to the clock pattern.
  • the data driving device 130 changes the voltage of the signal formed on the first auxiliary line AL1 after completing the training for the communication clock at the second signal level - for example, the low voltage level - to the first signal. It can change to a level - for example, a high voltage level.
  • the data processing device 140 and the data driving device 130 may perform communication in a PLL (Phase Locked Loop) method.
  • PLL Phase Locked Loop
  • the data driving device 130 adjusts the frequency and phase of the clock pattern to an internal clock.
  • the data driving device 130 may complete the clock training within the training time limit T1.
  • the data processing apparatus 140 may transmit the clock pattern during an initial clock training period (ICT) longer than the training time limit T1 including a certain margin time.
  • ICT initial clock training period
  • Clock training may be performed at an initial stage for transmitting data. And, when the link between the data processing apparatus and the data driving apparatus is broken, clock training may be performed again.
  • the data processing device 140 transmits the image data to the data driving device 9130 after transmitting the initial setting values for the setting of the high-speed communication environment to the data driving device 130 through the main line ML. can send
  • low-speed communication may be performed between the data driving device 130 and the data processing device 140 until the setting of the high-speed communication environment and clock training are completed, and after the clock training is completed, the data driving device ( High-speed communication may be performed between 130 and the data processing device 140 .
  • image data may be transmitted for each frame.
  • a frame blank time period (VB: Vertical Blank) may exist in the interval between transmission of image data for each frame.
  • the remaining time period excluding the frame blank time period may be referred to as a frame active time period.
  • the data processing apparatus 140 may transmit image data in units of frame sections, and when a frame blank section existing between one frame section and another frame section arrives as shown in FIG. 5, the pre-stored initial set value It is possible to transmit the stored initial setting value to the data driver.
  • one frame time period may include a plurality of sub time periods, and image data may be transmitted in one time period of each sub time period.
  • one frame time period may include a plurality of H (horizontal) time periods (1-H, horizontal period) respectively corresponding to a plurality of lines of the display panel.
  • the data processing apparatus 140 may transmit image data corresponding to each line for each H time period 1-H.
  • the H time period (1-H) may include, for example, a set transmission period and an image transmission period from the side of the data processing apparatus 140 . And, the data processing apparatus 140 may transmit the image data in the image transmission period of each H time period (1-H). From the side of the data driving device 130 , the H time period 1-H may be composed of a set receiving period CFG and an image receiving period DATA. In addition, the data driving device 140 may receive image data in the image receiving section DATA.
  • the data driving device 140 checks the setting data and the image data, and when the setting data and the image data deviates from the predefined rules, for example, an abnormality in high-speed communication inside the device due to noise such as static electricity, etc.
  • a second signal that is a lock fail signal is generated, that is, the voltage of the signal formed on the first auxiliary line AL1 is changed from the first signal level - for example, the high voltage level - to the second signal level - For example, it can be changed to a low voltage level.
  • the lock fail signal indicates that the link between the data processing device 140 and the data driving device 130 is broken.
  • T2 it took a long time (T2) to normally restore the link between the data driving device and the data processing device because the general data driving device and the data processing device set the high-speed communication environment through low-speed communication again as shown in 6A of 6 .
  • the data driving device 130 receives the initial setting value from the data processing device 140 and stores it as a setting recovery value, and the link between the data processing device 140 and the data driving device 130 is When broken, that is, when the first signal is inverted to the second signal as shown in 6B of FIG. 6 , the data driving device 130 can quickly restore the settings of the high-speed communication environment to the previously stored setting recovery values.
  • the time T3 during which the link between 130 and the data processing apparatus 140 is normally restored can be shortened.
  • FIG. 7 is a flowchart illustrating a process of transmitting and receiving data in a data driving device according to an exemplary embodiment.
  • the data driving device 130 is a communication environment for high-speed communication with the data processing device 140 .
  • low-speed communication with the data processing device 140 may be performed (S710).
  • the data driving device 130 may receive a clock pattern instructing a communication clock for communication with the data processing device 140 from the data processing device 140 and perform clock training (S720). ).
  • the data driving device 130 may output a first signal, which is a signal indicating that the communication state is stable, and transmit it to the data processing device 140 .
  • the data driving device 130 may receive the initial setting value for the setting of the high-speed communication environment from the data processing device 140 and store it as a setting recovery value (S730).
  • low-speed communication may be performed between the data driving device 130 and the data processing device 140 until the steps S710 and S720, and high-speed communication between the data driving device 130 and the data processing device 140 from the step S730. This can be done.
  • the data driving device 130 may periodically receive and process image data from the data processing device 140 through high-speed communication (S740).
  • the data driving device 130 When an abnormality occurs in high-speed communication due to noise such as static electricity occurring inside the display device 100 while receiving and processing image data periodically, the data driving device 130 performs a high-speed operation according to the pre-stored setting recovery value. The settings of the communication environment are restored (S750, S760).
  • step S750 the data driving device 130 may perform step S740.
  • the data driving device 130 may invert the first signal into a second signal and transmit it to the data processing device 140 .
  • the second signal may be a signal indicating that the communication state is unstable.
  • the data driving device 130 may receive a clock pattern from the data processing device 140 through high-speed communication after step S760 and re-perform the clock training.
  • the data driving device 130 may re-perform low-speed communication with the data processing device 140 to reset the high-speed communication environment, and may perform clock training again.
  • the data driving device 130 may receive the initial set value from the data processing device 140 through high-speed communication at regular intervals, and compare the received initial set value with the previously stored set recovery value. have.
  • the data driving apparatus 130 may continue to store the setting restoration value.
  • the data driving device 130 may perform low-speed communication with the data processing device 140 to reset the high-speed communication environment.
  • the clock pattern may be received from the data processing apparatus 140 and clock training may be re-performed.
  • the data driving device 130 may receive a reset value for resetting the high-speed communication environment from the data processing device 140 , and update the previously stored setting recovery value to the reset value.
  • the data driving device 130 may periodically check whether or not an error has occurred in the preset recovery value using one or more of the parity check method, the cyclic redundancy check method, and the checksum method, and If it is confirmed that an error has occurred, the initial setting value may be re-received from the data processing apparatus 140 .
  • the above process may be repeated while the driving voltage VCC is applied to the data driving device 130 and the data processing device 140 , and when the driving voltage VCC is not applied, the above process may be terminated.
  • FIG. 8 is a flowchart illustrating a process of transmitting and receiving data in a data processing apparatus according to an exemplary embodiment.
  • the data processing device 140 when the driving voltage VCC is supplied to the data driving device 130 and the data processing device 140 , the data processing device 140 performs low-speed communication with the data driving device 130 to drive data.
  • a high-speed communication environment that is a communication environment for high-speed communication with the device 130 may be set ( S810 ).
  • the data processing device 140 that has completed the setting of the high-speed communication environment through the low-speed communication with the data driving device 130 may store an initial setting value for the setting of the high-speed communication environment (S820).
  • the data processing device 140 After setting the high-speed communication environment, the data processing device 140 transmits a clock pattern indicating a communication clock to the data driving device 130 so that the data driving device 130 performs clock training (S830).
  • the data processing device 140 may transmit a pre-stored initial set value to the data driving device 130 (S840).
  • the data processing device 140 may transmit the clock pattern to the data driving device 130 through low-speed communication and then transmit the initial set value to the data driving device 130 through high-speed communication.
  • the data processing apparatus 140 may periodically transmit the image data to the data driving apparatus 130 through high-speed communication (S850).
  • the data processing apparatus 140 may periodically check whether an error occurs in the initial setting stored value, which is the previously stored initial setting value, using at least one of a parity check method, a cyclic redundancy check method, and a checksum method. .
  • the data processing apparatus 140 may receive the setting restoration value from the data driving device 130 and update the based initial setting stored value to the setting restoration value.
  • the data processing apparatus 140 may receive the setting recovery value in the form of a low voltage differential signal.
  • the above process may be repeated while the driving voltage VCC is applied to the data driving device 130 and the data processing device 140 , and when the driving voltage VCC is not applied, the above process may be terminated.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Communication Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 실시예는 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템에 관한 것으로서, 더욱 상세하게는 데이터구동장치가 데이터처리장치로부터 초기 설정값을 수신하여 설정 복구값으로 저장하고, 데이터처리장치와 데이터구동장치 사이의 링크가 깨진 경우에 데이터구동장치가 기저장한 설정 복구값으로 고속 통신 환경의 설정을 빠르게 복구하여 복구 시간을 단축시키는 방법 및 시스템에 관한 것이다.

Description

데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템
본 실시예는 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템에 관한 것이다.
디스플레이 패널은 매트릭스 형태로 배열되는 다수의 화소로 구성되고, 각 화소는 R(red), G(green), B(blue) 등의 서브화소로 구성된다. 그리고, 각각의 서브화소는 영상데이터에 따른 계조(greyscale)로 발광하면서 디스플레이 패널에 이미지를 표시한다.
영상데이터는 타이밍컨트롤러로 호칭되는 데이터처리장치로부터, 소스드라이버로 호칭되는 데이터구동장치로 송신된다. 영상데이터는 디지털값으로 송신되는데, 데이터구동장치는 영상데이터를 아날로그전압으로 변환하여 각각의 서브화소를 구동하게 된다.
영상데이터는 각 화소의 계조값을 개별적으로 혹은 독립적으로 지시하기 때문에, 디스플레이 패널에 배치되는 화소의 수가 증가할수록 영상데이터의 양이 증가하게 된다. 그리고 프레임 레이트가 증가할수록 단위 시간에 송신해야하는 영상데이터의 양이 증가하게 된다.
최근 디스플레이 패널이 고해상화되면서, 디스플레이 패널에 배치되는 화소의 수와 프레임 레이트가 모두 증가하고 있으며, 고해상화에 따라 증가된 영상데이터의 양을 처리하기 위해, 디스플레이 장치에서의 데이터통신이 고속화되고 있다.
한편, 데이터처리장치와 데이터구동장치의 초기 구동, 즉 디스플레이 장치에 전원이 인가된 직후에는 데이터처리장치와 데이터구동장치 간의 고속 통신을 위한 고속 통신 환경의 설정을 해야만 한다.
여기서, 고속 통신 환경에 대한 설정 처리를 고속 통신을 통해 수행하는 경우에는 빠른 동작으로 인한 오류가 발생할 수 있으므로, 고속 통신 환경에 대한 설정 처리는 고속 통신에 비해 낮은 클럭 주파수를 가지는 저속 통신으로 수행하고 있다.
데이터구동장치는 위와 같은 데이터처리장치와의 저속 통신을 수행, 즉 고속 통신 환경에 대한 설정 처리를 수행한 후에 클럭 트레이닝을 통해 통신클럭을 동기화한다.
위와 같이 클럭 트레이닝을 완료한 후에는 고속 통신을 통해 데이터처리장치가 데이터구동장치에 영상데이터를 송신하여 데이터구동장치가 디스플레이 패널에 영상을 출력할 수 있다. 다시 말해서, 디스플레이 장치가 정상적으로 동작할 수 있다.
한편, 디스플레이 장치가 동작중일 때, 디스플레이 장치 내부에서 정전기와 같은 노이즈가 발생하면, 데이터처리장치와 데이터구동장치 간의 클럭 동기화가 해제되는 현상 등이 발생한다. 다시 말해서, 데이터처리장치와 데이터구동장치 간의 고속 통신에 대한 이상이 발생한다.
이러한 경우, 데이터처리장치와 데이터구동장치는 저속 통신을 다시 수행하여 고속 통신 환경을 재설정해야 했다.
일반적으로 저속 통신은 고속 통신보다 시간이 오래 걸리기 때문에 저속 통신을 통해 고속 통신 환경을 재설정하는 과정에서 화면의 깜빡임 등과 같은 화질 저하가 발생하게 된다.
이러한 배경에서, 본 실시예의 목적은, 일 측면에서, 이러한 배경에서, 본 실시예의 목적은, 일 측면에서, 데이터처리장치와 데이터구동장치 간 고속 통신 환경의 재설정 시에 화질 저하를 방지하는 기술을 제공하는 것이다.
전술한 목적을 달성하기 위하여, 일 실시예는, 데이터구동장치의 데이터 송수신 방법에 있어서, 데이터처리장치와의 고속 통신에 대한 통신 환경인 고속 통신 환경의 설정을 위해, 상기 데이터처리장치와 저속 통신 - 상기 고속 통신에 비해 낮은 클럭 주파수를 가지는 통신 - 을 수행하는 통신 환경 설정 단계; 상기 데이터처리장치로부터 클럭패턴을 수신하여 클럭 트레이닝을 수행하는 트레이닝 단계; 상기 고속 통신 환경의 설정에 대한 초기 설정값을 상기 데이터처리장치로부터 수신하여 설정 복구값으로 저장하는 설정값 저장 단계; 및 상기 고속 통신을 통해 상기 데이터처리장치로부터 영상데이터를 주기적으로 수신하여 처리하되, 상기 고속 통신에 이상이 감지되면, 상기 설정 복구값에 따라 상기 고속 통신 환경의 설정을 복구하는 통신 환경 복구 단계를 포함하는 데이터구동장치의 데이터 송수신 방법을 제공한다.
통신 환경 복구 단계 이후에 상기 고속 통신을 통해 상기 데이터처리장치로부터 상기 클럭패턴을 수신하여 상기 클럭 트레이닝을 재수행하는 재트레이닝 단계; 및 재수행한 상기 클럭 트레이닝을 미완료하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 재수행하는 통신 환경 재설정 단계를 더 포함할 수 있다.
데이터구동장치는 상기 트레이닝 단계에서 상기 클럭 트레이닝의 완료에 대한 제 1 상태 신호를 상기 데이터처리장치에 송신하고, 상기 통신 환경 복구 단계에서 상기 고속 통신에 이상이 감지되면, 상기 제 1 상태 신호를 상기 제 2 상태 신호로 반전하여 상기 데이터처리장치에 송신할 수 있다.
설정값 저장 단계 이후에 일정 주기마다, 상기 데이터처리장치로부터 상기 초기 설정값을 수신하여 상기 설정 복구값과 비교하는 단계; 상기 초기 설정값과 상기 설정 복구값이 상이하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 수행하는 통신 환경 재설정 단계; 상기 데이터처리장치로부터 상기 클럭패턴을 수신하여 상기 클럭 트레이닝을 재수행하는 재트레이닝 단계; 및 상기 고속 통신 환경의 재설정에 대한 재설정값을 상기 데이터처리장치로부터 수신하여 상기 설정 복구값을 상기 재설정값으로 업데이트하는 재설정값 저장 단계를 더 포함할 수 있다.
상기 설정값 저장 단계 이후에 기저장한 상기 설정 복구값의 오류 발생 여부를 주기적으로 확인하는 단계; 상기 설정 복구값에 오류가 발생한 것을 확인하면, 상기 데이터처리장치로부터 상기 초기 설정값을 재수신하는 단계; 및 오류가 발생한 설정 복구값을 재수신한 상기 초기 설정값으로 업데이트하는 단계를 더 포함할 수 있다.
초기 설정값은 상기 고속 통신의 주파수 대역폭 및 상기 데이터구동장치에 포함된 이퀄라이저의 설정값을 포함할 수 있다.
다른 실시예는, 데이터처리장치의 데이터 송수신 방법에 있어서, 데이터구동장치와 저속 통신을 수행하여 상기 데이터구동장치와의 고속 통신- 상기 저속 통신에 비해 높은 클럭 주파수를 가지는 통신 - 에 대한 통신 환경인 고속 통신 환경을 설정하는 통신 환경 설정 단계; 상기 고속 통신 환경의 설정에 대한 초기 설정값을 저장하는 단계; 상기 데이터구동장치의 통신클럭을 지시하는 클럭패턴을 상기 데이터구동장치에 송신한 후에 상기 초기 설정값을 상기 데이터구동장치에 송신하는 데이터 송신 단계; 및 상기 고속 통신을 통해 상기 데이터구동장치에 영상데이터를 주기적으로 송신하는 영상데이터 송신 단계를 포함하는 데이터처리장치의 데이터 송수신 방법을 제공한다.
데이터 송신 단계 이후에 기저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 주기적으로 확인하는 오류 확인 단계; 상기 초기 설정 저장값에 오류가 발생한 것을 확인하면, 상기 데이터구동장치에 저장된 초기 설정값인 설정 복구값을 상기 데이터구동장치로부터 수신하는 데이터 수신 단계; 및 상기 초기 설정 저장값을 상기 설정 복구값으로 업데이트하는 저장값 업데이트 단계를 더 포함할 수 있다.
오류 확인 단계에서 상기 데이터처리장치는 패리티 검사 방식, 순환 중복 검사(CRC: Cyclical Redundancy Check) 방식 및 체크섬 방식 중 하나 이상을 이용하여 상기 초기 설정 저장값의 오류 발생 여부를 확인할 수 있다.
데이터 수신 단계에서 상기 데이터처리장치는 상기 설정 복구값을 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 형태로 수신할 수 있다.
데이터 송신 단계에서 상기 데이터처리장치는 상기 저속 통신을 통해 상기 클럭패턴을 상기 데이터구동장치에 송신한 후에 상기 고속 통신을 통해 상기 초기 설정값을 상기 데이터구동장치에 송신할 수 있다.
다른 실시예는, 고속 통신 환경의 설정에 대한 초기 설정값을 저장하고, 통신클럭을 지시하는 클럭패턴을 송신하며, 상기 초기 설정값을 송신한 후에 고속 통신을 통해 영상데이터를 주기적으로 송신하는 데이터처리장치; 및 상기 고속 통신 환경의 설정을 위해 상기 데이터처리장치와 저속 통신 - 상기 고속 통신에 비해 낮은 클럭 주파수를 가지는 통신 - 을 수행하고, 상기 클럭패턴을 수신하여 상기 클럭패턴에 따라 상기 통신클럭을 트레이닝하며, 상기 초기 설정값을 수신하여 설정 복구값으로 저장한 후에 상기 고속 통신을 통해 상기 영상데이터를 주기적으로 수신하여 처리하되, 상기 고속 통신에 이상이 감지되면, 상기 설정 복구값에 따라 상기 고속 통신 환경의 설정을 복구하는 데이터구동장치를 포함하는 데이터 송수신 시스템을 제공한다.
데이터처리장치는 기저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 주기적으로 확인하고, 상기 초기 설정 저장값에 오류가 발생한 것을 확인하면, 상기 데이터구동장치로부터 상기 설정 복구값을 수신한 후에 상기 초기 설정 저장값을 상기 설정 복구값으로 업데이트할 수 있다.
데이터 송수신 시스템은 초기 설정값, 상기 클럭패턴 및 상기 영상데이터를 상기 데이터처리장치에서 상기 데이터구동장치로 전달하는 메인 라인; 및 상기 설정 복구값을 상기 데이터구동장치에서 상기 데이터처리장치로 전달하는 보조 라인을 더 포함할 수 있다.
보조 라인은 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 버스 라인일 수 있다.
데이터처리장치는 상기 영상데이터를 프레임 구간 단위로 송신하고, 일 프레임 구간과 다른 일 프레임 구간 사이에 존재하는 프레임블랭크구간이 도래하면 기저장한 초기 설정값인 초기 설정 저장값을 상기 데이터구동장치에 송신할 수 있다.
데이터구동장치는 상기 초기 설정 저장값과 상기 설정 복구값을 비교하고, 상기 초기 설정 저장값과 상기 설정 복구값이 상이하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 수행할 수 있다.
이상에서 설명한 바와 같이 본 실시예에 의하면, 데이터구동장치가 데이터처리장치로부터 초기 설정값을 수신하여 설정 복구값으로 저장하고, 데이터처리장치와 데이터구동장치 사이의 링크가 깨진 경우에 데이터구동장치가 기저장한 설정 복구값으로 고속 통신 환경의 설정을 빠르게 복구할 수 있기 때문에 데이터구동장치와 데이터처리장치 간의 링크가 정상적으로 복구되는 시간이 단축될 수 있다.
도 1은 일 실시예에 따른 디스플레이 장치의 구성도이다.
도 2는 일 실시예에 따른 데이터 송수신 시스템의 구성도이다.
도 3은 일 실시예에 따른 데이터처리장치 및 데이터구동장치의 구성도이다.
도 4 및 도 5는 일 실시예에 따른 메인 라인 및 제 1 보조 라인의 데이터 송수신 시퀀스를 나타내는 도면이다.
도 6은 일 실시예에 따른 메인 라인 및 제 1 보조 라인의 데이터 송수신 시퀀스와 일반적인 메인 라인 및 제 1 보조 라인의 데이터 송수신 시퀀스를 나타내는 도면이다.
도 7은 일 실시예에 따른 데이터구동장치에서 데이터를 송수신하는 과정을 나타낸 순서도이다.
도 8은 일 실시예에 따른 데이터처리장치에서 데이터를 송수신하는 과정을 나타낸 순서도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 통해 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질이나 차례 또는 순서 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 또 다른 구성 요소가 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 일 실시예에 따른 디스플레이 장치의 구성도이다.
도 1을 참조하면, 디스플레이 장치(100)는 디스플레이 패널(110), 게이트구동장치(120), 데이터구동장치(130) 및 데이터처리장치(140) 등을 포함할 수 있다.
디스플레이 패널(110)에는 다수의 데이터라인(DL) 및 다수의 게이트라인(GL)이 배치되고, 다수의 화소가 배치될 수 있다. 화소는 복수의 서브화소(SP: Sub-Pixel)로 구성될 수 있다. 여기서, 서브화소는 R(red), G(green), B(blue), W(white) 등일 수 있다. 하나의 화소는 RGB의 서브화소(SP)로 구성되거나, RGBG의 서브화소(SP)로 구성되거나, RGBW의 서브화소(SP) 등으로 구성될 수 있다.
게이트구동장치(120), 데이터구동장치(130) 및 데이터처리장치(140)는 디스플레이 패널(110)에 영상을 표시하기 위한 신호들을 생성하는 장치이다.
게이트구동장치(120)는 턴온전압 혹은 턴오프전압의 게이트구동신호를 게이트라인(GL)으로 공급할 수 있다. 턴온전압의 게이트구동신호가 서브화소(SP)로 공급되면 서브화소(SP)는 데이터라인(DL)과 연결된다. 그리고, 턴오프전압의 게이트구동신호가 서브화소(SP)로 공급되면 서브화소(SP)와 데이터라인(DL)의 연결은 해제된다. 이러한, 게이트구동장치(120)는 게이트드라이버로 호칭될 수 있다.
데이터구동장치(130)는 데이터라인(DL)을 통해 서브화소(SP)로 데이터전압(Vp)을 공급할 수 있다. 데이터라인(DL)으로 공급되는 데이터전압(Vp)은 게이트구동신호에 따라 서브화소(SP)로 공급될 수 있다. 이러한, 데이터구동장치(130)는 소스드라이버로 호칭될 수 있다.
데이터구동장치(130)는 적어도 하나의 집적회로를 포함할 수 있는데, 이러한 적어도 하나의 집적회로는, 테이프오토메이티드본딩(TAB: Tape Automated Bonding) 타입 또는 칩온글래스(COG: Chip On Glass) 타입으로 패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 패널(110)에 직접 형성될 수도 있으며, 실시예에 따라서, 패널(110)에 집적화되어 형성될 수도 있다. 또한, 데이터구동장치(130)는 칩온필름(COF: Chip On Film) 타입으로 구현될 수도 있다.
일 실시예에서 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)에 인가되면, 데이터구동장치(130)는 데이터처리장치(140)와의 고속 통신에 대한 통신 환경인 고속 통신 환경의 설정을 위해 데이터처리장치(140)와 저속 통신을 수행할 수 있다. 여기서, 고속 통신은 수 기가bps의 클럭 주파수를 가지는 통신일 수 있고, 저속 통신은 고속 통신에 비해 낮은 클럭 주파수(예를 들어, 수 메가bps의 클럭 주파수)를 가지는 통신일 수 있다. 그리고 고속 통신 환경의 설정은 고속 통신의 주파수 대역폭 설정, 데이터구동장치(130)에 포함된 이퀄라이저의 설정 등을 포함할 수 있다.
위와 같이 데이터처리장치(140)와의 저속 통신을 수행하여 고속 통신 환경을 설정한 후에, 데이터구동장치(130)는 데이터처리장치(140)와의 통신을 위한 통신클럭을 지시하는 클럭패턴을 데이터처리장치(140)로부터 수신하여 클럭 트레이닝을 수행할 수 있다. 여기서, 클럭 트레이닝은 데이터구동장치(130)의 내부 클럭을 통신 클럭에 동기화시키는 과정일 수 있다.
클럭 트레이닝을 정상적으로 완료한 경우, 데이터구동장치(130)는 통신 상태가 안정적이라는 것을 나타내는 신호인 제 1 신호를 출력하여 데이터처리장치(140)에 송신할 수 있다. 이러한, 제 1 신호를 락(Lock) 신호로 호칭될 수 있다.
이후, 데이터구동장치(130)는 데이터처리장치(140)로부터 고속 통신 환경의 설정에 대한 초기 설정값을 수신하여 설정 복구값으로 저장할 수 있다. 여기서, 데이터구동장치(130)는 장치 내부에 포함된 휘발성 메모리(예를 들어, RAM)에 초기 설정값, 즉 설정 복구값을 저장할 수 있다.
일 실시예에서, 초기 설정값은 고속 통신의 주파수 대역폭 및 데이터구동장치(130)에 포함된 이퀄라이저의 설정값 등을 포함할 수 있다.
여기서, 고속 통신 환경의 설정과 클럭 트레이닝을 완료할 때까지는 데이터구동장치(130)와 데이터처리장치(140) 간에 저속 통신이 수행될 수 있고, 클럭 트레이닝을 완료한 후부터는 데이터구동장치(130)와 데이터처리장치(140) 간에 고속 통신이 수행될 수 있다.
다시 말해서, 데이터구동장치(130)는 고속 통신을 통해 데이터처리장치(140)로부터 초기 설정값을 수신할 수 있다.
위와 같이 초기 설정값을 설정 복구값으로 저장한 후, 데이터구동장치(130)는 고속 통신을 통해 데이터처리장치(140)로부터 영상데이터를 주기적으로 수신하여 처리할 수 있다.
다시 말해서, 데이터구동장치(130)는 영상데이터에 따라 데이터전압(Vp)을 발생하여 서브화소(SP)로 공급할 수 있다.
위와 같이 데이터구동장치(130)에서 영상데이터를 주기적으로 수신 및 처리하는 도중에 디스플레이 장치(100)의 내부에서 정전기와 같은 노이즈 등이 발생하여 고속 통신에 이상이 발생하면, 데이터구동장치(130)는 이를 감지할 수 있다. 예를 들어, 데이터구동장치(130)는 노이즈 등에 의해 내부 클럭과 통신 클럭의 동기화가 해제되는 상황, 노이즈 등에 의해 고속 통신 환경의 설정이 변경되는 상황 등을 확인하여 고속 통신의 이상을 감지할 수 있다. 여기서, 데이터구동장치(130)는 제 1 신호를 제 2 신호로 반전하여 데이터처리장치(140)에 송신할 수 있다. 여기서, 제 2 신호는 통신 상태가 불안정적이라는 것을 나타내는 신호일 수 있다. 이러한 제 2 신호는 락 페일 신호 또는 언락(Unlock) 신호로 호칭될 수 있다.
위와 같이 데이터구동장치(130)에서 고속 통신의 이상을 감지한 경우, 기존에는 고속 통신 환경의 재설정을 위해 저속 통신을 다시 수행해야했다.
하지만, 일 실시예에서는 데이터구동장치(130)가 기저장한 설정 복구값에 따라 고속 통신 환경의 설정을 빠르게 복구할 수 있다.
이에 대한 구체적인 설명은 도 6의 설명시에 하도록 한다.
한편, 위와 같이 기저장한 설정 복구값에 따라 고속 통신 환경의 설정을 복구한 데이터구동장치(130)는 고속 통신을 통해 데이터처리장치(140)로부터 클럭패턴을 수신하여 클럭 트레이닝을 재수행할 수 있다.
재수행한 클럭 트레이닝을 미완료하면, 데이터구동장치(130)는 고속 통신 환경의 재설정을 위해 데이터처리장치(140)와 저속 통신을 재수행하고, 클럭 트래이닝을 다시 수행할 수 있다. 다시 말해서, 노이즈 등에 의해 기저장한 설정 복구값에서 오류가 발생하여 고속 통신 환경의 설정이 정상적으로 복구되지 않은 경우에는 데이터구동장치(130)가 기존의 고속 통신 환경의 설정 과정을 수행하는 것이다.
위와 같은 상황을 미연에 방지하기 위해 데이터구동장치(130)는 기저장한 설정 복구값이 노이즈 등과 같은 외부 영향으로 인해 설정 복구값에 오류가 발생하였는 지를 주기적으로 확인할 수 있다.
여기서, 데이터구동장치(130)는 일정 주기마다 고속 통신을 통해 데이터처리장치(140)로부터 초기 설정값을 수신할 수 있고, 수신한 초기 설정값과 기저장한 설정 복구값을 비교할 수 있다.
초기 설정값과 설정 복구값을 비교한 결과, 초기 설정값과 설정 복구값이 동일하면, 데이터구동장치(130)는 설정 복구값을 계속 저장할 수 있다.
초기 설정값과 설정 복구값이 상이하면, 데이터구동장치(130)는 고속 통신 환경의 재설정을 위해 데이터처리장치(140)와 저속 통신을 수행할 수 있다. 다시 말해서, 초기 설정값과 설정 복구값이 상이하다는 것은 외부 영향으로 인해 데이터구동장치(130) 또는 데이터처리장치(140)에 이상이 발생한 것이기 때문에 데이터구동장치(130)와 데이터처리장치(140) 간의 고속 통신 환경을 재설정할 수 있다.
그리고 데이터처리장치(140)로부터 클럭패턴을 수신하여 클럭 트레이닝을 재수행할 수 있다.
이후, 데이터구동장치(130)는 고속 통신 환경의 재설정에 대한 재설정값을 데이터처리장치(140)로부터 수신할 수 있고, 기저장된 설정 복구값을 재설정값으로 업데이트할 수 있다.
한편, 데이터구동장치(130)는 기저장한 설정 복구값의 오류 발생 여부를 패리티 검사 방식, 순환 중복 검사(CRC: Cyclical Redundancy Check) 방식 및 체크섬 방식 중 하나 이상을 이용하여 주기적으로 확인할 수 있고, 설정 복구값에 오류가 발생한 것을 확인하면, 데이터처리장치(140)로부터 초기 설정값을 재수신할 수도 있다. 그리고 오류가 발생한 설정 복구값, 즉 기 저장한 설정 복구값을 재수신한 초기 설정값으로 업데이트할 수도 있다.
일 실시예에서, 데이터구동장치(130)와 데이터처리장치(140) 간의 고속 통신 환경 설정, 클럭 패턴 송수신, 영상데이터 송수신, 초기 설정값 송수신은 도 1의 메인 라인(ML)을 통해 수행될 수 있다. 여기서, 고속 통신 환경 설정과 클럭 패턴 송수신은 저속 통신을 통해 수행될 수 있고, 영상데이터 송수신과 초기 설정값 송수신은 고속 통신을 통해 수행될 수 있다.
그리고, 데이터구동장치(130)의 제 1 신호 송신 또는 제 2 신호 송신은 제 1 보조 라인(AL1)을 통해 수행될 수 있으며, 초기 설정값과 설정 복구값이 상이하다는 것을 나타내는 제 3 신호의 송신, 데이터처리장치(140)에 초기 설정값을 요청하기 위한 제 4 신호의 송신, 기저장한 설정 복구값의 송신과 초기 설정값의 수신은 제 2 보조 라인(AL2)에 의해 수행될 수 있다. 여기서, 제 2 보조 라인(AL2)는 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 버스 라인일 수 있다. 저전압 차등신호 버스 라인은 우수한 노이즈 내성의 특징을 가질 수 있다.
데이터처리장치(140)는 게이트구동장치(120) 및 데이터구동장치(130)로 제어신호를 공급할 수 있다. 예를 들어, 데이터처리장치(140)는 스캔이 시작되도록 하는 게이트제어신호(GCS)를 게이트구동장치(130)로 송신할 수 있다. 그리고, 데이터처리장치(140)는 영상데이터를 데이터구동장치(120)로 출력할 수 있다. 또한, 데이터처리장치(140)는 데이터구동장치(120)가 각 서브화소(SP)로 데이터전압(Vp)을 공급하도록 제어하는 데이터제어신호를 송신할 수 있다. 이러한, 데이터처리장치(140)는 타이밍컨트롤러로 호칭될 수 있다.
영상처리장치(150)는 영상데이터(IMG)를 생성하여 데이터처리장치(140)로 송신할 수 있다. 이러한, 영상처리장치(150)는 호스트로 호칭될 수 있다.
한편, 일 실시예에서 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)로 공급되면, 데이터처리장치(140)는 메인 라인(ML)을 통해 데이터구동장치(130)와 저속 통신을 수행하여 데이터구동장치(130)와의 고속 통신에 대한 통신 환경인 고속 통신 환경을 설정할 수 있다.
데이터구동장치(130)와의 저속 통신을 통해 고속 통신 환경의 설정을 완료한 데이터처리장치(140)는 고속 통신 환경의 설정에 대한 초기 설정값을 저장할 수 있다. 여기서, 데이터구동장치(130)는 장치 내부에 포함된 휘발성 메모리(예를 들어, RAM)에 초기 설정값을 저장할 수 있다.
데이터처리장치(140)는 고속 통신 환경을 설정한 후에 통신 클럭을 지시하는 클럭패턴을 데이터구동장치(130)에 송신하여 데이터구동장치(130)에서 클럭 트레이닝을 수행하도록 한다. 여기서, 데이터처리장치(140)는 메인 라인(ML)을 통해 클럭패턴을 데이터구동장치(130)에 송신할 수 있다.
데이터구동장치(130)의 클럭 트레이닝이 완료되면, 데이터처리장치(140)는 기저장한 초기 설정값을 데이터구동장치(130)에 송신할 수 있다. 여기서, 데이터처리장치(140)는 저속 통신을 통해 클럭패턴을 데이터구동장치(130)에 송신한 후에 고속 통신을 통해 초기 설정값을 데이터구동장치(130)에 송신할 수 있다. 그리고 제 1 보조 라인(AL1)을 통해 데이터구동장치(130)로부터 제 1 신호를 수신하면, 데이터구동장치(130)의 클럭 트레이닝이 완료된 것으로 판단할 수 있다.
이후, 데이터처리장치(140)는 고속 통신을 통해 데이터구동장치(130)에 영상데이터를 주기적으로 송신할 수 있다. 여기서, 영상데이터는 메인 라인(ML)을 통해 송신될 수 있다.
한편, 일 실시예에서 데이터처리장치(140)가 제 1 보조 라인(AL1)을 통해 데이터구동장치(130)로부터 제 2 신호를 수신하면, 데이터처리장치(140)는 고속 통신 환경의 재설정을 수행하지 않고, 메인라인(ML)을 통해 클럭패턴을 데이터구동장치(130)에 송신할 수 있다. 여기서, 데이터처리장치(140)는 고속 통신을 통해 클럭패턴을 송신할 수 있다.
위와 같이 클럭패턴을 데이터구동장치(130)에 송신한 후에도 데이터처리장치(140)가 데이터구동장치(130)로부터 제 2 신호를 수신하는 경우, 데이터처리장치(140)는 고속 통신 환경의 재설정을 위해 데이터구동장치(130)와 저속 통신을 재수행할 수 있다.
일 실시예에서 데이터처리장치(140)는 초기 설정값과 설정 복구값이 상이하다는 것을 나타내는 제 3 신호를 데이터구동장치(130)로부터 수신하는 경우에도 고속 통신 환경의 재설정을 위해 데이터구동장치(130)와 저속 통신을 재수행할 수 있다. 여기서, 데이터처리장치(140)는 제 2 보조 라인(AL2)을 통해 제 3 신호를 수신할 수 있다.
데이터처리장치(140)는 제 2 보조 라인(AL2)을 통해 데이터구동장치(130)로부터 제 4 신호를 수신하면, 기저장한 초기 설정값인 초기 설정 저장값을 제 2 보조 라인(AL2)을 통해 데이터구동장치(130)로 송신할 수도 있다.
한편, 일 실시예에서 데이터처리장치(140)도 기 저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 패리티 검사 방식, 순환 중복 검사 방식 및 체크섬 방식 중 하나 이상을 이용하여 주기적으로 확인할 수 있다.
초기 설정 저장값에 오류가 발생한 것을 확인하면, 데이터처리장치(140)는 데이터구동장치(130)로부터 설정 복구값을 수신하고, 기저한 초기 설정 저장값을 설정 복구값으로 업데이트할 수 있다. 여기서, 데이터처리장치(140)는 설정 복구값을 요청하기 위한 제 5 신호를 제 2 보조 라인(AL2)을 통해 데이터구동장치(130)에 송신할 수 있고, 데이터구동장치(130)에서 송신한 설정 복구값을 제 2 보조 라인(AL2)을 통해 수신할 수 있다. 다시 말해서, 데이터처리장치(140)는 설정 복구값을 저전압 차등신호 형태로 수신할 수 있다.
도 2는 일 실시예에 따른 데이터 송수신 시스템의 구성도이다.
도 2를 참조하면, 데이터 송수신 시스템은 적어도 하나의 데이터처리장치(140) 및 복수의 데이터구동장치(130a, 130b, 130c, 130d)를 포함할 수 있다.
데이터처리장치(140)는 제 1 PCB(PCB1, printed circuit board) 상에 배치될 수 있다. 그리고, 데이터처리장치(140)는 메인 라인(ML), 제 1 보조 라인(AL1) 및 제 2 보조 라인(AL2)을 통해 복수의 데이터구동장치(130a, 130b, 130c, 130d)와 연결될 수 있다.
메인 라인(ML), 제 1 보조 라인(AL1) 및 제 2 보조 라인(AL2)은 제 1 PCB(PCB1) 및 제 2 PCB(PCB2)를 거쳐 복수의 데이터구동장치(130a, 130b, 130c, 130d)에 도달할 수 있다.
제 1 PCB(PCB1)와 제 2 PCB(PCB2)는 유연소재로 구성되는 제 1 필름(FL1)으로 연결될 수 있는데, 메인 라인(ML), 제 1 보조 라인(AL1) 및 제 2 보조 라인(AL2)은 이러한 제 1 필름(FL1)을 거쳐 제 1 PCB(PCB1)에서 제 2 PCB(PCB2)로 연장될 수 있다.
각각의 데이터구동장치(130a, 130b, 130c, 130d)는 COF(chip-onfilm)의 형태로 제 2 필름(FL2) 상에 배치될 수 있다. 제 2 필름(FL2)은 제 2 PCB(PCB2)와 디스플레이 패널(110)을 연결하는 유연한 소재의 지지기판일 수 있는데, 메인 라인(ML), 제 1 보조 라인(AL1) 및 제 2 보조 라인(AL2)은 제 2 PCB(PCB2)에서 제 2 필름(FL2)을 거쳐 제 각각의 데이터구동장치(130a, 130b, 130c, 130d)로 연장될 수 있다.
메인 라인(ML)은 데이터처리장치(140)와 데이터구동장치(130a, 130b, 130c, 130d) 사이에서 일대일로 연결될 수 있다.
그리고, 제 1 보조 라인(AL1)은 평면상으로 메인 라인(ML)과 중첩되지 않으면서 각각의 데이터구동장치(130a, 130b, 130c, 130d) 혹은 데이터구동장치(130d)와 데이터처리장치(140) 사이에서 연결될 수 있다. 예를 들어, 제 1 데이터구동장치(130a)는 제 1 보조 라인(AL1)을 통해 제 2 데이터구동장치(130b)와 연결되고, 제 2 데이터구동장치(130b)는 제 1 보조 라인(AL1)을 통해 제 3 데이터구동장치(130c)와 연결될 수 있다.
도 3은 일 실시예에 따른 데이터처리장치 및 데이터구동장치의 구성도이다.
도 3을 참조하면, 데이터처리장치(140)는 데이터처리 제어부(342), 데이터처리 제 1 통신부(344), 데이터처리 제 2 통신부(346) 및 데이터처리 제 3 통신부(348) 등을 포함할 수 있다.
그리고 데이터구동장치(130)는 데이터구동 제어부(332), 데이터구동 제 1 통신부(334), 데이터구동 제 2 통신부(336) 및 데이터구동 제 3 통신부(338) 등을 포함할 수 있다.
데이터처리 제 1 통신부(344)와 데이터구동 제 1 통신부(334)는 메인 라인(ML)을 통해 연결될 수 있다. 그리고 데이터처리 제 1 통신부(344)는 메인 라인(ML)을 통해 데이터구동 제 1 통신부(334)로 고속 통신 환경 설정을 위한 정보, 클럭 패턴, 영상데이터, 초기 설정값을 송신할 수 있다. 여기서, 고속 통신 환경 설정을 위한 정보와 클럭 패턴은 저속 통신을 통해 송신될 수 있고, 영상데이터와 초기 설정값은 고속 통신을 통해 송신될 수 있다.
데이터처리 제 2 통신부(346)와 데이터구동 제 2 통신부(336)는 제 1 보조 라인(AL1)을 통해 연결될 수 있다. 그리고, 데이터구동 제 2 통신부(336)는 제 1 보조 라인(AL1)을 통해 데이터처리 제 2 통신부(346)로 제 1 신호, 제 2 신호를 송신할 수 있다.
데이터처리 제 3 통신부(348)와 데이터구동 제 3 통신부(338)는 제 2 보조 라인(AL2)을 통해 연결될 수 있다. 그리고, 데이터구동 제 3 통신부(338)는 제 2 보조 라인(AL2)을 통해 데이터처리 제 3 통신부(348)로 제 3 신호를 송신하거나, 제 4 신호를 송신할 수 있다.
또한, 데이터구동 제 3 통신부(338)는 제 2 보조 라인(AL2)을 통해 데이터처리 제 3 통신부(348)로 설정 복구값을 송신할 수도 있다.
그리고 데이터처리 제 3 통신부(348)는 제 2 보조 라인(AL2)을 통해 데이터구동 제 3 통신부(338)로 제 5 신호를 송신하거나, 초기 설정값을 송신할 수 있다.
여기서, 제 3 신호는 초기 설정값과 설정 복구값이 상이하다는 것을 나타내는 신호일 수 있고, 제 4 신호는 데이터처리장치(140)에 초기 설정값을 요청하기 위한 신호일 수 있다. 그리고 제 5 신호는 데이터구동장치(130)에 설정 복구값을 요청하기 위한 신호일 수 있다.
일 실시예에서 제 2 보조 라인(AL2)은 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 버스 라인일 수 있다. 저전압 차등신호 버스 라인은 우수한 노이즈 내성을 가지기 때문에 제 2 보조 라인(AL2)을 통한 데이터 송수신시에 노이즈로 인해 송수신 데이터에 오류가 발생하는 것을 방지할 수 있다.
도 4 및 도 5는 일 실시예에 따른 메인 라인 및 제 1 보조 라인의 데이터 송수신 시퀀스를 나타내는 도면이다.
구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)로 공급되면, 데이터구동장치(130)와 데이터처리장치(140) 간의 고속 통신에 대한 고속 통신 환경을 설정할 수 있다. 이후, 데이터처리장치(140)가 데이터구동장치(130)로 클럭패턴을 송신할 수 있다.
데이터구동장치(130)는 클럭패턴을 수신하고, 클럭패턴에 따라 통신 클럭을 트레이닝할 수 있다. 그리고, 데이터구동장치(130)는 통신 클럭에 대한 트레이닝을 완료한 이후에 제 1 보조 라인(AL1)에 형성되는 신호의 전압을 제 2 신호 레벨-예를 들어, 저 전압 레벨-에서 제 1 신호 레벨-예를 들어, 고 전압 레벨-로 변경할 수 있다.
데이터처리장치(140)와 데이터구동장치(130)는 PLL(Phase Locked Loop)방식으로 통신을 수행할 수 있는데, 이러한 방식에서 데이터구동장치(130)는 클럭패턴의 주파수와 위상에 맞추어 내부의 클럭을 생성할 수 있다.
데이터구동장치(130)는 클럭 트레이닝을 트레이닝 제한시간(T1) 이내에서 완료할 수 있다. 그리고 데이터처리장치(140)는 일정한 마진시간을 포함하여 트레이닝 제한시간(T1)보다 긴 초기 클럭 트레이닝 시구간(ICT: Initial Clock Training)동안 클럭패턴을 송신할 수 있다.
클럭 트레이닝은 데이터를 송신하기 위한 초기 단계에서 수행될 수 있다. 그리고, 데이터처리장치와 데이터구동장치 사이에 링크가 깨지면 다시 클럭 트레이닝이 수행될 수 있다.
클럭 트레이닝이 완료된 후에, 데이터처리장치(140)는 메인 라인(ML)을 통해 고속 통신 환경의 설정에 대한 초기 설정값을 데이터구동장치(130)에 송신한 후에 영상데이터를 데이터구동장치9130)에 송신할 수 있다.
일 실시예에서 고속 통신 환경의 설정과 클럭 트레이닝을 완료할 때까지는 데이터구동장치(130)와 데이터처리장치(140) 간에 저속 통신이 수행될 수 있고, 클럭 트레이닝을 완료한 이후부터는 데이터구동장치(130)와 데이터처리장치(140) 간에 고속 통신이 수행될 수 있다.
한편, 영상데이터는 프레임별로 송신될 수 있다. 그리고, 프레임별 영상데이터 송신의 사이 구간에서는 프레임블랭크시구간(VB: Vertical Blank)이 존재할 수 있다. 한 프레임의 시구간에서, 프레임블랭크시구간을 제외한 나머지 시구간을 프레임액티브시구간이라고 부를 수 있다.
위와 같이 데이터처리장치(140)는 영상데이터를 프레임 구간 단위로 송신할 수 있고, 도 5와 같이 일 프레임 구간과 다른 일 프레임 구간 사이에 존재하는 프레임블랭크구간이 도래하면, 기저장한 초기 설정값인 초기 설정 저장값을 데이터구동장치에 송신할 수 있다.
여기서, 한 프레임시구간은 복수의 서브시구간을 포함할 수 있는데, 영상데이터는 각 서브시구간의 일 시구간에서 송신될 수 있다.
예를 들어, 한 프레임시구간은 디스플레이 패널의 복수의 라인에 각각 대응되는 복수의 H(H: horizontal)시구간(1-H, 수평주기)을 포함할 수 있다.
그리고, 데이터처리장치(140)는 각각의 H시구간(1-H)마다 각 라인에 대응되는 영상데이터를 송신할 수 있다.
H시구간(1-H)은 예를 들어, 데이터처리장치(140)의 측면에서, 설정송신구간 및 영상송신구간으로 구성될 수 있다. 그리고, 데이터처리장치(140)는 각 H시구간(1-H)의 영상송신구간에서 영상데이터를 송신할 수 있다. 데이터구동장치(130)의 측면에서 보면, H시구간(1-H)은, 설정수신구간(CFG) 및 영상수신구간(DATA)으로 구성될 수 있다. 그리고 데이터구동장치(140)는 영상수신구간(DATA)에서 영상데이터를 수신할 수 있다.
한편, 데이터구동장치(140)는 설정데이터, 영상데이터를 체크하고, 설정데이터, 영상데이터가 미리 정의된 규약을 벗어난 경우, 예를 들어, 정전기 등과 같은 노이즈에 의해 장치 내부에 고속 통신에 이상이 발생한 경우, 락 페일(fail)신호인 제 2 신호를 발생, 즉 제 1 보조 라인(AL1)에 형성되는 신호의 전압을 제 1 신호 레벨-예를 들어, 고 전압 레벨-에서 제 2 신호 레벨-예를 들어, 저 전압 레벨-로 변경할 수 있다.
락 페일 신호는 데이터처리장치(140)와 데이터구동장치(130) 사이의 링크가 깨진 것을 나타내는 것이다.
이러한 경우, 일반적인 데이터구동장치와 데이터처리장치는 6의 6A와 같이 저속 통신을 통한 고속 통신 환경 설정을 다시 수행했기 때문에 데이터구동장치와 데이터처리장치 간의 링크가 정상적으로 복구되는 시간(T2)이 오래 걸렸다.
하지만, 일 실시예에서는 데이터구동장치(130)가 데이터처리장치(140)로부터 초기 설정값을 수신하여 설정 복구값으로 저장하고, 데이터처리장치(140)와 데이터구동장치(130) 사이의 링크가 깨진 경우, 즉 도 6의 6B와 같이 제 1 신호가 제 2 신호로 반전됐을 때에 데이터구동장치(130)가 기저장한 설정 복구값으로 고속 통신 환경의 설정을 빠르게 복구할 수 있기 때문에 데이터구동장치(130)와 데이터처리장치(140) 간의 링크가 정상적으로 복구되는 시간(T3)이 단축될 수 있다.
이하에서는 데이터구동장치와 데이터처리장치에서 데이터를 송수신하는 과정에 대해 설명하도록 한다.
도 7은 일 실시예에 따른 데이터구동장치에서 데이터를 송수신하는 과정을 나타낸 순서도이다.
도 7을 참조하면, 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)에 인가되면, 데이터구동장치(130)는 데이터처리장치(140)와의 고속 통신에 대한 통신 환경인 고속 통신 환경의 설정을 위해 데이터처리장치(140)와 저속 통신을 수행할 수 있다(S710).
고속 통신 환경을 설정한 후에 데이터구동장치(130)는 데이터처리장치(140)와의 통신을 위한 통신클럭을 지시하는 클럭패턴을 데이터처리장치(140)로부터 수신하여 클럭 트레이닝을 수행할 수 있다(S720). 클럭 트레이닝을 정상적으로 완료한 경우, 데이터구동장치(130)는 통신 상태가 안정적이라는 것을 나타내는 신호인 제 1 신호를 출력하여 데이터처리장치(140)에 송신할 수 있다.
상기 단계 S720 이후에 데이터구동장치(130)는 데이터처리장치(140)로부터 고속 통신 환경의 설정에 대한 초기 설정값을 수신하여 설정 복구값으로 저장할 수 있다(S730). 여기서, 상기 단계 S710 및 S720까지는 데이터구동장치(130)와 데이터처리장치(140) 간에 저속 통신이 수행될 수 있고, 상기 단계 S730부터는 데이터구동장치(130)와 데이터처리장치(140) 간에 고속 통신이 수행될 수 있다.
위와 같이 초기 설정값을 설정 복구값으로 저장한 후, 데이터구동장치(130)는 고속 통신을 통해 데이터처리장치(140)로부터 영상데이터를 주기적으로 수신하여 처리할 수 있다(S740).
영상데이터를 주기적으로 수신 및 처리하는 도중에 디스플레이 장치(100)의 내부에서 정전기와 같은 노이즈 등이 발생하여 고속 통신에 이상이 발생한 경우, 데이터구동장치(130)는 기저장한 설정 복구값에 따라 고속 통신 환경의 설정을 복구한다(S750, S760).
상기 단계 S750에서 고속 통신에 이상이 발생하지 않은 경우, 데이터구동장치(130)는 상기 단계 S740을 수행할 수 있다.
한편, 상기 단계 S760에서 데이터구동장치(130)는 제 1 신호를 제 2 신호로 반전하여 데이터처리장치(140)에 송신할 수 있다. 여기서, 제 2 신호는 통신 상태가 불안정적이라는 것을 나타내는 신호일 수 있다.
일 실시예에서 데이터구동장치(130)는 상기 단계 S760 이후에 고속 통신을 통해 데이터처리장치(140)로부터 클럭패턴을 수신하여 클럭 트레이닝을 재수행할 수 있다.
재수행한 클럭 트레이닝을 미완료하면, 데이터구동장치(130)는 고속 통신 환경의 재설정을 위해 데이터처리장치(140)와 저속 통신을 재수행하고, 클럭 트래이닝을 다시 수행할 수 있다.
상기 단계 S730 이후에 데이터구동장치(130)는 일정 주기마다 고속 통신을 통해 데이터처리장치(140)로부터 초기 설정값을 수신할 수 있고, 수신한 초기 설정값과 기저장한 설정 복구값을 비교할 수 있다.
초기 설정값과 설정 복구값을 비교한 결과, 초기 설정값과 설정 복구값이 동일하면, 데이터구동장치(130)는 설정 복구값을 계속 저장할 수 있다.
초기 설정값과 설정 복구값이 상이하면, 데이터구동장치(130)는 고속 통신 환경의 재설정을 위해 데이터처리장치(140)와 저속 통신을 수행할 수 있다.
그리고 데이터처리장치(140)로부터 클럭패턴을 수신하여 클럭 트레이닝을 재수행할 수 있다.
이후, 데이터구동장치(130)는 고속 통신 환경의 재설정에 대한 재설정값을 데이터처리장치(140)로부터 수신할 수 있고, 기저장된 설정 복구값을 재설정값으로 업데이트할 수 있다.
상기 단계 S730 이후에 데이터구동장치(130)는 기저장한 설정 복구값의 오류 발생 여부를 패리티 검사 방식, 순환 중복 검사 방식 및 체크섬 방식 중 하나 이상을 이용하여 주기적으로 확인할 수 있고, 설정 복구값에 오류가 발생한 것을 확인하면, 데이터처리장치(140)로부터 초기 설정값을 재수신할 수도 있다.
그리고 오류가 발생한 설정 복구값, 즉 기 저장한 설정 복구값을 재수신한 초기 설정값으로 업데이트할 수도 있다.
위와 같은 과정은 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)에 인가되는 동안 반복적으로 진행될 수 있고, 구동전압(VCC)이 미인가되면 위와 같은 과정이 종료될 수 있다.
도 8은 일 실시예에 따른 데이터처리장치에서 데이터를 송수신하는 과정을 나타낸 순서도이다.
도 8을 참조하면, 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)로 공급되면, 데이터처리장치(140)는 데이터구동장치(130)와 저속 통신을 수행하여 데이터구동장치(130)와의 고속 통신에 대한 통신 환경인 고속 통신 환경을 설정할 수 있다(S810).
데이터구동장치(130)와의 저속 통신을 통해 고속 통신 환경의 설정을 완료한 데이터처리장치(140)는 고속 통신 환경의 설정에 대한 초기 설정값을 저장할 수 있다(S820).
데이터처리장치(140)는 고속 통신 환경을 설정한 후에 통신 클럭을 지시하는 클럭패턴을 데이터구동장치(130)에 송신하여 데이터구동장치(130)에서 클럭 트레이닝을 수행하도록 한다(S830).
데이터구동장치(130)의 클럭 트레이닝이 완료되면, 데이터처리장치(140)는 기저장한 초기 설정값을 데이터구동장치(130)에 송신할 수 있다(S840). 여기서, 데이터처리장치(140)는 저속 통신을 통해 클럭패턴을 데이터구동장치(130)에 송신한 후에 고속 통신을 통해 초기 설정값을 데이터구동장치(130)에 송신할 수 있다.
이후, 데이터처리장치(140)는 고속 통신을 통해 데이터구동장치(130)에 영상데이터를 주기적으로 송신할 수 있다(S850).
상기 단계 S850 이후에 데이터처리장치(140)는 기 저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 패리티 검사 방식, 순환 중복 검사 방식 및 체크섬 방식 중 하나 이상을 이용하여 주기적으로 확인할 수 있다.
초기 설정 저장값에 오류가 발생한 것을 확인하면, 데이터처리장치(140)는 데이터구동장치(130)로부터 설정 복구값을 수신하고, 기저한 초기 설정 저장값을 설정 복구값으로 업데이트할 수 있다. 여기서, 데이터처리장치(140)는 설정 복구값을 저전압 차등신호 형태로 수신할 수 있다.
위와 같은 과정은 구동전압(VCC)이 데이터구동장치(130)와 데이터처리장치(140)에 인가되는 동안 반복적으로 진행될 수 있고, 구동전압(VCC)이 미인가되면 위와 같은 과정이 종료될 수 있다.

Claims (17)

  1. 데이터구동장치의 데이터 송수신 방법에 있어서,
    데이터처리장치와의 고속 통신 환경의 설정을 위해, 상기 데이터처리장치와 저속 통신 - 고속 통신에 비해 낮은 클럭 주파수를 가지는 통신 - 을 수행하는 통신 환경 설정 단계;
    상기 데이터처리장치로부터 클럭패턴을 수신하여 클럭 트레이닝을 수행하는 트레이닝 단계;
    상기 고속 통신 환경의 설정에 대한 초기 설정값을 상기 데이터처리장치로부터 수신하여 설정 복구값으로 저장하는 설정값 저장 단계; 및
    상기 고속 통신을 통해 상기 데이터처리장치로부터 영상데이터를 주기적으로 수신하여 처리하되, 상기 고속 통신에 이상이 감지되면, 상기 설정 복구값에 따라 상기 고속 통신 환경의 설정을 복구하는 통신 환경 복구 단계
    를 포함하는 데이터구동장치의 데이터 송수신 방법.
  2. 제 1 항에 있어서, 상기 통신 환경 복구 단계 이후에
    상기 고속 통신을 통해 상기 데이터처리장치로부터 상기 클럭패턴을 수신하여 상기 클럭 트레이닝을 재수행하는 재트레이닝 단계; 및
    재수행한 상기 클럭 트레이닝을 미완료하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 재수행하는 통신 환경 재설정 단계
    를 더 포함하는 데이터구동장치의 데이터 송수신 방법.
  3. 제 1 항에 있어서,
    상기 데이터구동장치는 상기 트레이닝 단계에서 상기 클럭 트레이닝의 완료에 대한 제 1 상태 신호를 상기 데이터처리장치에 송신하고, 상기 통신 환경 복구 단계에서 상기 고속 통신에 이상이 감지되면, 상기 제 1 상태 신호를 상기 제 2 상태 신호로 반전하여 상기 데이터처리장치에 송신하는 데이터구동장치의 데이터 송수신 방법.
  4. 제 1 항에 있어서, 상기 설정값 저장 단계 이후에
    일정 주기마다, 상기 데이터처리장치로부터 상기 초기 설정값을 수신하여 상기 설정 복구값과 비교하는 단계;
    상기 초기 설정값과 상기 설정 복구값이 상이하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 수행하는 통신 환경 재설정 단계;
    상기 데이터처리장치로부터 상기 클럭패턴을 수신하여 상기 클럭 트레이닝을 재수행하는 재트레이닝 단계; 및
    상기 고속 통신 환경의 재설정에 대한 재설정값을 상기 데이터처리장치로부터 수신하여 상기 설정 복구값을 상기 재설정값으로 업데이트하는 재설정값 저장 단계
    를 더 포함하는 데이터구동장치의 데이터 송수신 방법.
  5. 제 1 항에 있어서, 상기 설정값 저장 단계 이후에
    기저장한 상기 설정 복구값의 오류 발생 여부를 주기적으로 확인하는 단계;
    상기 설정 복구값에 오류가 발생한 것을 확인하면, 상기 데이터처리장치로부터 상기 초기 설정값을 재수신하는 단계; 및
    오류가 발생한 설정 복구값을 재수신한 상기 초기 설정값으로 업데이트하는 단계
    를 더 포함하는 데이터구동장치의 데이터 송수신 방법.
  6. 제 1 항에 있어서,
    상기 초기 설정값은 상기 고속 통신의 주파수 대역폭 및 상기 데이터구동장치에 포함된 이퀄라이저의 설정값을 포함하는 데이터구동장치의 데이터 송수신 방법.
  7. 데이터처리장치의 데이터 송수신 방법에 있어서,
    데이터구동장치와 저속 통신을 수행하여 상기 데이터구동장치와의 고속 통신- 상기 저속 통신에 비해 높은 클럭 주파수를 가지는 통신 - 에 대한 통신 환경인 고속 통신 환경을 설정하는 통신 환경 설정 단계;
    상기 고속 통신 환경의 설정에 대한 초기 설정값을 저장하는 단계;
    상기 데이터구동장치의 통신클럭을 지시하는 클럭패턴을 상기 데이터구동장치에 송신한 후에 상기 초기 설정값을 상기 데이터구동장치에 송신하는 데이터 송신 단계; 및
    상기 고속 통신을 통해 상기 데이터구동장치에 영상데이터를 주기적으로 송신하는 영상데이터 송신 단계
    를 포함하는 데이터처리장치의 데이터 송수신 방법.
  8. 제 7 항에 있어서, 상기 데이터 송신 단계 이후에
    기저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 주기적으로 확인하는 오류 확인 단계;
    상기 초기 설정 저장값에 오류가 발생한 것을 확인하면, 상기 데이터구동장치에 저장된 초기 설정값인 설정 복구값을 상기 데이터구동장치로부터 수신하는 데이터 수신 단계; 및
    상기 초기 설정 저장값을 상기 설정 복구값으로 업데이트하는 저장값 업데이트 단계
    를 더 포함하는 데이터처리장치의 데이터 송수신 방법.
  9. 제 8 항에 있어서, 상기 오류 확인 단계에서
    상기 데이터처리장치는 패리티 검사 방식, 순환 중복 검사(CRC: Cyclical Redundancy Check) 방식 및 체크섬 방식 중 하나 이상을 이용하여 상기 초기 설정 저장값의 오류 발생 여부를 확인하는 데이터처리장치의 데이터 송수신 방법.
  10. 제 8 항에 있어서, 상기 데이터 수신 단계에서
    상기 데이터처리장치는 상기 설정 복구값을 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 형태로 수신하는 데이터처리장치의 데이터 송수신 방법.
  11. 제 7 항에 있어서, 상기 데이터 송신 단계에서
    상기 데이터처리장치는 상기 저속 통신을 통해 상기 클럭패턴을 상기 데이터구동장치에 송신한 후에 상기 고속 통신을 통해 상기 초기 설정값을 상기 데이터구동장치에 송신하는 데이터처리장치의 데이터 송수신 방법.
  12. 고속 통신 환경의 설정에 대한 초기 설정값을 저장하고, 통신클럭을 지시하는 클럭패턴을 송신하며, 상기 초기 설정값을 송신한 후에 고속 통신을 통해 영상데이터를 주기적으로 송신하는 데이터처리장치; 및
    상기 고속 통신 환경의 설정을 위해 상기 데이터처리장치와 저속 통신 - 상기 고속 통신에 비해 낮은 클럭 주파수를 가지는 통신 - 을 수행하고, 상기 클럭패턴을 수신하여 상기 클럭패턴에 따라 상기 통신클럭을 트레이닝하며, 상기 초기 설정값을 수신하여 설정 복구값으로 저장한 후에 상기 고속 통신을 통해 상기 영상데이터를 주기적으로 수신하여 처리하되, 상기 고속 통신에 이상이 감지되면, 상기 설정 복구값에 따라 상기 고속 통신 환경의 설정을 복구하는 데이터구동장치
    를 포함하는 데이터 송수신 시스템.
  13. 제 12 항에 있어서,
    상기 데이터처리장치는 기저장한 초기 설정값인 초기 설정 저장값의 오류 발생 여부를 주기적으로 확인하고, 상기 초기 설정 저장값에 오류가 발생한 것을 확인하면, 상기 데이터구동장치로부터 상기 설정 복구값을 수신한 후에 상기 초기 설정 저장값을 상기 설정 복구값으로 업데이트하는 데이터 송수신 시스템.
  14. 제 13 항에 있어서,
    상기 초기 설정값, 상기 클럭패턴 및 상기 영상데이터를 상기 데이터처리장치에서 상기 데이터구동장치로 전달하는 메인 라인; 및
    상기 설정 복구값을 상기 데이터구동장치에서 상기 데이터처리장치로 전달하는 보조 라인
    을 더 포함하는 데이터 송수신 시스템.
  15. 제 14 항에 있어서,
    상기 보조 라인은 저전압 차등신호(LVDS: Low-Voltage Differential Signaling) 버스 라인인 데이터 송수신 시스템.
  16. 제 12 항에 있어서,
    상기 데이터처리장치는 상기 영상데이터를 프레임 구간 단위로 송신하고, 일 프레임 구간과 다른 일 프레임 구간 사이에 존재하는 프레임블랭크구간이 도래하면 기저장한 초기 설정값인 초기 설정 저장값을 상기 데이터구동장치에 송신하는 데이터 송수신 시스템.
  17. 제 16 항에 있어서,
    상기 데이터구동장치는 상기 초기 설정 저장값과 상기 설정 복구값을 비교하고, 상기 초기 설정 저장값과 상기 설정 복구값이 상이하면, 상기 고속 통신 환경의 재설정을 위해 상기 데이터처리장치와 상기 저속 통신을 수행하는 데이터 송수신 시스템.
PCT/KR2020/016001 2019-12-23 2020-11-13 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템 WO2021132884A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US17/779,508 US11862124B2 (en) 2019-12-23 2020-11-13 Data transmission/reception system and data transmission/reception method of data driving device and data processing device
CN202080072220.9A CN114556464B (zh) 2019-12-23 2020-11-13 数据发送和接收方法、及数据发送和接收系统

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190172854A KR102610838B1 (ko) 2019-12-23 2019-12-23 디스플레이 장치의 데이터 송수신 방법 및 시스템
KR10-2019-0172854 2019-12-23

Publications (1)

Publication Number Publication Date
WO2021132884A1 true WO2021132884A1 (ko) 2021-07-01

Family

ID=76574862

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2020/016001 WO2021132884A1 (ko) 2019-12-23 2020-11-13 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템

Country Status (4)

Country Link
US (1) US11862124B2 (ko)
KR (1) KR102610838B1 (ko)
CN (1) CN114556464B (ko)
WO (1) WO2021132884A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230083850A (ko) * 2021-12-03 2023-06-12 주식회사 엘엑스세미콘 디스플레이패널을 구동하기 위한 데이터처리장치, 데이터구동장치 및 데이터구동방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170029711A (ko) * 2015-09-07 2017-03-16 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR20170053370A (ko) * 2015-11-06 2017-05-16 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
US20180122294A1 (en) * 2016-10-31 2018-05-03 Lg Display Co., Ltd. Display Device
KR20190075591A (ko) * 2017-12-21 2019-07-01 주식회사 실리콘웍스 디스플레이 패널구동장치 및 디스플레이 장치에서의 영상데이터송수신방법
KR20190077937A (ko) * 2017-12-26 2019-07-04 엘지디스플레이 주식회사 표시 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1703839B (zh) * 2002-10-07 2011-01-12 松下电器产业株式会社 通信装置和用于重新配置通信装置的方法
JP2009192652A (ja) 2008-02-13 2009-08-27 Panasonic Corp プラズマディスプレイ装置
CN101763840A (zh) 2009-08-31 2010-06-30 广东威创视讯科技股份有限公司 同步显示装置、叠加拼接显示系统及其同步显示方法
TWI582743B (zh) * 2011-05-03 2017-05-11 矽工廠股份有限公司 用於顯示穩定的液晶面板驅動電路
KR101808344B1 (ko) 2011-06-07 2017-12-13 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102151949B1 (ko) 2013-12-30 2020-09-04 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102081135B1 (ko) * 2013-12-31 2020-04-14 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치
US20180012229A1 (en) 2016-07-06 2018-01-11 Palo Alto Research Center Incorporated Computer-Implemented System And Method For Providing Contextually Relevant Servicing
KR102576159B1 (ko) * 2016-10-25 2023-09-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102655052B1 (ko) * 2016-12-14 2024-04-05 주식회사 엘엑스세미콘 디스플레이 장치 및 그의 소스 드라이버와 패킷 인식 방법
KR102418971B1 (ko) * 2017-11-15 2022-07-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102371823B1 (ko) * 2017-12-04 2022-03-07 주식회사 엘엑스세미콘 디스플레이 장치에서의 데이터송수신방법 및 디스플레이 패널구동장치
KR102598679B1 (ko) * 2019-01-31 2023-11-07 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터처리장치, 데이터구동장치 및 시스템
CN110246468B (zh) * 2019-06-21 2022-12-02 昆山龙腾光电股份有限公司 一种摆幅调整驱动装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170029711A (ko) * 2015-09-07 2017-03-16 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR20170053370A (ko) * 2015-11-06 2017-05-16 삼성전자주식회사 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법
US20180122294A1 (en) * 2016-10-31 2018-05-03 Lg Display Co., Ltd. Display Device
KR20190075591A (ko) * 2017-12-21 2019-07-01 주식회사 실리콘웍스 디스플레이 패널구동장치 및 디스플레이 장치에서의 영상데이터송수신방법
KR20190077937A (ko) * 2017-12-26 2019-07-04 엘지디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
KR102610838B1 (ko) 2023-12-07
US20230014733A1 (en) 2023-01-19
KR20210080850A (ko) 2021-07-01
CN114556464B (zh) 2024-04-12
CN114556464A (zh) 2022-05-27
US11862124B2 (en) 2024-01-02

Similar Documents

Publication Publication Date Title
WO2020080781A1 (en) System with display apparatuses and method of controlling the same
WO2020190053A1 (en) Led display panel and repairing method
EP3752907A1 (en) Modular display apparatus and method for controlling thereof
WO2019240385A1 (en) Electronic apparatus and method for controlling thereof
WO2015176326A1 (zh) 一种显示面板及显示装置
WO2020009404A1 (en) Electronic apparatus and method for controlling thereof
WO2019240412A1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
WO2021132884A1 (ko) 데이터구동장치 및 데이터처리장치의 데이터 송수신 방법, 및 데이터 송수신 시스템
WO2021054696A1 (ko) 디스플레이 장치, 서버 및 디스플레이 장치의 보정 방법
WO2022119341A1 (ko) 접점 수가 감소한 픽셀구동회로
WO2020101229A1 (en) Display apparatus and driving method thereof
WO2021210741A1 (en) Display apparatus and method for controlling thereof
WO2022045421A1 (ko) 디스플레이 장치 및 그 제어 방법
CN113851070A (zh) 用于显示装置的数据发送和接收的方法和系统
WO2020218783A1 (en) Display apparatus and control method thereof
WO2022034953A1 (ko) 전자 장치, 디스플레이 장치 및 그 제어 방법
WO2020204483A1 (en) Display apparatus and controlling method thereof
WO2019240401A1 (ko) 표시 장치, 표시 장치를 위한 구동 장치, 및 표시 장치의 구동 방법
WO2019027225A1 (en) ORGANIC ELECTROLUMINESCENT DISPLAY DEVICE
WO2021221273A1 (en) Display apparatus and control method thereof
WO2024071643A1 (ko) 디스플레이 장치 및 구동 방법
WO2023136614A1 (ko) 디스플레이 장치, 모듈러 디스플레이 장치 및 그 제어 방법
WO2021241844A1 (ko) 디스플레이 장치 및 그 제어 방법
WO2024101818A1 (ko) 복수의 드라이버 ic를 포함하는 디스플레이 장치, 모듈러 디스플레이 장치 및 그 제어 방법
WO2021251601A1 (ko) 디스플레이 장치 및 그 제조 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20906877

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20906877

Country of ref document: EP

Kind code of ref document: A1