WO2020232582A1 - Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche - Google Patents
Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche Download PDFInfo
- Publication number
- WO2020232582A1 WO2020232582A1 PCT/CN2019/087464 CN2019087464W WO2020232582A1 WO 2020232582 A1 WO2020232582 A1 WO 2020232582A1 CN 2019087464 W CN2019087464 W CN 2019087464W WO 2020232582 A1 WO2020232582 A1 WO 2020232582A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- switching
- pin
- circuit
- data
- debugging interface
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/72—Mobile telephones; Cordless telephones, i.e. devices for establishing wireless links to base stations without route selection
- H04M1/725—Cordless telephones
Definitions
- the control circuit includes: a state machine, the number of the state machine is not less than the number of types of the preset switching data, and one preset switching data corresponds to a switching method; the first tube The pin is coupled with the state machine; after acquiring the preset switching data, the target state machine in the state machine generates the switching signal corresponding to the preset switching data, wherein the target state machine is switched to the preset switching data The state machine corresponding to the data.
- the multiple functional modules also include: a circuit interconnect bus I2C controller, a universal asynchronous receiver transmitter UART controller or a serial peripheral SPI interface.
- the debugging interface module is a joint test working group JTAG debugging interface or a serial wire debugging SWD interface.
- the integrated circuit with the interface multiplexing function disclosed in the embodiment of the present application can switch the multiplexing function of the first pin and complete the debugging of the processor.
- control circuit is a logic circuit. Further, the control circuit is usually a serial control circuit.
- control circuit includes: a memory 250, a comparator 260 and a buffer 270.
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Information Transfer Systems (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Des modes de réalisation de la présente invention concernent un circuit intégré ayant une fonctionnalité de multiplexage d'interface, comprenant : de multiples modules fonctionnels, une première broche, un circuit de commutation et un circuit de commande, les multiples modules fonctionnels fournissant une fonctionnalité d'interface au moyen de la première broche du circuit intégré, de façon à fournir un accès de dispositif externe au circuit intégré; les multiples modules fonctionnels multiplexent la première broche au moyen du circuit de commutation, de manière à amener le circuit intégré à communiquer avec des dispositifs externes correspondant à chacun des multiples modules fonctionnels au moyen de la première broche; le circuit de commande est utilisé pour commander le circuit de commutation pour connecter un module fonctionnel cible à la première broche. Au moyen de la présente solution, il est possible d'amener de multiples modules fonctionnels à multiplexer la première broche au moyen du circuit de commutation, et à commander le circuit de commutation au moyen du circuit de commande; par conséquent, il n'est pas nécessaire que chaque module fonctionnel soit pourvu d'une broche correspondante, réduisant un nombre de broches, ce qui permet de réduire le coût de la puce et de réduire le volume de la puce.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201980089733.8A CN113383326A (zh) | 2019-05-17 | 2019-05-17 | 一种具有接口复用功能的集成电路及管脚切换方法 |
PCT/CN2019/087464 WO2020232582A1 (fr) | 2019-05-17 | 2019-05-17 | Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2019/087464 WO2020232582A1 (fr) | 2019-05-17 | 2019-05-17 | Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2020232582A1 true WO2020232582A1 (fr) | 2020-11-26 |
Family
ID=73459535
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/CN2019/087464 WO2020232582A1 (fr) | 2019-05-17 | 2019-05-17 | Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN113383326A (fr) |
WO (1) | WO2020232582A1 (fr) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116719256A (zh) * | 2023-05-24 | 2023-09-08 | 广东匠芯创科技有限公司 | 接口切换系统、方法、编码器及存储介质 |
CN116719256B (zh) * | 2023-05-24 | 2024-07-05 | 广东匠芯创科技有限公司 | 接口切换系统、方法、编码器及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009118582A1 (fr) * | 2008-03-27 | 2009-10-01 | Sony Ericsson Mobile Communications Ab | Liaison haute définition mobile de multiplexage (mhl) et usb 3.0 |
CN102750252A (zh) * | 2012-05-29 | 2012-10-24 | 惠州Tcl移动通信有限公司 | Usb/uart接口复用电路及使用该电路的电子设备 |
CN105005541A (zh) * | 2015-07-13 | 2015-10-28 | 山东超越数控电子有限公司 | 一种计算机上usb、ps/2接口复用的电路及方法 |
CN106201929A (zh) * | 2016-07-22 | 2016-12-07 | 恒宝股份有限公司 | 一种usb接口复用电路及使用方法 |
CN107635069A (zh) * | 2017-09-27 | 2018-01-26 | 广东欧珀移动通信有限公司 | Uart与usb复用电路以及移动终端 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5101498A (en) * | 1987-12-31 | 1992-03-31 | Texas Instruments Incorporated | Pin selectable multi-mode processor |
US5513334A (en) * | 1994-06-27 | 1996-04-30 | Microchip Technologies, Inc. | Memory device with switching of data stream modes |
US6509758B2 (en) * | 2001-04-18 | 2003-01-21 | Cygnal Integrated Products, Inc. | IC with digital and analog circuits and mixed signal I/O pins |
US7123729B2 (en) * | 2001-10-09 | 2006-10-17 | Thomson Licensing | Dual use of an integrated circuit pin and the switching of signals at said pin |
CN100346285C (zh) * | 2006-01-06 | 2007-10-31 | 华为技术有限公司 | 处理器芯片与存储控制系统及方法 |
CN100570591C (zh) * | 2007-09-29 | 2009-12-16 | 中兴通讯股份有限公司 | 终端芯片管脚复用装置 |
WO2017166211A1 (fr) * | 2016-03-31 | 2017-10-05 | 华为技术有限公司 | Élément fonctionnel de test et procédé de débogage de données |
-
2019
- 2019-05-17 WO PCT/CN2019/087464 patent/WO2020232582A1/fr active Application Filing
- 2019-05-17 CN CN201980089733.8A patent/CN113383326A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009118582A1 (fr) * | 2008-03-27 | 2009-10-01 | Sony Ericsson Mobile Communications Ab | Liaison haute définition mobile de multiplexage (mhl) et usb 3.0 |
CN102750252A (zh) * | 2012-05-29 | 2012-10-24 | 惠州Tcl移动通信有限公司 | Usb/uart接口复用电路及使用该电路的电子设备 |
CN105005541A (zh) * | 2015-07-13 | 2015-10-28 | 山东超越数控电子有限公司 | 一种计算机上usb、ps/2接口复用的电路及方法 |
CN106201929A (zh) * | 2016-07-22 | 2016-12-07 | 恒宝股份有限公司 | 一种usb接口复用电路及使用方法 |
CN107635069A (zh) * | 2017-09-27 | 2018-01-26 | 广东欧珀移动通信有限公司 | Uart与usb复用电路以及移动终端 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116719256A (zh) * | 2023-05-24 | 2023-09-08 | 广东匠芯创科技有限公司 | 接口切换系统、方法、编码器及存储介质 |
CN116719256B (zh) * | 2023-05-24 | 2024-07-05 | 广东匠芯创科技有限公司 | 接口切换系统、方法、编码器及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN113383326A (zh) | 2021-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6826713B1 (en) | Diagnostic access to processors in a complex electrical system | |
US6119183A (en) | Multi-port switching system and method for a computer bus | |
US10673693B2 (en) | Ring based network interconnect | |
US20080155096A1 (en) | Method and Apparatus for Relating Device Name to Physical Location of Device on a Network | |
WO2024120267A1 (fr) | Dispositif de conversion multi-interface et véhicule | |
KR102033112B1 (ko) | Pci 익스프레스 스위치 장치 및 그의 접속 제어 방법 | |
US7206889B2 (en) | Systems and methods for enabling communications among devices in a multi-cache line size environment and disabling communications among devices of incompatible cache line sizes | |
US6738843B2 (en) | Method and system for generating multiple self-ID packets on the 1394 bus using a standard PHY chip | |
CN108008657B (zh) | 一种控制板和交换板总线直连的负载均衡冗余交换系统 | |
WO2020232582A1 (fr) | Circuit intégré ayant une fonctionnalité de multiplexage d'interface et procédé de commutation de broche | |
US20020087749A1 (en) | Computer system, CPU and memory installed apparatus, and input/output control apparatus | |
JPWO2020166378A1 (ja) | 通信装置および通信方法、並びにプログラム | |
JP2510221B2 (ja) | ネットワ―クのノ―ドアドレス設定方式 | |
US20040143781A1 (en) | System and method for non-intrusive loopback testing | |
CN107659413B (zh) | 小型通信设备 | |
TWI771109B (zh) | 兼容資料傳輸與通訊的網路介面及其控制方法 | |
CN108701117B (zh) | 互连系统、互连控制方法和装置 | |
JP2867649B2 (ja) | 電子機器の接続装置 | |
CN100456273C (zh) | PCI-Express通信系统及其通信方法 | |
JPH02219151A (ja) | コンピユータ入出力システムおよびそのチャネル診断方法 | |
CN113312293B (zh) | 一种Die间高速接口的建链管理方法 | |
US20100250804A1 (en) | Method for ic communication system | |
JP2002198990A (ja) | データ通信方式およびデータ通信用ic | |
JPS6260050A (ja) | インタ−バス・システム | |
KR20050011822A (ko) | 동일한 어드레스를 가지는 복수의 디바이스들을 하나의버스제어기에 연결하기 위한 장치 및 그 운용 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19930135 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19930135 Country of ref document: EP Kind code of ref document: A1 |