WO2020148833A1 - 信号選別回路、信号選別方法および歪み補償回路 - Google Patents

信号選別回路、信号選別方法および歪み補償回路 Download PDF

Info

Publication number
WO2020148833A1
WO2020148833A1 PCT/JP2019/001110 JP2019001110W WO2020148833A1 WO 2020148833 A1 WO2020148833 A1 WO 2020148833A1 JP 2019001110 W JP2019001110 W JP 2019001110W WO 2020148833 A1 WO2020148833 A1 WO 2020148833A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal
sector
memory
distortion compensation
determination condition
Prior art date
Application number
PCT/JP2019/001110
Other languages
English (en)
French (fr)
Inventor
安藤 暢彦
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to JP2020564775A priority Critical patent/JP6833149B2/ja
Priority to PCT/JP2019/001110 priority patent/WO2020148833A1/ja
Publication of WO2020148833A1 publication Critical patent/WO2020148833A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits

Definitions

  • the present invention relates to a signal selection circuit that selects acquired signals, a signal selection method, and a distortion compensation circuit.
  • the wireless transmitter amplifies the power of the transmission signal using the power amplifier and transmits the amplified transmission signal to the transmission partner using the antenna.
  • the power amplifier has a non-linear characteristic, a distortion component is added to the transmission signal in which the power is amplified, and the signal quality deteriorates. Therefore, the conventional wireless transmitter reduces the distortion component added to the transmission signal by compensating the nonlinear characteristic of the power amplifier using the distortion compensation circuit.
  • the distortion compensation circuit calculates a distortion compensation coefficient using the transmission signal before the power is amplified by the power amplifier and the feedback signal obtained by feeding back the transmission signal whose power is amplified by the power amplifier.
  • a distortion compensation circuit stores a signal input to a power amplifier and a signal output from the power amplifier in a memory, and uses the signal stored in the memory to calculate a distortion compensation coefficient that represents a nonlinear characteristic of the power amplifier. To do.
  • the transmission signal may have an intermittent transmission pattern.
  • the intermittent transmission pattern there is a signal mainly composed of a noise component in a section where there is no transmission signal (hereinafter referred to as no signal section). Therefore, even if the distortion compensation coefficient is calculated using the signal in the non-signal section, the distortion compensation coefficient does not become a correct distortion compensation coefficient. Therefore, conventionally, a technique of selecting a signal transmitted in an intermittent transmission pattern has been proposed.
  • the sampling circuit described in Patent Document 1 samples a signal at predetermined intervals on the assumption that the signal is transmitted in a regular intermittent transmission pattern, and if the sampling of the signal fails, Sampling is performed again by changing the interval different from that until then. As a result, even if the sampling circuit described in Patent Document 1 fails in sampling the signal, the sampling circuit can be returned to the interval at which the sampling of the signal succeeds.
  • the sampling circuit described in Patent Document 1 is premised on a regular and intermittent transmission pattern as described above. Therefore, when a signal is transmitted in a transmission pattern in which the non-signal section is irregular, the sampling method described in Patent Document 1 does not always succeed in sampling the signal, and selects the signal excluding the non-signal section. Can not be possible.
  • the present invention solves the above problems, and an object of the present invention is to obtain a signal selection circuit, a signal selection method, and a distortion compensation circuit that can select signals even when non-signal intervals occur irregularly.
  • a signal selection circuit divides a signal acquisition unit for acquiring a signal and storing it in a memory and a signal stored in the memory into three or more continuous sectors, and a value indicating a signal level for each sector. And a determination unit that determines whether or not the value calculated by the calculation unit satisfies the determination condition for each sector, and confirms whether or not three or more consecutive sectors satisfy the determination condition.
  • the determination unit outputs a signal of a sector excluding the first sector and the last sector among three or more consecutive sectors satisfying the determination condition, and the signal acquisition unit determines that the number of the sectors satisfying the determination condition is 3 If not more than one, the signal is acquired again.
  • the signals of the sectors excluding the first sector and the last sector are output to determine the determination condition.
  • the signal is acquired again. As a result, it is possible to select signals even if the non-signal sections occur irregularly.
  • FIG. 3 is a block diagram showing a configuration of a signal selection circuit according to the first embodiment.
  • 6 is a flowchart showing a signal selection method according to the first embodiment.
  • FIG. 3A is a graph showing the relationship between the signal number and the signal amplitude when there is no signal-free section.
  • FIG. 3B is a graph showing the relationship between the signal number and the signal amplitude when one sector includes a no-signal section.
  • FIG. 3C is a graph showing the relationship between the signal number and the signal amplitude when two sectors include a no-signal section.
  • FIG. 4A is a block diagram showing a hardware configuration that realizes the function of the signal selection circuit according to the first embodiment.
  • FIG. 4A is a block diagram showing a hardware configuration that realizes the function of the signal selection circuit according to the first embodiment.
  • FIG. 4B is a block diagram showing a hardware configuration that executes software that implements the function of the signal selection circuit according to the first embodiment.
  • 6 is a block diagram showing a signal selection circuit and a distortion compensation circuit according to the second embodiment, and a power amplifier to be distortion-compensated.
  • FIG. FIG. 6 is a block diagram showing a configuration of a signal selection circuit according to the second embodiment.
  • FIG. 6 is a block diagram showing a configuration of a distortion compensation circuit according to the second embodiment.
  • 7 is a flowchart showing a signal selection method according to the second embodiment.
  • 9 is a block diagram showing a signal selection circuit and a distortion compensation circuit according to the third embodiment, and a power amplifier to be distortion-compensated.
  • FIG. FIG. 9 is a block diagram showing a configuration of a signal selection circuit according to the third embodiment.
  • FIG. 1 is a block diagram showing the configuration of the signal selection circuit 1 according to the first embodiment.
  • the signal selection circuit 1 is a circuit that selects a signal, and includes a signal acquisition unit 10, a memory 11, a calculation unit 12, and a determination unit 13.
  • the signal acquisition unit 10 acquires a signal and stores the acquired signal in the memory 11.
  • the signal acquired by the signal acquisition unit 10 is a signal transmitted irregularly and intermittently, and examples thereof include a time division duplex (TDD) signal or a burst signal.
  • TDD time division duplex
  • the non-signal section in which there is no transmission signal includes signal components that are not selected, such as noise components. In the following description, a signal component that is not selected in the no-signal section is referred to as a no-signal component.
  • the memory 11 stores the signal acquired by the signal acquisition unit 10. For example, the memory 11 sequentially stores digital signals acquired by the signal acquisition unit 10 from analog signals at regular acquisition intervals. A signal number, which is a serial number in the order stored in the memory 11, is given to each digital signal, for example.
  • the memory 11 may be provided in an external device provided separately from the signal selection circuit 1. That is, the signal selection circuit 1 according to the first embodiment may not include the memory 11. In this case, the signal selection circuit 1 communicates with an external device to exchange signals with the memory 11.
  • the calculation unit 12 divides the signal stored in the memory 11 into three or more consecutive sectors and calculates a value indicating the signal level of each sector.
  • the value indicating the signal level for each sector includes, for example, an average value of power or an average value of amplitude of each of a plurality of signals divided for each sector.
  • the value indicating the signal level for each sector may be the maximum value of power or amplitude, or may be another statistical value related to power or amplitude. Good.
  • a sector is a unit that divides the signal at regular intervals.
  • the sector includes a plurality of digital signals. It is a range of signal numbers that divide the time series at regular intervals.
  • the range of 256 signal numbers n is one sector, the range of signal numbers n from 1 to 256 is the first sector, and the range of signal numbers n from 257 to 512 is the second sector.
  • the sector having the signal number n from 513 to 768 is the third sector, and the range having the signal number n from 769 to 1024 is the fourth sector.
  • the judgment unit 13 judges for each sector whether the value calculated by the calculation unit 12 satisfies the judgment condition, and confirms whether three or more sectors satisfying the judgment condition are consecutive.
  • the determination condition is a condition for determining whether or not a sector includes a certain signal interval or more based on the signal level of each sector when the interval including the signal to be selected is the signal interval. .. For example, when the value indicating the signal level for each sector is the average value of the amplitudes of a plurality of signals divided for each sector, is the average value of the signal amplitudes for each sector equal to or greater than a threshold value related to the signal amplitude?
  • the determination condition may be whether or not it is.
  • the determination unit 13 determines that the signal of the sector satisfies the determination condition when the average value of the signal amplitude of each sector is equal to or more than the threshold value, and determines that the average value of the signal amplitude of each sector is less than the threshold value. It is determined that the signal of does not satisfy the determination condition. This is the same when the value indicating the signal level of each sector is the average value of the power of a plurality of signals divided for each sector. It is determined that the signal satisfies the determination condition, and if the average value of the power is smaller than the threshold value, it is determined that the signal of the sector does not satisfy the determination condition.
  • the determination unit 13 outputs a signal of a sector excluding the first sector and the last sector among three or more consecutive sectors that satisfy the determination condition. For example, when four sectors from the first sector to the fourth sector continuously satisfy the determination condition, the determination unit 13 determines the second sector excluding the first sector and the fourth sector. And a signal included in either or both of the third and third sectors is output.
  • the determination unit 13 excludes the first sector and the last sector from three or more consecutive sectors that are determined to satisfy the determination condition, so that the output signal does not include the no-signal component in the no-signal section. I am trying.
  • the signal acquisition unit 10 acquires a signal again when three or more sectors satisfying the determination condition are not consecutive.
  • the number of consecutive sectors satisfying the determination condition is two or less, there is a high possibility that the sector includes a non-signal section. Therefore, the signal acquisition unit 10 acquires the signal again and stores the acquired signal in the memory 11. The signal acquisition process by the signal acquisition unit 10 is repeated until the determination unit 13 determines that three or more sectors satisfying the determination condition are consecutive.
  • FIG. 2 is a flow chart showing the signal selection method according to the first embodiment, and the value indicating the signal level for each sector is assumed to be the signal amplitude average value.
  • the signal acquisition unit 10 acquires a signal and stores the acquired signal in the memory 11 (step ST1). For example, the signal acquisition unit 10 acquires signals transmitted irregularly and intermittently at a constant cycle, and stores a plurality of digital signals acquired at each cycle in the memory 11. As a result, the plurality of digital signals are stored in the memory 11 in time series in the order of the signal numbers.
  • the calculation unit 12 divides the signal stored in the memory 11 into three or more consecutive sectors and calculates the average value of the signal amplitude for each sector (step ST2). For example, the calculating unit 12 divides the signals stored in the memory 11 into four sectors (1) to (4) with respect to the time series of the 1024 most recently acquired digital signals. Then, the calculation unit 12 calculates an average value of signal amplitudes (hereinafter, referred to as an amplitude average value) for each sector according to the following equations (1) to (4), and calculates the calculated signal amplitude average for each sector. The value is output to the determination unit 13.
  • A(n) is a signal number n out of 1024 digital signals.
  • Is the amplitude of the digital signal of. abs is a function for obtaining the absolute value of the amplitude A(n).
  • S avg (1) is the amplitude average value of the signal of sector (1)
  • S avg (2) is the amplitude average value of the signal of sector (2)
  • S avg (3) is the sector (3 )
  • Is the average amplitude value of the signal of S avg (4) is the average amplitude value of the signal of the sector (4).
  • the determination unit 13 determines, for each sector, whether or not the average amplitude value of the signal input from the calculation unit 12 is equal to or more than a threshold value (step ST3). For example, when the signal stored in the memory 11 is a time series of 1024 digital signals, and the sector is in the range of the signal number n of 256, the signal stored in the memory 11 is calculated by the calculation unit 12 Is divided into four consecutive sectors by. The determination unit 13 extracts the amplitude average value of the signals of the sectors in ascending order of the signal number among the amplitude average values of the signals of the four sectors, and the amplitude average value of each sector is equal to or larger than the threshold value for all four sectors. Or not.
  • FIG. 3A is a graph showing the relationship between the signal number n and the signal amplitude when there is no signal-free section.
  • the signal is a time series of 1024 digital signals most recently acquired by the signal acquisition unit 10 among the digital signals stored in the memory 11.
  • the signal is divided into four consecutive sectors such as sector (1), sector (2), sector (3) and sector (4). Be divided.
  • step ST5 When three or more sectors in which the average value of the signal amplitude is equal to or greater than the threshold value continue (step ST4; YES), the determination unit 13 proceeds to the process of step ST5.
  • S avg (1) of sector (1), S avg (2) of sector (2), S avg (3) of sector (3) and S avg (4) of sector (4). Are all above the threshold.
  • the determination unit 13 determines that the first sector (of the consecutive sectors (1), (2), (3), and (4) that the average amplitude value of the signal is greater than or equal to the threshold value.
  • a signal included in one or both of the sector (2) and the sector (3) excluding the sector 1) and the final sector 4 is output (step ST5).
  • FIG. 3B is a graph showing the relationship between the signal number n and the signal amplitude when one sector includes a no-signal section.
  • the signal is divided into four consecutive sectors, sector (1), sector (2), sector (3) and sector (4), as in FIG. 3A.
  • the sector (1) includes a no-signal section, and the amplitude average value S avg (1) of the signal of the sector (1) is smaller than the threshold value.
  • S avg (2) of sector (2), S avg (3) of sector (3) and S avg (4) of sector (4) are greater than or equal to the threshold value.
  • the determination unit 13 determines that the first sector (2) and the last sector (4) among the consecutive sectors (2), sector (3), and sector (4) whose signal amplitude average value is greater than or equal to the threshold value.
  • the signals included in the sector (3) except for () are output (step ST5).
  • FIG. 3C is a graph showing the relationship between the signal number n and the signal amplitude when two sectors include a no-signal section.
  • the signal is divided into four consecutive sectors, sector (1), sector (2), sector (3) and sector (4), as in FIG. 3A.
  • the sector (1) and the sector (2) include a non-signal section.
  • the signal amplitude average value S avg (1) and the signal amplitude average value S avg (2) are smaller than the threshold value, three or more sectors in which the signal amplitude average value is the threshold value or more do not continue (step ST4; NO).
  • the determination unit 13 notifies the signal acquisition unit 10 that three or more sectors in which the average amplitude value of the signal is equal to or larger than the threshold value are not consecutive.
  • the signal acquisition unit 10 acquires the signal again.
  • the determination unit 13 determines that the consecutive sector (2 ), sector (3) and sector (4) except for the first sector (2) and the last sector (4), the signals included in sector (3) are output (step ST5).
  • the average value of the signal amplitude is the threshold value.
  • the sector immediately after is a sector including a no-signal section at least at the start portion thereof.
  • the sector immediately before the first sector and the sector immediately after the last sector are selected.
  • the determination unit 13 outputs the signals included in the sectors other than the first sector and the last sector among the three or more consecutive sectors whose signal amplitude average value is equal to or greater than the threshold value.
  • the signal selection circuit 1 can select a signal while suppressing the output of a no-signal component even if a no-signal section occurs irregularly.
  • the signal selection circuit 1 includes a processing circuit for executing the processing of steps ST1 to ST5 shown in FIG.
  • the processing circuit may be dedicated hardware, or may be a CPU (Central Processing Unit) that executes a program stored in the memory.
  • CPU Central Processing Unit
  • FIG. 4A is a block diagram showing a hardware configuration for realizing the function of the signal selection circuit 1.
  • FIG. 4B is a block diagram showing a hardware configuration that executes software that implements the function of the signal selection circuit 1.
  • the input interface 100 is an interface that relays signal acquisition by the signal acquisition unit 10 illustrated in FIG.
  • the storage device 101 is a storage device that functions as the memory 11.
  • the output interface 102 is an interface that relays a signal output from the determination unit 13 included in the signal selection circuit 1.
  • the processing circuit 103 may be, for example, a single circuit, a composite circuit, a programmed processor, a parallel programmed processor, or an ASIC (Application Specific Integrated). Circuit), FPGA (Field-Programmable Gate Array), or a combination thereof.
  • the functions of the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1 may be realized by separate processing circuits, or these functions may be collectively realized by one processing circuit. ..
  • the processing circuit is the processor 104 shown in FIG. 4B
  • the functions of the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1 are realized by software, firmware, or a combination of software and firmware. To be done.
  • the software or firmware is described as a program and stored in the memory 105.
  • the processor 104 realizes the functions of the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1 by reading and executing the program stored in the memory 105. That is, the signal selection circuit 1 includes a memory 105 for storing a program that, when executed by the processor 104, results in the processes of steps ST1 to ST5 in the flowchart shown in FIG. These programs cause a computer to execute the procedure or method of the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1.
  • the memory 105 may be a computer-readable storage medium that stores a program that causes a computer to function as the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1.
  • the memory 105 is, for example, a RAM (Random Access Memory), a ROM (Read Only Memory), a flash memory, an EPROM (Erasable Programmable Memory), an EEPROM (Electrically memory-volatile or non-volatile semiconductor) such as an EEPROM (Electrically-volatile memory).
  • RAM Random Access Memory
  • ROM Read Only Memory
  • flash memory an EPROM (Erasable Programmable Memory)
  • an EEPROM Electrically memory-volatile or non-volatile semiconductor
  • a disc, a flexible disc, an optical disc, a compact disc, a mini disc, a DVD, etc. are applicable.
  • the functions of the signal acquisition unit 10, the memory 11, the calculation unit 12, and the determination unit 13 in the signal selection circuit 1 may be partially implemented by dedicated hardware and partially implemented by software or firmware.
  • the signal acquisition unit 10 and the memory 11 realize the functions by the processing circuit 103 that is dedicated hardware, and the calculation unit 12 and the determination unit 13 cause the processor 104 to read and execute the program stored in the memory 105. To realize the function.
  • the processing circuit can realize the above functions by hardware, software, firmware, or a combination thereof.
  • the signal selection circuit 1 excludes the first sector and the last sector when three or more sectors in which the value indicating the signal level of each sector satisfies the determination condition are consecutive. If the number of sectors satisfying the determination conditions is not three or more consecutive, the signal is acquired again. As a result, it is possible to select signals even if the non-signal sections occur irregularly.
  • the signal selection circuit 1 according to the first embodiment can also be used when the no-signal section regularly occurs.
  • FIG. 5 is a block diagram showing the signal selection circuit 1A and the distortion compensation circuit 2 according to the second embodiment, and the power amplifier 3 to be the distortion compensation target.
  • the signal selection circuit 1A, the distortion compensation circuit 2, and the power amplifier 3 are components of the wireless transmitter.
  • the signal selection circuit 1A selects a first signal used for calculating the distortion compensation coefficient from the output signal of the distortion compensation circuit 2 and a second signal used for calculation of the distortion compensation coefficient from the output signal of the power amplifier 3. Select signals.
  • the distortion compensation circuit 2 calculates a distortion compensation coefficient using the first signal and the second signal selected by the signal selection circuit 1A, and compensates the nonlinear characteristic of the power amplifier 3 using the calculated distortion compensation coefficient. ..
  • the power amplifier 3 amplifies the power of the transmission signal of the wireless transmitter. The transmission signal whose power is amplified by the power amplifier 3 is transmitted from the wireless transmitter.
  • FIG. 6 is a block diagram showing the configuration of the signal selection circuit 1A.
  • the signal selection circuit 1A includes a first signal acquisition unit 10A-1, a second signal acquisition unit 10A-2, a first memory 11A-1, a second memory 11A-2, and a second memory 11A-2.
  • a first calculating unit 12A-1, a second calculating unit 12A-2, a first determining unit 13A-1 and a second determining unit 13A-2 are provided.
  • the first signal acquisition unit 10A-1 acquires the first signal and stores the acquired first signal in the first memory 11A-1.
  • the first signal acquisition unit 10A-1 acquires the output signal of the distortion compensation circuit 2 as a first signal and stores the acquired first signal in the first memory 11A-1.
  • the second signal acquisition unit 10A-2 acquires the second signal and stores the acquired second signal in the second memory 11A-2.
  • the second signal acquisition unit 10A-2 acquires the output signal of the power amplifier 3 as a second signal, and stores the acquired second signal in the second memory 11A-2.
  • the first memory 11A-1 stores the first signal acquired by the first signal acquisition unit 10A-1.
  • the first memory 11A-1 sequentially stores the output signal of the distortion compensation circuit 2.
  • the output signal of the distortion compensation circuit 2 is a digital signal acquired by the first signal acquisition unit 10A-1 at regular intervals, and is, for example, a serial number stored in the first memory 11A-1. A signal number is given.
  • the second memory 11A-2 stores the second signal acquired by the second signal acquisition unit 10A-2.
  • the second memory 11A-2 sequentially stores the output signal of the power amplifier 3.
  • the output signal of the power amplifier 3 is a digital signal acquired by the second signal acquisition unit 10A-2 at regular intervals, and is, for example, a signal having a serial number stored in the second memory 11A-2. A number is assigned.
  • FIG. 6 shows the signal selection circuit 1A including the first memory 11A-1 and the second memory 11A-2
  • the first memory 11A-1 and the second memory 11A-2 are An external device provided separately from the signal selection circuit 1A may be provided. That is, the signal selection circuit 1A according to the second embodiment may not include the first memory 11A-1 and the second memory 11A-2. In this case, the signal selection circuit 1A communicates with an external device to exchange signals with the first memory 11A-1 and the second memory 11A-2.
  • the first calculator 12A-1 divides the first signal stored in the first memory 11A-1 into three or more consecutive sectors, and calculates a value indicating the level of the first signal for each sector. To do.
  • the second calculator 12A-2 divides the second signal stored in the second memory 11A-2 into three or more consecutive sectors, and calculates a value indicating the level of the second signal for each sector. To do.
  • examples of the value indicating the level of the first signal for each sector include an average value of power or an average value of amplitude of a plurality of first signals divided for each sector. .. Further, the value indicating the level of the first signal for each sector may be the maximum value of power or amplitude other than the average value of power and the average value of amplitude, or may be another statistical value related to power or amplitude. It may be. This is the same in the sector of the second signal.
  • a sector is a unit that divides a signal at regular intervals. For example, a sector is a range of signal numbers that divide a time series of a plurality of digital signals at regular intervals.
  • the first determination unit 13A-1 determines for each sector whether the value calculated by the first calculation unit 12A-1 satisfies the determination condition, and three or more consecutive sectors satisfy the determination condition. Check whether or not.
  • the second determination unit 13A-2 determines, for each sector, whether or not the value calculated by the second calculation unit 12A-2 satisfies the determination condition, and three sectors satisfy the determination condition. Check if the above is continuous.
  • the determination condition in the first determination unit 13A-1 is whether or not a sector includes a certain signal interval or more based on the level of the first signal for each sector. This is a condition for For example, when the value indicating the level of the first signal for each sector is the average amplitude value of the plurality of first signals divided for each sector, the average amplitude value of the first signal for each sector is the amplitude of the signal.
  • the determination condition may be whether or not the threshold is equal to or more than the threshold.
  • the determination condition in the second determination unit 13A-2 is a condition for determining whether or not the sector includes a certain signal section or more based on the level of the second signal for each sector.
  • the determination condition may be whether or not the threshold is equal to or more than the threshold.
  • Each of the first determination unit 13A-1 and the second determination unit 13A-2 determines that the signal of the sector satisfies the determination condition if the average amplitude value of the signal of each sector is equal to or more than the threshold value, and determines each sector. If the amplitude average value of the signal is smaller than the threshold value, it is determined that the signal of the sector does not satisfy the determination condition. This is the same when the value indicating the signal level of each sector is the average value of the power of a plurality of signals divided for each sector. If the average value of the power is equal to or higher than the threshold value, the signal of the sector is Is determined to satisfy the determination condition, and when the average value of the power is smaller than the threshold value, it is determined that the signal of the sector does not satisfy the determination condition.
  • the first determining unit 13A-1 and the second determining unit 13A-2 respectively output signals of sectors excluding the first sector and the last sector among three or more consecutive sectors satisfying the determination condition. ..
  • the first determination unit 13A-1 excludes the first sector and the fourth sector.
  • the second determination unit 13A-2 outputs the signal included in the third sector excluding the second sector and the fourth sector.
  • the first sector when four sectors from the first sector to the fourth sector continuously satisfy the determination condition, the first sector includes the non-signal section in the immediately preceding sector, and the fourth sector is , The sector immediately after may include a non-signal section. For this reason, even if the first sector and the fourth sector satisfy the determination condition, there is a high possibility that these sectors include a non-signal component. Therefore, in the signal selection circuit 1A, by removing the first sector and the last sector from three or more consecutive sectors that are determined to satisfy the determination condition, it is possible that the output signal contains a no-signal component. It's low.
  • the first signal acquisition unit 10A-1 and the second signal acquisition unit 10A-2 when three or more sectors satisfying the determination condition are not consecutive, acquire the first signal and the second signal acquired most recently. Since it is highly likely that a signalless component is included in both or either of the signals, the first signal and the second signal are acquired again.
  • FIG. 7 is a block diagram showing the configuration of the distortion compensation circuit 2.
  • the distortion compensation circuit 2 is a circuit that reduces the distortion component added to the transmission signal due to the non-linear characteristic of the power amplifier 3, and includes a coefficient calculation unit 20 and a compensation processing unit 21.
  • the coefficient calculation unit 20 uses the first signal output from the first determination unit 13A-1 and the second signal output from the second determination unit 13A-2 included in the signal selection circuit 1A to distort the distortion. Calculate the compensation coefficient.
  • a well-known method can be used as a method of calculating the distortion compensation coefficient.
  • the compensation processing unit 21 uses the distortion compensation coefficient calculated by the coefficient calculation unit 20 to perform distortion compensation processing on the transmission signal input to the power amplifier 3.
  • the coefficient calculation unit 20 uses the first signal selected from the output signal of the distortion compensation circuit 2 by the first determination unit 13A-1 and the output signal of the power amplifier 3 by the second determination unit 13A-2. Using the selected second signal, the distortion compensation coefficient representing the inverse characteristic of the power amplifier 3 is calculated.
  • the compensation processing unit 21 uses the distortion compensation coefficient calculated by the coefficient calculation unit 20 to perform distortion compensation processing on the transmission signal. Note that this configuration is a known configuration called Indirect Learning Architecture.
  • FIG. 8 is a flowchart showing the signal selection method according to the second embodiment, and the value indicating the signal level for each sector is assumed to be the signal amplitude average value.
  • the first signal acquisition unit 10A-1 acquires the output signal of the distortion compensation circuit 2 as a first signal, stores the acquired first signal in the first memory 11A-1, and stores it in the second memory 11A-1.
  • the signal acquisition unit 10A-2 acquires the output signal of the power amplifier 3 as a second signal, and stores the acquired second signal in the second memory 11A-2 (step ST1a).
  • the output signals of the distortion compensation circuit 2 acquired at regular intervals by the first signal acquisition unit 10A-1 are sequentially stored.
  • the output signal of the distortion compensation circuit 2 is a complex signal.
  • the output signals of the power amplifier 3 acquired by the second signal acquisition unit 10A-2 at regular intervals are sequentially stored.
  • the first calculation unit 12A-1 includes the first signal most recently acquired by the first signal acquisition unit 10A-1 among the first signals stored in the first memory 11A-1.
  • the time series of is divided into three or more consecutive sectors, and the average value of the amplitude of the first signal for each sector is calculated.
  • the second calculation unit 12A-2 includes the second signal most recently acquired by the second signal acquisition unit 10A-2 among the second signals stored in the second memory 11A-2.
  • the time series of is divided into three or more continuous sectors, and the average value of the amplitude of the second signal for each sector is calculated (step ST2a).
  • the first calculation unit 12A-1 uses the time series of the 1024 digital signals most recently acquired among the first signals stored in the first memory 11A-1 as four consecutive sectors ( Divide into 1) to (4). Then, the first calculator 12A-1 calculates the amplitude average value of the first signal for each sector according to the above equations (1) to (4), and calculates the average amplitude of the first signal for each sector. The value is output to the first determination unit 13A-1.
  • the second calculation unit 12A-2 divides the second signal into four sectors (1) to (4), and according to the above equations (1) to (4), the second signal is calculated for each sector. Of the second signal for each sector is output to the second determination unit 13A-2.
  • the first determination unit 13A-1 determines, for each sector, whether or not the average amplitude value of the first signal input from the first calculation unit 12A-1 is equal to or more than a threshold value, and the second determination unit 13A-1.
  • the 13A-2 determines for each sector whether or not the average amplitude value of the second signal input from the second calculating section 12A-2 is equal to or more than a threshold value (step ST3a). For example, when the first signal is a time series of 1024 digital signals and the sector is in the range of 256 signal numbers n, the first calculation unit 12A-1 outputs four first signals. Divide into consecutive sectors.
  • the first determination unit 13A-1 extracts the amplitude average value of the signals of the sectors in ascending order of the signal number from the amplitude average values of the signals of the four sectors, and the first average of each sector for all four sectors. It is determined whether or not the average value of the amplitude of the signal is equal to or more than the threshold value.
  • the second calculation unit 12A-2 outputs the second signal to 4 Divide into two consecutive sectors.
  • the second determination unit 13A-2 extracts the amplitude average value of the signal of the sector in the ascending order of the signal number from the amplitude average value of the signal of each of the four sectors, and the second average value of each sector for all four sectors is extracted. It is determined whether or not the average value of the amplitude of the signal is equal to or more than the threshold value.
  • 1024 digital signals are divided into 256 sectors, but these are examples, and may be increased or decreased according to the nonlinearity of the power amplifier.
  • the first determination unit 13A-1 confirms, as a result of the determination processing in step ST3a, whether or not there are three or more consecutive sectors in which the average amplitude value of the first signal is equal to or more than the threshold value (step ST4a). ).
  • This determination process is the first determination process.
  • the first determination unit 13A-1 notifies the second determination unit 13A-2 of this. To do.
  • step ST3a When the second determination unit 13A-2 receives the above notification from the first determination unit 13A-1, the result of the determination processing in step ST3a is that there are three sectors in which the average amplitude value of the second signal is equal to or greater than the threshold value. It is confirmed whether or not the above is continuous (step ST5a). This determination process is the second determination process.
  • the second determination unit 13A-2 notifies the first determination unit 13A-1 when three or more sectors in which the average amplitude value of the second signal is equal to or larger than the threshold value continue (step ST5a; YES). To do. At this time, the first determination unit 13A-1 determines the first sector among the three or more consecutive sectors in which the average amplitude value of the first signal is equal to or greater than the threshold value, excluding the first sector and the last sector. The signal is output to the distortion compensation circuit 2, and the second determination unit 13A-2 selects the first sector and the last sector among three or more consecutive sectors in which the average amplitude value of the second signal is equal to or greater than the threshold value. The second signal of the removed sector is output to the distortion compensation circuit 2 (step ST6a).
  • the signal selection circuit 1A is less likely to include a non-signal component in the output signal of the distortion compensation circuit 2 and the output signal of the power amplifier 3 even if the non-signal section occurs irregularly. It is possible to select the first signal and the second signal and output the selected first signal and second signal to the distortion compensation circuit 2.
  • the first calculator 12A-1 divides the first signal stored in the first memory 11A-1 into four consecutive sectors, and calculates S ave (1) to S ave (4). If S ave (1), S ave (2), S ave (3), and S ave (4) are equal to or greater than the threshold, the first determination unit 13A-1 determines that the sector (2 ) And the sector (3) may output the first signal included therein, or only the first signal included in the sector (2) may be output included in the sector (3). You may output only a 1st signal. That is, if the first signal output to the distortion compensating circuit 2 is continuous, the first sector and the last sector in three or more consecutive sectors in which the amplitude average value of the first signal is equal to or greater than the threshold value are excluded. The first signal of any of the above sectors may be output.
  • the first determination unit 13A-1 determines this as the first signal acquisition unit. 10A-1 and the second determination unit 13A-2 are notified. Upon receiving the above notification from the first determination unit 13A-1, the second determination unit 13A-2 notifies the second signal acquisition unit 10A-2 of this.
  • the first signal acquisition unit 10A-1 Upon receiving the above notification from the first determination unit 13A-1, the first signal acquisition unit 10A-1 returns to the process of step ST1a and acquires the output signal of the distortion compensation circuit 2 again. Similarly, when the second signal acquisition unit 10A-2 receives the above notification from the first determination unit 13A-1, the second signal acquisition unit 10A-2 returns to the process of step ST1a and acquires the output signal of the power amplifier 3 again.
  • the second determination unit 13A-2 when the three or more sectors in which the average amplitude value of the second signal is equal to or greater than the threshold value are not consecutive (step ST5a; NO), the second determination unit 13A-2 determines that the second signal acquisition unit 10A-2 and the first determination unit 13A-1 are notified. Upon receiving the above notification from the second determination unit 13A-2, the first determination unit 13A-1 notifies the first signal acquisition unit 10A-1 of this notification.
  • the second signal acquisition unit 10A-2 Upon receiving the above notification from the second determination unit 13A-2, the second signal acquisition unit 10A-2 returns to the process of step ST1a and acquires the output signal of the power amplifier 3 again. Similarly, when the first signal acquisition unit 10A-1 receives the notification from the second determination unit 13A-2, the first signal acquisition unit 10A-1 returns to the process of step ST1a and acquires the output signal of the distortion compensation circuit 2 again.
  • the first determination process by the first determination unit 13A-1 is followed by the second determination process by the second determination unit 13A-2 (step ST5a).
  • the first determination process and the second determination process may be performed in parallel by the first determination unit 13A-1 and the second determination unit 13A-2.
  • the functions of the second calculation unit 12A-2, the first determination unit 13A-1 and the second determination unit 13A-2 are realized by the processing circuit. That is, the signal selection circuit 1A includes a processing circuit for executing the processing of steps ST1a to ST6a shown in FIG.
  • the processing circuit may be dedicated hardware, or may be a CPU that executes a program stored in the memory.
  • the processing circuit 103 may be, for example, a single circuit, a composite circuit, a programmed processor, a parallel programmed processor, an ASIC, an FPGA, or A combination of these is applicable.
  • the functions of the second calculation unit 12A-2, the first determination unit 13A-1 and the second determination unit 13A-2 may be implemented by separate processing circuits, and these functions may be combined into one processing circuit. May be realized with.
  • the processing circuit is the processor 104 shown in FIG. 4B
  • the memory 11A-2, the first calculation unit 12A-1, the second calculation unit 12A-2, the first determination unit 13A-1 and the second determination unit 13A-2 have the functions of software, firmware or software. It is realized by the combination of the and firmware.
  • the software or firmware is described as a program and stored in the memory 105.
  • the processor 104 reads out the program stored in the memory 105 and executes the program, so that the first signal acquisition unit 10A-1, the second signal acquisition unit 10A-2, and the first memory 11A in the signal selection circuit 1A. -1, the second memory 11A-2, the first calculation unit 12A-1, the second calculation unit 12A-2, the first determination unit 13A-1 and the second determination unit 13A-2 functions To do. That is, the signal selection circuit 1A includes a memory 105 for storing a program that, when executed by the processor 104, results in the processes of steps ST1a to ST6a in the flowchart shown in FIG.
  • the computer is caused to execute the procedure or method of the unit 12A-1, the second calculating unit 12A-2, the first determining unit 13A-1, and the second determining unit 13A-2.
  • the memory 105 includes a computer as a first signal acquisition unit 10A-1, a second signal acquisition unit 10A-2, a first memory 11A-1, a second memory 11A-2, and a first signal acquisition unit 10A-2 in the signal selection circuit 1A.
  • a computer-readable storage medium storing a program for causing the calculation unit 12A-1, the second calculation unit 12A-2, the first determination unit 13A-1, and the second determination unit 13A-2 to function. Good.
  • Part of the functions of the second calculator 12A-2, the first determiner 13A-1 and the second determiner 13A-2 are implemented by dedicated hardware, and some are implemented by software or firmware. May be.
  • the first signal acquisition unit 10A-1, the second signal acquisition unit 10A-2, the first memory 11A-1 and the second memory 11A-2 function in the processing circuit 103 that is dedicated hardware.
  • the processor 104 is stored in the memory 105. The function is realized by reading and executing the program. In this way, the processing circuit can realize the above functions by hardware, software, firmware, or a combination thereof.
  • the signal selection circuit 1A since the signal selection circuit 1A according to the second embodiment has the constituent elements shown in FIG. 6, the output signal of the distortion compensation circuit 2 and/or the output signal of the power amplifier 3 is not present. Even if the signal sections are irregularly generated, the output signal of the distortion compensating circuit 2 and the output signal of the power amplifier 3, which are unlikely to include a non-signal component, can be appropriately selected. As a result, a no-signal component that is inappropriate for calculating the distortion compensation coefficient is removed. Therefore, the distortion compensation circuit 2 calculates a distortion compensation coefficient that can reduce the distortion component of the transmission signal, and uses the calculated distortion compensation coefficient. It is possible to apply proper distortion compensation to the transmission signal.
  • FIG. 9 is a block diagram showing the signal selection circuit 1B and the distortion compensation circuit 2 according to the third embodiment, and the power amplifier 3 to be the distortion compensation target. 9, the same components as those of FIG. 5 are designated by the same reference numerals and the description thereof will be omitted.
  • the signal selection circuit 1B, the distortion compensation circuit 2, and the power amplifier 3 are components of the wireless transmitter.
  • the signal selection circuit 1B selects the first signal used for the calculation of the distortion compensation coefficient from the output signal of the distortion compensation circuit 2 and the second signal used for the calculation of the distortion compensation coefficient from the input signal of the power amplifier 3. Select signals.
  • FIG. 10 is a block diagram showing the configuration of the signal selection circuit 1B.
  • the signal selection circuit 1B includes a first signal acquisition unit 10B-1, a second signal acquisition unit 10B-2, a first memory 11B-1, a second memory 11B-2, and a second memory 11B-2.
  • the first calculation unit 12B-1, the second calculation unit 12B-2, the first determination unit 13B-1, and the second determination unit 13B-2 are provided.
  • the first signal acquisition unit 10B-1 acquires the first signal and stores the acquired first signal in the first memory 11B-1.
  • the first signal acquisition unit 10B-1 acquires the input signal of the distortion compensation circuit 2 as a first signal and stores the acquired first signal in the first memory 11B-1.
  • the second signal acquisition unit 10B-2 acquires the second signal and stores the acquired second signal in the second memory 11B-2.
  • the second signal acquisition unit 10B-2 acquires the output signal of the power amplifier 3 as a second signal, and stores the acquired second signal in the second memory 11B-2.
  • the first memory 11B-1 stores the first signal acquired by the first signal acquisition unit 10B-1.
  • the first memory 11B-1 sequentially stores the input signal of the distortion compensation circuit 2.
  • the input signal of the distortion compensation circuit 2 is a digital signal acquired by the first signal acquisition unit 10B-1 at regular intervals, and is, for example, a serial number stored in the first memory 11B-1. A signal number is given.
  • the second memory 11B-2 stores the second signal acquired by the second signal acquisition unit 10B-2.
  • the second memory 11B-2 sequentially stores the output signal of the power amplifier 3.
  • the output signal of the power amplifier 3 is a digital signal acquired by the second signal acquisition unit 10B-2 at regular intervals, and is, for example, a serial number stored in the second memory 11B-2. A number is assigned.
  • FIG. 10 shows the signal selection circuit 1B including the first memory 11B-1 and the second memory 11B-2
  • the first memory 11B-1 and the second memory 11B-2 are An external device provided separately from the signal selection circuit 1B may be provided. That is, the signal selection circuit 1B according to the third embodiment may not include the first memory 11B-1 and the second memory 11B-2. In this case, the signal selection circuit 1B communicates with an external device to exchange signals with the first memory 11B-1 and the second memory 11B-2.
  • the first calculator 12B-1 divides the first signal stored in the first memory 11B-1 into three or more consecutive sectors, and a value indicating the level of the first signal for each sector. To calculate.
  • the second calculator 12B-2 divides the second signal stored in the second memory 11B-2 into three or more consecutive sectors, and indicates the level of the second signal for each sector. To calculate.
  • the value indicating the level of the first signal for each sector and the value indicating the level of the second signal for each sector are the same as those described in the second embodiment.
  • the first determination unit 13B-1 determines for each sector whether the value calculated by the first calculation unit 12B-1 satisfies the determination condition, and whether three or more consecutive sectors satisfy the determination condition. Confirm whether or not.
  • the second determination unit 13B-2 determines, for each sector, whether the value calculated by the second calculation unit 12B-2 satisfies the determination condition, and whether three or more consecutive sectors satisfy the determination condition. Confirm whether or not.
  • the determination conditions are the same as those described in the second embodiment.
  • each of the first determination unit 13B-1 and the second determination unit 13B-2 determines that the signal of the sector satisfies the determination condition when the average value of the signal amplitude of each sector is equal to or more than the threshold value. If the average value of the signal amplitude for each sector is smaller than the threshold value, it is determined that the sector signal does not satisfy the determination condition. This is the same when the value indicating the signal level of each sector is the average value of the power of a plurality of signals divided for each sector. It is determined that the signal satisfies the determination condition, and if the average value of the power is smaller than the threshold value, it is determined that the signal of the sector does not satisfy the determination condition.
  • the first determining unit 13B-1 and the second determining unit 13B-2 respectively output signals of sectors excluding the first sector and the last sector among three or more consecutive sectors satisfying the determination condition. ..
  • the first signal stored in the first memory 11B-1 the four sectors from the first sector to the fourth sector continuously satisfy the determination condition and are stored in the second memory 11B-2.
  • the first determination unit 13B-1 determines the first sector and the fourth sector.
  • the first signal included in the second sector and/or the third sector excluding the sector is output.
  • the second determination unit 13B-2 outputs the second signal included in the third sector excluding the second sector and the fourth sector.
  • the first signal acquisition unit 10B-1 and the second signal acquisition unit 10B-2 when three or more sectors satisfying the determination condition are not consecutive, acquire the first signal and the second signal acquired most recently. Since it is highly likely that a signalless component is included in both or either of the signals, the first signal and the second signal are acquired again.
  • the distortion compensation circuit 2 is a circuit that reduces the distortion component added to the transmission signal due to the non-linear characteristic of the power amplifier 3, and includes a coefficient calculation unit 20 and a compensation processing unit 21 as in FIG. 7.
  • the coefficient calculation unit 20 uses the first signal output from the first determination unit 13B-1 and the second signal output from the second determination unit 13B-2 included in the signal selection circuit 1B to distort the distortion. Calculate the compensation coefficient.
  • a well-known method can be used as a method of calculating the distortion compensation coefficient.
  • the compensation processing unit 21 uses the distortion compensation coefficient calculated by the coefficient calculation unit 20 to perform distortion compensation processing on the transmission signal input to the power amplifier 3.
  • the coefficient calculation unit 20 uses the first signal selected from the input signal of the distortion compensation circuit 2 by the first determination unit 13B-1 and the output signal of the power amplifier 3 by the second determination unit 13B-2.
  • a distortion compensation coefficient that minimizes the error from the selected second signal is calculated.
  • the compensation processing unit 21 uses the distortion compensation coefficient calculated by the coefficient calculation unit 20 to select the first signal selected from the output signal of the distortion compensation circuit 2 and the first signal selected from the output signal of the power amplifier 3. The distortion compensation process is performed on the transmission signal so that the error from the signal of 2 is minimized.
  • the hardware configuration for realizing the function of the signal selection circuit 1B is the same as that of the signal selection circuit 1A described in the second embodiment.
  • the signal selection circuit 1B since the signal selection circuit 1B according to the third embodiment has the components shown in FIG. 10, there is no input signal to the distortion compensation circuit 2 and/or an output signal from the power amplifier 3. Even if the signal sections are irregularly generated, the input signal of the distortion compensating circuit 2 and the output signal of the power amplifier 3 which are less likely to include a non-signal component can be appropriately selected. As a result, a no-signal component that is inappropriate for calculating the distortion compensation coefficient is removed. Therefore, the distortion compensation circuit 2 calculates a distortion compensation coefficient that can reduce the distortion component of the transmission signal, and uses the calculated distortion compensation coefficient. It is possible to apply proper distortion compensation to the transmission signal.
  • the signal selection circuit according to the present invention can select a signal even when a non-signal section occurs irregularly, and thus can be used as a distortion compensation circuit included in a wireless transmitter.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Transmitters (AREA)

Abstract

信号選別回路(1)は、セクタごとの信号のレベルを示す値が判定条件を満たすセクタが3つ以上連続した場合、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、判定条件を満たすセクタが3つ以上連続しなかった場合には、再度、信号を取得する。

Description

信号選別回路、信号選別方法および歪み補償回路
 本発明は、取得した信号を選別する信号選別回路、信号選別方法および歪み補償回路に関する。
 無線送信機は、電力増幅器を用いて送信信号の電力を増幅し、電力を増幅した送信信号を、アンテナを用いて送信相手へ送信する。このとき、電力増幅器に非線形特性がある場合、電力が増幅された送信信号に歪み成分が加わって、信号品質が劣化する。このため、従来の無線送信機は、歪み補償回路を用いて電力増幅器の非線形特性を補償することで、送信信号に加わった歪み成分を低減している。
 歪み補償回路は、電力増幅器で電力が増幅される前の送信信号と、電力増幅器で電力が増幅された送信信号を帰還させた帰還信号とを用いて、歪み補償係数を算出している。
 例えば、歪み補償回路は、電力増幅器へ入力される信号と、電力増幅器から出力された信号とをメモリに保存し、メモリに保存した信号を用いて電力増幅器の非線形特性を表す歪み補償係数を算出する。
 また、送信信号は、間欠的な送信パターンとなる場合がある。間欠的な送信パターンにおいて、送信信号がない区間(以下、無信号区間と記載する)には、雑音成分を主とした信号が存在する。このため、無信号区間の信号を用いて歪み補償係数を算出しても、当該歪み補償係数は、正しい歪み補償係数にならない。そこで、従来、間欠的な送信パターンで送信された信号を選別する技術が提案されている。
 例えば、特許文献1に記載されたサンプリング回路は、規則性を持つ間欠的な送信パターンで信号が送信されることを前提に、所定の間隔ごとに信号をサンプリングし、信号のサンプリングに失敗すると、それまでとは異なる間隔に変えてサンプリングを再度行う。これにより、特許文献1に記載されたサンプリング回路は、信号のサンプリングに失敗しても、信号のサンプリングに成功する間隔に戻すことができる。
国際公開第2011/030672号
 特許文献1に記載されたサンプリング回路は、前述したように、規則的を持つ間欠的な送信パターンを前提としている。このため、無信号区間が不規則な送信パターンで信号が送信された場合、特許文献1に記載されたサンプリング方法では、信号のサンプリングに成功するとは限らず、無信号区間を除いた信号の選別ができない可能性があった。
 本発明は上記課題を解決するものであり、無信号区間が不規則に発生しても信号を選別することができる信号選別回路、信号選別方法および歪み補償回路を得ることを目的とする。
 本発明に係る信号選別回路は、信号を取得してメモリに記憶させる信号取得部と、メモリに記憶された信号を3つ以上の連続するセクタに分けて、セクタごとの信号のレベルを示す値を算出する算出部と、算出部によって算出された値が判定条件を満たすか否かをセクタごとに判定して、判定条件を満たすセクタが3つ以上連続したか否かを確認する判定部とを備え、判定部は、判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、信号取得部は、判定条件を満たすセクタが3つ以上連続しなかった場合、再度、信号を取得する。
 本発明によれば、セクタごとの信号のレベルを示す値が判定条件を満たすセクタが3つ以上連続した場合、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、判定条件を満たすセクタが3つ以上連続しなかった場合には、再度、信号を取得する。これにより、無信号区間が不規則に発生しても信号を選別することができる。
実施の形態1に係る信号選別回路の構成を示すブロック図である。 実施の形態1に係る信号選別方法を示すフローチャートである。 図3Aは、無信号区間がない場合における信号番号と信号の振幅との関係を示すグラフである。図3Bは、1つのセクタが無信号区間を含む場合における信号番号と信号の振幅との関係を示すグラフである。図3Cは、2つのセクタが無信号区間を含む場合における信号番号と信号の振幅との関係を示すグラフである。 図4Aは、実施の形態1に係る信号選別回路の機能を実現するハードウェア構成を示すブロック図である。図4Bは、実施の形態1に係る信号選別回路の機能を実現するソフトウェアを実行するハードウェア構成を示すブロック図である。 実施の形態2に係る信号選別回路および歪み補償回路と、歪み補償対象の電力増幅器とを示すブロック図である。 実施の形態2に係る信号選別回路の構成を示すブロック図である。 実施の形態2に係る歪み補償回路の構成を示すブロック図である。 実施の形態2に係る信号選別方法を示すフローチャートである。 実施の形態3に係る信号選別回路および歪み補償回路と、歪み補償対象の電力増幅器とを示すブロック図である。 実施の形態3に係る信号選別回路の構成を示すブロック図である。
 以下、本発明をより詳細に説明するため、本発明を実施するための形態について、添付の図面に従って説明する。
実施の形態1.
 図1は、実施の形態1に係る信号選別回路1の構成を示すブロック図である。信号選別回路1は、信号を選別する回路であり、信号取得部10、メモリ11、算出部12および判定部13を備える。信号取得部10は、信号を取得して、取得した信号をメモリ11に記憶させる。信号取得部10によって取得される信号は、不規則に間欠的に送信される信号であり、例えば、時間分割複信(TDD)信号またはバースト信号が挙げられる。
 送信信号がない無信号区間には雑音成分などの選別対象外の信号成分が含まれる。以下の説明では、無信号区間における選別対象外の信号成分を無信号成分と記載する。
 メモリ11は、信号取得部10によって取得された信号を記憶する。例えば、メモリ11は、信号取得部10によってアナログ信号から一定の取得間隔で取得されたデジタル信号を順次記憶する。各デジタル信号には、例えば、メモリ11に記憶される順の連番である信号番号が付与される。
 なお、図1には、メモリ11を備える信号選別回路1を示したが、メモリ11は、信号選別回路1とは別に設けられた外部装置が備えてもよい。すなわち、実施の形態1に係る信号選別回路1は、メモリ11を備えていなくてもよい。この場合、信号選別回路1は、外部装置と通信してメモリ11との間で信号をやり取りする。
 算出部12は、メモリ11に記憶された信号を3つ以上の連続するセクタに分けて、セクタごとの信号のレベルを示す値を算出する。セクタごとの信号のレベルを示す値には、例えば、セクタごとに区分された複数の信号のそれぞれの電力の平均値または振幅の平均値がある。また、セクタごとの信号のレベルを示す値は、電力の平均値および振幅の平均値以外に、電力または振幅の最大値であってもよいし、電力または振幅に関するその他の統計値であってもよい。
 セクタとは、信号を一定の間隔で区分する単位である。例えば、信号が信号取得部10によって一定周期で取得された複数のデジタル信号であり、メモリ11に複数のデジタル信号が信号番号順の時系列で記憶される場合、セクタは、複数のデジタル信号の時系列を一定の間隔ごとに区分する信号番号の範囲である。256個分の信号番号nの範囲を一つのセクタとした場合、信号番号nが1から256までの範囲が第1番目のセクタであり、信号番号nが257から512までの範囲が第2番目のセクタであり、信号番号nが513から768までの範囲が第3番目のセクタであり、信号番号nが769から1024までの範囲が第4番目のセクタである。
 判定部13は、算出部12によって算出された値が判定条件を満たすか否かをセクタごとに判定して、判定条件を満たすセクタが3つ以上連続したか否かを確認する。判定条件は、選別対象の信号が含まれる区間を信号区間とした場合、セクタごとの信号のレベルに基づいて、セクタに一定以上の信号区間が含まれるか否かを判定するための条件である。例えば、セクタごとの信号のレベルを示す値がセクタごとに区分された複数の信号の振幅の平均値である場合、セクタごとの信号の振幅の平均値が、信号の振幅に関する閾値以上であるか否かを判定条件としてもよい。
 判定部13は、セクタごとの信号の振幅の平均値が閾値以上であれば、セクタの信号が判定条件を満たすと判定し、セクタごとの信号の振幅の平均値が閾値よりも小さければ、セクタの信号が判定条件を満たさないと判定する。これは、セクタごとの信号のレベルを示す値が、セクタごとに区分された複数の信号の電力の平均値である場合も同様であり、電力の平均値が閾値以上であれば、そのセクタの信号は判定条件を満たすと判定され、電力の平均値が閾値よりも小さい場合は、そのセクタの信号は判定条件を満たさないと判定される。
 判定部13は、判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号を出力する。例えば、第1番目から第4番目までの4つのセクタが連続して判定条件を満たした場合、判定部13は、第1番目のセクタおよび第4番目のセクタを除いた、第2番目のセクタおよび第3番目のセクタの両方またはいずれか一方に含まれる信号を出力する。
 第1番目から第4番目までの4つのセクタが連続して判定条件を満たした場合、第1番目のセクタは、直前のセクタが判定条件を満たさない、すなわち、直前のセクタが無信号区間であり、第4番目のセクタは、直後のセクタが判定条件を満たさない無信号区間である。このため、第1番目のセクタおよび第4番目のセクタが判定条件を満たしても、これらのセクタには、無信号区間が含まれる可能性が高い。そこで、判定部13は、判定条件を満たすと判定した3つ以上連続したセクタから、最初のセクタと最後のセクタとを除くことで、その出力信号に無信号区間の無信号成分が含まれないようにしている。
 信号取得部10は、判定条件を満たすセクタが3つ以上連続しなかった場合、再度、信号を取得する。判定条件を満たすセクタの連続が2つ以下である場合、セクタに無信号区間が含まれる可能性が高い。そこで、信号取得部10は、信号を再度取得して、取得した信号をメモリ11に記憶させる。信号取得部10による信号の取得処理は、判定部13によって判定条件を満たすセクタが3つ以上連続したと確認されるまで繰り返される。
 次に動作について説明する。
 図2は、実施の形態1に係る信号選別方法を示すフローチャートであり、セクタごとの信号のレベルを示す値は、信号の振幅平均値であるものとする。
 信号取得部10が、信号を取得し、取得した信号をメモリ11に記憶させる(ステップST1)。例えば、信号取得部10は、不規則に間欠的に送信された信号を一定の周期で取得し、周期ごとに取得した複数のデジタル信号をメモリ11に記憶させる。これにより、メモリ11には、複数のデジタル信号が信号番号順の時系列で記憶される。
 次に、算出部12は、メモリ11に記憶された信号を3つ以上の連続するセクタに分けて、セクタごとの信号の振幅の平均値を算出する(ステップST2)。例えば、算出部12は、メモリ11に記憶された信号のうち、直近に取得された1024個のデジタル信号の時系列について4つのセクタ(1)~(4)に分ける。そして、算出部12は、下記式(1)~(4)に従って、セクタごとに信号の振幅の平均値(以下、振幅平均値と記載する)を算出し、算出したセクタごとの信号の振幅平均値を、判定部13に出力する。下記式(1)~(4)において、n(n=1,2,・・・,1024)は、信号番号であり、A(n)は、1024個のデジタル信号のうち、信号番号がnのデジタル信号の振幅である。absは、振幅A(n)の絶対値を求める関数である。Savg(1)は、セクタ(1)の信号の振幅平均値であり、Savg(2)は、セクタ(2)の信号の振幅平均値であり、Savg(3)は、セクタ(3)の信号の振幅平均値であり、Savg(4)は、セクタ(4)の信号の振幅平均値である。

Figure JPOXMLDOC01-appb-I000001

Figure JPOXMLDOC01-appb-I000002
 判定部13は、算出部12から入力された信号の振幅平均値が閾値以上であるか否かをセクタごとに判定する(ステップST3)。例えば、メモリ11に記憶された信号が、1024個のデジタル信号の時系列である場合、セクタが256個分の信号番号nの範囲であると、メモリ11に記憶された信号は、算出部12によって4つの連続したセクタに分けられる。判定部13は、4つのセクタのそれぞれの信号の振幅平均値のうち、信号番号が若い順にセクタの信号の振幅平均値を取り出し、4つのセクタの全てについて、各セクタの振幅平均値が閾値以上であるか否かを判定する。
 続いて、判定部13は、ステップST3における判定処理の結果、信号の振幅平均値が閾値以上であるセクタが3つ以上連続したか否かを確認する(ステップST4)。図3Aは、無信号区間がない場合における信号番号nと信号の振幅との関係を示すグラフである。図3Aにおいて、信号は、メモリ11に記憶されたデジタル信号のうち、信号取得部10によって直近に取得された1024個のデジタル信号の時系列である。セクタが256個分の信号番号nの範囲である場合、図3Aに示すように、信号はセクタ(1)、セクタ(2)、セクタ(3)およびセクタ(4)といった4つの連続したセクタに分けられる。
 信号の振幅平均値が閾値以上であるセクタが3つ以上連続した場合(ステップST4;YES)、判定部13は、ステップST5の処理に移行する。図3Aに示す例では、セクタ(1)のSavg(1)、セクタ(2)のSavg(2)、セクタ(3)のSavg(3)およびセクタ(4)のSavg(4)の全てが閾値以上である。この場合、判定部13は、信号の振幅平均値が閾値以上であると判定した連続する、セクタ(1)、セクタ(2)、セクタ(3)およびセクタ(4)のうち、最初のセクタ(1)と最終のセクタ(4)を除いた、セクタ(2)およびセクタ(3)の両方またはいずれか一方のセクタに含まれる信号を出力する(ステップST5)。
 図3Bは、1つのセクタが無信号区間を含む場合における信号番号nと信号の振幅との関係を示すグラフである。図3Bにおいて、信号は、図3Aと同様に、セクタ(1)、セクタ(2)、セクタ(3)およびセクタ(4)といった4つの連続したセクタに分けられる。セクタ(1)には無信号区間が含まれており、セクタ(1)の信号の振幅平均値Savg(1)は閾値よりも小さい。セクタ(2)のSavg(2)、セクタ(3)のSavg(3)およびセクタ(4)のSavg(4)は閾値以上である。この場合、判定部13は、信号の振幅平均値が閾値以上である連続した、セクタ(2)、セクタ(3)およびセクタ(4)のうち、最初のセクタ(2)および最終のセクタ(4)を除いた、セクタ(3)に含まれる信号を出力する(ステップST5)。
 図3Cは、2つのセクタが無信号区間を含む場合における信号番号nと信号の振幅との関係を示すグラフである。図3Cにおいて、信号は、図3Aと同様に、セクタ(1)、セクタ(2)、セクタ(3)およびセクタ(4)といった4つの連続したセクタに分けられる。セクタ(1)およびセクタ(2)に無信号区間が含まれる。この場合、信号の振幅平均値Savg(1)および振幅平均値Savg(2)が閾値よりも小さいので、信号の振幅平均値が閾値以上であるセクタが3つ以上連続しない(ステップST4;NO)。判定部13は、信号の振幅平均値が閾値以上であるセクタが3つ以上連続しなかったことを信号取得部10に通知する。ステップST1の処理に戻り、信号取得部10が、再度、信号を取得する。
 例えば、図3Cにおいて、セクタ(2)の信号の振幅平均値Savg(2)が閾値以上であった場合、判定部13は、信号の振幅平均値が閾値以上である連続した、セクタ(2)、セクタ(3)およびセクタ(4)のうち、最初のセクタ(2)と最終のセクタ(4)を除いた、セクタ(3)に含まれる信号を出力する(ステップST5)。
 このように、直前のセクタ(例えば、図3Cのセクタ(1))が少なくともその終了部分に無信号区間を含むセクタ(例えば、図3Cのセクタ(2))は、信号の振幅平均値が閾値以上であっても、図3Cに示すように、無信号成分を含む可能性が高い。これは、直後のセクタが少なくともその開始部分に無信号区間含むセクタの場合も同様である。ここで、判定部13によって判定された信号の振幅平均値が閾値以上である連続した複数のセクタについては、その複数のセクタのうち、最初のセクタの直前のセクタおよび最後のセクタの直後のセクタは、いずれも、信号の振幅平均値が閾値未満のセクタである可能性が高い。そして、信号の振幅平均値が閾値未満のセクタには、その終了部分または開始部分に無信号成分を含む可能性がある。そこで、判定部13は、信号の振幅平均値が閾値以上である3つ以上連続したセクタのうち、最初のセクタおよび最終のセクタを除いたセクタに含まれる信号を出力する。これにより、信号選別回路1は、無信号区間が不規則に発生しても、無信号成分の出力を抑制しつつ、信号を選別することが可能である。
 次に、信号選別回路1の機能を実現するハードウェア構成について説明する。
 信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の機能は、処理回路によって実現される。すなわち、信号選別回路1は、図2に示したステップST1からステップST5の処理を実行するための処理回路を備える。処理回路は、専用のハードウェアであってもよいが、メモリに記憶されたプログラムを実行するCPU(Central Processing Unit)であってもよい。
 図4Aは、信号選別回路1の機能を実現するハードウェア構成を示すブロック図である。図4Bは、信号選別回路1の機能を実現するソフトウェアを実行するハードウェア構成を示すブロック図である。図4Aおよび図4Bにおいて、入力インタフェース100は、図1に示した信号取得部10による信号の取得を中継するインタフェースである。記憶装置101は、メモリ11として機能する記憶装置である。出力インタフェース102は、信号選別回路1が備える判定部13からの信号の出力を中継するインタフェースである。
 処理回路が、図4Aに示す専用のハードウェアの処理回路103である場合、処理回路103は、例えば、単一回路、複合回路、プログラム化したプロセッサ、並列プログラム化したプロセッサ、ASIC(Application Specific Integrated Circuit)、FPGA(Field-Programmable Gate Array)、またはこれらを組み合わせたものが該当する。信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の機能を別々の処理回路で実現してもよく、これらの機能をまとめて1つの処理回路で実現してもよい。
 処理回路が、図4Bに示すプロセッサ104である場合、信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の機能は、ソフトウェア、ファームウェアまたはソフトウェアとファームウェアとの組み合わせにより実現される。なお、ソフトウェアまたはファームウェアは、プログラムとして記述されてメモリ105に記憶される。
 プロセッサ104は、メモリ105に記憶されたプログラムを読み出して実行することで、信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の機能を実現する。すなわち、信号選別回路1は、プロセッサ104によって実行されるときに、図2に示したフローチャートにおけるステップST1からステップST5までの処理が結果的に実行されるプログラムを記憶するためのメモリ105を備える。これらのプログラムは、信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の手順または方法をコンピュータに実行させる。メモリ105は、コンピュータを、信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13として機能させるためのプログラムが記憶されたコンピュータ可読記憶媒体であってもよい。
 メモリ105は、例えば、RAM(Random Access Memory)、ROM(Read Only Memory)、フラッシュメモリ、EPROM(Erasable Programmable Read Only Memory)、EEPROM(Electrically-EPROM)などの不揮発性または揮発性の半導体メモリ、磁気ディスク、フレキシブルディスク、光ディスク、コンパクトディスク、ミニディスク、DVDなどが該当する。
 信号選別回路1における信号取得部10、メモリ11、算出部12および判定部13の機能について一部を専用のハードウェアで実現し、一部をソフトウェアまたはファームウェアで実現してもよい。例えば、信号取得部10およびメモリ11は、専用のハードウェアである処理回路103で機能を実現し、算出部12および判定部13は、プロセッサ104がメモリ105に記憶されたプログラムを読み出して実行することによって機能を実現する。このように、処理回路は、ハードウェア、ソフトウェア、ファームウェアまたはこれらの組み合わせにより上記機能を実現することができる。
 以上のように、実施の形態1に係る信号選別回路1は、セクタごとの信号のレベルを示す値が判定条件を満たすセクタが3つ以上連続した場合、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、判定条件を満たすセクタが3つ以上連続しなかった場合には、再度、信号を取得する。これにより、無信号区間が不規則に発生しても信号を選別することができる。なお、実施の形態1に係る信号選別回路1は、無信号区間が規則的に発生する場合にも使用可能である。
実施の形態2.
 図5は、実施の形態2に係る信号選別回路1Aおよび歪み補償回路2と、歪み補償対象の電力増幅器3とを示すブロック図である。信号選別回路1A、歪み補償回路2、および電力増幅器3は、無線送信機の構成要素である。信号選別回路1Aは、歪み補償回路2の出力信号から、歪み補償係数の算出に使用する第1の信号を選別し、電力増幅器3の出力信号から、歪み補償係数の算出に使用する第2の信号を選別する。歪み補償回路2は、信号選別回路1Aによって選別された第1の信号および第2の信号を用いて歪み補償係数を算出し、算出した歪み補償係数を用いて電力増幅器3の非線形特性を補償する。電力増幅器3は、無線送信機の送信信号の電力を増幅する。電力増幅器3によって電力が増幅された送信信号が無線送信機から送信される。
 図6は、信号選別回路1Aの構成を示すブロック図である。図6に示すように、信号選別回路1Aは、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2を備える。
 第1の信号取得部10A-1は、第1の信号を取得して、取得した第1の信号を第1のメモリ11A-1に記憶させる。例えば、第1の信号取得部10A-1は、歪み補償回路2の出力信号を第1の信号として取得し、取得した第1の信号を第1のメモリ11A-1に記憶させる。第2の信号取得部10A-2は、第2の信号を取得して、取得した第2の信号を第2のメモリ11A-2に記憶させる。例えば、第2の信号取得部10A-2は、電力増幅器3の出力信号を第2の信号として取得し、取得した第2の信号を第2のメモリ11A-2に記憶させる。
 第1のメモリ11A-1は、第1の信号取得部10A-1によって取得された第1の信号を記憶する。例えば、第1のメモリ11A-1は、歪み補償回路2の出力信号を、順次記憶する。歪み補償回路2の出力信号は、第1の信号取得部10A-1によって一定の間隔で取得されたデジタル信号であり、例えば、第1のメモリ11A-1に記憶される順の連番である信号番号が付与される。
 第2のメモリ11A-2は、第2の信号取得部10A-2によって取得された第2の信号を記憶する。例えば、第2のメモリ11A-2は、電力増幅器3の出力信号を、順次記憶する。電力増幅器3の出力信号は、第2の信号取得部10A-2によって一定の間隔で取得されたデジタル信号であり、例えば、第2のメモリ11A-2に記憶される順の連番である信号番号が付与される。
 なお、図6には、第1のメモリ11A-1および第2のメモリ11A-2を備える信号選別回路1Aを示したが、第1のメモリ11A-1および第2のメモリ11A-2は、信号選別回路1Aとは別に設けられた外部装置が備えてもよい。すなわち、実施の形態2に係る信号選別回路1Aは、第1のメモリ11A-1および第2のメモリ11A-2を備えていなくてもよい。この場合、信号選別回路1Aは、外部装置と通信して第1のメモリ11A-1および第2のメモリ11A-2との間で信号をやり取りする。
 第1の算出部12A-1は、第1のメモリ11A-1に記憶された第1の信号を3つ以上の連続したセクタに分け、セクタごとの第1の信号のレベルを示す値を算出する。第2の算出部12A-2は、第2のメモリ11A-2に記憶された第2の信号を3つ以上の連続したセクタに分け、セクタごとの第2の信号のレベルを示す値を算出する。
 実施の形態1と同様に、セクタごとの第1の信号のレベルを示す値としては、例えば、セクタごとに区分された複数の第1の信号の電力の平均値または振幅の平均値が挙げられる。また、セクタごとの第1の信号のレベルを示す値は、電力の平均値および振幅の平均値以外に、電力または振幅の最大値であってもよいし、電力または振幅に関するその他の統計値であってもよい。これは、第2の信号のセクタにおいても同様である。また、セクタは、信号を一定の間隔で区分する単位である。例えば、セクタは、複数のデジタル信号の時系列を一定の間隔ごとに区分する信号番号の範囲である。
 第1の判定部13A-1は、第1の算出部12A-1によって算出された値が判定条件を満たすか否かをセクタごとに判定して、判定条件を満たすセクタが3つ以上連続したか否かを確認する。同様に、第2の判定部13A-2は、第2の算出部12A-2によって算出された値が判定条件を満たすか否かをセクタごとに判定して、判定条件を満たすセクタが3つ以上連続したか否かを確認する。
 実施の形態1と同様に、第1の判定部13A-1における判定条件は、セクタごとの第1の信号のレベルに基づいて、セクタに一定以上の信号区間が含まれるか否かを判定するための条件である。例えば、セクタごとの第1の信号のレベルを示す値がセクタごとに区分された複数の第1の信号の振幅平均値である場合、セクタごとの第1の信号の振幅平均値が信号の振幅に関する閾値以上であるか否かを判定条件としてもよい。
 また、第2の判定部13A-2における判定条件は、セクタごとの第2の信号のレベルに基づいて、セクタに一定以上の信号区間が含まれるか否かを判定するための条件である。例えば、セクタごとの第2の信号のレベルを示す値がセクタごとに区分された複数の第2の信号の振幅平均値である場合、セクタごとの第2の信号の振幅平均値が信号の振幅に関する閾値以上であるか否かを判定条件としてもよい。
 第1の判定部13A-1および第2の判定部13A-2のそれぞれは、セクタごとの信号の振幅平均値が閾値以上であれば、セクタの信号が判定条件を満たすと判定し、セクタごとの信号の振幅平均値が閾値よりも小さければ、セクタの信号が判定条件を満たさないと判定する。これは、セクタごとの信号のレベルを示す値がセクタごとに区分された複数の信号の電力の平均値である場合も同様であり、電力の平均値が閾値以上であれば、そのセクタの信号は判定条件を満たすと判定され、電力の平均値が閾値よりも小さい場合は、そのセクタの信号は判定条件を満たさないと判定される。
 第1の判定部13A-1および第2の判定部13A-2は、判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号をそれぞれ出力する。例えば、第1のメモリ11A-1に記憶された信号において、第1番目から第4番目までの4つのセクタが連続して判定条件を満たし、かつ、第2のメモリ11A-2に記憶された信号において、第2番目から第4番目までの3つのセクタが連続して判定条件を満たした場合、第1の判定部13A-1は、第1番目のセクタおよび第4番目のセクタを除いた、第2番目のセクタと第3番目のセクタの両方またはいずれか一方に含まれる信号を出力する。第2の判定部13A-2は、第2番目のセクタおよび第4番目のセクタを除いた、第3番目のセクタに含まれる信号を出力する。
 例えば、第1番目から第4番目までの4つのセクタが連続して判定条件を満たした場合に、第1番目のセクタは、直前のセクタに無信号区間が含まれ、第4番目のセクタは、直後のセクタが無信号区間が含まれる可能性がある。このため、第1番目のセクタおよび第4番目のセクタが判定条件を満たしても、これらのセクタには無信号成分が含まれる可能性が高い。そこで、信号選別回路1Aでは、判定条件を満たすと判定された3つ以上連続したセクタから、最初のセクタと最後のセクタとを除くことで、その出力信号に無信号成分が含まれる可能性を低くしている。
 また、第1の信号取得部10A-1および第2の信号取得部10A-2は、判定条件を満たすセクタが3つ以上連続しなかった場合、直近に取得した第1の信号および第2の信号の両方またはいずれか一方に無信号成分が含まれる可能性が高いので、再度、第1の信号および第2の信号を取得する。
 図7は、歪み補償回路2の構成を示すブロック図である。歪み補償回路2は、電力増幅器3の非線形特性によって送信信号に加わる歪み成分を低減する回路であり、係数算出部20および補償処理部21を備えている。係数算出部20は、信号選別回路1Aが備える第1の判定部13A-1から出力された第1の信号と第2の判定部13A-2から出力された第2の信号を用いて、歪み補償係数を算出する。歪み補償係数の算出方法としては、周知の方法を用いることができる。
 補償処理部21は、係数算出部20によって算出された歪み補償係数を用いて、電力増幅器3に入力される送信信号に対して歪み補償処理を実行する。例えば、係数算出部20は、第1の判定部13A-1によって歪み補償回路2の出力信号から選別された第1の信号と、第2の判定部13A-2によって電力増幅器3の出力信号から選別された第2の信号とを用いて、電力増幅器3の逆特性を表す歪み補償係数を算出する。補償処理部21は、係数算出部20によって算出された当該歪み補償係数を用いて、送信信号に対して歪み補償処理を行う。なお、本構成は、Indirect Learning Architectureと呼ばれる周知の構成である。
 次に動作について説明する。
 図8は、実施の形態2に係る信号選別方法を示すフローチャートであり、セクタごとの信号のレベルを示す値は、信号の振幅平均値であるものとする。
 まず、第1の信号取得部10A-1が、歪み補償回路2の出力信号を第1の信号として取得し、取得した第1の信号を第1のメモリ11A-1に記憶させ、第2の信号取得部10A-2が、電力増幅器3の出力信号を第2の信号として取得し、取得した第2の信号を第2のメモリ11A-2に記憶させる(ステップST1a)。
 第1のメモリ11A-1には、例えば、第1の信号取得部10A-1によって一定間隔で取得された歪み補償回路2の出力信号が順次記憶される。歪み補償回路2の出力信号は複素信号である。また、第2のメモリ11A-2には、例えば、第2の信号取得部10A-2によって一定間隔で取得された電力増幅器3の出力信号が順次記憶される。
 次に、第1の算出部12A-1は、第1のメモリ11A-1に記憶された第1の信号のうち、第1の信号取得部10A-1によって直近に取得された第1の信号の時系列を、3つ以上の連続するセクタに分けて、セクタごとの第1の信号の振幅の平均値を算出する。同様に、第2の算出部12A-2は、第2のメモリ11A-2に記憶された第2の信号のうち、第2の信号取得部10A-2によって直近に取得された第2の信号の時系列を、3つ以上の連続するセクタに分けて、セクタごとの第2の信号の振幅の平均値を算出する(ステップST2a)。例えば、第1の算出部12A-1は、第1のメモリ11A-1に記憶された第1の信号のうち、直近に取得された1024個のデジタル信号の時系列を4つの連続したセクタ(1)~(4)に分ける。そして、第1の算出部12A-1は、上記式(1)~(4)に従い、セクタごとに第1の信号の振幅平均値を算出し、算出したセクタごとの第1の信号の振幅平均値を第1の判定部13A-1に出力する。同様に、第2の算出部12A-2は、第2の信号を4つのセクタ(1)~(4)に分けて、上記式(1)~(4)に従って、セクタごとに第2の信号の振幅平均値を算出し、算出したセクタごとの第2の信号の振幅平均値を第2の判定部13A-2に出力する。
 第1の判定部13A-1は、第1の算出部12A-1から入力された第1の信号の振幅平均値が閾値以上であるか否かをセクタごとに判定し、第2の判定部13A-2は、第2の算出部12A-2から入力された第2の信号の振幅平均値が閾値以上であるか否かをセクタごとに判定する(ステップST3a)。例えば、第1の信号が1024個のデジタル信号の時系列であり、セクタが256個分の信号番号nの範囲である場合、第1の算出部12A-1は、第1の信号を4つの連続したセクタに分ける。第1の判定部13A-1は、4つのセクタのそれぞれの信号の振幅平均値のうち、信号番号が若い順にセクタの信号の振幅平均値を取り出し、4つのセクタの全てについて各セクタの第1の信号の振幅平均値が閾値以上であるか否かを判定する。同様に、第2の信号が1024個のデジタル信号の時系列であり、セクタが256個分の信号番号nの範囲である場合、第2の算出部12A-2は、第2の信号を4つの連続したセクタに分ける。第2の判定部13A-2は、4つのセクタのそれぞれの信号の振幅平均値のうち、信号番号が若い順にセクタの信号の振幅平均値を取り出し、4つのセクタの全てについて各セクタの第2の信号の振幅平均値が閾値以上であるか否かを判定する。なお、これまでの説明は1024個のデジタル信号を256個ごとのセクタに分けたが、これらは一例であり、電力増幅器の非線形性に応じて増加もしくは減少させてもよい。
 続いて、第1の判定部13A-1は、ステップST3aにおける判定処理の結果、第1の信号の振幅平均値が閾値以上であるセクタが3つ以上連続したか否かを確認する(ステップST4a)。この判定処理が第1の判定処理である。第1の判定部13A-1は、第1の信号の振幅平均値が閾値以上であるセクタが3つ以上連続した場合(ステップST4a;YES)、これを第2の判定部13A-2に通知する。第2の判定部13A-2は、第1の判定部13A-1から上記通知を受けると、ステップST3aにおける判定処理の結果、第2の信号の振幅平均値が閾値以上であるセクタが3つ以上連続したか否かを確認する(ステップST5a)。この判定処理が第2の判定処理である。
 第2の判定部13A-2は、第2の信号の振幅平均値が閾値以上であるセクタが3つ以上連続した場合(ステップST5a;YES)、これを第1の判定部13A-1に通知する。このとき、第1の判定部13A-1は、第1の信号の振幅平均値が閾値以上である3つ以上連続したセクタのうち、最初のセクタおよび最後のセクタを除いたセクタの第1の信号を歪み補償回路2に出力し、第2の判定部13A-2は、第2の信号の振幅平均値が閾値以上である3つ以上連続したセクタのうち、最初のセクタおよび最後のセクタを除いたセクタの第2の信号を歪み補償回路2に出力する(ステップST6a)。これにより、信号選別回路1Aは、無信号区間が不規則に発生しても、歪み補償回路2の出力信号および電力増幅器3の出力信号のうち、無信号成分が含まれる可能性が低い第1の信号および第2の信号を選別し、選別した第1の信号および第2の信号を歪み補償回路2に出力することが可能である。
 例えば、第1の算出部12A-1によって第1のメモリ11A-1に記憶された第1の信号が4つの連続したセクタに分けられて、Save(1)からSave(4)が算出され、Save(1)と、Save(2)と、Save(3)と、Save(4)とが閾値以上であった場合、第1の判定部13A-1は、セクタ(2)およびセクタ(3)のそれぞれに含まれる第1の信号を出力してもよいし、セクタ(2)に含まれる第1の信号のみを出力してもよいし、セクタ(3)に含まれる第1の信号のみを出力してもよい。すなわち、歪み補償回路2に出力される第1の信号が連続していれば、第1の信号の振幅平均値が閾値以上である3つ以上連続したセクタにおける最初のセクタと最終のセクタを除いたセクタのうち、どのセクタの第1の信号を出力してもよい。
 一方、第1の判定部13A-1は、第1の信号の振幅平均値が閾値以上であるセクタが3つ以上連続しなかった場合(ステップST4a;NO)、これを第1の信号取得部10A-1と第2の判定部13A-2とに通知する。第2の判定部13A-2は、第1の判定部13A-1の上記通知を受けると、これを第2の信号取得部10A-2に通知する。
 第1の信号取得部10A-1は、第1の判定部13A-1から上記通知を受けると、ステップST1aの処理に戻り、歪み補償回路2の出力信号を再度取得する。同様に、第2の信号取得部10A-2は、第1の判定部13A-1から上記通知を受けると、ステップST1aの処理に戻り、電力増幅器3の出力信号を再度取得する。
 また、第2の判定部13A-2は、第2の信号の振幅平均値が閾値以上であるセクタが3つ以上連続しなかった場合(ステップST5a;NO)、これを第2の信号取得部10A-2と第1の判定部13A-1とに通知する。第1の判定部13A-1は、第2の判定部13A-2から上記通知を受けると、これを第1の信号取得部10A-1に通知する。
 第2の判定部13A-2から上記通知を受けると、第2の信号取得部10A-2は、ステップST1aの処理に戻って、電力増幅器3の出力信号を再度取得する。同様に、第1の信号取得部10A-1は、第2の判定部13A-2から上記通知を受けると、ステップST1aの処理に戻り、歪み補償回路2の出力信号を再度取得する。
 なお、図8では、第1の判定部13A-1による第1の判定処理(ステップST4a)に続いて、第2の判定部13A-2による第2の判定処理(ステップST5a)が実行される場合を示したが、第1の判定処理と第2の判定処理は、第1の判定部13A-1および第2の判定部13A-2によって並行して行われてもよい。
 次に、信号選別回路1Aの機能を実現するハードウェア構成について説明する。
 信号選別回路1Aにおける、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の機能は、処理回路によって実現される。すなわち、信号選別回路1Aは、図8に示したステップST1aからステップST6aの処理を実行するための処理回路を備える。処理回路は、専用のハードウェアであってもよいが、メモリに記憶されたプログラムを実行するCPUであってもよい。
 処理回路が、図4Aに示す専用のハードウェアの処理回路103である場合、処理回路103は、例えば、単一回路、複合回路、プログラム化したプロセッサ、並列プログラム化したプロセッサ、ASIC、FPGA、またはこれらを組み合わせたものが該当する。信号選別回路1Aにおける第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の機能を別々の処理回路で実現してもよく、これらの機能をまとめて1つの処理回路で実現してもよい。
 処理回路が、図4Bに示すプロセッサ104である場合、信号選別回路1Aにおける、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の機能は、ソフトウェア、ファームウェアまたはソフトウェアとファームウェアとの組み合わせにより実現される。なお、ソフトウェアまたはファームウェアは、プログラムとして記述されてメモリ105に記憶される。
 プロセッサ104は、メモリ105に記憶されたプログラムを読み出して実行することで、信号選別回路1Aにおける、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の機能を実現する。すなわち、信号選別回路1Aは、プロセッサ104によって実行されるときに、図8に示したフローチャートにおけるステップST1aからステップST6aまでの処理が結果的に実行されるプログラムを記憶するためのメモリ105を備える。これらのプログラムは、信号選別回路1Aにおける第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の手順または方法をコンピュータに実行させる。メモリ105は、コンピュータを、信号選別回路1Aにおける第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2として機能させるためのプログラムが記憶されたコンピュータ可読記憶媒体であってもよい。
 信号選別回路1Aにおける、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1、第2のメモリ11A-2、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2の機能について一部を専用のハードウェアで実現し、一部をソフトウェアまたはファームウェアで実現してもよい。例えば、第1の信号取得部10A-1、第2の信号取得部10A-2、第1のメモリ11A-1および第2のメモリ11A-2は、専用のハードウェアである処理回路103で機能を実現し、第1の算出部12A-1、第2の算出部12A-2、第1の判定部13A-1および第2の判定部13A-2は、プロセッサ104がメモリ105に記憶されたプログラムを読み出して実行することによって機能を実現する。このように、処理回路は、ハードウェア、ソフトウェア、ファームウェアまたはこれらの組み合わせにより上記機能を実現することができる。
 以上のように、実施の形態2に係る信号選別回路1Aは、図6に示した構成要素を有するので、歪み補償回路2の出力信号および電力増幅器3の出力信号の両方またはいずれか一方に無信号区間が不規則に発生しても、無信号成分が含まれる可能性が低い歪み補償回路2の出力信号と電力増幅器3の出力信号を適切に選別することができる。これにより、歪み補償係数の算出に不適切な無信号成分が除去されるので、歪み補償回路2は、送信信号の歪み成分を低減可能な歪み補償係数を算出し、算出した歪み補償係数を用いた適切な歪み補償を送信信号に施すことができる。
実施の形態3.
 図9は、実施の形態3に係る信号選別回路1Bおよび歪み補償回路2と、歪み補償対象の電力増幅器3とを示すブロック図である。図9において、図5と同一の構成要素には、同一の符号を付して説明を省略する。信号選別回路1B、歪み補償回路2および電力増幅器3は、無線送信機の構成要素である。信号選別回路1Bは、歪み補償回路2の出力信号から、歪み補償係数の算出に使用する第1の信号を選別し、電力増幅器3の入力信号から、歪み補償係数の算出に使用する第2の信号を選別する。
 図10は、信号選別回路1Bの構成を示すブロック図である。図10に示すように、信号選別回路1Bは、第1の信号取得部10B-1、第2の信号取得部10B-2、第1のメモリ11B-1、第2のメモリ11B-2、第1の算出部12B-1、第2の算出部12B-2、第1の判定部13B-1および第2の判定部13B-2を備える。
 第1の信号取得部10B-1は、第1の信号を取得して、取得した第1の信号を第1のメモリ11B-1に記憶させる。例えば、第1の信号取得部10B-1は、歪み補償回路2の入力信号を第1の信号として取得し、取得した第1の信号を第1のメモリ11B-1に記憶させる。第2の信号取得部10B-2は、第2の信号を取得して、取得した第2の信号を第2のメモリ11B-2に記憶させる。例えば、第2の信号取得部10B-2は、電力増幅器3の出力信号を第2の信号として取得し、取得した第2の信号を第2のメモリ11B-2に記憶させる。
 第1のメモリ11B-1は、第1の信号取得部10B-1によって取得された第1の信号を記憶する。例えば、第1のメモリ11B-1は、歪み補償回路2の入力信号を、順次記憶する。歪み補償回路2の入力信号は、第1の信号取得部10B-1によって一定の間隔で取得されたデジタル信号であり、例えば、第1のメモリ11B-1に記憶される順の連番である信号番号が付与される。
 第2のメモリ11B-2は、第2の信号取得部10B-2によって取得された第2の信号を記憶する。例えば、第2のメモリ11B-2は、電力増幅器3の出力信号を、順次記憶する。電力増幅器3の出力信号は、第2の信号取得部10B-2によって一定の間隔で取得されたデジタル信号であり、例えば、第2のメモリ11B-2に記憶される順の連番である信号番号が付与される。
 なお、図10には、第1のメモリ11B-1および第2のメモリ11B-2を備える信号選別回路1Bを示したが、第1のメモリ11B-1および第2のメモリ11B-2は、信号選別回路1Bとは別に設けられた外部装置が備えてもよい。すなわち、実施の形態3に係る信号選別回路1Bは、第1のメモリ11B-1および第2のメモリ11B-2を備えていなくてもよい。この場合、信号選別回路1Bは、外部装置と通信して第1のメモリ11B-1および第2のメモリ11B-2との間で信号をやり取りする。
 第1の算出部12B-1は、第1のメモリ11B-1に記憶された第1の信号を、3つ以上の連続したセクタに分けて、セクタごとの第1の信号のレベルを示す値を算出する。第2の算出部12B-2は、第2のメモリ11B-2に記憶された第2の信号を、3つ以上の連続したセクタに分けて、セクタごとの第2の信号のレベルを示す値を算出する。
 セクタごとの第1の信号のレベルを示す値と、セクタごとの第2の信号のレベルを示す値は、実施の形態2で説明したものと同様である。
 第1の判定部13B-1は、第1の算出部12B-1によって算出された値が判定条件を満たすか否かをセクタごとに判定し、判定条件を満たすセクタが3つ以上連続したか否かを確認する。第2の判定部13B-2は、第2の算出部12B-2によって算出された値が判定条件を満たすか否かをセクタごとに判定し、判定条件を満たすセクタが3つ以上連続したか否かを確認する。判定条件は、実施の形態2で説明したものと同様である。
 例えば、第1の判定部13B-1および第2の判定部13B-2のそれぞれは、セクタごとの信号の振幅の平均値が閾値以上であれば、セクタの信号が判定条件を満たすと判定し、セクタごとの信号の振幅の平均値が閾値よりも小さければ、セクタの信号が判定条件を満たさないと判定する。これは、セクタごとの信号のレベルを示す値が、セクタごとに区分された複数の信号の電力の平均値である場合も同様であり、電力の平均値が閾値以上であれば、そのセクタの信号は判定条件を満たすと判定され、電力の平均値が閾値よりも小さい場合は、そのセクタの信号は判定条件を満たさないと判定される。
 第1の判定部13B-1および第2の判定部13B-2は、判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号をそれぞれ出力する。例えば、第1のメモリ11B-1に記憶された第1の信号において、第1番目から第4番目までの4つのセクタが連続して判定条件を満たし、第2のメモリ11B-2に記憶された第2の信号において、第2番目から第4番目までの3つのセクタが連続して判定条件を満たした場合、第1の判定部13B-1は、第1番目のセクタおよび第4番目のセクタを除いた、第2番目のセクタと第3番目のセクタの両方またはいずれか一方に含まれる第1の信号を出力する。第2の判定部13B-2は、第2番目のセクタおよび第4番目のセクタを除いた、第3番目のセクタに含まれる第2の信号を出力する。
 また、第1の信号取得部10B-1および第2の信号取得部10B-2は、判定条件を満たすセクタが3つ以上連続しなかった場合、直近に取得した第1の信号および第2の信号の両方またはいずれか一方に無信号成分が含まれる可能性が高いので、再度、第1の信号および第2の信号を取得する。
 歪み補償回路2は、電力増幅器3の非線形特性によって送信信号に加わる歪み成分を低減する回路であり、図7と同様に、係数算出部20および補償処理部21を備えている。係数算出部20は、信号選別回路1Bが備える第1の判定部13B-1から出力された第1の信号と第2の判定部13B-2から出力された第2の信号を用いて、歪み補償係数を算出する。歪み補償係数の算出方法としては、周知の方法を用いることができる。
 補償処理部21は、係数算出部20によって算出された歪み補償係数を用いて、電力増幅器3に入力される送信信号に対して歪み補償処理を実行する。例えば、係数算出部20は、第1の判定部13B-1によって歪み補償回路2の入力信号から選別された第1の信号と、第2の判定部13B-2によって電力増幅器3の出力信号から選別された第2の信号との誤差が最小となる歪み補償係数を算出する。補償処理部21は、係数算出部20によって算出された当該歪み補償係数を用いて、歪み補償回路2の出力信号から選別された第1の信号と、電力増幅器3の出力信号から選別された第2の信号との誤差が最小となるように、送信信号に対して歪み補償処理を行う。
 信号選別回路1Bの機能を実現するハードウェア構成は、実施の形態2で説明した信号選別回路1Aと同様である。
 以上のように、実施の形態3に係る信号選別回路1Bは、図10に示した構成要素を有するので、歪み補償回路2の入力信号および電力増幅器3の出力信号の両方またはいずれか一方に無信号区間が不規則に発生しても、無信号成分が含まれる可能性が低い歪み補償回路2の入力信号と電力増幅器3の出力信号とを適切に選別することができる。これにより、歪み補償係数の算出に不適切な無信号成分が除去されるので、歪み補償回路2は、送信信号の歪み成分を低減可能な歪み補償係数を算出し、算出した歪み補償係数を用いた適切な歪み補償を送信信号に施すことができる。
 なお、本発明は上記実施の形態に限定されるものではなく、本発明の範囲内において、実施の形態のそれぞれの自由な組み合わせまたは実施の形態のそれぞれの任意の構成要素の変形もしくは実施の形態のそれぞれにおいて任意の構成要素の省略が可能である。
 本発明に係る信号選別回路は、無信号区間が不規則に発生しても信号を選別することができるので、無線送信機が備える歪み補償回路に利用可能である。
 1,1A,1B 信号選別回路、2 歪み補償回路、3 電力増幅器、10 信号取得部、10A-1,10B-1 第1の信号取得部、10A-2,10B-2 第2の信号取得部、11 メモリ、11A-1,11B-1 第1のメモリ、11A-2,11B-2 第2のメモリ、12 算出部、12A-1,12B-1 第1の算出部、12A-2,12B-2 第2の算出部、13 判定部、13A-1,13B-1 第1の判定部、13A-2,13B-2 第2の判定部、20 係数算出部、21 補償処理部、100 入力インタフェース、101 記憶装置、102 出力インタフェース、103 処理回路、104 プロセッサ、105 メモリ。

Claims (7)

  1.  信号を取得してメモリに記憶させる信号取得部と、
     前記メモリに記憶された信号を3つ以上の連続するセクタに分けて、セクタごとの信号のレベルを示す値を算出する算出部と、
     前記算出部によって算出された値が判定条件を満たすか否かをセクタごとに判定して、前記判定条件を満たすセクタが3つ以上連続したか否かを確認する判定部とを備え、
     前記判定部は、前記判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、
     前記信号取得部は、前記判定条件を満たすセクタが3つ以上連続しなかった場合、再度、信号を取得すること
     を特徴する信号選別回路。
  2.  セクタごとの信号のレベルを示す値は、セクタごとの信号の電力または振幅の平均値であり、
     前記判定条件は、セクタごとの信号の電力または振幅の平均値が閾値以上であるか否かであること
     を特徴とする請求項1記載の信号選別回路。
  3.  第1の信号を取得して第1のメモリに記憶させる第1の信号取得部と、
     第2の信号を取得して第2のメモリに記憶させる第2の信号取得部と、
     前記第1のメモリに記憶された第1の信号を3つ以上の連続するセクタに分けて、セクタごとの第1の信号のレベルを示す値を算出する第1の算出部と、
     前記第2のメモリに記憶された第2の信号を3つ以上の連続するセクタに分けて、セクタごとの第2の信号のレベルを示す値を算出する第2の算出部と、
     前記第1の算出部によって算出された値が判定条件を満たすか否かをセクタごとに判定して、前記判定条件を満たすセクタが3つ以上連続したか否かを確認する第1の判定部と、
     前記第2の算出部によって算出された値が前記判定条件を満たすか否かをセクタごとに判定して、前記判定条件を満たすセクタが3つ以上連続したか否かを確認する第2の判定部とを備え、
     前記第1の判定部および前記第2の判定部は、前記判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、
     前記第1の信号取得部および前記第2の信号取得部は、前記判定条件を満たすセクタが3つ以上連続しなかった場合、再度、第1の信号および第2の信号を取得すること
     を特徴する信号選別回路。
  4.  セクタごとの第1の信号のレベルを示す値は、セクタごとの第1の信号の電力または振幅の平均値であり、
     前記判定条件は、セクタごとの第1の信号の電力または振幅の平均値が閾値以上であるか否かであり、
     セクタごとの第2の信号のレベルを示す値は、セクタごとの第2の信号の電力または振幅の平均値であり、
     前記判定条件は、セクタごとの第2の信号の電力または振幅の平均値が閾値以上であるか否かであること
     を特徴とする請求項3記載の信号選別回路。
  5.  電力増幅器に入力される信号に対して歪み補償処理を行う歪み補償回路であって、
     前記第1の信号取得部が歪み補償回路から出力された第1の信号を取得し、前記第2の信号取得部が前記電力増幅器から出力された第2の信号を取得する請求項3または請求項4記載の信号選別回路によって選別された第1の信号および第2の信号を用いて、歪み補償係数を算出する係数算出部と、
     前記係数算出部によって算出された前記歪み補償係数を用いて、前記電力増幅器に入力される信号に対して歪み補償処理を行う補償処理部と、
     を備えたことを特徴とする歪み補償回路。
  6.  電力増幅器に入力される信号に対して歪み補償処理を行う歪み補償回路であって、
     前記第1の信号取得部が歪み補償回路に入力される第1の信号を取得し、前記第2の信号取得部が前記電力増幅器から出力された第2の信号を取得する請求項3または請求項4記載の信号選別回路によって選別された第1の信号および第2の信号を用いて、歪み補償係数を算出する係数算出部と、
     前記係数算出部によって算出された前記歪み補償係数を用いて、前記電力増幅器に入力される信号に対して歪み補償処理を行う補償処理部と、
     を備えたことを特徴とする歪み補償回路。
  7.  信号取得部が、信号を取得してメモリに記憶させるステップと、
     算出部が、前記メモリに記憶された信号を3つ以上の連続するセクタに分けて、セクタごとの信号のレベルを示す値を算出するステップと、
     判定部が、前記算出部によって算出された値が判定条件を満たすか否かをセクタごとに判定して、前記判定条件を満たすセクタが3つ以上連続したか否かを確認するステップと、
     前記判定部は、前記判定条件を満たす3つ以上連続したセクタのうち、最初のセクタと最後のセクタとを除いたセクタの信号を出力し、
     前記信号取得部は、前記判定条件を満たすセクタが3つ以上連続しなかった場合、再度、信号を取得すること
     を特徴する信号選別方法。
PCT/JP2019/001110 2019-01-16 2019-01-16 信号選別回路、信号選別方法および歪み補償回路 WO2020148833A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2020564775A JP6833149B2 (ja) 2019-01-16 2019-01-16 信号選別回路、信号選別方法および歪み補償回路
PCT/JP2019/001110 WO2020148833A1 (ja) 2019-01-16 2019-01-16 信号選別回路、信号選別方法および歪み補償回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/001110 WO2020148833A1 (ja) 2019-01-16 2019-01-16 信号選別回路、信号選別方法および歪み補償回路

Publications (1)

Publication Number Publication Date
WO2020148833A1 true WO2020148833A1 (ja) 2020-07-23

Family

ID=71614040

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/001110 WO2020148833A1 (ja) 2019-01-16 2019-01-16 信号選別回路、信号選別方法および歪み補償回路

Country Status (2)

Country Link
JP (1) JP6833149B2 (ja)
WO (1) WO2020148833A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007004518A1 (ja) * 2005-06-30 2007-01-11 Matsushita Electric Industrial Co., Ltd. 送信回路及び通信機器
JP2010220104A (ja) * 2009-03-18 2010-09-30 Fujitsu Ltd 時分割双方向伝送方式の無線装置および歪補償方法
JP2012039560A (ja) * 2010-08-11 2012-02-23 Kyocera Corp 無線基地局装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007004518A1 (ja) * 2005-06-30 2007-01-11 Matsushita Electric Industrial Co., Ltd. 送信回路及び通信機器
JP2010220104A (ja) * 2009-03-18 2010-09-30 Fujitsu Ltd 時分割双方向伝送方式の無線装置および歪補償方法
JP2012039560A (ja) * 2010-08-11 2012-02-23 Kyocera Corp 無線基地局装置

Also Published As

Publication number Publication date
JP6833149B2 (ja) 2021-02-24
JPWO2020148833A1 (ja) 2021-03-11

Similar Documents

Publication Publication Date Title
JP4122350B2 (ja) 鮮明度の向上及びノイズ処理が可能な映像信号処理装置及び方法
KR20090023129A (ko) 사운드 처리 장치, 위상차 보정 방법 및 컴퓨터 프로그램을기록한 컴퓨터 판독 가능한 기록 매체
JP2007151044A (ja) シリアル転送用インターフェース
US8731212B2 (en) Sound collecting device, acoustic communication system, and computer-readable storage medium
US20160110855A1 (en) Image processing apparatus that appropriately performs tone correction in low-illuminance environment, image processing method therefor, and storage medium
US20160104273A1 (en) Image pickup apparatus that performs tone correction, control method therefor, and storage medium
WO2016133007A1 (ja) 音場補正装置、音場補正方法及び音場補正プログラム
JP5146086B2 (ja) 無線送信装置
KR102354060B1 (ko) 다중 경로 rf 송수신기의 교정 방법 및 이를 이용한 장치
US20190090778A1 (en) Capsule endoscope position detection method and capsule endoscope position detection apparatus
JP6140747B2 (ja) 送信装置及び量子化方法
JP2017166918A (ja) 信号処理装置、レーダ装置、信号処理方法およびプログラム
WO2020148833A1 (ja) 信号選別回路、信号選別方法および歪み補償回路
KR20090007790A (ko) 영상정합 처리장치 및 영상정합방법
US8738367B2 (en) Speech signal processing device
US7457482B2 (en) Image processing apparatus, image processing method, program, and storage medium
JP6151619B2 (ja) 音場測定装置、音場測定方法および音場測定プログラム
US8145009B2 (en) Apparatus for removing ringing noise and apparatus for removing noise
JP2000149014A (ja) 画像処理装置及び画像処理方法
JP2016123059A (ja) 信号生成装置、および端末装置
JP2019190952A (ja) スペクトラム補正装置、スペクトラム補正方法、及びスペクトラム補正プログラム
US11138702B2 (en) Information processing apparatus, information processing method and non-transitory computer readable storage medium
JP2017129952A (ja) データ処理装置、撮像装置およびデータ処理方法
JP2018207176A (ja) 画像処理装置、撮像装置、画像処理方法、および、プログラム
US11658619B2 (en) Gain transient response compensation

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19910443

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020564775

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19910443

Country of ref document: EP

Kind code of ref document: A1