WO2020019374A1 - 驱动电路 - Google Patents

驱动电路 Download PDF

Info

Publication number
WO2020019374A1
WO2020019374A1 PCT/CN2018/099794 CN2018099794W WO2020019374A1 WO 2020019374 A1 WO2020019374 A1 WO 2020019374A1 CN 2018099794 W CN2018099794 W CN 2018099794W WO 2020019374 A1 WO2020019374 A1 WO 2020019374A1
Authority
WO
WIPO (PCT)
Prior art keywords
switch
input terminal
terminal
potential
signal input
Prior art date
Application number
PCT/CN2018/099794
Other languages
English (en)
French (fr)
Inventor
张鑫
肖军城
田超
管延庆
Original Assignee
武汉华星光电技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 武汉华星光电技术有限公司 filed Critical 武汉华星光电技术有限公司
Priority to US16/308,125 priority Critical patent/US20210225230A1/en
Publication of WO2020019374A1 publication Critical patent/WO2020019374A1/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Definitions

  • the present invention relates to the field of display technology, and in particular, to a driving circuit.
  • GOA Gate Driver On Array, line scan technology integrated on an array substrate
  • GOA technology is a technology that uses the existing thin film transistor manufacturing process to make a line scan driving signal circuit on the array substrate of a display panel to achieve progressive scanning (driving) of the display panel.
  • a period during which the GOA circuit drives the display panel includes a display period and a touch sensing period, and the conventional GOA circuit easily causes the display panel to split screen during the touch sensing period.
  • An object of the present invention is to provide a driving circuit, which can enhance the stability of the driving circuit during a display period and a touch sensing period, and avoid splitting the display panel.
  • a driving circuit includes at least two driving units, the driving unit includes: a main body portion, a predetermined line of the main body portion includes a first sub line and a second sub line; a potential maintaining portion, all The potential maintaining portion is connected to the first sub-line and the second sub-line, the potential maintaining portion is used to maintain the potential of the second sub-line, the potential maintaining portion includes a transistor, and a control terminal of the transistor Connected to the first sub-line, the input of the triode is connected to the first potential signal input of the main body, and the output of the triode is connected to the second sub-line; the triode is used to pass The input terminal receives a first potential signal to maintain the current by supplying the first potential signal to the second sub-line when a current channel between the input terminal and the output terminal of the transistor is turned on.
  • the potential of the second sub-line; the main body portion further includes a first switch, a second switch, A first control signal input terminal, a second control signal input terminal, a first scan signal input terminal, and a second scan signal input terminal; the first control terminal, the first input terminal, and the first output terminal of the first switch are respectively connected with The first scanning signal input terminal, the first control signal input terminal and the first sub-line are connected; the second control terminal, the second input terminal and the second output terminal of the second switch are respectively connected with The second scanning signal input terminal, the second control signal input terminal and the first sub-line are connected.
  • control terminal of the triode is configured to receive signals from the first output terminal and / or the second output terminal at regular time to turn on the input terminal and the output at regular time.
  • the transistor is further configured to prevent a current of the second sub-line from leaking from the first switch and / or the second switch.
  • a driving circuit including at least two driving units, the driving unit including: a main body portion, the predetermined line of the main body portion includes a first sub-line and a second sub-line; a potential maintaining portion, all The potential maintaining portion is connected to the first sub-line and the second sub-line, the potential maintaining portion is used to maintain the potential of the second sub-line, the potential maintaining portion includes a transistor, and a control terminal of the transistor Is connected to the first sub-line, an input of the triode is connected to a first potential signal input of the main body portion, and an output of the triode is connected to the second sub-line.
  • the triode is configured to receive a first potential signal through the input terminal, so as to pass the current signal between the input terminal and the output terminal of the triode through The second sub-line provides the first potential signal to maintain the potential of the second sub-line.
  • the main body portion further includes a first switch, a second switch, a first control signal input terminal, a second control signal input terminal, a first scan signal input terminal, and a second scan signal input terminal.
  • a first control terminal, a first input terminal, and a first output terminal of the first switch are connected to the first scanning signal input terminal, the first control signal input terminal, and the first sub-line, respectively;
  • the second control terminal, the second input terminal and the second output terminal of the second switch are respectively connected to the second scanning signal input terminal, the second control signal input terminal and the first sub-line.
  • control terminal of the triode is configured to receive signals from the first output terminal and / or the second output terminal at regular time to turn on the input terminal and the output at regular time. Current between terminals Channel, so that the second sub-line obtains the first potential signal from the first potential signal input terminal at regular time
  • the transistor is further configured to prevent a current of the second sub-line from leaking from the first switch and / or the second switch.
  • the main body portion further includes a third switch, a fourth switch, a first clock signal input terminal, and a second clock signal input terminal; a third control terminal of the third switch, and a third
  • the input terminal is respectively connected to the first control signal input terminal and the first clock signal input terminal; the fourth control terminal and the fourth input terminal of the fourth switch are respectively connected to the second control signal input terminal and the first control signal terminal.
  • the second clock signal input terminal is connected; the first clock signal transmitted by the first clock signal input terminal and / or the second clock signal transmitted by the second clock signal input terminal is used to cooperate with the potential maintaining portion To improve the potential stability of the second sub-line.
  • the first scanning direction control signal received by the first control signal input terminal is used to turn on or off the third switch
  • the second control signal received by the second control signal input terminal is The scanning direction control signal is used to turn on or off the fourth switch.
  • the scanning direction corresponding to the second scanning direction control signal is opposite to the scanning direction corresponding to the first scanning direction control signal.
  • the main body portion further includes a fifth switch, a sixth switch, a seventh switch, an eighth switch, a ninth switch, a tenth switch, a scan signal output terminal, and a second potential signal input terminal A third potential signal input terminal, a fourth potential signal input terminal, a third clock signal input terminal, and a first capacitor; the second sub-line is connected to a seventh input terminal of the seventh switch; the fifth switch The fifth control terminal of the fifth switch is connected to the eighth output terminal of the eighth switch and the sixth output terminal of the sixth switch, and the fifth input terminal of the fifth switch is connected to the second potential signal input terminal.
  • a fifth output terminal of the fifth switch is connected to a seventh input terminal of the seventh switch; a sixth control terminal of the sixth switch is connected to the second output terminal of the second switch;
  • the sixth input terminal of the six switches is connected to the second potential signal input terminal;
  • the seventh control terminal of the seventh switch is connected to the third potential signal input terminal, and the seventh output terminal of the seventh switch is connected to Ninth control of the ninth switch
  • the eighth control terminal of the eighth switch is connected to the third output terminal of the third switch and the fourth output terminal of the fourth switch, and the eighth input terminal of the eighth switch is connected to the A fourth potential signal input terminal is connected;
  • a ninth input of the ninth switch Terminal is connected to the third clock signal input terminal, the ninth output terminal of the ninth switch is connected to the scan signal output terminal;
  • the tenth control terminal of the tenth switch is connected to the eighth switch of the eighth switch
  • the output terminal is connected, the tenth input terminal of the tenth switch is connected to the second potential signal input terminal, the tenth output terminal of the
  • the second potential signal input terminal is configured to receive a second potential signal
  • the fifth control terminal of the fifth switch is configured to receive an output from an eighth output terminal of the eighth switch.
  • a fourth potential signal and a second potential signal output from a sixth output terminal of the sixth switch; both the fourth potential signal and the second potential signal are used to turn the fifth switch on or off;
  • the sixth control terminal of the sixth switch is used to receive a second scanning direction control signal output from the second output terminal of the second switch, and the second scanning direction control signal is used to turn on or off the sixth switch.
  • a sixth input terminal of the sixth switch is configured to receive the second potential signal; the third potential signal input terminal is configured to receive a third potential signal, and the third potential signal is used to enable or disable the second potential signal;
  • the tenth control terminal is further connected to a second electrode plate of the first capacitor.
  • the main body portion further includes a second capacitor and a fifth potential signal input terminal; a third plate of the second capacitor is connected to the second sub-line, and the second capacitor A fourth electrode plate is connected to the fifth potential signal input terminal.
  • the main body portion further includes a third capacitor and a sixth potential signal input terminal; a fifth electrode plate of the third capacitor is connected to the first output terminal of the first switch A sixth plate of the third capacitor is connected to the sixth potential signal input terminal, and the third capacitor is used to improve the stability of the potential of the second sub-line.
  • the main body part further includes a fourth capacitor; a seventh electrode plate of the fourth capacitor is connected to the ninth control terminal, and an eighth electrode plate of the fourth capacitor is connected to the ninth control plate.
  • the ninth output terminal is connected The fourth capacitor is used to increase the potential input to the ninth control terminal.
  • the main body part further includes an eleventh switch, a twelfth switch, a thirteenth switch, a third control signal input terminal and a fourth control signal input terminal; the eleventh switch Both the eleventh control terminal and the eleventh input terminal are connected to the third control signal input terminal, and the eleventh output terminal of the eleventh switch is connected to the scan signal output terminal; the twelfth The twelfth control terminal of the switch is connected to the third control signal input terminal, the twelfth input terminal of the twelfth switch is connected to the second potential signal input terminal, and the tenth switch of the twelfth switch Two output terminals are connected to the tenth control terminal; the thirteenth control terminal of the thirteenth switch is connected to the fourth control signal input terminal, and the thirteenth input terminal of the thirteenth switch is connected to the A second potential signal input terminal is connected, and a thirteenth output terminal of the thirteenth switch is connected to the scan signal output terminal.
  • the third control signal input terminal is used to receive a third switch control signal; a combination of the eleventh switch and the twelfth switch is used to control the corresponding drive unit All pixels of the pixel row are all turned on.
  • the fourth control signal input terminal is configured to receive a fourth switching control signal; and the thirteenth switch is configured to control all switches of all pixels of a pixel row corresponding to the driving unit. shut down.
  • the driving circuit of the present invention is provided with a potential maintaining portion, which includes a transistor, and the control terminal and the output terminal of the transistor are respectively connected to the first sub-line and the second sub-line, so that the said The second predetermined position of the second sub-line is maintained at a high potential, thereby enhancing the stability of the driving circuit during display and touch sensing, and avoiding the display panel splitting phenomenon, that is, avoiding the risk of the display panel suspending the split screen. .
  • FIG. 1 is a schematic diagram of a first embodiment of a driving circuit of the present invention.
  • FIG. 2 is a schematic diagram of a second embodiment of a driving circuit of the present invention.
  • FIG. 3 is a schematic diagram of a third embodiment of a driving circuit of the present invention.
  • FIG. 4 is a first clock signal input terminal, a second clock signal input terminal, a second clock signal input terminal, a first Waveform diagrams of signals at the scan signal input terminal, the second scan signal input terminal, the first predetermined position, the second predetermined position, the third predetermined position, the fourth predetermined position, and the scan signal output terminal.
  • the driving circuit of the present invention can be applied to a TFT-LCD (Thin Film Transistor Liquid Crystal
  • Display thin film transistor liquid crystal display panel
  • OLED Organic Light Emitting Diode
  • FIG. 1 is a schematic diagram of a first embodiment of a driving circuit of the present invention
  • FIG. 4 is a first embodiment, a second embodiment, and a third embodiment of the driving circuit of the present invention
  • the driving circuit of this embodiment includes at least two driving units, at least two of the driving units are arranged in an array, and at least two of the driving units are connected to each other. Specifically, the Nth driving unit and the N-2th driving unit The driving unit is connected to the N + 2th driving unit, where N is an integer greater than or equal to 3.
  • the scan signal generated by each of the drive units is output to a pixel array of a display panel corresponding to the drive circuit, and further, the scan signal generated by the N-2th drive unit and the N + 2 The scan signal generated by the driving unit is also output to the Nth driving unit.
  • the driving unit includes a main body portion 101 and a potential maintaining portion 102, and the main body portion 101 is connected to the potential maintaining portion 102.
  • the predetermined line of the main body 101 includes a first sub line 1011 and a second sub line 1012, and the first sub line 1011 is disconnected (insulated) from the second sub line 1012.
  • the potential maintaining portion 102 is connected to the first sub line 1011 and the second sub line 1012, the potential maintaining portion 102 is configured to maintain a potential of the second sub line 1012, and the potential maintaining portion 102 includes a transistor T14, a control terminal of the transistor T14 is connected to the first sub-line 1011, an input terminal of the transistor T14 is connected to a first potential signal input terminal VGH1 of the main body 101, and The output terminal is connected to the second sub-line 1012.
  • the first potential signal input terminal VGH1 is configured to receive a first potential signal.
  • the potential maintaining section 102 (the transistor T14) is configured to receive a first potential signal through the input terminal, so as to open a current channel between the input terminal and the output terminal of the transistor T14. At this time, the potential of the second sub-line 1012 is maintained by supplying the first potential signal to the second sub-line 1012.
  • the potential maintaining section 102 (the transistor T14) is further configured to prevent the current of the second sub-line 1012 from being transmitted to the first sub-line 1011. Specifically, since the control terminal and the output terminal of the transistor T14 are respectively connected to the first sub-line 1011 and the second sub-line 1012, the first sub-line 1011 and the second sub-line 1012 are separated from each other, and the current in the second sub-line 1012 It cannot flow into the first sub-line 1011 through the transistor T14, so that the potential at the second sub-line 1012 can be effectively maintained.
  • the main body portion 101 further includes a first switch T1, a second switch T2, a first control signal input terminal U2D, a second control signal input terminal D2U, a first scan signal input terminal G (n-2), and a first Two scanning signal input terminals G (n + 2).
  • a first control terminal, a first input terminal, and a first output terminal of the first switch T1 are respectively connected to the first scan signal input terminal G (n-2) and the first control signal input terminal U2D It is connected to the first sub-line 1011.
  • the second control terminal, the second input terminal, and the second output terminal of the second switch T2 are respectively connected to the second scan signal input terminal G (n + 2) and the second control signal input terminal D2U. It is connected to the first sub-line 1011.
  • the first control signal input terminal U2D is configured to receive a first scanning direction control signal
  • the second control The signal input terminal D2U is configured to receive a second scanning direction control signal, wherein the scanning direction corresponding to the second scanning direction control signal is opposite to the scanning direction corresponding to the first scanning direction control signal.
  • the first scanning signal input terminal G (n-2) is configured to receive a signal generated by the N-2th driving unit.
  • a scanning signal (first scanning signal), and the second scanning signal input terminal G (n + 2) is configured to receive a scanning signal (second scanning signal) generated by the N + 2th driving unit.
  • the scan signal (first scan signal) generated by the N-2th drive unit is used to turn the first switch T1 on or off, and the scan signal (second scan signal) generated by the N + 2th drive unit ) Turn the second switch T2 on or off.
  • the first scanning signal is at a high level, and in the first time period S1 to the second time period S2, the fourth time period S4 to the fifteenth time period S15
  • the first scanning signal is at a low level
  • the second scanning signal is at a high level
  • in a fifth period S5 the scanning signal (third scanning signal) output from the scanning signal output terminal G (n) is at a high level, and in the first period S1 to the first
  • the fourth scanning period S4, the sixth period S6 to the fifteenth period S15, and the third scanning signal is at a low level.
  • the control terminal of the triode T14 is configured to receive signals from the first output terminal and / or the second output terminal regularly to turn on the current between the input terminal and the output terminal regularly. Channel, so that the second sub-line 1012 periodically obtains the first potential signal from the first potential signal input terminal VGH1, which is beneficial to maintaining the potential of the second sub-line 1012.
  • the transistor T14 is further configured to prevent the current of the second sub-line 1012 from leaking from the first switch T1 and / or the second switch T2.
  • the first sub-line 1011 and the second sub-line 1012 are connected by the potential maintaining part 102 (transistor T14), the first sub-line 1011 and the second sub-line 1012 are directly At this time, because the first switch T1 and / or the second switch T2 are both thin film transistors (TFTs), based on the characteristics of thin film transistors that are prone to leakage, the second sub-line 1012 The current is easily transmitted to the first switch T1 and / or the second switch T2 through the first sub-line 1011 and leaks through the first switch T1 and / or the second switch T2.
  • TFTs thin film transistors
  • the first sub-line 1011 and the second sub-line 101 are connected by using the potential maintaining portion 102 (transistor T14). 2. Therefore, the current of the second sub-line 1012 can be prevented from being transmitted to the first sub-line 1011, and the current can be prevented from leaking from the first switch T1 and / or the second switch T2.
  • the main body portion 101 further includes a third switch T3, a fourth switch T4, a first clock signal input terminal CK (n-1), and a second clock signal input terminal CK (n + 1).
  • the third control terminal and the third input terminal of the third switch T3 are respectively connected to the first control signal input terminal U 2D and the first clock signal input terminal CK (n-1).
  • the first clock signal input terminal CK (n-1) is configured to receive a first clock signal.
  • the fourth control terminal and the fourth input terminal of the fourth switch T4 are respectively connected to the second control signal input terminal D 2U and the second clock signal input terminal CK (n + 1).
  • the second clock signal input terminal CK (n + 1) is used to receive a second clock signal.
  • a first clock signal transmitted by the first clock signal input terminal CK (n1) and / or a second clock signal transmitted by the second clock signal input terminal CK (n + 1) is used to connect to a potential
  • the maintaining portion 102 cooperates to improve the stability of the potential of the second sub-line 1012. As shown in FIG.
  • the first clock signal in the first time period S1, the fifth time period S5, the ninth time period S9, and the thirteenth time period S13, the first clock signal is at a high level, and in the second time period S2 to The fourth time period S4, the sixth time period S6 to the eighth time period S8, the tenth time period S10 to the twelfth time period S12, the fourteenth time period S14 to the fifteenth time period S15, the first clock The signal is at a low level; in the third time period S3, the seventh time period S7, the eleventh time period S11, and the fifteenth time period S1 5, the second clock signal is high level, and in the first time period S1 to second period S2, fourth period S4 to sixth period S6, eighth period S8 to tenth period S10, twelfth period S12 to fourteenth period S14, the second The clock signal is low.
  • a first scanning direction control signal received by the first control signal input terminal U2D is used to turn on or off the third switch T3, and a second scanning direction control received by the second control signal input terminal D2U The signal is used to turn on or off the fourth switch T4.
  • the main body portion 101 further includes a fifth switch T5, a sixth switch T6, a seventh switch T7, an eighth switch T8, a ninth switch T9, a tenth switch T10, a scan signal output terminal G (n), a first The two potential signal input terminal VGL1, the third potential signal input terminal VGH2, the fourth potential signal input terminal VGH3, the third clock signal input terminal CK (n), and the first capacitor Cl.
  • the second sub-line 1012 is connected to a seventh input terminal of the seventh switch T7.
  • the fifth control terminal of the fifth switch T5 is connected to the eighth output terminal of the eighth switch T8 and the sixth output terminal of the sixth switch T6, and the fifth input of the fifth switch T5
  • the second potential signal input terminal V GL1 is connected, and the fifth output terminal of the fifth switch T5 is connected to the seventh input terminal of the seventh switch T7.
  • the second potential signal input terminal VGL1 is configured to receive a second potential signal.
  • the fifth control terminal of the fifth switch T5 is configured to receive a fourth potential signal output from an eighth output terminal of the eighth switch T8 and a second potential output from a sixth output terminal of the sixth switch T6. signal.
  • the fourth potential signal and the second potential signal are both used to turn the fifth switch T5 on or off.
  • a sixth control terminal of the sixth switch T6 is connected to the second output terminal of the second switch T2, and a sixth input terminal of the sixth switch T6 is connected to the second potential signal input terminal. VGL1 connection.
  • the sixth control terminal of the sixth switch T6 is configured to receive a second scanning direction control signal output from the second output terminal of the second switch T2, and the second scanning direction control signal is used to turn on or off the Sixth switch T6.
  • a sixth input terminal of the sixth switch T6 is used to receive the second potential signal.
  • a seventh control terminal of the seventh switch T7 is connected to the third potential signal input terminal VGH2, and a seventh output terminal of the seventh switch T7 is connected to a ninth control terminal of the ninth switch T9.
  • the seventh input terminal of the seventh switch T7 is connected to the second sub-line 1012 and the first plate of the second capacitor C2.
  • the third potential signal input terminal VGH2 is used to receive a third potential signal.
  • the third potential signal is used to turn on or off the seventh switch T7.
  • An eighth control terminal of the eighth switch T8 is connected to a third output terminal of the third switch T3 and a fourth output terminal of the fourth switch T4, and an eighth input of the eighth switch T8 The terminal is connected to the fourth potential signal input terminal VGH3.
  • the fourth potential signal input terminal VGH3 is used to receive a fourth potential signal.
  • the first clock signal output from the third output terminal of the third switch T3 and the second clock signal output from the fourth output terminal of the fourth switch T4 are used to turn on or off the eighth switch T8.
  • a ninth input terminal of the ninth switch T9 is connected to the third clock signal input terminal CK (n), and a ninth output terminal of the ninth switch T9 is connected to the scan signal output terminal G (n )connection.
  • the first potential signal output from the seventh output terminal of the seventh switch T7 is used to turn on or off the ninth switch T9. As shown in FIG.
  • the third clock signal in the second time period S2, the sixth time period S6, the tenth time period S10, and the fourteenth time period S14, the third clock signal is at a high level, and in the first time period S1, Third time period S3 to fifth time period S5, seventh time period S7 to ninth time period S9, eleventh time period S11 to thirteenth time period S13, fifteenth time In segment S15, the third clock signal is at a low level.
  • a tenth control terminal of the tenth switch T10 is connected to an eighth output terminal of the eighth switch T8, and a tenth input terminal of the tenth switch T10 is connected to the second potential signal input terminal VGL1
  • a tenth output terminal of the tenth switch T 10 is connected to the scan signal output terminal G (n).
  • the fourth potential signal output from the eighth output terminal of the eighth switch T8 is used to turn on or off the tenth switch T10.
  • a first plate of the first capacitor C1 is connected to a second potential signal input terminal VGL1, and a second plate of the first capacitor C1 is connected to the fifth control terminal.
  • the tenth control terminal is further connected to a second electrode plate of the first capacitor C1.
  • the main body portion 101 further includes a second capacitor C2 and a fifth potential signal input terminal VGL2.
  • the fifth potential signal input terminal VGL2 is used to receive a fifth potential signal.
  • a third plate of the second capacitor C2 is connected to the second sub-line 1012, and a fourth plate of the second capacitor C2 is connected to the fifth potential signal input terminal VGL2.
  • the main body portion 101 further includes an eleventh switch T11, a twelfth switch T12, a thirteenth switch T13, a third control signal input terminal GAS1, and a fourth control signal input terminal GAS2.
  • the third control signal input terminal GAS1 is configured to receive a third switch control signal
  • the fourth control signal input terminal GAS2 is configured to receive a fourth switch control signal
  • the eleventh control terminal and the eleventh input terminal of the eleventh switch T11 are both connected to the third control signal input terminal GAS1, and the eleventh output terminal of the eleventh switch T11 is connected to The scan signal output terminal G (n) is connected.
  • the third switch control signal is used to turn the eleventh switch T11 on or off.
  • the twelfth control terminal of the twelfth switch T12 is connected to the third control signal input terminal GAS1, and the twelfth input terminal of the twelfth switch T12 is connected to the second potential signal input terminal VGL1 is connected, and the twelfth output terminal of the twelfth switch T12 is connected to the tenth control terminal.
  • the third switch control signal is used to turn the twelfth switch T12 on or off.
  • the twelfth switch T12 and the eleventh switch T11 constitute a pixel switch all-on (All Gate On) module, that is, the eleventh switch T11 and the twelfth switch T12 All the switches for controlling all pixels of the pixel row corresponding to the driving unit are all turned on (All Gate On).
  • a thirteenth control terminal of the thirteenth switch T13 is connected to the fourth control signal input terminal GAS2, and a thirteenth input terminal of the thirteenth switch T13 is connected to the second potential signal input terminal VGL1 connection, said A thirteenth output terminal of the thirteenth switch T13 is connected to the scan signal output terminal G (n).
  • the thirteenth switch T13 constitutes a pixel switch All Gate Off module, that is, the thirteenth switch T13 is used to control all pixels of a pixel row corresponding to the driving unit. All Gate Off.
  • the signal at the first predetermined position Q1 is at a high level
  • the seventh From the time period S7 to the fifteenth time period S15 the signal at the first predetermined position Q1 is at a low level.
  • the first predetermined position Q1 is located on the first sub-line 1
  • the signal at the second predetermined position Q2 is high level, and in the first time period S1 to the second time period S2, the eighth time period S8 to the tenth time
  • the signal at the second predetermined position Q2 is at a low level.
  • the second predetermined position Q2 is located in the second sub-line 1012.
  • the signal at the third predetermined position Q3 is high level, and in the first time period S1 to the second time period S2, the eighth time period S8 to the tenth time For five time periods S15, the signal at the third predetermined position Q3 is at a low level.
  • the third predetermined position Q3 is located on the line between the ninth control terminal of the ninth switch T9 and the seventh output terminal of the seventh switch T7.
  • the signal at the fourth predetermined position P is at a low level, and in the first time period S1 to the second time period S2, the eighth time period S8 to the tenth time For five time periods S15, the signal at the fourth predetermined position P is high.
  • the fourth predetermined position P is located on a line between the eighth output terminal of the eighth switch T8 and the fifth control terminal of the fifth switch T5.
  • FIG. 2 is a schematic diagram of a second embodiment of a driving circuit of the present invention. This embodiment is similar to the first embodiment described above, except that:
  • the main body portion 101 further includes a third capacitor C3 and a sixth potential signal input terminal VG L3.
  • the sixth potential signal input terminal VGL3 is configured to receive a sixth potential signal.
  • a fifth plate of the third capacitor C3 is connected to the first output terminal of the first switch T1, and a sixth plate of the third capacitor C3 is connected to the sixth potential signal input terminal.
  • VGL3 is connected, and the third capacitor C3 is used to improve the stability of the potential of the second sub-line 1012.
  • FIG. 3 is a schematic diagram of a third embodiment of a driving circuit of the present invention. This embodiment is similar to the first embodiment or the second embodiment described above, except that: [0087] In this embodiment, the main body portion 101 further includes a fourth capacitor C4
  • a seventh plate of the fourth capacitor C4 is connected to the ninth control terminal, an eighth plate of the fourth capacitor C4 is connected to the ninth output terminal, and the fourth capacitor C4 is used for And raising the potential input to the ninth control terminal.
  • the potential maintaining section 102 (the transistor T14) can reduce the N-th received by the driving unit (the Nth driving unit) to the first scanning signal input terminal G (n-2).
  • the requirements of the waveforms of the scanning signals (first scanning signals) generated by the two driving units enhance the reliability of the progressive transmission of the driving unit (the Nth driving unit).
  • the potential maintaining portion 102 (the transistor T14) can also reduce the N + 2th received by the pixel array of the display panel to which the driving circuit is applied through the second scanning signal input terminal G (n + 2).
  • the potential maintaining portion includes a transistor, and a control terminal and an output terminal of the transistor are respectively connected to a first sub-node. Line and the second sub-line, so the potential maintaining portion 102 (the transistor T14) can maintain the second predetermined position Q2 of the second sub-line 1012 at a high potential, thereby enhancing the driving circuit during the display and the touch.
  • the stability during induction prevents the display panel from splitting, that is, avoids the risk of the display panel suspending the split screen.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种驱动电路的驱动单元包括主体部分和电位维持部分,电位维持部分连接主体部分的第一、第二子线路,电位维持部分的三极管的控制端与第一子线路连接,三极管的输入端和输出端分别与主体部分的第一电位信号输入端和第二子线路连接。本发明能增强驱动电路在显示期间和触控感应期间的稳定性。

Description

驱动电路
技术领域
[0001] 本发明涉及显示技术领域, 特别涉及一种驱动电路。
[]
背景技术
[0002] GOA (Gate Driver On Array, 集成在阵列基板上的行扫描技术) 电路是显示面 板中的一个重要组成部分。 GOA技术是利用现有薄膜晶体管制程将行扫描驱动 信号电路制作在显示面板的阵列基板上, 实现对显示面板进行逐行扫描 (驱动 ) 的一项技术。
[0003] 在集成有触控功能的显示面板中, GOA电路对显示面板进行驱动的期间包括显 示期间和触控感应期间, 传统的 GOA电路在触控感应期间容易导致显示面板出 现分屏现象。
[0004] 故, 有必要提出一种新的技术方案, 以解决上述技术问题。
[0005] 发明内容
[0006] 本发明的目的在于提供一种驱动电路, 其能增强驱动电路在显示期间和触控感 应期间的稳定性, 避免显示面板出现分屏现象。
[0007] 为解决上述问题, 本发明的技术方案如下:
[0008] 一种驱动电路, 所述驱动电路包括至少两驱动单元, 所述驱动单元包括: 主体 部分, 所述主体部分的预定线路包括第一子线路和第二子线路; 电位维持部分 , 所述电位维持部分连接所述第一子线路和所述第二子线路, 所述电位维持部 分用于维持所述第二子线路的电位, 所述电位维持部分包括三极管, 所述三极 管的控制端与所述第一子线路连接, 所述三极管的输入端与所述主体部分的第 一电位信号输入端连接, 所述三极管的输出端与所述第二子线路连接; 所述三 极管用于通过所述输入端接收第一电位信号, 以在所述三极管的所述输入端与 所述输出端之间的电流通道开启时通过向所述第二子线路提供所述第一电位信 号来维持所述第二子线路的电位; 所述主体部分还包括第一开关、 第二开关、 第一控制信号输入端、 第二控制信号输入端、 第一扫描信号输入端、 第二扫描 信号输入端; 所述第一开关的第一控制端、 第一输入端和第一输出端分别与所 述第一扫描信号输入端、 所述第一控制信号输入端和所述第一子线路连接; 所 述第二开关的第二控制端、 第二输入端和所述第二输出端分别与所述第二扫描 信号输入端、 第二控制信号输入端和所述第一子线路连接。
[0009] 在上述驱动电路中, 所述三极管的所述控制端用于定时从所述第一输出端和 / 或所述第二输出端接收信号, 以定时开启所述输入端与所述输出端之间的电流 通道, 从而使得所述第二子线路定时从第一电位信号输入端获取第一电位信号
[0010] 在上述驱动电路中, 所述三极管还用于防止所述第二子线路的电流从所述第一 开关和 /或所述第二开关漏出。
[0011] 一种驱动电路, 所述驱动电路包括至少两驱动单元, 所述驱动单元包括: 主体 部分, 所述主体部分的预定线路包括第一子线路和第二子线路; 电位维持部分 , 所述电位维持部分连接所述第一子线路和所述第二子线路, 所述电位维持部 分用于维持所述第二子线路的电位, 所述电位维持部分包括三极管, 所述三极 管的控制端与所述第一子线路连接, 所述三极管的输入端与所述主体部分的第 一电位信号输入端连接, 所述三极管的输出端与所述第二子线路连接。
[0012] 在上述驱动电路中, 所述三极管用于通过所述输入端接收第一电位信号, 以在 所述三极管的所述输入端与所述输出端之间的电流通道开启时通过向所述第二 子线路提供所述第一电位信号来维持所述第二子线路的电位。
[0013] 在上述驱动电路中, 所述主体部分还包括第一开关、 第二开关、 第一控制信号 输入端、 第二控制信号输入端、 第一扫描信号输入端、 第二扫描信号输入端; 所述第一开关的第一控制端、 第一输入端和第一输出端分别与所述第一扫描信 号输入端、 所述第一控制信号输入端和所述第一子线路连接; 所述第二开关的 第二控制端、 第二输入端和所述第二输出端分别与所述第二扫描信号输入端、 第二控制信号输入端和所述第一子线路连接。
[0014] 在上述驱动电路中, 所述三极管的所述控制端用于定时从所述第一输出端和 / 或所述第二输出端接收信号, 以定时开启所述输入端与所述输出端之间的电流 通道, 从而使得所述第二子线路定时从第一电位信号输入端获取第一电位信号
[0015] 在上述驱动电路中, 所述三极管还用于防止所述第二子线路的电流从所述第一 开关和 /或所述第二开关漏出。
[0016] 在上述驱动电路中, 所述主体部分还包括第三开关、 第四开关、 第一时钟信号 输入端、 第二时钟信号输入端; 所述第三开关的第三控制端、 第三输入端分别 与所述第一控制信号输入端和所述第一时钟信号输入端连接; 所述第四开关的 第四控制端、 第四输入端分别与所述第二控制信号输入端和所述第二时钟信号 输入端连接; 所述第一时钟信号输入端所传输的第一时钟信号和 /或所述第二时 钟信号输入端所传输的第二时钟信号用于与电位维持部分相配合, 以提高所述 第二子线路的电位的稳定性。
[0017] 在上述驱动电路中, 所述第一控制信号输入端所接收的第一扫描方向控制信号 用于开启或关闭所述第三开关, 所述第二控制信号输入端所接收的第二扫描方 向控制信号用于开启或关闭所述第四开关。
[0018] 在上述驱动电路中, 所述第二扫描方向控制信号所对应的扫描方向与所述第一 扫描方向控制信号所对应的扫描方向相反。
[0019] 在上述驱动电路中, 所述主体部分还包括第五开关、 第六开关、 第七开关、 第 八开关、 第九开关、 第十开关、 扫描信号输出端、 第二电位信号输入端、 第三 电位信号输入端、 第四电位信号输入端、 第三时钟信号输入端、 第一电容; 所 述第二子线路与所述第七开关的第七输入端连接; 所述第五开关的第五控制端 与所述第八开关的第八输出端和所述第六开关的第六输出端连接, 所述第五开 关的第五输入端所述第二电位信号输入端连接, 所述第五开关的第五输出端与 所述第七开关的第七输入端连接; 所述第六开关的第六控制端与所述第二开关 的所述第二输出端连接, 所述第六开关的第六输入端与所述第二电位信号输入 端连接; 所述第七开关的第七控制端与所述第三电位信号输入端连接, 所述第 七开关的第七输出端与第九开关的第九控制端连接; 所述第八开关的第八控制 端与所述第三开关的第三输出端和所述第四开关的第四输出端连接, 所述第八 开关的第八输入端与所述第四电位信号输入端连接; 所述第九开关的第九输入 端与所述第三时钟信号输入端连接, 所述第九开关的第九输出端与所述扫描信 号输出端连接; 所述第十开关的第十控制端与所述第八开关的第八输出端连接 , 所述第十开关的第十输入端与所述第二电位信号输入端连接, 所述第十开关 的第十输出端与所述扫描信号输出端连接; 所述第一电容的第一极板与第二电 位信号输入端连接, 所述第一电容的第二极板与所述第五控制端连接。
[0020] 在上述驱动电路中, 所述第二电位信号输入端用于接收第二电位信号; 所述第 五开关的第五控制端用于接收所述第八开关的第八输出端所输出的第四电位信 号和所述第六开关的第六输出端所输出的第二电位信号; 所述第四电位信号和 所述第二电位信号均用于开启或关闭所述第五开关; 所述第六开关的第六控制 端用于接收所述第二开关的第二输出端所输出的第二扫描方向控制信号, 所述 第二扫描方向控制信号用于开启或关闭所述第六开关, 所述第六开关的第六输 入端用于接收所述第二电位信号; 所述第三电位信号输入端用于接收第三电位 信号, 所述第三电位信号用于开启或关闭所述第七开关; 所述第四电位信号输 入端用于接收第四电位信号; 所述第三开关的第三输出端所输出的第一时钟信 号和所述第四开关的第四输出端所输出的所述第二时钟信号用于开启或关闭所 述第八开关; 所述第七开关的第七输出端所输出的第一电位信号用于开启或关 闭所述第九开关; 所述第八开关的第八输出端所输出的第四电位信号用于开启 或关闭所述第十开关。
[0021] 在上述驱动电路中, 所述第十控制端还与所述第一电容的第二极板连接。
[0022] 在上述驱动电路中, 所述主体部分还包括第二电容和第五电位信号输入端; 所 述第二电容的第三极板与所述第二子线路相连, 所述第二电容的第四极板与所 述第五电位信号输入端连接。
[0023] 在上述驱动电路中, 所述主体部分还包括第三电容和第六电位信号输入端; 所 述第三电容的第五极板与所述第一开关的所述第一输出端连接, 所述第三电容 的第六极板与所述第六电位信号输入端连接, 所述第三电容用于提高所述第二 子线路的电位的稳定性。
[0024] 在上述驱动电路中, 所述主体部分还包括第四电容; 所述第四电容的第七极板 与所述第九控制端连接, 所述第四电容的第八极板与所述第九输出端连接, 所 述第四电容用于提升向所述第九控制端输入的电位。
[0025] 在上述驱动电路中, 所述主体部分还包括第十一开关、 第十二开关、 第十三开 关、 第三控制信号输入端和第四控制信号输入端; 所述第十一开关的第十一控 制端和第十一输入端均与所述第三控制信号输入端连接, 所述第十一开关的第 十一输出端与所述扫描信号输出端连接; 所述第十二开关的第十二控制端与所 述第三控制信号输入端连接, 所述第十二开关的第十二输入端与所述第二电位 信号输入端连接, 所述第十二开关的第十二输出端与所述第十控制端连接; 所 述第十三开关的第十三控制端与所述第四控制信号输入端连接, 所述第十三开 关的第十三输入端与所述第二电位信号输入端连接, 所述第十三开关的第十三 输出端与所述扫描信号输出端连接。
[0026] 在上述驱动电路中, 所述第三控制信号输入端用于接收第三开关控制信号; 所 述第十一开关和所述第十二开关的组合用于控制所述驱动单元所对应的像素行 的所有像素的开关全部开启。
[0027] 在上述驱动电路中, 所述第四控制信号输入端用于接收第四开关控制信号; 所 述第十三开关用于控制所述驱动单元所对应的像素行的所有像素的开关全部关 闭。
[0028] 相对现有技术, 本发明的驱动电路设置了电位维持部分, 该电位维持部分包括 三极管, 三极管的控制端和输出端分别连接第一子线路和第二子线路, 因此可 以将所述第二子线路的第二预定位置维持在高电位, 从而增强驱动电路在显示 期间和触控感应期间的稳定性, 避免显示面板出现分屏现象, 即, 避免显示面 板出现暂停级分屏的风险。
[0029] 为让本发明的上述内容能更明显易懂, 下文特举优选实施例, 并配合所附图式 , 作详细说明如下。
发明概述
技术问题
问题的解决方案
发明的有益效果 对附图的简要说明
附图说明
[0030] 图 1为本发明的驱动电路的第一实施例的示意图。
[0031] 图 2为本发明的驱动电路的第二实施例的示意图。
[0032] 图 3为本发明的驱动电路的第三实施例的示意图。
[0033] 图 4为本发明的驱动电路的第一实施例、 第二实施例、 第三实施例中第一时钟 信号输入端、 第二时钟信号输入端、 第二时钟信号输入端、 第一扫描信号输入 端、 第二扫描信号输入端、 第一预定位置、 第二预定位置、 第三预定位置、 第 四预定位置以及扫描信号输出端处的信号的波形图。
[]
[0034] 具体实施方式
[0035] 本说明书所使用的词语“实施例”意指实例、 示例或例证。 此外, 本说明书和所 附权利要求中所使用的冠词“一”一般地可以被解释为“一个或多个”, 除非另外指 定或从上下文可以清楚确定单数形式。
[0036] 本发明的驱动电路可以适用于 TFT-LCD (Thin Film Transistor Liquid Crystal
Display , 薄膜晶体管液晶显示面板) 、 OLED (Organic Light Emitting Diode, 有 机发光二极管显示面板) 等。
[0037] 参考图 1和图 4, 图 1为本发明的驱动电路的第一实施例的示意图, 图 4为本发明 的驱动电路的第一实施例、 第二实施例、 第三实施例中第一时钟信号输入端 CK( n-1)、 第二时钟信号输入端 CK(n+l)、 第二时钟信号输入端 CK(n+l)、 第一扫描信 号输入端 G(n-2)、 第二扫描信号输入端 G(n+2)、 第一预定位置 Q1、 第二预定位置 Q2、 第三预定位置 Q3、 第四预定位置 P以及扫描信号输出端 G(n)处的信号的波形 图。
[0038] 本实施例的驱动电路包括至少两驱动单元, 至少两所述驱动单元以阵列的形式 排列, 至少两所述驱动单元相互连接, 具体地, 第 N个驱动单元与第 N-2个驱动 单元和第 N+2个驱动单元连接, 其中, N为大于或等于 3的整数。
[0039] 每一所述驱动单元所生成的扫描信号均输出至所述驱动电路所对应的显示面板 的像素阵列中, 此外, 所述第 N-2个驱动单元所生成的扫描信号和所述第 N+2个 驱动单元所生成的扫描信号还输出至所述第 N个驱动单元。
[0040] 所述驱动单元包括主体部分 101和电位维持部分 102, 所述主体部分 101与所述 电位维持部分 102相连接。
[0041] 所述主体部分 101的预定线路包括第一子线路 1011和第二子线路 1012, 所述第 一子线路 1011与所述第二子线路 1012断开 (绝缘) 。
[0042] 所述电位维持部分 102连接所述第一子线路 1011和所述第二子线路 1012, 所述 电位维持部分 102用于维持所述第二子线路 1012的电位, 所述电位维持部分 102 包括三极管 T14, 所述三极管 T14的控制端与所述第一子线路 1011连接, 所述三 极管 T14的输入端与所述主体部分 101的第一电位信号输入端 VGH1连接, 所述三 极管 T14的输出端与所述第二子线路 1012连接。 所述第一电位信号输入端 VGH1 用于接收第一电位信号。
[0043] 所述电位维持部分 102 (所述三极管 T14) 用于通过所述输入端接收第一电位信 号, 以在所述三极管 T14的所述输入端与所述输出端之间的电流通道开启时通过 向所述第二子线路 1012提供所述第一电位信号来维持所述第二子线路 1012的电 位。
[0044] 所述电位维持部分 102 (所述三极管 T14) 还用于防止所述第二子线路 1012的电 流传输至所述第一子线路 1011。 具体地, 由于三极管 T14的控制端和输出端分别 连接第一子线路 1011和第二子线路 1012, 因此第一子线路 1011和第二子线路 101 2相隔断, 第二子线路 1012中的电流不能通过三极管 T14流入到第一子线路 1011 中, 从而可以有效地维持第二子线路 1012处的电位。
[0045] 所述主体部分 101还包括第一开关 T1、 第二开关 T2、 第一控制信号输入端 U2D 、 第二控制信号输入端 D2U、 第一扫描信号输入端 G(n-2)、 第二扫描信号输入端 G(n+2)。
[0046] 所述第一开关 T1的第一控制端、 第一输入端和第一输出端分别与所述第一扫描 信号输入端 G(n-2)、 所述第一控制信号输入端 U2D和所述第一子线路 1011连接。
[0047] 所述第二开关 T2的第二控制端、 第二输入端和所述第二输出端分别与所述第二 扫描信号输入端 G(n+2)、 第二控制信号输入端 D2U和所述第一子线路 1011连接。
[0048] 所述第一控制信号输入端 U2D用于接收第一扫描方向控制信号, 所述第二控制 信号输入端 D2U用于接收第二扫描方向控制信号, 其中, 所述第二扫描方向控制 信号所对应的扫描方向与所述第一扫描方向控制信号所对应的扫描方向相反。
[0049] 在所述驱动单元为所述驱动电路中的第 N个驱动单元的情况下, 所述第一扫描 信号输入端 G(n-2)用于接收第 N-2个驱动单元所生成的扫描信号 (第一扫描信号 ) , 所述第二扫描信号输入端 G(n+2)用于接收第 N+2个驱动单元所生成的扫描信 号 (第二扫描信号) 。
[0050] 第 N-2个驱动单元所生成的扫描信号 (第一扫描信号) 用于开启或关闭所述第 一开关 T1, 第 N+2个驱动单元所生成的扫描信号 (第二扫描信号) 开启或关闭所 述第二开关 T2。
[0051] 如图 4所示, 在第三时间段 S3, 第一扫描信号为高电平, 在第一时间段 S1至第 二时间段 S2、 第四时间段 S4至第十五时间段 S15 , 第一扫描信号为低电平; 在第 七时间段 S7 , 第二扫描信号为高电平, 在第一时间段 S1至第六时间段 S6、 第八 时间段 S8至第十五时间段 S15 , 第二扫描信号为低电平; 在第五时间段 S5 , 扫描 信号输出端 G(n)所输出的扫描信号 (第三扫描信号) 为高电平, 在第一时间段 S1 至第四时间段 S4、 第六时间段 S6至第十五时间段 S15 , 第三扫描信号为低电平。
[0052] 所述三极管 T14的所述控制端用于定时从所述第一输出端和 /或所述第二输出端 接收信号, 以定时开启所述输入端与所述输出端之间的电流通道, 从而使得所 述第二子线路 1012定时从第一电位信号输入端 VGH1获取第一电位信号, 有利于 维持所述第二子线路 1012的电位。
[0053] 所述三极管 T14还用于防止所述第二子线路 1012的电流从所述第一开关 T1和 /或 所述第二开关 T2漏出。
[0054] 具体地, 在利用电位维持部分 102 (三极管 T14) 连接所述第一子线路 1011和所 述第二子线路 1012之前, 所述第一子线路 1011和所述第二子线路 1012直接连接 , 此时, 由于所述第一开关 T1和 /或所述第二开关 T2均为薄膜晶体管 (TFT, Thi n Film Transistor) , 基于薄膜晶体管容易漏电的特点, 所述第二子线路 1012中的 电流容易通过第一子线路 1011传输至所述第一开关 T1和 /或所述第二开关 T2并通 过所述第一开关 T1和 /或所述第二开关 T2漏出。 相反, 在本实施例中, 由于利用 电位维持部分 102 (三极管 T14) 连接所述第一子线路 1011和所述第二子线路 101 2, 因此可以防止第二子线路 1012的电流传输至第一子线路 1011, 进而可以防止 该电流从所述第一开关 T1和 /或所述第二开关 T2漏出。
[0055] 所述主体部分 101还包括第三开关 T3、 第四开关 T4、 第一时钟信号输入端 CK(n -1)、 第二时钟信号输入端 CK(n+l)。
[0056] 所述第三开关 T3的第三控制端、 第三输入端分别与所述第一控制信号输入端 U 2D和所述第一时钟信号输入端 CK(n-l)连接。 所述第一时钟信号输入端 CK(n-l) 用于接收第一时钟信号。
[0057] 所述第四开关 T4的第四控制端、 第四输入端分别与所述第二控制信号输入端 D 2U和所述第二时钟信号输入端 CK(n+l)连接。 所述第二时钟信号输入端 CK(n+l) 用于接收第二时钟信号。
[0058] 所述第一时钟信号输入端 CK(n-l)所传输的第一时钟信号和 /或所述第二时钟信 号输入端 CK(n+l)所传输的第二时钟信号用于与电位维持部分 102相配合, 以提 高所述第二子线路 1012的电位的稳定性。 如图 4所示, 在第一时间段 S1、 第五时 间段 S5、 第九时间段 S9和第十三时间段 S13 , 所述第一时钟信号为高电平, 在第 二时间段 S2至第四时间段 S4、 第六时间段 S6至第八时间段 S8、 第十时间段 S10至 第十二时间段 S12, 第十四时间段 S14至第十五时间段 S15 , 所述第一时钟信号为 低电平; 在第三时间段 S3、 第七时间段 S7、 第十一时间段 S11和第十五时间段 S1 5 , 所述第二时钟信号为高电平, 在第一时间段 S1至第二时间段 S2、 第四时间段 S4至第六时间段 S6、 第八时间段 S8至第十时间段 S10、 第十二时间段 S12至第十 四时间段 S14, 所述第二时钟信号为低电平。
[0059] 所述第一控制信号输入端 U2D所接收的第一扫描方向控制信号用于开启或关闭 所述第三开关 T3 , 所述第二控制信号输入端 D2U所接收的第二扫描方向控制信 号用于开启或关闭所述第四开关 T4。
[0060] 所述主体部分 101还包括第五开关 T5、 第六开关 T6、 第七开关 T7、 第八开关 T8 、 第九开关 T9、 第十开关 T10、 扫描信号输出端 G(n)、 第二电位信号输入端 VGL 1、 第三电位信号输入端 VGH2、 第四电位信号输入端 VGH3、 第三时钟信号输入 端 CK(n)、 第一电容 Cl。
[0061] 所述第二子线路 1012与所述第七开关 T7的第七输入端连接。 [0062] 所述第五开关 T5的第五控制端与所述第八开关 T8的第八输出端和所述第六开关 T6的第六输出端连接, 所述第五开关 T5的第五输入端所述第二电位信号输入端 V GL1连接, 所述第五开关 T5的第五输出端与所述第七开关 T7的第七输入端连接 。 所述第二电位信号输入端 VGL1用于接收第二电位信号。 所述第五开关 T5的第 五控制端用于接收所述第八开关 T8的第八输出端所输出的第四电位信号和所述 第六开关 T6的第六输出端所输出的第二电位信号。 所述第四电位信号和所述第 二电位信号均用于开启或关闭所述第五开关 T5。
[0063] 所述第六开关 T6的第六控制端与所述第二开关 T2的所述第二输出端连接, 所述 第六开关 T6的第六输入端与所述第二电位信号输入端 VGL1连接。 所述第六开关 T6的第六控制端用于接收所述第二开关 T2的第二输出端所输出的第二扫描方向 控制信号, 所述第二扫描方向控制信号用于开启或关闭所述第六开关 T6。 所述 第六开关 T6的第六输入端用于接收所述第二电位信号。
[0064] 所述第七开关 T7的第七控制端与所述第三电位信号输入端 VGH2连接, 所述第 七开关 T7的第七输出端与第九开关 T9的第九控制端连接。 所述第七开关 T7的第 七输入端与所述第二子线路 1012以及第二电容 C2的第一极板连接。 所述第三电 位信号输入端 VGH2用于接收第三电位信号。 所述第三电位信号用于开启或关闭 所述第七开关 T7。
[0065] 所述第八开关 T8的第八控制端与所述第三开关 T3的第三输出端和所述第四开关 T4的第四输出端连接, 所述第八开关 T8的第八输入端与所述第四电位信号输入 端 VGH3连接。 所述第四电位信号输入端 VGH3用于接收第四电位信号。 所述第 三开关 T3的第三输出端所输出的第一时钟信号和所述第四开关 T4的第四输出端 所输出的所述第二时钟信号用于开启或关闭所述第八开关 T8
[0066] 所述第九开关 T9的第九输入端与所述第三时钟信号输入端 CK(n)连接, 所述第 九开关 T9的第九输出端与所述扫描信号输出端 G(n)连接。 所述第七开关 T7的第 七输出端所输出的第一电位信号用于开启或关闭所述第九开关 T9。 如图 4所示, 在第二时间段 S2、 第六时间段 S6、 第十时间段 S10和第十四时间段 S14, 所述第 三时钟信号为高电平, 在第一时间段 S1、 第三时间段 S3至第五时间段 S5、 第七 时间段 S7至第九时间段 S9、 第十一时间段 S11至第十三时间段 S13、 第十五时间 段 S15 , 所述第三时钟信号为低电平。
[0067] 所述第十开关 T10的第十控制端与所述第八开关 T8的第八输出端连接, 所述第 十开关 T10的第十输入端与所述第二电位信号输入端 VGL1连接, 所述第十开关 T 10的第十输出端与所述扫描信号输出端 G(n)连接。 所述第八开关 T8的第八输出 端所输出的第四电位信号用于开启或关闭所述第十开关 T10。
[0068] 所述第一电容 C1的第一极板与第二电位信号输入端 VGL1连接, 所述第一电容 C1的第二极板与所述第五控制端连接。
[0069] 所述第十控制端还与所述第一电容 C1的第二极板连接。
[0070] 所述主体部分 101还包括第二电容 C2和第五电位信号输入端 VGL2。 所述第五电 位信号输入端 VGL2用于接收第五电位信号。
[0071] 所述第二电容 C2的第三极板与所述第二子线路 1012相连, 所述第二电容 C2的 第四极板与所述第五电位信号输入端 VGL2连接。
[0072] 所述主体部分 101还包括第十一开关 T11、 第十二开关 T12、 第十三开关 T13、 第三控制信号输入端 GAS1和第四控制信号输入端 GAS2。
[0073] 所述第三控制信号输入端 GAS1用于接收第三开关控制信号, 所述第四控制信 号输入端 GAS2用于接收第四开关控制信号。
[0074] 所述第十一开关 Tl 1的第十一控制端和第十一输入端均与所述第三控制信号输 入端 GAS1连接, 所述第十一开关 T11的第十一输出端与所述扫描信号输出端 G(n )连接。 所述第三开关控制信号用于开启或关闭所述第十一开关 T11。
[0075] 所述第十二开关 T12的第十二控制端与所述第三控制信号输入端 GAS1连接, 所 述第十二开关 T12的第十二输入端与所述第二电位信号输入端 VGL1连接, 所述 第十二开关 T12的第十二输出端与所述第十控制端连接。 所述第三开关控制信号 用于开启或关闭所述第十二开关 T12。
[0076] 其中, 所述第十二开关 T12和所述第十一开关 T11构成像素开关全开 (All Gate On) 模块, 即, 所述第十一开关 T11和所述第十二开关 T12的组合用于控制所述 驱动单元所对应的像素行的所有像素的开关全部开启 (All Gate On) 。
[0077] 所述第十三开关 T13的第十三控制端与所述第四控制信号输入端 GAS2连接, 所 述第十三开关 T13的第十三输入端与所述第二电位信号输入端 VGL1连接, 所述 第十三开关 T13的第十三输出端与所述扫描信号输出端 G(n)连接。
[0078] 其中, 所述第十三开关 T13构成像素开关全关 (All Gate Off) 模块, 即, 所述 第十三开关 T13用于控制所述驱动单元所对应的像素行的所有像素的开关全部关 闭 (All Gate Off) 。
[0079] 如图 4所示, 在第三时间段 S3至第六时间段 S6 , 第一预定位置 Q1处的信号为高 电平, 在第一时间段 S1至第二时间段 S2、 第七时间段 S7至第十五时间段 S15 , 第 一预定位置 Q1处的信号为低电平。 其中, 第一预定位置 Q1位于所述第一子线路 1
011。
[0080] 在第三时间段 S3至第七时间段 S7, 第二预定位置 Q2处的信号为高电平, 在第 一时间段 S1至第二时间段 S2、 第八时间段 S8至第十五时间段 S15 , 第二预定位置 Q2处的信号为低电平。 其中, 第二预定位置 Q2位于所述第二子线路 1012。
[0081] 在第三时间段 S3至第七时间段 S7, 第三预定位置 Q3处的信号为高电平, 在第 一时间段 S1至第二时间段 S2、 第八时间段 S8至第十五时间段 S15 , 第三预定位置 Q3处的信号为低电平。 其中, 第三预定位置 Q3位于所述第九开关 T9的第九控制 端与所述第七开关 T7的第七输出端之间的线路。
[0082] 在第三时间段 S3至第七时间段 S7 , 第四预定位置 P处的信号为低电平, 在第一 时间段 S1至第二时间段 S2、 第八时间段 S8至第十五时间段 S15 , 第四预定位置 P 处的信号为高电平。 其中, 第四预定位置 P位于所述第八开关 T8的第八输出端与 所述第五开关 T5的第五控制端之间的线路。
[0083] 参考图 2, 图 2为本发明的驱动电路的第二实施例的示意图。 本实施例与上述第 一实施例相似, 不同之处在于:
[0084] 在本实施例中, 所述主体部分 101还包括第三电容 C3和第六电位信号输入端 VG L3。 所述第六电位信号输入端 VGL3用于接收第六电位信号。
[0085] 所述第三电容 C3的第五极板与所述第一开关 T1的所述第一输出端连接, 所述 第三电容 C3的第六极板与所述第六电位信号输入端 VGL3连接, 所述第三电容 C3 用于提高所述第二子线路 1012的电位的稳定性。
[0086] 参考图 3, 图 3为本发明的驱动电路的第三实施例的示意图。 本实施例与上述第 一实施例或第二实施例相似, 不同之处在于: [0087] 在本实施例中, 所述主体部分 101还包括第四电容 C4
[0088] 所述第四电容 C4的第七极板与所述第九控制端连接, 所述第四电容 C4的第八 极板与所述第九输出端连接, 所述第四电容 C4用于提升向所述第九控制端输入 的电位。
[0089] 在本发明中, 所述电位维持部分 102 (所述三极管 T14) 能够降低驱动单元 (第 N个驱动单元) 对第一扫描信号输入端 G(n-2)所接收的第 N-2个驱动单元所生成 的扫描信号 (第一扫描信号) 的波形的要求, 增强了驱动单元 (第 N个驱动单元 ) 逐行级传的可靠性。
[0090] 所述电位维持部分 102 (所述三极管 T14) 还能够降低所述驱动电路所适用的显 示面板的像素阵列通过第二扫描信号输入端 G(n+2)所接收的第 N+2个驱动单元所 生成的扫描信号 (第二扫描信号) 对驱动单元级传的影响, 从而可以避免显示 面板出现画面闪烁的现象, 增强了驱动单元 (第 N个驱动单元) 逐行级传的可靠 性。
[0091] 此外, 在所述显示面板在执行触控感应操作的期间, 由于所述驱动电路设置了 电位维持部分, 所述电位维持部分包括三极管, 三极管的控制端和输出端分别 连接第一子线路和第二子线路, 因此所述电位维持部分 102 (所述三极管 T14) 可以将所述第二子线路 1012的第二预定位置 Q2维持在高电位, 从而增强驱动电 路在显示期间和触控感应期间的稳定性, 避免显示面板出现分屏现象, 即, 避 免显示面板出现暂停级分屏的风险。
[0092] 综上所述, 虽然本发明已以优选实施例揭露如上, 但上述优选实施例并非用以 限制本发明, 本领域的普通技术人员, 在不脱离本发明的精神和范围内, 均可 作各种更动与润饰, 因此本发明的保护范围以权利要求界定的范围为准。

Claims

权利要求书
[权利要求 1] 一种驱动电路, 其中, 所述驱动电路包括至少两驱动单元, 所述驱动 单元包括:
主体部分, 所述主体部分的预定线路包括第一子线路和第二子线路; 电位维持部分, 所述电位维持部分连接所述第一子线路和所述第二子 线路, 所述电位维持部分用于维持所述第二子线路的电位, 所述电位 维持部分包括三极管, 所述三极管的控制端与所述第一子线路连接, 所述三极管的输入端与所述主体部分的第一电位信号输入端连接, 所 述三极管的输出端与所述第二子线路连接;
所述三极管用于通过所述输入端接收第一电位信号, 以在所述三极管 的所述输入端与所述输出端之间的电流通道开启时通过向所述第二子 线路提供所述第一电位信号来维持所述第二子线路的电位; 所述主体部分还包括第一开关、 第二开关、 第一控制信号输入端、 第 二控制信号输入端、 第一扫描信号输入端、 第二扫描信号输入端; 所述第一开关的第一控制端、 第一输入端和第一输出端分别与所述第 一扫描信号输入端、 所述第一控制信号输入端和所述第一子线路连接 所述第二开关的第二控制端、 第二输入端和所述第二输出端分别与所 述第二扫描信号输入端、 第二控制信号输入端和所述第一子线路连接
[权利要求 2] 根据权利要求 1所述的驱动电路, 其中, 所述三极管的所述控制端用 于定时从所述第一输出端和 /或所述第二输出端接收信号, 以定时开 启所述输入端与所述输出端之间的电流通道, 从而使得所述第二子线 路定时从第一电位信号输入端获取第一电位信号。
[权利要求 3] 根据权利要求 1所述的驱动电路, 其中, 所述三极管还用于防止所述 第二子线路的电流从所述第一开关和 /或所述第二开关漏出。
[权利要求 4] 一种驱动电路, 其中, 所述驱动电路包括至少两驱动单元, 所述驱动 单元包括: 主体部分, 所述主体部分的预定线路包括第一子线路和第二子线路; 电位维持部分, 所述电位维持部分连接所述第一子线路和所述第二子 线路, 所述电位维持部分用于维持所述第二子线路的电位, 所述电位 维持部分包括三极管, 所述三极管的控制端与所述第一子线路连接, 所述三极管的输入端与所述主体部分的第一电位信号输入端连接, 所 述三极管的输出端与所述第二子线路连接。
[权利要求 5] 根据权利要求 4所述的驱动电路, 其中, 所述三极管用于通过所述输 入端接收第一电位信号, 以在所述三极管的所述输入端与所述输出端 之间的电流通道开启时通过向所述第二子线路提供所述第一电位信号 来维持所述第二子线路的电位。
[权利要求 6] 根据权利要求 4所述的驱动电路, 其中, 所述主体部分还包括第一开 关、 第二开关、 第一控制信号输入端、 第二控制信号输入端、 第一扫 描信号输入端、 第二扫描信号输入端;
所述第一开关的第一控制端、 第一输入端和第一输出端分别与所述第 一扫描信号输入端、 所述第一控制信号输入端和所述第一子线路连接 所述第二开关的第二控制端、 第二输入端和所述第二输出端分别与所 述第二扫描信号输入端、 第二控制信号输入端和所述第一子线路连接
[权利要求 7] 根据权利要求 6所述的驱动电路, 其中, 所述三极管的所述控制端用 于定时从所述第一输出端和 /或所述第二输出端接收信号, 以定时开 启所述输入端与所述输出端之间的电流通道, 从而使得所述第二子线 路定时从第一电位信号输入端获取第一电位信号。
[权利要求 8] 根据权利要求 6所述的驱动电路, 其中, 所述三极管还用于防止所述 第二子线路的电流从所述第一开关和 /或所述第二开关漏出。
[权利要求 9] 根据权利要求 6所述的驱动电路, 其中, 所述主体部分还包括第三开 关、 第四开关、 第一时钟信号输入端、 第二时钟信号输入端; 所述第三开关的第三控制端、 第三输入端分别与所述第一控制信号输 入端和所述第一时钟信号输入端连接;
所述第四开关的第四控制端、 第四输入端分别与所述第二控制信号输 入端和所述第二时钟信号输入端连接;
所述第一时钟信号输入端所传输的第一时钟信号和 /或所述第二时钟 信号输入端所传输的第二时钟信号用于与电位维持部分相配合, 以提 高所述第二子线路的电位的稳定性。
[权利要求 10] 根据权利要求 9所述的驱动电路, 其中, 所述第一控制信号输入端所 接收的第一扫描方向控制信号用于开启或关闭所述第三开关, 所述第 二控制信号输入端所接收的第二扫描方向控制信号用于开启或关闭所 述第四开关。
[权利要求 11] 根据权利要求 10所述的驱动电路, 其中, 所述第二扫描方向控制信号 所对应的扫描方向与所述第一扫描方向控制信号所对应的扫描方向相 反。
[权利要求 12] 根据权利要求 9所述的驱动电路, 其中, 所述主体部分还包括第五开 关、 第六开关、 第七开关、 第八开关、 第九开关、 第十开关、 扫描信 号输出端、 第二电位信号输入端、 第三电位信号输入端、 第四电位信 号输入端、 第三时钟信号输入端、 第一电容;
所述第二子线路与所述第七开关的第七输入端连接;
所述第五开关的第五控制端与所述第八开关的第八输出端和所述第六 开关的第六输出端连接, 所述第五开关的第五输入端所述第二电位信 号输入端连接, 所述第五开关的第五输出端与所述第七开关的第七输 入端连接;
所述第六开关的第六控制端与所述第二开关的所述第二输出端连接, 所述第六开关的第六输入端与所述第二电位信号输入端连接; 所述第七开关的第七控制端与所述第三电位信号输入端连接, 所述第 七开关的第七输出端与第九开关的第九控制端连接;
所述第八开关的第八控制端与所述第三开关的第三输出端和所述第四 开关的第四输出端连接, 所述第八开关的第八输入端与所述第四电位 信号输入端连接;
所述第九开关的第九输入端与所述第三时钟信号输入端连接, 所述第 九开关的第九输出端与所述扫描信号输出端连接; 所述第十开关的第十控制端与所述第八开关的第八输出端连接, 所述 第十开关的第十输入端与所述第二电位信号输入端连接, 所述第十开 关的第十输出端与所述扫描信号输出端连接;
所述第一电容的第一极板与第二电位信号输入端连接, 所述第一电容 的第二极板与所述第五控制端连接。
[权利要求 13] 根据权利要求 12所述的驱动电路, 其中, 所述第二电位信号输入端用 于接收第二电位信号;
所述第五开关的第五控制端用于接收所述第八开关的第八输出端所输 出的第四电位信号和所述第六开关的第六输出端所输出的第二电位信 号;
所述第四电位信号和所述第二电位信号均用于开启或关闭所述第五开 关;
所述第六开关的第六控制端用于接收所述第二开关的第二输出端所输 出的第二扫描方向控制信号, 所述第二扫描方向控制信号用于开启或 关闭所述第六开关, 所述第六开关的第六输入端用于接收所述第二电 位信号;
所述第三电位信号输入端用于接收第三电位信号, 所述第三电位信号 用于开启或关闭所述第七开关;
所述第四电位信号输入端用于接收第四电位信号; 所述第三开关的第三输出端所输出的第一时钟信号和所述第四开关的 第四输出端所输出的所述第二时钟信号用于开启或关闭所述第八开关 所述第七开关的第七输出端所输出的第一电位信号用于开启或关闭所 述第九开关;
所述第八开关的第八输出端所输出的第四电位信号用于开启或关闭所 述第十开关。
[权利要求 14] 根据权利要求 12所述的驱动电路, 其中, 所述第十控制端还与所述第 一电容的第二极板连接。
[权利要求 15] 根据权利要求 12所述的驱动电路, 其中, 所述主体部分还包括第二电 容和第五电位信号输入端;
所述第二电容的第三极板与所述第二子线路相连, 所述第二电容的第 四极板与所述第五电位信号输入端连接。
[权利要求 16] 根据权利要求 15所述的驱动电路, 其中, 所述主体部分还包括第三电 容和第六电位信号输入端;
所述第三电容的第五极板与所述第一开关的所述第一输出端连接, 所 述第三电容的第六极板与所述第六电位信号输入端连接, 所述第三电 容用于提高所述第二子线路的电位的稳定性。
[权利要求 17] 根据权利要求 12所述的驱动电路, 其中, 所述主体部分还包括第四电 容;
所述第四电容的第七极板与所述第九控制端连接, 所述第四电容的第 八极板与所述第九输出端连接, 所述第四电容用于提升向所述第九控 制端输入的电位。
[权利要求 18] 根据权利要求 12所述的驱动电路, 其中, 所述主体部分还包括第十一 开关、 第十二开关、 第十三开关、 第三控制信号输入端和第四控制信 号输入端;
所述第十一开关的第十一控制端和第十一输入端均与所述第三控制信 号输入端连接, 所述第十一开关的第十一输出端与所述扫描信号输出 端连接;
所述第十二开关的第十二控制端与所述第三控制信号输入端连接, 所 述第十二开关的第十二输入端与所述第二电位信号输入端连接, 所述 第十二开关的第十二输出端与所述第十控制端连接;
所述第十三开关的第十三控制端与所述第四控制信号输入端连接, 所 述第十三开关的第十三输入端与所述第二电位信号输入端连接, 所述 第十三开关的第十三输出端与所述扫描信号输出端连接。
[权利要求 19] 根据权利要求 18所述的驱动电路, 其中, 所述第三控制信号输入端用 于接收第三开关控制信号;
所述第十一开关和所述第十二开关的组合用于控制所述驱动单元所对 应的像素行的所有像素的开关全部开启。
[权利要求 20] 根据权利要求 18所述的驱动电路, 其中, 所述第四控制信号输入端用 于接收第四开关控制信号;
所述第十三开关用于控制所述驱动单元所对应的像素行的所有像素的 开关全部关闭。
PCT/CN2018/099794 2018-07-27 2018-08-10 驱动电路 WO2020019374A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/308,125 US20210225230A1 (en) 2018-07-27 2018-08-10 Driving circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201810843370.X 2018-07-27
CN201810843370.XA CN108735141A (zh) 2018-07-27 2018-07-27 驱动电路

Publications (1)

Publication Number Publication Date
WO2020019374A1 true WO2020019374A1 (zh) 2020-01-30

Family

ID=63941940

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2018/099794 WO2020019374A1 (zh) 2018-07-27 2018-08-10 驱动电路

Country Status (3)

Country Link
US (1) US20210225230A1 (zh)
CN (1) CN108735141A (zh)
WO (1) WO2020019374A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230058738A1 (en) * 2021-08-18 2023-02-23 Richwave Technology Corp. Driving circuit having a switch module to be capable of turning off a conductive path

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111540328B (zh) 2020-05-25 2021-03-16 武汉华星光电技术有限公司 Goa电路及显示面板
CN112289251B (zh) 2020-11-02 2022-10-04 武汉华星光电技术有限公司 Goa电路及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976781A (zh) * 2016-07-14 2016-09-28 武汉华星光电技术有限公司 Goa电路
CN106782265A (zh) * 2016-12-27 2017-05-31 武汉华星光电技术有限公司 显示装置及显示装置显示分屏的消除方法
US20170270886A1 (en) * 2014-07-18 2017-09-21 Shenzhen China Star Optoelectronics Technology Co., Ltd. Complementary gate driver on array circuit employed for panel display
CN108010496A (zh) * 2017-11-22 2018-05-08 武汉华星光电技术有限公司 一种goa电路
CN108010495A (zh) * 2017-11-17 2018-05-08 武汉华星光电技术有限公司 一种goa电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9207527D0 (en) * 1992-04-07 1992-05-20 Philips Electronics Uk Ltd Multi-standard video matrix display apparatus and its method of operation
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
CN107731195B (zh) * 2017-11-22 2019-10-11 武汉华星光电技术有限公司 一种nmos型goa电路及显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170270886A1 (en) * 2014-07-18 2017-09-21 Shenzhen China Star Optoelectronics Technology Co., Ltd. Complementary gate driver on array circuit employed for panel display
CN105976781A (zh) * 2016-07-14 2016-09-28 武汉华星光电技术有限公司 Goa电路
CN106782265A (zh) * 2016-12-27 2017-05-31 武汉华星光电技术有限公司 显示装置及显示装置显示分屏的消除方法
CN108010495A (zh) * 2017-11-17 2018-05-08 武汉华星光电技术有限公司 一种goa电路
CN108010496A (zh) * 2017-11-22 2018-05-08 武汉华星光电技术有限公司 一种goa电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230058738A1 (en) * 2021-08-18 2023-02-23 Richwave Technology Corp. Driving circuit having a switch module to be capable of turning off a conductive path

Also Published As

Publication number Publication date
US20210225230A1 (en) 2021-07-22
CN108735141A (zh) 2018-11-02

Similar Documents

Publication Publication Date Title
US10796656B1 (en) GOA circuit
US9570026B2 (en) Scan driving circuit and LCD device
US10204583B2 (en) Gate driver on array driving circuit and LCD device
US9595234B2 (en) Scan driving circuit having pull-up control assembly and LCD device
US9875709B2 (en) GOA circuit for LTPS-TFT
US7310402B2 (en) Gate line drivers for active matrix displays
US20160064098A1 (en) Shift register unit, method for driving the same, shift register and display device
TWI493557B (zh) 移位暫存器電路
CN106448590B (zh) 一种液晶显示面板的goa电路及显示装置
US10032424B2 (en) Gate driving circuit and driving method
US8026883B2 (en) Liquid crystal display having gate delay compensator
US10290262B2 (en) Scanning drive circuit and flat display device
US10658060B2 (en) Shift register circuit and shift register unit
US10657864B2 (en) Drive circuit of display device and driving method for display device having single-ended to differential modules
WO2018196084A1 (zh) 扫描驱动电路、阵列基板与显示面板
WO2017107746A1 (zh) Gip电路及其驱动方法和平板显示装置
WO2019006812A1 (zh) Goa电路及液晶显示装置
WO2020019374A1 (zh) 驱动电路
US10102820B2 (en) GOA circuit
WO2017084108A1 (zh) 栅极驱动器及具有该栅极驱动器的触控面板
KR20120044084A (ko) 게이트 쉬프트 레지스터와 이를 이용한 표시장치
US20080122875A1 (en) Liquid crystal display device and driving circuit and driving method of the same
US10446099B2 (en) Gate on array circuit and liquid crystal display
WO2021103164A1 (zh) 一种 goa 电路及液晶显示面板
US9711076B2 (en) Display device

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18927483

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18927483

Country of ref document: EP

Kind code of ref document: A1