WO2019122428A1 - Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist - Google Patents

Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist Download PDF

Info

Publication number
WO2019122428A1
WO2019122428A1 PCT/EP2018/086789 EP2018086789W WO2019122428A1 WO 2019122428 A1 WO2019122428 A1 WO 2019122428A1 EP 2018086789 W EP2018086789 W EP 2018086789W WO 2019122428 A1 WO2019122428 A1 WO 2019122428A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
node
output voltage
control element
current
Prior art date
Application number
PCT/EP2018/086789
Other languages
English (en)
French (fr)
Inventor
Matthias Radecker
Ricardo NUNES MARCHESAN
Original Assignee
Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. filed Critical Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V.
Priority to EP18825726.5A priority Critical patent/EP3729622A1/de
Publication of WO2019122428A1 publication Critical patent/WO2019122428A1/de

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/14Arrangements for reducing ripples from dc input or output
    • H02M1/15Arrangements for reducing ripples from dc input or output using active elements
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/618Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series and in parallel with the load as final control devices
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • H02J1/02Arrangements for reducing harmonics or ripples
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0045Converters combining the concepts of switch-mode regulation and linear regulation, e.g. linear pre-regulator to switching converter, linear and switching converter in parallel, same converter or same transistor operating either in linear or switching mode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/005Conversion of dc power input into dc power output using Cuk converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/1557Single ended primary inductor converters [SEPIC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]

Definitions

  • a voltage converter arrangement and method of operating a voltage converter arrangement having a regulator element connected between a first input voltage node and a first output voltage node
  • Embodiments according to the present invention relate to a voltage converter arrangement.
  • Embodiments according to the present invention relate to an up-down converter with a bidirectionally parallel linear regulator.
  • Switching regulators usually pulse-width modulated converters (PWM converters) are widely used in DC-DC converters or DC-DC converters or AC-DC converters or AC-DC converters in which the output is as ripple-free as possible DC or ripple-free DC should be generated.
  • PWM converters pulse-width modulated converters
  • the efficiency of such switching regulator is usually very high, since an adiabatic switching takes place via energy storage.
  • it is disadvantageous that such converters require smoothing capacitances and further filter elements such as double-compensated current chokes at the input and filter capacitors or additional filter inductors at the output in order to largely suppress the ripple.
  • a technical problem is the network feedback and the effect on the load of PWM switching regulators (pulse width modulated switching regulators) by the current ripple, which is generated in an input-side or output-side smoothing capacity of the converter and thus on the one hand to complex network filters for the high-frequency harmonics (Interference voltage) leads at the power input, on the other hand also requires at the output further Filterauf wall with power chokes and multiple capacitances. It is estimated that mesh filters account for between 20% and 30% of the volume and cost of a power supply. Such smoothing capacitors are bulky, meaning lifetime limiting, in many cases also unsuitable for temperatures above 100 ° C, so that you want to avoid larger smoothing capacitors.
  • a linear regulator In order to avoid smoothing capacitors at the output, instead of a switching regulator (PWM converter), a linear regulator can be used which supplies the output with sufficient current via a variable resistor (control transistor) so that the output voltage always remains constant. At the same time, this controller will be very fast (bandwidths up to 1 GHz are known) and thus eliminate the disadvantage of limited dynamics.
  • a linear regulator has the disadvantage that the input voltage must always be greater than the output voltage, and above all it has a very poor efficiency, which can quickly drop below 50% with larger voltage differences between the input and output voltages. In addition, high thermal losses are dissipate in the form of heat.
  • a linearly assisted down converter which consists of a PWM down converter and a parallel linear regulator LR1 of FIG.
  • the buck converter converts the input voltage Vin to the output voltage Vout and supplies power to the load RL, while a linear regulator LR1 supplies current from the input to the output and another linear regulator LR2 derives a current from the output of the buck converter across the load.
  • a typical circuit for this principle is shown in Fig. 2 [1]
  • the switching regulator consists of a "buck" topology with switch Q1, smoothing inductance L1 and a passive switch ters D1 in the form of a diode.
  • the linear regulators LR1 and LR2 are designed, for example, as fast bipolar transistors.
  • Both linear controllers LR1 and LR2 are controlled by an amplifier to keep the output voltage Vout constant across the load ( Figure 3a).
  • the output voltage is compared with a reference voltage vref, which is to be regulated as a setpoint. If the output voltage is less than the setpoint, because the current supplied by L1 to the load is too small, the regulator LR1 is activated and a current from the input voltage is additionally supplied to the load. On the other hand, if the output voltage is too high to bring the output voltage above the load to the setpoint, the LR2 regulator is activated and the excess current is dissipated through the load.
  • the current delivered by one of the linear regulators to the load (LR1) or dissipated (LR2) is additionally measured and passed to a comparator with hysteresis to be compared with a current reference value ly, and thus the pulse width modulation of the buck converter to reach the active switch Q1. If the current supplied to the load is greater than zero, then this current is compared with the reference value, ly. If the current is greater than the reference value, the comparator turns on the switch Q1, so that the current through the inductor L1 increases.
  • the reference value ly is set to a positive value, as shown in Figure 3b, then only the linear regulator LR1 is active because the current always flows in a positive direction to the load. It has been recognized that this mode of operation makes sense if the difference between the input voltage and the output voltage is smaller than the output voltage itself, since the power loss in the linear regulators should be kept as small as possible. Furthermore, it was recognized that the power loss of the linear regulator would be as small as possible, if the output voltage is smaller than the difference between input and output Output voltage is and thus only LR2 would be active to dissipate the excess current across the load. LR1 is not active in this case. In the event that the output voltage is about equal to the difference between input and output voltage, the reference value ly is set to about zero, so that the linear regulators LR1 and LR2 contribute equally to the fin compensation, as shown in Fig. 7a.
  • an optimal design for reducing the losses and to achieve maximum efficiency is thus to compensate for the so-called ripple current of the buck converter from the inductor L1 either by LR1 or LR2, depending on whether the voltage difference between input and output is smaller or greater than the output voltage itself.
  • the losses in the linear regulators are thus each Weil only multiplied by the ripple current with the smallest voltage difference between either input and output or the output voltage itself, so that the overall efficiency of this arrangement is almost as high as that of the buck converter without linear regulator assistance.
  • Fig. 3b it can be seen that in dynamic crizgins- gen the output current to the load is delivered immediately as a constant DC current by the linear regulator and the switching regulator at time t_start are turned on.
  • one of the Li-level controllers will fully (or at least partially) compensate for the slower response of the switching regulator, which is delayed over the time constant from the memory element L1 and the load RL itself.
  • An embodiment according to the present invention provides a voltage converter arrangement having a clocked voltage converter capable of generating an output voltage based on an input voltage such that an amount of the output voltage is greater than an amount of the input voltage is.
  • the voltage sweeping arrangement further comprises a first control element interposed between a first input voltage node different from a reference potential node and a first output voltage node different from a reference potential node.
  • the first control element is designed to allow at least temporarily a current flow in the event that an amount of the output voltage is greater than an amount of the input voltage.
  • the voltage converter arrangement comprises a current-smoothing output inductance of the clocked voltage converter.
  • the voltage converter arrangement is based on the recognition that an at least partial compensation of an output current ripple in a clocked voltage converter in which an amount of the output voltage is greater than an amount of the input voltage, is efficiently provided by a first control element (eg, a linear regulator or egg nen regulating transistor) can be achieved, which knot between the first output voltage and the first input voltage node is connected.
  • a first control element eg, a linear regulator or egg nen regulating transistor
  • a current flow back from the output to the input whereby an unwanted increase in the output voltage or the voltage at the load, which is without presence of the first control element at a (eg. Increasing an output current of the clocked voltage converter beyond a setpoint current would result, prevented or at least significantly reduced.
  • a potential difference between the first output voltage node and the first input voltage node is smaller than, for example, a potential difference between a first output voltage node and a second output voltage node (eg, a reference potential node).
  • a potential difference between a first output voltage node and a second output voltage node eg, a reference potential node.
  • the first control element can typically compensate for current fluctuations very quickly, so that, for example, current fluctuations that arise within a switching period of the clocked voltage converter, abandonedgli chen by the first control element, for example, by the first control element, a time-variable, the fluctuations of the output current of the clocked Voltage converter corresponding current flow from the first output voltage node to the first input clamping voltage node is performed.
  • the impressed in the load current is kept approximately constant, and caused by the timing of the clocked voltage converter current fluctuations are at least partially or even completely or almost completely compensated through the first control element.
  • said voltage transformer arrangement makes it possible to compensate for an output current ripple with comparatively good efficiency, so that the current delivered to the load has a significantly reduced ripple, or so cost and volume-consuming and error-prone output side Smoothing components can be saved or at least reduced in size compared to conventional scarf drafts.
  • the described voltage converter arrangement provides a good compromise between efficiency, implementation effort and interference suppression, for example in an operating case in which the magnitude of the output voltage is greater than the loading of the input voltage.
  • the clocked voltage converter is also designed to generate an output voltage based on an input voltage such that an amount of the output voltage is less than an amount of the input voltage. It has been found that the inventive concept is also very advantageous for voltage transformer learning, which can optionally perform an upward voltage conversion or a downward voltage conversion.
  • the clocked voltage converter is a non-inverting voltage converter.
  • the first regulator may operate in a very efficient manner, for example, to conduct a current from the first output voltage node to the first input voltage node.
  • the voltage converter assembly comprises a second control element, wherein the second control element is connected in parallel (for example, antiparallel, to allow an anti-parallel, opposite current flow, example, anti-parallel to the first control element) to the first control element.
  • the second control element is designed to allow at least temporarily a current flow in the event that an amount of the output voltage is smaller than an amount of the input voltage. In this way it is achieved that, depending on a relation between the input voltage and the output voltage, either through the first control element or through the second control element, a current flow between the first input voltage node and the second input voltage node can take place.
  • Compensation of an output-side current ripple of the clocked voltage converter voltage is thus possible regardless of whether the output voltage is currently greater or less less than the input voltage.
  • the input voltage is not constant, so that, for example, a magnitude relation between the input voltage and the output voltage changes during a period of the input voltage, so that, for example, the input voltage is temporarily larger and temporarily smaller than the output voltage.
  • the voltage converter arrangement on a third control element, wherein the third control element between the first output voltage node and a reference potential node is connected.
  • the third control element is designed to allow at least temporarily a current flow in the event that an amount of the output voltage is smaller than the dif ference of a larger input voltage and a smaller output voltage.
  • an output current ripple of the clocked voltage converter can be compensated, for example, in a particularly low-loss manner, for example when the output voltage is less than the difference between a larger input voltage and a smaller output voltage.
  • a voltage drop across the first control element and the second control element in this case is typically greater than the voltage drop across the third control element, so that it is comparatively lossy arm, the current ripple in this operating state by the third control element (at least partially) to compensate.
  • two or more Re gel elements are present, depending on a current size relation between the output voltage and the input voltage in each case that of the control elements are activated, which brings the lowest losses.
  • the voltage converter arrangement is designed to selectively enable current to flow through the first regulator when an amount of output voltage is greater than an amount of the input voltage and when the magnitude of the output voltage is greater than the setpoint for the output voltage a current consumption of a load connected to the first output voltage node is smaller than a current supplied by the clocked voltage converter.
  • the voltage converter assembly may alternatively or additionally be configured to selectively enable current flow across the third regulator when an amount of the output voltage is less than an amount of the input voltage, when the magnitude of the output voltage is greater than the setpoint value for the output voltage a current consumption of a load connected to the first output voltage node is less than a current supplied by the clocked voltage converter.
  • a current can be dissipated by the first output voltage node when the amount of output voltage is greater than the setpoint for the output voltage or if the current consumption of the first output voltage node connected load is smaller is as a current supplied by the clocked voltage converter (currently) (for example, due to a current ripple).
  • the voltage converter assembly (or a voltage converter assembly controller) may detect whether, for example, the magnitude of the output voltage is greater than the magnitude of the input voltage or the magnitude of the output voltage is less than the magnitude of the input voltage, and based on which of the control elements (currently ) should be activated.
  • the respective control element for example, by a suitable control of the control element
  • a suitable control of the control element for example, a time variable, an output ripple of the clocked voltage converter
  • the following current is dissipated for example, can be achieved that the load is supplied with an approximately constant current, wherein the toaststromrippei the clocked voltage converter is at least partially compensated by the current flow through the respective control element.
  • the control element through which the current flow is to take place it is achieved, for example, that the losses are minimized, since, for example, that one of the control elements can be selected which matches a current relation between the input voltage and the output voltage (and of all control elements the lowest losses result).
  • the voltage converter is a clocked voltage converter configured to provide to the first output voltage node a time pulsating current having a DC component greater than an AC component.
  • the alternating component represents, for example, an output current ripple of the clocked voltage converter, and this output current ripple can be at least partially compensated, for example, by the appropriate control elements.
  • the current flow through the first control element or by the other control elements can be example, essentially a change of the portion of the clocked voltage converter correspond to delivered electricity.
  • a current flow through the (linear) control elements is comparatively low, since the DC component of the current supplied by the clocked voltage converter typically does not flow through the first control element or through the (other) control elements, but only the alternating component or the ripple.
  • the current regulation described here is thus significantly less loss than, for example, realized by linear regulator alone current control.
  • the first control element is configured to allow a current flow that corresponds to a difference between the time-pulsating current and a load current of a load coupled to the first output voltage node.
  • the first control element is configured to only compensate for variations in the time pulsating current while a main load current component is provided by the clocked voltage converter.
  • a main load current component is provided by the clocked voltage converter.
  • con stant or only slowly variable for example, with a time constant that is longer than a switching period of the clocked voltage converter or longer than ten switching periods of the clocked voltage converter, or longer than a response time of a re gelung the clocked voltage converter
  • Laststromanteil is so
  • only the comparatively small fluctuations in the time-pulsating current supplied by the clocked voltage converter are compensated by the first control element (as well as possibly "fast" changes in the current consumption) the load, which are caused by changes in the load, and which are, for example, faster than a response time of a regulation of the clocked voltage transformer).
  • the current flowing through the first control element is thus comparatively small, and the power loss in the first control element is therefore also comparatively small.
  • a lossy first control element which can be, for example, a linear regulator or a regulating transistor
  • fluctuations in the time-pulsating current supplied by the clocked voltage converter are at least largely compensated (for example for at least more than 50% or even at least more than 90%), so that the load current has significantly fewer fin errors than Conventionally, which also allows a reduction of any existing anti-interference measures (for example, smoothing capacitors, Skypeinduktdite and the like).
  • the voltage converter assembly is configured such that an average current flow through the first regulator is less than 10% of an average load current through a load coupled to the output voltage node or less than 10% of a mean current provided by the pulsed voltage converter.
  • the clocked voltage converter is designed to provide a pulsating current in an operating state in which an amount of the output voltage is greater than an amount of the input voltage (for example, case 5 according to table 2 or case 5 according to table 1), whose minimum amount value min is at least as large as a current value required by a load connected to the first output voltage node.
  • the first control element is configured to at least partially compensate for fluctuations in a load current in the operating state in which the magnitude of the output voltage is greater than the magnitude of the input voltage by virtue of the first control element timing a pulsating current flow between the first input voltage node and the first Output voltage node allows (the for example, according to the current flow provided by the clocked voltage converter).
  • the clocked voltage converter in said operating state for example by controlling the voltage converter arrangement
  • the minimum amount of the pulsating current is at least as high as a current value required by a load connected to the first output voltage node
  • it is achieved is not necessary to provide an additional power node to the first output voltage point, which would not be possible in the operating condition mentioned with little effort anyway.
  • the load current is brought to a desired value by dissipating current from the first output voltage node can.
  • Such removal of current can be achieved in the said operating state but by the first output control element with high efficiency.
  • the clocked voltage converter is adapted to be in an operating condition in which an amount of the output voltage is less than an amount of the input voltage and in which the magnitude of the output voltage is less than an amount of potential difference between the first input voltage node and the first Output voltage node (Case 1 according to Table 2) to provide a pulsating current whose minimum value is at least as large as a current value required by a load connected to the first output voltage node.
  • the voltage converter arrangement in this case has a third control element, wherein the third control element is connected between the first output voltage node and a reference potential node or the second output voltage node, which can act as reference potential node).
  • the third control element is designed to be in the operating state in which the magnitude of the output voltage is less than the amount the input voltage and wherein the magnitude of the output voltage is less than the magnitude of the potential difference between the first input voltage node and the first output voltage node to at least partially compensate for fluctuations in a load current by the third control element timing a pulsating current flow between the first output voltage node and the reference potential node the second output voltage node) (which, for example, pulses according to the current flow provided by the clocked voltage converter).
  • the clocked voltage converter is designed to be in an operating condition in which an amount of the output voltage is less than an amount of the input voltage and in which the magnitude of the output voltage is greater than an amount of potential difference between the first input voltage node and the first Output voltage node (eg, Case 3 of Table 2) to provide a pulsating current whose maximum magnitude value is at most as large as a current value required by a load connected to the first output voltage node.
  • the voltage converter arrangement in this case comprises a second control element, wherein the second control element is connected between the first input voltage node and the first output voltage node.
  • the second control element is configured to be in the operating state in which the magnitude of the output voltage is less than the magnitude of the input voltage and in which the magnitude of the output voltage is greater than that Amount of the potential difference between the first input voltage node and the first output voltage node, at least partially compensate for fluctuations of a load current node by the second control element allows a temporally pulsating current flow between the first input voltage node and the first output voltage node (for example, according to the supplied from the clocked voltage converter current flow pulsates).
  • the clocked voltage converter is designed to be in an operating condition in which an amount of the output voltage is less than an amount of the input voltage and in which the magnitude of the output voltage is an amount of potential difference between the first input voltage node and the first output voltage node does not differ by more than a predetermined value (for example, Case 4 of Table 2), to provide a pulsating current whose maximum value is greater than a current required by a load connected to the first output voltage node and whose minimum value is smaller than one of a current value associated with the load connected to the first output voltage node.
  • the voltage converter arrangement in this case has a second Regelele element, wherein the second control element is connected between the first input voltage node and the first output voltage node.
  • the voltage converter arrangement further comprises a third control element, wherein the third control element between the first output voltage node and a reference potential node (for example formed by the second output voltage node) is connected.
  • the second control element and the third control element are designed to be in the operating state in which the amount of the output voltage is smaller than the amount of the input voltage and in which the amount of the output voltage of the amount of potential difference between the first input voltage node and first output voltage node differs by no more than a predetermined value, at least partially compensate for fluctuations of a load current by the second control element allows time Lich pulsating current flow between the first input voltage node and the first output voltage node (which pulsates, for example, according to the current flow supplied by the clocked voltage converter ) and in that the third control element allows a temporally pulsating current flow between the input voltage node and the reference potential node (which, for example, in accordance with the supplied by the clocked voltage converter current flow p pulsed current flow through the second control element and the current
  • the clocked voltage converter and the second control element and the third control element are driven accordingly, losses can be kept particularly low when the amount of output voltage in about half of the amount of A input voltage corresponds.
  • both power can be supplied in an energy-efficient manner from the first input voltage node to the first output voltage node and, in an energy-efficient manner, a current can be derived from the first output voltage node to the reference potential node.
  • the corresponding driving of the pulsed voltage converter (so that its output current maximum value is greater than a current value required by the load, for example during a switching period of the clocked voltage converter) and so that its output current minimum value is smaller than that of load - for example, during a switching period of the clocked voltage transformer - required current value) allows the compensation of the output current ripple alternately by the second control element and the third control element he can follow.
  • Particularly low losses can be achieved, for example, if the maximum absolute value and the minimum value of the pulsating current are at least approximately symmetrical about the current value required by the load, for example during a switching period of the clocked voltage converter (for example with a tolerance of +/- 10% or +/- 20% or +/- 30%).
  • the clocked voltage converter is designed to provide a pulsing current in an operating state in which an amount of the output voltage is less than an amount of the input voltage (for example, in Case 2 of Table 2), at least as low as its value is large as a current value required by a load connected to the first output voltage node.
  • the voltage converter arrangement in this case comprises a third control element, the third control element being connected between the first output voltage node and a reference potential node (for example the second output voltage node).
  • the third control element is designed in this case to at least partially compensate for fluctuations in a load current in the operating state in which the magnitude of the output voltage is less than the magnitude of the input voltage by virtue of the third control element applying a time-pulsating current between the first input voltage node and the first output voltage node (which pulses, for example, according to the current flow provided by the clocked voltage converter).
  • the clocked voltage converter is a ZETA converter or a Cuk converter or a boost converter.
  • the ZETA converter has a first inductance and a second inductance, wherein the first inductance and the second inductance are coupled via a magnetic flux guide.
  • the first inductance and the second inductance are dimensioned (eg, by having inductance values that deviate by at most 10% from each other) that the ZETA converter operates in a continuous operation of the current flow through the inductor, which with the load connected is. This is achieved, for example, that a DC component of a current in the inductance connected to the load is greater than an alternating component.
  • the appropriate dimensioning enables a low-loss compensation of the output current ripple of the clocked voltage converter.
  • the voltage converter arrangement comprises a switching element, wherein the switching element between a voltage source and the second inductance is connected in series.
  • the voltage converter arrangement is designed to set a switching frequency and switching duration of the switching element in dependence on a desired current through the load.
  • the first control element and / or the second control element and / or the third control element are bipolar transistors. It has been shown that bipolar transistors are well suited as control elements, since they have a fast response and thus can compensate well, for example, the current ripple of the clocked voltage converter. Incidentally, it has been shown that bipolar transistors are also easy to control, so that the circuit complexity can be kept comparatively low.
  • the voltage converter arrangement comprises a second control element, wherein the second control element is connected between the first input voltage node and the first output voltage node.
  • the voltage converter also has a third control element, wherein the third control element between the first output voltage node and a reference potential node is connected.
  • the voltage converter arrangement is configured to regulate the output voltage or a current supplied to a load coupled to the first output voltage node.
  • the voltage converter arrangement is designed to condition depending on an operating state (for example, depending on whether an up-conversion or down conversion takes place, or depending on a relation between an amount of the potential difference between the first input voltage node and the first Trustpan voltage node on the one hand and an amount the output voltage on the other hand) choose ausaus, by which the control elements, a current flow for control (for example, to compensate for the Walesstromrippeis the clocked voltage converter) should be made.
  • the voltage converter arrangement is further designed to select that one of the control elements over which a voltage drop is smallest (for example compared to voltage drops across the other control elements that can be used for regulation).
  • the voltage converter arrangement is for example designed to allow the flow of current through the control elements so that a smallest possible voltage drop across a path that includes the control element occurs, over which the current flow is made light, compared with a path via another control element.
  • the voltage converter arrangement has a second control element, wherein the second control element is connected between the first input voltage node and the first output voltage node.
  • the voltage converter arrangement further has a third control element, wherein the third control element is connected between the first output voltage node and a reference potential node (for example, the second output voltage node).
  • the voltage converter arrangement is designed to enable (for example selectively) a flow of current across the third control element when an output voltage is less than a difference of the input voltage and the output voltage and when the input voltage is greater than the output voltage.
  • the voltage converter assembly is further configured to enable (eg, selectively) current flow across the third regulator when the output voltage from the input voltage is at most 0.1
  • the voltage converter assembly is further configured to enable (for example, selectively) current flow across the second regulator when the output voltage is greater than the difference of the input voltage and the output voltage and when the input voltage is greater than the output voltage.
  • the voltage converter assembly is further configured to enable (eg, selectively) current flow across the second regulator and the third regulator when the output voltage deviates from the difference of the input voltage and the output voltage by at most 10% (or deviates by a predetermined amount, for example - depending on absolute values of input voltage and output voltage - between 0.1 V and 20
  • the voltage converter assembly is further configured to enable (eg, selectively) current flow across the first regulator when the input voltage is less than the output voltage.
  • the control or the compensation of the Walesstromrippe is the clocked voltage converter at all ver different operating points of the voltage converter assembly can suc conditions suc in an efficient manner.
  • a regulation via the first control element and the second control element can be poor or not done if the difference between the input voltage and the output voltage is too low.
  • the control devices or control transistors used as control elements typically require a sufficient voltage drop to their Effective exercise of the task. While it is therefore quite desirable that the voltage drop across the control elements is small, he was aware that a too small voltage drop significantly affects the quality of the control. Therefore, with a small voltage difference between the input voltage and the output voltage, the third control element is used for regulation, even if this involves greater losses than the use of the first control element or the second control element.
  • the voltage converter arrangement comprises a second control element, wherein the second control element is connected between the first input voltage node and the first output voltage node.
  • the voltage transformer arrangement further comprises a third control element, wherein the third control element node between the first output voltage node and a reference potential (for example, the second output voltage node) is connected.
  • the voltage transformer arrangement is designed to provide a control current to the first control element, the second control element and / or the third control element in dependence on the output voltage of the voltage converter arrangement and a voltage setpoint so that a voltage drop that occurs across one of the control elements, the one Control current is provided, is smaller than a voltage drop, which is present over another control element of the control elements.
  • the corresponding control can be done for example by a linear regulator control, which is part of the voltage converter arrangement.
  • the voltage converter arrangement comprises an input control element connected between the first input voltage node and a second input voltage node, the second input voltage node having a reference potential (and being coupled to the second output voltage node, for example).
  • the input control element is designed to allow a current flow to counteract variations of the input current of the voltage converter arrangement (resulting, for example, as the sum of the current through the control element and the input current of the voltage converter) (for example, US Pat. that fluctuations of an input current of the clocked voltage converter are at least partially compensated).
  • a topology of the clocked voltage converter with a current-smoothing input inductance should preferably also be selected.
  • an input current of the clocked voltage converter has a RESIZE ßeren DC component as AC component.
  • the input control element can be achieved, for example, that an input current of the voltage converter arrangement has lower fluctuations than the A input current of the voltage converter arrangement.
  • the input control element can at least partially compensate for example by a correspondingly fast control characteristic fluctuations of the input current of the clocked voltage converter arrangement by, for example, the input control element a variable current flow, for example, the variations of the input current of the clocked voltage transformer wall mirror image (or with opposite signs) follows, dissipates to mass. This allows a—sstromrippei the voltage converter assembly significantly reduces the who, without the need for consuming, large and often life limiting filter components (in particular inductors or capacitors) must be used, or it can also the size of the filter components with the same requirements for a disturbance suppression be reduced.
  • the voltage converter arrangement has a second control element, wherein the second control element is connected in parallel (or antiparallel, for example, by the second control element opposite to the current flow through the first control element opposite current flow) to the first control element.
  • the voltage converter arrangement furthermore has a third control element, the third control element being connected between the first output voltage terminal and a reference potential node.
  • the voltage converter arrangement further comprises an input control element connected between the first input voltage node and a second input voltage node, the second input voltage node having a reference potential.
  • the voltage converter arrangement can distinguish, for example, a whole series of operating states.
  • the voltage converter arrangement is designed to operate in a first operating state (for example, also explained as case 1 1) in which an amount of the input voltage is greater than an amount of the output voltage and in which an amount of the output voltage is smaller than an amount of one Difference between the input voltage and the output voltage, at least temporarily to allow current flow between the first input voltage node and the first output voltage node by the second control element and at least temporarily enable a current flow between the first output voltage node and the reference potential node by the third re gelelement.
  • the voltage converter arrangement is designed to be in a second operating state (also explained here as case 12, for example) in which an amount of the input voltage approximately (for example with a tolerance of +/- 1% to +/- 10% or with a tolerance of +/- 1V or +/- 2V or +/- 5V) is equal to an amount of the output voltage, at least temporarily to allow and at least a current flow between the first input voltage node and the second input voltage node by the input control element temporarily allow a current flow between the first output voltage node and the reference potential node by the third Regelele element.
  • a second operating state also explained here as case 12, for example
  • an amount of the input voltage approximately for example with a tolerance of +/- 1% to +/- 10% or with a tolerance of +/- 1V or +/- 2V or +/- 5V
  • the voltage converter arrangement is designed to be in a third operating state (also explained here as case 13, for example) in which an amount of the input voltage is greater than an amount of the output voltage and in which an amount of the output voltage is greater than an amount of one Difference between the input voltage and the output voltage, at least temporarily to allow a current flow between the first input voltage node and the first output voltage node by the second control element and at least temporarily allow a current flow between tween the first output voltage node and the reference potential node by the third control element, or in the third operating state at least temporarily enable a current flow between the first input voltage node and the second input voltage node by the input control element and at least temporarily a current flow between the first output S voltage node and the reference potential node by the third control element to enable.
  • a third operating state also explained here as case 13, for example
  • the voltage converter arrangement is designed to be in a four th operating state (for example, also explained as case 14) in which an amount of Input voltage is greater than an amount of output voltage and in which an amount of the output voltage is approximately equal (for example, with a tolerance of +/- 1% or +/- 10% or with a tolerance of +/- 1 V or +/- 2V or +/- 5V) an amount of Dif difference between the input voltage and the output voltage is at least temporarily to allow current flow between the first input voltage node and the first output voltage node by the second control element and at least temporarily a current flow between the first output voltage node and the Be zugspotentialknoten allow by the third control element, or at least temporarily in the fourth operating state current flow between the first input voltage node and the second input voltage node by the materialssre gelelement allow and at least temporarily a current flow between the first output voltage node and the reference potential node through the third te control element to allow.
  • the voltage converter arrangement is designed to be in a fifth operating state (also explained here as case 15, for example), in which an amount of the input voltage is smaller than an amount of the output voltage and in which an amount of the input voltage is smaller than an amount of one Difference between the output voltage and the input voltage, at least temporarily to allow a current flow between the first input voltage node and the first output voltage node by the first control element and at least temporarily allow a current flow between tween the first input voltage node and the second
  • the voltage converter arrangement is configured to be in a sixth operating state (also referred to herein as case 16, for example) in which an amount of the input voltage is less than an amount of the output voltage and in which an amount of the input voltage is greater than an amount of one Difference between the output voltage and the input voltage, at least temporarily allow current flow between the first input voltage node and the first output voltage node by the first control element and at least temporarily enable current flow between the first input voltage node and the second input voltage node through the input control element, or in the six th operating state, at least temporarily, a current flow between the first output voltage node and the second output voltage node by the third crizele element to enable and at least temporarily a current flow between the he th Input voltage node and the second input voltage node by the input rule element to enable.
  • a sixth operating state also referred to herein as case 16, for example
  • the voltage converter arrangement is designed to be in a seventh operating state (for example also explained here as case 17) in which an amount of the input voltage is less than an amount of the output voltage and in which an amount of the input voltage is approximately (for example with a tolerance of +/- 1% or +/- 10% or with a tolerance of +/- 1V or +/- 2V or +/- 5V) is equal to an amount of a difference between the output voltage and the input voltage, at least temporarily Allow current flow between the first input voltage node and the first output voltage node by the first control element and at least temporarily allow a current flow between the first input voltage node and the second input voltage node by the input control element, or at least temporarily in the seventh operating state, a current flow between the first output voltage node and the second exit S voltage node to enable by the third control element and at least temporarily enable current flow between the first input voltage node and the second input voltage node through the input control element.
  • a seventh operating state for example also explained here as case 17
  • an amount of the input voltage is less
  • the voltage converter arrangement is designed to enable, for example by a STEU, corresponding functionalities in one of said operating conditions, in meh eral of said operating conditions or, for example, in all of said operating conditions, it is achieved that a compensation of an input current ripple of clocked voltage converter and / or a combination of the output current ripple of the clocked voltage converter can be carried out in an energy-efficient manner.
  • an appropriate control which takes into account several (for example, at least two) of said operating conditions, an adaptation to a current Re can be done between input voltage and output voltage.
  • At least one switching transistor used in the clocked voltage converter is a gallium nitride transistor or a silicon carbide transistor.
  • at least one diode used in the clocked voltage converter is a gallium nitride diode or a silicon carbide diode. It has been found that such components are particularly well suited.
  • a further embodiment according to the present invention provides a method for operating a voltage converter arrangement having a clocked voltage converter and a first control element, which is connected between a first input voltage node, which is different from a reference potential node, and a first output voltage node, which is different from a reference potential node, is switched.
  • the method includes generating an output voltage based on an input voltage using the voltage converter such that an amount of the output voltage is greater than an amount of the input voltage.
  • a current flow is at least temporarily activated by the first control element (for example, to at least partially compensate for the current fluctuations caused by the clocked voltage converter).
  • Fig. 1 is a block diagram of a linearly assisted buck converter according to a conventional solution
  • FIG. 2 is a block diagram of an embodiment of a buck converter (down-converter).
  • FIG. 3a is a simplified circuit diagram of a control function of a buck converter combined with two linear regulators according to a conventional solution
  • FIG. 3b shows a graph of curve characteristics of a control function of a converter combined with linear regulators according to a conventional solution
  • FIG. 4 shows a block diagram of a linearly supported up / down range combined with three linear regulators, according to an arrangement according to the invention and / or according to an exemplary embodiment
  • FIG. 5 shows a simplified circuit diagram of a ZETA converter combined with three linear controllers according to an embodiment according to the invention and / or according to an exemplary embodiment
  • FIG. 6a shows a simplified circuit diagram of a circuit (or an exemplary embodiment) for the function according to the invention of a linearly assisted ZETA converter
  • FIG. 6b shows a block diagram of a control function of the linearly assisted ZETA converter according to FIG. 6a according to an exemplary embodiment, wherein the functionality is to be regarded as optional;
  • FIG. 6c shows a circuit diagram of an implementation of a control function according to the invention of the linearly assisted ZETA converter according to FIG. 6a and / or 6b according to an exemplary embodiment, wherein functionality and implementation are to be regarded as optional;
  • FIG. 6d shows a circuit diagram of an implementation of a control function according to the invention of the linearly assisted ZETA converter according to FIG. 6a and / or 6b with combined function LR1 and LR2 for case B (ly-0) according to an exemplary embodiment, wherein functionality and implementation as to be seen as optional;
  • FIG. 7a shows a schematic representation of a ridge current compensation of the pulse-width modulated converter (PWM converter) by linear regulators LR1 and LR2 (for example according to case 4 of Table 1, position B of switch S1 according to FIG. 6c), a red line representing the current through linear regulators LR1 and LR2 describes and wherein a blue line describes an output current of the clocked voltage converter;
  • PWM converter pulse-width modulated converter
  • Fig. 7b is a schematic representation of a Rippeistromkompensation the PWM converter (or pulse width modulated converter) by linear regulator LR1 (according to case 3 of Table 2, position A of switch Sl after Figure 6c), wherein a red line describes the current through linear regulator LR1 and a blue line describing an output current of the clocked voltage converter;
  • Fig. 7c is a schematic representation of a rippistromkompensation of the PWM converter by linear regulator LR2 or LR3 (according to cases 1, 2 and 5 of Table 1, position C of switch S1 to Figure 6c), wherein a red line is a current through linear regulator LR2 and LR3 and wherein a blue line describes an output current of the clocked voltage converter;
  • FIG. 8a is a simplified circuit diagram of one embodiment of a linearly-assisted buck converter for approximately 30 watts (LR3 not shown, but insertable in anti-parallel to LR1); FIG.
  • 8b is a simplified circuit diagram of an embodiment of a linearly assisted ZETA converter for about 30 watts;
  • FIG. 9 is a schematic representation of efficient workspaces of linearly supported buck and ZETA converters based on the embodiments of FIG. 8 of the same size (conventional solutions compared to the embodiment according to the invention);
  • FIG. 10 is a simplified circuit diagram of a transformer-coupled Cuk converter, combined with four linear regulators, according to an embodiment
  • 11 is a block diagram of a voltage converter arrangement according to an embodiment of the present invention.
  • 12 is a flowchart of a method according to an embodiment of the present invention.
  • FIG. 13 shows a tabular representation of an activation function of the linear regulators for an embodiment according to FIG. 6 (linear regulator control) according to one example (Table 1);
  • Fig. 14 is a tabular representation of an activation function of the linear regulators for an embodiment of Fig. 10 (Table 2);
  • FIG. 11 shows a block diagram of a voltage converter arrangement 1100 according to an embodiment of the present invention.
  • Voltage transformer assembly 1 100 is configured to receive an input voltage VIN from an input voltage source 1110 and to provide an output voltage V 0 UT or output current I L for a load 1120 (where input voltage source 1110 and load 1120 are typically not part of the voltage converter assembly 1100 ).
  • the voltage converter arrangement 1100 includes a clocked voltage converter 1130 that is capable of generating an output voltage V 0 UT, based on an input voltage V
  • the input voltage may be applied between a first input voltage node 1132 and a second input voltage node 1 134, and the output voltage may be applied, for example, between a first output voltage node 1142 and a second output voltage node 1144.
  • the second input voltage node 1134 and the second output voltage node 1144 may be electrically conductively connected (for example, low-resistance), for example, lying on a reference potential or being considered as a reference potential node.
  • Voltage transformer arrangement 1100 includes a first control element 150 that includes a first input voltage node 1132 that is different from a reference potential node (eg, nodes 1134, 1144) and a first output voltage node 1 142 that is different from a reference potential node Reference potential node (for example node 1134, 1144) is different, is connected.
  • the first control element 1 150 is designed, for example, to enable a current flow at least temporarily in the event that an amount of the output voltage VOUT is greater than an amount of the input voltage VIN.
  • the clocked voltage converter 1 130 may have a current-smoothing output inductance.
  • the second input voltage node 1 134 and the second output voltage node 1144 are at a reference potential and that both the input voltage VIN and the output voltage VOUT are positive, with the output voltage VOUT being greater than the input voltage V IN .
  • a potential at the first output voltage node 1142 is higher than a potential at the first input voltage node 1132, and, for example, a current ILR3 may flow from the first output voltage node 1142 to the first input voltage node 1 132 via the first control element 150.
  • the output current IOUT of the clocked voltage converter 1 130 which is supplied to the first output voltage node 1 142, fluctuations, for example, at least approximately periodic, wherein the period of the switching period of the clocked voltage converter 1 130 corresponds ,
  • the output current IOUT of the clocked voltage converter 1 130 typically deviates from the current required by the load 1120, RL.
  • the current I LR 3 flowing through the first control element 150 follows the short-term fluctuations Ripple of the output current IOUT at least approximately and thus ensures that the load RL is supplied to a substantially constant from the current ripple of the output current IOUT, over a switching period of the clocked voltage converter approximately constant current.
  • the supplied to the load current L over a longer ren period (which is typically much longer than a switching period or as ten switching periods of the clocked voltage converter 1130) change, if this is desired accordingly.
  • the first control element at least approximately compensates for an output current ripple of the clocked voltage converter (ie a ripple of the output current IOUT) by the first control element in a loading state in which the output voltage Vout is greater (or significantly greater, for example) play at least 1V or at least 2V or at least 5V larger) than the input voltage Vin is, a current from the first output voltage node 1142 leads to the first input voltage node 1 132, which at least approximately follows the current ripple of the output current IOUT.
  • a current ripple in the load current I I which is the difference between the output current IOUT of the clocked voltage converter 1 130 and the current I LR 3 by the first control element 1 150 results, at least approximately compensated.
  • the voltage converter 1100 according to FIG. 11 is supplemented opti onal by all features, functionalities and details which are described here in the reference to the other voltage transformers.
  • the corresponding features, functionalities and details can be recorded individually or in combination in the voltage converter 1100, for example.
  • the voltage converter arrangement 400 is designed to provide an output voltage Vout for a load 420 based on an input voltage Vin and an input voltage source 410.
  • the input voltage source 410 is connected, for example, between a first input voltage node 432 and a second input voltage node 434, wherein the second input voltage node 434 may have a reference potential.
  • the load is connected between a first output voltage node 442 and a second output voltage node 444, wherein the second output voltage node 444 may have the reference potential, for example, and may be coupled to the second input voltage node 434 in a low-impedance manner, for example.
  • Voltage transformer assembly 400 includes an up / down converter 430, which is typically a clocked voltage converter.
  • An input of the buck-boost converter 430 is coupled to the first input voltage node, for example, and preferably (but not necessarily) to the second input voltage node 434.
  • An output of the buck-boost converter 430 is coupled to the first output voltage node 442, for example
  • the voltage converter assembly 400 includes a first regulator 450 connected between the first output voltage node 442 and the first input voltage node 432 and configured, for example, to receive a current from the first output voltage node 442 to the first input voltage node 432 (eg, when the potential at the first output voltage node 442 is higher than the potential at the first input voltage node 432).
  • a second control element 460 is connected.
  • the second regulator 460 is configured, for example, to feed a current from the first input voltage node 432 to the first output voltage node 442, for example when a potential of the first input voltage node 432 is higher than a potential of the first output voltage node 442.
  • Voltage transformer arrangement 400 further includes a third control element 470 connected between first output voltage node 442 and second output voltage node 444.
  • the third control element 470 is designed, for example, to conduct a current from the first output voltage node 442 to the second output voltage node 444, for example when a potential at the first Output voltage node 442 is higher than a potential at the second output clamping node 444.
  • control elements which can be, for example, linear regulators or control transistors
  • the control of the voltage converter arrangement can make the selection of the control element to be activated, for example, dependent on information about the relation between the input voltage and the output voltage.
  • the controller may be designed to determine which of the control elements has a lowest possible (but still sufficient) voltage drop in order to be able to compensate the output current ripple of the clocked voltage converter 430.
  • N so it is most energy efficient when the first control element 450 a current from the first output voltage node 442 towards the first input voltage node 432 dissipates (depending as long as a voltage across the first control element 450 is sufficiently large to operate the control element effectively can). If the output voltage example, approximately equal to the input voltage, for example, the voltage across the first control element 450 and the voltage across the second control element 460 is too small to a sufficient current flow or a sufficiently good control by the first control element 450 or the second control element 460 to achieve.
  • control transistors used as the control element often do not operate satisfactorily when a collector-emitter voltage or drain-source voltage is smaller than a certain voltage value (eg, 1V or 2V or 3V or 5V) ,
  • a certain voltage value eg, 1V or 2V or 3V or 5V
  • the first regulator 450 may not operate (as typically it only allows current flow or regulation when the output voltage is greater than the input voltage). Rather, in this case typically the second control element 460 and / or the third control element 470 are used to compensate for the output current ripple, the decision as to which of these control elements are activated, typically by the controller, depending on a relation between the input voltage and the output voltage is set.
  • the second regulator 460 (but typically not the third regulator 470) is activated to pass a current from the first input voltage node 432 to the first output voltage node 442 to the output current ridge i of the output current IOUT of the clocked voltage converter 430 (at least partially).
  • a voltage drop across the second crizele element 460 is typically smaller than a voltage drop across the third control element 470, so that the power loss across the second control element 460 is smaller than the power loss across the third control element 470 would be.
  • the output voltage is "significantly" less than half the input voltage (for example at least 10% smaller or at least 20% smaller or at least 30% smaller, or at a certain voltage value, for example 1 V or 2V or 5V, smaller)
  • third control element 470 is activated (but not second control element 460) to divert current from first output voltage node 442 to second output voltage node 444, thereby at least partially augmenting the current ripple of output voltage IOUT of clocked voltage converter 430 compensate.
  • a voltage drop across the third control element 470 is significantly smaller than a voltage drop over the second control element 460, so that a power loss in the third re gelelement 470 is smaller than a power loss in the second control element 460 would be.
  • the controller of the voltage converter arrangement can decide, for example, that the second control element 460 and the third control element 470 are to be activated alternately during a switching period of the clocked voltage converter.
  • the control of the voltage converter arrangement, the clocked voltage converter for example, drive so that the output current IOUT (due to the Eatstromrippeis) during a switching period of the clockedderswand lers 430 temporarily larger than a (during said switching period) required by the load current l L and temporarily smaller than a current required by the load (during said switching period).
  • the second control element 460 may for example supply a current from the first input voltage node 432 to the first Output voltage node 442 out so that the supplied to the load current l L (which here is the sum of IOUT and ILRI) corresponds to the current required by the load.
  • the third regulator 470 may receive a current from the first output voltage node 442 derive the second output voltage node 444.
  • the current L supplied to the load which results as the difference between the output current IOUT of the clocked voltage converter 430 and the current R 2 flowing through the third control element 470, has a desired current value.
  • both the second control element and the third control element become active within a switching period of the clocked voltage converter, it can be achieved that the rms value of the current over the switching period is significantly smaller than if only one of the control elements would be active, thereby the power loss can be reduced.
  • the current desired by the load be approximately halfway between a minimum value of the output current IOUT of the clocked voltage converter and a maximum value of the output current IOUT of the clocked voltage converter (based on one switching period).
  • a tolerance of +/- 10% or +/- 20% or +/- 30% or of a given voltage value for example, +/- 1 V or +/- 2V or +/- 5V
  • the control of the voltage converter arrangement can therefore control the clocked voltage converter 430 accordingly when the controller detects that the output voltage is approximately equal to one half of the input voltage.
  • the three control elements 450, 460, 470 in various loading operating states of the voltage converter by the control of the voltage converter can be activated ak.
  • the three control elements 450, 460, 470 in various loading operating states of the voltage converter by the control of the voltage converter can be activated ak.
  • not all three crizele elements must be present if certain relations between the input clamping voltage and the output voltage in the concrete realization of the voltage converter are not provided or do not occur.
  • voltage transformer assembly 400 may be supplemented with all features, functionalities, and details described herein, both individually and in combination.
  • Fig. 5 shows a circuit diagram of a voltage converter assembly 500, according to an embodiment of the present invention Auss.
  • the voltage converter assembly 500 is configured to receive an input voltage V IN from an input voltage source 510 and to provide an output voltage V OUT for a load 520 R L based thereon.
  • the input voltage source 510 is connected between a first input voltage node 532 and a second input voltage node 534.
  • the load 520 is connected between a first output voltage node 542 and a second output voltage node 544.
  • the voltage converter arrangement 500 comprises a ZETA converter or ZETA converter 530 whose input is coupled to the first input voltage node 532 and the second input voltage node 534.
  • An output of the ZETA converter is with the first output voltage node 542 and the second output voltage node 544 coupled (wherein the second input voltage node 534 and the second output voltage node 544, for example, have a low resistance and a reference potential).
  • the voltage converter arrangement 500 comprises a first control transistor 550, which acts as a first control element.
  • the first regulation transistor 550 is, for example, a PNP bipolar transistor whose emitter-collector path is coupled between the first output voltage node 542 and the first input voltage node 532.
  • the emitter terminal of the first regulation transistor 550 is coupled to the first output voltage node 542, and the collector of the first regulation transistor 550 is coupled to the first input voltage node 532.
  • a base terminal of the first Re geltransistors 550 is driven for example by a controller, as example, with regard to the other embodiments will be described.
  • Voltage transformer assembly 500 further includes a second control transistor 560 that acts as a second control element.
  • the second control transistor 560 is, for example, a PNP bipolar transistor, wherein an emitter-collector path is connected between the first input voltage node 532 and the first output voltage node 542.
  • the emitter terminal of the second regulation transistor 560 is coupled to the first input voltage node 532, and the collector of the second regulation transistor 560 is coupled to the first output voltage node 542.
  • a base connection of the second control transistor 560 is triggered, for example, by a control or by a control circuit, as described in greater detail in the other exemplary embodiments.
  • the first regulation transistor 550 may, for example, carry a current from the first output voltage node 542 to the first input voltage node 532 and that the second regulation transistor 560 may carry a current from the first input voltage node 532 to the first output voltage node 542.
  • the voltage converter arrangement 500 further comprises a third control transistor 570, which acts as a third control element.
  • the third control transistor 570 is, for example, a PNP bipolar transistor whose collector-emitter path is connected between the first output voltage node 542 and the second output voltage node 544.
  • a collector terminal of the third regulation transistor 570 is coupled to the first output voltage node 542, and an emitter terminal of the third one Control transistor 570 is coupled to the second output voltage node 544.
  • a base terminal of the third control transistor 570 is driven, for example, by a control or by a control circuit, for example, as described in more detail in the other embodiments.
  • the third regulation transistor 570 may derive a current from the first output voltage node 542 to the second output voltage node 544.
  • the ZETA converter 530 includes an input side switch 535a connected between the first input voltage node 532 and a first inner node 536.
  • a first inductor or coil 537a is connected between the first inner node 536 and the second input voltage node 534.
  • the ZETA converter 530 includes a capacitor (or capacitor) 537b connected between the first inner node 536 and a second inner node 538.
  • the ZETA converter 530 further includes a diode 539a connected between the second input voltage node 534 and the second inner node 538, wherein an anode is coupled to the second input voltage node 534 and a method is coupled to the second inner node 538 is.
  • the ZETA converter 530 further includes a second inductor 539b coupled between the second inner node 538 and the first output voltage node 542.
  • the first inductance 538a and the second inductance 539b are magnetically coupled, for example via a magnetic flux guide or via a common magnetic core.
  • the input-side switch 535a of the ZETA converter is driven, for example, by a control or regulation circuit of the voltage converter arrangement, so that the zeta converter supplies a desired current IOUT to the first output voltage node 542 or so that the ZETA converter provides a desired output voltage between the output voltage nodes 542, 544.
  • the voltage converter assembly 500 example can take over the functionality of the voltage converter 400, wherein the ZETA converter 530 can take the place of the up / down converter 430, where in the first control transistor 550 in place of the first Control element 450 may occur, wherein the second control transistor 560 take the place of the second control element 460 can, and wherein the third control transistor 570 can take the place of the third control element 470.
  • the voltage converter assembly 500 may be supplemented with all features, functionalities, and details described herein with respect to the other voltage converter assemblies. These features, functionalities and details can be set in the voltage converter assembly 500 individually or in combination.
  • the control transistors 550, 560, 570 in the voltage converter arrangement 500 can be driven in the same way as will be described in the light of the other voltage converter arrangements.
  • FIG. 6 a shows a circuit diagram of a voltage converter arrangement 600, according to an exemplary embodiment of the present invention.
  • the voltage converter arrangement 600 according to FIG. 6a is similar to the voltage converter arrangement 500 according to FIG. 5, so that identical features, functionalities and details will not be explained again here.
  • the voltage converter assembly 600 is configured to receive an input voltage V IN from an input voltage source 610 and to provide an output voltage VOUT to a load 620.
  • the input voltage source is connected between a first input voltage node 632 and a second input voltage node 634.
  • the load is connected between a first output voltage node 642 and a second output voltage node 644.
  • the voltage converter arrangement 600 comprises a ZETA converter or ZETA converter 630 whose internal structure corresponds to the structure of the ZETA converter 530.
  • the ZETA converter 630 is also connected in the same manner to the input voltage source 610 and the load 620 and to the input voltage nodes 632, 634 and the output voltage nodes 642, 644, respectively, as the ZETA converter 530 with the associated input voltage source 510, the associated one Load 520 and associated input voltage nodes 532, 534 and associated output voltage nodes 542, 544.
  • the voltage converter arrangement 600 further comprises a first regulation transistor 650, which corresponds to the first regulation transistor 550 in terms of the interconnection.
  • the voltage converter assembly 600 further includes a second control transistor 660, with respect to corresponds to the interconnection of the second control transistor 560.
  • the voltage converter arrangement 600 further comprises a third control transistor 670, which corresponds to the third control transistor 570 with regard to the circuit.
  • the voltage converter assembly 600 includes (optionally) an output voltage divider with voltage divider resistors 672, 674.
  • the output voltage divider having the voltage divider resistors 672, 674 is between the first output voltage node 642 and the second output voltage node 644 connected, wherein at a tap 673 of the output voltage divider a divided output voltage vout is applied.
  • the voltage converter assembly 600 further includes a current measuring device 676 (for example, a current measuring resistor in conjunction with a measuring amplifier or a Hall sensor-based current measuring device or other Strommesseinrich device) which is designed to a sum of the through the control transistors 650, 660, 670 to the first Output voltage node 642 (for example, taking into account a sign, so taking into account the fact that the first control transistor 650 and the third control transistor 670 conduct a current away from the first output voltage node) and thus to obtain a current measurement signal ireg, this (signed ) Describes the sum of the currents passed through the regulation transistors 650, 660, 670 to the first output voltage node 642.
  • a current measuring device 676 for example, a current measuring resistor in conjunction with a measuring amplifier or a Hall sensor-based current measuring device or other Strommesseinrich device
  • the current measuring device 676 is generally speaking designed to detect how large the current passed through the control transistors 650, 660, 670 toward the first output voltage node (or the current passed through said control transistors from the first output voltage node) in sum, where, for example, an indication of the current sense signal ireg can describe whether (in sum) a current is passed to the first output voltage node 642 through the control transistors 650, 660, 670, or through the control transistors 650, 660, 670 (in total) a current is dissipated from the first output voltage node.
  • the output voltage signal vout and the current measurement signal ireg can be used, for example, in a regulation of the voltage converter arrangement 600, as will be explained below, for example.
  • the output voltage signal vout can be used in conjunction with the current measurement signal ireg in order, on the one hand, to control the input-side switch to drive the ZETA converter 630 and on the other hand, the control transistors 650, 660, 670 to control.
  • the control function 680 is designed, for example, to obtain a voltage reference or reference voltage information Vref, the (scaled-down) output voltage signal vout and the current measurement signal ireg. Furthermore, the control function 600 is also designed to obtain current offset information I1 indicating, for example, whether a mean output current of the ZETA converter (or generally a clocked voltage converter) is larger, smaller, or equal (for example, during a switching period) should be a desired load current.
  • the control of the voltage converter arrangement for example, the current offset information ly depending on an operating state of the voltage converter arrangement, for example, depending on a re lation between the input voltage and the output voltage set.
  • the strobe offset information may also indicate how much a center output current of the pulsed voltage converter should be greater or less than a desired load current.
  • the current offset information ly may also indicate how large the current supplied by the control transistors to the first output voltage node should be on average (or effective or maximum) and whether current is to be supplied through the control transistors the node should be guided to the first output voltage or whether a current should be dissipated by the control transistors from the Ers th output voltage node.
  • the control function 680 includes, for example, a linear regulator controller 682, which receives, for example, the reference voltage Vref, the output voltage signal vout, and optionally also the current offset information ly, and based thereon provides control signals 682a, 682b, 682c for linear amplifiers 683a, 683b, and 683c ,
  • a first control signal 682a activates a first linear amplifier 683a whose output signal 684a drives, for example, a second control element or a second regulation transistor 560 (LR1) (for example, serves as the base drive signal).
  • LR1 second regulation transistor 560
  • a second control signal 682b supplied by the linear regulator controller 682 controls, for example, a second linear amplifier 683b, whose output signal 684b drives, for example, the third control transistor or the third control element 570 (LR2) (for example, serves as a base drive signal).
  • a third control signal 682c provided by the linear regulator controller 682 controls a third linear amplifier 683c whose output signal 684c, for example, drives a first control transistor or a first control element 550 (for example, serves as a base drive signal).
  • the control function 680 further comprises a regulator 685, which receives, for example, the current measuring signal ireg, and further a combination input signal 685a, for example, by subtracting the second control signal 682b and the third control signal 682c from the first control signal 682a (by the linear regulator controller 682 delivered) arises.
  • the linear regulator 685 further provides a drive signal 685b for a pulse width modulation modulator gate driver 686 which, for example, drives a control connection (eg a gate connection) of the input-side switch 535a of the ZETA converter ( For example, assume that the input side switch 535a of the ZETA converter is formed by a field effect transistor having a gate terminal.
  • control transistors 684a, 684b, 684c are provided for the control transistors, for example, in such a way that the output voltage (represented by the output voltage signal vout) reaches a desired value (for example by the voltage reference or voltage reference) is represented by the reference voltage Vref).
  • the linear regulator control 682 can decide, for example based on information about the operating state or based on information about a relation between the input voltage and the output voltage, which of the control elements or which of the control elements should be fourth or should be acti.
  • the control function 680 may further regulate the control of the (eg input side) switch of the switching voltage converter so that a represented by the current measurement signal ireg current has a desired setpoint or a ge desired setpoint comes as close as possible, the setpoint, for example, by the power offset Information ly is represented.
  • the controller 685 can (optionally) take into account the control signals 682a, 682b, 682c.
  • control function 680 It should be noted that details regarding the functionality of the control function 680 will be described below.
  • control function 680 can be used, for example, in conjunction with other types of clocked voltage transformers, and not only in ZETA converters.
  • control elements can of course also be implemented by a different type of transistors, for example, by transistors that are complementary to the transistors shown or by field effect transistors. The type of transistor used in each case, for example, by the expert in the generation of the corresponding An Vilsig signals are readily taken into account.
  • the voltage transformer arrangement 600 and the control function 680 can optionally be supplemented by all the features, details and functionalities which are also explained herein with regard to other voltage transformer arrangements or control functions or control functionalities.
  • the corresponding features, functionalities and details, for example, individually or in combination for the order according to FIGS. 6a and 6b are taken.
  • Fig. 6c shows a circuit diagram of a voltage converter assembly 688, according to an embodiment of the present invention Auss.
  • the voltage converter arrangement 688 is similar to the voltage converter arrangement 600 according to FIG. 6, so that identical or equivalent components are not explained again, but reference is made to the above explanations.
  • an NPN control transistor 660 is used as the second control transistor.
  • a collector terminal is coupled to the first input voltage node 632, and an emitter terminal is coupled to the first output voltage node 642 (via the current measuring device 676).
  • an NPN regulation transistor 670 instead of an NPN regulation transistor 670 as the third regulation transistor, in the voltage converter arrangement 688 a PNP regulation transistor 670 'is used as the third regulation transistor.
  • An emitter terminal is coupled (via the current measuring device 676) to the first output voltage node 642, and a collector terminal is coupled to the second output voltage node 644.
  • the voltage converter arrangement 688 further comprises a differential amplifier 689 whose inverting input (-) is coupled, for example, to the first output voltage node 642 so that the output voltage (or alternatively a scaled version thereof) at the inverting input of the differential amplifier or Regulating amplifier is applied.
  • a reference voltage or a reference voltage signal Vref which describes, for example, a desired value of the output voltage VOUT (ie the voltage to be supplied to the load 620).
  • An output of the differential amplifier 689 is for example coupled via a switch 690 with base terminals of the control transistors or coupled.
  • the output of the differential amplifier 689 is coupled in a first switching state of the switch 690 to the Basisan circuit of the second control transistor 660 ', in a second switching state of the switch 690 with the base terminal of the third control transistor 670' and in a third switching state with a base terminal of
  • the switch 690 by appropriate control of the switch 690 (for example, by control of the voltage converter arrangement 688) it can be determined which of the three control transistors 650, 660 ', 670' is to be activated. This switching can be determined, for example, depending on an operating state of the voltage converter arrangement 688, for example, depending on a relation between the input voltage V I and the output voltage VOUT, by the controller.
  • the voltage converter arrangement is designed to regulate the voltage applied to the load 620 by a corresponding drive of the control transistors 650, 660 ', 670' to a desired value (for example defined by Vref).
  • a desired value for example defined by Vref.
  • the regulation takes place in that, for example-depending on the switch position of the switch 690-the first control transistor or the third control transistor 670 'is brought into a conductive state when the output voltage is too high (greater than the desired value).
  • the differential amplifier 689 supplies, for example, a drive signal to the base terminal of the first regulation transistor 650 or the second regulation transistor 670 'whose potential is below the potential applied to the first output voltage node 642, whereby the PNP Control transistors 650 and 670 '(depending on the switch position of the switch 690) are placed in the conductive state and a current from the first output voltage node 642 dissipate. This reduces the output voltage VOUT. If, on the other hand, the output voltage VOUT is too low (smaller than the desired value), the reference amplifier supplies a drive signal to the base terminal of the second control transistor 660 ', which is above the potential applied to the output voltage node 642. Thereby, the second regulation transistor 660 'is brought into a conductive state, and an additional current is passed through the second regulation transistor 660' to the first output voltage node 642, which leads to an increase of the voltage VOUT.
  • the regulation of the clocked voltage converter 630 takes place, for example, as a function of the current measuring signal I re g (also denoted by ireg), which is obtained by the current measuring device 676.
  • the voltage converter arrangement 688 comprises for this purpose a preferably hysteresis-related comparator 691, to whose non-inverting input (+) the current measurement signal i re g (or a signal derived therefrom) obtained by the current measuring device 676 is applied, and at whose inverting input (-) ) is set to a current offset value l y , which is set, for example, depending on an operating condition to a value greater than zero, a value equal to zero or a value less than zero, as will ing in the fol lowing explained.
  • An output signal of the comparator 691 is used, for example, to control the (for example input side) switch of the clocked voltage converter (for example the switch 535a in the case of a ZETA converter or another switch in the case of another converter type) (for example, "hard”). or “binary” on and off).
  • the switch of the clocked voltage converter for example the switch 535a in the case of a ZETA converter or another switch in the case of another converter type
  • the input-side switch 535 of the ZETA converter can be realized by a field effect transistor, wherein a source terminal of the field effect transistor is coupled to the first input voltage node 632, wherein a drain terminal of the switching transistor is connected to the first internal node (for example, the node 536 of FIG. 5) is coupled and wherein a gate terminal to the output of the comparator 691 is coupled (or by the comparator 691 is driven directly or indirectly).
  • the comparator thus switches the switch or switching transistor of the clocked voltage converter (for example, the input-side switch of the ZETA converter) depending on the current measurement signal i reg and depending on the (depending on the operating state) current offset value l y .
  • the clocked voltage converter is regulated to provide more current when the current supplied to the first output voltage node 642 due to voltage regulation or voltage regulation by one of the control transistors (or by several of the control transistors). too large "(for example greater than a setpoint or greater than desired).
  • the clocked voltage converter is controlled so that the ge supplied by the clocked voltage converter output current is reduced when the due to the voltage regulation or as part of the voltage regulation of the first output voltage node 642 by one of the control transistors (or by a plurality of control transistors) dissipated power too becomes large (ie becomes larger than a target value or becomes larger than a maximum desired value, for example).
  • This control functionality is based on the consideration that the clocked voltage converter (for example on average) supplies too much current when the control transistors have to dissipate too much current from the first output voltage node in the context of the voltage regulation (for example, more than to compensate for the current ripple of the clocked voltage converter is required). Furthermore, the control concept is based on the consideration that the clocked voltage converter supplies too little power, if by the criztran transistors (or by one of the control transistors) in the context of the voltage control "too much" power to the first output voltage node 642 must be supplied (ie at For example, more than is required for the compensation of the Uberstromrippeis the clocked voltage converter).
  • the switch of the clocked voltage converter can be efficiently controlled based on the supplied by the current measuring device 676 current pattern information ireg, since the current measurement information or the current measurement signal at a voltage regulation by the control transistors provides relevant information about whether the clocked voltage transformers (for example, on average) should deliver more or less power.
  • control target for the ge by the control elements or control transistors supplied or discharged
  • the control target which is defined for example by the signal applied to the inverting (-) input of the comparator 691, depending on the loading operating state.
  • the control transistors it may be advantageous that only current is passed to the first output voltage node 642 through the control transistors or that only current is removed from the first output voltage node 642 by the control transistors (depending on which or which the control transistors in the respective operating state on most energy efficient work).
  • the current supplied by the control transistors to the first output voltage node 642 be approximately zero on average (eg, over a switching period of the clocked voltage converter).
  • the output current of the clocked voltage converter is greater than (or equal to) the output current of the clocked voltage converter, for example current value required by the load is (case A) or that the output current supplied by the clocked voltage converter during the entire switching period of the clocked voltage converter is less than or equal to the current required by the load (case C), or that the output current of the clocked voltage transformer during a switching period of the clocked voltage converter varies around the current required by the load around (case B).
  • the voltage regulation can then take place by means of the most suitable regulating transistor (for example, that regulating transistor which has the lowest loss performance).
  • voltage converter assembly 688 may be supplemented (optionally) with all of the features, functionalities and details described herein with respect to the voltage converter assemblies.
  • Fig. 6d shows a circuit diagram of a voltage converter assembly 694, according to an embodiment of the present invention Auss approximately.
  • control of the control transistors 650, 660 ', 670' is changed.
  • the switch 690 is a switch 696 is used, the
  • Output of the differential amplifier or control amplifier 689 in a first switching state simultaneously to the base terminals of the second control transistor 660 'and the third control transistor 670' applies and applies the output of the Differenzverstär amplifier or control amplifier 689 in a second switching state to the base terminal of the first control transistor 650 ,
  • Such an approach is advantageous because the second control transistor 660 'and the third control transistor 670' are of complementary types so that they do not conduct simultaneously. Rather, the second control transistor 660 'becomes active when the output voltage of the differential amplifier 689 has a potential higher than the potential applied to the first output voltage node 642.
  • the third control transistor 670 ' is conductive when the voltage applied to the output of the differential amplifier or control amplifier 689 output signal has a potential which is smaller than the knot 642 applied to the first output voltage potential.
  • the voltage converter assembly 648 can be operated in a very simple manner in an operating mode in which, for example, within a switching period of the clocked voltage converter, both the second Re geltransistor 660 'and the third control transistor 670' to be active, without the switch 696 must be switched within the switching period of the clocked voltage converter.
  • the switch 696 determines whether the first control transistor 650 is to become active (which, for example, typically only makes sense if the output voltage is greater than the input voltage), or if the second control transistor 660 'and / or the third control transistor 670 '(which is typically the case when the output voltage is not greater than the input voltage).
  • the switch 696 can thus be brought into the first switching state, for example, by a control if the output voltage is not greater than the input voltage, and the switch 696 can be switched to the second switching state by a controller, for example, if the output voltage (for example by a sufficient amount that allows the control operation of the first control transistor 650) is greater than the input voltage.
  • the voltage converter assembly 694 may optionally be supplemented with all of the features, functionalities, and details described herein with respect to the other voltage converter assemblies, both individually and in combination.
  • the functionality of the voltage converter arrangement 688, 694 will be explained below with reference to Table 1 and with reference to FIGS. 7a, 7b and 7c.
  • the embodiments can also be transferred to the other voltage converter arrangements.
  • Fig. 7a shows a schematic representation of a Rippeistromkompensation the pulsewei tenmodul strivising converter (for example, the clocked voltage converter assembly 630) by the linear regulator LR1 (second control transistor) and LR2 (third control transistor), for example according to case 4 of Table 1, position B of switch Sl of FIG 6c.
  • an abscissa 710 describes a time and an ordinate 712 describes a current.
  • a first curve 720 describes an output current of the clocked voltage converter
  • a second curve 722 describes a current through the linear regulators LR1 and LR2 (ie through the second control transistor 660 'and the third control transistor 670').
  • a positive current contribution to the current through the linear regulators LR1 and LR2 is typically provided by the second regulator transistor 660 ', since this can supply current to the first output voltage node 642 while negatively contributing to the current through the linear regulators LR1 and LR2 are typically provided by the third regulation transistor 670 ', since this can derive a current from the first output voltage node 642.
  • this current is typically provided by the second control transistor 660 'and at times similar to those in the curve 722 is negative by the linear regulators LR1 and LR2, this current typically flows through the third regulating transistor 670 '.
  • the output current of the clocked voltage converter increases from a time t_start, reaches a desired load current Io at a time ti, reaches a maximum value at a time t 2 , and then decreases again.
  • the output current of the clocked voltage converter again reaches the desired load current Io and then continues to drop until the time t 4 .
  • the output current of the clocked voltage converter rises again and then "ripples" around the desired load current Io.
  • the current through the linear regulators LR1 and LR2 increases to the value Io at the time t_start and then drops in the same way as the output current of the clocked voltage converter 720 increases.
  • the current through the linear regulators LR1 and LR2 increases to the value Io at the time t_start and then drops in the same way as the output current of the clocked voltage converter 720 increases.
  • the current through the linear regulators LR1 and LR2 reaches a minimum (a local maximum) at time t 2 and then rises again to positive values.
  • the current through the linear regulator LR1 and LR2 to zero and at time t 4 he reaches (local) maximum.
  • the current through the linear regulators LR1 and LR2 fluctuates around a zero value, that is to say temporarily positive and temporarily negative.
  • the current through the linear regulators LR1 and LR2 is "mirror-inverted" or "complementary" to the current ripple of the output current of the pulsed voltage converter.
  • the sum of the output current of the clocked voltage converter and the current through the linear regulator LR1 and LR2 from the time t_start is approximately equal to the desired load current Io.
  • the current through the linear regulators LR1 and LR2 compensates (at least approximately) deviations of the output current of the clocked voltage converter from the desired load current Io and, in particular, also the output current ripple of the clocked voltage converter 630.
  • the operating mode according to FIG it makes sense if the output voltage is approximately equal to half the input voltage. This corresponds to the case 4 shown in Table 1.
  • the clocked voltage converter is regulated, for example, such that the current through the linear regulators LR1 and LR2 is approximately equal to zero on the average, since this achieves the result that both the linear regulator LR1 (second control transistor 660 ') as well as the linear regulator LR2 (third control transistor 670') become active.
  • Fig. 7b shows a Rippeistromkompensation of the PWM converter by the linear regulator LR1 (second control transistor 660 '), for example according to case 3 according to Table 2, position A of switch Sl of Fig. 6c.
  • An abscissa 730 describes the time, and an ordinate 732 describes a current.
  • a first curve 740 describes an output current of the clocked voltage converter, and a second curve 742 describes a current through the linear regulator LR1.
  • the output current of the clocked voltage converter for example, starting at the time t_start, up to the time tio increases and reaches the desired load current Io, for example, at time t-io.
  • the output current of the clocked voltage converter then drops, for example, until the time tu and reaches a (local) minimum at the time tu.
  • the output current of the clocked voltage converter then rises again up to the time ti 2 and again reaches the desired output current at time ti 2 .
  • the output current of the clocked voltage converter on a ripple, but remains, for example, smaller or at most equal to the desired load current Io.
  • the current through the linear regulator LR1 rises to the value of the desired load current Io at the time t_start and then drops until the time tio in the same way as the output current of the clocked voltage converter increases. At the time tio he reaches the current through the linear regulator LR1 a minimum and is for example 0. In response, the current through the linear regulator LR1 rises again until the time tu, and then drop again until the time ti 2 .
  • a sum of the output current of the clocked voltage converter and of the current through the linear regulator is, for example, approximately equal to the desired load current Io.
  • the current through the linear regulator thus follows, for example, "mirror-image” or “complementary” the fluctuations or the ripple of the output current of the clocked voltage converter.
  • the current through the linear regulator LR1 is always positive.
  • the clocked voltage converter is controlled, for example, so that its output current is less than or equal to the desired load current Io. This is in turn achieved, for example, by a suitable choice of the offset current value Ig (Ig greater than zero).
  • the clocked voltage converter is regulated in the said operating state by setting a suitable offset current value Ig such that the current required for the regulation of the load voltage VOUT (which is supplied by the regulating transistors 650, 660 ', 670') is always ( or at least on average) is greater than zero, thereby enabling the current required to control the output voltage VOUT to be supplied by the second control transistor 660 '(LR1).
  • Fig. 7c shows a Rippeistromkombination of the PWM converter by linear regulator LR2 or LR3, for example, according to cases 1, 2 and 5 according to Table 1, position C of switch Sl of Fig. 6c.
  • An abscissa 750 describes the time, and an ordinate 752 describes the current.
  • a first curve 760 describes the output current of the clocked voltage converter 630 and a second curve 762 describes the current through the linear regulators LR2 and LR3 (typically only one of the linear regulators LR2 or LR3 is active, namely the linear regulator LR3, depending on the operating state of the voltage converter arrangement. if the output voltage is greater than the input voltage, and otherwise linear regulator LR2 (unless using LR1 or using a combination of linear regulators LR1 and LR2 is more advantageous). As can easily be seen in FIG.
  • the output current of the clocked voltage converter increases starting at the time t_start and reaches the desired load current Io at a time t 20 .
  • the output current of the clocked voltage converter then continues to increase until a time t 2i and reaches a (local) maximum at the time t 2i .
  • the output current of the clocked voltage converter falls until the time t 22 again and reaches at time t 22 a (local) minimum, the example, equal to the desired load current Io.
  • the output current of the clocked voltage converter shows a ripple-prone curve, but preferably always remains greater than or equal to the desired output current Io.
  • the linear arrays LR2 and LR3 typically can not supply current to the first output voltage node, since the linear regulators LR2 and LR3 can typically only dissipate one current from the first output voltage node .
  • the current profile between the times t_start and t_20 can be achieved, for example, by the assistance of the linear regulator LR1.
  • the current profile between the mentioned time points could also be different, so that, for example, the current supplied to the load in the mentioned time period is smaller than the desired load current Io.
  • the current through the linear regulator LR2 or LR3 "mirror image" or “complementary” follows the ripple of the output current of the clocked voltage converter, so that the current through the Linearreg LR2 and LR3 the Touchstromrippei the clockedactswandiers at least partially compensated.
  • the output current of the clocked voltage converter (preferably permanently, but at least in the middle) is greater than the desired load current Io.
  • the desired load current is achieved by the linear regulator LR2 or LR3 typically dissipates only a current from the first output voltage clamping node.
  • the corresponding control is achieved, for example, by setting the offset current value Ig to a value less than zero. This can be seen for example in Table 1.
  • the regulation of the output voltage to a setpoint value ensures that (for a given load having a predetermined relationship between current and voltage), a load current also has a desired value.
  • the corresponding regulation by a re gelelement which is selected according to the operating state or also by two control elements (typically LR1 and LR2) selected according to the operating state, wherein, for example, the pulsed voltage converter is regulated as a function of the operating state or depending on the selected control element in that the appropriately selected control element can take over the control.
  • the clocked voltage converter is controlled so that the current required for regulation by the selected control element is positive so far as the selected control element can supply the current to the first output voltage node, and that the current required for regulation by the selected control element is negative if the selected control element can dissipate a current from the first output voltage node. If, however, two control elements are used for the control, which alternately conduct a current to the first output voltage node or dissipate a current from the first output voltage node, then the clocked voltage converter is regulated such that the corresponding operating state results.
  • FIG. 8 shows a circuit diagram of a linearly assisted buck converter for about 30 watts, according to an embodiment of the present invention.
  • the voltage converter assembly 800 of FIG. 8 is configured to receive an input voltage from an input voltage source 810 and to provide an output voltage for a load 820.
  • the voltage source 810 is connected between a first input voltage node 832 and a second input voltage node 834.
  • the load is connected between a first output voltage node 842 and a second output voltage node 844.
  • Voltage transformer assembly 800 includes a clocked voltage converter 830, which is a buck converter.
  • the voltage converter arrangement 800 comprises a second control transistor 860, which is an NPN bipolar transistor.
  • a collector terminal of the second regulating transistor 860 is coupled to the first input voltage node, and an emitter terminal of the second regulating transistor 860 is coupled to the first output clamping node 842.
  • the voltage converter arrangement further comprises a third Control transistor 870, which is a PNP bipolar transistor. An emitter terminal of the third regulation transistor 870 is coupled to the first output voltage node 842, and a collector terminal of the third regulation transistor 870 is coupled to the second output voltage node.
  • a first control transistor may also be added to the voltage converter arrangement, which may be designed, for example, to conduct a current in a controllable manner from the first output voltage node 842 to the first input voltage node 832.
  • This may be, for example, a bipolar transistor.
  • the first control transistor may, for example, correspond to the first control transistor 650 according to FIGS. 6a to 6d.
  • a control of the control terminals or base terminals of the control transistors 860, 870 is not shown here, but can for example be done in the same manner as described in the other voltage converter assemblies.
  • the Buck converter includes an input side switch 835a connected in series with an input side resistor 835b between the first input voltage node 832 and an internal node 836.
  • the resistor 835b is to be regarded as optional.
  • the buck converter further includes a diode 837a connected, for example, in series with a bias source 837b between the second input voltage node 834 and the internal node 836, the anode being coupled to the second input voltage node via the bias source 837b, for example, and the cathode the diode 837a is coupled to the internal node 836.
  • the buck converter further includes an inductor 838a connected in series with an output side resistor 838b (which is considered optional) between the internal node 836 and the first output voltage node 842.
  • the input-side switch 835a may be, for example, a switching transistor such as a field effect transistor whose gate terminal is driven in a suitable manner.
  • the triggering of the switch 835a can be carried out, for example, in the same way as the triggering of the input-side switch of the clocked voltage converter 630.
  • the control of the control transistors 860, 870 (or of the additional first control transistor, which are optionally used can) can be realized for example in the same manner as has been described in the voltage converter assemblies of FIGS. 6a to 6d.
  • voltage converter arrangement 800 according to FIG. 8 can optionally be supplemented with all the features, functionalities and details described herein also with regard to the other voltage converter arrangements, both individually and in combination.
  • FIG. 8b shows a circuit diagram of a linearly assisted ZETA converter for about 30 watts, according to one embodiment of the present invention.
  • the voltage converter assembly 800 is configured to receive an input voltage from an input voltage source 810 and provide an output voltage for a load 820.
  • the input voltage source is connected between a first input voltage node 832 and a second input voltage node 834.
  • the load 820 is connected between a first output voltage node 842 and a second output voltage node 844, wherein the second input voltage node 834 and the second output voltage node 844 may be connected in a low-impedance manner and may, for example, carry a reference potential.
  • Voltage transformer assembly 800 further includes a clocked voltage converter 880, which is, for example, a ZETA converter.
  • a clocked voltage converter 880 which is, for example, a ZETA converter.
  • an input of the clocked voltage converter is coupled to the first input voltage node 832 and the second input voltage node 834
  • an output of the clocked voltage converter is coupled to the first output voltage node 842 and the second output voltage node 844, for example.
  • the voltage converter assembly 800 includes, for example, a first regulating transistor 850, which may act as a first regulating element, and which is, for example, a PNP bipolar transistor whose emitter terminal is coupled to the first output clamping node 842 and whose collector terminal is connected to the collector terminal, for example first input voltage node 832 is coupled.
  • the voltage converter arrangement further comprises a second control transistor 860, which is second, for example Can act regulating element and which may be, for example, a PNP bipolar transistor whose emitter terminal is coupled to the first input clamping voltage node 832 and whose collector terminal voltage node with the first output 842 is coupled.
  • the voltage converter arrangement further comprises a third control transistor 870, which is, for example, an NPN bipolar transistor acting as a third control element, whose collector terminal is coupled to the first output voltage node 842 and whose emitter terminal is coupled to the second output voltage node 844 is coupled.
  • a third control transistor 870 which is, for example, an NPN bipolar transistor acting as a third control element, whose collector terminal is coupled to the first output voltage node 842 and whose emitter terminal is coupled to the second output voltage node 844 is coupled.
  • control of the base terminals of the control transistors 850, 860, 870 it should be noted that the control can be carried out, for example, as was also explained with regard to the voltage converter arrangements according to FIGS. 6a to 6d (with the person skilled in the art common adjustments, for example, to the type of control transistor, can be made by, for example, the drive signal is inverted or implemented in the level).
  • the ZETA converter includes, for example, input side switch 885a, which is connected, for example, in series with an (optional) resistor 885b between the first input voltage node 832 and a first internal node 886.
  • the ZETA converter 880 further includes a first inductor 887a, for example, connected in series with an (optional) resistor 887b between the internal node 886 and the second input voltage node 834.
  • the ZETA converter 880 further includes a capacitor or capacitor 887c, for example, connected in series with an optional resistor 887d between the first internal node 886 and a second internal node 888.
  • the ZETA converter 880 further includes a diode 889a connected, for example, in series with a bias source 889b between the second input voltage node 834 and the second internal node 888, wherein an anode of the diode is coupled to the second input voltage node 834 via the bias voltage source 889b and wherein a cathode of the diode 889a is coupled to the second internal node 888.
  • the ZETA converter 880 further includes a second inductor 889c connected in series with an associated (optional) resistor 889d between the second internal node 888 and the second output voltage node 842.
  • the first inductance 887a and the second inductance 889c are, for example, fluxically or magnetically coupled, for example, by being applied to a common magnetic core.
  • FIG. 8b it should be pointed out that the component values shown therein are to be regarded as exemplary, and that the values can be adapted to the respective task in accordance with the usual knowledge of the person skilled in the art. Supplementary it should be noted that the shown in Fig. 8b (and in Fig. 8a) shown counterclaims, for example, can be omitted and, for example, were also used only for modeling losses.
  • the voltage converter arrangement 880 according to FIG. 8b can optionally also be supplemented by all the features, functionalities and details described herein with regard to the voltage converter arrangement according to the invention, both individually and in combination.
  • FIG. 10 shows a circuit diagram of a transformer-coupled cuk-converter combined with four linear regulators, according to one embodiment of the present invention.
  • the voltage converter assembly 1000 is configured to receive an input voltage from an input voltage source 1010 coupled between a first input voltage node 1032 and a second input voltage node 1034.
  • the voltage converter arrangement is configured to provide an output voltage to a load 1020 coupled between a first output voltage node 1042 and a second output voltage node 1044.
  • the voltage converter assembly 1000 includes a transformer coupled cuk converter 1030, which is a clocked voltage converter.
  • the voltage converter arrangement further comprises a first control transistor 1050, which is, for example, a PNP bipolar transistor, and acts as the first re gelelement.
  • An emitter terminal of the first regulation transistor 1050 is, for example coupled to the first output voltage node 1042 and a collector terminal of the first control transistor 1050 is coupled to the first input voltage node 1032, for example.
  • Voltage transformer arrangement 1000 further comprises a second control transistor 1060 (for example an NPN transistor), which for example acts as a second control element.
  • An emitter terminal of the second regulation transistor 1060 is coupled, for example, to the first input voltage node 1032, and a collector gate of the second regulation transistor 1060 is coupled to, for example, the first output voltage node 1042.
  • Voltage transformer arrangement 1000 further comprises a third control transistor 1070, which is, for example, an NPN bipolar transistor and acts, for example, as a third control element.
  • a collector terminal of the third regulator transistor 1070 is coupled to the first output voltage node 1042, and an emitter terminal of the third regulator transistor 1070 is coupled to the second output voltage node 1044, for example.
  • the voltage converter arrangement 1000 further comprises a fourth control transistor 1080, which is, for example, an NPN bipolar transistor.
  • a collector terminal of the fourth regulation transistor 1080 is coupled to the first input voltage node 1032, and an emitter terminal of the fourth regulation transistor 1080 is coupled to the second input voltage node, for example.
  • an input of the transformer-coupled cuk converter 1030 is coupled to the first input voltage node 1032 and the second input voltage node 1034.
  • An output of the transformer-coupled cuk converter 1030 is coupled, for example, to the first output voltage node 1042 and to the second output voltage node 1044.
  • the second input voltage node 1034 and the second output voltage node 1044 may, for example, be coupled to one another in a low-impedance manner and, for example, may be based on a reference potential.
  • the transformer-coupled Cuk converter 1030 has, for example, an input-side inductance or coil 1035a, which is connected between the first input voltage node 1032 and a first internal node 1036.
  • Cuk converter 1030 also includes a switch 1037a coupled between first internal node 1036 and second input voltage node 1034, for example.
  • the Cuk converter 1030 further includes a transformer 1037b, wherein a primary winding of the Transformer 1037 b is connected in series with a capacitor 1037 c between the first internal node 1036 and the second input voltage node 1034.
  • a secondary winding of the transformer 1037b is connected, for example, in series with a capacitor 1037d between a second internal node 1038 and the second input voltage node 1034.
  • the Cuk converter 1030 further includes a diode 1039a connected between the second internal node 1038 and the second input voltage node 1034. For example, one anode of the diode is coupled to the second input voltage node 1034 and a cathode to the second internal node 1038.
  • the cuk converter 1030 further includes a second inductor 1039b, for example, between the second internal node 1038 and the first output voltage node 1042 is coupled.
  • the first inductor 1035a may be magnetically coupled to the second inductor 1039b, for example by arranging the two inductances or coils on a common magnetic core.
  • the first regulation transistor 1050, the second regulation transistor 1060 and the third regulation transistor 1070 can be driven, for example, in the same manner as described, for example, with regard to the voltage converter arrangements according to FIGS 6d and 8a and 8b has been described.
  • the voltage converter arrangement 1000 also makes possible at least partial compensation of an input current ripple of the clocked voltage converter 1030, wherein here as well-depending on the operating state-the fourth regulation transistor or the fourth regulation element 1080 can also be used.
  • a current from the first input voltage node 1032 to the second input voltage node 1034 may be dissipated by the fourth control element 1080, for example, if a current input current of the clocked voltage converter 1030 is less than desired (eg, less than a maximum current value within a switching diode of the clocked one Voltage converter 1030).
  • a controller can decide, for example, which or which of the linear regulators is to be activated in order to detect fluctuations (eg a ripple) of the input current of the clocked voltage converter 1030 and / or fluctuations (eg. Ripple) of the output current of the clocked voltage converter 1030 (at least partially).
  • the voltage converter 1000 can be operated in different operating states, wherein, for example, the output voltage can be greater or less than the input voltage.
  • the voltage converter is equally capable, in the various operating states, of efficiently compensating for the input current ripple and / or the output current ripple of the clocked voltage converter 1030.
  • cases 1 to 5 may be distinguished, depending on the relation between the input voltage and the output voltage, and the control of the voltage converter arrangement 1000 can then be the activated regulating transistors or linear regulators Select as shown in the cases 1 to 5 in Table 2.
  • the functionality according to cases 1 to 5 corresponds to the functionality described above with regard to the voltage converter arrangements according to FIGS. 6a to 6b and 8a to 8b.
  • a Rippeistromkombination done only for the input current of the clocked voltage converter 1030, so can be activated to be activated rule transistors or linear regulator according to the cases 6 to 10 of Table 2, for example, depending on the relation between the input voltage and the output voltage.
  • that of the control transistors or linear regulators 1050, 1060, 1080 can be selected for a compensation of the input ripple from the said linear regulators a lowest voltage drop (and thus a lowest power loss) (if the voltage drop is suffi accordingly) ,
  • the control becomes, for example, the fourth Control transistor 1080 (LR4) is selected for the compensation of the input current ripple, this control transistor deriving a current from the first input voltage node 1032 to the second input voltage node 1034.
  • LR4 the fourth Control transistor 1080
  • the output voltage is approximately equal to the input voltage, for example in a tolerance of at most 10% or at most 20% or at most 30%, or with a deviation that is less than or equal to a predetermined maximum voltage value, eg. B. is a volt or two volts or five volts, so also the fourth control transistor 1080 (LR4) is activated, since in this case the voltage drop across the first control transistor 1050 and via the second control transistor 1060 is too small to To be able to ensure a reliable control or sufficient current flow through the corresponding control transistor (case 7).
  • a predetermined maximum voltage value eg. B. is a volt or two volts or five volts
  • the controller preferably selects the first control transistor 1050 for the compensation of the input fins, this control transistor then supplying a current from the first Output voltage node 1042 leads to the first input voltage clamping node 1032, which follows, for example, approximately the input current of the clocked voltage converter 1030 (Case 8).
  • the compensation of the input current for example, within a switching period of the clocked voltage converter take place alternately through the first control transistor 1050 and the fourth control transistor 1080 (Case 9).
  • the first regulation transistor 1050 temporarily supplies a current to the first input voltage node 1032
  • the fourth regulation transistor 1080 temporarily carries a current from the first input voltage node within the switching period of the clocked voltage converter 1030.
  • This type of compensation of the populationsstromrippeis corresponds approximately to the Kom compensation of Truststromrippeis as explained with reference to FIG. 7a and offers similar advantages.
  • the compensation of the input ripple is typically performed by the second control transistor 1060 (case 10), since the lowest voltage drops across this transistor.
  • transistor 1060 conducts a current from first input voltage node 1032 to first output voltage node 1042, which current mirrors, for example, the input current ripple of clocked voltage converter 1030 (case 10).
  • the voltage converter arrangement 1000 also permits a simultaneous compensation of both the input current ribs and the output current ribs. If such a compensation of both the input current ripple and the output current ripple is desired, then the controller can, for example, select between cases 11 and 17 as a function of the operating state of the voltage converter and activate the regulating transistors or linear regulators accordingly. Typically, or before given to compensate for both the matterssstromrippeis and the Stahlstrippels - depending on the operating condition or the relation between the input voltage and the output voltage - two linear regulators activated.
  • the input voltage is approximately equal to the output voltage
  • sufficient current can not flow through the first control transistor 1050 and the second control transistor 1060, for example, so that the compensation of the input current ripple occurs through the fourth control transistor 1080, and so that the compensation of the output current ripple by the third control transistor 1070 (case 12).
  • the compensation of the input current ribs and of the output current ribs can be achieved, for example, by activating the second regulating transistor 1060 and the third regulating transistor 1070 (cases 11, 13 and 14). Under some conditions (shown, for example, in Table 2 in Cases 13 and 14), it may also be advantageous to achieve the compensation of the input current and the output current through the third regulation transistor 1070 and the fourth regulation transistor 1080 (see Case 13 and Figs Case 14). Which of the possible benefits is more advantageous, depends on the particular circumstances, for example, on the size and shape of the mattersstromrippeis or the Twistromrippeis from.
  • the output voltage is greater than the input voltage, as example, the compensation of the possiblesstromrippeis and toaststromrippeis by activation of the first control transistor 1040 and the fourth control transistor 1080 suc conditions, as shown for example in cases 15 to 17.
  • the compensation of the input ripple and output ripple can also be accomplished by the activation of the third control transistor 1070 and the fourth control transistor 1080 (as shown alternatively in cases 16 and 17, for example).
  • a combination of control transistors or linear regulators is the most advantageous, often results from the specific circumstances, for example, the size of the matters, for example, the size of the Insstromrippeis and the toaststromrippeis.
  • a first variable for example the output voltage
  • a second setpoint value for example, the input current supplied by the input voltage source 1010
  • a second control transistor for example, separate controls can be used to control, on the one hand, the second control transistor 1060 and, on the other hand, the third control transistor 1070.
  • the second regulation transistor 1060 may be driven, for example, in cases 1 1, 13, and 14 to at least partially compensate the input current ripple, and the current supplied by the second regulation transistor 1060 to the first output voltage node 1042 may be directly or indirectly applied to drive the current third control transistor 1070, to compensate the Tonstromrippeis taken into account.
  • the current supplied by the second regulation transistor 1060 to the first output voltage node 1042 may already contribute to the compensation of the output current ripple, so that in this case the third regulation transistor 1070 only has to take on a smaller proportion of current than if the second regulation transistor 1060 were inactive ,
  • the first control transistor 1050 used who the to control the output voltage to a desired setpoint, wherein a current from the first output voltage node 1042 to the first input clamping voltage node 1032 is dissipated.
  • Another regulator can then achieve the at least partial compen sation of propertiessstromrippeis for example by suitable control of the fourth control transistor 1080 (for example, by the by Current source 1010 supplied input current is regulated to a desired value).
  • This control for compensating the input ripple may directly or indirectly take into account the current supplied by the first regulation transistor 1050 from the first output voltage node 1042 to the first input voltage node 1032.
  • the voltage converter arrangement 1000 according to FIG. 10 enables compensation of the input current ripple and / or the output current ripple in completely different operating states (for example with quite different relation between input voltage and output voltage), and thus clearly with conventional solutions is superior.
  • circuitry 1000 of FIG. 10 may optionally be supplemented with all features, functionality, and details as described herein with respect to the voltage converter assemblies.
  • An embodiment of the invention is given for example by the basic Anord tion of an up / down converter, which can be preferably designed as a zeta converter, with two antiparallel linear regulators LR1 and LR3 of FIG. 4, where in addition (optional), a linear regulator LR2 is arranged above the load.
  • the input voltage can be both larger and smaller than the output voltage.
  • this arrangement provides the ability to increase the efficiency over a down converter with linear assistance by the minimum voltage drop between the output voltage and the input voltage is further reduced, and thus the power loss of the linear regulator is smaller.
  • Fig. 5 shows a typical embodiment of the invention (embodiment) of all we sentlichen components.
  • a zeta converter supplies the load RL from an input voltage Vin, and converts it either up or down to the desired output voltage.
  • the linear regulators LR1, LR2 and LR3 are designed, for example, as fast bipolar transistors, where LR1 can supply a current from the input voltage to the load if the input voltage is greater than the output voltage and LR3 can supply a current from the output voltage to the input voltage, if the output voltage is greater than the input voltage, and LR2 preferably dissipates a current across the load when the output voltage is less than the difference between the input and output voltages, assuming that the input voltage is greater than the output voltage and downconverting.
  • the zeta converter preferably consists of an active switch Q1, two magnetically coupled inductors L1 and L2, a passive switch D1 as a diode, and a small coupling capacitance C1, which is much smaller than a comparatively smoothing capacitance at the output from the suppression of the ripple a switching regulator.
  • FIG. 6 shows the preferably (optional) function of the embodiment according to the invention according to FIG. 5.
  • the output voltage Vout is compared via a proportional to her measured value vout with a desired setpoint vref and optionally to one or two of the three linear controller LR1, LR2 or LR3 via a fast controller ("Linear Regulator Controller” or “linear controller control” ) to regulate the output voltage by supplying a sufficiently large current to the load via LR1 or dissipating it via LR2 or LR3, and maintaining the output voltage at the targeted control value.
  • Linear Regulator Controller or “linear controller control”
  • Table 1 is shown as an example under which conditions LR1, LR2 and LR3 are activated preferably before.
  • the ripple current of the PWM converter is compensated by denje nigen linear regulator, over which the lowest voltage drop is pending, so that the losses are minimized in the linear regulator, as these as a product of the voltage difference across the linear regulator and the rms of the ripple current of the red marked Curves are calculated in Figures 3b, 7a and 7b.
  • the inductors L1 and L2 are dimensioned for example so that the zeta converter operates in continuous operation (CCM).
  • CCM continuous operation
  • FIG. 6c an implementation of the control function according to the invention in FIG. 6c is shown as an example.
  • the switch SL By the switch SL, the output of the control amplifier Amp of the output voltage control is optionally switched to one of the linear regulator.
  • the switching occurs, for example, depending on the case assignment in Table 1.
  • the switch SL can be switched, for example, either to the clock of the drive signal of Q1 between tween LR1 and LR 2, ie the positions 1 and 2, or the positions 1 and 2 are electrically connected so that the switch is switched only between the two options "Position 3" and combined "Position 1 + 2", as shown in Figure 6d.
  • the switch S1 is switched over to positive or negative current reference or to zero reference (positions A, B and C).
  • the switch Q1 of Fig. 6a is preferably implemented in Figs. 6c and 6d as a high frequency switching MOSFET.
  • CCM continual operation
  • the zeta converter according to the invention has the advantage that the inductors L1 and L2 can be coupled, so that they can completely compensate the current ripple at least at one operating point without having to compensate for this via the linear regulator (magnetic coupling of the inductors as in FIG Figs. 5, 6a and 6c). At least outside this operating point, however, a current ripple occurs, which should or should be compensated by linear regulators.
  • FIGS. 7a to 7c show preferred waveforms of the output current of the up-down converter according to the invention (blue curve), the linear regulator or a linear regulator (red curve) and the output direct current Io (black curve).
  • the respectively preferred according to the invention curve is assigned to the cases 1 to 5 from Table 1 to.
  • the comparator Komp switches the mosfet Q1 back to "off", as well as the linear regulator LR1 by switching SL to position 1, so that negative ripple current from L2 through LR1 l_reg> 0 is positively compensated (see Fig. 7a). As soon as the negative threshold of the hysteresis of Komp is reached, the comparator Komp switches on again.
  • the electrical combination of the positions 1 and 2 as shown in Fig. 6d may be used. Then, the switch SL is not switched at high frequency in case 4 of Table 1. In the event that LR2 or alternatively LR3 are active (not both at the same time), the current ly is forwarded via the summation element as a negative reference to the controller of the switching regulator, ie position C of the switch S1 in FIG 6c set. In Fig. 6d, the switch SL is switched only in the two positions 3 (Case 5, Table 1) and in the position 1 + 2 (Cases 1 to 4, Table 1). The pulse width modulation (PWM) of the switching regulator then takes place via the module shown in Fig. 6b (PWM modulator, gate driver or gate driver) to control the switching transistor Q1, or in Fig. 6c via the hysteretic comparator Komp as described.
  • PWM pulse width modulation
  • AV Vout-Vin ⁇ AVmin can be switched from LR3 to LR2 only when there is a voltage difference.
  • Embodiments are shown in FIG. 8a) for a typical buck converter and in FIG. 8b) for a zeta converter according to the invention, each providing an output current of 350 mA to a variable load, as is the case, for example, with LED strings , which are described here by RL.
  • the input voltage of the buck converter should always be greater than the output voltage, and the output voltage is assumed to be variable, for example within the limits of 10 V to 80 V, at a constant load current.
  • regulated or unregulated DC input voltage such as solar panel or battery with Discharge characteristic.
  • the following typical parameters are used to assess the total losses, and thus the efficiency, as a comparison between the prior art and a erfindungsge MAESSEN execution:
  • the winding losses of the inductance of the buck converter L1 are the same.
  • the size of the inductance L1 of the buck converter and the coupled inductance L1 and L2 of the zeta converter are the same, which is expressed in a larger inductance value in the buck converter, as the current in the zeta converter in L1 is greater and requires more winding cross-section than in the buck converter.
  • the intermediate capacitor C1 of the zeta converter is made as small as possible with a typical ESR loss component
  • the two converters in size are the same size and comparable in terms of components. Both converters have no output smoothing capacitors, or have at the output at most additional RF filter capacitors which are less than or equal to the value of the intermediate capacitor C1 in the zeta converter and are not shown in the figure.
  • the loss balance of the two converters is compared.
  • the zeta converter has a higher efficiency with the same size in the green area, the buck Converter has a higher efficiency than the zeta converter in Be shown in red rich.
  • the zeta converter is superior to the buck converter in efficiency in this embodiment as soon as the fluctuation width of the input voltage AVin is about half the output voltage.
  • the egg ner approximate function of the form follows.
  • the minimum voltage Vout_min with an advantageous improvement of the efficiency of the zeta converter according to the invention is the same effort and the same volume of the components compared to a Buck converter with about 10 watts output power reached.
  • a further embodiment of the invention is a transformer-coupled Cuk converter as shown in FIG. 10.
  • This has the disadvantage of a higher circuit complexity by an additional transformer, which keeps the polarity of the output voltage in the same direction as that of the input voltage to the same ground potential.
  • this design has the additional advantage that the input current can also be compensated linearly.
  • the embodiment in Fig. 10 thus allows a compensation of the current ripple of the output voltage by the linear regulator LR2 against the ground potential or by the regulator LR1 from the input voltage, if it is greater than the output voltage. If the output voltage is greater than the input voltage, the current ripple can be compensated by LR2 or LR3.
  • the current ripple of the input voltage is compensated either against the ground potential by LR4 or LR3 if the output voltage is greater than the input voltage, or by LR1 if the output voltage is lower than the input voltage.
  • this embodiment can also compensate either only the current ripple of the input voltage or the output voltage, or at the same time the current ripple of the input and the output voltage.
  • FIG. 10 may be used for applications where either a ripple free current is to be taken from a source such as a battery, or where the input buffer capacitor is to be saved as well as the output buffer capacitor. This is especially useful if the input buffer capacitor can not be avoided because the input voltage would fluctuate due to current fluctuations at the input as well.
  • FIG. 12 shows a flow diagram of a method 1200 of operating a clocked voltage converter arrangement having a clocked voltage converter and a first regulating element that is different between a first input voltage node other than a reference potential node and a first output voltage node different from a reference potential is, is switched.
  • the method includes generating 1210 an output voltage based on an input voltage using a voltage converter such that an amount of the output voltage is greater than an amount of the input voltage.
  • the method further comprises at least temporarily activating a current flow through the first control element in the event that an amount of the output voltage is greater than an amount of the input voltage to at least partially compensate for current fluctuations caused by the clocked voltage converter.
  • the method 1200 may optionally be supplemented with all features, functionalities and details described herein also with respect to the voltage converter arrangements, both individually and in combination.
  • the advantages of embodiments of the present invention are in particular that the advantages of a linearly-assisted switched mode power supply with down-converted voltage from the input to the load (linearly-assisted buck converters) are combined with an up-conversion of the voltage to the load.
  • the advantages of the linearly-assisted buck converter are, for example
  • the most important advantage of the invention is, for example, the possibility of voltage conversion in the upward and downward direction.
  • the invention can only be circumvented by the effort over the fiction, contemporary circuit design is increased.
  • the Vininduktivi ity of a switching power supply must always be connected directly to the load, or the input inductance are connected directly to the input voltage, while other compo elements can be inserted into the switching power supply. This is not usually economic and will negate the elementary cost of the efficiency improvement in the same construction, above all.
  • the DC output voltage is preferably greater than the DC input voltage of the converter and at the same time can be preferably measured rippleoker DC at an output load, the output load is directly connected to an inductance of the transducer ver prevented, which can be easily detected visually and electrically.
  • the DC input voltage may be greater than or less than or equal to the output voltage and a ripple-free DC current may be measured at the input, with the input source directly connected to an inductance of the transducer.
  • the Circuit complexity correspond to that of an approximately equal power PWM converter and should not be significantly greater than such.
  • the maximum potential of the output voltage (positive pole) should not be at ground or below the lowest potential of the input voltage (negative pole).
  • the largest potential of the input voltage (plus pole) should also not be at ground or below the lowest potential of the output voltage (negative pole).
  • the advantage of the invention for LED lighting applications is in a Unitedtreung or complete bypass of charging capacitors, thus increasing the life of the operating devices for LED to see.
  • flicker-free or flicker-free operation is achieved by ideal DC current and ideal edge steepness of the PWM pulses for LEDs, ie a particularly high quality of light.
  • the reliability of special LEDs such as UV-LED is also significantly increased by an ideal DC, while also any input voltage range can be selected or even an optimal voltage range of a battery or a rechargeable battery increases the level of efficiency.
  • An example of a typical application is the LED flash on the smartphone, which is to be produced in an extremely small volume and still functions flawlessly even when the battery is low, by enabling an upward conversion of the battery voltage.
  • the invention is used to avoid the buffer capacitors or to extremely reduce.
  • the property of the zeta converter is used to boost the voltage from a solar panel to operate an inverter with mains voltage output.
  • the solar inverter is thereby realized in a smaller volume by the volume-intensive buffer condensers can be saved. At the same time, this increases the life of the micro-inverter, since electrolytic capacitors usually fail first.
  • Explosion-proof switching power supplies must be encapsulated very expensive and are reliable only up to a certain temperature. In the event of fire, electrolytic capacitors may fail or explode at high temperatures.
  • the low overhead of a linearly-assisted converter and low additional losses in the linear regulators can be tolerated by allowing increased reliability and a significantly higher temperature without the power supply failing.
  • the invention offers the possibility of supply from small or greatly decreasing supply voltages, which can not provide a linearly assisted buck converter, and by another boost converter (boost converter or upwards Converter, cuttlefish converter, conventional Cuk converter) with linear support can not be achieved with sufficiently high efficiency.
  • boost converter boost converter or upwards Converter, cuttlefish converter, conventional Cuk converter
  • one or more switching transistors of the switching regulators may be gallium nitride (GaN) transistors or silicon carbide (SiC) transistors.
  • one or more diodes or rectifier diodes may be the switching regulator (eg, the clocked voltage converter) (or even all the diodes or rectifier diodes of the switching regulators), gallium nitride (GaN) diodes or silicon carbide (SiC) diodes. 15. Conclusions
  • Embodiments according to the invention thus make it possible to use advantages of the switching regulator and of the linear regulator at the same time and to avoid their disadvantages in each case. Possible advantages are thus a high efficiency, the avoidance of large smoothing capacity, avoiding mains filters, a high control dynamics, ripple-free DC and ripple-free DC voltage at the output load or at the input source, and arbitrary selectable input voltage.
  • Embodiments according to the present invention eliminate, in addition to all (or at least some) disadvantages, which are overcome by the conventional solutions to the described technical problem, in addition the restriction that the input voltage must be greater than the output voltage of the converter.
  • a work area is opened by the invention, in which the con verter a better efficiency with the same geometric size of its compo th and can achieve only minor overhead on components as a down converter with linear assistance.

Abstract

Eine Spannungswandleranordnung umfasst einen getakteten Spannungswandler, der in der Lage ist, basierend auf einer Eingangsspannung eine Ausgangsspannung zu erzeugen, so dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, und ein erstes Regelelement, das zwischen einen ersten Eingangsspannungsknoten, der von einem Bezugspotentialknoten verschieden ist, und einen ersten Ausgangsspannungsknoten, der von einem Bezugspotentialknoten verschieden ist, geschaltet ist. Das erste Regelelement ist ausgelegt, um in dem Fall, dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen.

Description

Spannungswandleranordnung und Verfahren zum Betrieb einer Spannungswandleranordnung mit einem Reglerelement, das zwischen einen ersten Eingangsspannungsknoten und einen ersten Ausgangsspannungsknoten geschaltet ist
Beschreibung
Technisches Gebiet
Ausführungsbeispiele gemäß der vorliegenden Erfindung beziehen sich auf eine Span nungswandleranordnung.
Weitere Ausführungsbeispiele gemäß der vorliegenden Erfindung beziehen sich auf ein Verfahren zum Betrieb einer Spannungswandleranordnung.
Ausführungsbeispiele gemäß der vorliegenden Erfindung beziehen sich auf einen Aufwärts- Abwärts-Wandler mit bidirektional parallelem Linearregler.
Hintergrund der Erfindung
Im Folgenden wird ein der vorliegenden Erfindung zugrunde liegendes technisches Prob lem erläutert, und es werden herkömmliche Lösungen beschrieben.
Schaltregler, meist pulsweitenmodulierte Konverter (PWM-Konverter) finden weitverbrei tete Anwendung in Gleichspannungs-Gleichspannungs-Wandlern bzw. DC-DC-Wandlern oder Wechselspannungs-Gleichspannungs-Wandlern bzw. AC-DC-Wandlern, bei welchen am Ausgang oder Eingang eine möglichst rippelfreie Gleichspannung oder ein rippelfreier Gleichstrom erzeugt werden soll. Der Wirkungsgrad solcher Schaltregler ist meist sehr hoch, da ein adiabatisches Schalten über Energiespeicher erfolgt. Nachteilhaft ist jedoch, dass solche Konverter Glättungskapazitäten und weitere Filterelemente wie doppelt kom pensierte Stromdrosseln am Eingang und Filterkondensatoren bzw. zusätzliche Filterdros seln am Ausgang benötigen, um den Rippel weitgehend zu unterdrücken.
Ein technisches Problem ist die Netzrückwirkung und die Rückwirkung auf die Last von PWM-Schaltreglern (pulsweitenmodulierten Schaltreglern) durch den Stromrippel, welcher in einer eingangsseitigen oder ausgangsseitigen Glättungskapazität des Wandlers erzeugt wird und somit einerseits zu aufwendigen Netzfiltern für die hochfrequenten Harmonische (Störspannung) am Netzeingang führt, andererseits auch am Ausgang weiteren Filterauf wand mit Stromdrosseln und mehreren Kapazitäten erfordert. Es wird geschätzt, dass Netz filter zwischen 20% und 30% des Volumens und Kostenaufwand einer Stromversorgung ausmachen. Solche Glättungskondensatoren sind voluminös, meinst lebensdauerbegren- zend, in vielen Fällen auch ungeeignet für Temperaturen über 100 °C, so dass man größere Glättungskondensatoren vermeiden möchte.
Eine Möglichkeit, die Kondensatoren am Eingang oder Ausgang zu vermeiden, ist der Ein satz von ideal gekoppelten Induktivitäten, welche die Stromschwankung einer geschalteten Induktivität minimiert. Diese Maßnahme ist jedoch sehr stark von Betriebsparametern ab hängig und führt meist nur in einem Arbeitspunkt oder einem eingeschränkten Arbeitsbe reich zur völligen Stromglättung an Ausgang oder Eingang, während in anderen Arbeitsbereichen wiederum Strom- und Spannungsrippel auftreten. Ein weiterer Nachteil ist die be grenzte Dynamik (Regelgeschwindigkeit) eines Schaltreglers, da dieser zumindest von der Periodendauer der Schaltfrequenz limitiert wird, bei welcher der Schaltregler arbeitet.
Um Glättungskondensatoren am Ausgang zu vermeiden, kann man anstatt eines Schalt reglers (PWM-Konverter) einen Linearregler einsetzen, der dem Ausgang über einen stell baren Widerstand (Regeltransistor) so viel Strom liefert, dass die Ausgangsspannung im- mer konstant bleibt. Gleichzeitig wird dieser Regler sehr schnell sein (Bandbreiten bis 1 GHz sind bekannt) und damit den Nachteil der begrenzten Dynamik beseitigen. Anderer seits hat ein Linearregler den Nachteil, dass die Eingangsspannung immer größer sein muss als die Ausgangsspannung, und er besitzt vor allem einen sehr schlechten Wirkungs grad, der bei größeren Spannungsunterschieden zwischen Eingangs- und Ausgangsspan- nung schnell auf unterhalb von 50% absinken kann, wobei zusätzlich hohe thermische Ver luste in Form von Wärme abzuführen sind.
Im Folgenden werden einige bisherige Lösungen bzw. herkömmliche Lösungen des tech nischen Problems beschrieben.
Als herkömmliche Lösung zur Überwindung dieser Nachteile ist ein linear unterstützter Ab wärtswandler bekannt, der aus einem PWM-Abwärtswandler und einem parallelen Linear regler LR1 nach Fig. 1 besteht. Der Abwärtswandler wandelt die Eingangsspannung Vin in die Ausgangsspannung Vout um und versorgt die Last RL mit Strom, während zugleich ein Linearregler LR1 einen Strom vom Eingang zum Ausgang liefert und ein weiterer Linear regler LR2 einen Strom vom Ausgang des Abwärtswandlers über der Last ableitet. Eine typische Schaltung für dieses Prinzip ist in Fig. 2 gezeigt [1] Der Schaltregler besteht aus einer„Buck“-Topologie mit Schalter Q1 , Glättungsinduktivität L1 und eines passiven Schal ters D1 in Form einer Diode. Die Linearregler LR1 und LR2 sind beispielsweise als schnelle Bipolartransistoren ausgeführt.
In Fig. 3 ist die vorzugsweise Funktion des linear unterstützten Abwärtswandlers gezeigt, um die genannten Nachteile zu beseitigen [2] Beide Linearregler LR1 und LR2 werden durch einen Verstärker so gesteuert, dass sie die Ausgangsspannung Vout über der Last konstant halten (Fig. 3a). Dabei wird die Ausgangsspannung mit einer Referenzspannung vref verglichen, welche als Sollwert geregelt werden soll. Ist die Ausgangsspannung kleiner als der Sollwert, weil der Strom, der von L1 an die Last geliefert wird, zu klein ist, so wird der Regler LR1 aktiviert und ein Strom von der Eingangsspannung zusätzlich an die Last geliefert. Ist die Ausgangsspannung hingegen zu groß, um die Ausgangsspannung über der Last auf den Sollwert zu bringen, wird der Regler LR2 aktiviert und der überschüssige Strom wird über die Last abgeleitet.
Der Strom, welcher jeweils von einem der Linearregler an die Last geliefert wird (LR1 ) oder abgeführt wird (LR2), wird zusätzlich gemessen und an einen Komparator mit Hysterese weitergeleitet, um mit einem Stromreferenzwert ly verglichen zu werden, und somit die Pulsweitenmodulation des Abwärtswandler am aktiven Schalter Q1 zu erreichen. Wenn der Strom, welcher zur Last geliefert wird, größer als null ist, so wird dieser Strom mit dem Referenzwert ly verglichen. Falls der Strom größer als der Referenzwert ist, schaltet der Komparator den Schalter Q1 ein, so dass der Strom über die Drossel L1 ansteigt. Sobald der über L1 gelieferter Strom an die Last so weit ansteigt, dass die Spannung an der Last RL ansteigt und der Linearregler LR1 weniger oder keinen Strom mehr liefert, um die Aus gangsspannung konstant zu halten, wird der Komparator mit einem kleineren Istwert des Stroms von Seiten der Linearregler beaufschlagt, so dass dieser unterhalb des Referenz werts ly sinkt und den Schalter Q1 wieder ausschaltet.
Wird der Referenzwert ly auf einen positiven Werl eingestellt, wie in Abbildung 3b gezeigt ist, so ist lediglich der Linearregler LR1 aktiv, da der Strom stets in positiver Richtung zur Last fließt. Es wurde erkannt, dass diese Betriebsweise sinnvoll ist, wenn die Differenz zwi schen Eingangsspannung und Ausgangsspannung kleiner ist als die Ausgangsspannung selbst, da die Verlustleistung in den Linearreglern möglichst klein gehalten werden soll. Weiterhin wurde erkannt, dass die Verlustleistung des Linearreglers möglichst klein würde, wenn die Ausgangsspannung kleiner als die Differenz zwischen Eingangs- und Ausgangsspannung ist und somit nur LR2 aktiv wäre, um den überschüssigen Strom über der Last abzuleiten. LR1 ist in diesem Fall nicht aktiv. Für den Fall, dass die Ausgangs spannung etwa gleich groß der Differenz zwischen Eingangs- und Ausgangsspannung ist, wird der Referenzwert ly etwa auf null eingestellt, so dass die Linearregler LR1 und LR2 gleichermaßen zur Rippeikompensation beitragen, wie es in Fig. 7a gezeigt ist.
Eine in manchen Fällen optimale Ausführung zur Verringerung der Verluste und zur Erzie lung eines maximalen Wirkungsgrades ist somit, den sogenannten Rippelstrom des Ab wärtswandlers aus der Drossel L1 entweder durch LR1 oder durch LR2 zu kompensieren, je nachdem, ob die Spannungsdifferenz zwischen Eingang und Ausgang kleiner oder grö- ßer als die Ausgangsspannung selbst ist. Die Verluste in den Linearreglern werden so je weils nur aus dem Rippelstrom multipliziert mit der kleinsten Spannungsdifferenz zwischen entweder Eingang und Ausgang oder der Ausgangsspannung selbst, gebildet, so dass der gesamte Wirkungsgrad dieser Anordnung nahezu so hoch ist wie der des Abwärtswandlers ohne Linearregler-Assistenz. In Fig. 3b ist ersichtlich, dass bei dynamischen Regelvorgän- gen der Ausgangsstrom an die Last sofort als konstanter Gleichstrom geliefert wird, indem der Linearregler und der Schaltregler zum Zeitpunkt t_start eingeschaltet werden. Bei allen dynamischen Lastwechseln oder Eingangsspannungsänderungen wird somit einer der Li nearregler die langsamere Reaktion des Schaltreglers, welcher über die Zeitkonstante aus dem Speicherelement L1 und der Last RL selbst verzögert ist, vollständig (oder zumindest teilweise) ausgleichen.
Trotz der einfachen Ausführung einer solchen Anordnung kann einer der Nachteile dieser Anordnung nicht beseitigt werden, da die Eingangsspannung immer größer sein muss als die Ausgangsspannung. Damit ist diese Ausführung nicht für Anwendungen geeignet, wel che eine kleinere Eingangsspannung als die Ausgangsspannung erfordern.
Weitere Möglichkeiten, die Nachteile vollständig zu beseitigen, sind nicht bekannt oder be seitigen nur einen Teil der Nachteile und schränken somit die Anwendungsfelder ein. So ist ein Vier-Quadranten-Schaltregler bekannt, welcher auch negative Ausgangsspannungen erzeugen kann [3] Dessen Übertragungsfunktion ist mit Vout/Vin = (2D - 1 ) / (D - 1 ) gege ben, so dass auch negative Ausgangsspannungen erzeugt werden können. Es lassen sich mit dieser Anordnung aber keine größeren Ausgangsspannungen als die Eingangsspan nung erzeugen. Es gibt weiterhin Zusatzschaltungen mit Kapazitäten zur Erzielung eines rippelfreien Aus gangsstroms [4] Diese beseitigen zwar den Nachteil des Stromrippels der Last, verschie ben aber ausgangsseitige oder eingangsseitige Glättungskapazitäten einerseits an zusätz liche transformatorgekoppelte Ausgänge und beseitigen andererseits nicht den Nachteil ei ner dynamisch langsamen Reaktion bei Last oder Eingangsspannungsschwankungen, da der Ausgangsstrom stets über den Schaltregler geliefert wird. Somit muss eine große Aus gangskapazität beibehalten werden, um bei Lastsprüngen zu große Überspannung oder Unterspannung der Ausgangsspannung zu vermeiden.
In Anbetracht dessen besteht ein Bedarf an einem Spannungswandlerkonzept, das einen verbesserten Kompromiss zwischen Effizienz, Implementierungsaufwand, Störungsunter drückung und Einsatzmöglichkeiten bietet.
Zusammenfassung der Erfindung
Ein Ausführungsbeispiel gemäß der vorliegenden Erfindung schafft eine Spannungswand leranordnung mit einem getakteten Spannungswandler, der in der Lage ist (bzw. der konfi guriert ist), basierend auf einer Eingangsspannung eine Ausgangsspannung zu erzeugen, so dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist. Die Spannungswanderanordnung umfasst ferner ein erstes Regelelement, das zwi schen einen ersten Eingangsspannungsknoten, der von einem Bezugspotentialknoten ver schieden ist, und einen ersten Ausgangsspannungsknoten, der von einem Bezugspotenti alknoten verschieden ist, geschaltet ist. Das erste Regelelement ist ausgelegt, um in dem Fall, dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen. Bevorzugt, aber nicht notwendi gerweise umfasst die Spannungswandleranordnung eine stromglättende Ausgangsindukti- vität des getakteten Spannungswandlers.
Die Spannungswandleranordnung basiert auf der Erkenntnis, dass eine zumindest teil weise Kompensation eines Ausgangsstromrippeis bei einem getakteten Spannungswand ler, bei dem ein Betrag der Ausgangsspannung größer ist als ein Betrag der Eingangsspan nung, in effizienter Weise durch ein erstes Regelelement (z. B. einen Linearregler oder ei nen Regeltransistor) erzielt werden kann, das zwischen den ersten Ausgangsspannung knoten und den ersten Eingangsspannungsknoten geschaltet ist. Geht man beispielsweise davon aus, dass sowohl die Eingangsspannung als auch die Ausgangsspannung positiv sind und dass ein Betrag der Ausgangsspannung größer ist als ein Betrag der Eingangsspannung, so kann beispielsweise durch das erste Regelelement ein Strom von dem Ausgang zu dem Eingang zurückfließen, wodurch ein unerwünschter Anstieg der Aus gangsspannung bzw. der Spannung an der Last, der sich ohne Vorhandensein des ersten Regelelements bei einem (z. B. kurzzeitigen) Ansteigen eines Ausgangsstroms des getak- teten Spannungswandlers über einen Sollstrom hinaus ergeben würde, verhindert oder zu mindest deutlich verringert wird.
Beispielsweise ist in vielen Fällen eine Potentialdifferenz zwischen dem ersten Ausgangs spannungsknoten und dem ersten Eingangsspannungsknoten kleiner als beispielsweise eine Potentialdifferenz zwischen einem ersten Ausgangsspannungsknoten und einem zweiten Ausgangsspannungsknoten (beispielswiese einem Bezugspotentialknoten). Inso fern kann durch das erste Regelelement ein Ausgangsspannungsrippel bzw. ein Ausgangs- stromrippel mit kleineren Verlusten (zumindest teilweise) kompensiert werden, als dies bei herkömmlichen Konzepten der Fall ist.
Indem das erste Regelelement so ausgelegt bzw. gestaltet bzw. gepolt wird, dass es einen Stromfluss ermöglicht, wenn der Betrag der Ausgangsspannung größer als der Betrag der Eingangsspannung ist, kann eine Verlustleistung, die bei einer Kompensation eines Aus- gangsstromrippels anfällt, gering gehalten werden.
Das erste Regelelement kann im Übrigen typischerweise Stromschwankungen sehr schnell ausregeln, so dass beispielsweise Stromschwankungen, die innerhalb einer Schaltperiode des getakteten Spannungswandlers entstehen, durch das erste Regelelement ausgegli chen werden, wobei beispielsweise durch das erste Regelelement ein zeitlich variabler, den Schwankungen des Ausgangsstroms des getakteten Spannungswandlers entsprechender Stromfluss von dem ersten Ausgangsspannungsknoten zu dem ersten Eingangsspan nungsknoten geführt wird. Somit wird der in die Last eingeprägte Strom näherungsweise konstant gehalten, und durch die Taktung des getakteten Spannungswandlers bedingte Stromschwankungen werden über das erste Regelelement zumindest teilweise oder sogar vollständig bzw. fast vollständig kompensiert.
Zusammenfassend ist somit festzuhalten, dass die genannte Spannungswandleranord nung es ermöglicht, einen Ausgangsstromrippei mit vergleichsweise gutem Wirkungsgrad zu kompensieren, so dass der zu der Last gelieferte Strom einen deutlich verringerten Rip- pel hat bzw. so dass Kosten- und Volumen-aufwendige und fehleranfällige ausgangsseitige Glättungskomponenten eingespart oder zumindest im Vergleich zu herkömmlichen Schal tungsentwürfen verkleinert werden können.
Somit liefert die beschriebene Spannungswandleranordnung einen guten Kompromiss zwi- sehen Wirkungsgrad, Implementierungsaufwand und Störungsunterdrückung, beispiels- weise in einem Betriebsfall, in dem der Betrag der Ausgangsspannung größer als der Be trag der Eingangsspannung ist.
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler auch aus gelegt, um basierend auf einer Eingangsspannung eine Ausgangsspannung zu erzeugen, so dass ein Betrag der Ausgangsspannung kleiner als ein Betrag der Eingangsspannung ist. Es hat sich gezeigt, dass das erfindungsgemäße Konzept auch bei Spannungswand lern, die wahlweise eine Aufwärts-Spannungswandlung oder eine Abwärts-Spannungs- Wandlung durchführen können, sehr vorteilhaft einsetzbar ist.
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ein nicht invertierender Spannungswandler. Bei einem nicht-invertierenden Spannungswandler kann das erste Regelelement in sehr effizienter Weise wirksam werden, um beispielsweise einen Strom von dem ersten Ausgangsspannungsknoten zu dem ersten Eingangsspannungskno ten zu leiten.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein zweites Regelelement auf, wobei das zweite Regelelement parallel (beispielsweise antipa rallel, um einen antiparallelen, entgegengesetzten Stromfluss zu ermöglichen, beispiels weise antiparallel zu dem ersten Regelelement) zu dem ersten Regelelement geschaltet ist. Das zweite Regelelement ist ausgelegt, um in dem Fall, dass ein Betrag der Ausgangs- Spannung kleiner als ein Betrag der Eingangsspannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen. Auf diese Weise wird erreicht, dass abhängig von einer Relation zwischen der Eingangsspannung und der Ausgangsspannung entweder durch das erste Regelelement oder durch das zweite Regelelement ein Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten erfolgen kann. Damit ist eine Kompensation eines ausgangsseitigen Stromrippels des getakteten Span nungswandlers unabhängig davon möglich, ob die Ausgangsspannung aktuell größer oder kleiner als die Eingangsspannung ist. Dies ist besonders vorteilhaft, wenn die Eingangs spannung nicht konstant ist, so dass sich beispielsweise während einer Periodendauer der Eingangsspannung eine Größenrelation zwischen der Eingangsspannung und der Aus gangsspannung ändert, so dass beispielsweise die Eingangsspannung zeitweise größer und zeitweise kleiner als die Ausgangsspannung ist.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein drittes Regelelement auf, wobei das dritte Regelelement zwischen den ersten Ausgangs spannungsknoten und einen Bezugspotentialknoten geschaltet ist. Das dritte Regelelement ist ausgelegt, um in dem Fall, dass ein Betrag der Ausgangsspannung kleiner als die Diffe renz einer größeren Eingangsspannung und einer kleineren Ausgangsspannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen. Durch die Verwendung des dritten Re gelelements kann beispielsweise in besonders verlustarmer Weise ein Ausgangsstromrip- pel des getakteten Spannungswandlers kompensiert werden, wenn beispielsweise der Be trag der Ausgangsspannung kleiner ist als die Differenz zwischen einer größeren Eingangs spannung und einer kleineren Ausgangsspannung. Ein Spannungsabfall über dem ersten Regelelement und dem zweiten Regelelement ist in diesem Fall typischerweise größer als der Spannungsabfall über dem dritten Regelelement, so dass es vergleichsweise verlust arm ist, den Stromrippel in diesem Betriebszustand durch das dritte Regelelement (zumin dest teilweise) zu kompensieren. Da in dem Ausführungsbeispiel zwei oder mehrere Re gelelemente vorhanden sind, kann abhängig von einer aktuellen Größenrelation zwischen der Ausgangsspannung und der Eingangsspannung jeweils dasjenige der Regelelemente aktiviert werden, das die geringsten Verluste mit sich bringt.
Bei einem bevorzugten Ausführungsbeispiel ist die Spannungswandleranordnung ausge legt, um selektiv einen Stromfluss über das erste Regelelement zu ermöglichen, wenn ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, und wenn der Betrag der Ausgangsspannung größer als der Sollwert für die Ausgangsspannung ist oder wenn eine Stromaufnahme einer an den ersten Ausgangsspannungsknoten ange schlossene Last kleiner als ein von dem getakteten Spannungswandler gelieferter Strom ist. Die Spannungswandleranordnung kann alternativ oder zusätzlich ausgelegt sein, um selektiv einen Stromfluss über das dritte Regelelement zu ermöglichen, wenn ein Betrag der Ausgangsspannung kleiner als ein Betrag der Eingangsspannung ist, wenn der Betrag der Ausgangsspannung größer als der Sollwert für die Ausgangsspannung ist oder wenn eine Stromaufnahme einer an den ersten Ausgangsspannungsknoten angeschlossenen Last kleiner als ein von dem getakteten Spannungswandler gelieferter Strom ist.
Somit kann also beispielsweise selektiv über das erste Regelelement oder über das dritte Regelelement ein Strom von dem ersten Ausgangsspannungsknoten abgeführt werden, wenn der Betrag der Ausgangsspannung größer als der Sollwert für die Ausgangsspannung ist oder wenn die Stromaufnahme der an dem ersten Ausgangsspannungsknoten ange schlossenen Last kleiner ist als ein von dem getakteten Spannungswandler (aktuell) (bei spielsweise aufgrund eines Stromrippels) gelieferter Strom ist. Beispielsweise kann die Spannungswandleranordnung (oder eine Steuerung der Spannungswandleranordnung) erkennen, ob beispielsweise der Betrag der Ausgangsspannung größer als der Betrag der Eingangsspannung ist oder ob der Betrag der Ausgangsspannung kleiner als der Betrag der Eingangsspannung ist, und basierend darauf entscheiden, welches der Regelelemente (aktuell) aktiviert werden soll. Indem dann durch das jeweilige Regelelement (beispiels- weise durch eine geeignete Ansteuerung des Regelelements) beispielsweise ein zeitlich variabler, einem Ausgangsstromrippei des getakteten Spannungswandlers folgender Strom abgeführt wird, kann beispielsweise erreicht werden, dass die Last mit einem näherungs weise konstanten Strom versorgt wird, wobei der Ausgangsstromrippei des getakteten Spannungswandlers durch den Stromfluss durch das jeweilige Regelelement zumindest teilweise kompensiert wird. Durch die entsprechende Auswahl des Regelelements, durch das der Stromfluss erfolgen soll, wird beispielsweise erreicht, dass die Verluste minimiert werden, da beispielweise dasjenige der Regelelemente ausgewählt werden kann, das zu einer aktuellen Relation zwischen der Eingangsspannung und der Ausgangsspannung passt (und von allen Regelelementen die geringsten Verluste zur Folge hat).
Bei einem bevorzugten Ausführungsbeispiel ist der Spannungswandler ein getakteter Spannungswandler, der ausgelegt ist, um an den ersten Ausgangsspannungsknoten einen zeitlich pulsierenden Strom mit einem Gleichanteil größer als einem Wechselanteil zu lie- fern.
Der Wechselanteil stellt beispielsweise einen Ausgangsstromrippei des getakteten Span nungswandlers dar, und dieser Ausgangsstromrippei kann beispielsweise durch die ent sprechenden Regelelemente zumindest teilweise kompensiert werden. Der Stromfluss durch das erste Regelelement bzw. durch die anderen Regelelemente kann dabei beispiels weise im Wesentlichen einem Wechselanteil des durch den getakteten Spannungswandler gelieferten Stroms entsprechen. Somit ist ein Stromfluss durch die (beispielsweise linearen) Regelelemente vergleichsweise gering, da der Gleichanteil des durch den getakteten Span nungswandler gelieferten Stroms typischerweise nicht durch das erste Regelelement bzw. durch die (anderen) Regelelemente fließt, sondern nur der Wechselanteil bzw. der Rippel. Die hier beschriebene Stromregelung ist somit deutlich verlustärmer als beispielweise eine durch Linearregler alleine realisierte Stromregelung.
Bei einem bevorzugten Ausführungsbeispiel ist das erste Regelelement ausgelegt, um ei- nen Stromfluss zu ermöglichen, der einer Differenz zwischen dem zeitlich pulsierenden Strom und einem Laststrom einer mit dem ersten Ausgangsspannungsknoten gekoppelten Last entspricht.
Damit wird erreicht, dass beispielsweise ein vorgegebener Laststrom (der konstant sein kann oder der einem zeitlich vergleichsweise langsam veränderlichen Verlauf unterliegt) zu der Last geliefert wird. Damit wird beispielsweise verhindert, dass die durch die Taktung des Spannungswandlers bedingten periodischen Stromschwankungen sich voll auf die mit dem Ausgangsspannungsknoten gekoppelten Last auswirken. Vielmehr werden die ge- nannten Stromschwankungen durch das erste Regelelement bzw. auch durch die anderen Regelelemente im Wesentlichen kompensiert.
Bei einem bevorzugten Ausführungsbeispiel ist das erste Regelelement ausgelegt, um nur Schwankungen des zeitlich pulsierenden Stroms auszugleichen, während ein Haupt-Last- Stromanteil durch den getakteten Spannungswandler geliefert wird. Der beispielsweise kon stante bzw. nur langsam veränderliche (beispielsweise mit einer Zeitkonstante, die länger ist als eine Schaltperiode des getakteten Spannungswandlers oder länger als zehn Schalt perioden des getakteten Spannungswandlers, oder länger als eine Ansprechzeit einer Re gelung des getakteten Spannungswandlers) Laststromanteil wird also durch den typischer- weise mit sehr geringen Verlusten arbeitenden getakteten Spannungswandler geliefert, während hingegen beispielsweise nur die vergleichsweise geringen Schwankungen des zeitlich pulsierenden Stroms, der durch den getakteten Spannungswandler geliefert wird, von dem ersten Regelelement ausgeglichen werden (sowie gegebenenfalls„schnelle“ Ver änderungen der Stromaufnahme der Last, die durch Veränderungen innerhalb der Last be- dingt sind, und die beispielsweise schneller sind als eine Ansprechzeit einer Regelung des getakteten Spannungswandlers). Der durch das erste Regelelement fließende Strom ist somit vergleichsweise klein, und die Verlustleistung in dem ersten Regelelement ist somit auch vergleichsweise gering. Dadurch kann trotz Einsatz eines verlustbehafteten ersten Regelelements (bei dem es sich beispiels- weise um einen Linearregler bzw. um einen Regeltransistor handeln kann) ein sehr guter (Gesamt-) Wirkungsgrad der Spannungswandleranordnung erreicht werden. Gleichzeitig werden allerdings auch Schwankungen des zeitlich pulsierenden Stroms, der durch den getakteten Spannungswandler geliefert wird, zumindest größtenteils (beispielsweise zu zu- mindest mehr als 50% oder gar zu zumindest mehr als 90%) kompensiert, so dass der Laststrom wesentlich weniger Rippeistörungen aufweist als herkömmlicherweise, was auch eine Verkleinerung von gegebenenfalls vorhandenen Entstörungsmaßnahmen (zum Bei spiel Glättungskondensatoren, Ausgangsinduktivitäten und Ähnliches) ermöglicht.
Bei einem bevorzugten Ausführungsbeispiel ist die Spannungswandleranordnung derart ausgelegt, dass ein mittlerer Stromfluss durch das erste Regelelement kleiner ist als 10% eines mittleren Laststroms durch eine mit dem Ausgangsspannungsknoten gekoppelte Last oder kleiner ist als 10% eines durch den getakteten Spannungswandler gelieferten mittleren Stroms.
Durch die entsprechende Auslegung kann ein sehr hoher Gesamtwirkungsgrad der Span nungswandleranordnung erreicht werden und die durch das Regelelement entstehende Verlustleistung kann in einem vergleichsweise kleinen Bereich gehalten werden, der gut tolerierbar ist.
Bei einem weiteren bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ausgelegt, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung größer ist als ein Betrag der Eingangsspannung (beispielsweise Fall 5 gemäß Tabelle 2 oder Fall 5 gemäß Tabelle 1 ), einen pulsierenden Strom zu liefern, dessen Minimalbetragswert min destens so groß ist, wie ein von einer mit dem ersten Ausgangsspannungsknoten verbun denen Last benötigter Stromwert. Das erste Regelelement ist ausgelegt, um in dem Be triebszustand, in dem der Betrag der Ausgangsspannung größer ist als der Betrag der Ein gangsspannung, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das erste Regelelement einen zeitlich pulsierenden Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungswandler gelieferten Stromfluss pulsiert).
Indem beispielsweise der getaktete Spannungswandler in dem genannten Betriebszustand (beispielsweise durch eine Steuerung der Spannungswandleranordnung) so angesteuert wird, dass der Minimalbetragswert des pulsierenden Stroms mindestens so groß ist, wie ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last benötigter Stromwert, wird erreicht, dass es nicht erforderlich ist, zu dem ersten Ausgangsspannungs knoten hin einen zusätzlichen Strom liefern, was in dem genannten Betriebszustand ohne- hin nicht mit geringem Aufwand möglich wäre. Vielmehr wird dadurch, dass der Minimalbetragswert des durch den getakteten Spannungswandler gelieferten Stroms mindestens so groß ist wie ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last benötigter Stromwert, erreicht, dass der Laststrom durch Abführung von Strom von dem ersten Ausgangsspannungsknoten auf einen gewünschten Wert gebracht werden kann. Eine derartige Abführung von Strom kann in dem genannten Betriebszustand aber durch das erste Ausgangsregelelement mit hoher Effizienz erreicht werden.
Somit wird durch die genannte Auslegung erreicht, dass einerseits Verluste gering gehalten werden, und andererseits wird durch die entsprechende Ansteuerung des getakteten Span- nungswandlers ermöglicht, dass ein Laststrom durch das erste Regelelement trotz der Schwankungen des durch den getakteten Spannungswandler gelieferten Stroms konstant auf einen gewünschten Wert gebracht (bzw. geregelt) werden kann.
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ausge legt, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung kleiner ist als ein Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung kleiner ist als ein Betrag einer Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten (Fall 1 gemäß Tabelle 2), einen pulsierenden Strom zu liefern, dessen Minimalbetragswert mindestens so groß ist wie ein von einer mit den ersten Ausgangsspannungsknoten verbundenen Last benötigter Stromwert. Die Span nungswandleranordnung weist in diesem Fall ein drittes Regelelement auf, wobei das dritte Regelelement zwischen den ersten Ausgangsspannungsknoten und einen Bezugspotenti alknoten bzw. den zweiten Ausgangsspannungsknoten, der als Bezugspotentialknoten wir- ken kann) geschaltet ist. Das dritte Regelelement ist ausgelegt (bzw. wird angesteuert), um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das dritte Regelelement einen zeitlich pulsierenden Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten (bzw. dem zweiten Ausgangsspannungsknoten) ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungswandler gelieferten Stromfluss pulsiert).
Indem beispielsweise der getaktete Spannungswandler und das dritte Regelelement (bei- spielsweise durch eine Steuerung der Spannungswandleranordnung) entsprechend ange steuert werden, kann wiederum erreicht werden, dass ein Stromfluss durch die Last trotz Schwankungen des durch den getakteten Spannungswandler gelieferten Stroms im Wesentlichen einen gewünschten Wert annimmt. Dadurch, dass der getaktete Spannungs- wandler einen pulsierenden Strom liefert, dessen Minimalbetragswert mindestens so groß ist wie ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last benö tigter Stromwert, ist es nicht erforderlich, durch ein Regelelement Strom zu dem ersten Ausgangsspannungsknoten hinzuliefern. Vielmehr muss, da der durch den getakteten Spannungswandler gelieferte Strom stets größer ist als der durch die Last benötigte Strom (oder gleich dem durch die Last benötigten Strom ist), ein Strom von dem ersten Ausgangs- spannungsknoten abgeführt werden, was in dem genannten Betriebszustand durch das dritte Regelelement in energieeffizienter Weise möglich ist. Somit wird wiederum eine gute Effizienz bei geringem Rippel des Laststroms ermöglicht.
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ausge legt, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung kleiner ist als ein Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung größer ist als ein Betrag einer Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten (z. B. Fall 3 gemäß Tabelle 2), einen pulsie- renden Strom zu liefern, dessen Maximalbetragswert höchstens so groß ist wie ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last benötigter Stromwert. Die Spannungswandleranordnung umfasst in diesem Fall ein zweites Regelelement, wobei das zweite Regelelement zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist. Das zweite Regelelement ist ausgelegt, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung größer ist als der Betrag der Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das zweite Regelelement einen zeitlich pulsierenden Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungs knoten ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungs wandler gelieferten Stromfluss pulsiert).
Durch die entsprechende Ansteuerung des getakteten Spannungswandlers und des zwei ten Regelelements (beispielsweise durch eine Steuerung der Spannungswandleranord nung) wird erreicht, dass der durch den getakteten Spannungswandler gelieferte Strom nie größer ist als der gewünschte Laststrom. Dadurch ist es nicht erforderlich, zur Stabilisierung des Laststroms einen Strom von dem Ausgangsspannungsknoten abzuführen, sondern es ist ausreichend, zu dem ersten Ausgangsspannungsknoten einen Strom zu liefern, um da mit die (durch die schaltende Betriebsweise des getakteten Spannungswandlers bedingten) Schwankungen des durch den getakteten Spannungswandler gelieferten Stroms zu kom pensieren. Dies kann auch in verlustarmer Weise erfolgen, da in dem genannten Betriebs zustand in verlustarmer Weise ein Strom von dem ersten Eingangsspannungsknoten zu dem ersten Ausgangsspannungsknoten über das zweite Regelelement geliefert werden kann. Damit ist wiederum die Bereitstellung eines störungsarmen Laststroms bei geringen Verlusten möglich.
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ausge legt, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung kleiner ist als ein Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung sich von einem Betrag einer Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten um nicht mehr als einen vorgegebenen Wert un terscheidet (beispielsweise Fall 4 gemäß Tabelle 2), einen pulsierenden Strom zu liefern, dessen Maximalbetragswert größer ist als ein von einer mit dem ersten Ausgangsspan nungsknoten verbundenen Last benötigter Stromwert und dessen Minimalbetragswert klei ner ist als ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last be nötigter Stromwert. Die Spannungswandleranordnung weist hierbei ein zweites Regelele ment auf, wobei das zweite Regelelement zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist. Die Spannungswandleranord nung weist ferner ein drittes Regelelement auf, wobei das dritte Regelelement zwischen den ersten Ausgangsspannungsknoten und einem Bezugspotentialknoten (beispielsweise durch den zweiten Ausgangsspannungsknoten gebildet) geschaltet ist. Das zweite Re gelelement und das dritte Regelelement sind ausgelegt, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Eingangsspannung und in dem der Betrag der Ausgangsspannung sich von dem Betrag der Potentialdifferenz zwi- schen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten um nicht mehr als einen vorgegebenen Wert unterscheidet, Schwankungen eines Last stroms zumindest teilweise zu kompensieren, indem das zweite Regelelement einen zeit lich pulsierenden Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungswandler gelieferten Stromfluss pulsiert) und indem das dritte Regelelement einen zeitlich pulsierenden Stromfluss zwischen dem Eingangsspannungs knoten und dem Bezugspotentialknoten ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungswandler gelieferten Stromfluss pulsiert), wobei der pulsie- rende Stromfluss durch das zweite Regelelement und der Stromfluss durch das dritte Re- gelelement sich zeitlich abwechseln (also beispielsweise nicht gleichzeitig stattfinden, wo bei beispielsweise ein Stromfluss durch das zweite Regelelement LR1 erfolgt, falls ein von dem getakteten Spannungswandler gelieferter Momentanstrom kleiner als ein von der Last benötigter Strom ist, und wobei beispielsweise ein Stromfluss durch das dritte Regelele ment LR2 erfolgt, falls ein von dem getakteten Spannungswandler gelieferter Momentan strom größer als ein von der Last benötigter Strom ist).
Indem beispielsweise der getaktete Spannungswandler sowie das zweite Regelelement und das dritte Regelelement (beispielsweise durch eine Steuerung der Spannungswandler anordnung) entsprechend angesteuert werden, können Verluste besonders gering gehalten werden, wenn der Betrag der Ausgangsspannung in etwa der Hälfte des Betrags der Ein gangsspannung entspricht. In diesem Fall kann sowohl in energieeffizienter Weise ein Strom von dem ersten Eingangsspannungsknoten zu dem ersten Ausgangsspannungskno ten geliefert werden und es kann außerdem in energieeffizienter Weise ein Strom von dem ersten Ausgangsspannungsknoten zu dem Bezugspotentialknoten abgeleitet werden. In dem hier beispielsweise während einer Schaltperiode des getakteten Spannungswandlers zeitweise einen Strom durch das zweite Regelelement zu dem ersten Ausgangsspannungs knoten geliefert wird und zeitweise ein Strom durch das dritte Regelelement von dem ersten Ausgangsspannungsknoten abgeführt wird, kann erreicht werden, dass Effektivwerte der Ströme durch das zweite Regelelement und durch das dritte Regelelement kleiner sind, als wenn nur eines der Regelelemente die Kompensation des Ausgangsstromrippeis des ge takteten Spannungswandlers übernehmen würde. Insofern ist eine Verlustleistung auch kleiner, als wenn die Kompensation des Ausgangsstromrippeis des getakteten Spannungs wandlers durch nur ein Regelelement erfolgen würde.
Somit wird beispielsweise durch die entsprechende Ansteuerung des getakteten Span- nungswandlers (so dass dessen Ausgangsstrom-Maximalbetragswert größer ist als ein von der Last - zum Beispiel während einer Schaltperiode des getakteten Spannungswandlers - benötigter Stromwert und so dass dessen Ausgangsstrom-Minimalbetragswert kleiner ist als der von der Last - zum Beispiel während einer Schaltperiode des getakteten Span nungswandlers - benötigte Stromwert) ermöglicht, dass die Kompensation des Ausgangs- stromrippels abwechselnd durch das zweite Regelelement und das dritte Regelelement er folgen kann. Besonders geringe Verluste lassen sich beispielsweise erzielen, wenn der Ma ximalbetragswert und der Minimalbetragswert des pulsierenden Stroms zumindest nähe rungsweise symmetrisch um den von der Last - zum Beispiel während einer Schaltperiode des getakteten Spannungswandlers - benötigten Stromwert herum liegen (beispielsweise mit einer Toleranz von +/- 10% oder +/- 20% oder +/- 30%).
Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ausge legt, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung kleiner ist als ein Betrag der Eingangsspannung (beispielsweise gemäß Fall 2 der Tabelle 2), einen pul sierenden Strom zu liefern, dessen Minimalbetragswert mindestens so groß ist wie ein von einer mit dem ersten Ausgangsspannungsknoten verbundenen Last benötigter Stromwert. Die Spannungswandleranordnung umfasst in diesem Fall ein drittes Regelelement, wobei das dritte Regelelement zwischen den ersten Ausgangsspannungsknoten und einen Be- zugspotentialknoten (beispielsweise den zweiten Ausgangsspannungsknoten) geschaltet ist. Das dritte Regelelement ist in diesem Fall ausgelegt, um in den Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Eingangsspannung, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das dritte Regelelement einen zeitlich pulsierenden Strom zwischen dem ersten Eingangsspan- nungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht (der beispielsweise entsprechend dem von dem getakteten Spannungswandler gelieferten Stromfluss pulsiert). Durch die entsprechende Ausgestaltung kann wiederum eine effiziente Kompensation des Ausgangsstromrippeis des getakteten Spannungswandlers erzielt werden. Bei einem bevorzugten Ausführungsbeispiel ist der getaktete Spannungswandler ein ZETA- Konverter oder ein Cuk-Konverter oder ein Aufwärtswandler (Boost-Wandler).
Es hat sich gezeigt, dass die hierin erläuterten Konzepte bei solchen Wandlertypen durch aus vorteilhaft einsetzbar sind.
Bei einem bevorzugten Ausführungsbeispiel weist der ZETA-Konverter eine erste Indukti vität und eine zweite Induktivität auf, wobei die erste Induktivität und die zweite Induktivität über einen magnetischen Flussleiter gekoppelt sind. Die erste Induktivität und die zweite Induktivität sind beispielsweise so dimensioniert (beispielsweise dadurch, dass sie Indukti vitätswerte aufweisen, die um höchstens 10% voneinander abweichen), dass der ZETA- Wandler in einem kontinuierlichen Betrieb des Stromflusses durch die Induktivität arbeitet, welche mit der Last verbunden ist. Damit wird beispielsweise erreicht, dass ein Gleichanteil eines Stroms in der mit der Last verbundenen Induktivität größer ist als ein Wechselanteil.
Durch die entsprechende Dimensionierung wird eine verlustarme Kompensation des Aus- gangsstromrippels des getakteten Spannungswandlers ermöglicht.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein Schaltelement auf, wobei das Schaltelement zwischen eine Spannungsquelle und die zweite Induktivität in Serie geschaltet ist. Die Spannungswandleranordnung ist ausgelegt, um eine Schalthäufigkeit und Schaltdauer des Schaltelements in Abhängigkeit von einem Sollstrom durch die Last einzustellen.
Dadurch wird erreicht, dass der durch den getakteten Spannungswandler gelieferte Strom auf einen gewünschten Wert gebracht werden kann, was beispielsweise zweckmäßig ist, um eine vorteilhafte Relation zwischen dem gewünschten Laststrom und dem Ausgangs strom des getakteten Spannungswandlers herzustellen, die für eine verlustarme Kompensation des Ausgangsstromrippeis besonders gut geeignet ist.
Bei einem bevorzugten Ausführungsbeispiel sind das erste Regelelement und/oder das zweite Regelelement und/oder das dritte Regelelement Bipolartransistoren. Es hat sich gezeigt, dass Bipolartransistoren sich gut als Regelelemente eignen, da diese ein schnelles Ansprechverhalten aufweisen und damit beispielsweise den Stromrippel des getakteten Spannungswandlers gut kompensieren können. Im Übrigen hat sich gezeigt, dass Bipolartransistoren auch einfach ansteuerbar sind, so dass der Schaltungsaufwand vergleichsweise gering gehalten werden kann.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein zweites Regelelement auf, wobei das zweite Regelelement zwischen den ersten Eingangs spannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist. Der Span nungswandler weist ferner ein drittes Regelelement auf, wobei das dritte Regelelement zwi schen den ersten Ausgangsspannungsknoten und einen Bezugspotentialknoten geschaltet ist. Die Spannungswandleranordnung ist ausgelegt, um die Ausgangsspannung oder einen an eine mit dem ersten Ausgangsspannungsknoten gekoppelte Last gelieferten Strom zu regeln. Die Spannungswandleranordnung ist ausgelegt, um abhängig von einem Betriebs zustand (beispielsweise abhängig davon, ob eine Aufwärtswandlung oder eine Abwärts wandlung erfolgt, bzw. abhängig von einer Relation zwischen einem Betrag der Potential differenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspan nungsknoten einerseits und einem Betrag der Ausgangsspannung andererseits) auszu wählen, durch welches der Regelelemente ein Stromfluss zur Regelung (beispielsweise zur Kompensation des Ausgangsstromrippeis des getakteten Spannungswandlers) erfolgen soll. Die Spannungswandleranordnung ist ferner ausgelegt, um dasjenige der Regelele mente auszuwählen, über dem ein Spannungsabfall am kleinsten ist (beispielsweise im Vergleich zu Spannungsabfällen über den anderen zur Regelung nutzbaren Regelelemen ten). Die Spannungswandleranordnung ist beispielsweise ausgelegt, um den Stromfluss über die Regelelemente so zu ermöglichen, dass ein kleinstmöglicher Spannungsabfall über einem Pfad, der das Regelelement beinhaltet, auftritt, über dem der Stromfluss ermög licht wird, verglichen mit einem Pfad über ein anderes Regelelement.
Somit wird beispielsweise durch eine Steuerung der Spannungswandleranordnung erreicht, dass die (verlustbehaftete) Regelung mit den Regelelementen in möglichst verlustarmer Weise erfolgt, indem dasjenige der Regelelemente ausgewählt wird, das in dem jeweiligen Betriebszustand der Spannungswandleranordnung die vergleichsweise kleinsten Verluste mit sich bringt (und dennoch eine Regelung ermöglicht). In einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein zweites Regelelement auf, wobei das zweite Regelelement zwischen den ersten Eingangs spannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist. Die Span nungswandleranordnung weist ferner ein drittes Regelelement auf, wobei das dritte Re- gelelement zwischen den ersten Ausgangsspannungsknoten und einen Bezugspotential knoten (beispielsweise den zweiten Ausgangsspannungsknoten) geschaltet ist. Die Span nungswandleranordnung ist ausgelegt, um (beispielsweise selektiv) einen Stromfluss über das dritte Regelelement zu ermöglichen, wenn eine Ausgangsspannung kleiner ist als eine Differenz der Eingangsspannung und der Ausgangsspannung und wenn die Eingangsspan- nung größer ist als die Ausgangsspannung. Die Spannungswandleranordnung ist ferner ausgelegt, um (beispielsweise selektiv) einen Stromfluss über das dritte Regelelement zu ermöglichen, wenn die Ausgangsspannung von der Eingangsspannung um höchstens 0,1
V oder um höchstens 0,5 V oder um höchstens 1 V oder um höchstens 2 V abweicht. Die Spannungswandleranordnung ist ferner ausgelegt, um (beispielsweise selektiv) einen Stromfluss über das zweite Regelelement zu ermöglichen, wenn die Ausgangsspannung größer ist als die Differenz der Eingangsspannung und der Ausgangsspannung und wenn die Eingangsspannung größer ist als die Ausgangsspannung. Die Spannungswandleranordnung ist ferner ausgelegt, um (beispielsweise selektiv) einen Stromfluss über das zweite Regelelement und das dritte Regelelement zu ermöglichen, wenn die Ausgangsspannung von der Differenz der Eingangsspannung und der Ausgangsspannung um höchstens 10% abweicht (oder um einen vorgegebenen Betrag abweicht, der beispielsweise - je nach ab soluten Werten von Eingangsspannung und Ausgangsspannung - zwischen 0,1 V und 20
V liegt) und die Eingangsspannung größer ist als die Ausgangsspannung. Die Spannungs wandleranordnung ist ferner ausgelegt, um (beispielsweise selektiv) einen Stromfluss über das erste Regelelement zu ermöglichen, wenn die Eingangsspannung kleiner ist als die Ausgangsspannung.
Durch die entsprechende Ausgestaltung kann erreicht werden, dass die Regelung bzw. die Kompensation des Ausgangsstromrippeis des getakteten Spannungswandlers an ganz ver schiedenen Betriebspunkten der Spannungswandleranordnung in effizienter Weise erfol gen kann. Insbesondere ist anzumerken, dass beispielsweise eine Regelung über das erste Regelelement und das zweite Regelelement schlecht bzw. nicht erfolgen kann, wenn die Differenz zwischen der Eingangsspannung und der Ausgangsspannung zu gering ist. Dies liegt daran, dass die Regelbauteile bzw. Regeltransistoren, die als Regelelemente verwen det werden, typischerweise einen ausreichenden Spannungsabfall benötigen, um ihre Regelaufgabe wirksam wahrnehmen zu können. Während es also durchaus wünschens wert ist, dass der Spannungsabfall über den Regelelementen klein ist, so wurde doch er kannt, dass ein zu kleiner Spannungsabfall die Qualität der Regelung deutlich beeinträch tigt. Daher wird bei kleiner Spannungsdifferenz zwischen der Eingangsspannung und der Ausgangsspannung das dritte Regelelement zur Regelung verwendet, auch wenn dieses größere Verluste mit sich bringt als die Verwendung des ersten Regelelements bzw. des zweiten Regelelements.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein zweites Regelelement auf, wobei das zweite Regelelement zwischen den ersten Eingangs spannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist. Die Span nungswandleranordnung weist ferner ein drittes Regelelement auf, wobei das dritte Regelelement zwischen den ersten Ausgangsspannungsknoten und einen Bezugspotential knoten (beispielsweise den zweiten Ausgangsspannungsknoten) geschaltet ist. Die Span nungswandleranordnung ist darauf ausgelegt, um in Abhängigkeit von der Ausgangsspan nung der Spannungswandleranordnung und einem Spannungssollwert einen Steuerstrom dem ersten Regelelement, dem zweiten Regelelement und/oder dem dritten Regelelement so bereitzustellen, dass ein Spannungsabfall, der über einem der Regelelemente auftritt, dem ein Steuerstrom bereitgestellt wird, kleiner ist als ein Spannungsabfall, der über einem anderen Regelelement der Regelelemente vorhanden ist. Die entsprechende Ansteuerung kann beispielsweise durch eine Linearreglersteuerung erfolgen, die Teil der Spannungs wandleranordnung ist.
Dadurch wird wiederum ermöglicht, dass dasjenige der Regelelemente verwendet wird, das die geringsten Verluste bzw. die geringste Verlustleistung mit sich bringt.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein Eingangsregelelement auf, das zwischen den ersten Eingangsspannungsknoten und einen zweiten Eingangsspannungsknoten geschaltet ist, wobei der zweite Eingangsspannungs knoten ein Bezugspotential aufweist (und beispielsweise mit dem zweiten Ausgangsspan nungsknoten gekoppelt ist). Das Eingangsregelelement ist ausgelegt, um einen Stromfluss zu ermöglichen, um Schwankungen des Eingangsstroms der Spannungswandleranord nung (der sich beispielsweise als Summe des Stroms durch das Regelelement und des Eingangsstroms des Spannungswandlers ergibt) entgegenzuwirken (beispielsweise so, dass Schwankungen eines Eingangsstroms des getakteten Spannungswandlers zumindest teilweise kompensiert werden). Beispielsweise sollte bevorzugt auch eine Topologie des getakteten Spannungswandlers mit einer stromglättenden Eingangsinduktivität gewählt werden. Bevorzugt hat ein Eingangsstrom des getakteten Spannungswandlers einen grö ßeren Gleichanteil als Wechselanteil.
Durch das Eingangsregelelement kann beispielsweise erreicht werden, dass ein Eingangs strom der Spannungswandleranordnung geringere Schwankungen aufweist als der Ein gangsstrom der Spannungswandleranordnung. Das Eingangsregelelement kann dabei bei spielsweise durch eine entsprechend schnelle Regelcharakteristik Schwankungen des Ein gangsstroms der getakteten Spannungswandleranordnung zumindest teilweise kompen sieren, indem beispielsweise das Eingangsregelelement einen veränderlichen Stromfluss, der beispielsweise Schwankungen des Eingangsstroms des getakteten Spannungswand lers spiegelbildlich (bzw. mit umgekehrten Vorzeichen) folgt, nach Masse abführt. Dadurch kann ein Eingangsstromrippei der Spannungswandleranordnung deutlich verringert wer den, ohne dass dafür aufwendige, große und oftmals auch die Lebensdauer begrenzende Filterbauteile (insbesondere Induktivitäten oder Kapazitäten) verwendet werden müssen, bzw. es kann auch die Größe der Filterbauteile bei gleichen Anforderungen an eine Stö rungsunterdrückung verringert werden.
Bei einem bevorzugten Ausführungsbeispiel weist die Spannungswandleranordnung ein zweites Regelelement auf, wobei das zweite Regelelement parallel (bzw. beispielsweise antiparallel, so dass beispielsweise durch das zweite Regelelement ein zu dem Stromfluss durch das erste Regelelement antiparalleler entgegengesetzter Stromfluss erfolgt) zu dem ersten Regelelement geschaltet ist. Die Spannungswandleranordnung weist ferner ein drit tes Regelelement auf, wobei das dritte Regelelement zwischen den ersten Ausgangsspan nungsknoten und einen Bezugspotentialknoten geschaltet ist. Die Spannungswandlerano rdnung weist ferner ein Eingangsregelelement auf, das zwischen den ersten Eingangsspan nungsknoten und einen zweiten Eingangsspannungsknoten geschaltet ist, wobei der zweite Eingangsspannungsknoten ein Bezugspotential aufweist.
Die Spannungswandleranordnung kann beispielsweise eine ganze Reihe von Betriebszu ständen unterscheiden. Beispielsweise ist die Spannungswandleranordnung ausgelegt, um in einem ersten Be triebszustand (beispielsweise auch als Fall 1 1 erläutert), in dem ein Betrag der Eingangs spannung größer als ein Betrag der Ausgangsspannung ist und in dem ein Betrag der Aus gangsspannung kleiner ist als ein Betrag einer Differenz zwischen der Eingangsspannung und der Ausgangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das zweite Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Re gelelement zu ermöglichen.
Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem zweiten Betriebszustand (hierin beispielsweise auch als Fall 12 erläutert), in dem ein Betrag der Eingangsspannung in etwa (beispielsweise mit einer Toleranz von +/- 1 % bis +/- 10% oder mit einer Toleranz von +/-1V oder +/-2V oder +/-5V) gleich einem Betrag der Aus- gangsspannung ist, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangs- spannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsre- gelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelele ment zu ermöglichen.
Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem drit ten Betriebszustand (hierin beispielsweise auch als Fall 13 erläutert), in dem ein Betrag der Eingangsspannung größer als ein Betrag der Ausgangsspannung ist und in dem ein Betrag der Ausgangsspannung größer ist als ein Betrag einer Differenz zwischen der Eingangs- Spannung und der Ausgangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das zweite Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwi schen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement zu ermöglichen, oder um in dem dritten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement zu ermöglichen. Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem vier ten Betriebszustand (beispielsweise auch als Fall 14 erläutert), in dem ein Betrag der Eingangsspannung größer als ein Betrag der Ausgangsspannung ist und in dem ein Betrag der Ausgangsspannung in etwa gleich (beispielsweise mit einer Toleranz von +/- 1 % oder +/- 10% oder mit einer Toleranz von +/-1 V oder +/-2V oder +/-5V) einem Betrag einer Dif ferenz zwischen der Eingangsspannung und der Ausgangsspannung ist, zumindest zeit weise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das zweite Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Be zugspotentialknoten durch das dritte Regelelement zu ermöglichen, oder um in dem vierten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangs spannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsre gelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement zu ermöglichen.
Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem fünf ten Betriebszustand (hierin beispielsweise auch als Fall 15 erläutert), in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist und in dem ein Betrag der Eingangsspannung kleiner ist als ein Betrag einer Differenz zwischen der Ausgangs spannung und der Eingangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das erste Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwi schen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungskno ten durch das Eingangsregelelement zu ermöglichen.
Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem sechsten Betriebszustand (hierin beispielsweise auch als Fall 16 bezeichnet), in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Eingangsspannung größer ist als ein Betrag einer Differenz zwischen der Ausgangsspannung und der Eingangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungs knoten durch das erste Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangs spannungsknoten durch das Eingangsregelelement zu ermöglichen, oder um in dem sechs ten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangs spannungsknoten und dem zweiten Ausgangsspannungsknoten durch das dritte Regelele ment zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Ein gangsregelelement zu ermöglichen.
Alternativ oder zusätzlich ist die Spannungswandleranordnung ausgelegt, um in einem siebten Betriebszustand (hierin beispielsweise auch als Fall 17 erläutert), in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist und in dem ein Betrag der Eingangsspannung in etwa (beispielsweise mit einer Toleranz von +/- 1 % oder von +/- 10% oder mit einer Toleranz von +/-1V oder +/-2V oder +/-5V) gleich einem Betrag einer Differenz zwischen der Ausgangsspannung und der Eingangsspannung ist, zumin dest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das erste Regelelement zu ermöglichen und zu mindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement zu ermöglichen, oder um in dem siebten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem zweiten Ausgangsspannungsknoten durch das dritte Regelelement zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungs knoten durch das Eingangsregelelement zu ermöglichen.
Indem die Spannungswandleranordnung ausgelegt ist, um, beispielsweise durch eine Steu erung, entsprechende Funktionalitäten in einem der genannten Betriebszustände, in meh reren der genannten Betriebszustände oder beispielsweise auch in allen der genannten Betriebszustände zu ermöglichen, wird erreicht, dass eine Kompensation eines Eingangs- stromrippels des getakteten Spannungswandlers und/oder eine Kombination des Aus- gangsstromrippels des getakteten Spannungswandlers in energieeffizienter Weise erfolgen kann. Durch eine entsprechende Steuerung, die mehrere (beispielsweise zumindest zwei) der genannten Betriebszustände berücksichtigt, kann eine Anpassung an eine aktuelle Re lation zwischen Eingangsspannung und Ausgangsspannung erfolgen.
Bei einem bevorzugten Ausführungsbeispiel ist mindestens ein in dem getakteten Span nungswandler verwendeter Schalttransistor ein Gallium-Nitrid-Transistor oder ein Silizium- Karbid-Transistor. Alternativ oder zusätzlich ist zumindest eine in dem getakteten Span nungswandler verwendete Diode eine Gallium-Nitrid-Diode oder eine Silizium-Karbid-Di- ode. Es hat sich gezeigt, dass derartige Bauteile besonders gut geeignet sind. Ein weiteres Ausführungsbeispiel gemäß der vorliegenden Erfindung schafft ein Verfahren zum Betrieb einer Spannungswandleranordnung mit einem getakteten Spannungswandler und einem ersten Regelelement, das zwischen einen ersten Eingangsspannungsknoten, der von einem Bezugspotentialknoten verschieden ist, und einen ersten Ausgangsspan- nungsknoten, der von einem Bezugspotentialknoten verschieden ist, geschaltet ist. Das Verfahren umfasst ein Erzeugen einer Ausgangsspannung basierend auf einer Eingangs spannung unter Verwendung des Spannungswandlers, so dass ein Betrag der Ausgangs spannung größer als ein Betrag der Eingangsspannung ist. In dem Fall, dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, wird zumindest zeitweise ein Stromfluss durch das erste Regelelement aktiviert (beispielsweise um durch den getakteten Spannungswandler bedingte Stromschwankungen zumindest teilweise zu kompensieren).
Das entsprechende Verfahren basiert auf denselben Überlegungen wie die oben erläuterte Vorrichtung. Ferner sei darauf hingewiesen, dass das Verfahren um alle Merkmale, Funk tionalitäten und Details ergänzt werden kann, die hierin in Hinblick auf die erfindungsge mäße Vorrichtung bzw. Spannungswandleranordnung beschrieben sind. Das Verfahren kann um die genannten Merkmale, Funktionalitäten und Details sowohl einzeln als auch in Kombination ergänzt werden.
Detaillierte Beschreibung der Ausführungsbeispiele
Ausführungsbeispiele gemäß der vorliegenden Erfindung werden nachfolgend bezugneh mend auf die beiliegenden Figuren näher erläutert.
Es zeigen:
Fig. 1 ein Blockschaltbild eines linear unterstützten Abwärtswandlers, gemäß einer herkömmlichen Lösung;
Fig. 2 ein Blockschaltbild einer Ausführung eines Buck-Konverters (Abwärts-
Wandlers), kombiniert mit zwei Linearreglern, gemäß einer herkömmlichen Lösung; Fig. 3a ein vereinfachtes Schaltbild einer Regelfunktion eines Buck-Konverters, kombiniert mit zwei Linearreglern, gemäß einer herkömmlichen Lösung; Fig. 3b eine graphische Darstellung von Kurvenverläufen einer Regelfunktion eines Konverters, kombiniert mit Linearreglern, gemäß einer herkömmlichen Lö- sung; Fig. 4 ein Blockschaltbild eines linear unterstützten Aufwä rts-/Abwä rts- Wa n d le rs kombiniert mit drei Linearreglern, gemäß einer erfindungsgemäßen Anord- nung bzw. gemäß einem Ausführungsbeispiel;
Fig. 5 ein vereinfachtes Schaltbild eines ZETA-Konverters, kombiniert mit drei Li- nearreglern, gemäß einer erfindungsgemäßen Ausführung bzw. gemäß ei- nem Ausführungsbeispiel;
Fig. 6a ein vereinfachtes Schaltbild einer Schaltung (bzw. eines Ausführungsbei- spiels) zur erfindungsgemäßen Funktion eines linear unterstützten ZETA- Konverters;
Fig. 6b ein Blockschaltbild einer Regelfunktion des linear unterstützten ZETA- Konverters nach Abbildung 6a gemäß einem Ausführungsbeispiel, wobei die Funktionalität als optional anzusehen ist;
Fig. 6c eine Schaltbild einer Implementierung einer erfindungsgemäßen Regelfunktion des linear unterstützten ZETA-Konverters nach Abbildung 6a und/oder 6b gemäß einem Ausführungsbeispiel, wobei Funktionalität und Implemen- tierung als optional anzusehen sind;
Fig. 6d ein Schaltbild einer Implementierung einer erfindungsgemäßen Regelfunkti- on des linear unterstützten ZETA-Konverters nach Abbildung 6a und/oder 6b mit kombinierter Funktion LR1 und LR2 für Fall B (ly - 0) gemäß einem Aus- führungsbeispiel, wobei Funktionalität und Implementierung als optional an- zusehen sind;
Fig. 7a eine schematische Darstellung einer Rippeistromkompensation des pulswei- tenmodulierten Wandlers (PWM-Wandlers) durch Linearregler LR1 und LR2 (beispielsweise gemäß Fall 4 nach Tabelle 1 , Position B von Schalter Sl nach Abbildung 6c), wobei eine rote Linie den Strom durch Linearregler LR1 und LR2 beschreibt und wobei eine blaue Linie einen Ausgangsstrom des getakteten Spannungswandlers beschreibt;
Fig. 7b eine schematische Darstellung einer Rippeistromkompensation des PWM- Wandlers (bzw. pulsweitenmodulierten Wandlers) durch Linearregler LR1 (gemäß Fall 3 nach Tabelle 2, Position A von Schalter Sl nach Abbildung 6c), wobei eine rote Linie den Strom durch Linearregler LR1 beschreibt und wobei eine blaue Linie einen Ausgangsstrom des getakteten Spannungs- wandlers beschreibt;
Fig. 7c eine schematische Darstellung einer Rippeistromkompensation des PWM- Wandlers durch Linearregler LR2 oder LR3 (gemäß Fällen 1 , 2 und 5 nach Tabelle 1 , Position C von Schalter Sl nach Abbildung 6c), wobei eine rote Linie einen Strom durch Linearregler LR2 und LR3 beschreibt und wobei ei- ne blaue Linie einen Ausgangsstrom des getakteten Spannungswandlers beschreibt;
Fig. 8a ein vereinfachtes Schaltbild eines Ausführungsbeispiels eines linear unter- stützten Buck-Konverters für ca. 30 Watt (wobei LR3 nicht gezeigt ist, aber antiparallel zu LR1 einfügbar ist);
Fig. 8b ein vereinfachtes Schaltbild eines Ausführungsbeispiels eines linear unterstützten ZETA-Konverters für ca. 30 Watt;
Fig. 9 eine schematische Darstellung von effizienten Arbeitsbereichen von linear unterstützten Buck- und ZETA-Konvertern basierend auf den Ausführungsbeispielen in Fig. 8 gleicher Baugröße (herkömmliche Lösungen vergleichsweise zur erfindungsgemäßen Ausführung);
Fig. 10 ein vereinfachtes Schaltbild eines transformatorgekoppelten Cuk-Konverters, kombiniert mit vier Linearreglern, gemäß einem Ausführungsbeispiel;
Fig. 11 ein Blockschaltbild einer Spannungswandleranordnung, gemäß einem Aus- führungsbeispiel der vorliegenden Erfindung; und Fig. 12 ein Flussdiagramm eines Verfahrens, gemäß einem Ausführungsbeispiel der vorliegenden Erfindung.
Fig. 13 eine tabellarische Darstellung einer Aktivierungsfunktion der Linearregler für eine Ausführung nach Abbildung 6 (Linearreglersteuerung) gemäß einem Beispiel (Tabelle 1 );
Fig. 14 eine tabellarische Darstellung einer Aktivierungsfunktion der Linearregler für eine Ausführung nach Fig. 10 (Tabelle 2);
Figure imgf000030_0001
1 , Spannunqswandleranordnung gemäß Fig. 11
Fig. 11 zeigt ein Blockschaltbild einer Spannungswandleranordnung 1100 gemäß einem Ausführungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 1 100 ist ausgelegt, um eine Eingangsspannung VIN von einer Eingangsspannungsquelle 1110 zu erhalten und eine Ausgangsspannung V0UT bzw. ein Ausgangsstrom lL für eine Last 1120 bereitzustellen (wobei die Eingangsspannungsquelle 1110 und die Last 1120 typischerweise nicht Teil der Spannungswandleranordnung 1100 sind). Die Spannungswandleranordnung 1 100 umfasst einen getakteten Spannungswandler 1130, der in der Lage ist bzw. der ausgelegt ist, basierend auf einer Eingangs- spannung V|N eine Ausgangsspannung V0UT ZU erzeugen, so dass ein Betrag der Aus- gangsspannung größer als ein Betrag der Eingangsspannung ist. Die Eingangsspannung kann beispielsweise zwischen einem ersten Eingangsspannungsknoten 1132 und einem zweiten Eingangsspannungsknoten 1 134 anliegen, und die Ausgangsspannung kann bei- spielsweise zwischen einem ersten Ausgangsspannungsknoten 1142 und einem zweiten Ausgangsspannungsknoten 1144 anliegen. Beispielsweise können der zweite Eingangs- spannungsknoten 1134 und der zweite Ausgangsspannungsknoten 1144 (beispielsweise niederohmig) elektrisch leitfähig verbunden sein, und beispielsweise auf einem Bezugspo- tential liegen bzw. als Bezugspotentialknoten aufgefasst werden.
Die Spannungswandleranordnung 1 100 umfasst ein erstes Regelelement 1 150, das zwi- sehen einen ersten Eingangsspannungsknoten 1132, der von einem Bezugspotentialknoten (z. B. den Knoten 1134, 1144) verschieden ist, und einen ersten Ausgangsspannungs- knoten 1 142, der von einem Bezugspotentialknoten (beispielsweise den Knoten 1134, 1144) verschieden ist, geschaltet ist. Das erste Regelelement 1 150 ist beispielsweise ausgelegt, um in dem Fall, dass ein Betrag der Ausgangsspannung VOUT größer als ein Betrag der Eingangsspannung VIN ist, zumindest zeitweise einen Stromfluss zu ermöglichen. Bevorzugt (aber nicht notwendigerweise) kann der getaktete Spannungswandler 1 130 eine stromglättende Ausgangsinduktivität aufweisen.
Im Folgenden wird die Funktionsweise der Spannungswandleranordnung 1100 kurz erläutert. Hierbei wird aus Gründen der Anschaulichkeit angenommen, dass der zweite Eingangsspannungsknoten 1 134 und der zweite Ausgangsspannungsknoten 1144 auf einem Bezugspotential liegen und dass sowohl die Eingangsspannung VIN als auch die Ausgangsspannung VOUT positiv sind, wobei die Ausgangsspannung VOUT größer als die Eingangsspannung VIN ist. Somit ist beispielsweise ein Potential an dem ersten Ausgangsspannungsknoten 1142 höher als ein Potential an dem ersten Eingangsspannungsknoten 1132, und es kann beispielsweise über das erste Regelelement 1 150 ein Strom ILR3 von dem ersten Ausgangsspannungsknoten 1142 zu dem ersten Eingangsspannungsknoten 1 132 fließen.
Da der getaktete Spannungswandler 1130 getaktet betrieben wird, weist der Ausgangsstrom IOUT des getakteten Spannungswandlers 1 130, der in den ersten Ausgangsspannungsknoten 1 142 geliefert wird, Schwankungen auf, die beispielsweise zumindest näherungsweise periodisch sind, wobei die Periodendauer der Schaltperiode des getakteten Spannungswandlers 1 130 entspricht. Der Ausgangsstrom IOUT des getakteten Spannungswandler 1 130 weicht damit beispielsweise typischerweise von dem von der Last 1120, RL benötigten Strom ab. Allerdings ist es regelmäßig wünschenswert, an die Last 1 120 einen Strom zu liefern, der mit möglichst guter Genauigkeit und insbesondere ohne einen Strom- rippel dem von der Last benötigten Strom entspricht.
In der Spannungswandleranordnung 1 100 kann beispielsweise ein Teil des Ausgangsstroms IOUT, der den von der Last 1 120 benötigten Strom II übersteigt, durch das erste Re gelelement 1 150 zu den ersten Eingangsspannungsknoten 1 132 hin abgeleitet werden. Da das Regelelement 1 150 typischerweise ausgelegt ist (zum Beispiel durch einen Regler angesteuert wird), um dem schwankenden Ausgangsstrom IOUT des getakteten Spannungswandlers 1 130 innerhalb einer Schaltperiode des getakteten Spannungswandlers 1130 zu mindest näherungsweise zu folgen, kann somit erreicht werden, dass der an die Last 1 120 gelieferte Strom lL näherungsweise konstant ist. In anderen Worten, der durch das erste Regelelement 1 150 fließende Strom ILR3 folgt den kurzfristigen Schwankungen bzw. dem Rippel des Ausgangsstroms IOUT zumindest näherungsweise und sorgt damit dafür, dass der Last RL ein im Wesentlichen von dem Stromrippel des Ausgangsstroms IOUT freier, über eine Schaltperiode des getakteten Spannungswandlers näherungsweise konstanter Strom geliefert wird. Natürlich kann sich aber der an die Last gelieferte Strom L über einen länge ren Zeitraum (der typischerweise deutlich länger als eine Schaltperiode bzw. als zehn Schaltperioden des getakteten Spannungswandlers 1130 ist) verändern, wenn dies ent sprechend gewünscht ist.
Zusammenfassend ist somit festzuhalten, dass das erste Regelelement einen Ausgangs- stromrippel des getakteten Spannungswandlers (also einen Rippel des Ausgangsstroms IOUT) zumindest näherungsweise kompensiert, indem das erste Regelelement in einem Be triebszustand, in dem die Ausgangsspannung Vout größer (oder deutlich größer, zum Bei spiel um zumindest 1V oder um zumindest 2V oder um zumindest 5V größer) als die Ein gangsspannung Vin ist, einen Strom von dem ersten Ausgangsspannungsknoten 1142 zu dem ersten Eingangsspannungsknoten 1 132 führt, der dem Stromrippel des Ausgangs stroms IOUT zumindest näherungsweise folgt. Damit wird ein Stromrippel in dem Laststrom II, der sich als Differenz zwischen dem Ausgangsstrom IOUT des getakteten Spannungs wandlers 1 130 und dem Strom ILR3 durch das erste Regelelement 1 150 ergibt, zumindest näherungsweise kompensiert.
Entsprechend kann beispielsweise von aufwendigen und die Lebensdauer begrenzenden Ausgangsfiltern des getakteten Spannungswandlers 1 130 abgesehen werden oder ent sprechende Ausgangsfilter können deutlich kleiner dimensioniert werden als bei herkömm lichen Spannungswandlern, um das gleiche Maß an Störungsunterdrückung zu erhalten.
Ergänzend sei darauf hingewiesen, dass der Spannungswandler 1 100 gemäß Fig. 11 opti onal um alle Merkmale, Funktionalitäten und Details ergänzt wird, die hier in dem Bezug auf die anderen Spannungswandler beschrieben sind. Die entsprechenden Merkmale, Funktionalitäten und Details können beispielsweise einzeln oder in Kombination in den Spannungswandler 1 100 aufgenommen werden.
2. Spannunqswandleranordnunq gemäß Fig. 4
Fig. 4 zeigt ein Blockschaltbild mit einer Spannungswandleranordnung 400, gemäß einem Ausführungsbeispiel der vorliegenden Erfindung. Die Spannungswandleranordnung 400 ist ausgelegt, um basierend auf einer Eingangs spannung Vin und einer Eingangsspannungsquelle 410 eine Ausgangsspannung Vout für eine Last 420 bereitzustellen. Diesbezüglich sei darauf hingewiesen, dass die Eingangs spannungsquelle 410 beispielsweise zwischen einen ersten Eingangsspannungsknoten 432 und einen zweiten Eingangsspannungsknoten 434 geschaltet ist, wobei der zweite Ein gangsspannungsknoten 434 ein Bezugspotential aufweisen kann. Die Last ist zwischen ei nen ersten Ausgangsspannungsknoten 442 und einen zweiten Ausgangsspannungsknoten 444 geschaltet, wobei der zweite Ausgangsspannungsknoten 444 beispielsweise das Be zugspotential aufweisen kann und beispielsweise mit dem zweiten Eingangsspannungs- knoten 434 niederohmig gekoppelt sein kann.
Die Spannungswandleranordnung 400 umfasst einen Aufwärts-/Abwärts-Wandler 430, bei dem es sich typischerweise um einen getakteten Spannungswandler handelt. Ein Eingang des Aufwärts-/Abwärts-Wandlers 430 ist beispielsweise mit dem ersten Eingangsspan- nungsknoten gekoppelt und bevorzugt (aber nicht notwendigerweise) auch mit dem zweiten Eingangsspannungsknoten 434. Ein Ausgang des Aufwärts-/Abwärts-Wandlers 430 ist beispielsweise mit dem ersten Ausgangsspannungsknoten 442 gekoppelt und bevorzugt (aber nicht notwendigerweise) auch mit dem zweiten Ausgangsspannungsknoten 442. Die Spannungswandleranordnung 400 umfasst ein erstes Regelelement 450, das zwischen den ersten Ausgangsspannungsknoten 442 und den ersten Eingangsspannungsknoten 432 geschaltet ist und das beispielsweise ausgelegt ist, um einen Strom von dem ersten Ausgangsspannungsknoten 442 zu dem ersten Eingangsspannungsknoten 432 zu leiten (wenn beispielsweise das Potential an dem ersten Ausgangsspannungsknoten 442 höher ist als das Potential an dem ersten Eingangsspannungsknoten 432). Parallel bzw. antipa rallel zu dem ersten Regelelement 450 ist ein zweites Regelelement 460 geschaltet. Das zweite Regelelement 460 ist beispielsweise ausgelegt, um einen Strom von dem ersten Eingangsspannungsknoten 432 zu dem ersten Ausgangsspannungsknoten 442 hinzulei ten, beispielsweise wenn ein Potential des ersten Eingangsspannungsknotens 432 höher ist als ein Potential des ersten Ausgangsspannungsknotens 442.
Die Spannungswandleranordnung 400 umfasst ferner ein drittes Regelelement 470, das zwischen den ersten Ausgangsspannungsknoten 442 und den zweiten Ausgangsspan nungsknoten 444 geschaltet ist. Das dritte Regelelement 470 ist beispielsweise ausgelegt, um einen Strom von dem ersten Ausgangsspannungsknoten 442 zu dem zweiten Aus gangsspannungsknoten 444 zu leiten, wenn beispielsweise ein Potential an dem ersten Ausgangsspannungsknoten 442 höher als ein Potential an dem zweiten Ausgangsspan nungsknoten 444 ist.
Diesbezüglich sei darauf hingewiesen, dass bei dem Ausführungsbeispiel gemäß der Fig. 4 davon ausgegangen wird, dass sowohl die Eingangsspannung VI zwischen dem ersten Eingangsspannungsknoten 432 und dem zweiten Eingangsspannungsknoten 434 als auch die Ausgangsspannung VOUT zwischen dem ersten Ausgangsspannungsknoten 442 und dem zweiten Ausgangsspannungsknoten 444 positiv sind. Allerdings ist es natürlich auch möglich, die genannte Schaltung mit umgekehrter Polarität zu betreiben, wobei sich die Stromrichtungen in der dem Fachmann geläufigen Weise umkehren, ebenso wie die Rela tionen zwischen den Spannungen.
Was die Funktionsweise der Spannungswandleranordnung 400 anbelangt, so sei darauf hingewiesen, dass beispielsweise durch eine Steuerung festgelegt werden kann, welches bzw. welche der Regelelemente, bei denen es sich beispielsweise um Linearregler bzw. um Regeltransistoren handeln kann, aktuell einen Stromfluss übernehmen soll (bzw. sollen). Die Steuerung der Spannungswandleranordnung kann die Auswahl des zu aktivierenden Regelelements beispielsweise abhängig von einer Information über die Relation zwischen der Eingangsspannung und der Ausgangsspannung machen. Beispielsweise kann die Steuerung ausgelegt sein, um festzustellen, bei welchen der Regelelemente ein geringst möglicher (aber noch ausreichender) Spannungsabfall vorliegt, um den Ausgangsstromrip- pel des getakteten Spannungswandlers 430 kompensieren zu können.
Ist die Ausgangsspannung VOUT größer als die Eingangsspannung V|N, so ist es zumeist am energieeffizientesten, wenn das erste Regelelement 450 einen Strom von dem ersten Aus gangsspannungsknoten 442 hin zu dem ersten Eingangsspannungsknoten 432 abführt (je denfalls solange eine Spannung über dem ersten Regelelement 450 ausreichend groß ist, um das Regelelement wirksam betreiben zu können). Ist die Ausgangsspannung beispiels weise näherungsweise gleich der Eingangsspannung, so ist beispielsweise die Spannung über dem ersten Regelelement 450 und die Spannung über dem zweiten Regelelement 460 zu klein, um einen ausreichenden Stromfluss bzw. eine ausreichend gute Regelung durch das erste Regelelement 450 oder das zweite Regelelement 460 zu erzielen. Bei spielsweise funktionieren als Regelelement verwendete Regeltransistoren oft nicht zufrie denstellend, wenn eine Kollektor-Emitter-Spannung oder eine Drain-Source-Spannung klei ner als ein bestimmter Spannungswert (z. B. 1 V oder 2 V oder 3 V oder 5 V) ist. In diesem Fall ist es vorteilhaft, dass durch das dritte Regelelement 470 ein Strom von dem ersten Ausgangsspannungsknoten hin zu dem zweiten Ausgangsspannungsknoten 444 abgeleitet wird, wenngleich ein Spannungsabfall über dem dritten Regelelement 470 größer ist als der Spannungsabfall über dem ersten Regelelement 450 und über dem zweiten Regelelement 460.
Ist hingegen die Ausgangsspannung VOUT kleiner als die Eingangsspannung VIN, SO kann typischerweise das erste Regelelement 450 nicht wirksam werden (da es typischerweise nur einen Stromfluss oder eine vernünftige Regelung ermöglicht, wenn die Ausgangsspan nung größer als die Eingangsspannung ist). In diesem Fall werden vielmehr typischerweise das zweite Regelelement 460 und/oder das dritte Regelelement 470 verwendet, um den Ausgangsstromrippei zu kompensieren, wobei die Entscheidung darüber, welches bzw. welche der genannten Regelelemente aktiviert werden, typischerweise von der Steuerung in Abhängigkeit von einer Relation zwischen der Eingangsspannung und der Ausgangs spannung festgelegt wird.
Ist beispielsweise die Ausgangsspannung„deutlich“ größer als die Hälfte der Eingangs spannung (beispielsweise um zumindest 10% oder um zumindest 20% größer als die Hälfte der Eingangsspannung, oder um zumindest 1 V oder um zumindest 2 V oder um zumindest 5V größer als die Hälfte der Eingangsspannung), aber kleiner als die Eingangsspannung, so wird typischerweise das zweite Regelelement 460 (aber typischerweise nicht das dritte Regelelement 470) aktiviert, um einen Strom von dem ersten Eingangsspannungsknoten 432 zu dem ersten Ausgangsspannungsknoten 442 zu leiten, um den Ausgangsstromrippei des Ausgangsstroms IOUT des getakteten Spannungswandlers 430 (zumindest teilweise) zu kompensieren. In diesem Fall ist nämlich ein Spannungsabfall über dem zweiten Regelele ment 460 typischerweise kleiner als ein Spannungsabfall über dem dritten Regelelement 470, so dass auch die Verlustleistung über dem zweiten Regelelement 460 kleiner ist als die Verlustleistung über dem dritten Regelelement 470 wäre.
Ist hingegen die Ausgangsspannung„deutlich“ kleiner als die Hälfte der Eingangsspannung (beispielsweise um zumindest 10% kleiner oder um zumindest 20% kleiner oder um zumin dest 30% kleiner, oder um einen bestimmten Spannungswert, beispielsweise 1 V oder 2V oder 5V, kleiner), wird durch Steuerung beispielsweise das dritte Regelelement 470 aktiviert (aber nicht das zweite Regelelement 460), um einen Strom von dem ersten Ausgangsspan nungsknoten 442 zu dem zweiten Ausgangsspannungsknoten 444 hin abzuleiten, um dadurch den Stromrippel des Ausgangsstroms IOUT des getakteten Spannungswandlers 430 zumindest teilweise zu kompensieren. In dem genannten Fall ist nämlich ein Span nungsabfall über dem dritten Regelelement 470 deutlich kleiner als ein Spannungsabfall über dem zweiten Regelelement 460, so dass auch eine Verlustleistung in dem dritten Re gelelement 470 kleiner ist als eine Verlustleistung in dem zweiten Regelelement 460 wäre.
Ist hingegen die Ausgangsspannung„in etwa“ gleich der Hälfte der Eingangsspannung (bei- spielsweise innerhalb einer T oieranz von +/- 10% oder +/- 20% oder +/- 30% oder innerhalb einer in absoluten Spannungswerten definierten Toleranz von beispielsweise +/-1 V oder +/- 2V oder +/-5V), so kann die Steuerung der Spannungswandleranordnung beispielsweise entscheiden, dass das zweite Regelelement 460 und das dritte Regelelement 470 während einer Schaltperiode des getakteten Spannungswandlers abwechselnd aktiviert werden sol- len. In diesem Fall kann die Steuerung der Spannungswandleranordnung den getakteten Spannungswandler beispielsweise so ansteuern, dass der Ausgangsstrom IOUT (aufgrund des Ausgangsstromrippeis) während einer Schaltperiode des getakteten Spannungswand lers 430 zeitweise größer ist als ein (während der genannten Schaltperiode) von der Last benötigter Strom lL und zeitweise kleiner als ein von der Last (während der genannten Schaltperiode) benötigter Strom ist. Während der Zeiten innerhalb einer Schaltperiode des getakteten Spannungswandlers 430, während der der Ausgangsstrom IOUT des getak teten Spannungswandlers 430 kleiner ist als der von der Last benötigte Strom L, kann bei spielsweise das zweite Regelelement 460 einen Strom von dem ersten Eingangsspan nungsknoten 432 zu dem ersten Ausgangsspannungsknoten 442 hin liefern, so dass der an die Last gelieferte Strom lL (des hier als Summe von IOUT und ILRI ergibt) dem von der Last benötigten Strom entspricht. Während der Zeiten innerhalb einer Schaltperiode des getakteten Spannungswandlers 430, während der der Ausgangsstrom IOUT des getakteten Spannungswandlers 430 größer ist als der von der Last benötigte (oder gewünschte) Strom, kann somit das dritte Regelelement 470 ein Strom von dem ersten Ausgangsspannungs- knoten 442 zu dem zweiten Ausgangsspannungsknoten 444 ableiten. Dadurch kann bei spielsweise erreicht werden, dass der an die Last gelieferte Strom L, der sich als Differenz zwischen dem Ausgangsstrom IOUT des getakteten Spannungswandlers 430 und dem durch das dritte Regelelement 470 fließende Strom R2 ergibt, einen gewünschten Stromwert auf weist.
Dadurch, dass innerhalb einer Schaltperiode des getakteten Spannungswandlers sowohl das zweite Regelelement als auch das dritte Regelelement (abwechselnd) aktiv werden, kann erreicht werden, dass der Effektivwert des Stroms über der Schaltperiode deutlich kleiner ist, als wenn nur eines der Regelelemente aktiv würde, wodurch die Verlustleistung verringert werden kann. Beispielsweise ist es wünschenswert, dass der von der Last ge wünschte Strom etwa in der Mitte zwischen einem Minimalwert des Ausgangsstroms IOUT des getakteten Spannungswandlers und einem Maximalwert des Ausgangsstroms IOUT des getakteten Spannungswandlers (bezogen auf eine Schaltperiode) liegt. Eine Toleranz von +/- 10% oder +/- 20% oder +/- 30% oder von einem vorgegebenen Spannungswert (bei spielsweise +/- 1 V oder +/-2V oder +/-5V) ist hierbei regelmäßig tolerierbar. Die Steuerung der Spannungswandleranordnung kann daher den getakteten Spannungswandler 430 ent sprechend ansteuern, wenn die Steuerung erkennt, dass die Ausgangsspannung in etwa gleich einer Hälfte der Eingangsspannung ist.
Somit ist festzuhalten, dass die drei Regelelemente 450, 460, 470 in verschiedenen Be triebszuständen des Spannungswandlers durch die Steuerung des Spannungswandlers ak tiviert werden können. Es ist aber auch ersichtlich, dass natürlich nicht alle drei Regelele mente vorhanden sein müssen, wenn bestimmte Relationen zwischen der Eingangsspan nung und der Ausgangsspannung bei der konkreten Realisierung des Spannungswandlers nicht vorgesehen sind bzw. nicht auftreten.
Im Hinblick auf weitere Details der Spannungswandleranordnung 400 wird auch auf die folgende Beschreibung verwiesen.
Es sei darauf hingewiesen, dass die Spannungswandleranordnung 400 um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, die hierin beschrieben sind, und zwar sowohl einzeln als auch in Kombination.
3. Spannunqswandleranordnunq gemäß Fiq. 5
Fig. 5 zeigt ein Schaltbild einer Spannungswandleranordnung 500, gemäß einem Ausfüh rungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 500 ist ausgelegt, um eine Eingangsspannung VIN von einer Eingangsspannungsquelle 510 zu erhalten, und um basierend darauf eine Ausgangs spannung VOUT für eine Last 520 RL bereitzustellen.
Die Eingangsspannungsquelle 510 ist zwischen einen ersten Eingangsspannungsknoten 532 und einen zweiten Eingangsspannungsknoten 534 geschaltet. Die Last 520 ist zwi schen einen ersten Ausgangsspannungsknoten 542 und einen zweiten Ausgangsspan nungsknoten 544 geschaltet.
Die Spannungswandleranordnung 500 umfasst einen ZETA-Wandler bzw. ZETA-Konverter 530, dessen Eingang mit dem ersten Eingangsspannungsknoten 532 und dem zweiten Ein gangsspannungsknoten 534 gekoppelt ist. Ein Ausgang des ZETA-Konverters ist mit dem ersten Ausgangsspannungsknoten 542 und dem zweiten Ausgangsspannungsknoten 544 gekoppelt (wobei der zweite Eingangsspannungsknoten 534 und der zweite Ausgangs spannungsknoten 544 beispielsweise niederohmig verbunden sind und ein Bezugspotential aufweisen).
Die Spannungswandleranordnung 500 umfasst einen ersten Regeltransistor 550, der als erstes Regelelement wirkt. Der erste Regeltransistor 550 ist beispielsweise ein PNP- Bipolartransistor, dessen Emitter-Kollektor-Strecke zwischen den ersten Ausgangsspan nungsknoten 542 und den ersten Eingangsspannungsknoten 532 gekoppelt ist. Beispiels- weise ist der Emitter-Anschluss des ersten Regeltransistors 550 mit dem ersten Ausgangs spannungsknoten 542 gekoppelt und der Kollektor des ersten Regeltransistors 550 ist mit dem ersten Eingangsspannungsknoten 532 gekoppelt. Ein Basisanschluss des ersten Re geltransistors 550 wird beispielsweise durch einen Regler angesteuert, wie dies beispiels weise in Hinblick auf die weiteren Ausführungsbeispiele noch beschrieben wird.
Die Spannungswandleranordnung 500 umfasst ferner einen zweiten Regeltransistor 560, der als zweites Regelelement wirkt. Bei dem zweiten Regeltransistor 560 handelt es sich beispielsweise um einen PNP-Bipolartransistor, wobei eine Emitter-Kollektor-Strecke zwi schen den ersten Eingangsspannungsknoten 532 und den ersten Ausgangsspannungskno- ten 542 geschaltet ist. Beispielsweise ist der Emitter-Anschluss des zweiten Regeltransis tors 560 mit dem ersten Eingangsspannungsknoten 532 gekoppelt, und der Kollektor des zweiten Regeltransistors 560 ist mit dem ersten Ausgangsspannungsknoten 542 gekoppelt. Ein Basisanschluss des zweiten Regeltransistors 560 wird beispielsweise durch eine Re gelung bzw. durch eine Regelschaltung angesteuert, wie dies bei den weiteren Ausfüh- rungsbeispielen noch genauer beschrieben ist.
Diesbezüglich sei darauf hingewiesen, dass der erste Regeltransistor 550 beispielsweise einen Strom von dem ersten Ausgangsspannungsknoten 542 zu dem ersten Eingangs spannungsknoten 532 führen kann, und dass der zweite Regeltransistor 560 einen Strom von dem ersten Eingangsspannungsknoten 532 zu dem ersten Ausgangsspannungsknoten 542 führen kann.
Die Spannungswandleranordnung 500 umfasst ferner einen dritten Regeltransistor 570, der als drittes Regelelement wirkt. Der dritte Regeltransistor 570 ist beispielsweise ein PNP- Bipolartransistor, dessen Kollektor-Emitter-Strecke zwischen den ersten Ausgangsspan nungsknoten 542 und den zweiten Ausgangsspannungsknoten 544 geschaltet ist. Bei spielsweise ist ein Kollektor-Anschluss des dritten Regeltransistors 570 mit dem ersten Aus gangsspannungsknoten 542 gekoppelt, und ein Emitter-Anschluss des dritten Regeltransistors 570 ist mit dem zweiten Ausgangsspannungsknoten 544 gekoppelt. Ein Basisanschluss des dritten Regeltransistors 570 wird beispielsweise durch eine Regelung bzw. durch eine Regelschaltung angesteuert, beispielsweise so, wie dies bei den weiteren Ausführungsbeispielen noch genauer beschrieben ist. Der dritte Regeltransistor 570 kann beispielsweise einen Strom von dem ersten Ausgangsspannungsknoten 542 zu dem zweiten Ausgangsspannungsknoten 544 hin ableiten.
Im Folgenden wird die innere Struktur des ZETA-Wandlers 530 beschrieben. Der ZETA-Wandler 530 umfasst einen eingangsseitigen Schalter 535a, der zwischen den ersten Eingangsspannungsknoten 532 und einen ersten inneren Knoten 536 geschaltet ist. Eine erste Induktivität oder Spule 537a ist zwischen den ersten inneren Knoten 536 und den zweiten Eingangsspannungsknoten 534 geschaltet. Der ZETA-Wandler 530 umfasst eine Kapazität (bzw. einen Kondensator) 537b, die zwi schen den ersten inneren Knoten 536 und einen zweiten inneren Knoten 538 geschaltet ist. Der ZETA-Wandler 530 umfasst ferner eine Diode 539a, die zwischen den zweiten Ein gangsspannungsknoten 534 und den zweiten inneren Knoten 538 geschaltet ist, wobei eine Anode mit dem zweiten Eingangsspannungsknoten 534 gekoppelt ist und wobei eine Ka- thode mit dem zweiten inneren Knoten 538 gekoppelt ist. Der ZETA-Wandler 530 umfasst ferner eine zweite Induktivität 539b, die zwischen den zweiten inneren Knoten 538 und den ersten Ausgangsspannungsknoten 542 gekoppelt ist. Beispielsweise sind die erste Induk tivität 538a und die zweite Induktivität 539b magnetisch gekoppelt, beispielsweise über ei nen magnetischen Flussleiter bzw. über einen gemeinsamen magnetischen Kern.
Diesbezüglich sei darauf hingewiesen, dass der eingangsseitige Schalter 535a des ZETA- Wandlers beispielsweise von einer Regelung bzw. von einer Regelschaltung der Span nungswandleranordnung angesteuert wird, so dass der Zeta-Konverter einen gewünschten Strom IOUT zu dem ersten Ausgangsspannungsknoten 542 liefert bzw. so dass der ZETA- Konverter eine gewünschte Ausgangsspannung zwischen den Ausgangsspannungsknoten 542, 544 bereitstellt bzw. erreicht.
Insgesamt ist somit festzuhalten, dass die Spannungswandleranordnung 500 beispiels weise die Funktionalität der Spannungswandleranordnung 400 übernehmen kann, wobei der ZETA-Wandler 530 an die Stelle des Aufwärts-/Abwärts-Wandlers 430 treten kann, wo bei der erste Regeltransistor 550 an die Stelle des ersten Regelelements 450 treten kann, wobei der zweiten Regeltransistor 560 an die Stelle des zweiten Regelelements 460 treten kann, und wobei der dritte Regeltransistor 570 an die Stelle des dritten Regelelements 470 treten kann.
Es sei darauf hingewiesen, dass die Spannungswandleranordnung 500 um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, die hierin im Hinblick auf die anderen Spannungswandleranordnungen beschrieben sind. Diese Merkmale, Funktionalitäten und Details können bei der Spannungswandleranordnung 500 einzeln oder in Kombination ein gesetzt werden. Insbesondere können die Regeltransistoren 550, 560, 570 bei der Span nungswandleranordnung 500 in der gleichen Weise angesteuert werden, wie dies im Hin blick auf die weiteren Spannungswandleranordnungen noch beschrieben wird.
4. Spannunqswandleranordnunq gemäß Fiq. 6a
Fig. 6a zeigt ein Schaltbild einer Spannungswandleranordnung 600, gemäß einem Ausfüh rungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 600 gemäß der Fig. 6a ähnelt der Spannungswandler anordnung 500 gemäß der Fig. 5, so dass identische Merkmale, Funktionalitäten und Details hier nicht noch einmal erläutert werden.
Insbesondere ist die Spannungswandleranordnung 600 ausgelegt, um eine Eingangsspan nung VIN von einer Eingangsspannungsquelle 610 zu erhalten und um eine Ausgangsspan nung VOUT für eine Last 620 bereitzustellen. Die Eingangsspannungsquelle ist zwischen einen ersten Eingangsspannungsknoten 632 und einen zweiten Eingangsspannungskno ten 634 geschaltet. Die Last ist zwischen einen ersten Ausgangsspannungsknoten 642 und einen zweiten Ausgangsspannungsknoten 644 geschaltet. Die Spannungswandleranord nung 600 umfasst einen ZETA-Wandler bzw. ZETA-Konverter 630 , dessen innere Struktur der Struktur des ZETA-Wandlers 530 entspricht. Der ZETA-Wandler 630 ist auch in der gleichen Weise mit der Eingangsspannungsquelle 610 und der Last 620 bzw. mit den Ein gangsspannungsknoten 632, 634 und den Ausgangsspannungsknoten 642, 644 verschal ten wie der ZETA-Wandler 530 mit der zugehörigen Eingangsspannungsquelle 510, der zugehörigen Last 520 und den zugehörigen Eingangsspannungsknoten 532, 534 und den zugehörigen Ausgangsspannungsknoten 542, 544.
Die Spannungswandleranordnung 600 umfasst ferner einen ersten Regeltransistor 650, der in Hinblick auf die Verschaltung dem ersten Regeltransistor 550 entspricht. Die Spannungs wandleranordnung 600 umfasst ferner einen zweiten Regeltransistor 660, der in Hinblick auf die Verschaltung dem zweiten Regeltransistor 560 entspricht. Die Spannungswandler anordnung 600 umfasst ferner einen dritten Regeltransistor 670, der in Hinblick auf die Ver schaltung den dritten Regeltransistor 570 entspricht.
Zusätzlich zu den anhand der Fig. 5 erläuterten Komponenten umfasst die Spannungs wandleranordnung 600 (optional) einen Ausgangsspannungsteiler mit Spannungsteiler-Wi derständen 672, 674. Der Ausgangsspannungsteiler mit den Spannungsteiler-Widerstän den 672, 674 ist zwischen den ersten Ausgangsspannungsknoten 642 und den zweiten Ausgangsspannungsknoten 644 geschaltet, wobei an einem Abgriff 673 des Ausgangs spannungsteilers eine heruntergeteilte Ausgangsspannung vout anliegt.
Die Spannungswandleranordnung 600 umfasst ferner eine Strommesseinrichtung 676 (bei spielsweise einen Strommesswiderstand in Verbindung mit einem Messverstärker oder eine Hallsensor-basierte Strommesseinrichtung oder eine anderweitige Strommesseinrich tung), die ausgelegt ist, um eine Summe der durch die Regeltransistoren 650, 660, 670 zu dem ersten Ausgangsspannungsknoten 642 gelieferten Strömen (beispielsweise unter Be rücksichtigung eines Vorzeichens, also unter Berücksichtigung der Tatsache, dass der erste Regeltransistor 650 und der dritte Regeltransistor 670 einen Strom von dem ersten Ausgangsspannungsknoten wegleiten) zu messen und somit ein Strommesssignal ireg zu erhalten, das diese (vorzeichenbehaftete) Summe der durch die Regeltransistoren 650, 660, 670 zu dem ersten Ausgangsspannungsknoten 642 hingeführten Ströme beschreibt. Optional kann in das Strommesssignal ireg auch ein Strom durch den Ausgangsspannungs teiler 672, 674 einfließen, der im Regelfall aber vernachlässigbar ist. Somit ist die Strom messeinrichtung 676 allgemein gesprochen ausgelegt, um zu erfassen, wie groß der durch die Regeltransistoren 650, 660, 670 zu dem ersten Ausgangsspannungsknoten hin gelei tete Strom (bzw. der durch die genannten Regeltransistoren von dem ersten Ausgangs spannungsknoten weg geleitete Strom) in der Summe ist, wobei beispielsweise ein Vorzei chen des Strommesssignals ireg beschreiben kann, ob (in der Summe) durch die Regel transistoren 650, 660, 670 ein Strom zu dem ersten Ausgangsspannungsknoten 642 hin geleitet wird oder ob durch die Regeltransistoren 650, 660, 670 (in der Summe) ein Strom von dem ersten Ausgangsspannungsknoten abgeführt wird.
Diesbezüglich sei darauf hingewiesen, dass das Ausgangsspannungssignal vout und das Strommesssignal ireg beispielsweise bei einer Regelung der Spannungswandleranordnung 600 verwendet werden können, wie dies beispielsweise im Folgenden erläutert wird. Insbe sondere kann das Ausgangsspannungssignal vout in Verbindung mit dem Strommesssig nal ireg verwendet werden, um einerseits die Ansteuerung des eingangsseitigen Schalters des ZETA-Wandlers 630 anzusteuern und um andererseits auch die Regeltransistoren 650, 660, 670 anzusteuern.
Im Folgenden wird die Regelfunktion des linear unterstützten ZETA- Konverters nach Abbil dung 6a anhand der Fig. 6b erläutert.
Die Regelfunktion 680 gemäß Fig. 6b ist beispielsweise ausgelegt, um eine Spannungsre ferenz bzw. eine Referenzspannungsinformation Vref, das (herunterskalierte) Ausgangs spannungssignal vout und das Strommesssignal ireg zu erhalten. Ferner ist die Regelfunk tion 600 auch noch ausgelegt, um eine Stromoffset-Information ly zu erhalten, die beispielsweise angibt, ob ein mittlerer Ausgangsstrom des ZETA-Wandlers (oder allgemein eines getakteten Spannungswandlers) (beispielsweise während einer Schaltperiode) größer, klei ner oder gleich einem gewünschten Laststrom sein soll. Die Steuerung der Spannungs wandleranordnung kann beispielsweise die Stromoffset-Information ly abhängig von einem Betriebszustand der Spannungswandleranordnung, beispielsweise abhängig von einer Re lation zwischen der Eingangsspannung und der Ausgangsspannung, einstellen. Die Stro- moffset-lnformation ly kann beispielsweise auch anzeigen, um wie viel ein mittlerer Aus gangsstrom des getakteten Spannungswandlers größer oder kleiner als ein gewünschter Laststrom sein soll. Alternativ (bzw. in manchen Fällen auch äquivalent dazu) kann die Stromoffset-Information ly auch anzeigen, wie groß der durch die Regeltransistoren zu dem ersten Ausgangsspannungsknoten gelieferte Strom im Mittel (oder effektiv oder maximal) sein soll und ob durch die Regeltransistoren ein Strom zu dem ersten Ausgangsspannungs knoten hingeführt werden soll oder ob durch die Regeltransistoren ein Strom von dem ers ten Ausgangsspannungsknoten abgeführt werden soll.
Die Regelfunktion 680 umfasst beispielsweise eine Linearreglersteuerung 682, die bei spielsweise die Referenzspannung bzw. die Spannungsreferenz Vref, das Ausgangsspan nungssignal vout und optional auch die Stromoffset-Information ly empfängt und basierend darauf Steuersignale 682a, 682b, 682c für Linearverstärker 683a, 683b und 683c liefert. Beispielsweise steuert ein erstes Steuersignal 682a einen ersten Linearverstärker 683a an, dessen Ausgangssignal 684a beispielsweise ein zweites Regelelement bzw. einen zweiten Regeltransistor 560 (LR1 ) ansteuert (beispielsweise als Basis-Ansteuersignal dient). Ein zweites durch die Linearreglersteuerung 682 geliefertes Steuersignal 682b steuert bei spielsweise einen zweiten Linearverstärker 683b an, dessen Ausgangssignal 684b bei spielsweise den dritten Regeltransistor bzw. das dritte Regelelement 570 (LR2) ansteuert (beispielsweise als Basis-Ansteuersignal dient). Ein drittes durch die Linearreglersteuerung 682 geliefertes Steuersignal 682c steuert beispielsweise einen dritten Linearverstärker 683c an, dessen Ausgangssignal 684c beispielsweise einen ersten Regeltransistor bzw. ein erstes Regelelement 550 ansteuert (beispielsweise als Basis-Ansteuersignal dient).
Die Regelfunktion 680 umfasst ferner einen Regler 685, der beispielsweise das Strommess signal ireg empfängt, sowie ferner ein Kombinationseingangssignal 685a, das beispiels weise durch Subtraktion des zweiten Steuersignals 682b und des dritten Steuersignals 682c von dem ersten Steuersignal 682a (die durch die Linearregler-Steuerung 682 geliefert werden) entsteht. Der Linearregler 685 stellt ferner ein Ansteuersignal 685b für einen Puls- breitenmodulations-Modulator-Gate-Treiber 686 bereit, der beispielsweise einen Steueran schluss (z. B. einen Gate-Anschluss) des eingangsseitigen Schalters bzw. Schalttransistors 535a des ZETA-Konverters ansteuert (wobei beispielsweise angenommen wird, dass der eingangsseitige Schalter 535a des ZETA-Konverters durch einen Feldeffekttransistor ge bildet ist, der einen Gate-Anschluss aufweist.
Was die Funktionalität der Regelfunktion 680 anbelangt, so ist anzumerken, dass die An steuersignale 684a, 684b, 684c für die Regeltransistoren beispielsweise derart bereitge stellt werden, dass die Ausgangsspannung (repräsentiert durch das Ausgangsspannungs signal vout) auf einen Sollwert (beispielsweise durch die Spannungsreferenz bzw. durch die Referenzspannung Vref repräsentiert) geregelt wird. Die Linearreglersteuerung 682 kann dabei beispielsweise anhand einer Information über den Betriebszustand bzw. anhand einer Information über eine Relation zwischen der Eingangsspannung und der Ausgangs spannung entscheiden, welches der Regelelemente bzw. welche der Regelelemente akti viert werden soll bzw. sollen.
Die Regelfunktion 680 kann ferner die Ansteuerung des (beispielsweise eingangsseitigen) Schalters des schaltenden Spannungswandlers so einregeln, dass ein durch das Strom messsignal ireg repräsentierter Strom einen gewünschten Sollwert aufweist bzw. einem ge wünschten Sollwert möglichst nahe kommt, wobei der Sollwert beispielsweise durch die Stromoffset-Information ly repräsentiert wird. Der Regler 685 kann dabei (optional) die Steuersignale 682a, 682b, 682c berücksichtigen.
Es sei darauf hingewiesen, dass Details in Hinblick auf die Funktionalität der Regelfunktion 680 im Folgenden noch beschrieben werden.
Ferner sei darauf hingewiesen, dass die Regelfunktion 680 beispielsweise auch in Verbin dung mit andersartigen getakteten Spannungswandlern eingesetzt werden kann, und nicht nur bei ZETA-Wandlern. Im Übrigen sei darauf hingewiesen, dass die Regelelemente na türlich auch durch eine andere Art von Transistoren implementiert werden können, beispielsweise durch Transistoren, die komplementär zu den gezeigten Transistoren sind oder auch durch Feldeffekttransistoren. Die Art des jeweils eingesetzten Transistors kann beispielsweise durch den Fachmann bei der Erzeugung der entsprechenden Ansteuersig nale ohne Weiteres berücksichtigt werden.
Ergänzend sei darauf hingewiesen, dass die Spannungswandleranordnung 600 und die Regelfunktion 680 optional um alle Merkmale, Details und Funktionalitäten ergänzt werden können, die hierin auch im Hinblick auf andere Spannungswandleranordnungen bzw. Re gelfunktionen oder Regelfunktionalitäten erläutert sind. Die entsprechenden Merkmale, Funktionalitäten und Details können beispielsweise einzeln oder in Kombination für die An ordnung gemäß den Fig. 6a und 6b übernommen werden.
5. Spannunqswandleranordnunq gemäß Fiq. 6c
Fig. 6c zeigt ein Schaltbild einer Spannungswandleranordnung 688, gemäß einem Ausfüh rungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 688 ähnelt der Spannungswandleranordnung 600 ge- mäß Fig. 6, so dass gleiche bzw. gleich wirkende Komponenten nicht noch einmal erläutert sind, sondern dass auf die obigen Erläuterungen verwiesen wird.
Allerdings sei darauf hingewiesen, dass beispielsweise anstelle des PNP-Regeltransistors 660 (zweiter Regeltransistor) ein NPN-Regeltransistor 660‘ als zweiter Regeltransistor ver- wendet wird. Ein Kollektor-Anschluss ist dabei mit dem ersten Eingangsspannungsknoten 632 gekoppelt, und ein Emitter-Anschluss ist mit dem ersten Ausgangsspannungsknoten 642 (über die Strommesseinrichtung 676) gekoppelt. Anstatt eines NPN-Regeltransistors 670 als dritten Regeltransistor wird bei der Spannungswandleranordnung 688 ein PNP- Regeltransistor 670' als dritter Regeltransistor verwendet. Ein Emitter-Anschluss ist (über die Strommesseinrichtung 676) mit dem ersten Ausgangsspannungsknoten 642 gekoppelt, und ein Kollektor-Anschluss ist mit dem zweiten Ausgangsspannungsknoten 644 gekop pelt.
Die Spannungswandleranordnung 688 umfasst ferner einen Differenzverstärker bzw. Re- gelverstärker 689, dessen invertierender Eingang (-) beispielsweise mit dem ersten Aus gangsspannungsknoten 642 gekoppelt ist, so dass die Ausgangsspannung (oder alternativ eine skalierte Version davon) an dem invertierenden Eingang des Differenzverstärkers bzw. Regelverstärkers anliegt. An dem nicht-invertierenden Eingang (+) des Differenzverstärkers bzw. Regelverstärkers 689 liegt beispielsweise eine Referenzspannung bzw. ein Referenz spannungssignal Vref an, das beispielsweise einen Sollwert der Ausgangsspannung VOUT (also der an die Last 620 zu liefernden Spannung) beschreibt. Ein Ausgang des Differenz verstärkers 689 ist beispielsweise über einen Umschalter 690 mit Basisanschlüssen der Regeltransistoren gekoppelt bzw. koppelbar. Beispielsweise ist der Ausgang des Differenz verstärkers 689 in einem ersten Schaltzustand des Umschalters 690 mit dem Basisan schluss des zweiten Regeltransistors 660‘ gekoppelt, in einem zweiten Schaltzustand des Umschalters 690 mit dem Basisanschluss des dritten Regeltransistor 670‘ und in einem dritten Schaltzustand mit einem Basisanschluss des ersten Regeltransistors 650. Somit kann durch eine geeignete Ansteuerung des Umschalters 690 (beispielsweise durch eine Steuerung der Spannungswandleranordnung 688) festgelegt werden, welcher der drei Regeltransistoren 650, 660‘, 670‘ aktiviert werden soll. Diese Umschaltung kann beispielsweise abhängig von einem Betriebszustand der Spannungswandleranordnung 688, bei spielsweise abhängig von einer Relation zwischen der Eingangsspannung VI und der Aus- gangsspannung VOUT, durch die Steuerung festgelegt werden.
Somit ist festzuhalten, dass die Spannungswandleranordnung ausgelegt ist, um die an der Last 620 anliegende Spannung durch entsprechende Ansteuerung der Regeltransistoren 650, 660‘, 670‘ auf einem Sollwert (beispielsweise definiert durch Vref) zu regeln. Die Re- gelung erfolgt also dadurch, dass beispielsweise - abhängige von der Schalterstellung des Schalters 690 - der erste Regeltransistor oder der dritte Regeltransistor 670' in einen leit fähigen Zustand gebracht wird, wenn die Ausgangsspannung zu groß (größer als der Soll wert) ist. Ist die Ausgangsspannung größer als der Sollwert, so liefert der Differenzverstär ker 689 beispielsweise ein Ansteuersignal an den Basisanschluss des ersten Regeltransis- tors 650 oder des zweiten Regeltransistors 670‘, dessen Potential unterhalb des an dem ersten Ausgangsspannungsknoten 642 anliegendem Potentials ist, wodurch die PNP- Regeltransistoren 650 bzw. 670‘ (je nach Schalterstellung des Umschalters 690) in den leitfähigen Zustand versetzt werden und einen Strom von dem ersten Ausgangsspannungs knoten 642 abführen. Dadurch verringert sich die Ausgangsspannung VOUT. Ist hingegen die Ausgangsspannung VOUT ZU klein (kleiner als der Sollwert), so liefert der Referenzver stärker ein Ansteuersignal an den Basisanschluss des zweiten Regeltransistors 660‘, des sen Potential oberhalb des an dem Ausgangsspannungsknoten 642 anliegenden Potentials liegt. Dadurch wird der zweite Regeltransistor 660‘ in einen leitfähigen Zustand gebracht, und es wird ein zusätzlicher Strom durch den zweiten Regeltransistor 660‘ zu dem ersten Ausgangsspannungsknoten 642 geführt, was zu einer Erhöhung der Spannung VOUT führt.
Es bleibt somit festzuhalten, dass es die Schaitungsanordnung mit dem Differenzverstärker 689 und dem Umschalter 690 in schaltungstechnisch sehr einfacher Weise ermöglicht, die Regeltransistoren 650, 660‘, 670' geeignet anzusteuern, um die Ausgangsspannung VOUT auf einen Sollwert zu regeln.
Es sei allerdings darauf hingewiesen, dass die Regelung natürlich auch aufwendiger aus- geführt werden kann.
Die Regelung des getakteten Spannungswandlers 630 (in dem vorliegenden Fall, beispiels weise, ein ZETA-Konverter) erfolgt beispielsweise abhängig von dem Strommesssignal lreg (auch mit ireg bezeichnet), das durch die Strommesseinrichtung 676 gewonnen wird. Die Spannungswandleranordnung 688 umfasst zu diesem Zweck einen bevorzugt Hysterese behafteten Komparator 691 , an dessen nicht-invertierendem Eingang (+) das durch die Strommesseinrichtung 676 erhaltene Strommesssignal ireg (oder ein davon abgeleitetes Signal) angelegt ist, und an dessen invertierendem Eingang (-) ein Stromoffset-Wert ly an gelegt wird, der beispielsweise abhängig von einem Betriebszustand auf einen Wert größer Null, einen Wert gleich Null oder einen Wert kleiner Null eingestellt wird, wie dies im Fol genden noch erläutert wird.
Ein Ausgangssignal des Komparators 691 wird beispielsweise verwendet, um den (bei spielsweise eingangsseitigen) Schalter des getakteten Spannungswandlers (beispiels- weise den Schalter 535a im Falle eines ZETA-Konverters bzw. einen anderen Schalter im Falle eines anderen Konvertertyps) anzusteuern (beispielsweise„hart“ bzw.„binär“ ein- und auszuschalten).
Wie in Fig. 6c ersichtlich ist, kann beispielsweise der eingangsseitige Schalter 535 des ZETA-Konverters durch einen Feldeffekttransistor realisiert werden, wobei ein Source-An schluss des Feldeffekttransistors mit dem ersten Eingangsspannungsknoten 632 gekoppelt ist, wobei ein Drain-Anschluss des Schalttransistors mit dem ersten inneren Knoten (bei spielsweise dem Knoten 536 gemäß Fig. 5) gekoppelt ist und wobei ein Gate-Anschluss mit dem Ausgangs des Komparators 691 gekoppelt ist (bzw. durch den Komparator 691 direkt oder indirekt angesteuert wird). Der Komparator schaltet also den Schalter bzw. Schalttransistor des getakteten Spannungswandlers (beispielsweise den eingangsseitigen Schalter des ZETA-Konverters) abhängig von dem Strommesssignal ireg und abhängig von dem (von dem Betriebszustand abhängigen) Stromoffset-Wert ly. Damit wird beispielsweise erreicht, dass der durch die Regeltransistoren 650, 660‘, 670‘ gelieferte Strom (beispielsweise zumindest im Mittel) auf einen Wert geregelt wird, der durch den Stromoffset-Wert ly bestimmt wird. Vereinfacht gesagt kann man sagen, dass der getaktete Spannungswandler geregelt wird, um mehr Strom zu liefern, wenn der aufgrund der Spannungsregelung bzw. im Rahmen der Spannungsregelung durch einen der Regeltransistoren (oder durch mehrere der Regeltran sistoren) zu dem ersten Ausgangsspannungsknoten 642 gelieferte Strom„zu groß“ (bei spielsweise größer als ein Sollwert oder größer als gewünscht) wird. Ferner wird der getak tete Spannungswandler so geregelt, dass der durch den getakteten Spannungswandler ge lieferte Ausgangsstrom verkleinert wird, wenn der aufgrund der Spannungsregelung bzw. im Rahmen der Spannungsregelung von dem ersten Ausgangsspannungsknoten 642 durch einen der Regeltransistoren (oder durch mehrere Regeltransistoren) abgeführte Strom zu groß wird (also beispielsweise größer als ein Sollwert wird oder größer als ein maximal erwünschter Wert wird).
Diese Regelfunktionalität basiert auf der Erwägung, dass der getaktete Spannungswandler (beispielsweise im Mittel) zu viel Strom liefert, wenn die Regeltransistoren im Rahmen der Spannungsregelung„zu viel“ Strom von dem ersten Ausgangsspannungsknoten abführen müssen (also beispielsweise mehr, als zur Kompensation des Stromrippels des getakteten Spannungswandlers erforderlich ist). Ferner basiert das Regelkonzept auf der Erwägung, dass der getaktete Spannungswandler zu wenig Strom liefert, wenn durch die Regeltran sistoren (bzw. durch einen der Regeltransistoren) im Rahmen der Spannungsregelung„zu viel“ Strom zu dem ersten Ausgangsspannungsknoten 642 geliefert werden muss (also bei spielsweise mehr, als für die Kompensation des Ausgangsstromrippeis des getakteten Spannungswandlers erforderlich ist).
Insofern wurde erkannt, dass der Schalter des getakteten Spannungswandlers in effizienter Weise basierend auf der durch die Strommesseinrichtung 676 gelieferten Strommessinfor mation ireg geregelt werden kann, da die Strommessinformationen bzw. das Strommess signal bei einer Spannungsregelung durch die Regeltransistoren eine relevante Information darüber liefert, ob der getaktete Spannungswandler (beispielsweise im Mittel) mehr oder weniger Strom liefern sollte.
Im Übrigen ist das Regelziel (für den durch die Regelelemente bzw. Regeltransistoren ge lieferten oder abgeführten Strom), das beispielsweise durch das an dem invertierenden (-) Eingang des Komparators 691 anliegende Signal definiert wird, abhängig von dem Be triebszustand. Abhängig von der Relation zwischen Eingangsspannung und Ausgangs spannung kann es vorteilhaft sein, dass durch die Regeltransistoren nur Strom zu dem ers ten Ausgangsspannungsknoten 642 hingeleitet wird oder dass durch die Regeltransistoren nur Strom von dem ersten Ausgangsspannungsknoten 642 abgeführt wird (je nachdem, welcher bzw. welche der Regeltransistoren in dem betreffenden Betriebszustand am energieeffizientesten arbeiten). Weiterhin kann es auch wünschenswert sein, dass der durch die Regeltransistoren zu dem ersten Ausgangsspannungsknoten 642 zugeführte bzw. abgeleitete Strom im Mittel (z. B. über eine Schaltperiode des getakteten Spannungs wandlers) näherungsweise gleich null ist.
Abhängig davon kann somit das Eingangssignal des invertierenden (-) Eingangs des Kom parators 691 abhängig von dem jeweiligen Betriebszustand eingestellt werden. Dies ist bei spielsweise durch die drei Offset-Strom werte Ig > 0 (Fall A), Ig = 0 (Fall B) und Ig < 0 (Fall C) gezeigt. Indem also der an dem invertierenden Eingang des Komparators (-) anliegende Sollwert (beispielsweise durch die Steuerung der Spannungswandleranordnung) an den jeweiligen Betriebszustand angepasst wird, kann erreicht werden, dass der Ausgangsstrom des getakteten Spannungswandlers beispielsweise während einer gesamten Schaltperiode größer (oder gleich) dem von der Last benötigten Stromwert ist (Fall A) oder dass der durch den getakteten Spannungswandler gelieferte Ausgangsstrom während der gesamten Schaltperiode des getakteten Spannungswandlers kleiner oder gleich dem von der Last benötigte Strom ist (Fall C), oder dass der Ausgangsstrom des getakteten Spannungswand lers während einer Schaltperiode des getakteten Spannungswandlers um den von der Last benötigten Strom herum schwankt (Fall B). Entsprechend der beschriebenen Relation zwischen dem Ausgangsstrom der getakteten Spannungswandleranordnung und dem von der Last benötigten Strom kann dann die Spannungsregelung durch den am besten geeigneten Regeltransistor (beispielsweise demjenigen Regeltransistor, der die geringste Verlustleis tung mit sich bringt) erfolgen.
Weitere Details im Hinblick auf die Spannungswandleranordnung 688 werden im Folgen- den auch noch beschrieben.
Ferner sei darauf hingewiesen, dass die Spannungswandleranordnung 688 (optional) um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, die hierin in Hinblick auf die Spannungswandleranordnungen beschrieben sind.
6. Spannungswandleranordnung gemäß Fig. 6d
Fig. 6d zeigt ein Schaltbild einer Spannungswandleranordnung 694, gemäß einem Ausfüh rungsbeispiel der vorliegenden Erfindung.
Es sei darauf hingewiesen, dass die Spannungswandleranordnung 694 der Spannungs wandleranordnung 688 gemäß Fig. 6c ähnlich ist, so dass gleiche bzw. gleich wirkende Elemente, Funktionalitäten und Details hier nicht noch einmal erläutert werden und im Üb rigen auch mit gleichen Bezugszeichen bezeichnet sind.
Es sei aber darauf hingewiesen, dass die Ansteuerung der Regeltransistoren 650, 660‘, 670‘ verändert ist. Anstelle des Schalters 690 wird hier ein Schalter 696 verwendet, der das
Ausgangssignal des Differenzverstärkers bzw. Regelverstärkers 689 in einem ersten Schaltzustand gleichzeitig an die Basisanschlüsse des zweiten Regeltransistors 660' und des dritten Regeltransistors 670‘ anlegt und der das Ausgangssignal des Differenzverstär kers bzw. Regelverstärkers 689 in einem zweiten Schaltzustand an den Basisanschluss des ersten Regeltransistors 650 anlegt. Eine solche Vorgehensweise ist vorteilhaft, da der zweite Regeltransistor 660‘ und der dritte Regeltransistor 670' von komplementären Typen sind, so dass diese nicht gleichzeitig leiten. Vielmehr wird der zweite Regeltransistor 660' aktiv, wenn das Ausgangsspannung des Differenzverstärkers bzw. Regelverstärkers 689 ein Potential aufweist, das höher ist als das an dem ersten Ausgangsspannungsknoten 642 anliegende Potential. Hingegen wird der dritte Regeltransistor 670‘ leitend, wenn das an dem Ausgang des Differenzverstärkers bzw. Regelverstärkers 689 anliegende Ausgangs signal ein Potential aufweist, das kleiner ist als das an dem ersten Ausgangsspannungs knoten 642 anliegende Potential. Somit kann die Spannungswandleranordnung 648 auch in sehr einfacher Weise in einem Betriebsmodus betrieben werden, in dem beispielsweise innerhalb einer Schaltperiode des getakteten Spannungswandlers sowohl der zweite Re geltransistor 660‘ als auch der dritte Regeltransistor 670' aktiv werden sollen, und zwar ohne dass der Schalter 696 innerhalb der Schaltperiode des getakteten Spannungswand lers umgeschaltet werden muss. Somit wird durch den Schalter 696 lediglich festgelegt, ob der erste Regeltransistor 650 aktiv werden soll (was beispielsweise typischerweise nur dann sinnvoll ist, wenn die Ausgangsspannung größer ist als die Eingangsspannung), oder ob der zweite Regeltransistor 660' und/oder der dritte Regeltransistor 670' aktiv werden sollen (was typischerweise dann der Fall ist, wenn die Ausgangsspannung nicht größer als die Eingangsspannung ist). Der Schalter 696 kann also beispielsweise durch eine Steue rung in den ersten Schaltzustand versetzt werden, wenn die Ausgangsspannung nicht grö- ßer als die Eingangsspannung ist, und der Schalter 696 kann beispielsweise durch eine Steuerung in den zweiten Schaltzustand versetzt werden, wenn die Ausgangsspannung (beispielsweise um einen ausreichenden Betrag, der den Regelbetrieb des ersten Regel transistors 650 erlaubt) größer als die Eingangsspannung ist. Im Übrigen sei darauf hingewiesen, dass die Spannungswandleranordnung 694 optional um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, die hierin in Bezug auf die anderen Spannungswandleranordnungen beschrieben sind, sowohl einzeln als auch in Kombination. Im Folgenden wird die Funktionalität der Spannungswandleranordnung 688, 694 noch an hand derTabelle 1 sowie anhand der Fig. 7a, 7b und 7c erläutert. Die Ausführungen können aber auch auf die anderen Spannungswandleranordnungen übertragen werden.
Fig. 7a zeigt eine schematische Darstellung einer Rippeistromkompensation des pulswei tenmodulierten Wandlers (beispielsweise der getakteten Spannungswandleranordnung 630) durch den Linearregler LR1 (zweiter Regeltransistor) und LR2 (dritter Regeltransistor), beispielsweise gemäß Fall 4 nach Tabelle 1 , Position B von Schalter Sl nach Fig. 6c. In der Fig. 7a beschreibt eine Abszisse 710 eine Zeit und eine Ordinate 712 beschreibt einen Strom. Eine erste Kurve 720 beschreibt einen Ausgangsstrom des getakteten Spannungs wandlers, und eine zweite Kurve 722 beschreibt einen Strom durch die Linearregler LR1 und LR2 (also durch den zweiten Regeltransistor 660' und den dritten Regeltransistor 670‘). Diesbezüglich sei darauf hingewiesen, dass ein positiver Strombeitrag zu dem Strom durch die Linearregler LR1 und LR2 typischerweise durch den zweiten Regeltransistor 660' gelie fert wird, da dieser einen Strom zu dem ersten Ausgangsspannungsknoten 642 hin liefern kann, während ein negativer Beitrag zu dem Strom durch die Linearregler LR1 und LR2 typischerweise durch den dritten Regeltransistor 670' geliefert wird, da dieser einen Strom von dem ersten Ausgangsspannungsknoten 642 ableiten kann. In anderen Worten, zu Zei- ten, zu denen der durch die Kurve 722 dargestellte Gesamtstrom durch die Linearregler LR1 und LR2 positiv ist, wird dieser Strom typischerweise durch den zweiten Regeltransis tor 660' geliefert, und zu Zeiten, zu denen der in der Kurve 722 gezeigte Gesamtstrom durch die Linearregler LR1 und LR2 negativ ist, fließt dieser Strom typischerweise durch den drit ten Regeltransistor 670‘.
Hier ist ersichtlich, dass der Ausgangsstrom des getakteten Spannungswandlers ab einem Zeitpunkt t_start ansteigt, zu einem Zeitpunkt ti einen gewünschten Laststrom Io erreicht, zu einem Zeitpunkt t2 einen Maximalwert erreicht und dann wieder abnimmt. Zu einem Zeit punkt t3 erreicht der Ausgangsstrom des getakteten Spannungswandlers wieder den ge- wünschten Laststrom Io und sinkt dann weiter ab bis zum Zeitpunkt t4. Nach dem Zeitpunkt t4 steigt der Ausgangsstrom des getakteten Spannungswandlers wieder an und schwankt dann„rippelartig“ um den gewünschten Laststrom Io herum.
Der Strom durch die Linearregler LR1 und LR2 steigt beispielsweise zum Zeitpunkt t _ Start auf den Wert Io an und fällt dann in gleicher Weise ab, wie der Ausgangsstrom des getak teten Spannungswandlers 720 ansteigt. Zum Zeitpunkt ti wird der Strom durch die Linear regler LR1 und LR2 zu null und wird dann negativ. Der Strom durch die Linearregler LR1 und LR2 erreicht zum Zeitpunkt t2 ein Minimum (betragsmäßig ein lokales Maximum) und steigt dann wieder hin zu positiven Werten an. Zum Zeitpunkt t3 wird der Strom durch die Linearregler LR1 und LR2 zu null und zum Zeitpunkt t4 erreicht er (lokales) Maximum. Im Folgenden schwankt der Strom durch die Linearregler LR1 und LR2 um einen Nullwert herum, wird also zeitweise positiv und zeitweise negativ. Insbesondere verläuft der Strom durch die Linearregler LR1 und LR2„spiegelbildlich“ bzw.„komplementär“ zu dem Strom- rippel des Ausgangsstroms des getakteten Spannungswandlers.
Somit ist festzuhalten, dass die Summe des Ausgangsstroms des getakteten Spannungs- wandlers und des Stroms durch die Linearregler LR1 und LR2 ab dem Zeitpunkt t_start etwa gleich dem gewünschten Laststrom Io ist. Insofern kompensiert der Strom durch die Linearregler LR1 und LR2 (zumindest näherungsweise) Abweichungen des Ausgangs- stroms des getakteten Spannungswandlers von dem gewünschten Laststrom Io und insbesondere auch den Ausgangsstromrippei des getakteten Spannungswandlers 630. Es sei darauf hingewiesen, dass der Betriebsmodus gemäß der Fig. 7a beispielsweise dann sinnvoll ist, wenn die Ausgangsspannung etwa gleich der Hälfte der Eingangsspannung ist. Dies entspricht dem in Tabelle 1 dargestellten Fall 4. Der getaktete Spannungswandler wird im Übrigen beispielsweise so geregelt, dass der Strom durch die Linearregler LR1 und LR2 im Mittel in etwa gleich null ist, da dadurch erreicht wird, dass sowohl der Linearregler LR1 (zweiter Regeltransistor 660‘) als auch der Linearregler LR2 (dritter Regeltransistor 670‘) aktiv werden. Dies wird durch eine geeignete Wahl des Offset-Stromwerts Ig erreicht, wie dies beispielsweise in der Tabelle 1 gezeigt ist (Ig = 0).
Fig. 7b zeigt eine Rippeistromkompensation des PWM-Wandlers durch den Linearregler LR1 (zweiter Regeltransistor 660‘), beispielsweise gemäß Fall 3 nach Tabelle 2, Position A von Schalter Sl nach Fig. 6c.
Eine Abszisse 730 beschreibt die Zeit, und eine Ordinate 732 beschreibt einen Strom. Eine erste Kurve 740 beschreibt einen Ausgangsstrom des getakteten Spannungswandlers, und eine zweite Kurve 742 beschreibt einen Strom durch den Linearregler LR1. In Fig. 7b ist ersichtlich, dass der Ausgangsstrom des getakteten Spannungswandlers, beispielweise beginnend zum Zeitpunkt t_start, bis zum Zeitpunkt tio ansteigt und zum Zeitpunkt t-io beispielsweise den gewünschten Laststrom Io erreicht. Der Ausgangsstrom des getakteten Spannungswandlers fällt dann beispielsweise bis zum Zeitpunkt tu ab und erreicht zum Zeitpunkt tu ein (lokales) Minimum. Der Ausgangsstrom des getakteten Spannungswandlers steigt dann bis zum Zeitpunkt ti2 wieder an und erreicht zum Zeitpunkt ti2 wiederum den gewünschten Ausgangsstrom. Im weiteren Verlauf weist der Ausgangsstrom des getakteten Spannungswandlers einen Rippel auf, bleibt aber beispielsweise kleiner oder maximal gleich dem gewünschten Laststrom Io.
Der Strom durch die Linearregler LR1 steigt zum Zeitpunkt t_start auf den Wert des ge- wünschten Laststrom Io an und fällt dann bis zum Zeitpunkt tio in der gleichen Weise ab wie der Ausgangsstrom des getakteten Spannungswandlers ansteigt. Zum Zeitpunkt tio er reicht der Strom durch den Linearregler LR1 ein Minimum und wird beispielsweise zu 0. Daraufhin steigt der Strom durch den Linearregler LR1 bis zum Zeitpunkt tu wieder an, um dann bis zum Zeitpunkt ti2 wieder abzufallen. Eine Summe des Ausgangsstroms des ge- takteten Spannungswandlers und des Stroms durch den Linearregler ist beispielsweise nä herungsweise gleich dem gewünschten Laststrom Io. Der Strom durch den Linearregler folgt also beispielsweise„spiegelbildlich“ bzw.„komplementär“ den Schwankungen bzw. dem Rippel des Ausgangsstroms des getakteten Spannungswandlers. Diesbezüglich sei darauf hingewiesen, dass der Strom durch den Linearregler LR1 stets positiv ist. Um dies zu ermöglichen, wird der getakteten Spannungswandler beispielsweise so geregelt, dass dessen Ausgangsstrom kleiner oder gleich dem gewünschten Laststrom Io ist. Dies wird wiederum beispielsweise durch eine geeignete Wahl des Offset-Stromwerts Ig erreicht ( Ig größer Null). In anderen Worten, der getaktete Spannungswandler wird in dem genannten Betriebszustand durch Vorgabe eines geeigneten Offset-Stromwerts Ig so geregelt, dass der zur Ausregelung der Lastspannung VOUT erforderliche Strom (der durch die Regeltran sistoren 650, 660', 670' geliefert wird) stets (oder zumindest im Mittel) größer als null ist, wodurch erreicht wird, dass der zur Regelung der Ausgangsspannung VOUT erforderliche Strom durch den zweiten Regeltransistor 660' (LR1 ) geliefert werden kann. Fig. 7c zeigt eine Rippeistromkombination des PWM-Wandlers durch Linearregler LR2 oder LR3, beispielsweise gemäß den Fällen 1 , 2 und 5 nach Tabelle 1 , Position C von Schalter Sl nach Fig. 6c.
Eine Abszisse 750 beschreibt die Zeit, und eine Ordinate 752 beschreibt den Strom. Eine erste Kurve 760 beschreibt den Ausgangsstrom des getakteten Spannungswandlers 630 und eine zweite Kurve 762 beschreibt den Strom durch die Linearregler LR2 und LR3 (wobei typischerweise je nach dem Betriebszustand der Spannungswandleranordnung nur ei ner der Linearregler LR2 oder LR3 aktiv ist, nämlich der Linearregler LR3, wenn die Aus gangsspannung größer als die Eingangsspannung ist, und im Übrigen Linearregler LR2 (sofern nicht ein Einsatz von LR1 oder ein Einsatz einer Kombination der Linearregler LR1 und LR2 vorteilhafter ist). Wie in Fig. 7c unschwer ersichtlich, steigt der Ausgangsstrom des getakteten Spannungs wandlers beginnend mit dem Zeitpunkt t_start an und erreicht zu einem Zeitpunkt t20 den gewünschten Laststrom Io. Der Ausgangsstrom des getakteten Spannungswandlers steigt dann bis zu einem Zeitpunkt t2i weiter an und erreicht zum Zeitpunkt t2i ein (lokales) Maxi- mum. Anschließend fällt der Ausgangsstrom des getakteten Spannungswandlers bis zum Zeitpunkt t22 wieder ab und erreicht zum Zeitpunkt t22 ein (lokales) Minimum, das beispiels weise gleich dem gewünschten Laststrom Io ist. Im weiteren Verlauf zeigt der Ausgangs strom des getakteten Spannungswandlers einen rippelbehafteten Verlauf, bleibt aber be vorzugt stets größer oder gleich dem gewünschten Ausgangsstrom Io. Diesbezüglich sei darauf hingewiesen, dass zwischen den Zeitpunkten t_start und dem Zeitpunkt t20 die Line- arregler LR2 und LR3 typischerweise keinen Strom zu dem ersten Ausgangsspannungs knoten hin liefern können, da die Linearregler LR2 und LR3 typischerweise nur einen Strom von dem ersten Ausgangsspannungsknoten abführen können. Der Stromverlauf zwischen den Zeitpunkten t_start und t_20 kann beispielsweise durch die Unterstützung durch den Linearregler LR1 erzielt werden. Alternativ könnte der Stromverlauf zwischen den genann ten Zeitpunkten auch anders sein, so dass beispielsweise der an die Last gelieferte Strom in dem genannten Zeitraum kleiner ist als der gewünschte Laststrom Io. Bei dem Zeitpunkt von t2o ist typischerweise die Summe des Ausgangsstroms des getakteten Spannungs wandlers und des Stroms durch die Linearregler LR2 bzw. LR3 näherungsweise gleich dem gewünschten Laststrom Io. Ab dem Zeitpunkt t20 folgt beispielsweise der Strom durch den Linearregler LR2 bzw. LR3„spiegelbildlich“ bzw.„komplementär“ dem Rippel des Aus gangsstroms des getakteten Spannungswandlers, so dass der Strom durch den Linearreg ler LR2 bzw. LR3 den Ausgangsstromrippei des getakteten Spannungswandiers zumindest teilweise kompensiert.
Es ist ersichtlich, dass in den genannten Betriebszuständen der getaktete Spannungswand ler beispielsweise so geregelt wird, dass der Ausgangsstrom des getakteten Spannungs wandlers (bevorzugt dauerhaft, zumindest aber im Mittel) größer ist als der gewünschte Laststrom Io. Dadurch wird erreicht, dass der gewünschte Laststrom erzielt wird, indem der Linearregler LR2 bzw. LR3 typischerweise nur einen Strom von dem ersten Ausgangsspan nungsknoten abführt. Die entsprechende Regelung wird beispielsweise erreicht, indem der Offset-Stromwert Ig auf einen Wert kleiner als null gesetzt wird. Dies ist beispielsweise in Tabelle 1 ersichtlich. Zusammenfassend ist somit festzuhalten, dass durch die Regelung der Ausgangsspan nung auf einen Sollwert (beispielsweise Vref) erreicht wird, dass (bei vorgegebener Last, die einen vorgegebenen Zusammenhang zwischen Strom und Spannung aufweist) auch ein Laststrom einen gewünschten Wert aufweist. Abhängig von dem Betriebszustand kann die entsprechende Regelung durch ein dem Betriebszustand entsprechend gewähltes Re gelelement oder auch durch zwei dem Betriebszustand entsprechend gewählte Regelele mente (typischerweise LR1 und LR2) erfolgen, wobei beispielsweise der getaktete Span nungswandler abhängig von dem Betriebszustand bzw. abhängig von dem gewählten Re- gelelement so geregelt wird, dass das entsprechend gewählte Regelelement die Regelung übernehmen kann. Beispielsweise wird der getaktete Spannungswandler so geregelt, dass der für die Regelung durch das gewählte Regelelement erforderliche Strom positiv ist, so fern das gewählte Regelelement den Strom zum ersten Ausgangsspannungsknoten hin liefern kann, und dass der für die Regelung durch das gewählte Regelelement erforderliche Strom negativ ist, falls das gewählte Regelelement einen Strom von dem ersten Ausgangs spannungsknoten abführen kann. Sofern hingegen zwei Regelelemente für die Regelung verwendet werden, die abwechselnd einen Strom zu dem ersten Ausgangsspannungskno- ten hin leiten bzw. einen Strom von dem ersten Ausgangsspannungsknoten abführen, so wird der getaktete Spannungswandler so geregelt, dass sich der entsprechende Betriebs- zustand ergibt.
Für weitere Details wird im Übrigen auch noch auf die folgende Beschreibung verwiesen.
7. Spannunqswandleranordnunq gemäß Fig. 8
Fig. 8 zeigt ein Schaltbild eines linear unterstützten Buck-Konverters für ca. 30 Watt, gemäß einem Ausführungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 800 gemäß Fig. 8 ist ausgelegt, um eine Eingangsspan- nung von einer Eingangsspannungsquelle 810 zu erhalten und um eine Ausgangsspan nung für eine Last 820 zu liefern. Die Spannungsquelle 810 ist zwischen einen ersten Ein gangsspannungsknoten 832 und einen zweiten Eingangsspannungsknoten 834 geschaltet. Die Last ist zwischen einen ersten Ausgangsspannungsknoten 842 und einen zweiten Aus gangsspannungsknoten 844 geschaltet.
Die Spannungswandleranordnung 800 umfasst einen getakteten Spannungswandler 830, bei dem es sich um einen Buck-Konverter handelt.
Ferner umfasst die Spannungswandleranordnung 800 einen zweiten Regeltransistor 860, bei dem es sich um einen NPN-Bipolartransistor handelt. Ein Kollektor-Anschluss des zwei ten Regeltransistors 860 ist mit dem ersten Eingangsspannungsknoten gekoppelt, und ein Emitter-Anschluss des zweiten Regeltransistors 860 ist mit dem ersten Ausgangsspan nungsknoten 842 gekoppelt. Die Spannungswandleranordnung umfasst ferner einen dritten Regeltransistor 870, bei dem es sich um einen PNP-Bipolartransistor handelt. Ein Emitter- Anschluss des dritten Regeltransistor 870 ist mit dem ersten Ausgangsspannungsknoten 842 gekoppelt, und ein Kollektor-Anschluss des dritten Regeltransistors 870 ist mit dem zweiten Ausgangsspannungsknoten gekoppelt.
Optional kann zu der Spannungswandleranordnung auch noch ein erster Regeltransistor hinzugefügt werden, der beispielsweise ausgelegt sein kann, um in regelbarer Weise einen Strom von dem ersten Ausgangsspannungsknoten 842 zu dem ersten Eingangsspan nungsknoten 832 zu leiten. Dabei kann es sich beispielsweise um einen Bipolartransistor handeln. Der erste Regeltransistor kann beispielsweise dem ersten Regeltransistor 650 ge mäß den Fig. 6a bis 6d entsprechen.
Eine Ansteuerung der Steueranschlüsse bzw. Basisanschlüsse der Regeltransistoren 860, 870 (bzw. des optionalen zusätzlichen ersten Regeltransistors) ist hier nicht gezeigt, kann aber beispielsweise in derselben Weise erfolgen, wie dies bei den anderen Spannungs wandleranordnungen beschrieben wurde.
Der Buck-Konverter umfasst einen eingangsseitigen Schalter 835a, der in Serie mit einem eingangsseitigen Widerstand 835b zwischen den ersten Eingangsspannungsknoten 832 und einen internen Knoten 836 geschaltet ist. Der Widerstand 835b ist als optional anzuse hen. Der Buck-Konverter umfasst ferner eine Diode 837a, die beispielsweise in Serie mit einer Vorspannungsquelle 837b zwischen den zweiten Eingangsspannungsknoten 834 und den internen Knoten 836 geschaltet ist, wobei die Anode beispielsweise über die Vorspan nungsquelle 837b mit dem zweiten Eingangsspannungsknoten gekoppelt ist und wobei die Kathode der Diode 837a mit dem internen Knoten 836 gekoppelt ist. Der Buck-Konverter umfasst ferner eine Induktivität 838a, die in Serie mit einem ausgangsseitigen Widerstand 838b (der als optional anzusehen ist) zwischen den internen Knoten 836 und den ersten Ausgangsspannungsknoten 842 geschaltet ist. Bei dem eingangsseitigen Schalter 835a kann es sich beispielsweise um einen Schalttransistor wie beispielsweise einen Feldeffekt transistor handeln, dessen Gate-Anschluss in geeigneter Weise angesteuert wird. Diesbe züglich sei darauf hingewiesen, dass die Ansteuerung des Schalters 835a beispielsweise in derselben Weise erfolgen kann wie die Ansteuerung des eingangsseitigen Schalters des getakteten Spannungswandlers 630. Auch die Ansteuerung der Regeltransistoren 860, 870 (bzw. auch des zusätzlichen ersten Regeltransistors, der optional verwendet werden kann) kann beispielsweise in derselben Weise realisiert werden, wie dies bei den Spannungs wandleranordnungen gemäß den Fig. 6a bis 6d beschrieben wurde. Im Übrigen sei darauf hingewiesen, dass die in der Fig. 8a gezeigten Bauteilewerte als ein Beispiel anzusehen sind, das sich als besonders vorteilhaft erwiesen hat. Die Bauteilewerte könnten aber in der dem Fachmann geläufigen Weise an die jeweiligen Erfordernisse an gepasst werden und sind daher alle als optional anzusehen.
Zusammenfassend ist weiterhin zu sagen, dass die Spannungswandleranordnung 800 ge mäß Fig. 8 optional um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, die hierin auch im Hinblick auf die anderen Spannungswandleranordnungen beschrieben sind, und zwar sowohl einzeln als auch in Kombination.
8. Spannunqswandleranordnunq gemäß Fig. 8b
Fig. 8b zeigt ein Schaltbild eines linear unterstützten ZETA-Konverters für ca. 30 Watt, ge- mäß einem Ausführungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 800 ist ausgelegt, um eine Eingangsspannung von einer Eingangsspannungsquelle 810 zu erhalten und eine Ausgangsspannung für eine Last 820 bereitzustellen. Die Eingangsspannungsquelle ist zwischen einen ersten Eingangsspan- nungsknoten 832 und einen zweiten Eingangsspannungsknoten 834 geschaltet. Die Last 820 ist zwischen einen ersten Ausgangsspannungsknoten 842 und einen zweiten Aus gangsspannungsknoten 844 geschaltet, wobei der zweite Eingangsspannungsknoten 834 und der zweite Ausgangsspannungsknoten 844 niederohmig verbunden sein können und beispielsweise ein Bezugspotential führen können.
Die Spannungswandleranordnung 800 umfasst ferner einen getakteten Spannungswandler 880, bei dem es sich beispielsweise um eine ZETA-Konverter handelt. Ein Eingang des getakteten Spannungswandlers ist beispielsweise mit dem ersten Eingangsspannungskno ten 832 und dem zweiten Eingangsspannungsknoten 834 gekoppelt, ein Ausgangs des getakteten Spannungswandlers ist beispielsweise mit dem ersten Ausgangsspannungs knoten 842 und dem zweiten Ausgangsspannungsknoten 844 gekoppelt.
Die Spannungswandleranordnung 800 umfasst beispielsweise einen ersten Regeltransistor 850, der als erstes Regelelement wirken kann, und bei dem es sich beispielsweise um einen PNP-Bipolartransistor handelt, dessen Emitter-Anschluss mit dem ersten Ausgangsspan nungsknoten 842 gekoppelt ist und dessen Kollektor-Anschluss beispielsweise mit dem ersten Eingangsspannungsknoten 832 gekoppelt ist. Die Spannungswandleranordnung umfasst ferner einen zweiten Regeltransistor 860, der beispielsweise als zweites Regelelement wirken kann und bei dem es sich beispielsweise um einen PNP- Bipolartransistor handeln kann, dessen Emitter-Anschluss mit dem ersten Eingangsspan nungsknoten 832 gekoppelt ist und dessen Kollektor-Anschluss mit dem ersten Ausgangs spannungsknoten 842 gekoppelt ist. Die Spannungswandleranordnung umfasst ferner ei nen dritten Regeltransistor 870, bei dem es sich beispielsweise um eine NPN- Bipolartransistor handelt, der als drittes Regelelement wirkt, und dessen Kollektor-An schluss mit dem ersten Ausgangsspannungsknoten 842 gekoppelt ist und dessen Emitter- Anschluss mit dem zweiten Ausgangsspannungsknoten 844 gekoppelt ist.
Was die Ansteuerung der Basis-Anschlüsse der Regeltransistoren 850, 860, 870 anbelangt, so sei darauf hingewiesen, dass die Ansteuerung beispielsweise so erfolgen kann, wie dies auch im Hinblick auf die Spannungswandleranordnungen gemäß der Fig. 6a bis 6d erläutert wurde (wobei dem Fachmann geläufige Anpassungen, beispielsweise an die Art des Regeltransistors, vorgenommen werden können, indem beispielsweise das Ansteuersignal invertiert bzw. im Pegel umgesetzt wird).
Im Folgenden wird die Struktur des ZETA- Konverters beispielhaft beschrieben.
Der ZETA-Konverter umfasst beispielsweise eingangsseitigen Schalter 885a, der beispiels weise in Serie mit einem (optionalen) Widerstand 885b zwischen den ersten Eingangsspan nungsknoten 832 und einen ersten internen Knoten 886 geschaltet ist. Der ZETA-Konverter 880 umfasst ferner eine erste Induktivität 887a, die beispielsweise in Serie mit einem (opti onalen) Widerstand 887b zwischen den internen Knoten 886 und den zweiten Eingangs spannungsknoten 834 geschaltet ist. Der ZETA-Wandler 880 umfasst ferner eine Kapazität bzw. einen Kondensator 887c, der beispielsweise in Serie mit einem optionalen Widerstand 887d zwischen den ersten internen Knoten 886 und einen zweiten internen Knoten 888 geschaltet ist.
Der ZETA-Wandler 880 umfasst ferner eine Diode 889a, die beispielsweise in Serie mit einer Vorspannungsquelle 889b zwischen den zweiten Eingangsspannungsknoten 834 und den zweiten internen Knoten 888 geschaltet ist, wobei eine Anode der Diode über die Vor spannungsquelle 889b mit dem zweiten Eingangsspannungsknoten 834 gekoppelt ist und wobei eine Kathode der Diode 889a mit dem zweiten internen Knoten 888 gekoppelt ist.
Der ZETA-Konverter 880 umfasst ferner eine zweite Induktivität 889c, die in Serie mit einem zugehörigen (optionalen) Widerstand 889d zwischen dem zweiten internen Knoten 888 und den zweiten Ausgangsspannungsknoten 842 geschaltet ist. Die erste Induktivität 887a und die zweite Induktivität 889c sind beispielsweise flussmäßig bzw. magnetisch gekoppelt, bei spielsweise indem sie auf einem gemeinsamen Magnetkern aufgebracht sind.
Im Hinblick auf die Fig. 8b sei darauf hingewiesen, dass die darin gezeigten Bauteilewerte als beispielhaft anzusehen sind, und dass die Werte entsprechend den üblichen Kenntnis sen des Fachmanns an die jeweilige Aufgabenstellung angepasst werden können. Ergän zend sei darauf hingewiesen, dass die in der Fig. 8b (und auch in Fig. 8a) gezeigten Wider stände beispielsweise auch entfallen können und beispielsweise auch nur zur Modellierung von Verlusten verwendet wurden.
Weiterhin wird im Hinblick auf die Spannungswandleranordnung 800 gemäß den Fig. 8a und 8b auch auf die übrigen Ausführungen hierin verwiesen.
Im Übrigen kann auch die Spannungswandleranordnung 880 gemäß Fig. 8b optional um alle Merkmale, Funktionalitäten und Details ergänzt werden, die hierin im Hinblick auf die erfindungsgemäße Spannungswandleranordnung beschrieben sind, und zwar sowohl ein zeln als auch in Kombination.
9. Spannunqswandleranordnunq gemäß Fig. 10
Fig. 10 zeigt ein Schaltbild eines Transformator-gekoppelten Cuk-Konverters kombiniert mit vier Linearreglern, gemäß einem Ausführungsbeispiel der vorliegenden Erfindung.
Die Spannungswandleranordnung 1000 ist ausgelegt, um von einer Eingangsspannungs quelle 1010, die zwischen einem ersten Eingangsspannungsknoten 1032 und einem zwei ten Eingangsspannungsknoten 1034 gekoppelt ist, eine Eingangsspannung zu empfangen. Die Spannungswandleranordnung ist ausgelegt, um an eine Last 1020, die zwischen einen ersten Ausgangsspannungsknoten 1042 und einen zweiten Ausgangsspannungsknoten 1044 gekoppelt ist, eine Ausgangsspannung zu liefern.
Die Spannungswandleranordnung 1000 umfasst einen Transformator-gekoppelten Cuk- Konverter 1030, der einen getakteten Spannungswandler darstellt.
Die Spannungswandleranordnung umfasst ferner einen ersten Regeltransistor 1050, bei dem es sich beispielsweise um einen PNP-Bipolartransistor handelt, und der als erstes Re gelelement wirkt. Ein Emitter-Anschluss des ersten Regeltransistors 1050 ist beispielsweise mit dem ersten Ausgangsspannungsknoten 1042 gekoppelt und ein Kollektor-Anschluss des ersten Regeltransistors 1050 ist beispielsweise mit dem ersten Eingangsspannungs knoten 1032 gekoppelt. Die Spannungswandleranordnung 1000 umfasst ferner einen zwei ten Regeltransistor 1060 (beispielsweise einen NPN-Transistor), der beispielsweise als zweites Regelelement wirkt. Ein Emitter-Anschluss des zweiten Regeltransistors 1060 ist beispielsweise mit dem ersten Eingangsspannungsknoten 1032 gekoppelt, und ein Kollek tor-Anschluss des zweiten Regeltransistors 1060 ist beispielsweise mit dem ersten Aus gangsspannungsknoten 1042 gekoppelt. Die Spannungswandleranordnung 1000 umfasst ferner einen dritten Regeltransistor 1070, bei dem es sich beispielsweise um einen NPN- Bipolartransistor handelt, und der beispielsweise als drittes Regelelement wirkt. Ein Kollek tor-Anschluss des dritten Regeltransistors 1070 ist beispielsweise mit dem ersten Aus gangsspannungsknoten 1042 gekoppelt, und ein Emitter-Anschluss des dritten Regeltran- sistors 1070 ist beispielsweise mit dem zweiten Ausgangsspannungsknoten 1044 gekop pelt.
Die Spannungswandleranordnung 1000 umfasst ferner einen vierten Regeltransistor 1080, bei dem es sich beispielsweise um einen NPN-Bipolartransistor handelt. Ein Kollektor-An- schluss des vierten Regeltransistors 1080 ist beispielsweise mit dem ersten Eingangsspan nungsknoten 1032 gekoppelt, und ein Emitter-Anschluss des vierten Regeltransistors 1080 ist beispielsweise mit dem zweiten Eingangsspannungsknoten gekoppelt.
Ein Eingang des Transformator-gekoppelten Cuk-Konverters 1030 ist beispielsweise mit dem ersten Eingangsspannungsknoten 1032 und dem zweiten Eingangsspannungsknoten 1034 gekoppelt. Ein Ausgang des Transformator-gekoppelten Cuk-Konverters 1030 ist bei spielsweise mit dem ersten Ausgangsspannungsknoten 1042 und mit dem zweiten Aus gangsspannungsknoten 1044 gekoppelt. Diesbezüglich sei darauf hingewiesen, dass der zweite Eingangsspannungsknoten 1034 und der zweite Ausgangsspannungsknoten 1044 beispielsweise niederohmig miteinander gekoppelt sein können und beispielsweise auf ei nem Bezugspotenzial liegen können.
Der Transformator-gekoppelte Cuk-Konverter 1030 weist beispielsweise eine eingangssei tige Induktivität bzw. Spule 1035a auf, die zwischen den ersten Eingangsspannungsknoten 1032 und einem ersten internen Knoten 1036 geschaltet ist. Der Cuk-Konverter 1030 um fasst ferner einen Schalter 1037a, der beispielsweise zwischen den ersten internen Knoten 1036 und den zweiten Eingangsspannungsknoten 1034 gekoppelt ist. Der Cuk-Konverter 1030 umfasst ferner einen Transformator 1037b, wobei eine Primärwicklung des Transformators 1037b in Serie mit einer Kapazität 1037c zwischen den ersten internen Knoten 1036 und den zweiten Eingangsspannungsknoten 1034 geschaltet ist. Eine Sekun därwicklung des Transformators 1037b ist beispielsweise in Serie mit einem Kondensator 1037d zwischen einem zweiten internen Knoten 1038 und den zweiten Eingangsspannungsknoten 1034 geschaltet. Der Cuk-Konverter 1030 umfasst ferner eine Diode 1039a, die zwischen den zweiten internen Knoten 1038 und den zweiten Eingangsspannungskno- ten 1034 geschaltet ist. Beispielsweise ist eine Anode der Diode mit dem zweiten Eingangs spannungsknoten 1034 gekoppelt und eine Kathode mit dem zweiten internen Knoten 1038. Der Cuk-Konverter 1030 umfasst ferner eine zweite Induktivität bzw. Spule 1039b, die beispielsweise zwischen dem zweiten internen Knoten 1038 und den ersten Ausgangs spannungsknoten 1042 gekoppelt ist. Die erste Induktivität 1035a ist beispielsweise mag netisch mit der zweiten Induktivität 1039b gekoppelt, beispielsweise indem die beiden In duktivitäten bzw. Spulen auf einem gemeinsamen Magnetkern angeordnet sind.
Im Hinblick auf die Funktionsweise der Spannungswandleranordnung 1000 sei darauf hin gewiesen, dass der erste Regeltransistor 1050, der zweite Regeltransistor 1060 und der dritte Regeltransistor 1070 beispielsweise in derselben Weise angesteuert werden können, wie es beispielsweise im Hinblick auf die Spannungswandleranordnungen gemäß den Fig. 6a bis 6d bzw. 8a und 8b beschrieben wurde. Allerdings ermöglicht die Spannungswand leranordnung 1000 auch eine zumindest teilweise Kompensation eines Eingangsstromrip- pels des getakteten Spannungswandlers 1030, wobei hier - abhängig vom Betriebszustand - auch der vierte Regeltransistor bzw. das vierte Regelelement 1080 zum Einsatz kommen kann.
Durch das vierte Regelelement 1080 kann beispielsweise ein Strom von dem ersten Ein gangsspannungsknoten 1032 zu dem zweiten Eingangsspannungsknoten 1034 abgeführt werden, wenn beispielsweise ein aktueller Eingangsstrom des getakteten Spannungswand lers 1030 kleiner ist als gewünscht (beispielsweise kleiner als ein maximaler Stromwert in nerhalb einer Schaltdiode des getakteten Spannungswandlers 1030).
Eine Steuerung kann beispielsweise abhängig von einem Betriebszustand der Spannungs wandleranordnung 1000 entscheiden, welcher bzw. welche der Linearregler aktiviert wer den sollen, um Schwankungen (z. B. einen Rippel) des Eingangsstroms des getakteten Spannungswandlers 1030 und/oder Schwankungen (z. B. Rippel) des Ausgangsstroms des getakteten Spannungswandlers 1030 (zumindest teilweise) zu kompensieren. Beispielsweise kann der Spannungswandler 1000 in verschiedenen Betriebszuständen be trieben werden, wobei beispielsweise die Ausgangsspannung größer oder kleiner als die Eingangsspannung sein kann. Der Spannungswandler ist in den verschiedenen Betriebs zuständen gleichermaßen in der Lage, den Eingangsstromrippei und/oder den Ausgangs- stromrippel des getakteten Spannungswandlers 1030 in effizienterWeise zu kompensieren.
Details
Welcher Regeltransistor bzw. Linearregler oder welche Regeltransistoren bzw. Linearregler in den jeweiligen Betriebszuständen (beispielsweise durch eine Steuerung der Spannungs wandleranordnung 1000) aktiviert werden sollten, ist beispielsweise der Tabelle 2 zu ent nehmen, wobei die Tabelle 2 eine Aktivierungsfunktion der Linearregler für die Ausführung nach Fig. 10 zeigt.
Soll beispielsweise eine Rippeistromkompensation für den Ausgangsstrom des getakteten Spannungswandlers erfolgen, so können, abhängig zwischen der Relation zwischen der Eingangsspannung und der Ausgangsspannung, beispielsweise die Fälle 1 bis 5 unter schieden werden, und die Steuerung der Spannungswandleranordnung 1000 kann dann die aktivierten Regeltransistoren bzw. Linearregler auswählen, wie dies in den Fällen 1 bis 5 in der Tabelle 2 gezeigt ist. Die Funktionalität gemäß den Fällen 1 bis 5 entspricht im Übrigen der oben im Hinblick auf die Spannungswandleranordnungen gemäß den Fig. 6a bis 6b und 8a bis 8b beschriebenen Funktionalität.
Sollte hingegen eine Rippeistromkombination nur für den Eingangsstrom des getakteten Spannungswandlers 1030 erfolgen, so können beispielsweise die zu aktivierenden Regel transistoren bzw. Linearregler gemäß den Fällen 6 bis 10 der Tabelle 2 ausgewählt werden, beispielsweise abhängig von der Relation zwischen der Eingangsspannung und der Aus gangsspannung. In diesem Fall kann also beispielsweise derjenige der Regeltransistoren bzw. Linearregler 1050, 1060, 1080 für eine Kompensation des Eingangsstromrippeis aus gewählt werden, der von den genannten Linearreglern einen geringsten Spannungsabfall (und damit eine geringste Verlustleistung) aufweist (sofern der Spannungsabfall ausrei chend ist).
Ist beispielsweise die Ausgangsspannung größer als die Eingangsspannung und die Diffe renz zwischen der Ausgangsspannung und der Eingangsspannung größer als die Ein gangsspannung (Fall 6) so wird durch die Steuerung beispielsweise der vierte Regeltransistor 1080 (LR4) für die Kompensation des Eingangsstromrippeis ausgewählt, wobei dieser Regeltransistor einen Strom von dem ersten Eingangsspannungsknoten 1032 zu dem zweiten Eingangsspannungsknoten 1034 ableitet.
Ist beispielsweise die Ausgangsspannung in etwa gleich der Eingangsspannung, beispiels- weise in einer Toleranz von höchstens 10% oder von höchstens 20% oder von höchstens 30%, oder mit einer Abweichung, die kleiner oder gleich einem vorgegebenen maximalen Spannungswert, z. B. ein Volt oder zwei Volt oder fünf Volt, ist, so wird ebenfalls der vierte Regeltransistors 1080 (LR4) aktiviert, da in diesem Fall der Spannungsabfall über den ers- ten Regeltransistor 1050 bzw. über den zweiten Regeltransistor 1060 zu klein ist, um eine zuverlässige Regelung bzw. einen ausreichenden Stromfluss durch den entsprechenden Regeltransistor gewährleisten zu können (Fall 7).
Ist die Ausgangsspannung größer als die Eingangsspannung und die Differenz zwischen der Ausgangsspannung und der Eingangsspannung kleiner bzw. deutlich kleiner als die Eingangsspannung, so wählt die Steuerung bevorzugt den ersten Regeltransistor 1050 für die Kompensation des Eingangsstromrippeis aus, wobei dieser Regeltransistor dann einen Strom von dem ersten Ausgangsspannungsknoten 1042 zu dem ersten Eingangsspan nungsknoten 1032 führt, der beispielsweise in etwa dem Eingangsstrom des getakteten Spannungswandlers 1030 folgt (Fall 8).
Ist die Ausgangsspannung größer als die Eingangsspannung und zudem die Differenz zwi schen der Ausgangsspannung und der Eingangsspannung etwa gleich der Eingangsspan nung (ist also beispielsweise die Ausgangsspannung in etwa doppelt so groß wie die Ein gangsspannung) so kann die Kompensation des Eingangsstroms beispielsweise innerhalb einer Schaltperiode des getakteten Spannungswandlers abwechselnd durch den ersten Regeltransistor 1050 und den vierten Regeltransistor 1080 erfolgen (Fall 9). In diesem Fall liefert, innerhalb einer Schaltperiode des getakteten Spannungswandlers 1030, zeitweise der erste Regeltransistor 1050 einen Strom zu dem ersten Eingangsspannungsknoten 1032 hin, und der vierte Regeltransistor 1080 führt innerhalb der Schaltperiode des getakteten Spannungswandlers 1030 zeitweise einen Strom von dem ersten Eingangsspannungskno ten ab. Diese Art der Kompensation des Eingangsstromrippeis entspricht in etwa der Kom pensation des Ausgangsstromrippeis wie sie anhand der Fig. 7a erläutert wurde und bietet ähnliche Vorteile. Ist im Übrigen die Eingangsspannung größer als die Ausgangsspannung, so erfolgt die Kompensation des Eingangsstromrippeis typischerweise durch den zweiten Regeltransistor 1060 (Fall 10), da über diesem Transistor die geringste Spannung abfällt. Der Transistor 1060 leitet in diesem Fall einen Strom von dem ersten Eingangsspannungsknoten 1032 zu dem ersten Ausgangsspannungsknoten 1042, wobei dieser Strom beispielsweise spiegel bildlich bzw. komplementär dem Eingangsstromrippei des getakteten Spannungswandlers 1030 folgt (Fall 10).
Die Spannungswandleranordnung 1000 ermöglicht aber im Übrigen auch eine gleichzeitige Kompensation sowohl des Eingangsstromrippeis als auch des Ausgangsstromrippeis. Ist eine solche Kompensation sowohl des Eingangsstromrippeis als auch des Ausgangsstrom- rippels gewünscht, so kann die Steuerung beispielsweise abhängig von dem Betriebszu stand des Spannungswandlers zwischen den Fällen 11 und 17 auswählen und dement sprechend die Regeltransistoren bzw. Linearregler aktivieren. Typischerweise bzw. bevor zugt werden zur Kompensation sowohl des Eingangsstromrippeis als auch des Ausgangs- stromrippels - abhängig vom Betriebszustand bzw. der Relation zwischen der Eingangs spannung und der Ausgangsspannung - jeweils zwei Linearregler aktiviert.
Ist beispielsweise die Eingangsspannung in etwa gleich der Ausgangsspannung, so kann beispielsweise durch den ersten Regeltransistor 1050 und den zweiten Regeltransistor 1060 kein ausreichender Strom fließen, so dass die Kompensation des Eingangsstromrip- pels durch den vierten Regeltransistors 1080 erfolgt, und so dass die Kompensation des Ausgangsstromrippeis durch den dritten Regeltransistor 1070 erfolgt (Fall 12).
Ist hingegen die Eingangsspannung größer als die Ausgangsspannung, so kann die Kom pensation des Eingangsstromrippeis und des Ausgangsstromrippeis beispielsweise durch Aktivierung des zweiten Regeltransistors 1060 und des dritten Regeltransistors 1070 erfol gen (Fälle 1 1 , 13 und 14). Unter manchen Bedingungen (die beispielsweise in der Tabelle 2 bei den Fällen 13 und 14 gezeigt sind) kann es auch vorteilhaft sein, die Kompensation des Eingangsstroms und des Ausgangsstroms durch den dritten Regeltransistor 1070 und den vierten Regeltransistor 1080 zu erzielen (vgl. Fall 13 und Fall 14). Welche der Möglich keiten vorteilhafter ist, hängt von den jeweiligen Gegebenheiten, beispielsweise von der Größe und Form des Eingangsstromrippeis bzw. des Ausgangsstromrippeis, ab. Ist im Übrigen die Ausgangsspannung größer als die Eingangsspannung, so kann beispiels weise die Kompensation des Eingangsstromrippeis und des Ausgangsstromrippeis durch Aktivierung des ersten Regeltransistors 1040 und des vierten Regeltransistors 1080 erfol gen, wie dies beispielsweise in Fällen 15 bis 17 gezeigt ist. Alternativ kann die Kompensa- tion des Eingangsstromrippeis und des Ausgangsstromrippeis auch durch die Aktivierung des dritten Regeltransistors 1070 und des vierten Regeltransistors 1080 erfolgen (wie dies beispielsweise bei den Fällen 16 und 17 als Alternative gezeigt ist). Ob eine Kombination von Regeltransistoren bzw. Linearreglern am vorteilhaftesten ist, ergibt sich oftmals aus den konkreten Gegebenheiten, beispielsweise aus der Größe des Eingangsstromrippeis und des Ausgangsstromrippeis.
Ergänzend sei darauf hingewiesen, dass bei einer gleichzeitigen Kompensation von Ein- gangsstromrippel und Ausgangsstromrippei beispielsweise eine erste Größe (beispiels weise die Ausgangsspannung) durch geeignete Ansteuerung eines der Linearregler auf ei- nen gewünschten Wert geregelt werden kann, und dass im Übrigen eine zweite Sollgröße (beispielsweise der durch die Eingangsspannungsquelle 1010 gelieferte Eingangsstrom) durch geeignete Ansteuerung eines zweiten Regeltransistors ebenfalls auf eine ge wünschte Größe geregelt werden kann. Beispielsweise können separate Regelungen ver wendet werden, um beispielsweise einerseits den zweiten Regeltransistor 1060 und ande- rerseits den dritten Regeltransistor 1070 anzusteuern. Der zweite Regeltransistor 1060 kann beispielsweise in Fällen 1 1 , 13 und 14 angesteuert werden, um den Eingangsstrom- rippel zumindest teilweise zu kompensieren, und der durch den zweiten Regeltransistor 1060 zu dem ersten Ausgangsspannungsknoten 1042 gelieferte Strom kann beispielsweise direkt oder indirekt bei der Ansteuerung des dritten Regeltransistors 1070, zur Kompensa- tion des Ausgangsstromrippeis, berücksichtigt werden. Im Idealfall kann beispielsweise der durch den zweiten Regeltransistor 1060 zu dem ersten Ausgangsspannungsknoten 1042 gelieferte Strom auch bereits zu der Kompensation des Ausgangsstromrippeis beitragen, so dass in diesem Fall der dritte Regeltransistor 1070 nur noch einen kleineren Stromanteil übernehmen muss als wenn der zweite Regeltransistor 1060 inaktiv wäre.
Alternativ dazu kann beispielsweise auch der erste Regeltransistor 1050 verwendet wer den, um die Ausgangsspannung auf einen gewünschten Sollwert zu regeln, wobei ein Strom von dem ersten Ausgangsspannungsknoten 1042 zu dem ersten Eingangsspan nungsknoten 1032 abgeführt wird. Ein weiterer Regler kann dann beispielsweise durch ge- eignete Ansteuerung des vierten Regeltransistors 1080 die zumindest teilweise Kompen sation des Eingangsstromrippeis erreichen (beispielsweise indem der durch die Stromquelle 1010 gelieferte Eingangsstrom auf einen Sollwert geregelt wird). Diese Rege lung zur Kompensation des Eingangsstromrippeis kann beispielsweise den durch den ers ten Regeltransistor 1050 von dem ersten Ausgangsspannungsknoten 1042 zu dem ersten Eingangsspannungsknoten 1032 gelieferten Strom direkt oder indirekt berücksichtigen.
Zusammenfassend ist somit festzuhalten, dass die Spannungswandleranordnung 1000 ge mäß der Fig. 10 eine Kompensation des Eingangsstromrippeis und/oder des Ausgangs- stromrippels in ganz verschiedenen Betriebszuständen (beispielsweise bei ganz verschie dener Relation zwischen Eingangsspannung und Ausgangsspannung) ermöglicht, und so mit herkömmlichen Lösungen deutlich überlegen ist.
Es sollte weiterhin darauf hingewiesen werden, dass die Schaltungsanordnung 1000 ge mäß Fig. 10 optional um alle Merkmale, Funktionalitäten und Details ergänzt werden kann, wie hierin in Bezug auf die Spannungswandleranordnungen beschrieben sind.
Ergänzend sei darauf hingewiesen, dass weitere Details im Hinblick auf die Funktionalität der Spannungswandleranordnung 1000 auch im Folgenden noch beschrieben werden.
10. Weitere Aspekte und Details
Im Folgenden werden weitere Aspekte und Details beschrieben, die für sich genommen oder in Kombination mit den übrigen hierin beschriebenen Ausführungsbeispielen verwen det werden können.
Ein Ausführungsbeispiel der Erfindung ist beispielsweise durch die grundsätzliche Anord nung eines Aufwärts/Abwärts-Wandlers, der vorzugsweise als Zeta-Wandler ausgeführt werden kann, mit zwei antiparallelen Linearreglern LR1 und LR3 nach Fig. 4 gegeben, wo bei zusätzlich (optional) auch ein Linearregler LR2 über die Last angeordnet ist. Dadurch kann die Eingangsspannung sowohl größer als auch kleiner als die Ausgangsspannung werden. Weiterhin bietet diese Anordnung die Möglichkeit, den Wirkungsgrad gegenüber einem Abwärtswandler mit linearer Assistenz zu erhöhen, indem der minimale Spannungs abfall zwischen der Ausgangsspannung und der Eingangsspannung weiter verringert wird, und somit die Verlustleistung der Linearregler kleiner wird. Fig. 5 zeigt eine typische erfindungsgemäße Ausführung (Ausführungsbeispiel) aller we sentlichen Komponenten. Ein Zeta-Wandler versorgt die Last RL aus einer Eingangsspan nung Vin, und wandelt diese entweder aufwärts oder abwärts in die gewünschte Ausgangs spannung um. Die Linearregler LR1 , LR2 und LR3 sind beispielsweise als schnelle Bipo lartransistoren ausgeführt, wobei LR1 einen Strom von der Eingangsspannung zur Last lie fern kann, sofern die Eingangsspannung größer als die Ausgangsspannung ist, und LR3 einen Strom von der Ausgangsspannung zur Eingangsspannung liefern kann, wenn die Ausgangsspannung größer als die Eingangsspannung ist, sowie LR2 vorzugsweise einen Strom über die Last ableitet, wenn die Ausgangsspannung kleiner als die Differenz zwi schen Eingangs- und Ausgangsspannung ist, was voraussetzt, dass die Eingangsspan nung größer als die Ausgangsspannung ist, und Abwärtswandlung vorliegt. Der Zeta-Konverter besteht vorzugsweise aus einem aktiven Schalter Q1 , zwei magnetisch gekoppelten Induktivitäten L1 und L2, einem passiven Schalter D1 als Diode, und einer kleinen Koppel kapazität C1 , welche viel kleiner ist, als eine vergleichsweise Glättungskapazität am Aus gang zur Unterdrückung des Rippels eines Schaltreglers.
In Fig. 6 ist die vorzugsweise (optionale) Funktion der erfindungsgemäßen Ausführung nach Fig. 5 gezeigt. Die Ausgangsspannung Vout wird über einen zu ihr proportionalen Messwert vout mit einem gewünschten Sollwert vref verglichen und wahlweise an einen oder zwei der drei Linearregler LR1 , LR2 oder LR3 über einen schnellen Regler („Linear Regulator Con troller“ bzw.„Lineare Regler-Steuerung“) weitergegeben, um die Ausgangsspannung zu re geln indem ein ausreichend großer Strom zur Last über LR1 zugeführt oder über LR2 oder LR3 abgeführt wird, und die Ausgangsspannung auf dem zielgemäßen Regelwert zu hal ten.
In Tabelle 1 ist als Beispiel gezeigt, unter welchen Bedingungen LR1 , LR2 und LR3 vor zugsweise aktiviert werden. Damit wird der Rippelstrom des PWM-Wandlers durch denje nigen Linearregler kompensiert, über welchem der geringste Spannungsabfall ansteht, so dass die Verluste im Linearregler minimiert werden, da diese als Produkt aus der Span nungsdifferenz über dem Linearregler und dem Effektivwert des Rippelstromes der rot mar kierten Kurvenverläufe in den Figuren 3b, 7a und 7b berechnet werden. Um den Rip pelstrom selbst so gering wie möglich zu halten, werden die Induktivitäten L1 und L2 bei spielsweise so dimensioniert, dass der Zeta-Konverter im kontinuierlichen Betrieb (CCM) arbeitet. Weiterhin ist als Beispiel eine erfindungsgemäße Implementierung der Regelfunktion in Fig. 6c gezeigt. Durch den Schalter SL wird der Ausgang des Regelverstärkers Amp der Aus gangsspannungsregelung wahlweise auf einen der Linearregler umgeschaltet. Die Um schaltung erfolgt beispielsweise in Abhängigkeit von der Fallzuordnung in Tabelle 1. Im Fall 4 kann der Schalter SL beispielsweise entweder im Takt des Ansteuersignals von Q1 zwi schen LR1 und LR 2, also den Positionen 1 und 2 umgeschaltet werden, oder die Positionen 1 und 2 sind elektrisch so verbunden, dass der Schalter nur zwischen den beiden Optionen „Position 3“ und kombinierter„Position 1 +2“ umgeschaltet wird, wie in Abbildung 6d gezeigt ist. Zugleich wird der Schalter Sl in Abhängigkeit der Zuordnung der Fälle in den Figuren 7a, 7b, und 7c auf positive oder negative Stromreferenz oder auf Nullreferenz umgeschaltet (Positionen A, B und C). Der Schalter Q1 aus Fig. 6a ist vorzugsweise in Fig. 6c und 6d als Mosfet für hohe Schaltfrequenzen ausgeführt.
Diese Bedingung des kontinierlichen Betriebes (CCM) ist (bevorzugt) auch für einen Buck- Konverter nach Fig. 2 und 3 einzuhalten.
Zusätzlich bietet der erfindungsgemäß ausgeführte Zeta -Konverter den Vorteil, dass die Induktivitäten L1 und L2 gekoppelt werden können, so dass sie zumindest in einem Arbeitspunkt den Stromrippel vollständig kompensieren können ohne, dass dieser über den Linearregler kompensiert werden muss (magnetische Kopplung der Induktivitäten wie in Abb. 5, 6a, und 6c gezeigt). Mindestens außerhalb dieses Arbeitspunktes tritt jedoch ein Stromrippel auf, welcher über Linearregler kompensiert werden sollte bzw. muss.
In praktischen Fällen wird eine Stromrippeikompensation über einen möglichst weiten Bereich beispielsweise dadurch erreicht, dass die beiden Induktivitäten gleich groß gemacht werden [5], oder indem zusätzlich eine Aufwärtstransformation durch die gekoppelten Induktivitäten zur Spannungserhöhung am Ausgang erreicht wird [6]. Deshalb soll ein erfindungsgemäßer Zeta-Konverter ohne zusätzliche Aufwärtstransformation vorzugsweise (aber nicht notwendigerweise) ein Induktivitätsverhältnis von L1 = L2 besitzen, um mit einer möglichst kleinen Baugröße der Induktivitäten L1 und L2 eine maximale Unterdrückung des Stromrippels über den gesamten Arbeitsbereich bei Laständerung und Eingangsspannungsänderung zu erreichen. Ist nur ein eingeschränkter Arbeitsbereich, vor allem bei der Aufwärtswandlung erforderlich, so kann eine weitere Verbesserung der Stromrippeiunterdrückung durch unterschiedliche Induktivitätswerte erreicht werden, welche sich mathematisch aus dem vorwiegenden Arbeitspunkt nach bekannten Regeln ermitteln lassen, oder indem eine zusätzliche Aufwärtstransformation der Spannung wie in [6] erreicht werden soll.
In den Figs. 7a bis 7c sind bevorzugte erfindungsgemäße Kurvenverläufe des Ausgangs stromes des Auf- und Abwärtswandlers (blaue Kurve), der Linearregler oder eines Linear reglers (rote Kurve) und des Ausgangsgleichstromes Io (schwarze Kurve) gezeigt. Der jeweils erfindungsgemäß bevorzugte Kurvenverlauf ist den Fällen 1 bis 5 aus Tabelle 1 zu geordnet.
Wenn lediglich der Linearregler LR1 aktiv ist (Fall 3, Tabelle 1 ), wird beispielsweise über ein Summationsglied eine positive Referenz zur Bildung des Stromes ly in Abbildung 6b gegeben bzw. Position A des Schalters Sl in Abbildung 6c eingestellt, welches dazu führt, dass der Rippelstrom Al unterhalb des Ausgangsgleichstromes Io (beispielsweise des ge wünschten Laststroms) abgesenkt wird.
Sind die Linearregler LR1 und LR2 aktiv, so heben sich deren Referenzen über das Sum mationsglied auf und der Strom ly wird vorzugsweise zu null, so dass Position B des Schal ters Sl in Abbildung 6c eingestellt wird (Fall 4, Tabelle 1 ). In diesem Fall würde der Schalter SL im Takt des Schaltsignales des Ausganges von Komparator Komp zwischen den Posi tionen 1 und 2 umgeschaltet, das heißt, dass das Signal„Ein“ an Q1 dem ansteigenden Strom der Induktivität L2 zugeordnet ist, und somit SL auf Position 2 geschaltet wird, so dass LR2 den positiven Rippelstrom (Strom) als negativen Strom l_reg < 0 zur Masse ab leitet. Wenn hingegen die positive Schwelle der Hysterese an Komp erreicht ist, so schaltet der Komparator Komp den Mosfet Q1 wieder auf„Aus“, und ebenso den Linearregler LR1 ein, indem SL auf Position 1 geschaltet wird, so dass negative Rippelstrom von L2 durch LR1 als l_reg > 0 positiv kompensiert wird (siehe Fig. 7a). Sobald die negative Schwelle der Hysterese von Komp erreicht wird, schaltet der Komparator Komp erneut ein.
Um das Umschalten für den Fall ly = 0 zu vermeiden kann beispielsweise die elektrische Kombination der Positionen 1 und 2, wie in Fig. 6d gezeigt, verwendet werden. Dann wird der Schalter SL im Fall 4 nach Tabelle 1 nicht mit hoher Frequenz umgeschaltet. Für den Fall, dass LR2 oder alternativ LR3 aktiv sind (nicht beide zugleich), so wird der Strom ly über das Summationsglied als negative Referenz an den Regler („Controller“) des Schaltreglers weitergegeben, d.h. es wird Position C des Schalters Sl in Fig. 6c eingestellt. In Fig. 6d wird der Schalter SL nur in die beiden Positionen 3 (Fall 5, Tabelle 1 ) und in die Position 1 + 2 (Fälle 1 bis 4, Tabelle 1 ) umgeschaltet. Die Pulsweitenmodulation (PWM) des Schaltreglers erfolgt dann über das in Fig. 6b gezeigte Modul (PWM Modulator, Gate Driver bzw. Gate-Treiber) um den Schalttransistor Q1 anzusteuern, bzw. in Fig. 6c über den hysteretischen Komparator Komp wie beschrieben.
Der Regler (Controller) in Fig. 6b kann ein beliebiger Regler sein, ist jedoch nicht notwen digerweise als hysteretischer Regler wie in Figs. 6c und 6d auszuführen. Da die maximale Spannung am Ausgang bei einem Auf- und Abwärtswandler nicht auf die Eingangsspannung wie bei einem Buck-Konverter begrenzt werden kann, können bei Aufwärtswandlung weitere Maßnahmen zur Stabilisierung des Regelkreises erforderlich werden, welche in Figs. 6b bis 6d nicht gezeigt sind. Das kann sowohl eine Verzögerung des Umschaltens von LR2 auf Position 2 zu LR3 in Position 3 bedeuten, wenn die Ausgangsspannung nur geringfügig größer als die Eingangsspannung ist, indem sowohl eine ausreichende Schwelle AV = Vout-Vin > AVmax erreicht wird, als auch eine zeitliche Verzögerung des Umschaltens über einige Taktperioden des Schaltsignals an Q1 eingestellt wird. Ebenso kann im Falle des Absinkens der Spannungsdifferenz zwischen Ausgangsspannung und Eingangsspannung erst bei einem Spannungsunterschied AV = Vout-Vin < AVmin von LR3 auf LR2 umgeschaltet werden. Ausführungsbeispiele sind in Fig. 8a) für einen typischen Buck-Konverter und in Fig. 8b) für einen erfindungsgemäßen Zeta-Konverter gezeigt, welche jeweils einen Ausgangsstrom von 350 mA an eine variable Last liefern, wie dieses beispielsweise bei LED-Strängen der Fall ist, welche hierbei durch RL beschrieben sind. Die Eingangsspannung des Buck-Konverters sollte bzw. muss dabei stets größer als die Ausgangsspannung sein, wobei die Ausgangsspannung beispielsweise in den Grenzen von 10 V bis 80 V variabel bei konstantem Laststrom angenommen wird. Damit wird eine Leistung an die Last im Bereich von 3,5 bis 28 Watt geliefert. Die Eingangsspannung ist ebenso nicht konstant, sondern soll in diesem Ausführungsbeispiel im Bereich zwischen AVin = 0 V - 80 V schwanken können, je nachdem welche Eingangsquelle vorhanden ist (geregelte oder ungeregelte DC-Eingangsspannung, wie etwa Solarpanel oder Batterie mit Entladecharakteristik). Beim Buck-Konverter ist die minimale Eingangsspannung beispiels weise gleich der Ausgangsspannung, so dass die maximale Eingangsspannung beispiels weise stets Vin max = Vout +AVin beträgt.
Beim Zeta-Konverter kann die Eingangsspannung beispielsweise auch kleiner als die Aus gangsspannung sein, und wird in einer vorzugsweisen erfindungsgemäßen Ausführung möglichst so gewählt - falls dieser Bereich frei wählbar ist - dass die maximale Eingangs spannung Vin max = Vout + AVin / 2 beträgt, sowie die minimale Eingangsspannung Vin max = Vout - AVin / 2 beträgt. Wenn etwa Batterien oder Solarzellen als Eingangsquelle dienen, kann man diesen Bereich bei Zeta-Konverter frei wählen. Damit wird gewährleistet, dass eine kleinere Spannungsdifferenz beim Zeta-Konverter zwischen Eingangs- und Aus gangsspannung entsteht als beim Buck-Konverter, so dass die Verluste des jeweils aktiven Linearreglers beim Zeta-Konverter gegenüber dem Buck-Konverter stets verkleinert wer den können.
In den Ausführungsbeispielen werden zur Beurteilung der Gesamtverluste, und somit des Wirkungsgrades, als Vergleich zwischen dem Stand der Technik und einer erfindungsge mäßen Ausführung, folgende typische Parameter verwendet:
Die ohmschen Verluste des Schalters Q1 und der Diode D1 seien gleich.
Die Wicklungsverluste der Induktivität von L1 des Buck-Konverters sind gleich Die Baugröße der Induktivität L1 des Buck-Konverters und die der gekoppelten In duktivität L1 und L2 des Zeta-Konverters sind gleich, was sich in einem größeren Induktivitätswert beim Buck-Konverter ausdrückt, da der Strom im Zeta-Konverter in L1 größer ist und mehr Wicklungsquerschnitt erfordert als beim Buck-Konverter Der Zwischenkondensator C1 des Zeta-Konverters wird so klein wie möglich ge macht mit einer typischen ESR-Verlustkomponente
Damit sind die beiden Konverter in der Baugröße gleichgroß und im Bauelemente-Aufwand vergleichbar. Beide Konverter haben keine Ausgangsglättungskondensatoren, oder besit zen am Ausgang höchstens zusätzliche HF-Filterkondensatoren, welche kleiner oder gleich dem Wert des Zwischenkondensators C1 beim Zeta-Konverter sind und nicht in der Abbil dung gezeigt sind.
In Fig. 9 ist die Verlustbilanz der beiden Konverter verglichen. Der Zeta-Konverter hat einen höheren Wirkungsgrad bei gleicher Baugröße im grün dargestellten Bereich, der Buck- Konverter hat einen höheren Wirkungsgrad als der Zeta-Konverter im rot dargestellten Be reich. Damit ist der Zeta-Konverter dem Buck-Konverter im Wirkungsgrad in diesem Aus führungsbeispiel überlegen, sobald die Schwankungsbreite der Eingangsspannung AVin etwa halb so groß wie die Ausgangsspannung ist.
In Fig. 9 wird aus der Anwendung, welche in Figs. 8a und 8b beispielhaft ausgeführt sind, ein optimaler Arbeitsbereich für den linear unterstützten Zeta -Konverter ersichtlich, der ei ner näherungsweisen Funktion der Form
Figure imgf000071_0001
folgt. In dem ausgeführten Beispiel einer spannungsvariablen Last mit konstantem Aus gangsstrom von 350 mA wird die minimale Spannung Vout_min mit vorteilhafter erfindungs- gemäßer Verbesserung des Wirkungsgrades des Zeta-Konverters bei gleichem Aufwand und gleichem Volumen der Bauelemente gegenüber einem Buck-Konverter bei ca. 10 Watt Ausgangsleistung erreicht.
Eine weitere Ausführung der Erfindung ist eine transformatorisch gekoppelter Cuk-Konver- ter wie in Fig. 10 gezeigt. Dieser hat den Nachteil eines höheren Schaltungsaufwandes durch einen zusätzlichen Transformator, welcher die Polarität der Ausgangsspannung in gleicher Richtung wie die der Eingangsspannung auf gleichem Massepotenzial hält. Dafür hat diese Ausführung zusätzlich den Vorteil, dass auch der Eingangsstrom linear kompen- siert werden kann.
Die Ausführung in Fig. 10 erlaubt somit eine Kompensation des Stromrippels der Ausgangs spannung durch die Linearregler LR2 gegen das Massepotenzial oder durch den Regler LR1 aus der Eingangsspannung, wenn diese größer als die Ausgangsspannung ist. Ist die Ausgangsspannung größer als die Eingangsspannung, so kann der Stromrippel durch LR2 oder LR3 kompensiert werden.
Der Stromrippel der Eingangsspannung wird entweder gegen das Massepotenzial durch LR4 kompensiert oder durch LR3, wenn die Ausgangsspannung größer als die Eingangs- Spannung ist, oder auch durch LR1 , wenn die Ausgangsspannung kleiner als die Eingangs spannung ist. Somit kann diese Ausführung auch wahlweise entweder nur den Stromrippel der Eingangs spannung oder den der Ausgangsspannung, oder zugleich den Stromrippel der Eingangs und der Ausgangsspannung kompensieren.
Aus Tabelle 2 ist ersichtlich, dass die Kompensation des Stromrippels durch Linearregler für die Ausgangslast an L2 ebenso erfolgt wie in Tabelle 1 für den linear unterstützten Zeta- Konverter, sofern der Eingangsstromrippei nicht kompensiert werden soll (Fälle 1 bis 5). Soll hingegen nur der Eingangsstromrippei an L1 kompensiert werden, nicht dagegen der Ausgangsstromrippei an L2, so sind beispielsweise die Bedingungen in den Fällen 6 bis 10 zu unterscheiden. Sollen die Stromrippel an beiden Induktivitäten L1 und L2 kompensiert werden, so entstehen beispielsweise die Fälle 1 1 bis 17. In den Fällen 13, 14, 16 und 17 ist erkennbar, dass es verschiedene Möglichkeiten gibt, den verlustärmsten Zustand der Linearregler zu erreichen. Dieser hängt davon ab, wie groß der Rippelstrom ist, welcher jeweils am Eingang an L1 und am Ausgang an L2 unterschiedlich sein kann, und in Verbindung mit dem jeweiligen Spannungsabfall über die beteiligten Linearregler zu unterschiedlichen Verlusten führt. Dieses hängt von den Entwurfsparametern des Trafo-gekoppelten Cuk- Konverters ab.
Die Ausführungsform nach Fig. 10 kann für Anwendungen Verwendung finden, bei welchen entweder ein rippelfreier Strom aus einer Quelle wie einer Batterie entnommen werden soll, oder bei welchem der Eingangspufferkondensator ebenso eingespart werden soll wie der Ausgangspufferkondensator. Dieses ist vor allem dann sinnvoll, wenn der Eingangspuffer kondensator nicht vermieden werden kann, weil die Eingangsspannung durch Stromschwankungen am Eingang ebenso schwanken würde .
1 1 . Verfahren gemäß Fiq. 12
Fig. 12 zeigt ein Flussdiagramm eines Verfahrens 1200 zum Betrieb einer getakteten Span nungswandleranordnung mit einem getakteten Spannungswandler und einem ersten Re gelelement, das zwischen einen ersten Eingangsspannungsknoten, der von einem Bezugs potentialknoten verschieden ist, und einen ersten Ausgangsspannungsknoten, der von ei nem Bezugspotential verschieden ist, geschaltet ist. Das Verfahren umfasst ein Erzeugen 1210 einer Ausgangsspannung basierend auf einer Eingangsspannung unter Verwendung eines Spannungswandlers, so dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist.
Das Verfahren umfasst ferner ein zumindest zeitweises Aktivieren eines Stromflusses durch das erste Regelelement in dem Fall, dass 4ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, um durch den getakteten Spannungswandler be dingte Stromschwankungen zumindest teilweise zu kompensieren.
Das Verfahren 1200 kann optional um alle Merkmale, Funktionalitäten und Details ergänzt werden, die hierin auch im Hinblick auf die Spannungswandleranordnungen beschrieben sind, und zwar sowohl einzeln als auch in Kombination.
12. Vorteile. Wirkungen, Alternative Lösungen, Wichtige Aspekte von Ausführunqsbeispie- len
A) Wirkungen und Vorteile
Ein oder mehrere der im Folgenden beschriebenen Vorteile und Wikrungen können optional bei den Ausführungsbeispielen der Erfindung verwirklicht werden.
Die Vorteile von Ausführungsbeispielen der vorliegenden Erfindung sind insbesondere, dass die Vorteile eines linear unterstützten Schaltnetzteiles mit abwärts gewandelter Span nung vom Eingang zur Last (linear unterstützter Buck-Konverter) kombiniert werden mit einer Aufwärtswandlung der Spannung zur Last hin. Die Vorteile des linear unterstützten Abwärtswandler sind beispielsweise
Ein hoher Wirkungsgrad, da lediglich der Schaltrippel durch den Linearregler kom pensiert wird, nicht aber der gesamte Laststrom
Eine extrem hohe Regeldynamik, da der Linearregler jede dynamische Lastände rung und Eingangsspannungsänderung zu kompensieren imstande ist
Die Einsparung von Ausgangspufferkondensatoren, welche meist temperaturemp findlich, platzaufwendig und lebensdauerbegrenzend sind Diese Vorteile werden beispielsweise durch die Erfindung eines linear unterstützten Zeta- Konverters erweitert, indem eine Aufwärtswandlung wie auch eine Abwärtswandlung der Spannung erreicht wird eine galvanische Trennung durch eine vergleichsweise kleine Koppelkapazität den Einschaltstrom beim Anlegen der Eingangsspannung verhindert
eine Verbesserung des Wirkungsgrades gegenüber einem linear unterstützten Buck-Konverter in bestimmten Betriebsbereichen erreicht wird, welche in typischen Anwendungsfällen etwa der Funktion NVin - Vout - Vout min folgen.
Der wichtigste Vorteil der Erfindung ist hierbei beispielsweise die Möglichkeit der Span nungswandlung in Aufwärts- und Abwärtsrichtung.
B) Alternative Lösungen
Die Erfindung kann nur umgangen werden indem der Aufwand gegenüber der erfindungs gemäßen Schaltungsausführung erhöht wird. Dazu muss vor allem die Ausgangsinduktivi tät eines Schaltnetzteiles immer direkt mit der Last verbunden werden, oder die Eingangs induktivität direkt mit der Eingangsspannung verbunden werden, während weitere Bauele mente in das Schaltnetzteil eingefügt werden können. Dieses ist in aller Regel nicht wirt schaftlich und wird vor allem den Vorteil der Wirkungsgradverbesserung bei gleichem Bau elementeaufwand zunichtemachen.
C) Wichtige Aspekte von Ausführungsbeispielen
Ein Ausführungsbeispiel gemäß der Erfindung lässt sich gut erkennen, indem eine entspre chender Spannungswandler bezüglich folgender elektrischer Merkmale getestet bzw. ge messen wird:
Die Ausgangsgleichspannung ist bevorzugt größer als die Eingangsgleichspannung des Wandlers und zugleich kann bevorzugt ein rippelfreier Gleichstrom an einer Ausgangslast gemessen werden, wobei die Ausgangslast direkt mit einer Induktivität des Wandlers ver bunden ist, was optisch und elektrisch leicht nachgewiesen werden kann. Öder es kann die Eingangsgleichspannung größer oder kleiner oder gleich der Ausgangsspannung sein und ein rippelfreier Gleichstrom am Eingang gemessen werden, wobei die Eingangsquelle di rekt mit einer Induktivität des Wandlers verbunden sein muss. Zugleich sollte der Schaltungsaufwand dem eines etwa leistungsgleichen PWM-Wandlers entsprechen und sollte nicht deutlich größer als bei einem solchen sein. Das größte Potenzial der Ausgangs spannung (Pluspol) sollte nicht auf Masse oder unterhalb des niedrigsten Potenzials der Eingangsspannung (Minuspol) liegen. Das größte Potenzial der Eingangsspannung (Plus pol) sollte ebenso nicht auf Masse oder unterhalb des niedrigsten Potenzials der Ausgangs spannung (Minuspol) liegen.
13. Technisches Anwendungsgebiet
Die Anwendung der Erfindung wird beispielsweise in folgenden typischen Applikationen gesehen:
13.1 Ansteuerung von LED und OLED
13.2 Schaltnetzteile für Solar-Mikro-Inverter
13.3 Vollständig Integrierte Stromversorgungen auf Chips
13.4 Schaltnetzteile für Explosionsschutz ohne Elektrolytkondensatoren
13.5 Hochstabile Spannungsversorgungen für medizinische und Labor-Anwendungen
13.6 Präzisionsspannungsquellen und Präzisionsstromquellen
13.1 Der Vorteil der Erfindung für lichttechnische Anwendungen mit LED ist in einer Ver kleinerung oder vollständigen Umgehung von Ladekondensatoren, somit einer Erhöhung der Lebensdauer der Betriebsgeräte für LED zu sehen. Gleichzeitig ist ein flickerfreier bzw. flackerfreier Betrieb durch idealen Gleichstrom und ideale Flankensteilheit der PWM- Impulse für LED erreichbar, also eine besonders hohe Lichtqualität. Die Zuverlässigkeit spezieller LED wie zum Beispiel UV-LED wird zusätzlich durch einen idealen Gleichstrom deutlich erhöht, wobei zugleich ein beliebiger Eingangsspannungsbereich gewählt werden kann oder auch eine optimaler Spannungsbereich einer Batterie oder eines Akku den Wir kungsgrad erhöht. Beispiel einer typischen Anwendung ist der LED-Flash beim Smart- phone, der auf extrem geringem Bauvolumen erzeugt werden soll und auch bei niedrigem Akkustand noch einwandfrei funktioniert, indem eine Aufwärtswandlung der Akkuspan nung möglich ist.
13.2 Für sogenannte Mirko-Inverter von Solaranlagen wird die Erfindung eingesetzt um die Pufferkondensatoren zu vermeiden oder extrem zu verkleinern. Dabei wird die Eigen schaft des Zeta-Konverters genutzt, die Spannung von einem Solarpanel hochzusetzen um einen Wechselrichter mit Netzspannungsausgang zu betreiben. Der Solarumrichter wird dadurch in einem kleineren Volumen realisierbar indem die volumenintensiven Puf ferkondensatoren eingespart werden. Zugleich erhöht sich damit die Lebensdauer des Mikro-Inverters, da Elektrolytkondensatoren meist zuerst ausfallen.
13.3 Vollständig integrierte Stromversorgungen auf Chips können heute mit Schaltfre quenzen von mehr als 100 MHz betrieben werden, indem integrierte Induktivitäten auf Treiberchips mit Si-CMOS oder GaN auf Si-NMOS - Technologien Verwendung finden, welche Schaltflanken von > 10 V/ns zulassen. Durch Eliminierung von Ausgangskonden satoren kann sowohl das Bauvolumen extrem verkleinert werden, wenn mehrerer Strom versorgungen in einem Gerät erforderlich sind um verschiedene Spannungen, beispiels weise für Controller und Sensorik zur Verfügung zu stellen. Solche Versorgungen tragen der ständigen Verkleinerung von Kommunikationsgeräten Rechnung.
13.4. Explosionsgeschützte Schaltnetzteile müssen sehr aufwendig verkapselt werden und sind nur bis zu einer bestimmten Temperatur zuverlässig. Im Brandfall können vor al lem Elektrolytkondensatoren bei hoher Temperatur ausfallen oder auch explodieren. Der geringe Mehraufwand eines linear unterstützten Wandlers und geringe zusätzliche Ver luste in den Linearreglern lassen sich tolerieren indem damit eine erhöhte Zuverlässigkeit und eine deutlich höhere Temperatur erlaubt werden kann ohne dass die Stromversor gung ausfällt. Vor allem für sicherheitsrelevante Anwendungen (Sicherheitssystem für Brandfall usw.) bietet die Erfindung die Möglichkeit der Versorgung aus kleinen oder stark absinkenden Versorgungsspannungen, welche ein linear unterstützter Abwärtswandler nicht zur Verfügung stellen kann, und welche durch einen anderen Aufwärtswandler (Boost-Wandler bzw. Aufwärts-Wandler, Sepie-Wandler, konventioneller Cuk-Wandler) mit linearer Unterstützung nicht mit ausreichend hoher Effizienz erreicht werden kann.
13.5. Spannungsversorgungen für medizinische Anwendungen müssen oftmals sehr stabil sein um die hohen Anforderungen an Zuverlässigkeit zu erfüllen. Gleichzeitig wird eine hohe Miniaturisierung verlangt um bei batterieversorgten Geräten in kleinsten Ab messungen zu operieren und zusätzlich die Erwärmung durch Verluste so gering wie möglich zu halten (hoher Wirkungsgrad). Dazu rechtfertigt sich die Einsparung von Kon densatoren ebenso wie die sichere Aufwärtswandlung einer Spannung auch bei absinken der Batteriespannung.
13.6. Präzisionsspannungsquellen und Präzisionsstromquellen für die Messtechnik wer den oft mit einen niedrigen Wirkungsgrad realisiert, indem einem Schaltnetzteil mit Aus gangsglättungskondensator ein Linearregler seriell nachgeschaltet ist. Damit muss die Ausgangsspannung um einen Mindestbetrag herabgesetzt werden, wobei der Linearreg ler aber den gesamten Laststrom führen muss und somit Wirkungsgrade von weniger als 80% die Folge sind. Mit der vorliegenden Erfindung können Wirkungsgrade von mehr als 90% gut erreicht werden wobei zugleich der Bauelementaufwand gegenüber einer seriel- len Anordnung von Schaltregler und Linearregler sinkt.
14. Weitere Aspekte Weitere Ausführungsbeispiele gemäß der Erfindung werden durch die beigefügten Pa- tentansprüche definiert. Diesbezüglich sei darauf hingewiesen, dass Merkmale in Klam mern (,,()“ oder„0“) als optional anzusehen sind.
Es sei darauf hingewiesen, dass die Ausführungsbeispiele gemäß den Ansprüchen mit al- len Merkmalen, Funktionalitäten und Details ergänzt werden können, die hierin beschrie ben sind (jedenfalls soweit dies nicht zu irgendwelchen Widersprüchen führt).
Merkmale, Funktionalitäten und Details der Ansprüche können auch mit den Hierin be schriebenen Ausführungsbeispielen kombiniert werden, um zusätzliche Ausführungsbei- spiele zu erhalten.
Es sei darauf hingewiesen, dass Merkmale und Funktionalitäten, die in einzelnen oder ei nigen der Ausführungsbeispielen gezeigt sind, auch in anderen der Ausführungsbeispiele eingesetzt werden können, soweit dem keine gravierenden technischen Gründe entge- genstehen.
Weiterhin sei darauf hingewiesen, dass auch Teil-Funktionalitäten der hierin beschriebe nen Ausführungsbeispiele eingesetzt werden können, sofern dem keine wesentlichen technischen Gründe entgegenstehen.
Gemäß einem weiteren Aspekt können eine oder mehrere Schalttransistoren der Schalt regler (beispielsweise der getakteten Spannungswandler) (oder sogar alle Schalttransisto ren der Schaltregler) Galliumnitrid (GaN)-Transistoren oder Siliziumkarbid (SiC)-Transisto- ren sein.
Gemäß einem weiteren Aspekt können eine oder mehrere Dioden bzw. Gleichrichterdio den der Schaltregler (beispielsweise der getakteten Spannungswandler) (oder sogar alle Dioden bzw. Gleichrichterdioden der Schaltregler) Galliumnitrid (GaN)-Dioden oder Silizi umkarbid (SiC)-Dioden sein. 15. Schlussfolgerungen
Ausführungsbeispiele gemäß der Erfindung ermöglichen es somit, Vorteile des Schaltreg- lers und des Linearreglers zugleich zu nutzen und deren Nachteile jeweils zu vermeiden. Mögliche Vorteile sind somit ein hoher Wirkungsgrad, die Vermeidung großer Glättungs kapazitäten, Vermeidung von Netzfiltern, eine hohe Regeldynamik, rippelfreier Gleich strom und rippelfreie Gleichspannung an der Ausgangslast oder an der Eingangsquelle, sowie beliebig wählbare Eingangsspannung.
Ausführungsbeispiele gemäß der vorliegenden Erfindung beseitigen neben allen (oder zu mindest einigen) Nachteilen, welche durch die herkömmlichen Lösungen bezüglich des beschriebenen technischen Problems beseitigt werden, zusätzlich die Einschränkung, dass die Eingangsspannung größer als die Ausgangsspannung des Konverters sein muss. Zugleich wird durch die Erfindung ein Arbeitsbereich eröffnet, in welchem der Kon verter einen besseren Wirkungsgrad bei gleicher geometrischer Größe seiner Komponen ten und nur geringfügigem Mehraufwand an Komponenten erzielen kann als ein Abwärts wandler mit linearer Assistenz.
16. Referenzen
[1] H. Martinez-Garcia: Capacitorless DC-DC Regulator as a Candidate Topology for Pho- tovoltaic Solar Facilities, International Conference on Renewable Energies and Power Quality (ICREPQ14), La Coruna, Spain, 25th-27th March 2015
[2] H. Martinez-Garcia, Antoni Grau-Saldes: Linear-Assisted DC/DC Converters with Vari able Frequency: On their Complex Control Strategies, (COMPENG 2014) Proceedings 2014 Complexity in Engineering, 978-1 -4799-4079-0/14/$31.00, IEEE
[3] H. Martinez-Garcia, Alireza Saberkari: Four-Quadrant Linear-Assisted DC/DC Voltage Regulator, Mixed Signal Letter, Analog Integr Circ Sig Process (2016), 88: pp 151-160, DOI 10.1007/sl 0470-016-0747-8, Springer- Verlag
[4] Application Note AN3180: A 200 W ripple-free input current PFC pre-regulator with the L6563S, ST Microelectronics 2010, Doc ID 17273 Rev 1
[5] Jeff Falin: Designing DC/DC Converters based on ZETA topology, Application Note “High-Performance Analog Products” www.ti.com/aai 2Q 2010, Analog Applications Jour nal, Texas Instruments 2010
[6] S.Subasree, A.Balamani:“Energy Efficient Zeta Converter with Coupled Inductor for PV Applications”, International Journal for Research and Development in Engineering (IJRDE) www.ijrde.com ISSN: 2279-0500 Special Issue: pp- 076-082, Methods Enriching Power and Energy Development (MEPED) 2014

Claims

Patentansprüche
1 . Eine Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1 100), mit folgenden Merkmalen einem getakteten Spannungswandler (430;530;630;830;880;1030;1 130), der in der Lage ist, basierend auf einer Eingangsspannung (Vin; VIN) eine Ausgangsspannung (Vout; Vom) zu erzeugen, so dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist; und einem ersten Regelelement (450;550;650;850;1050;1 150;LR3), das zwischen einen ersten Eingangsspannungsknoten
(432;532;632;832;1032;1 132), der von einem Bezugspotentialknoten verschieden ist, und einen ersten Ausgangsspannungsknoten
(442;542;642;842;1042;1 142), der von einem Bezugspotentialknoten ver schieden ist geschaltet ist, wobei das erste Regelelement (450;550;650;850;1050;1 150;LR3) ausgelegt ist, um in dem Fall, dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen.
2. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1 100) gemäß Anspruch 1 , wobei der getaktete Spannungswandler auch ausgelegt ist, um basierend auf einer Eingangsspannung eine Ausgangsspannung zu erzeugen, so dass ein Betrag der Ausgangsspannung kleiner als ein Betrag der Eingangsspan nung ist.
3. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1 100) gemäß Anspruch 1 oder 2, wobei der getaktete Spannungswandler ein nicht-invertierender Span nungswandler ist.
4. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1100) gemäß einem der Ansprü che 1 bis 3, wobei die Spannungswandleranordnung ein zweites Regelelement (460;560;660;660‘;860;860‘1060;LR1 ) aufweist, wobei das zweite Re gelelement parallel zu dem ersten Regelelement
(450;550;650;850;1050;1150;LR3) geschaltet ist, und wobei das zweite Regelelement (LR1 ) ausgelegt ist, um in dem Fall, dass ein Betrag der Ausgangsspannung kleiner als ein Betrag der Eingangs spannung ist, zumindest zeitweise einen Stromfluss zu ermöglichen.
5. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1100) gemäß einem der Ansprüche 1 bis 4, wobei die Spannungswandleranordnung ein drittes Regelele ment (470;570;670;670‘870;1070;LR2) aufweist, wobei das dritte Regelele ment (470;570;670;670‘870;1070;LR2) zwischen den ersten Ausgangs spannungsknoten (442;542;642;842;1042;1142) und einen Bezugspotenti alknoten (444;544;644;844;1044;1144) geschaltet ist, und wobei das dritte Regelelement (LR2) ausgelegt ist, um in dem Fall, dass ein Betrag der Ausgangsspannung kleiner als die Differenz zwischen einer grö ßeren Eingangsspannung und einer kleineren Ausgangsspannung ist, zu mindest zeitweise einen Stromfluss zu ermöglichen.
6. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1100) gemäß Ansprüchen 4 und 5, wobei die Spannungswandleranordnung ausgelegt ist, um selektiv einen Stromfluss über das erste Regelelement (450;550;650;850;1050;1150;LR3) zu ermöglichen, wenn ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist und wenn der Betrag der Ausgangsspan nung größer als der Sollwert (Vref) für die Ausgangsspannung ist, oder wenn eine Stromaufnahme (II) einer an den ersten Ausgangsspannungsknoten angeschlossenen Last kleiner als ein von dem getakteten Spannungswandler gelieferter Strom ( IOUT) ist, und/oder um selektiv einen Stromfluss über das dritte Regelelement
(470;570;670;670‘870;1070;LR2) zu ermöglichen, wenn ein Betrag der Aus- gangsspannung kleiner als ein Betrag der Eingangsspannung ist und wenn der Betrag der Ausgangsspannung größer als der Sollwert (Vref) für die Aus- gangsspannung ist, oder wenn eine Stromaufnahme (II) einer an den ersten Ausgangsspannungsknoten angeschlossenen Last kleiner als ein von dem getakteten Spannungswandler gelieferter Strom ( IOUT) ist.
7. Spannungswandleranordnung
(400;500;600;680;688;694;800;880;1000;1100) gemäß einem der Ansprü che 1 bis 6, wobei der Spannungswandler ein getakteter Spannungswand- ler ist, der ausgelegt ist, um an den ersten Ausgangsspannungsknoten ei- nen zeitlich pulsierenden Strom ( IOUT) mit einem Gleichanteil größer als ei- nem Wechselanteil zu liefern; und/oder. wobei das erste Regelelement ausgelegt ist, um einen Stromfluss zu er möglichen, der einer Differenz zwischen dem zeitlich pulsierenden Strom ( IOUT) und einem Laststrom (II) einer mit dem ersten Ausgangsspannungs knoten gekoppelten Last entspricht; und/oder. wobei das erste Regelelement (450;550;650;850;1050;1150;LR3) ausgelegt ist, um nur Schwankungen des zeitlich pulsierenden Stroms (IOUT) auszu gleichen, während ein Haupt-Laststromanteil durch den getakteten Span nungswandler (430;530;630;830;880;1030;1130) geliefert wird.
8. Spannungswandleranordnung gemäß Anspruch 7, wobei die Spannungs wandleranordnung derart ausgelegt ist, dass ein mittlerer Stromfluss durch das erste Regelelement (450;550;650;850;1050;1150;LR3) kleiner ist als 10% eines mittleren Laststroms (II) durch eine mit dem ersten Ausgangs spannungsknoten gekoppelte Last oder kleiner ist als 10% eines durch den getakteten Spannungswandler (430;530;630;830;880;1030;1 130) geliefer ten mittleren Stroms ( IOUT).
9. Spannungswandleranordnung gemäß einem der Ansprüche 7 bis 8, wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1 130) ausge- legt ist, um in einem Betriebszustand, in dem ein Betrag der Ausgangs- spannung (VOUT, Vorn) größer ist als ein Betrag der Eingangsspannung (VIN, Vin),
einen pulsierenden Strom ( IOUT) ZU liefern, dessen Minimalbetragswert min- destens so groß ist wie ein von einer mit dem ersten Ausgansspannungs- knoten verbundenen Last benötigter Stromwert ( ) , und wobei das erste Regelelement (450;550;650;850;1050;1 150;LR3) ausgelegt ist, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung größer ist als der Betrag der Eingangsspannung, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das erste Re- gelelement einen zeitlich pulsierenden Stromfluss (ILR3) zwischen dem ers- ten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht.
10. Spannungswandleranordnung gemäß einem der Ansprüche 7 bis 9, wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1 130) ausge- legt ist, um in einem Betriebszustand, in dem ein Betrag der Ausgangs- spannung (VOUT, Vout) kleiner ist als ein Betrag der Eingangsspannung (VIN , Vin) , und in dem der Betrag der Ausgangsspannung kleiner ist als ein Betrag einer Potentialdifferenz zwischen dem ersten Eingangsspannungs- knoten und dem ersten Ausgangsspannungsknoten,
einen pulsierenden Strom ( IOUT) ZU liefern, dessen Minimalbetragswert min destens so groß ist wie ein von einer mit dem ersten Ausgansspannungs- knoten verbundenen Last benötigter Stromwert (II), und
wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten (442;542;642;842;1042;1 142) und einen Bezugspotentialknoten
(444;544;644;844;1044; 1 144) geschaltet ist, wobei das dritte Regelelement ausgelegt ist, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Eingangsspannung, und in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten, Schwankungen eines Laststroms (II) zumindest teilweise zu kompensieren, indem das dritte Regelelement einen zeitlich pulsierenden Stromfluss ( ILR3) zwischen dem Ausgangsspannungsknoten und dem Bezugspotentialknoten ermöglicht.
1 1 . Spannungswandleranordnung gemäß einem der Ansprüche 7 bis 10, wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1 130) ausge legt ist, um in einem Betriebszustand, in dem ein Betrag der Ausgangs spannung (VouT.Vout) kleiner ist als ein Betrag der Eingangsspannung (ViN.Vin), und in dem der Betrag der Ausgangsspannung größer ist als ein Betrag einer Potentialdifferenz zwischen dem ersten Eingangsspannungs knoten und dem ersten Ausgangsspannungsknoten,
einen pulsierenden Strom (Iout) zu liefern, dessen Maximalbetragswert höchstens so groß ist wie ein von einer mit dem ersten Ausgansspannungs knoten verbundenen Last benötigter Stromwert (II), und
wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Re gelelement (LR1 ) zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist, wobei das zweite Regelelement ausgelegt ist, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Ein gangsspannung, und in dem der Betrag der Ausgangsspannung größer ist als der Betrag der Potentialdifferenz zwischen dem ersten Eingangsspan nungsknoten und dem ersten Ausgangsspannungsknoten, Schwankungen eines Laststroms (II) zumindest teilweise zu kompensieren, indem das zweite Regelelement einen zeitlich pulsierenden Stromfluss (ILRI ) zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspan- nungsknoten ermöglicht.
12. Spannungswandleranordnung gemäß einem der Ansprüche 7 bis 11 , wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1130) ausge- legt ist, um in einem Betriebszustand, in dem ein Betrag der Ausgangs- spannung (VouT,V0ut) kleiner ist als ein Betrag der Eingangsspannung (ViN.Vin), und in dem der Betrag der Ausgangsspannung sich von einem Be- trag einer Potentialdifferenz zwischen dem ersten Eingangsspannungskno- ten und dem ersten Ausgangsspannungsknoten um nicht mehr als einen vorgegebenen Wert unterscheidet, einen pulsierenden Strom ( IOUT) ZU liefern, dessen Maximalbetragswert grö- ßer ist als ein von einer mit dem ersten Ausgansspannungsknoten verbundenen Last benötigter Stromwert (II) , und dessen Minimalbetragswert klei ner ist als ein von einer mit dem ersten Ausgansspannungsknoten verbun- denen Last benötigter Stromwert (II), wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Re gelelement (LR1 ) zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist, wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten
(442;542;642;842;1042;1142) und einen Bezugspotentialknoten
(444;544;644;844;1044;1144) geschaltet ist, wobei das zweite Regelelement und das dritte Regelelement ausgelegt sind, um in dem Betriebszustand, in dem der Betrag der Ausgangsspan nung kleiner ist als der Betrag der Eingangsspannung, und in dem der Betrag der Ausgangsspannung sich von dem Betrag der Potentialdifferenz zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten um nicht mehr als einen vorgegebenen Wert unter scheidet, Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das zweite Regelelement einen zeitlich pulsierenden Strom- fluss ( ILRI ) zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht und indem das dritte Regelelement einen zeitlich pulsierenden Stromfluss ( ILR2) zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten ermöglicht, wobei der pulsierende Stromfluss durch das zweite Regelelement und der Stromfluss durch das dritte Regelelement sich zeitlich abwechseln.
13. Spannungswandleranordnung gemäß Anspruch 7 bis 12, wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1130) ausgelegt ist, um in einem Betriebszustand, in dem ein Betrag der Ausgangsspannung (VouT,Vout) kleiner ist als ein Betrag der Eingangsspannung (ViN,Vin), einen pulsierenden Strom zu liefern, dessen Minimalbetragswert mindes tens so groß ist wie ein von einer mit dem ersten Ausgansspannungsknoten verbundenen Last benötigter Stromwert (II), und wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten
(442;542;642;842;1042;1142) und einen Bezugspotentialknoten
(444;544;644;844;1044;1 144) geschaltet ist, wobei das dritte Regelelement ausgelegt ist, um in dem Betriebszustand, in dem der Betrag der Ausgangsspannung kleiner ist als der Betrag der Ein gangsspannung Schwankungen eines Laststroms zumindest teilweise zu kompensieren, indem das dritte Regelelement einen zeitlich pulsierenden Stromfluss ( ILR2) zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten ermöglicht.
14. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 13, wobei der getaktete Spannungswandler (430;530;630;830;880;1030;1 130) ein Zeta-Konverter oder ein Cuk-Konverter oder ein transformatorgekoppelter Cuk-Konverter oder Boost-Wandler ist.
15. Spannungswandleranordnung gemäß Anspruch 14, wobei der Zeta- Kon- verter eine erste Induktivität (337a; 887a; L1 ) und eine zweite Induktivität (539b; 889c; L2) aufweist, wobei die erste Induktivität (L1 ) und die zweite Induktivität (L2) über einen magnetischen Flussleiter gekoppelt sind, und wobei die erste Induktivität (L1 ) und die zweite Induktivität (L2) so dimensio- niert sind, dass der Zeta-Wandler in einem kontinuierlichen Betrieb des Stromflusses durch die Induktivität arbeitet, welche mit der Last verbunden ist; und/oder wobei die Spannungswandleranordnung ein Schaltelement (535a;Q1 ;885a) aufweist, wobei das Schaltelement zwischen eine Spannungsquelle und die zweite Induktivität in Serie geschaltet ist, und wobei die Spannungswandleranordnung ausgelegt ist, um eine Schalthäu figkeit und Schaltdauer des Schaltelements in Abhängigkeit von einem Soll strom durch die Last einzustellen.
16. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 15, wobei das erste Regelelement (450;550;650;850;1050;1 150; LR3), das zweite Regelelement (460;560;660;660‘;860;860‘1060; LR1 ) oder das dritte Regelele- ment (470;570;670;670‘870;1070; LR2) ein Bipolartransistor ist.
17. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 16,
wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Re gelelement (LR1 ) zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist, wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten und einen Bezugs- potentialknoten geschaltet ist,
wobei die Spannungswandleranordnung ausgelegt ist, um die Ausgangs- spannung (VouT,V0ut) oder einen an eine mit dem ersten Ausgangsspan- nungsknoten gekoppelte Last gelieferten Strom (II) zu regeln, wobei die Spannungswandleranordnung ausgelegt ist, um abhängig von einem Betriebszustand auszuwählen, durch welches der Regelelemente ein Stromfluss zur Regelung erfolgen soll, wobei die Spannungswandleranordnung ausgelegt ist, um dasjenige der Regelelemente auszuwählen über dem ein Spannungsabfall am kleinsten ist.
18. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 17,
wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Regelelement (LR1 ) zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist, wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten und einen Bezugs potentialknoten geschaltet ist, wobei die Spannungswandleranordnung ausgelegt ist, um einen Stromfluss ( I LR2 ) über das dritte Regelelement (LR2) zu ermöglichen, wenn die Ausgangsspannung (VouT.Vout) kleiner ist als eine Differenz der Eingangs spannung (ViN.Vin) und der Ausgangsspannung und die Eingangsspannung größer ist als die Ausgangsspannung, wobei die Spannungswandleranordnung ausgelegt ist, um einen Stromfluss über das dritte Regelelement (LR2) zu ermöglichen, wenn die Ausgangsspannung von der Eingangsspannung um höchstens 0,1V oder um höchs- tens 0,5V oder um höchstens 1V oder um höchstens 2 V abweicht, wobei die Spannungswandleranordnung ausgelegt ist, um einen Stromfluss über das zweite Regelelement (LR1 ) zu ermöglichen, wenn die Ausgangs- spannung größer ist als die Differenz der Eingangsspannung und der Aus- gangsspannung und die Eingangsspannung größer ist als die Ausgangs- spannung, wobei die Spannungswandleranordnung ausgelegt ist, um einen Stromfluss über das zweite Regelelement (LR1 ) und das dritte Regelelement (LR2) zu ermöglichen, wenn die Ausgangsspannung von der Differenz der Eingangsspannung und der Ausgangsspannung um höchstens 10% abweicht und die Eingangsspannung größer ist als die Ausgangsspannung, und wobei die Spannungswandleranordnung ausgelegt ist, um einen Stromfluss über das erste Regelelement (LR3) zu ermöglichen, wenn die Eingangs spannung kleiner ist als die Ausgangsspannung.
19. Spannungswandleranordnung gemäße einem der Ansprüche 1 bis 18, wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Re gelelement (LR1 ) zwischen den ersten Eingangsspannungsknoten und den ersten Ausgangsspannungsknoten geschaltet ist,
wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten (442;542;642;842;1042;1 142) und einen Bezugspotentialknoten
(444;544;644;844;1044;1144) geschaltet ist, wobei die Spannungswandleranordnung ausgelegt ist, um in Abhängigkeit von der Ausgangsspannung (VouT,V0ut) der Spannungswandleranordnung und einem Spannungssollwert (Vref) einen Steuerstrom dem ersten Re- gelelement, dem zweiten Regelelement oder dem dritten Regelelement so bereitzustellen, dass ein Spannungsabfall, der über einem der Regelele- mente auftritt, dem der Steuerstrom bereitgestellt ist, kleiner ist als ein Spannungsabfall, der über einem anderen Regelelement der Regelele- mente vorhanden ist; und/oder
wobei die Spannungswandleranordnung ein Eingangsregelelement (1080; LR4) aufweist, das zwischen den ersten Eingangsspannungsknoten und ei- nen zweiten Eingangsspannungsknoten (434;534;634;834;1034;1134) ge- schaltet ist, wobei der zweite Eingangsspannungsknote ein Bezugspotential aufweist, wobei das Eingangsregelelement (LR4) ausgelegt ist, um einen Stromfluss zu ermöglichen, um Schwankungen eines Eingangsstroms ( IIN) der Span- nungswandleranordnung entgegenzuwirken.
20. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 19,
wobei die Spannungswandleranordnung ein zweites Regelelement
(460;560;660;660‘;860;860‘1060; LR1 ) aufweist, wobei das zweite Re gelelement parallel zu dem ersten Regelelement (LR3) geschaltet ist; wobei die Spannungswandleranordnung ein drittes Regelelement
(470;570;670;670‘870;1070; LR2) aufweist, wobei das dritte Regelelement (LR2) zwischen den ersten Ausgangsspannungsknoten (442;542;642;842;1042;1142) und einen Bezugspotentialknoten
(444;544;644;844;1044;1144) geschaltet ist, und wobei die Spannungswandleranordnung ein Eingangsregelelement (1080; LR4) aufweist, das zwischen den ersten Eingangsspannungsknoten und ei- nen zweiten Eingangsspannungsknoten (434;534;634;834;1034;1134) ge- schaltet ist, wobei der zweite Eingangsspannungsknoten ein Bezugspoten- tial aufweist; wobei die Spannungswandleranordnung ausgelegt ist, um in einem ersten Betriebszustand, in dem ein Betrag der Eingangsspannung (ViN.Vin) größer als ein Betrag der Ausgangsspannung (VouT,V0Ut) ist, und in dem ein Betrag der Ausgangsspannung kleiner ist als ein Betrag einer Differenz zwischen der Eingangsspannung und der Ausgangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das zweite Regelelement (LR1 ) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem zweiten Betriebszustand, in dem ein Betrag der Eingangsspannung in etwa gleich einem Betrag der Ausgangsspannung ist, zumindest zeitweise einen Strom- fluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu er- möglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem dritten Betriebszustand, in dem ein Betrag der Eingangsspannung größer als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Ausgangs- spannung größer ist als ein Betrag einer Differenz zwischen der Eingangsspannung und der Ausgangsspannung, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ers- ten Ausgangsspannungsknoten durch das zweite Regelelement (LR1 ) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ers- ten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen, oder um in dem dritten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Ein- gangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Aus- gangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem vierten Betriebszustand, in dem ein Betrag der Eingangsspannung größer als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Ausgangs- spannung in etwa gleich einem Betrag einer Differenz zwischen der Ein- gangsspannung und der Ausgangsspannung ist, zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ers- ten Ausgangsspannungsknoten durch das zweite Regelelement (LR1 ) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ers ten Ausgangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen, oder um in dem vierten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem zweiten Ein gangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Aus gangsspannungsknoten und dem Bezugspotentialknoten durch das dritte Regelelement (LR2) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem fünften Betriebszustand, in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Eingangs- spannung kleiner ist als ein Betrag einer Differenz zwischen der Ausgangs- Spannung und der Eingangsspannung, zumindest zeitweise einen Strom- fluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das erste Regelelement (LR3) zu ermögli- chen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ein- gangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem sechs- ten Betriebszustand, in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Eingangs- Spannung größer ist als ein Betrag einer Differenz zwischen der Ausgangs- spannung und der Eingangsspannung, zumindest zeitweise einen Strom- fluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Aus- gangsspannungsknoten durch das erste Regelelement (LR3) zu ermögli chen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ein- gangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen, oder um in dem sechsten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem zweiten Aus- gangsspannungsknoten durch das dritte Regelelement (LR2) zu ermögli- chen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ein gangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen; und/oder wobei die Spannungswandleranordnung ausgelegt ist, um in einem siebten
Betriebszustand, in dem ein Betrag der Eingangsspannung kleiner als ein Betrag der Ausgangsspannung ist, und in dem ein Betrag der Eingangs spannung in etwa gleich einem Betrag einer Differenz zwischen der Ausgangsspannung und der Eingangsspannung ist, zumindest zeitweise ei nen Stromfluss zwischen dem ersten Eingangsspannungsknoten und dem ersten Ausgangsspannungsknoten durch das erste Regelelement (LR3) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ers ten Eingangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen, oder um in dem siebten Betriebszustand zumindest zeitweise einen Stromfluss zwischen dem ersten Ausgangsspannungsknoten und dem zweiten Aus- gangsspannungsknoten durch das dritte Regelelement (LR2) zu ermöglichen und zumindest zeitweise einen Stromfluss zwischen dem ersten Ein gangsspannungsknoten und dem zweiten Eingangsspannungsknoten durch das Eingangsregelelement (LR4) zu ermöglichen.
21. Spannungswandleranordnung gemäß einem der Ansprüche 1 bis 20, wobei mindestens ein in dem getakteten Spannungswandler
(430;530;630;830;880;1030;1130) verwendeter Schalttransistor ein Gal- lium-Nitrid-Transistor oder ein Silizium-Karbid-Transistor ist; und/oder wobei zumindest eine in dem getakteten Spannungswandler verwendete Diode eine Gallium-Nitrid-Diode oder eine Silizium-Karbid-Diode ist.
22. Verfahren (1200) zum Betrieb einer Spannungswandleranordnung, mit einem getakteten Spannungwandler, und einem ersten Regelelement (450;550;650;850;1050;1150;LR3), das zwi- schen einen ersten Eingangsspannungsknoten
(432;532;632;832;1032;1132), der von einem Bezugspotentialknoten (434;534;634;834;1034;1134; 444;544;644;844;1044;1144) verschieden ist, und einen ersten Ausgangsspannungsknoten (442;542;642;842;1042;1142), der von einem Bezugspotentialknoten ver schieden ist geschaltet ist, wobei das Verfahren ein Erzeugen (1210) einer Ausgangsspannung (VouT,V0ut) basierend auf einer Eingangsspannung (ViN.Vin) unter Verwen- dung des Spannungswandlers, so dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, umfasst; wobei in dem Fall, dass ein Betrag der Ausgangsspannung größer als ein Betrag der Eingangsspannung ist, zumindest zeitweise ein Stromfluss durch das erste Regelelement aktiviert wird.
PCT/EP2018/086789 2017-12-22 2018-12-21 Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist WO2019122428A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP18825726.5A EP3729622A1 (de) 2017-12-22 2018-12-21 Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP17210520.7 2017-12-22
EP17210520 2017-12-22

Publications (1)

Publication Number Publication Date
WO2019122428A1 true WO2019122428A1 (de) 2019-06-27

Family

ID=60953604

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2018/086789 WO2019122428A1 (de) 2017-12-22 2018-12-21 Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist

Country Status (2)

Country Link
EP (1) EP3729622A1 (de)
WO (1) WO2019122428A1 (de)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013182813A1 (fr) * 2012-06-06 2013-12-12 Valeo Systemes De Controle Moteur Circuit d'absorption d'une ondulation de puissance procédé associé
US9256238B1 (en) * 2013-05-10 2016-02-09 Sridhar Kotikalapoodi Method and apparatus for fast, efficient, low noise power supply using multiple regulators

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013182813A1 (fr) * 2012-06-06 2013-12-12 Valeo Systemes De Controle Moteur Circuit d'absorption d'une ondulation de puissance procédé associé
US9256238B1 (en) * 2013-05-10 2016-02-09 Sridhar Kotikalapoodi Method and apparatus for fast, efficient, low noise power supply using multiple regulators

Non-Patent Citations (9)

* Cited by examiner, † Cited by third party
Title
"Application Note AN3180: A 200 W ripple-free input current PFC pre-regulator with the L6563S", ST MICROELECTRONICS, 2010
COSP-VILELLA JORDI ET AL: "Design of an on-chip linear-assisted DC-DC voltage regulator", 2013 IEEE 20TH INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS, AND SYSTEMS (ICECS), IEEE, 8 December 2013 (2013-12-08), pages 353 - 356, XP032595300, DOI: 10.1109/ICECS.2013.6815427 *
H. MARTINEZ-GARCIA: "Capacitorless DC-DC Regulator as a Candidate Topology for Photovoltaic Solar Facilities", INTERNATIONAL CONFERENCE ON RENEWABLE ENERGIES AND POWER QUALITY (ICREPQ14
H. MARTINEZ-GARCIA: "COMPENG 2014) Proceedings 2014 Complexity in Engineering", 2014, IEEE, article "Antoni Grau-Saldes: Linear-Assisted DC/DC Converters with Variable Frequency: On their Complex Control Strategies"
H. MARTINEZ-GARCIA; ALIREZA SABERKARI: "Four-Quadrant Linear-Assisted DC/DC Voltage Regulator", MIXED SIGNAL LETTER, ANALOG INTEGR CIRC SIG PROCESS, vol. 88, 2016, pages 151 - 160, XP035898949, DOI: doi:10.1007/s10470-016-0747-8
JEFF FALIN: "Designing DC/DC converters based on ZETA topology, Application Note ''High-Performance Analog Products", ANALOG APPLICATIONS JOURNAL, TEXAS INSTRUMENTS, 2010, Retrieved from the Internet <URL:www.ti.com/aai 2Q 2010>
MARTINEZ H ET AL: "Linear-assisted DC-DC converter based on CMOS technology", POWER ELECTRONICS SPECIALISTS CONFERENCE, 2008. PESC 2008. IEEE, IEEE, PISCATAWAY, NJ, USA, 15 June 2008 (2008-06-15), pages 3735 - 3740, XP031300540, ISBN: 978-1-4244-1667-7 *
MARTÍNEZ-GARCÍA HERMINIO ET AL: "Four-quadrant linear-assisted DC/DC voltage regulator", ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, SPRINGER NEW YORK LLC, US, vol. 88, no. 1, 23 April 2016 (2016-04-23), pages 151 - 160, XP035898949, ISSN: 0925-1030, [retrieved on 20160423], DOI: 10.1007/S10470-016-0747-8 *
S.SUBASREE; A.BALAMANI: "Energy Efficient Zeta Converter with Coupled Inductor for PV Applications'', International Journal for Research and Development in Engineering (IJRDE", METHODS ENRICHING POWER AND ENERGY DEVELOPMENT (MEPED, 2014, pages 076 - 082, ISSN: 2279-0500, Retrieved from the Internet <URL:www.ijrde.com>

Also Published As

Publication number Publication date
EP3729622A1 (de) 2020-10-28

Similar Documents

Publication Publication Date Title
DE60118161T2 (de) Stromwandler
DE102018112088A1 (de) Pwm-gesteuerter resonanzwandler
US9998022B2 (en) Current limit peak regulation circuit for power converter with low standby power dissipation
DE102016118240A1 (de) Leistungssteuermodul für einen elektrischen Wandler, sowie damit in Verbindung stehende integrierte Schaltung, elektrischer Wandler und Verfahren
DE10214190B4 (de) Stromversorgung mit mehreren parallel geschalteten Schaltnetzteilen
DE102020204966A1 (de) Leistungsverwaltungsschaltung
DE112012001746T5 (de) Energie-Umwandlungsvorrichtung und mit einer solchen ausgestattete Stromversorgungsvorrichtung in einem Fahrzeug
EP3729623B1 (de) Spannungswandleranordnung mit einem eingangsregelelement und verfahren zum betrieb einer spannungswandleranordnung
DE102014108512A1 (de) Nachgeregelter Sperrwandler mit variabler Ausgangsstufe
DE102019200112A1 (de) Mehrstufiger Abwärtswandler mit Rückwärtsladefähigkeit
DE112010005212T5 (de) Dc/dc-spannungswandlervorrichtung
DE102010031615A1 (de) Ladevorrichtung mit galvanischer Trennung und vielfältigen Betriebsarten
DE112019001095T5 (de) Schaltnetzteil-schaltung
DE102014019718A1 (de) Leistungswandlerschaltung
DE102018124818B4 (de) Leistungswandler, der bidirektionale, aktiv gleichrichtende brücke verwendet
DE102020000348A1 (de) Steuerung zur regelung eines geschlossenen regelkreises eines dcx-wandlers und verfahren hierfür
DE102006033851A1 (de) Wandler zur automatischen Verwendung
DE102020118998A1 (de) Verfahren zum steuern eines leistungsschalters, bidirektionales schaltnetzteil und bidirektionaler dc/dc-wandler
DE102017102103A1 (de) System und verfahren für einen kaskodeschalter
EP3350911B1 (de) Pfc-modul für lückenden betrieb
DE19711017A1 (de) Stromversorgungseinrichtung
DE102010052808A1 (de) Verfahren zum Betreiben eines Fahrzeugs mit einem Quasi-Z-Source-Umrichter
DE102013007056A1 (de) Gleichspannungswandler
DE102019005190A1 (de) Eine vorrichtung und ein verfahren zum begrenzen des einschaltstroms eines einphaseneingangs in einem stromversorgungssystem
EP3729622A1 (de) Spannungswandleranordnung und verfahren zum betrieb einer spannungswandleranordnung mit einem reglerelement, das zwischen einen ersten eingangsspannungsknoten und einen ersten ausgangsspannungsknoten geschaltet ist

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18825726

Country of ref document: EP

Kind code of ref document: A1

DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2018825726

Country of ref document: EP

Effective date: 20200722