WO2019054712A1 - 통신 단 절연 기능을 포함하는 배터리 팩 - Google Patents

통신 단 절연 기능을 포함하는 배터리 팩 Download PDF

Info

Publication number
WO2019054712A1
WO2019054712A1 PCT/KR2018/010582 KR2018010582W WO2019054712A1 WO 2019054712 A1 WO2019054712 A1 WO 2019054712A1 KR 2018010582 W KR2018010582 W KR 2018010582W WO 2019054712 A1 WO2019054712 A1 WO 2019054712A1
Authority
WO
WIPO (PCT)
Prior art keywords
fet
discharge
signal
communication control
battery pack
Prior art date
Application number
PCT/KR2018/010582
Other languages
English (en)
French (fr)
Inventor
남호철
김동현
김학인
Original Assignee
주식회사 엘지화학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘지화학 filed Critical 주식회사 엘지화학
Priority to US16/479,751 priority Critical patent/US11171495B2/en
Priority to CN201880009239.1A priority patent/CN110235298B/zh
Priority to EP18857174.9A priority patent/EP3561941A4/en
Priority to JP2019570940A priority patent/JP7038953B2/ja
Publication of WO2019054712A1 publication Critical patent/WO2019054712A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/425Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/36Arrangements for testing, measuring or monitoring the electrical condition of accumulators or electric batteries, e.g. capacity or state of charge [SoC]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/36Arrangements for testing, measuring or monitoring the electrical condition of accumulators or electric batteries, e.g. capacity or state of charge [SoC]
    • G01R31/382Arrangements for monitoring battery or accumulator variables, e.g. SoC
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/36Arrangements for testing, measuring or monitoring the electrical condition of accumulators or electric batteries, e.g. capacity or state of charge [SoC]
    • G01R31/382Arrangements for monitoring battery or accumulator variables, e.g. SoC
    • G01R31/3835Arrangements for monitoring battery or accumulator variables, e.g. SoC involving only voltage measurements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/425Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
    • H01M10/4257Smart batteries, e.g. electronic circuits inside the housing of the cells or batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/44Methods for charging or discharging
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/48Accumulators combined with arrangements for measuring, testing or indicating the condition of cells, e.g. the level or density of the electrolyte
    • H01M10/482Accumulators combined with arrangements for measuring, testing or indicating the condition of cells, e.g. the level or density of the electrolyte for several batteries or cells simultaneously or sequentially
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M50/00Constructional details or processes of manufacture of the non-active parts of electrochemical cells other than fuel cells, e.g. hybrid cells
    • H01M50/50Current conducting connections for cells or batteries
    • H01M50/569Constructional details of current conducting connections for detecting conditions inside cells or batteries, e.g. details of voltage sensing terminals
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0013Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries acting upon several batteries simultaneously or sequentially
    • H02J7/0014Circuits for equalisation of charge between batteries
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0031Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using battery or load disconnect circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/425Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
    • H01M2010/4271Battery management systems including electronic circuits, e.g. control of current or voltage to keep battery in healthy state, cell balancing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M2200/00Safety devices for primary or secondary batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M2220/00Batteries for particular applications
    • H01M2220/30Batteries in portable systems, e.g. mobile phone, laptop
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Definitions

  • the present invention relates to a battery pack, and more particularly, to a battery pack including a communication terminal isolation function with an external system connected to a battery pack.
  • 'external systems' including a notebook computer, a mobile phone, and a camera are equipped with a battery pack including a plurality of battery cells capable of charging and discharging.
  • the battery pack is provided with an external terminal including a communication terminal.
  • the battery pack is connected to an external system through which the battery cells included in the battery pack are charged and discharged, and communicated with an external system.
  • a surge current occurs when the protection operation of the battery pack, that is, the flow of the discharging current is interrupted, It may flow into the external system through the communication terminal and may adversely affect the external system.
  • MCU microcomputer unit
  • the communication terminal between the battery pack and the external system must be insulated.
  • a separate component for performing the insulation function for example, an isolator IC, So that additional costs are incurred due to the additional parts.
  • an object of the present invention is to provide a method capable of performing communication termination isolation without incurring any additional cost.
  • a battery pack including at least one battery cell according to the present invention and including a communication terminal isolation function includes a cell balancing unit for balancing the battery cells; An analog front end (AFE) for monitoring the voltage state of each battery cell and controlling the cell balancing unit; A microcomputer unit (MCU) for controlling the analog front end (AFE) based on a voltage state of each battery cell monitored by the analog front end (AFE); An external terminal to which the battery pack and the external system are connected; .
  • AFE analog front end
  • MCU microcomputer unit
  • the external terminal may include an output terminal for allowing a current to flow between the battery cell and the external system; A communication terminal for communication between the microcomputer unit (MCU) and an external system; And a control unit.
  • MCU microcomputer unit
  • a charge FET configured to block current flow from the output terminal to the battery cell, the charge FET configured on a current path between the battery cell and the output terminal; And a discharge FET for blocking current flow from the battery cell to an output terminal; And a control unit.
  • the charge FET and the discharge FET are turned on / off by the analog front end (AFE).
  • a communication path is formed between the microcomputer unit (MCU) and the communication terminal, and the path between the communication terminal and the microcomputer unit (MCU) is blocked on the communication path under the control of the microcomputer unit (MCU)
  • the microcomputer unit includes an overcharge determination unit for generating an overcharge determination signal and outputting the overcharge determination signal to the analog front end (AFE) when it is determined that the battery cell is overcharged; An overdischarge judging unit for generating an overdischarge judgment signal and outputting the overdischarge judgment signal to an analog front end (AFE) when it is determined that the battery cell is overdischarged; A communication control FET cutoff unit for detecting that an over-discharge judgment signal is outputted from the over-discharge judging unit and outputting a communication control FET off signal to the communication control FET to shut off the current flow between the microcomputer unit (MCU) ; And a control unit.
  • AFE analog front end
  • AFE analog front end
  • the analog front end outputs a charge FET off signal when the overcharge judgment signal is inputted from the micro-unit (MCU), thereby blocking the flow of the charge current.
  • the analog front end When receiving the over discharge judgment signal, the analog front end And outputs a signal to interrupt the flow of the discharge current.
  • the discharge FET off signal is outputted after a predetermined time after the communication control FET off signal is outputted.
  • a method for controlling a battery pack including at least one battery cell includes: a state determining step of monitoring a voltage state of each battery cell to determine an overcharge or overdischarge state of the battery cells; If it is determined that the battery cells are overdischarged in the state determination step, an over-discharge protection step; Wherein the over-discharge protection step includes: an over-discharge judgment signal output step of outputting an over-discharge judgment signal to an analog front end (AFE) in order to cut off the flow of the discharge current; A communication control FET blocking step of blocking a communication control FET configured on a communication path between the battery pack and an external system; A discharge FET interrupting step of interrupting a flow of a discharge current from the battery cells to an external terminal; .
  • AFE analog front end
  • an over-discharge can be determined by monitoring the voltage state of each battery cell and determining whether the battery cells are over-discharged. And an overdischarge releasing step of releasing the overdischarge protection state of the battery cells when the overdischarge state of the battery cells is determined to be released, wherein the overdischarge releasing step generates and outputs a discharge FET on signal A discharge FET blocking releasing step of releasing the discharging FET blocking; A communication control FET blocking canceling step of generating and outputting the communication control FET ON signal to release the communication control FET blocking; And the communication control FET blocking release step is operated after a predetermined time after the discharge FET blocking release step is operated.
  • the discharging FET blocking step is operated after a predetermined time after the communication controlling FET blocking step is operated.
  • the present invention is advantageous in that it can be applied to a low-cost product because it does not incur additional cost by enabling a communication terminal insulation process by utilizing a circuit generally constituted in a battery pack.
  • the MCU of the battery pack can be protected thereby, thereby providing improved stability of the battery pack.
  • FIG. 1 is a circuit diagram showing a configuration of a battery pack according to the present invention.
  • FIG. 2 is a block diagram showing a method of controlling a battery pack according to the present invention.
  • first, second, etc. may be used to describe various elements, but the elements are not limited to these terms. The terms are used only for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as a second component, and similarly, the second component may also be referred to as a first component.
  • first component may be referred to as a second component
  • second component may also be referred to as a first component.
  • the terminology used in this application is used only to describe a specific embodiment and is not intended to limit the invention.
  • the singular expressions include plural expressions unless the context clearly dictates otherwise.
  • a part when referred to as being “connected” to another part, it includes not only “directly connected” but also “electrically connected” with another part in between .
  • a element when an element is referred to as " comprising ", it means that it can include other elements as well, without departing from the other elements unless specifically stated otherwise.
  • the word " step (or step) " or " step " used to the extent that it is used throughout the specification does not mean " step for.
  • an analog front end will be referred to as an abbreviation 'AFE' and a microcomputer unit will be referred to as an 'MCU'.
  • FIG. 1 is a circuit diagram schematically showing a configuration of a battery pack according to the present invention.
  • the battery pack 100 includes a battery cell 110, a cell balancing unit 120, an analog front end (AFE) 130, a microcomputer unit (MCU) 140, an external terminal 150, A charge FET 160 and a discharge FET 170, and a communication control FET 180.
  • AFE analog front end
  • MCU microcomputer unit
  • the external terminal 150 is configured to connect the battery pack 100 and the external system 200.
  • the external system 200 may be a battery pack including a notebook computer, It may be a device that can be mounted / connected.
  • the battery cells 110 can be charged or discharged through the external terminal 150 by connecting a power supply device such as an adapter (charger) or an external load device to the external system 200.
  • a power supply device such as an adapter (charger) or an external load device to the external system 200.
  • analog front end (AFE) and the microcomputer unit (MCU) may be an integrated circuit.
  • the battery cell 110 is charged and discharged according to the control of the MCU 140. Although illustrated as one block in the figure for simplicity, the battery cell 110 may be composed of one or more battery cells connected in series or in parallel .
  • the cell balancing unit 120 may be connected to the plurality of battery cells 110 to perform cell balancing.
  • the cell balancing unit 120 may perform balancing so that the voltages of the battery cells 110 are balanced by the AFE 130. More precisely, the MCU 140, which controls the operation of the AFE 130 as a whole, The balancing operation can be performed according to the control of FIG.
  • the cell balancing unit 120 may include a voltage sensing unit connected to each of the battery cells 110 to sense a voltage, or may have a separate configuration.
  • the voltage sensing unit (not shown) may sense the voltage of each battery cell 110 and provide the information to the AFE 130, which will be described later.
  • the analog front end (AFE) 130 may periodically receive the voltage information of each of the sensed battery cells 110 to monitor the voltage state of the battery cells 110.
  • the MCU 140 transmits information on the voltage state of the monitored battery cells 110 to the MCU 140.
  • the cell balancing unit 120 may be operated so that the voltages of the battery cells 110 are balanced.
  • the AFE 130 is configured between the battery cells 110 and the cell balancing unit 120 and the MCU 130 as shown in the figure so that the charge and discharge FETs 160 and 170 And the cell balancing unit 120 are operated.
  • the MCU 140 receives information on the voltage state of the battery cells 110 from the AFE 130 as described above and controls charging, discharging, and cell balancing operations of the battery cells 110 based on the received information. have.
  • control signal / command is issued so that charging and discharging and cell balancing operations are performed according to the voltage state of the battery cells 110, and the AFE 130 receiving the control signal / The discharging FET 170, and the cell balancing unit 120, respectively.
  • the MCU 140 may compare the voltage state of each battery cell 110 received from the AFE 130 with a predetermined determination value to determine whether the battery cell 110 is overcharged or overdischarged. And an overcharge determination unit 142 for determining that the battery cell 110 is in an overcharge state when the voltage of the battery cell 110 is equal to or greater than a preset overcharge determination value and generating an overcharge determination signal corresponding to the overcharge state determination signal and outputting the overcharge determination signal to the AFE 130 .
  • the overdischarge determining unit 144 determines that the overdischarge state is determined and generates an overdischarge determination signal corresponding to the overdischarge determination signal and outputs the overdischarge determination signal to the AFE 130 ). ≪ / RTI >
  • the AFE 130 may turn off the charge FET 160 to block further charging current from entering the battery pack.
  • the overcharge determination signal is received Off control of the discharge FET 170 to block the flow of the discharge current of the battery pack.
  • the MCU 140 can communicate with the battery pack 100 and the external system 200.
  • the MCU 140 may communicate with the external system 200 connected to the external terminal 150 through the SMBUS formed therein and may receive the voltage of the battery cells 110 transmitted from the AFE 130, State or the like can be transmitted to the external system 200 through the communication path formed between the MCU 140 and the external terminal 150.
  • the cell data can be transmitted from the SMBUS to the external system 200 in synchronization with the clock signal (CLK) of the communication terminal through the communication paths (first and second paths).
  • CLK clock signal
  • the MCU 140 includes a communication control FET block (not shown) for controlling on / off of the communication control FET 180 formed in the communication path between the MCU 140 and the communication terminal 154 of the external terminal 150 (146). ≪ / RTI > This description will be described in detail in the description of the configuration communication control FET 180.
  • the external terminal 150 may include an output terminal 152 and a communication terminal 154, as shown in the figure.
  • the output terminal 152 may be a charging and discharging path with the external system 200 for charging and discharging the battery cells 110. That is, a current flows through each path between the battery cells 110 and the output terminal 150 between P + and P-, so that the battery cells 110 can be charged and discharged. That is, Discharge path.
  • a charge formed between the battery cells 110 and the output terminal 152 is generated.
  • the charging FET 160 and the discharging FET 170 are formed on the discharging path and the AFE 130 turns on the charging FET 160 and the discharging FET 170 under the control of the MCU 140 as described above. Off operation of the battery cells can be controlled.
  • the AFE 130 when the overcharge determination signal is output from the MCU 140, the AFE 130 outputs an off signal to the charging FET 160 so that the adapter 110 (battery charger)
  • the AFE 130 outputs an off signal to the discharge FET 170 and outputs an off signal to the external system 200 from the battery cells 110. [ That is, the flow of the discharge current can be cut off.
  • the charge FET 160 is turned on and when the overdischarge state is released, the discharge FET 170 is turned on so that the battery cells can be charged and discharged.
  • the charging FET 160 and the discharging FET 170 are connected in a single path, and the direction of the current flow is connected to each other in the opposite direction, so that the flow of charging and discharging currents can be restricted.
  • the communication terminal 154 may be a path for the MCU 140 to transmit data of the battery cells 110 to the external system 200, for example, voltage status information and the like.
  • a communication path for communicating with the external system 200 is formed between the MCU 140 and the communication terminal 154.
  • the MCU 140 communicates with the external system 200 through the communication path of the external system 200,
  • the data of the battery cells 110 can be transferred to the battery 200 via the battery 200.
  • a communication control FET 180 for blocking current flow from the communication terminal 154 to the MCU 140 may be configured in the communication path between the MCU 140 and the communication terminal 154.
  • the first and second paths may be respectively connected to the C (Clock) terminal and the D (Date) terminal of the communication terminal 154
  • the communication control FET 180 May be constituted by a first communication control FET 182 and a second communication control FET 184 which are configured on the first and second paths, respectively.
  • Each of the first and second communication control FETs 182 and 184 is controlled in the same state through a single signal from the MCU 140.
  • the communication control FET 180 will be described in the following description.
  • the communication control FET 180 can be on / off controlled by the communication control FET blocking section 146 of the MCU 140 described above.
  • the communication control FET cutoff unit 146 detects the overdischarge judgment signal, generates a communication control FET off signal, and outputs it to the communication control FET 180. [ . Therefore, the communication control FET 180 is controlled to be off, so that the current flow between the MCU 140 and the communication terminal 154 can be cut off.
  • the AFE 130 outputs a discharge FET off signal for blocking the flow of the discharge current.
  • the communication control FET off signal exceeds the discharge FET off signal for a predetermined time And is outputted first.
  • a configuration such as a delay buffer is disposed between the AFE 130 and the discharging FET 170 to output a communication control FET off signal, and a discharge after a predetermined time delay Off signal may be output to the discharge FET or may be output to the AFE 130 after a predetermined time after generating an over-discharge judgment signal in the MCU 140 so that the communication control FET off signal is output first To be able to do so.
  • the discharge FET 170 may be implemented in various manners such that the communication control FET 180 can be shut off after a predetermined time after it is first interrupted.
  • the communication control FET 180 is configured to be controlled in the same state as that of the discharging FET 170, so that the surge current generated during the interruption of the discharging current flows into the battery pack through the communication path and destroys the MCU 140 The situation can be prevented.
  • the two FETs are controlled to be in the same state when the overdischarge state is released, that is, when the off-processed discharge FET 170 and the communication control FET 180 are turned on, The discharge FET 170 in the reverse order, and the communication control FET 180 in this order. This will be described in detail in the description of operation steps to be described later.
  • the predetermined time may be set to, for example, 250 ms.
  • FIG. 2 is a block diagram showing operation steps of a control circuit of a battery pack according to the present invention.
  • a state determination step (S100) is performed in which the voltage state of each battery cell is monitored to determine whether the battery cells are overcharged or overdischarged.
  • the AFE 130 monitors the voltage state of each battery cell and transmits information on the voltage state to the MCU 140, so that the MCU 140 determines whether the overcharge determination value It is possible to determine whether the battery cells 110 are overcharged or overdischarged by using the overdischarge judgment value.
  • an over-discharge protection step (S200) for performing the overcharge protection operation of the battery cell is performed.
  • the over-discharge protection step S200 may operate in the order of the over-discharge judgment signal output step S210, the communication control FET cut-off step S220 and the discharge FET cut-off step S230.
  • the output terminal 152 that is, the external system 200
  • an overdischarge determination signal output step (S210) for generating and outputting an overdischarge determination signal to the AFE 130 is operated.
  • the communication control FET blocking unit 146 of the MCU 140 senses that the overdischarge determination signal is generated and output, and the communication control FET blocking step S220 for blocking the communication control FET 180 on the communication path, .
  • the communication control FET blocking section 146 detects that the over-discharge judging signal is generated and outputted, generates a communication control FET off signal, and outputs it to the communication control FET 180 to output the communication control FET 180 Off control. Therefore, it is possible to interrupt the current flow in the communication path between the MCU 140 and the external system 200.
  • the discharge FET cutoff step (S230) for cutting off the discharge current flow to the discharge path is operated.
  • the AFE 130 receiving the over-discharge determination signal from the MCU 140 recognizes it as an instruction to shut off the flow of the discharge current, Of charge. And generates a discharge FET off signal for turning off the discharge FET configured on the discharge path.
  • the generated discharge FET off signal is not outputted directly to the discharge FET 170, but after the communication control FET cutoff step (S220) is operated, the output is turned off to control the discharge FET 170.
  • a configuration such as a delay buffer may be arranged between the AFE 130 and the discharge FET 170, or a discharge FET off signal may be generated in the system configuration of the AFE 130 So that the discharge FET 170 can be cut off after a predetermined time after the communication control FET 180 is turned off.
  • the current flow on the communication path is firstly blocked by using the communication control FET 180 to isolate the communication path with the external system 200, So that the flow of the discharge current is blocked.
  • the predetermined time may be set to, for example, 250 ms.
  • the voltage state of each of the battery cells is monitored to determine whether the over-discharge protection state has been canceled, that is, the over- (S300). If it is determined that the over-discharge protection state has been canceled, an over-discharge releasing step (S400) for releasing the over-discharge protection operation is performed.
  • the MCU 140 determines whether the over-discharge state is released through comparison between the voltage state of the battery cells and the predetermined over-discharge judgment value at step S300.
  • the MCU 140 generates an overdischarge release signal and outputs the overdischarge release signal to the AFE 130.
  • the AFE 130 receives the overdischarge release signal and recognizes that the flow of the discharge current is interrupted, And the discharge FET blocking canceling step (S410) for releasing the discharge FET blocking operation is performed.
  • the MCU 140 senses that the discharge FET ON signal is output, and generates and outputs a communication control FET ON signal to release the communication communication path, thereby releasing the communication control FET blocking. That is, current flow may proceed in the communication path between the MCU 140 and the external system 200 (S420).
  • the MCU 140 senses that the discharge FET ON signal is outputted and generates and outputs the communication control FET ON signal. This is because the communication control FET interruption canceling step (S420) is performed after the discharge FET blocking canceling step (S410) , And the time interval is set in advance so that two steps operate at predetermined time intervals.
  • the predetermined time may be set to, for example, 250 ms.
  • over-discharge protection step (S200) and the over-discharge release step (S320) can be described as being operated in reverse order.
  • the communication control FET is first turned off (S220), and then the discharge FET is turned off (S230) after a predetermined time.
  • the discharging FET is firstly turned on (S322), and after a predetermined time, the communication control FET is turned on (S324).
  • the communication path is firstly isolated / cut off before the discharge current flow is cut off, and when the over discharge is released, the discharge FET is turned on to control the discharge current to flow, The surge current generated when the current flow is interrupted is prevented from flowing through the communication path and destroying the MCU 140.
  • the discharge FET 170 and the communication control FET 180 are controlled to be in the same state (on / off) through the above-described step configuration.
  • the discharge current is interrupted, the communication control FET 180 and the discharge FET 170 And when the discharge current interruption is canceled, the flow of the discharge current is interrupted by turning on the discharge FET 170 in the order of the communication control FET 180.
  • surge current flows to the communication terminal 150 It is possible to prevent the MCU 140 from being adversely influenced by flowing into the battery pack, thereby providing a battery pack with improved stability.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Secondary Cells (AREA)

Abstract

본 발명은 배터리 팩에 관한 것으로서, 보다 구체적으로는 배터리 팩과 연결된 외부 시스템과의 통신 단 절연 기능을 포함하는 배터리 팩과 그 제어 방법에 관한 것이다.

Description

통신 단 절연 기능을 포함하는 배터리 팩
본 발명은 배터리 팩에 관한 것으로서, 보다 상세하게는 배터리 팩과 연결된 외부 시스템과의 통신 단 절연 기능을 포함하는 배터리 팩에 관한 것이다.
일반적으로, 노트북, 휴대폰, 카메라 등을 포함하는 다양한 휴대용 전자기기(이하, ‘외부 시스템’ 이라 지칭함)에는 충전 및 방전이 가능한 다수 개의 배터리 셀을 포함하여 구성되는 배터리 팩이 장착되어 사용된다.
상기 배터리 팩에는 통신 단을 포함하는 외부 단자가 마련되어 있어, 외부 시스템과 연결되어 이를 통하여 배터리 팩에 포함된 배터리 셀들이 충전 및 방전 동작되고, 외부 시스템과 통신 연결된다.
한편, 상기 배터리 팩과 외부 시스템이 통신 연결되는 통신 단이 절연 되어 있지 않으면 배터리 팩의 보호 동작, 구체적으로는 방전 전류의 흐름을 차단하는 경우 서지 전류(Surge Current)가 발생하며, 발생한 서지 전류가 통신 단을 통해 외부 시스템으로 흘러 들어가 외부 시스템에 좋지 않은 영향을 미치게 될 수 있다.
또한, 이는 외부 시스템뿐만 아니라 통신 단을 통해 배터리 팩으로도 유입되어 배터리 팩의 전체적인 제어 역할을 수행하는 마이크로 컴퓨터 유닛(MCU)을 파괴할 수 있고, 따라서 배터리 팩의 정상적인 동작을 제어하는 데에 문제가 발생하게 되어 배터리 팩의 안전성 문제까지 초래하게 된다.
이와 같은 문제가 발생하는 것을 방지하기 위해서는 배터리 팩과 외부 시스템과의 통신 단을 절연 처리해야 하나, 이를 위해서는 절연 기능을 수행하는 별도의 부품, 예를 들어 Isolator IC가 추가로 구성하여 통신 단이 절연되도록 해야 하기 때문에 추가 부품으로 인해 별도의 비용이 발생하는 문제점을 가지고 있다.
따라서, 본 발명은 상술한 문제점을 해결하기 위한 것으로서, 별도의 비용 발생 없이 통신 단 절연 처리가 가능한 방법을 제공하고자 한다.
본 발명에 따른 하나 이상의 배터리 셀을 포함하며 통신 단 절연 기능을 포함하여 구성되는 배터리 팩은, 상기 배터리 셀들의 밸런싱을 수행하는 셀 밸런싱부; 상기 각각의 배터리 셀의 전압 상태를 모니터링하고, 상기 셀 밸런싱부를 제어하는 아날로그 프런트 엔드(AFE); 상기 아날로그 프런트 엔드(AFE)에서 모니터링한 각각의 배터리 셀의 전압 상태를 바탕으로 하여 상기 아날로그 프런트 엔드(AFE)를 제어하는 마이크로 컴퓨터 유닛(MCU); 상기 배터리 팩과 외부 시스템이 연결되는 외부 단자; 를 포함하여 구성된다.
한편, 상기 외부 단자는, 상기 배터리 셀과 외부 시스템 사이에 전류가 흐르도록 하는 출력 단자; 상기 마이크로 컴퓨터 유닛(MCU)과 외부 시스템과의 통신을 위한 통신 단자; 를 포함하여 구성되는 것을 특징으로 한다.
한편, 상기 배터리 셀과 출력 단자 사이에 흐르는 전류 경로 상에 구성되어, 상기 출력 단자로부터 배터리 셀로의 전류 흐름을 차단하는 충전 FET; 및 상기 배터리 셀로부터 출력 단자로의 전류 흐름을 차단하는 방전 FET; 를 포함하여 구성되는 것을 특징으로 한다.
여기서, 상기 충전 FET 및 방전 FET는, 상기 아날로그 프런트 엔드(AFE)에 의해 온/오프 동작하는 것을 특징으로 한다.
한편, 상기 마이크로 컴퓨터 유닛(MCU)와 통신 단자 사이에는 통신 경로가 형성되며, 상기 통신 경로 상에는 상기 마이크로 컴퓨터 유닛(MCU)의 제어에 의해 통신 단자와 마이크로 컴퓨터 유닛(MCU)의 사이의 경로를 차단하는 통신 제어 FET; 이 구성되는 것을 특징으로 한다.
상기 마이크로 컴퓨터 유닛(MCU)은, 상기 배터리 셀이 과충전인 것으로 판단되면 과충전 판단 신호를 생성하여 아날로그 프런트 엔드(AFE)로 출력하는 과충전 판단부; 상기 배터리 셀이 과방전인 것으로 판단되면 과방전 판단 신호를 생성하여 아날로그 프런트 엔드(AFE)로 출력하는 과방전 판단부; 상기 과방전 판단부에서 과방전 판단 신호가 출력되는 것을 감지하고, 통신 제어 FET로 통신 제어 FET 오프 신호를 출력하여 마이크로 컴퓨터 유닛(MCU)과 통신 단자 사이의 전류 흐름을 차단하는 통신 제어 FET 차단부; 를 포함하여 구성되는 것을 특징으로 한다.
상기 아날로그 프런트 엔드(AFE)는, 상기 마이크로 유닛(MCU)으로부터 과충전 판단 신호를 입력 받은 경우 충전 FET 오프 신호를 출력하여 충전 전류의 흐름을 차단하고, 상기 과방전 판단 신호를 입력 받은 경우 방전 FET 오프 신호를 출력하여 방전 전류의 흐름을 차단하는 것을 특징으로 한다.
여기서, 상기 방전 FET 오프 신호는, 상기 통신 제어 FET 오프 신호가 출력된 후 소정의 시간 후에 출력되는 것을 특징으로 한다.
본 발명에 따른 하나 이상의 배터리 셀을 포함하여 구성되는 배터리 팩을 제어하는 방법은, 각각의 배터리 셀의 전압 상태를 모니터링하여, 배터리 셀들의 과충전 또는 과방전 상태를 판단하는 상태 판단단계; 상기 상태 판단단계에서 배터리 셀들이 과방전인 것으로 판단되는 경우, 과방전 보호 단계; 가 동작하는 것으로 구성되며, 상기 과방전 보호 단계는, 방전 전류의 흐름을 차단하기 위하여 아날로그 프런트 엔드(AFE)로 과방전 판단 신호를 출력하는 과방전 판단 신호 출력단계; 상기 배터리 팩과 외부 시스템과의 통신 경로 상에 구성된 통신 제어 FET를 차단하는 통신 제어 FET 차단단계; 상기 배터리 셀들로부터 외부 단자로의 방전 전류의 흐름을 차단하는 방전 FET 차단단계; 를 포함하여 구성된다.
한편, 상기 과방전 보호 단계 동작 후에는, 각각의 배터리 셀의 전압 상태를 모니터링하여, 배터리 셀들의 과방전 해제 여부를 판단하는 과방전 해제 판단단계; 상기 배터리 셀들의 과방전 상태가 해제되는 것으로 판단된 경우, 상기 배터리 셀들의 과방전 보호 상태를 해제하는 과방전 해제단계가 동작하며, 상기 과방전 해제단계는, 방전 FET 온 신호를 생성 및 출력하여 방전 FET 차단을 해제하는 방전 FET 차단 해제단계; 상기 통신 제어 FET 온 신호를 생성 및 출력하여 통신 제어 FET 차단을 해제하는 통신 제어 FET 차단 해제단계; 가 동작하며, 상기 통신 제어 FET 차단 해제단계는, 상기 방전 FET 차단 해제단계가 동작한 후, 소정의 시간 후에 동작하는 것을 특징으로 한다.
여기서, 상기 방전 FET 차단단계는, 상기 통신 제어 FET 차단단계가 동작한 후, 소정의 시간 후에 동작하는 것을 특징으로 한다.
본 발명은 배터리 팩에 일반적으로 구성되는 회로를 활용하여 통신 단 절연 처리를 가능하게 함으로써 별도의 비용을 발생시키지 않아 저가형 제품에도 적용 가능한 이점이 있다.
또한, 이를 통하여 배터리 팩의 MCU를 보호 가능함으로써 배터리 팩의 향상된 안정성을 제공할 수 있다.
도 1은 본 발명에 따른 배터리 팩의 구성을 나타내는 회로도이다.
도 2는 본 발명에 따른 배터리 팩을 제어하는 방법을 나타내는 블록도이다.
아래에서는 첨부한 도면을 참조하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 실시 예를 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면부호를 붙였다.
제1, 제2 등과 같이 서수를 포함하는 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되지는 않는다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예컨대, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
명세서 전체에서, 어떤 부분이 다른 부분과 “연결”되어 있다고 할 때, 이는 “직접적으로 연결”되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 “전기적으로 연결”되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 “포함”한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다. 본원 명세서 전체에서 사용되는 정도의 용어 “~(하는) 단계” 또는 “~의 단계”는 “~를 위한 단계”를 의미하지 않는다.
본 발명에서 사용되는 용어는 본 발명에서의 기능을 고려하면서 가능한 현재 널리 사용되는 일반적인 용어들을 선택하였으나, 이는 당 분야에 종사하는 기술자의 의도 또는 판례, 새로운 기술의 출현 등에 따라 달라질 수 있다. 또한, 특정한 경우는 출원인이 임의로 선정한 용어도 있으며, 이 경우 해당되는 발명의 설명 부분에서 상세히 그 의미를 기재할 것이다. 따라서 본 발명에서 사용되는 용어는 단순한 용어의 명칭이 아닌, 그 용어가 가지는 의미와 본 발명의 전반에 걸친 내용을 토대로 정의되어야 한다.
이하, 도면을 참조하여 본 발명을 상세히 설명하도록 하며, 이하 설명에서는 편의상 아날로그 프런트 엔드를 그 약자인 ‘AFE’로, 마이크로 컴퓨터 유닛을 그 약자인 ‘MCU’로 기재하여 설명하도록 한다.
도 1은 본 발명에 따른 배터리 팩에 구성을 간략하게 나타내는 회로도이다.
상기 도 1을 참조하면, 배터리 팩(100)은 배터리 셀(110), 셀 밸런싱부(120), 아날로그 프런트 엔드(AFE, 130), 마이크로 컴퓨터 유닛(MCU, 140), 외부 단자(150), 충전 FET(160) 및 방전 FET(170), 그리고 통신 제어 FET(180)를 포함하여 구성될 수 있다.
여기서, 상기 외부 단자(150)는 배터리 팩(100)과 외부 시스템(200)이 연결되는 위한 구성으로, 상기 외부 시스템(200)은 예를 들어, 노트북, 휴대폰, 카메라 등으로 포함하는 배터리 팩이 장착/연결 가능한 기기일 수 있다.
이에 따라, 상기 외부 시스템(200)에 어댑터(충전기)와 같은 전원공급 장치나 외부 부하 장치가 연결됨에 따라 외부 단자(150)를 통하여 배터리 셀들(110)이 충전 또는 방전될 수 있다.
이와 같은 동작에 대해서는 외부 단자(150)의 설명 시 상세하게 설명하도록 한다.
여기서, 상기 아날로그 프런트 엔드(AFE)와 마이크로 컴퓨터 유닛(MCU)은 집적회로(Integrated Circuit)일 수 있다.
배터리 셀(110)은 MCU(140)의 제어에 따라 충전 및 방전되며, 편의상 도면에는 하나의 블록으로 도시하였지만 상기 배터리 셀(110)은 직렬 또는 병렬로 연결되는 하나 이상의 배터리 셀들로 구성될 수 있다.
셀 밸런싱부(120)는, 상기 복수 개의 배터리 셀(110)들과 연결되어 셀 밸런싱을 수행할 수 있다. 상기 셀 밸런싱부(120)는 AFE(130)에 의해 배터리 셀들(110)의 전압이 균형을 이루도록 밸런싱을 수행할 수 있으며, 보다 정확하게는 상기 AFE(130)의 동작을 전체적으로 제어하는 MCU(140)의 제어에 따라 밸런싱 동작을 수행할 수 있다.
여기서, 상기 셀 밸런싱부(120)에는 각각의 배터리 셀들(110)과 연결되어 전압을 센싱하는 전압 센싱부가 포함될 수도 있고, 또는 별도의 구성으로 마련될 수도 있다. 상기 전압 센싱부(미도시)는 각각의 배터리 셀들(110)의 전압을 센싱하여 후술하는 AFE(130)로 그 정보를 제공할 수 있다.
아날로그 프런트 엔드(AFE, 130)는, 상기 센싱된 각각의 배터리 셀들(110)의 전압 정보를 주기적으로 수신하여 배터리 셀들(110)의 전압 상태를 모니터링할 수 있다.
또한, 모니터링한 배터리 셀들(110)의 전압 상태에 대한 정보를 MCU(140)로 전달하며, 이를 전달받은 MCU(140)의 제어 명령에 따라 충전 FET(160) 및 방전 FET(170)의 온/오프 동작시키고, 배터리 셀들(110)의 전압이 균형을 이루도록 셀 밸런싱부(120)를 동작시킬 수 있다.
즉, 상기 AFE(130)는 도면에서 나타내는 바와 같이 배터리 셀들(110)/셀 밸런싱부(120)와 MCU(130) 사이에 구성되어 MCU(130)의 전체적인 제어 하에 충, 방전 FET(160, 170) 및 셀 밸런싱부(120)를 동작시키는 역할을 수행한다.
MCU(140)는, 상기에서 설명한 바와 같이 AFE(130)로부터 배터리 셀들(110)의 전압 상태에 대한 정보를 전달받아 이를 바탕으로 배터리 셀들(110)의 충전 및 방전, 셀 밸런싱 동작을 제어할 수 있다.
보다 정확하게는, 배터리 셀들(110)의 전압 상태에 따라 충전 및 방전, 그리고 셀 밸런싱 동작이 수행되도록 제어 신호/명령을 내리고, 이를 전달받은 AFE(130)가 그 제어신호/명령에 대응하여 충전 FET(160), 방전 FET(170) 그리고 셀 밸런싱부(120)를 동작시키는 것이다.
상기 MCU(140)는, AFE(130)로부터 전달받은 각각의 배터리 셀들(110)의 전압 상태를 기 설정된 판단 값과 비교하여 배터리 셀(110)의 과충전 또는 과방전을 판단할 수 있다. 상기 배터리 셀(110)의 전압이 기 설정된 과충전 판단 값 이상인 경우에는 과충전 상태로 판단하고, 그에 대응하는 과충전 판단 신호를 생성하여 AFE(130)로 출력하는 과충전 판단부(142)를 포함하여 구성될 수 있다.
또한, 상기 배터리 셀(110)의 전압이 기 설정된 과방전 판단 값 이하인 경우에는 과방전 상태로 판단하고, 그에 대응하는 과방전 판단 신호를 생성하여 AFE(130)로 출력하는 과방전 판단부(144)를 포함하여 구성될 수 있다.
이에, 상기 AFE(130)는 과충전 판단 신호를 입력 받은 경우는 배터리 팩에 더 이상의 충전 전류가 유입되는 것을 차단하기 위하여 충전 FET(160)를 오프 제어할 수 있고, 과방전 판단 신호를 입력 받은 경우는 배터리 팩의 방전 전류의 흐름을 차단하기 위하여 방전 FET(170)를 오프 제어할 수 있다.
또한, 상기 MCU(140)는 배터리 팩(100)과 외부 시스템(200)과의 통신할 수 있다. 상기 MCU(140)는 그 내부에 구성되는 SMBUS를 통해 외부 단자(150)에 연결되는 외부 시스템(200)과 통신할 수 있으며, 예를 들어 AFE(130)로부터 전달 받은 배터리 셀들(110)의 전압 상태 등과 같은 셀 데이터를 MCU(140)와 외부 단자(150) 사이에 구성되는 통신 경로를 통하여 외부 시스템(200)으로 전달할 수 있다.
이 때, 상기 셀 데이터는 SMBUS로부터 통신 경로(제1,2 경로)를 통해 통신 단자의 클럭신호(CLK)에 동기화되어 외부 시스템(200)으로 전달될 수 있다.
한편, 상기 MCU(140)는, 상기 MCU(140)와 외부 단자(150)의 통신 단자(154) 사이의 통신 경로에 구성되는 통신 제어 FET(180)의 온/오프를 제어하는 통신 제어 FET 차단부(146)를 포함하여 구성될 수 있다. 이에 대한 설명은 구성 통신 제어 FET(180)에 대한 설명 시 상세히 설명하도록 한다.
한편, 외부 단자(150)는, 도면에 도시된 바와 같이 출력단자(152) 및 통신단자(154)를 포함하여 구성될 수 있다.
상기 출력단자(152)는, 배터리 셀들(110)이 충전 및 방전되도록 하는 외부 시스템(200)과의 충전 및 방전 통로일 수 있다. 즉, 배터리 셀들(110)과 출력단자(150)의 P+ 및 P- 사이의 각각의 경로를 통하여 전류가 흐르게 되며, 이에 따라 배터리 셀들(110)이 충전 및 방전될 수 있다. 즉, 이 경로를 충. 방전 경로로 설명할 수 있다.
예를 들어, 배터리 팩(100)의 외부 단자(150)와 연결된 외부 시스템(150)에 그 전압 공급원인 어댑터(충전기)가 연결되면 상기 출력단자(152)를 통하여 충전 전류가 유입되고 이에 따라 배터리 셀들(110)이 충전되는 것이다.
반면, 외부 시스템(150)과 어댑터(충전기)가 분리되고 외부 부하와 연결되면, 외부 단자(150)의 출력단자(152)를 통해 배터리 셀들(110)로부터 외부 시스템(200)의 외부 부하로 전류가 흐르게 되어(방전 전류) 배터리 셀들(110)이 방전된다.
이 때, 배터리 셀들(110)과 출력단자(152) 사이에 형성되는 충. 방전 경로 상에는 충전 FET(160) 및 방전 FET(170)이 구성되어 있으며, 상술한 바와 같이 MCU(140)의 제어 하에 AFE(130)가 상기 충전 FET(160) 및 방전 FET(170)을 온. 오프 동작시킴으로 배터리 셀들의 충전 및 방전 동작을 제어할 수 있다.
즉, 상기에서 설명한 바와 같이, MCU(140)에서 과충전 판단 신호가 출력되면 AFE(130)는 충전 FET(160)에 오프 신호를 출력하여 외부 시스템(200)의 어댑터(충전기)로부터 배터리 셀들(110)로 충전 전류가 유입되는 것을 차단하며, MCU(140)에서 과방전 판단 신호가 출력되면 AFE(130)는 방전 FET(170)에 오프 신호를 출력하여 배터리 셀들(110)로부터 외부 시스템(200)의 외부 부하로 전류가 흐르는, 즉 방전 전류의 흐름을 차단할 수 있다.
또한, 배터리 셀들의 과충전 상태가 해제되면 충전 FET(160)를 온 시키고, 과방전 상태가 해제되면 방전 FET(170)를 온 시키는 제어를 통하여 배터리 셀들이 충전 및 방전될 수 있도록 한다.
여기서, 상기 충전 FET(160)와 방전 FET(170)는 하나의 경로 상에 접속되어 있으며, 서로 전류 흐름의 방향이 반대 방향으로 접속되어 있어 충전 및 방전 전류의 흐름을 제한할 수 있다.
한편, 상기 통신단자(154)는 MCU(140)가 외부 시스템(200)으로 배터리 셀들(110)의 데이터, 예를 들어 전압 상태 정보 등을 전달하기 위한 통로일 수 있다.
상기 MCU(140)와 통신단자(154) 사이에는 외부 시스템(200)의 통신을 위한 통신 경로가 형성되어 있고, 이와 연결되는 외부 시스템(200) 쪽의 통신 경로를 통하여 MCU(140)에서 외부 시스템(200)으로 배터리 셀들(110)의 데이터를 전달할 수 있다.
이 때, MCU(140)와 통신 단자(154) 사이의 상기 통신 경로에는 통신단자(154)에서 MCU(140)로의 전류 흐름을 차단하기 위한 통신 제어 FET(180)가 구성될 수 있다.
여기서, 보다 구체적으로는 도면에 도시된 바와 같이 통신단자(154)의 C(Clock)단자와 D(Date)단자에 각각 연결되는 제 1, 2경로로 구성될 수 있으며, 상기 통신 제어 FET(180)는 제 1, 2경로 각각에 구성되는 제 1통신 제어 FET(182), 제 2통신 제어 FET(184)으로 구성될 수 있다. 각 제 1, 2통신 제어 FET(182, 184)는 MCU(140)로부터 하나의 신호를 통하여 같은 상태로 제어되는 것으로서, 설명의 편의를 위하여 이후 설명에서는 통신 제어 FET(180)로 설명하도록 한다. 상기 통신 제어 FET(180)는, 상기에서 설명한 MCU(140)의 통신 제어 FET 차단부(146)에 의해 온/오프 제어될 수 있다.
보다 상세히 설명하면, 상기 통신 제어 FET 차단부(146)는 과방전 판단부(144)에서 과방전 판단 신호가 출력되는 경우, 이를 감지하고 통신 제어 FET 오프 신호를 생성하여 이를 통신 제어 FET(180)로 출력할 수 있다. 따라서, 통신 제어 FET(180)가 오프 제어되어 MCU(140)와 통신 단자(154) 사이의 전류 흐름이 차단될 수 있다.
이 때, 과방전 판단 신호가 생성되어 출력됨에 따라, AFE(130)는 방전 전류의 흐름을 차단하는 방전 FET 오프 신호를 출력하게 되는데, 상기 통신 제어 FET 오프 신호가 방전 FET 오프 신호보다 소정의 시간 먼저 출력되도록 구성된다.
예를 들어, 도면에는 별도로 표시되지 않았지만 상기 AFE(130)와 방전 FET(170) 사이에 딜레이 버퍼(Delay Buffer) 등과 같은 구성을 배치하여 통신 제어 FET 오프 신호가 출력되고, 소정의 시간 딜레이 후 방전 FET 오프 신호가 방전 FET에 출력될 수 있도록 할 수도 있고 또는 MCU(140) 내부에서 과방전 판단 신호를 생성한 후 소정의 시간 후에 AFE(130)로 출력하도록 구성하여 통신 제어 FET 오프 신호가 먼저 출력될 수 있도록 할 수도 있다. 하나의 특정 방식에 한정하는 것이 아니며, 방전 FET(170)는 통신 제어 FET(180)가 먼저 차단된 후 소정의 시간 후에 차단될 수 있도록 하는 다양한 방식을 통하여 구현될 수 있다.
이와 같이 통신 제어 FET(180)는 방전 FET(170)와 동일한 상태로 제어되도록 구성하여, 방전 전류 흐름 차단 시 발생하는 서지 전류가 통신 경로를 통하여 배터리 팩으로 흘러 들어와 MCU(140)를 파괴하는 위험 상황을 방지할 수 있는 것이다.
상기에서 설명하지는 않았지만, 과방전 상태 해제 시, 즉 오프 처리된 방전 FET(170)와 통신 제어 FET(180)를 온 처리하는 경우에도 두 FET는 동일한 상태로 제어되며, 그 순서는 과방전 상태와 역순인 방전 FET(170) -> 통신 제어 FET(180)의 순서로 제어된다. 이에 대해서는 후술하는 동작 단계 설명 시 상세하게 설명하도록 한다.
여기서, 상기 소정의 시간은 예를 들어 250ms로 설정될 수 있다.
도 2는 본 발명에 따른 배터리 팩의 제어회로의 동작 단계를 나타내는 블록도이다.
우선, 각각의 배터리 셀의 전압 상태를 모니터링하여 배터리 셀들의 과충전 또는 과방전 상태를 판단하는 상태 판단단계(S100)가 동작한다. 이는 도 1 및 2를 참조하여 설명한 바와 같이, AFE(130)는 각각의 배터리 셀의 전압 상태를 모니터링하고, 이에 대한 정보를 MCU(140)로 전달함에 따라 MCU(140)는 기 설정된 과충전 판단 값 및 과방전 판단 값을 이용하여 배터리 셀들(110)의 과충전 또는 과방전 상태 여부를 판단할 수 있다.
상기와 같이, MCU(140)의 판단에 따라 배터리 셀(110)이 과방전인 것으로 판단되면 과방전에 대한 배터리 셀의 보호 동작을 수행하는 과방전 보호 단계(S200)가 동작한다.
과방전 보호 단계(S200)는, 과방전 판단 신호 출력단계(S210), 통신 제어 FET 차단단계(S220) 및 방전 FET 차단단계(S230)의 순서로 동작할 수 있다.
보다 구체적으로 설명하면, 상태 판단단계(S100)를 통해 배터리 셀들이 과방전 상태인 것으로 판단되면 배터리 셀들이 방전되는 것을 차단하기 위하여 배터리 셀들(110)로부터 출력단자(152), 즉 외부 시스템(200)의 외부 부하로 전류가 흐르는 것을 차단하는 동작이 수행되어야 한다. 따라서, MCU(140)에서 배터리 셀이 과방전 상태인 것으로 판단되면 AFE(130)로 과방전 판단 신호를 생성하여 출력하는 과방전 판단 신호 출력단계(S210)가 동작된다.
이 때, MCU(140)의 통신 제어 FET 차단부(146)는 과방전 판단 신호가 생성되어 출력되는 것을 감지하고, 통신 경로 상의 통신 제어 FET(180)를 차단하는 통신 제어 FET 차단단계(S220)를 수행한다.
보다 구체적으로는, 통신 제어 FET 차단부(146)는 과방전 판단 신호가 생성되어 출력되는 것을 감지하고 통신 제어 FET 오프 신호를 생성하여 통신 제어 FET(180)에 출력하여 통신 제어 FET(180)를 오프 제어한다. 따라서, MCU(140)와 외부 시스템(200)과의 통신 경로에 전류 흐름을 차단할 수 있다.
상기 통신 제어 FET 차단단계(S220)가 동작된 후, 배터리 셀들(110)과 출력단자(152) 사이의 충. 방전 경로에 방전 전류 흐름을 차단하는 방전 FET 차단단계(S230)가 동작된다.
보다 구체적으로는, MCU(140)로부터 과방전 판단 신호를 입력 받은 AFE(130)는 이를 방전 전류의 흐름을 차단하라는 명령으로 인식하고, 배터리 셀들(110)과 출력단자(152, P-) 사이의 충. 방전 경로 상에 구성된 방전 FET를 오프 제어하는 방전 FET 오프 신호를 생성한다.
이 때, 생성된 방전 FET 오프 신호를 방전 FET(170)로 바로 출력하지 않고, 상기 통신 제어 FET 차단단계(S220)가 동작한 후 출력하여 방전 FET(170)를 오프 제어한다.
상술한 바와 같이, 예를 들어 AFE(130)과 방전 FET(170) 사이에 딜레이 버퍼(Delay Buffer) 등과 같은 구성을 배치할 수도 있고, AFE(130)의 시스템 구성 시 방전 FET 오프 신호가 생성된 후 소정의 시간 후에 출력될 수 있도록 하는 등의 다양한 방식을 통하여 통신 제어 FET(180)가 오프된 후 소정의 시간 후에 방전 FET(170)가 차단될 수 있도록 할 수 있다.
즉, 과방전 보호 동작 시 방전 FET(170)를 오프 제어하기 전에 통신 제어 FET(180)를 이용하여 통신 경로 상의 전류 흐름을 먼저 차단하여 외부 시스템(200)과의 통신 경로를 절연함으로써 전류가 순간적으로 통신 경로로 유입되지 않도록 한 후, 방전 전류의 흐름을 차단하고자 하는 것이다.
이와 같이 방전 FET 오프 시, 즉 방전 전류 흐름을 차단하여 발생하는 서지 전류가 통신 경로를 통하여 MCU(140)를 파괴하지 못하도록 함으로써 MCU(140)를 보호할 수 있고, 이는 나아가 배터리 팩의 안전성을 향상시킬 수 있다.
여기서, 상기 소정의 시간은 예를 들어 250ms로 설정될 수 있다.
상기와 같이 배터리 셀들의 과방전 보호 단계(S200)가 동작한 후에는, 각각의 배터리 셀들의 전압 상태를 모니터링하여 과방전 보호 상태의 해제 여부 즉, 정상 상태로 복원되었음을 판단하는 과방전 해제 판단단계(S300), 상기 과방전 보호 상태가 해제된 것으로 판단된 경우, 과방전 보호 동작을 해제하는 과방전 해제단계(S400)가 수행된다.
MCU(140)는 과방전 보호 동작 후, 배터리 셀들의 전압 상태와 기 설정된 과방전 판단 값과의 비교를 통하여 과방전 상태의 해제 여부를 판단한다(S300).
이에, 상기 MCU(140)는 과방전 해제 신호를 생성하여 AFE(130)로 출력하고, 이를 입력 받은 AFE(130)는 차단된 방전 전류의 흐름을 해제하라는 명령으로 인식하고, 방전 FET 온 신호를 생성 및 출력하여 방전 FET 차단을 해제하는 방전 FET 차단 해제단계(S410)가 동작된다.
한편, 상기 MCU(140)는 방전 FET 온 신호가 출력됨을 감지하고, 차단된 통신 경로를 해제하기 위하여 통신 제어 FET 온 신호를 생성 및 출력하여 통신 제어 FET 차단을 해제할 수 있다. 즉, MCU(140)와 외부 시스템(200)과의 통신경로에 전류 흐름이 진행될 수 있다(S420).
여기서, 과방전 보호 단계의 경우와 같이 방전 FET 제어와 통신 제어 FET를 제어하는 그 사이에는 소정의 시간 간격이 존재하도록 동작된다.
즉, MCU(140)에서 방전 FET 온 신호가 출력되는 것을 감지하여 통신 제어 FET 온 신호를 생성하고 출력함으로써 이는 방전 FET 차단 해제단계(S410) 동작 후에 통신 제어 FET 차단 해제단계(S420)가 동작되는 것이며, 그 시간 간격을 미리 설정하여 일정 시간 간격을 두고 두 단계가 동작하도록 구성되며, 상기 소정의 시간은 예를 들어 250ms로 설정될 수 있다.
결론적으로, 상기와 같이 과방전 보호 단계(S200)와 과방전 해제단계(S320)의 각 단계를 서로 역순으로 동작되는 것으로 설명할 수 있다.
보다 구체적으로 설명하면, 상기 과방전 보호 단계(S200)에서는 통신 제어 FET를 먼저 오프 제어한 후(S220), 소정의 시간 후에 방전 FET를 오프 제어(S230)하도록 단계 구성된다.
반면, 상기 과방전 해제단계(S320)에서는 방전 FET를 먼저 온 제어한 후(S322), 소정의 시간 후에 통신 제어 FET를 온 제어(S324)하도록 단계 구성된다.
즉, 과방전 보호 시에는 방전 전류 흐름을 차단하기 전에 통신 경로를 먼저 절연/차단하고, 과방전 해제 시에는 방전 FET를 온 제어하여 방전 전류가 흐르도록 한 후 통신 경로에 전류가 흐르도록 함으로써 방전 전류의 흐름이 차단되었을 시 발생하는 서지 전류가 통신 경로를 통하여 유입되어 MCU(140)가 파괴되는 것을 방지하고자 하는 것이다.
이와 같은 단계 구성을 통하여 방전 FET(170)와 통신 제어 FET(180)를 동일한 상태(온/오프)로 제어하고, 그 순서를 방전 전류 차단 시에는 통신 제어 FET(180)->방전 FET(170)의 순서로 오프 제어하고, 방전 전류 차단 해제 시에는 방전 FET(170)->통신 제어 FET(180)의 순서로 온 제어함으로써 방전 전류의 흐름이 차단됨에 따라 서지 전류가 통신 단자(150)를 통하여 배터리 팩으로 흘러 들어와 MCU(140)에 좋지 않은 영향을 미치게 되는 것을 방지할 수 있어 보다 안정성이 향상된 배터리 팩을 제공할 수 있다.
한편, 본 발명의 기술적 사상은 상기 실시 예에 따라 구체적으로 기술되었으나, 상기 실시 예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주지해야 한다. 또한, 본 발명의 기술분야에서 당업자는 본 발명의 기술 사상의 범위 내에서 다양한 실시 예가 가능함을 이해할 수 있을 것이다.

Claims (11)

  1. 하나 이상의 배터리 셀을 포함하여 구성되는 배터리 팩에 있어서,
    상기 배터리 셀들의 밸런싱을 수행하는 셀 밸런싱부;
    상기 각각의 배터리 셀의 전압 상태를 모니터링하고, 상기 셀 밸런싱부를 제어하는 아날로그 프런트 엔드(AFE);
    상기 아날로그 프런트 엔드(AFE)에서 모니터링한 각각의 배터리 셀의 전압 상태를 바탕으로 하여 상기 아날로그 프런트 엔드(AFE)를 제어하는 마이크로 컴퓨터 유닛(MCU);
    상기 배터리 팩과 외부 시스템이 연결되는 외부 단자;
    를 포함하여 구성되는 배터리 팩.
  2. 청구항 1에 있어서,
    상기 외부 단자는,
    상기 배터리 셀과 외부 시스템 사이에 전류가 흐르도록 하는 출력 단자;
    상기 마이크로 컴퓨터 유닛(MCU)과 외부 시스템과의 통신이 가능하도록 하는 통신 단자;
    를 포함하여 구성되는 것을 특징으로 하는 배터리 팩.
  3. 청구항 2에 있어서,
    상기 배터리 셀과 출력 단자 사이에 흐르는 전류 경로 상에 구성되어, 상기 출력 단자로부터 배터리 셀로의 전류 흐름을 차단하는 충전 FET; 및 상기 배터리 셀로부터 출력 단자로의 전류 흐름을 차단하는 방전 FET; 를 포함하여 구성되는 것을 특징으로 하는 배터리 팩.
  4. 청구항 3에 있어서,
    상기 충전 FET 및 방전 FET는, 상기 아날로그 프런트 엔드(AFE)에 의해 온/오프 동작하는 것을 특징으로 하는 배터리 팩.
  5. 청구항 4에 있어서,
    상기 마이크로 컴퓨터 유닛(MCU)과 통신 단자 사이에는 통신 경로가 형성되며, 상기 통신 경로 상에는 상기 마이크로 컴퓨터 유닛(MCU)의 제어에 의해 통신 단자와 마이크로 컴퓨터 유닛(MCU)의 사이의 경로를 차단하는 통신 제어 FET; 가 구성되는 것을 특징으로 하는 배터리 팩.
  6. 청구항 5에 있어서,
    상기 마이크로 컴퓨터 유닛(MCU)은, 상기 배터리 셀이 과충전인 것으로 판단되면 과충전 판단 신호를 생성하여 아날로그 프런트 엔드(AFE)로 출력하는 과충전 판단부;
    상기 배터리 셀이 과방전인 것으로 판단되면 과방전 판단 신호를 생성하여 아날로그 프런트 엔드(AFE)로 출력하는 과방전 판단부;
    상기 과방전 판단부에서 과방전 판단 신호가 출력되는 것을 감지하고, 통신 제어 FET으로 통신 제어 FET 오프 신호를 출력하여 마이크로 컴퓨터 유닛(MCU)과 통신 단자 사이의 전류 흐름을 차단하는 통신 제어 FET 차단부; 를 포함하여 구성되는 것을 특징으로 하는 배터리 팩.
  7. 청구항 6에 있어서,
    상기 아날로그 프런트 엔드(AFE)는, 상기 마이크로 유닛(MCU)으로부터 과충전 판단 신호를 입력 받은 경우에는 충전 FET 오프 신호를 출력하여 충전 전류의 흐름을 차단하고, 상기 과방전 판단 신호를 입력 받은 경우에는 방전 FET 오프 신호를 출력하여 방전 전류의 흐름을 차단하는 것을 특징으로 하는 배터리 팩.
  8. 청구항 7에 있어서,
    상기 방전 FET 오프 신호는, 상기 통신 제어 FET 오프 신호가 출력된 후 소정의 시간 후에 출력되는 것을 특징으로 하는 배터리 팩.
  9. 하나 이상의 배터리 셀을 포함하여 구성되는 배터리 팩을 제어하는 방법에 있어서,
    각각의 배터리 셀의 전압 상태를 모니터링하여, 배터리 셀들의 과충전 또는 과방전 상태를 판단하는 상태 판단단계;
    상기 상태 판단단계에서 배터리 셀들이 과방전인 것으로 판단되는 경우, 과방전 보호 단계; 가 동작하는 것으로 구성되며,
    상기 과방전 보호 단계는,
    방전 전류의 흐름을 차단하기 위하여 아날로그 프런트 엔드(AFE)로 과방전 판단 신호를 출력하는 과방전 판단 신호 출력단계;
    상기 배터리 팩과 외부 시스템과의 통신 경로 상에 구성된 통신 제어 FET를 차단하는 통신 제어 FET 차단단계;
    상기 배터리 셀들로부터 외부 단자로의 방전 전류의 흐름을 차단하는 방전 FET 차단단계;
    를 포함하여 구성되는 배터리 팩 제어 방법.
  10. 청구항 9에 있어서,
    상기 과방전 보호 단계 동작 후에는,
    각각의 배터리 셀의 전압 상태를 모니터링하여, 배터리 셀들의 과방전 해제 여부를 판단하는 과방전 해제 판단단계;
    상기 배터리 셀들의 과방전 상태가 해제되는 것으로 판단된 경우, 상기 배터 리 셀들의 과방전 보호 상태를 해제하는 과방전 해제단계; 가 동작하며,
    상기 과방전 해제단계는,
    방전 FET 온 신호를 생성 및 출력하여 방전 FET 차단을 해제하는 방전 FET 차단 해제단계;
    상기 통신 제어 FET 온 신호를 생성 및 출력하여 통신 제어 FET 차단을 해제하는 통신 제어 FET 차단 해제단계; 를 포함하여 구성되고,
    통신 제어 FET 차단 해제단계는, 상기 방전 FET 차단 해제단계가 동작한 후, 소정의 시간 후에 동작하는 것을 특징으로 하는 배터리 팩 제어방법.
  11. 청구항 9에 있어서,
    상기 방전 FET 차단단계는, 상기 통신 제어 FET 차단단계가 동작한 후, 소정의 시간 후에 동작하는 것을 특징으로 하는 배터리 팩 제어 방법.
PCT/KR2018/010582 2017-09-15 2018-09-11 통신 단 절연 기능을 포함하는 배터리 팩 WO2019054712A1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US16/479,751 US11171495B2 (en) 2017-09-15 2018-09-11 Battery pack having communication terminal isolation function
CN201880009239.1A CN110235298B (zh) 2017-09-15 2018-09-11 具有通信端子隔离功能的电池组
EP18857174.9A EP3561941A4 (en) 2017-09-15 2018-09-11 BATTERY PACK WITH COMMUNICATION TERMINAL ISOLATION FUNCTION
JP2019570940A JP7038953B2 (ja) 2017-09-15 2018-09-11 通信端子の絶縁機能を有するバッテリーパック

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020170118635A KR102331840B1 (ko) 2017-09-15 2017-09-15 통신 단 절연 기능을 포함하는 배터리 팩
KR10-2017-0118635 2017-09-15

Publications (1)

Publication Number Publication Date
WO2019054712A1 true WO2019054712A1 (ko) 2019-03-21

Family

ID=65722983

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2018/010582 WO2019054712A1 (ko) 2017-09-15 2018-09-11 통신 단 절연 기능을 포함하는 배터리 팩

Country Status (6)

Country Link
US (1) US11171495B2 (ko)
EP (1) EP3561941A4 (ko)
JP (1) JP7038953B2 (ko)
KR (1) KR102331840B1 (ko)
CN (1) CN110235298B (ko)
WO (1) WO2019054712A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220125601A (ko) 2021-03-05 2022-09-14 삼성전자주식회사 원격 제어 장치 및 그 제어 방법
KR102646309B1 (ko) * 2021-10-14 2024-03-08 삼성에스디아이 주식회사 보호 회로 및 이를 포함하는 배터리 팩

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070105220A (ko) * 2006-04-25 2007-10-30 삼성에스디아이 주식회사 배터리 팩의 보호 회로
KR20070109084A (ko) * 2006-05-09 2007-11-15 삼성에스디아이 주식회사 배터리 팩
JP2009117262A (ja) * 2007-11-08 2009-05-28 Sanyo Electric Co Ltd パック電池
KR20120013775A (ko) * 2010-08-06 2012-02-15 삼성에스디아이 주식회사 배터리 팩 및 이의 제어 방법
KR20120059852A (ko) * 2010-12-01 2012-06-11 삼성에스디아이 주식회사 배터리 보호회로 및 이의 제어방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3301472B2 (ja) 1995-08-21 2002-07-15 ティアック株式会社 突入電流防止機能を有する回路装置
JP4918244B2 (ja) 2005-10-11 2012-04-18 パナソニック株式会社 電池パック
JP4299309B2 (ja) * 2006-02-07 2009-07-22 レノボ・シンガポール・プライベート・リミテッド 蓄電池の充電システムおよび充電方法
KR20070105219A (ko) 2006-04-25 2007-10-30 삼성에스디아이 주식회사 배터리 팩의 보호 회로
JP2008043009A (ja) 2006-08-03 2008-02-21 Sony Corp 電池パックおよび制御方法
KR101084799B1 (ko) 2009-09-08 2011-11-21 삼성에스디아이 주식회사 배터리 팩
KR101113415B1 (ko) * 2009-12-29 2012-03-02 삼성에스디아이 주식회사 배터리 팩의 보호 회로
US20110140662A1 (en) * 2010-03-31 2011-06-16 Guoxing Li Balancing system for a battery pack
KR101865442B1 (ko) 2011-10-28 2018-06-07 르네사스 일렉트로닉스 가부시키가이샤 배터리 시스템
KR101124511B1 (ko) 2011-11-04 2012-03-16 한양전공주식회사 태양전지 어레이 상태 감시 장치
JP5931567B2 (ja) 2012-04-26 2016-06-08 株式会社東芝 組電池モジュール
KR101973054B1 (ko) * 2012-10-16 2019-04-26 삼성에스디아이 주식회사 배터리 팩 및 배터리 팩의 제어 방법
KR20160063757A (ko) * 2014-11-27 2016-06-07 삼성에스디아이 주식회사 배터리 충전방법 및 이를 이용한 배터리 팩
KR102285145B1 (ko) * 2015-05-11 2021-08-04 삼성에스디아이 주식회사 전기 이동 수단 및 그 제어 방법
JP6628501B2 (ja) * 2015-06-08 2020-01-08 株式会社マキタ 充電制御装置、充電器及び充電システム
KR20170021120A (ko) * 2015-08-17 2017-02-27 삼성에스디아이 주식회사 배터리 관리 시스템 및 이를 포함하는 배터리 팩
KR102035682B1 (ko) 2015-11-02 2019-10-23 주식회사 엘지화학 배터리 팩의 직병렬 동작 제어 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070105220A (ko) * 2006-04-25 2007-10-30 삼성에스디아이 주식회사 배터리 팩의 보호 회로
KR20070109084A (ko) * 2006-05-09 2007-11-15 삼성에스디아이 주식회사 배터리 팩
JP2009117262A (ja) * 2007-11-08 2009-05-28 Sanyo Electric Co Ltd パック電池
KR20120013775A (ko) * 2010-08-06 2012-02-15 삼성에스디아이 주식회사 배터리 팩 및 이의 제어 방법
KR20120059852A (ko) * 2010-12-01 2012-06-11 삼성에스디아이 주식회사 배터리 보호회로 및 이의 제어방법

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3561941A4 *

Also Published As

Publication number Publication date
CN110235298B (zh) 2022-10-04
KR20190031392A (ko) 2019-03-26
EP3561941A4 (en) 2020-04-15
US11171495B2 (en) 2021-11-09
JP2020524476A (ja) 2020-08-13
US20190363549A1 (en) 2019-11-28
CN110235298A (zh) 2019-09-13
EP3561941A1 (en) 2019-10-30
KR102331840B1 (ko) 2021-12-01
JP7038953B2 (ja) 2022-03-22

Similar Documents

Publication Publication Date Title
WO2019103364A1 (ko) 무선 배터리 관리 시스템 및 그것을 이용하여 배터리팩을 보호하는 방법
WO2019216532A1 (ko) 배터리 제어 장치 및 이를 포함하는 에너지 저장 시스템
WO2019022377A1 (ko) 마스터 배터리 관리 유닛 및 이를 포함하는 배터리팩
WO2019017596A1 (ko) 무선 배터리 관리 시스템 및 이를 포함하는 배터리팩
WO2014077522A1 (ko) 배터리 시스템의 릴레이 융착 검출 장치 및 방법
WO2019088558A1 (ko) 배터리 팩
WO2010062141A2 (ko) 배터리 셀 전압 측정 장치 및 방법
WO2015012587A1 (ko) 배터리 과충전 방지 장치
WO2019151631A1 (ko) 배터리 보호 회로 및 이를 포함하는 배터리 팩
WO2019088430A1 (ko) 체결 인식 기능을 갖춘 배터리 팩
WO2021033956A1 (ko) 배터리 시스템 및 배터리 시스템의 운용 방법
WO2019054712A1 (ko) 통신 단 절연 기능을 포함하는 배터리 팩
WO2019124806A1 (ko) 통신 이상을 진단하기 위한 장치 및 방법
WO2022098012A1 (ko) 배터리 관리 방법 및 이를 이용한 배터리 시스템
WO2021085816A1 (ko) 충전 스위치부 이상 감지 방법 및 이를 적용한 배터리 시스템
WO2020171417A1 (ko) Ess의 안정화 시스템 및 그 방법
WO2017047963A1 (ko) 차량 상시전원과 연결된 모바일단말의 배터리 완전 충전 감지 장치
WO2013129736A1 (ko) 휴대용 단말기의 충전장치 및 방법
WO2018088685A1 (ko) 배터리 팩
WO2019088404A1 (ko) 배터리 충전량 표시 방법 및 이를 수행하는 배터리 팩 및 전자 기기
WO2019132245A1 (ko) 배터리 관리 시스템 및 이를 포함하는 배터리 팩
WO2020153663A1 (ko) 배터리 보호회로 및 이를 이용한 과전류 차단 방법
WO2018143541A1 (ko) 배터리 팩, 배터리 관리 시스템 및 그 방법
WO2018139734A1 (ko) 배터리 팩 관리 방법 및 시스템
WO2022019612A1 (ko) 듀얼 배터리의 배터리 간 충/방전 제어 시스템 및 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18857174

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2018857174

Country of ref document: EP

Effective date: 20190726

ENP Entry into the national phase

Ref document number: 2019570940

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE