WO2018235261A1 - 高周波増幅器 - Google Patents

高周波増幅器 Download PDF

Info

Publication number
WO2018235261A1
WO2018235261A1 PCT/JP2017/023200 JP2017023200W WO2018235261A1 WO 2018235261 A1 WO2018235261 A1 WO 2018235261A1 JP 2017023200 W JP2017023200 W JP 2017023200W WO 2018235261 A1 WO2018235261 A1 WO 2018235261A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal
amplifier
envelope
high frequency
power
Prior art date
Application number
PCT/JP2017/023200
Other languages
English (en)
French (fr)
Inventor
修一 坂田
優治 小松崎
新庄 真太郎
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to CN201780092115.XA priority Critical patent/CN110771033A/zh
Priority to EP17914477.9A priority patent/EP3624335A4/en
Priority to US16/611,785 priority patent/US20210083627A1/en
Priority to JP2019524826A priority patent/JP6749492B2/ja
Priority to PCT/JP2017/023200 priority patent/WO2018235261A1/ja
Publication of WO2018235261A1 publication Critical patent/WO2018235261A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0288Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using a main and one or several auxiliary peaking amplifiers whereby the load is connected to the main amplifier using an impedance inverter, e.g. Doherty amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0261Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
    • H03F1/0266Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/102A non-specified detector of a signal envelope being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Definitions

  • the present invention relates to a high frequency amplifier including a carrier amplifier and a peak amplifier.
  • Patent Document 1 discloses a Doherty type high frequency amplifier including a carrier amplifier and a peak amplifier.
  • the high frequency amplifier distributes the input high frequency signal to the carrier amplifier and the peak amplifier.
  • the carrier amplifier amplifies one distributed high frequency signal
  • the peak amplifier amplifies the other distributed high frequency signal if the power of the other distributed high frequency signal is greater than a predetermined power.
  • the high frequency amplifier combines the high frequency signal amplified by the carrier amplifier and the high frequency signal amplified by the peak amplifier, and outputs the combined high frequency signal.
  • This high frequency amplifier has a phaser for adjusting the phase of the other distributed high frequency signal on the input side of the peak amplifier, and has a phaser for adjusting the phase of the high frequency signal after amplification on the output side of the carrier amplifier. ing.
  • the phase shifter on the input side of the peak amplifier is provided to realize highly efficient operation even if the power of the input high frequency signal changes.
  • the phase shifter on the output side of the carrier amplifier is provided to combine the high frequency signal amplified by the carrier amplifier and the high frequency signal amplified by the peak amplifier.
  • the carrier amplifier is a source-grounded transistor
  • the high frequency amplifier includes a power source modulation unit that applies a voltage to the drain terminal, which is the output terminal of the carrier amplifier.
  • the power supply modulation unit applies the calculated drain voltage to the drain terminal of the carrier amplifier if the drain voltage calculated from the envelope of the input high frequency signal is equal to or higher than the threshold voltage, and the calculated drain voltage is the threshold voltage If it is less than the threshold voltage is applied to the drain terminal of the carrier amplifier.
  • the power supply modulation unit is provided for the purpose of improving the efficiency when the power of the input high frequency signal is low.
  • a conventional high frequency amplifier includes a phase shifter, which is formed by a quarter wavelength line or the like.
  • a phase shifter formed of a quarter wavelength line or the like.
  • highly efficient operation can be realized.
  • the frequency of the high frequency signal that can realize high efficiency operation is limited to the vicinity of the center frequency of the quarter wavelength line, there is a problem that the frequency band that can realize high efficiency operation is limited. .
  • the present invention has been made to solve the above-described problems, and provides a high-frequency amplifier capable of achieving highly efficient operation without including a phase shifter formed of a quarter wavelength line or the like.
  • the purpose is
  • a high frequency amplifier comprises a signal distributor for distributing a signal to be amplified, a carrier amplifier for amplifying one of the signals distributed by the signal distributor, and the other signal distributed by the signal distributor.
  • a variable power supply is provided with a peak amplifier, a signal synthesizer for combining the signal amplified by the carrier amplifier and the signal amplified by the peak amplifier, and an envelope detector for detecting an envelope of the signal to be amplified. As the envelope detected by the envelope detection unit is larger, a larger voltage is applied to the output terminal of the carrier amplifier.
  • an envelope detection unit for detecting the envelope of the signal to be amplified is provided, and the variable power supply has a larger voltage at the output terminal of the carrier amplifier as the envelope detected by the envelope detection unit is larger. Since the application is made, high efficiency operation can be realized without providing a phase shifter formed by a quarter wavelength line or the like.
  • FIG. 6 is an explanatory view showing a relationship between an amplitude B indicating a size of an envelope standardized by the maximum value B MAX of the amplitude and a drain voltage V standardized by the maximum value V MAX of the drain voltage. It is explanatory drawing which shows the result of having simulated the relationship between the output power of high frequency amplifier, and efficiency. It is explanatory drawing which shows the result of having simulated the frequency dependence of efficiency when backoff is 6 dB. It is a block diagram which shows the high frequency amplifier by Embodiment 2 of this invention.
  • FIG. 6 is an explanatory view showing a relationship between an amplitude B indicating a size of an envelope standardized by the maximum value B MAX of the amplitude and a drain voltage V standardized by the maximum value V MAX of the drain voltage. It is explanatory drawing which shows the result of having simulated the relationship between the output power of high frequency amplifier, and efficiency. It is explanatory drawing which shows the result of having simulated the frequency dependence of efficiency when backoff is 6
  • FIG. 6 is an explanatory view showing a relationship between an amplitude B indicating a size of an envelope standardized by the maximum value B MAX of the amplitude and a drain voltage V standardized by the maximum value V MAX of the drain voltage. It is explanatory drawing which shows the result of having simulated the relationship between the output power of high frequency amplifier, and efficiency. It is explanatory drawing which shows the result of having simulated the frequency dependence of efficiency when backoff is 12 dB.
  • FIG. 1 is a block diagram showing a high frequency amplifier according to a first embodiment of the present invention.
  • an input terminal 1 is a terminal for inputting a digital signal as a signal to be amplified.
  • the baseband signal generation unit 2 converts the digital signal input from the input terminal 1 into an analog signal, and outputs the converted analog signal to the frequency conversion unit 3 and the envelope detection unit 9 as a baseband signal.
  • the frequency converter 3 converts the frequency of the baseband signal output from the baseband signal generator 2 into a carrier frequency, thereby converting the baseband signal into a high frequency signal and outputting the high frequency signal to the signal distributor 4. .
  • the signal distributor 4 distributes the high frequency signal output from the frequency converter 3 to the carrier amplifier 5 and the peak amplifier 6.
  • the carrier amplifier 5 amplifies one of the high frequency signals distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal combiner 7.
  • the carrier amplifier 5 for example, an amplification element operating in class AB is used.
  • the amplification element used for the carrier amplifier 5 is a source-grounded transistor.
  • the input terminal of the carrier amplifier 5 is a gate terminal
  • the output terminal of the carrier amplifier 5 is a drain terminal.
  • the carrier amplifier 5 amplifies the high frequency signal even if the power of one of the high frequency signals distributed by the signal distributor 4 is low or high.
  • the peak amplifier 6 amplifies the other high frequency signal distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal synthesizer 7.
  • the peak amplifier 6 for example, an amplification element operating in class B or an amplification element operating in class C is used.
  • the amplification element used for the peak amplifier 6 is a source-grounded transistor.
  • the input terminal of the peak amplifier 6 is a gate terminal
  • the output terminal of the peak amplifier 6 is a drain terminal.
  • the peak amplifier 6 performs an amplification operation of the other high frequency signal distributed by the signal distributor 4 when the power of the other signal distributed by the signal distributor 4 is equal to or higher than the operating power of the peak amplifier 6.
  • the bias voltage applied to the gate terminal of the peak amplifier 6 is adjusted.
  • the operating power of the peak amplifier 6 is power that causes saturation of the power of the output signal of the carrier amplifier 5 among the power of one of the signals distributed by the signal distributor 4.
  • the signal combiner 7 combines the amplified high frequency signal output from the carrier amplifier 5 and the amplified high frequency signal output from the peak amplifier 6, and outputs the combined high frequency signal to the output terminal 8.
  • the output terminal 8 is a terminal for outputting the high frequency signal output from the signal combiner 7 to the outside.
  • the envelope detection unit 9 detects the envelope of the baseband signal output from the baseband signal generation unit 2 and outputs the detected envelope to the variable power supply 10.
  • the variable power supply 10 includes a drain voltage calculation unit 11, a delay adjustment unit 12, and a voltage output unit 13. The larger the envelope detected by the envelope detection unit 9, the larger the voltage at the output terminal of the carrier amplifier 5. Apply to a certain drain terminal.
  • the drain voltage calculation unit 11 applies a drain voltage to the drain terminal of the carrier amplifier 5 using the amplitude indicating the size of the envelope output from the envelope detection unit 9 and the maximum value of the amplitude set in advance. Is calculated, and voltage information indicating the calculated drain voltage is output to the delay adjustment unit 12.
  • the delay adjustment unit 12 outputs the voltage output from the drain voltage calculation unit 11 so that the input timing of the high frequency signal to the carrier amplifier 5 and the peak amplifier 6 matches the application timing of the drain voltage to the drain terminal of the carrier amplifier 5. After temporarily holding the information, voltage information is output to the voltage output unit 13. That is, after the delay adjustment unit 12 holds the voltage information output from the drain voltage calculation unit 11 for a time corresponding to the signal delay time in the frequency conversion unit 3 and the signal distributor 4, the voltage information Output to 13.
  • the voltage output unit 13 applies the drain voltage indicated by the voltage information output from the delay adjustment unit 12 to the drain terminal of the carrier amplifier 5.
  • the fixed power supply 14 applies a constant drain voltage to the drain terminal which is the output terminal of the peak amplifier 6.
  • the baseband signal generation unit 2 converts the digital signal input from the input terminal 1 into an analog signal, and outputs the converted analog signal to the frequency conversion unit 3 and the envelope detection unit 9 as a baseband signal.
  • the frequency converter 3 converts the frequency of the baseband signal output from the baseband signal generator 2 into a carrier frequency, thereby converting the baseband signal into a high frequency signal and outputting the high frequency signal to the signal distributor 4. .
  • the signal distributor 4 distributes the high frequency signal output from the frequency converter 3 to the carrier amplifier 5 and the peak amplifier 6.
  • the carrier amplifier 5 amplifies one of the high frequency signals distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal combiner 7.
  • the peak amplifier 6 is set to perform an amplification operation when the power of the output signal of the carrier amplifier 5 is saturated because the power of the high frequency signal distributed by the signal distributor 4 is high. There is. Therefore, the peak amplifier 6 does not perform the amplification operation if the power of the output signal of the carrier amplifier 5 is not saturated, but if the power of the output signal of the carrier amplifier 5 is saturated, the signal distribution is performed.
  • the other high frequency signal distributed by the unit 4 is amplified, and the amplified high frequency signal is output to the signal synthesizer 7.
  • the signal combiner 7 combines the amplified high frequency signal output from the carrier amplifier 5 and the amplified high frequency signal output from the peak amplifier 6, and outputs the combined high frequency signal to the output terminal 8.
  • a high frequency signal input to the carrier amplifier 5 to enable high efficiency operation without providing a phase shifter formed by a quarter wavelength line or the like.
  • the drain voltage applied to the drain terminal of the carrier amplifier 5 is adjusted in accordance with the power of Specifically, it is as follows.
  • the envelope detection unit 9 detects the envelope of the baseband signal output from the baseband signal generation unit 2 and outputs the detected envelope to the variable power supply 10.
  • the drain voltage calculation unit 11 of the variable power supply 10 uses the amplitude B indicating the size of the envelope output from the envelope detection unit 9 and the maximum value B MAX of the amplitude set in advance to The drain voltage V applied to the drain terminal which is the output terminal is calculated. For example, as shown in the following equation (1), the drain voltage calculation unit 11 sets the amplitude B indicating the size of the envelope output from the envelope detection unit 9 to the maximum amplitude corresponding to the normalized voltage of the amplitude. By dividing by the value B MAX , the drain voltage V applied to the drain terminal of the carrier amplifier 5 is calculated.
  • the drain voltage V is a voltage standardized by the maximum value V MAX .
  • V MAX is the maximum value of the drain voltage V set in advance, and corresponds to the normalized voltage of the drain voltage.
  • the drain voltage calculation unit 11 outputs voltage information indicating the drain voltage V to the delay adjustment unit 12.
  • the delay adjustment unit 12 outputs the voltage output from the drain voltage calculation unit 11 so that the input timing of the high frequency signal to the carrier amplifier 5 and the peak amplifier 6 matches the application timing of the drain voltage to the drain terminal of the carrier amplifier 5. After temporarily holding the information, voltage information is output to the voltage output unit 13. That is, after the delay adjustment unit 12 holds the voltage information output from the drain voltage calculation unit 11 for a time corresponding to the signal delay time in the frequency conversion unit 3 and the signal distributor 4, the voltage information Output to 13.
  • the voltage output unit 13 applies the drain voltage V indicated by the voltage information output from the delay adjustment unit 12 to the drain terminal which is the output terminal of the carrier amplifier 5.
  • a PWM (Pulse Width Modulation) method can be used as an application method of the drain voltage V by the voltage output unit 13.
  • the PWM method is a method of adjusting the drain voltage V applied to the drain terminal of the carrier amplifier 5 by switching the on time and the off time of the pulse train. If the voltage output unit 13 using the PWM method setting, for example, as shown in the following equation (2), the ratio between each pulse on-time T ON and the pulse period T ON + OFF in a pulse train, the V and V MAX do it.
  • T ON : T ON + OFF V: V MAX (2)
  • FIG. 2 shows the relationship between the amplitude B indicating the size of the envelope standardized by the maximum value B MAX of the amplitude and the drain voltage V standardized by the maximum value V MAX of the drain voltage.
  • FIG. 2 shows the relationship between the amplitude B indicating the size of the envelope standardized by the maximum value B MAX of the amplitude and the drain voltage V standardized by the maximum value V MAX of the drain voltage.
  • FIG. 3 is an explanatory view showing the simulation result of the relationship between the output power of the high frequency amplifier and the efficiency.
  • the horizontal axis represents the output power Pout of the high frequency amplifier
  • the vertical axis represents the efficiency (drain efficiency).
  • the solid line indicates the simulation result of the high frequency amplifier of FIG. 1 in the first embodiment
  • the dotted line indicates the simulation result of a general Doherty amplifier
  • the dashed dotted line indicates a simulation result of a single amplifying element biased to Class-B. It is.
  • the high frequency amplifier of FIG. 1 in the first embodiment is more efficient regardless of the level of the output power Pout as compared with a general Doherty amplifier and a single amplifier element biased to Class-B. It can be seen that In particular, when the output power Pout is 20 [dBm] or less, the high-frequency amplifier of FIG. 1 is higher in efficiency than a common Doherty amplifier and a single amplification element biased to Class-B. I understand.
  • FIG. 4 is an explanatory view showing a result of simulating frequency dependency of efficiency when backoff is 6 dB.
  • the horizontal axis represents the normalized frequency
  • the vertical axis represents the efficiency when the backoff is 6 dB.
  • the solid line is the simulation result of the high frequency amplifier of FIG. 1 in the first embodiment
  • the dotted line is a simulation result of a general Doherty amplifier.
  • a typical Doherty amplifier has the highest efficiency at a normalized frequency of 1.0, and the lower the normalized frequency is below 1.0, the lower the efficiency, and The higher the frequency is higher than 1.0, the lower the efficiency.
  • the high frequency amplifier of FIG. 1 in the first embodiment is constant at a high efficiency of about 73 (H) even if the normalized frequency changes. Therefore, it can be seen that the high frequency amplifier of FIG. 1 is not frequency dependent.
  • the envelope detection unit 9 for detecting the envelope of the signal to be amplified is provided, and the variable power supply 10 includes the envelope detected by the envelope detection unit 9.
  • the operating power of the peak amplifier 21 is lower than the power of the output signal of the carrier amplifier 5 out of the power of one of the high frequency signals distributed by the signal distributor 4 causing saturation.
  • FIG. 5 is a block diagram showing a high frequency amplifier according to Embodiment 2 of the present invention.
  • the peak amplifier 21 amplifies the other high frequency signal distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal synthesizer 7.
  • the peak amplifier 21 for example, an amplifier operating in class B or an amplifier operating in class C is used.
  • the amplification element used for the peak amplifier 21 is a source-grounded transistor will be described. When a source-grounded transistor is used, the input terminal of the peak amplifier 21 is a gate terminal, and the output terminal of the peak amplifier 21 is a drain terminal.
  • the peak amplifier 21 performs an amplification operation of the other high frequency signal distributed by the signal distributor 4 when the power of the other signal distributed by the signal distributor 4 is equal to or higher than the operating power of the peak amplifier 21.
  • the bias voltage applied to the input terminal of the peak amplifier 21 is adjusted.
  • the operating power of the peak amplifier 21 is lower than the power at which the power of the output signal of the carrier amplifier 5 causes saturation among the power of one of the signals distributed by the signal distributor 4.
  • the variable power supply 22 includes a drain voltage calculation unit 23, a delay adjustment unit 12, and a voltage output unit 13.
  • Apply to The drain voltage calculation unit 23 applies a drain voltage to the drain terminal of the carrier amplifier 5 using the amplitude indicating the size of the envelope output from the envelope detection unit 9 and the maximum value of the amplitude set in advance. Is calculated, and voltage information indicating the calculated drain voltage is output to the delay adjustment unit 12. That is, the drain voltage calculation unit 23 compares the amplitude indicating the magnitude of the envelope detected by the envelope detection unit 9 with the threshold, and if the amplitude is less than the threshold, the drain having a first ratio to the amplitude Calculate the voltage. If the amplitude is equal to or greater than the threshold value, the drain voltage calculation unit 23 calculates a drain voltage that is a second ratio with respect to the amplitude that is larger than the first ratio.
  • the baseband signal generation unit 2 converts the digital signal input from the input terminal 1 into an analog signal as in the first embodiment, and converts the converted analog signal as a baseband signal into the frequency conversion unit 3 and the envelope. Output to the detection unit 9.
  • the frequency conversion unit 3 converts the baseband signal into a high frequency signal by converting the frequency of the baseband signal output from the baseband signal generation unit 2 into a carrier frequency, as in the first embodiment.
  • the signal is output to the signal distributor 4.
  • the signal distributor 4 distributes the high frequency signal output from the frequency conversion unit 3 to the carrier amplifier 5 and the peak amplifier 21 as in the first embodiment.
  • the carrier amplifier 5 amplifies one of the high frequency signals distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal combiner 7 as in the first embodiment.
  • the peak amplifier 21 amplifies one of the high frequency signals distributed by the signal distributor 4 and outputs the amplified high frequency signal to the signal synthesizer 7.
  • the operating power of the peak amplifier 21 is higher than the lowest power at which the carrier amplifier 5 performs an amplification operation, and the power of the output signal of the carrier amplifier 5 is It is set to a power lower than the power that causes saturation. For this reason, the lowest power for performing the amplification operation in the peak amplifier 21 is higher than the lowest power for performing the amplification operation in the carrier amplifier 5.
  • the signal combiner 7 combines the amplified high frequency signal output from the carrier amplifier 5 with the amplified high frequency signal output from the peak amplifier 21 and outputs the combined high frequency signal to the output terminal 8.
  • a high frequency signal input to the carrier amplifier 5 in order to realize high efficiency operation without providing a phase shifter formed by a quarter wavelength line or the like.
  • the drain voltage applied to the drain terminal of the carrier amplifier 5 is adjusted in accordance with the power of Specifically, it is as follows.
  • the envelope detection unit 9 detects the envelope of the baseband signal output from the baseband signal generation unit 2 and outputs the detected envelope to the variable power supply 22 as in the first embodiment.
  • the drain voltage calculation unit 23 of the variable power supply 22 divides the amplitude B indicating the size of the envelope output from the envelope detection unit 9 by the maximum value B MAX of the amplitude corresponding to the normalized voltage of the amplitude, and the division The result B / B MAX is compared with a preset threshold Th.
  • the threshold Th is set to, for example, half the maximum value B MAX of the preset amplitude.
  • the drain voltage calculation unit 23 has a first ratio to the amplitude B standardized by the maximum value B MAX as shown in the following equation (3).
  • the drain voltage V standardized at the maximum value V MAX which is the ratio R 1 , is calculated.
  • the drain voltage calculation unit 23 has a first ratio to the amplitude B standardized by the maximum value B MAX as shown in the following equation (4).
  • V MAX is the maximum value of the drain voltage V set in advance, and corresponds to the normalized voltage of the drain voltage V.
  • the drain voltage calculation unit 23 outputs voltage information indicating the drain voltage V to the delay adjustment unit 12.
  • the drain voltage calculation unit 23 normalizes each of the amplitude and the drain voltage, an example is shown in which the division result B / B MAX is compared with the threshold value Th.
  • each of the amplitude and the drain voltage is standardized. It is not limited to When each of the amplitude and the drain voltage is not standardized, the drain voltage calculation unit 23 compares an amplitude B indicating the size of the envelope with a threshold set in advance. In this case, the drain voltage V calculated by the drain voltage calculation unit 23 is a drain voltage not standardized by the maximum value V MAX .
  • the delay adjustment unit 12 outputs the voltage output from the drain voltage calculation unit 23 so that the input timing of the high frequency signal to the carrier amplifier 5 and the peak amplifier 6 matches the application timing of the drain voltage to the output terminal of the carrier amplifier 5. After temporarily holding the information, voltage information is output to the voltage output unit 13. That is, after the delay adjustment unit 12 holds the voltage information output from the drain voltage calculation unit 23 for a time corresponding to the signal delay time in the frequency conversion unit 3 and the signal distributor 4, the voltage information Output to 13.
  • the voltage output unit 13 applies the drain voltage V indicated by the voltage information output from the delay adjustment unit 12 to the drain terminal that is the output terminal of the carrier amplifier 5. If the voltage output unit 13 using the PWM method setting, for example, as shown in the following equation (5), the ratio between each pulse on-time T ON and the pulse period T ON + OFF in a pulse train, the V and V MAX do it.
  • T ON : T ON + OFF V: V MAX (5)
  • FIG. 6 shows a relationship between an amplitude B indicating the size of the envelope standardized by the maximum value B MAX of the amplitude and a drain voltage V standardized by the maximum value V MAX of the drain voltage.
  • a drain voltage proportional to the envelope detected by the envelope detector 9 is applied to the drain terminal of the carrier amplifier 5.
  • FIG. 7 is an explanatory view showing the result of simulation of the relationship between the output power of the high frequency amplifier and the efficiency.
  • the horizontal axis represents the output power Pout of the high frequency amplifier
  • the vertical axis represents the efficiency (drain efficiency).
  • the solid line indicates the simulation result of the high frequency amplifier of FIG. 5 in the second embodiment
  • the dotted line indicates the simulation result of a general Doherty amplifier
  • the dashed line indicates a simulation result of a single amplifying element biased to Class-B. It is.
  • the high frequency amplifier of FIG. 5 in the second embodiment is compared with a general Doherty amplifier and a single amplifier element biased to Class-B when the output power Pout is about 17 [dBm] or less. It can be seen that the efficiency is high.
  • FIG. 8 is an explanatory view showing the result of simulating the frequency dependency of efficiency when the backoff is 12 dB.
  • the horizontal axis represents the normalized frequency
  • the vertical axis represents the efficiency when the backoff is 12 dB.
  • the solid line is the simulation result of the high frequency amplifier of FIG. 5 in the second embodiment
  • the dotted line is the simulation result of a general Doherty amplifier.
  • a typical Doherty amplifier has the highest efficiency at a normalized frequency of 1.0, and the lower the normalized frequency is below 1.0, the lower the efficiency, and The higher the frequency is higher than 1.0, the lower the efficiency.
  • the high frequency amplifier of FIG. 5 in the second embodiment is constant at a high efficiency of about 65 (H) even if the normalized frequency changes. Therefore, it can be seen that the high frequency amplifier of FIG. 5 is not frequency dependent.
  • the envelope detector 9 for detecting the envelope of the signal to be amplified is provided, and the variable power source 22 is an envelope detected by the envelope detector 9.
  • the present invention allows free combination of each embodiment, or modification of any component of each embodiment, or omission of any component in each embodiment. .
  • the invention is suitable for high frequency amplifiers comprising a carrier amplifier and a peak amplifier.
  • Reference Signs List 1 input terminal, 2 baseband signal generation unit, 3 frequency conversion unit, 4 signal distributor, 5 carrier amplifier, 6 peak amplifier, 7 signal combiner, 8 output terminal, 9 envelope detection unit, 10 variable power supply, 11 drain Voltage calculation unit, 12 delay adjustment unit, 13 voltage output unit, 14 fixed power supply, 21 peak amplifier, 22 variable power supply, 23 drain voltage calculation unit.

Abstract

増幅対象の信号の包絡線を検波する包絡線検波部(9)を設け、可変電源(10)が、包絡線検波部(9)により検波された包絡線が大きい程、大きな電圧をキャリア増幅器(5)の出力端子に印加するように構成する。これにより、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができる。

Description

高周波増幅器
 この発明は、キャリア増幅器及びピーク増幅器を備える高周波増幅器に関するものである。
 以下の特許文献1には、キャリア増幅器及びピーク増幅器を備えるドハティ型の高周波増幅器が開示されている。
 この高周波増幅器は、入力された高周波信号をキャリア増幅器とピーク増幅器に分配する。
 キャリア増幅器は、分配された一方の高周波信号を増幅し、ピーク増幅器は、分配された他方の高周波信号の電力が所定の電力以上であれば、分配された他方の高周波信号を増幅する。
 この高周波増幅器は、キャリア増幅器により増幅された高周波信号と、ピーク増幅器により増幅された高周波信号とを合成し、合成した高周波信号を出力する。
 この高周波増幅器は、ピーク増幅器の入力側に、分配された他方の高周波信号の位相を調整する位相器を備え、キャリア増幅器の出力側に、増幅後の高周波信号の位相を調整する位相器を備えている。
 ピーク増幅器の入力側の位相器は、入力された高周波信号の電力が変化しても、高効率な動作を実現するために設けられている。
 キャリア増幅器の出力側の位相器は、キャリア増幅器により増幅された高周波信号と、ピーク増幅器により増幅された高周波信号とを合成するために設けられている。
 また、キャリア増幅器は、ソース接地のトランジスタであり、この高周波増幅器は、キャリア増幅器の出力端子であるドレイン端子に電圧を印加する電源変調部を備えている。
 電源変調部は、入力された高周波信号の包絡線から算出されたドレイン電圧が閾値電圧以上であれば、算出されたドレイン電圧をキャリア増幅器のドレイン端子に印加し、算出されたドレイン電圧が閾値電圧未満であれば、閾値電圧をキャリア増幅器のドレイン端子に印加する。
 電源変調部は、入力された高周波信号の電力が低い場合の効率を改善する目的で設けられている。
国際公開第2010/084544号公報
 従来の高周波増幅器は、位相器を備えており、位相器は、4分の1波長線路などで形成される。
 4分の1波長線路などで形成される位相器を備えることで、高効率な動作を実現することができる。しかし、高効率な動作を実現できる高周波信号の周波数が、4分の1波長線路に係る中心周波数近傍に限られるため、高効率な動作を実現できる周波数帯域が制限されてしまうという課題があった。
 この発明は上記のような課題を解決するためになされたもので、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができる高周波増幅器を得ることを目的とする。
 この発明に係る高周波増幅器は、増幅対象の信号を分配する信号分配器と、信号分配器により分配された一方の信号を増幅するキャリア増幅器と、信号分配器により分配された他方の信号を増幅するピーク増幅器と、キャリア増幅器により増幅された信号とピーク増幅器により増幅された信号とを合成する信号合成器と、増幅対象の信号の包絡線を検波する包絡線検波部とを設け、可変電源が、包絡線検波部により検波された包絡線が大きい程、大きな電圧をキャリア増幅器の出力端子に印加するようにしたものである。
 この発明によれば、増幅対象の信号の包絡線を検波する包絡線検波部を設け、可変電源が、包絡線検波部により検波された包絡線が大きい程、大きな電圧をキャリア増幅器の出力端子に印加するように構成したので、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができる効果がある。
この発明の実施の形態1による高周波増幅器を示す構成図である。 振幅の最大値BMAXで規格化されている包絡線の大きさ示す振幅Bと、ドレイン電圧の最大値VMAXで規格化されているドレイン電圧Vとの関係を示す説明図である。 高周波増幅器の出力電力と効率の関係をシミュレーションした結果を示す説明図である。 バックオフが6dBであるときの効率の周波数依存性をシミュレーションした結果を示す説明図である。 この発明の実施の形態2による高周波増幅器を示す構成図である。 振幅の最大値BMAXで規格化されている包絡線の大きさ示す振幅Bと、ドレイン電圧の最大値VMAXで規格化されているドレイン電圧Vとの関係を示す説明図である。 高周波増幅器の出力電力と効率の関係をシミュレーションした結果を示す説明図である。 バックオフが12dBであるときの効率の周波数依存性をシミュレーションした結果を示す説明図である。
 以下、この発明をより詳細に説明するために、この発明を実施するための形態について、添付の図面に従って説明する。
実施の形態1.
 図1は、この発明の実施の形態1による高周波増幅器を示す構成図である。
 図1において、入力端子1は、増幅対象の信号として、デジタル信号を入力する端子である。
 ベースバンド信号生成部2は、入力端子1から入力されたデジタル信号をアナログ信号に変換し、変換したアナログ信号をベースバンド信号として、周波数変換部3及び包絡線検波部9に出力する。
 周波数変換部3は、ベースバンド信号生成部2から出力されたベースバンド信号の周波数をキャリア周波数に変換することで、ベースバンド信号を高周波信号に変換し、高周波信号を信号分配器4に出力する。
 信号分配器4は、周波数変換部3から出力された高周波信号をキャリア増幅器5とピーク増幅器6に分配する。
 キャリア増幅器5は、信号分配器4により分配された一方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 キャリア増幅器5としては、例えば、AB級で動作する増幅素子が用いられる。
 この実施の形態1では、キャリア増幅器5に用いられる増幅素子が、ソース接地のトランジスタである例を説明する。ソース接地のトランジスタが用いられる場合、キャリア増幅器5の入力端子は、ゲート端子であり、キャリア増幅器5の出力端子は、ドレイン端子である。
 キャリア増幅器5は、信号分配器4により分配された一方の高周波信号の電力が、低い電力であっても、高い電力であっても、高周波信号の増幅動作を行う。
 ピーク増幅器6は、信号分配器4により分配された他方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 ピーク増幅器6としては、例えば、B級で動作する増幅素子又はC級で動作する増幅素子が用いられる。
 この実施の形態1では、ピーク増幅器6に用いられる増幅素子が、ソース接地のトランジスタである例を説明する。ソース接地のトランジスタが用いられる場合、ピーク増幅器6の入力端子は、ゲート端子であり、ピーク増幅器6の出力端子は、ドレイン端子である。
 ピーク増幅器6は、信号分配器4により分配された他方の信号の電力が、ピーク増幅器6の動作電力以上であるときに、信号分配器4により分配された他方の高周波信号の増幅動作を行うように、ピーク増幅器6のゲート端子に印加されるバイアス電圧が調整されている。
 ピーク増幅器6の動作電力は、信号分配器4により分配された一方の信号の電力のうち、キャリア増幅器5の出力信号の電力が飽和を生じる電力である。
 信号合成器7は、キャリア増幅器5から出力された増幅後の高周波信号とピーク増幅器6から出力された増幅後の高周波信号とを合成し、合成した高周波信号を出力端子8に出力する。
 出力端子8は、信号合成器7から出力された高周波信号を外部に出力する端子である。
 包絡線検波部9は、ベースバンド信号生成部2から出力されたベースバンド信号の包絡線を検波し、検波した包絡線を可変電源10に出力する。
 可変電源10は、ドレイン電圧算出部11、遅延調整部12及び電圧出力部13を備えており、包絡線検波部9により検波された包絡線が大きい程、大きな電圧をキャリア増幅器5の出力端子であるドレイン端子に印加する。
 ドレイン電圧算出部11は、包絡線検波部9から出力された包絡線の大きさ示す振幅と、事前に設定された振幅の最大値とを用いて、キャリア増幅器5のドレイン端子に印加するドレイン電圧を算出し、算出したドレイン電圧を示す電圧情報を遅延調整部12に出力する。
 遅延調整部12は、キャリア増幅器5及びピーク増幅器6に対する高周波信号の入力タイミングと、キャリア増幅器5のドレイン端子に対するドレイン電圧の印加タイミングとが一致するように、ドレイン電圧算出部11から出力された電圧情報を一時的に保持してから、電圧情報を電圧出力部13に出力する。
 即ち、遅延調整部12は、周波数変換部3及び信号分配器4における信号遅延時間に応じた時間だけ、ドレイン電圧算出部11から出力された電圧情報を保持してから、電圧情報を電圧出力部13に出力する。
 電圧出力部13は、遅延調整部12から出力された電圧情報が示すドレイン電圧をキャリア増幅器5のドレイン端子に印加する。
 固定電源14は、一定のドレイン電圧をピーク増幅器6の出力端子であるドレイン端子に印加する。
 次に動作について説明する。
 ベースバンド信号生成部2は、入力端子1から入力されたデジタル信号をアナログ信号に変換し、変換したアナログ信号をベースバンド信号として、周波数変換部3及び包絡線検波部9に出力する。
 周波数変換部3は、ベースバンド信号生成部2から出力されたベースバンド信号の周波数をキャリア周波数に変換することで、ベースバンド信号を高周波信号に変換し、高周波信号を信号分配器4に出力する。
 信号分配器4は、周波数変換部3から出力された高周波信号をキャリア増幅器5とピーク増幅器6に分配する。
 キャリア増幅器5は、信号分配器4により分配された一方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 ピーク増幅器6は、信号分配器4により分配された高周波信号の電力が高いために、キャリア増幅器5の出力信号の電力が飽和してしまう状態になるときに、増幅動作を行うように設定されている。
 このため、ピーク増幅器6は、キャリア増幅器5の出力信号の電力が飽和していなければ、増幅動作を行わないが、キャリア増幅器5の出力信号の電力が飽和している状態であれば、信号分配器4により分配された他方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 信号合成器7は、キャリア増幅器5から出力された増幅後の高周波信号とピーク増幅器6から出力された増幅後の高周波信号とを合成し、合成した高周波信号を出力端子8に出力する。
 この実施の形態1では、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができるようにするために、キャリア増幅器5に入力される高周波信号の電力に応じて、キャリア増幅器5のドレイン端子に印加するドレイン電圧を調整するようにしている。
 具体的には、以下の通りである。
 包絡線検波部9は、ベースバンド信号生成部2から出力されたベースバンド信号の包絡線を検波し、検波した包絡線を可変電源10に出力する。
 可変電源10のドレイン電圧算出部11は、包絡線検波部9から出力された包絡線の大きさ示す振幅Bと、事前に設定された振幅の最大値BMAXとを用いて、キャリア増幅器5の出力端子であるドレイン端子に印加するドレイン電圧Vを算出する。
 例えば、ドレイン電圧算出部11は、以下の式(1)に示すように、包絡線検波部9から出力された包絡線の大きさ示す振幅Bを、振幅の規格化電圧に相当する振幅の最大値BMAXで除算することで、キャリア増幅器5のドレイン端子に印加するドレイン電圧Vを算出する。ドレイン電圧Vは、最大値VMAXで規格化されている電圧である。

Figure JPOXMLDOC01-appb-I000001

 式(1)において、VMAXは、事前に設定されたドレイン電圧Vの最大値であり、ドレイン電圧の規格化電圧に相当する。
 ドレイン電圧算出部11は、ドレイン電圧Vを示す電圧情報を遅延調整部12に出力する。
 遅延調整部12は、キャリア増幅器5及びピーク増幅器6に対する高周波信号の入力タイミングと、キャリア増幅器5のドレイン端子に対するドレイン電圧の印加タイミングとが一致するように、ドレイン電圧算出部11から出力された電圧情報を一時的に保持してから、電圧情報を電圧出力部13に出力する。
 即ち、遅延調整部12は、周波数変換部3及び信号分配器4における信号遅延時間に応じた時間だけ、ドレイン電圧算出部11から出力された電圧情報を保持してから、電圧情報を電圧出力部13に出力する。
 電圧出力部13は、遅延調整部12から出力された電圧情報が示すドレイン電圧Vをキャリア増幅器5の出力端子であるドレイン端子に印加する。
 電圧出力部13によるドレイン電圧Vの印加方式として、例えば、PWM(Pulse Width Modulation)方式を用いることができる。
 PWM方式は、パルス列のオン時間とオフ時間を切り換えることで、キャリア増幅器5のドレイン端子に印加するドレイン電圧Vを調整する方式である。
 電圧出力部13がPWM方式を用いる場合、例えば、以下の式(2)に示すように、パルス列における各々のパルスのオン時間TONとパルス周期TON+OFFとの比を、VとVMAXに設定すればよい。
  TON:TON+OFF=V:VMAX    (2)
 ここで、図2は、振幅の最大値BMAXで規格化されている包絡線の大きさ示す振幅Bと、ドレイン電圧の最大値VMAXで規格化されているドレイン電圧Vとの関係を示す説明図である。
 図2より、包絡線検波部9により検波された包絡線と比例するドレイン電圧がキャリア増幅器5のドレイン端子に印加されることが分かる。
 図3は、高周波増幅器の出力電力と効率の関係をシミュレーションした結果を示す説明図である。
 図3において、横軸は、高周波増幅器の出力電力Poutを表し、縦軸は、効率(ドレイン効率)を表している。
 実線は、この実施の形態1における図1の高周波増幅器のシミュレーション結果、点線は、一般的なドハティ型増幅器のシミュレーション結果、一点鎖線は、Class-Bにバイアスされた単一の増幅素子のシミュレーション結果である。
 ここで、一般的なドハティ型増幅器は、図1の可変電源10の代わりに、固定電源が用いられ、ピーク増幅器6の入力側に4分の1波長線路が設けられ、キャリア増幅器5の出力側に4分の1波長線路が設けられている増幅器を想定している。
 図3より、この実施の形態1における図1の高周波増幅器は、一般的なドハティ型増幅器及びClass-Bにバイアスされた単一の増幅素子と比べて、出力電力Poutの高低にかかわらず、効率が高くなっていることが分かる。
 特に、出力電力Poutが20[dBm]以下では、図1の高周波増幅器は、一般的なドハティ型増幅器及びClass-Bにバイアスされた単一の増幅素子と比べて、効率が高くなっていることが分かる。
 図4は、バックオフが6dBであるときの効率の周波数依存性をシミュレーションした結果を示す説明図である。
 横軸は、規格化されている周波数を表し、縦軸は、バックオフが6dBであるときの効率を表している。
 実線は、この実施の形態1における図1の高周波増幅器のシミュレーション結果、点線は、一般的なドハティ型増幅器のシミュレーション結果である。
 一般的なドハティ型増幅器は、規格化されている周波数が1.0で最も効率が高く、規格化されている周波数が1.0よりも低くなる程、効率が低下し、また、規格化されている周波数が1.0よりも高くなる程、効率が低下している。
 この実施の形態1における図1の高周波増幅器は、規格化されている周波数が変化しても、約73(H)程度の高い効率で一定している。したがって、図1の高周波増幅器は、周波数依存性がないことが分かる。
 以上で明らかなように、この実施の形態1によれば、増幅対象の信号の包絡線を検波する包絡線検波部9を設け、可変電源10が、包絡線検波部9により検波された包絡線が大きい程、大きな電圧をキャリア増幅器5の出力端子に印加するように構成したので、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができる効果を奏する。
実施の形態2.
 この実施の形態2では、ピーク増幅器21の動作電力が、信号分配器4により分配された一方の高周波信号の電力のうち、キャリア増幅器5の出力信号の電力が飽和を生じる電力よりも低い電力である例を説明する。
 図5は、この発明の実施の形態2による高周波増幅器を示す構成図である。図5において、図1と同一符号は同一または相当部分を示すので説明を省略する。
 ピーク増幅器21は、信号分配器4により分配された他方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 ピーク増幅器21としては、例えば、B級で動作する増幅器又はC級で動作する増幅器が用いられる。
 この実施の形態2では、ピーク増幅器21に用いられる増幅素子が、ソース接地のトランジスタである例を説明する。ソース接地のトランジスタが用いられる場合、ピーク増幅器21の入力端子は、ゲート端子であり、ピーク増幅器21の出力端子は、ドレイン端子である。
 ピーク増幅器21は、信号分配器4により分配された他方の信号の電力が、ピーク増幅器21の動作電力以上であるときに、信号分配器4により分配された他方の高周波信号の増幅動作を行うように、ピーク増幅器21の入力端子に印加されるバイアス電圧が調整されている。
 ピーク増幅器21の動作電力は、信号分配器4により分配された一方の信号の電力のうち、キャリア増幅器5の出力信号の電力が飽和を生じる電力よりも低い電力である。
 可変電源22は、ドレイン電圧算出部23、遅延調整部12及び電圧出力部13を備えており、包絡線検波部9により検波された包絡線が大きい程、大きなドレイン電圧をキャリア増幅器5のドレイン端子に印加する。
 ドレイン電圧算出部23は、包絡線検波部9から出力された包絡線の大きさ示す振幅と、事前に設定された振幅の最大値とを用いて、キャリア増幅器5のドレイン端子に印加するドレイン電圧を算出し、算出したドレイン電圧を示す電圧情報を遅延調整部12に出力する。
 即ち、ドレイン電圧算出部23は、包絡線検波部9により検波された包絡線の大きさ示す振幅と閾値を比較し、振幅が閾値未満であれば、振幅に対する比率が第1の比率であるドレイン電圧を算出する。
 ドレイン電圧算出部23は、振幅が閾値以上であれば、振幅に対する比率が第1の比率よりも大きい第2の比率であるドレイン電圧を算出する。
 次に動作について説明する。
 ベースバンド信号生成部2は、上記実施の形態1と同様に、入力端子1から入力されたデジタル信号をアナログ信号に変換し、変換したアナログ信号をベースバンド信号として、周波数変換部3及び包絡線検波部9に出力する。
 周波数変換部3は、上記実施の形態1と同様に、ベースバンド信号生成部2から出力されたベースバンド信号の周波数をキャリア周波数に変換することで、ベースバンド信号を高周波信号に変換し、高周波信号を信号分配器4に出力する。
 信号分配器4は、上記実施の形態1と同様に、周波数変換部3から出力された高周波信号をキャリア増幅器5とピーク増幅器21に分配する。
 キャリア増幅器5は、上記実施の形態1と同様に、信号分配器4により分配された一方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 ピーク増幅器21は、信号分配器4により分配された一方の高周波信号を増幅し、増幅後の高周波信号を信号合成器7に出力する。
 ピーク増幅器21の動作電力は、信号分配器4により分配された一方の信号の電力のうち、キャリア増幅器5が増幅動作を行う最低の電力よりも高く、かつ、キャリア増幅器5の出力信号の電力が飽和を生じる電力よりも低い電力に設定されている。
 このため、ピーク増幅器21における増幅動作を行う最低の電力は、キャリア増幅器5における増幅動作を行う最低の電力よりも高い。
 信号合成器7は、キャリア増幅器5から出力された増幅後の高周波信号とピーク増幅器21から出力された増幅後の高周波信号とを合成し、合成した高周波信号を出力端子8に出力する。
 この実施の形態2では、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができるようにするために、キャリア増幅器5に入力される高周波信号の電力に応じて、キャリア増幅器5のドレイン端子に印加するドレイン電圧を調整するようにしている。
 具体的には、以下の通りである。
 包絡線検波部9は、上記実施の形態1と同様に、ベースバンド信号生成部2から出力されたベースバンド信号の包絡線を検波し、検波した包絡線を可変電源22に出力する。
 可変電源22のドレイン電圧算出部23は、包絡線検波部9から出力された包絡線の大きさ示す振幅Bを、振幅の規格化電圧に相当する振幅の最大値BMAXで除算し、その除算結果B/BMAXと、事前に設定された閾値Thとを比較する。閾値Thは、例えば、事前に設定された振幅の最大値BMAXの2分の1に設定される。
 ドレイン電圧算出部23は、除算結果B/BMAXが閾値Th未満であれば、以下の式(3)に示すように、最大値BMAXで規格化されている振幅Bに対する比率が第1の比率Rである、最大値VMAXで規格化されているドレイン電圧Vを算出する。
 ドレイン電圧算出部23は、除算結果B/BMAXが閾値Th以上であれば、以下の式(4)に示すように、最大値BMAXで規格化されている振幅Bに対する比率が第1の比率Rよりも大きい第2の比率Rである、最大値VMAXで規格化されているドレイン電圧Vを算出する。
 例えば、R=0.5、R=1.5などが考えられる。
(1)B/BMAX<Thである場合

Figure JPOXMLDOC01-appb-I000002

(2)B/BMAX≧Thである場合

Figure JPOXMLDOC01-appb-I000003

 式(3)及び式(4)において、VMAXは、事前に設定されたドレイン電圧Vの最大値であり、ドレイン電圧Vの規格化電圧に相当する。
 ドレイン電圧算出部23は、ドレイン電圧Vを示す電圧情報を遅延調整部12に出力する。
 ここでは、ドレイン電圧算出部23が、振幅及びドレイン電圧のそれぞれを規格化しているため、除算結果B/BMAXと閾値Thを比較する例を示しているが、振幅及びドレイン電圧のそれぞれを規格化するものに限るものではない。
 ドレイン電圧算出部23は、振幅及びドレイン電圧のそれぞれを規格化しない場合、包絡線の大きさ示す振幅Bと、事前に設定された閾値とを比較する。この場合、ドレイン電圧算出部23により算出されるドレイン電圧Vは、最大値VMAXで規格化されていないドレイン電圧になる。
 遅延調整部12は、キャリア増幅器5及びピーク増幅器6に対する高周波信号の入力タイミングと、キャリア増幅器5の出力端子に対するドレイン電圧の印加タイミングとが一致するように、ドレイン電圧算出部23から出力された電圧情報を一時的に保持してから、電圧情報を電圧出力部13に出力する。
 即ち、遅延調整部12は、周波数変換部3及び信号分配器4における信号遅延時間に応じた時間だけ、ドレイン電圧算出部23から出力された電圧情報を保持してから、電圧情報を電圧出力部13に出力する。
 電圧出力部13は、上記実施の形態1と同様に、遅延調整部12から出力された電圧情報が示すドレイン電圧Vをキャリア増幅器5の出力端子であるドレイン端子に印加する。
 電圧出力部13がPWM方式を用いる場合、例えば、以下の式(5)に示すように、パルス列における各々のパルスのオン時間TONとパルス周期TON+OFFとの比を、VとVMAXに設定すればよい。
  TON:TON+OFF=V:VMAX    (5)
 ここで、図6は、振幅の最大値BMAXで規格化されている包絡線の大きさ示す振幅Bと、ドレイン電圧の最大値VMAXで規格化されているドレイン電圧Vとの関係を示す説明図である。
 図6より、包絡線検波部9により検波された包絡線と比例するドレイン電圧がキャリア増幅器5のドレイン端子に印加されることが分かる。
 図7は、高周波増幅器の出力電力と効率の関係をシミュレーションした結果を示す説明図である。
 図7において、横軸は、高周波増幅器の出力電力Poutを表し、縦軸は、効率(ドレイン効率)を表している。
 実線は、この実施の形態2における図5の高周波増幅器のシミュレーション結果、点線は、一般的なドハティ型増幅器のシミュレーション結果、一点鎖線は、Class-Bにバイアスされた単一の増幅素子のシミュレーション結果である。
 図7より、この実施の形態2における図5の高周波増幅器は、出力電力Poutが約17[dBm]以下では、一般的なドハティ型増幅器及びClass-Bにバイアスされた単一の増幅素子と比べて、効率が高くなっていることが分かる。
 図8は、バックオフが12dBであるときの効率の周波数依存性をシミュレーションした結果を示す説明図である。
 横軸は、規格化されている周波数を表し、縦軸は、バックオフが12dBであるときの効率を表している。
 実線は、この実施の形態2における図5の高周波増幅器のシミュレーション結果、点線は、一般的なドハティ型増幅器のシミュレーション結果である。
 一般的なドハティ型増幅器は、規格化されている周波数が1.0で最も効率が高く、規格化されている周波数が1.0よりも低くなる程、効率が低下し、また、規格化されている周波数が1.0よりも高くなる程、効率が低下している。
 この実施の形態2における図5の高周波増幅器は、規格化されている周波数が変化しても、約65(H)程度の高い効率で一定している。したがって、図5の高周波増幅器は、周波数依存性がないことが分かる。
 以上で明らかなように、この実施の形態2によれば、増幅対象の信号の包絡線を検波する包絡線検波部9を設け、可変電源22が、包絡線検波部9により検波された包絡線が大きい程、大きな電圧をキャリア増幅器5の出力端子に印加するように構成したので、4分の1波長線路などで形成される位相器を備えることなく、高効率な動作を実現することができる効果を奏する。
 なお、本願発明はその発明の範囲内において、各実施の形態の自由な組み合わせ、あるいは各実施の形態の任意の構成要素の変形、もしくは各実施の形態において任意の構成要素の省略が可能である。
 この発明は、キャリア増幅器及びピーク増幅器を備える高周波増幅器に適している。
 1 入力端子、2 ベースバンド信号生成部、3 周波数変換部、4 信号分配器、5 キャリア増幅器、6 ピーク増幅器、7 信号合成器、8 出力端子、9 包絡線検波部、10 可変電源、11 ドレイン電圧算出部、12 遅延調整部、13 電圧出力部、14 固定電源、21 ピーク増幅器、22 可変電源、23 ドレイン電圧算出部。

Claims (5)

  1.  増幅対象の信号を分配する信号分配器と、
     前記信号分配器により分配された一方の信号を増幅するキャリア増幅器と、
     前記信号分配器により分配された他方の信号を増幅するピーク増幅器と、
     前記キャリア増幅器により増幅された信号と前記ピーク増幅器により増幅された信号とを合成する信号合成器と、
     前記増幅対象の信号の包絡線を検波する包絡線検波部と、
     前記包絡線検波部により検波された包絡線が大きい程、大きな電圧を前記キャリア増幅器の出力端子に印加する可変電源と
     を備えた高周波増幅器。
  2.  前記ピーク増幅器は、前記信号分配器により分配された他方の信号の電力が、前記ピーク増幅器の動作電力以上であるときに、前記信号分配器により分配された他方の信号の増幅動作を行うように、前記ピーク増幅器の入力端子に印加されるバイアス電圧が調整されており、
     前記ピーク増幅器の動作電力は、前記信号分配器により分配された一方の信号の電力のうち、前記キャリア増幅器の出力信号の電力が飽和を生じる電力であることを特徴とする請求項1記載の高周波増幅器。
  3.  前記可変電源は、前記包絡線検波部により検波された包絡線と比例する電圧を前記キャリア増幅器の出力端子に印加することを特徴とする請求項1記載の高周波増幅器。
  4.  前記ピーク増幅器は、前記信号分配器により分配された他方の信号の電力が、前記ピーク増幅器の動作電力以上であるときに、前記信号分配器により分配された他方の信号の増幅動作を行うように、前記ピーク増幅器の入力端子に印加されるバイアス電圧が調整されており、
     前記ピーク増幅器の動作電力は、前記信号分配器により分配された一方の信号の電力のうち、前記キャリア増幅器の出力信号の電力が飽和を生じる電力よりも低い電力であることを特徴とする請求項1記載の高周波増幅器。
  5.  前記可変電源は、前記包絡線検波部により検波された包絡線が閾値未満であれば、前記包絡線に対する比率が第1の比率である電圧を前記キャリア増幅器の出力端子に印加し、前記包絡線が前記閾値以上であれば、前記包絡線に対する比率が第1の比率よりも大きい第2の比率である電圧を前記キャリア増幅器の出力端子に印加することを特徴とする請求項1記載の高周波増幅器。
PCT/JP2017/023200 2017-06-23 2017-06-23 高周波増幅器 WO2018235261A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201780092115.XA CN110771033A (zh) 2017-06-23 2017-06-23 高频放大器
EP17914477.9A EP3624335A4 (en) 2017-06-23 2017-06-23 HIGH FREQUENCY AMPLIFIER
US16/611,785 US20210083627A1 (en) 2017-06-23 2017-06-23 High-frequency amplifier
JP2019524826A JP6749492B2 (ja) 2017-06-23 2017-06-23 高周波増幅器
PCT/JP2017/023200 WO2018235261A1 (ja) 2017-06-23 2017-06-23 高周波増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2017/023200 WO2018235261A1 (ja) 2017-06-23 2017-06-23 高周波増幅器

Publications (1)

Publication Number Publication Date
WO2018235261A1 true WO2018235261A1 (ja) 2018-12-27

Family

ID=64735982

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/023200 WO2018235261A1 (ja) 2017-06-23 2017-06-23 高周波増幅器

Country Status (5)

Country Link
US (1) US20210083627A1 (ja)
EP (1) EP3624335A4 (ja)
JP (1) JP6749492B2 (ja)
CN (1) CN110771033A (ja)
WO (1) WO2018235261A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11165393B2 (en) 2019-03-25 2021-11-02 Skyworks Solutions, Inc. Envelope tracking for Doherty power amplifiers

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010084544A1 (ja) 2009-01-26 2010-07-29 日本電気株式会社 高周波増幅器、無線装置及び制御方法
JP2015220680A (ja) * 2014-05-20 2015-12-07 三菱電機株式会社 高効率増幅器
JP2017511079A (ja) * 2014-04-09 2017-04-13 クゥアルコム・インコーポレイテッドQualcomm Incorporated 電力増幅器にバイアスをかけるための回路および方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6097252A (en) * 1997-06-02 2000-08-01 Motorola, Inc. Method and apparatus for high efficiency power amplification
KR101107888B1 (ko) * 2006-12-19 2012-01-25 미쓰비시덴키 가부시키가이샤 전력 증폭 장치
JP5217182B2 (ja) * 2007-02-22 2013-06-19 富士通株式会社 高周波増幅回路
JP4950083B2 (ja) * 2008-01-15 2012-06-13 ルネサスエレクトロニクス株式会社 高効率電力増幅器
JP5169274B2 (ja) * 2008-02-12 2013-03-27 住友電気工業株式会社 ドハティ増幅装置
JP2015104062A (ja) * 2013-11-27 2015-06-04 三菱電機株式会社 高効率増幅器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010084544A1 (ja) 2009-01-26 2010-07-29 日本電気株式会社 高周波増幅器、無線装置及び制御方法
JP2017511079A (ja) * 2014-04-09 2017-04-13 クゥアルコム・インコーポレイテッドQualcomm Incorporated 電力増幅器にバイアスをかけるための回路および方法
JP2015220680A (ja) * 2014-05-20 2015-12-07 三菱電機株式会社 高効率増幅器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3624335A4 *

Also Published As

Publication number Publication date
CN110771033A (zh) 2020-02-07
EP3624335A1 (en) 2020-03-18
US20210083627A1 (en) 2021-03-18
JPWO2018235261A1 (ja) 2019-11-07
EP3624335A4 (en) 2020-05-27
JP6749492B2 (ja) 2020-09-02

Similar Documents

Publication Publication Date Title
US8604881B2 (en) Efficiency improvement of doherty power amplifier using supply switching and digitally controlled gate bias modulation of peaking amplifier
US7560984B2 (en) Transmitter
JP2016530820A5 (ja)
US8400216B2 (en) 3-way Doherty power amplifier using driving amplifier
JP2008078847A (ja) ドハティ増幅器
JP2007053540A (ja) ドハティ型増幅器
JP2012085295A (ja) 電力増幅器線形化方法及び装置
US9190967B2 (en) Apparatus and method for asymmetrically driven partial outphasing power amplifier
JP2009260658A (ja) 電力増幅器
US8010063B2 (en) Signal enhancement in RF transmitters employing non-linear filtering
KR102075813B1 (ko) 증폭기 어셈블리
KR101128485B1 (ko) 스위트 스팟 추적을 이용한 포락선 추적 전력 증폭 장치
US9461596B1 (en) Doherty power amplifier with integrated pre-distortion
JP2011120142A (ja) 高周波電力増幅装置
JP6749492B2 (ja) 高周波増幅器
JP2012049858A (ja) 電力増幅器
KR20110132139A (ko) 이중 도허티 전력증폭기
WO2015029462A1 (ja) 電力増幅装置、及び電力増幅装置の制御方法
JP5795218B2 (ja) Et電力増幅装置
JP7281933B2 (ja) 増幅装置
KR101656851B1 (ko) 포락선 추적 전원 변조부 및 이를 적용한 전력증폭 시스템
WO2014155501A1 (ja) 電力増幅装置および電力増幅方法
JP4212596B2 (ja) ドハティ型増幅器
KR101611690B1 (ko) 적응식 가변 바이어스 전압을 공급하는 동적 바이어스 변조기 및 이를 이용한 전력 증폭 장치
KR101021471B1 (ko) 다이나믹 도허티 전력증폭기

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17914477

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019524826

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2017914477

Country of ref document: EP

Effective date: 20191211

NENP Non-entry into the national phase

Ref country code: DE