WO2018186587A1 - 전원 안정화 회로 및 그가 적용된 디스플레이 장치 - Google Patents

전원 안정화 회로 및 그가 적용된 디스플레이 장치 Download PDF

Info

Publication number
WO2018186587A1
WO2018186587A1 PCT/KR2018/002139 KR2018002139W WO2018186587A1 WO 2018186587 A1 WO2018186587 A1 WO 2018186587A1 KR 2018002139 W KR2018002139 W KR 2018002139W WO 2018186587 A1 WO2018186587 A1 WO 2018186587A1
Authority
WO
WIPO (PCT)
Prior art keywords
state
power
transistor
display
relay
Prior art date
Application number
PCT/KR2018/002139
Other languages
English (en)
French (fr)
Inventor
서강문
김영수
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to US16/486,889 priority Critical patent/US11189236B2/en
Publication of WO2018186587A1 publication Critical patent/WO2018186587A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • H02H9/026Current limitation using PTC resistors, i.e. resistors with a large positive temperature coefficient
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/327Means for protecting converters other than automatic disconnection against abnormal temperatures
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/06Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes without control electrode or semiconductor devices without control electrode
    • H02M7/062Avoiding or suppressing excessive transient voltages or currents
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/125Avoiding or suppressing excessive transient voltages or currents

Definitions

  • Embodiments disclosed in this document relate to a power supply stabilization circuit capable of stabilizing input power and a display device to which the power is stabilized.
  • Display devices using an AC power source use a thermistor to limit inrush current that occurs during initial power on.
  • the display device may supply power with limited inrush current to the load through the thermistor during initial startup (when inrush current occurs).
  • the display device may use a relay that provides a path not passing through the thermistor.
  • the display device may supply power through a relay to the load after the initial startup (when no inrush current occurs) without passing through the thermistor.
  • the display apparatus may use the first signal generated during the power-on process of the display apparatus as the on / off control signal of the relay.
  • the first signal may be a signal for activating a power module that outputs a driving voltage of the display device.
  • the display device may be powered on according to an operation of a power on switch provided in a remote control device or a housing to display a screen.
  • the display device may be powered on in other ways when executing the over the network (OTN) function and the Internet of things (IOT) function.
  • OTN over the network
  • IOT Internet of things
  • the display device may be powered on at a scheduled time, for example, to receive and update firmware from a server through a network.
  • the display device may be powered on according to a request of the user terminal as an example of an IOT operation, and may provide other additional functions such as playing music in a screen off state.
  • the relay Since the display device controls the relay in synchronization with the power on / off timing, the relay may be turned on / off every time the power is turned on or off.
  • the relay generates noise when the contact moves (on or off), which can be offensive to some users or at certain times.
  • the firmware update is mainly performed at dawn, and the power on due to the IOT function may be performed more frequently than the power on through the operation of the power switch, so the relay noise may be more problematic.
  • Embodiments disclosed in the present document can provide a power stabilization circuit and a display device to which the power stabilization circuit can improve a user's inconvenience caused by the emotional noise of a relay.
  • a power supply stabilization circuit may include: a thermistor disposed in a first path to which input power is supplied and limiting inrush current of the power; A relay providing a second path through which the power is supplied without passing through the thermistor, and when the current is supplied, the power to be transferred to the second path in place of the first path; And a switching circuit which, when receiving an activation signal for activating at least one of a display and a backlight of the display, supplies the current generated from the input power to the relay.
  • the display device comprising the stabilization circuit of claim 1, characterized in that it further comprises at least one of the display and the backlight of the display activated by the activation signal.
  • the power stabilization method the operation of limiting the inrush current of the input power through the thermistor provided in the first path to which the input power is supplied; Upon receiving a first activation signal for activating at least one of a display and a backlight of the display, switching a switching circuit to output a first driving voltage generated from the input power; And supplying a first driving voltage transmitted through the switching circuit to a relay providing a second path in which the input power does not pass through the thermistor, so that the input power is transferred through the second path in place of the first path. It characterized in that it comprises an operation to be supplied.
  • FIG. 1 is a block diagram illustrating a display device according to an embodiment of the present disclosure.
  • FIG. 2 is a circuit diagram of a power supply module and a stabilization circuit of a display device according to an embodiment of the present disclosure.
  • FIG. 3 is a graph illustrating changes in the first to third modes and thermistor applied current according to an embodiment of the present disclosure.
  • FIG. 4 is a graph illustrating a process of canceling two state transitions of a second signal made within a threshold time according to an embodiment of the present disclosure.
  • FIG. 5 is a detailed circuit diagram of a stabilization circuit according to an embodiment of the present document.
  • FIG. 6 is a flowchart illustrating a relay on sequence according to an embodiment of the present document.
  • FIG. 7 is a flowchart illustrating a relay off sequence according to an embodiment of the present document.
  • FIG. 8 is a flowchart illustrating a power stabilization method according to an embodiment of the present document.
  • FIG. 1 is a block diagram illustrating a display device according to an embodiment of the present disclosure.
  • the display apparatus 10 may include a power module (eg, a power conversion circuit) 110, an input device 120, a communication circuit 130, a display 140, and a processor ( 160 and stabilization circuit 150.
  • a power module eg, a power conversion circuit
  • some components may be omitted or further include additional components.
  • some of the components may be combined to form a single entity, but may perform the same functions of the corresponding components before combining.
  • the input / output relationship illustrated in FIG. 1 is merely an example for convenience of description and the present disclosure may not be limited thereto.
  • the display device 10 may be, for example, a TV, a monitor, a notebook computer, a large format display (LFD), a smartphone, a tablet personal computer, a mobile phone, a video phone, an e-book reader.
  • e-book reader desktop PC (desktop personal computer), laptop PC (laptop personal computer), netbook computer (netbook computer), personal digital assistant (PDA), portable multimediaplayer (PMP) and electronic picture frame can do.
  • the display apparatus 10 may be driven in the first to third modes.
  • the first mode eg, standby mode
  • the initialization block may be a component for detecting a power-on time among the components of the display apparatus 10.
  • the initialization block may include, for example, at least one of an input device 120 or a communication circuit 130 for detecting a time for which a power-on is requested, a timer of the processor 160 for detecting a time for which a power-on is reserved.
  • the second mode (eg, semi standby mode) may be a mode in which a sub function that does not use the display 140 is executed.
  • the third mode (eg, active mode) may be a mode in which a main function using the display 140 is executed.
  • a component corresponding to the main function including the display 140 may be executed. Accordingly, the display 140 may be activated (or on) in the third mode and inactive (or off) in the other modes.
  • the power module 110 when the AC module (eg, 220V) is supplied, the power module 110 converts the AC power into a DC power having a specified magnitude (eg, a first driving voltage) and outputs an AC-DC conversion circuit. It may include.
  • the AC-DC converter may be driven when AC power is applied regardless of the driving mode of the display apparatus 10 to output DC power.
  • the power supply module 110 receives AC power is described as an example, but is not limited thereto.
  • the power module 110 may boost or reduce DC power to output DC power having a specified size.
  • the power supply module 110 may include a plurality of sub blocks which output at least one driving voltage in the first to third modes, respectively.
  • one sub block of the power module 110 may output a driving voltage (first driving voltage) of the initialization block in a first mode (eg, standby mode).
  • the other sub block may output a driving voltage (second driving voltage) of the sub block driving in the second mode.
  • the first signal is a signal output from the initialization block or the processor 160 at a requested time point or a reserved time point, and may be a signal for activating a second driving voltage.
  • the main block driving in the third mode is driven.
  • a voltage (third driving voltage) can be output.
  • the input device 120 may detect or receive a user input.
  • the input device 120 may include at least one of an input button (for example, a power on switch) or a remote control unit (for example, a remote controller) provided in the display device.
  • the input device 120 may detect or receive a signal corresponding to a power on switch operation or a power on request through a remote control device.
  • the input device 120 may be driven in at least one of the first to third modes.
  • the communication circuit 130 may communicate with an external device (eg, an external electronic device or an external server) through a communication network.
  • the communication network may be, for example, LAN, FTTH, xDSL, WiFi, Wibro, 3G or 4G, and the like.
  • the external electronic device may include, for example, a user terminal such as a smart phone.
  • the external server may include, for example, a manufacturer server that provides driving firmware of the display apparatus 10.
  • the communication circuit 130 may detect or receive a signal corresponding to a power on request through an external server or a user terminal.
  • the communication circuit 130 may drive in at least one of the first to third modes.
  • the display 140 may include, for example, a liquid crystal display (LCD), a light emitting diode (LED) display, and an organic light emitting diode (OLED) display.
  • the display 140 is a liquid crystal display
  • the display device 10 may further include a backlight of the display (for example, 145 of FIG. 2).
  • the display 140 may display various contents (eg, text, images, videos, icons, and / or symbols, etc.) to the user.
  • the display 140 may be driven in the third mode in which the main function is executed.
  • the processor 160 may include, for example, a central processing unit (CPU), a graphics processing unit (GPU), a microprocessor, an application processor, an application specific integrated circuit (ASIC), and field programmable gate arrays (FPGAs). )) And may have a plurality of cores.
  • the processor 160 may execute arithmetic or data processing related to control and / or communication of at least one other component of the display apparatus 10. According to an embodiment of the present disclosure, the processor 160 may be in a power off state in the first mode. Alternatively, when the initialization block is included in the processor 160, the processor 160 may be in a standby state in which only some blocks for checking whether the processor 160 is a requested time point or a reserved time point are driven.
  • the processor 160 or the initialization block may detect a requested time point or a reserved time point in the first mode.
  • the requested time point may be, for example, a time point when an on operation of the power switch is detected.
  • the requested time point may be, for example, at least one time point of detecting a power-on request from a remote control device (eg, a remote controller or a smart phone) through the input device 120 or the communication circuit 130.
  • the reserved time point may be a time point recorded on a memory (not shown) of the display apparatus 10.
  • the processor 160 or the initialization block may output the first signal at a requested time point or a reserved time point.
  • the processor 160 may be initialized after the first signal is output and booted to be driven in the second mode.
  • the first signal may be a signal for activating a component that executes a designated function in a second mode.
  • the first signal may be a signal instructing the power supply module 110 to output a driving voltage (second driving voltage) for a component that executes a function corresponding to the second mode including the processor 160.
  • second driving voltage for a component that executes a function corresponding to the second mode including the processor 160.
  • the processor 160 may perform a requested or reserved sub function (eg, an Internet of Things (IOT) function, a firmware update function) in the second mode.
  • a requested or reserved sub function eg, an Internet of Things (IOT) function, a firmware update function
  • the processor 160 may execute a music reproduction function requested through the communication circuit 130 by using an audio output device (not shown) (eg, a speaker or an amplifier).
  • the processor 160 may update the firmware using a memory (not shown) or the like according to an instruction of an external server.
  • the processor 160 may switch to the third mode by outputting a second signal to execute a main function using the display 140.
  • the second signal may be a signal (second activation signal) for activating at least one of the display and the backlight of the display (for example, 145 of FIG. 2).
  • the second signal may be a signal instructing the power supply module 110 to output a driving voltage (third driving voltage) of the display 140.
  • the processor 160 may execute a main function of outputting a screen received or specified through the display 140 in the third mode.
  • the stabilization circuit 150 may be provided on a path through which input power is supplied.
  • the stabilization circuit 150 may limit the inrush current generated during the initial supply of the input power (first mode).
  • the stabilization circuit 150 may limit the initial inrush current of the input power through the thermistor as the input power is supplied to the load through the thermistor.
  • the stabilization circuit 150 may supply the input power to the load through the relay through contact control of the relay.
  • the processor 160 improves the noise problem of the relay by using a signal for controlling at least one of the display and the backlight, the degree of hardware change may be reduced and applied without changing the software.
  • the processor 160 after activating at least one of the display 140 and the backlight 145, the processor 160 temporarily displays the display 140 so that an unstable screen is not output in the event of a screen transient (eg, a channel change). It can be deactivated and then reactivated. For example, the processor 160 may temporarily turn off the backlight of the display that is on when the channel is changed and turn it on again (hereinafter, referred to as 'screen mute'). In this process, the second signal may be temporarily transitioned (eg, high-> low-> high). According to an embodiment, it is possible to prevent a change in contact of the relay when two state transitions of the second signal occur.
  • the stabilization circuit 150 may further include a filter (see F1 in FIG. 2), and may cancel the two state transitions of the second signal for screen muting by the filter F1. The stabilization circuit 150 will be described later with reference to FIGS. 2 to 4.
  • the display apparatus 10 may further include a sound output device (not shown) for outputting sound.
  • a sound output device not shown
  • the stabilization circuit 150 may control the contact of the relay when receiving the third signal for activating the sound output device (not shown) in place of or with the second signal.
  • the processor 160 outputs the first signal as an example.
  • the first signal may be output by the initialization block.
  • the initialization block may output a first signal.
  • the processor 160 may be initialized.
  • FIG. 2 is a circuit diagram of a power module and a stabilization circuit of a display device according to an exemplary embodiment of the present disclosure.
  • the power supply module 110 may supply input power through the stabilization circuit 150 to other components.
  • the first driving voltage V1 is illustrated as an example for convenience of description, but the power supply module 110 outputs a driving voltage (such as a second or third driving voltage) other than the first driving voltage V1. can do.
  • the power supply module 110 may include a line filter T1, a rectifier (eg, a rectifier circuit) U1, a converter U2, and the like.
  • the line filter t may remove noise of AC power applied through a power line.
  • the rectifier U1 may be a component for converting AC power into DC power.
  • the rectifier U1 may convert AC power passing through the line filter T1 into DC power.
  • the rectifier U1 may include a bridge rectifier circuit.
  • the converter U2 bypasses or scales the DC power from the rectifier U1 according to a control signal (for example, a first signal or a second signal) from the processor 160. Can be.
  • the converter U2 may include a DC-DC converter, a regulator, and the like.
  • the stabilization circuit 150 may be provided between, for example, the line filter T1 and the rectifier U1 on a supply path of AC power of the power supply module 110.
  • the stabilization circuit 150 may limit the initial inrush current of the input power through the thermistor and prevent heat generation of the thermistor through the relay.
  • the stabilization circuit 150 may include a thermistor TH1, a relay Ra1, a switching circuit SW1, and a filter F1.
  • the thermistor TH1 is provided in a first path through which input power is supplied, for example, between the line filter T1 and the rectifier U1 to limit an initial inrush current of the input power supplied through the first path.
  • the relay Ra1 may include a switch connecting an input and an output of the thermistor and a coil controlling a contact point of the switch. The switch may be connected in parallel with the thermistor TH1 to provide a second path through which input power is supplied to a load (for example, a rectifier) without passing through the thermistor TH1.
  • the relay Ra1 may control the contact point of the switch such that the input power passes through the second path instead of the first path when current is supplied to the coil.
  • the switching circuit SW1 receives the second signal through the filter F1
  • the switching circuit SW1 may be shorted or opened to supply or not supply current to the coil of the relay Ra1.
  • the second signal may be a display or a signal for activating the display and the backlight.
  • the filter F1 may cancel the state transition of the second signal when two state transitions of the second signal occur within a specified threshold time.
  • the filter F1 may include an RC filter that delays the second signal by a specified time.
  • FIG. 3 is a graph illustrating changes in the first to third modes and thermistor applied current according to an embodiment of the present disclosure.
  • AC_ON may indicate an application state of AC power
  • PS_ON may indicate whether a first signal is applied
  • BL_ON may indicate whether a second signal is applied.
  • the current change of the thermistor may be gently changed or shaken.
  • the thermistor is changed to a rapidly changing shape (for example, a stepped shape) for convenience of description.
  • an inrush current A may be applied to the thermistor TH1. Since the inrush current is limited by the thermistor TH1, the inrush current A can be reduced in size through the thermistor TH1. Even when the input power is supplied, a relatively small amount of current I 0 may flow after the initial inrush current is applied to the thermistor TH1 before the generation of the first signal (D1 period) (before performing the power-on).
  • the thermistor TH1 may be slightly different depending on the subblock to be executed, but after the generation of the second signal (D3 section). Rather, a relatively small amount of current I 1 may flow.
  • a relatively large amount I 2 may flow in the thermistor TH1 after generation of the second signal (section D3).
  • the display device 10 consumes a relatively large amount of current upon activation rather than deactivating the display 140. Listen and explain.
  • FIG. 4 is a graph illustrating a process of canceling two state transitions of a second signal made within a threshold time according to an embodiment of the present disclosure.
  • the first switching unit SW1 receiving the second signal through the filter F1 outputs the second signal from the processor 160.
  • the second signal may be received after a predetermined time (eg, T6) from the time point (eg, T5).
  • the processor 160 changes the second signal from a high state to a low state temporarily to temporarily turn off at least one of the display and the backlight upon screen change (eg, channel change, VOD playback). Can be changed to a high state.
  • the filter F1 has a peak-to-peak Vdiff of two state transitions of the second signal made within a threshold time through a time delay, such as a period D7.
  • the peak-to-peak (Vdiff) may be canceled so as not to fall below the threshold voltage (eg, the threshold voltage of the FET Q1).
  • the filter F1 may be set to convert the peak-to-peak of the two state transitions of the second signal made within the threshold time to less than 0.7V. Can be. Therefore, the switching circuit SW1 may not be switched at the time when two state transitions of the second signal made within the threshold time occur.
  • the relay contacts may not move when the display or the backlight is turned off for the screen transient, thereby preventing unnecessary relay contact movement and noise.
  • FIG. 5 is a detailed circuit diagram of a stabilization circuit according to an embodiment of the present document.
  • the stabilization circuit 150 may include a thermistor TH1, a relay Ra1, a filter F1, a switching circuit SW1, and the like.
  • the thermistor TH1 may be provided between, for example, the line filter T1 and the rectifier U1 on a first path through which AC power is supplied.
  • Thermistor TH1 may limit the inrush current generated when the AC power is initially applied. For example, when the resistance value of thermistor TH1 is increased, the amount of inrush current may decrease in proportion to the resistance value.
  • the relay Ra1 may provide a second path through which the AC power is supplied to the load without passing through the thermistor TH1.
  • the relay Ra1 may include a switch connected in parallel with the thermistor TH1 and a coil for converting a contact point of the switch when a current is supplied.
  • the relay Ra1 can switch on when the current is supplied and switch off when the current is not supplied, depending on the contact type, switch off when the current is supplied to the coil, and switch when no current is supplied. You can also turn on. In this document, the former case is described as an example.
  • the relay Ra1 may support the AC power to be transferred to the load through the second path instead of the first path when a current is supplied.
  • the filter F1 may delay the second signal when the second signal is applied.
  • the filter F1 may cancel two state transitions of the second signal for screen muting according to the input signal by the designated time constant. For example, if the time required for two state transitions of the second signal is within a threshold time, the filter F1 may cancel the state transition of the second signal.
  • the threshold time may be determined based on an on / off time of a second signal for screen muting. Since the second signal is a digital signal, it may be in a first state or a second state. For example, if the first state is high, the second state is low, and if the first state is low, the first state may be high.
  • the filter F1 may be an RC filter including a first resistor R1, a second resistor R2, a first capacitor C1, and a second capacitor C2.
  • the resistance values of the first and second resistors R1 and R2 and the capacitor values of the first and second capacitors C1 and C2 may cancel two state transitions of the second signal for screen muting in the third mode. Can be determined.
  • the resistance values of the first and second resistors R1 and R2 and the capacitor values of the first and second capacitors C1 and C2 are peaks of two state transitions of the second signal made within a threshold time.
  • the peak-to-peak may be set so that the switching circuit SW1 (eg, the first switching unit) is converted within a threshold voltage that can be sensed.
  • the threshold voltage of the switching circuit SW1 is 0.7V
  • the resistance value and the capacitor value are such that the peak-to-peak of the two state transitions of the second signal made within a threshold time is less than 0.7V. Can be set.
  • the filter F1 may be omitted when the delay of the second signal is unnecessary, but the present invention will be described using the case where the filter F1 is provided as an example.
  • the switching circuit SW1 when the switching circuit SW1 receives the second signal through the filter F1, the switching circuit SW1 may supply the first driving voltage to the coil of the relay Ra1.
  • the switching circuit SW1 may include first and second switching units Q1 and Q2 and peripheral circuits R3 to 5, C3, and C4.
  • the first switching unit Q1 may be turned on or off based on whether the delayed second signal is received.
  • the first switching unit Q1 may be an N-channel FET.
  • the second switching unit Q2 may be turned on or turned off based on the turn-on state of the first switching unit Q1.
  • the second switching unit Q2 may be a PNP transistor.
  • the peripheral circuits R3, R4, R5, C3, C4, D1, and D2 may support turn-on and turn-off of the second switching unit Q2.
  • the peripheral circuits R3 to 5, C3, C4, D1 and D2 may include at least one resistor R3 to 5, at least one capacitor C3 and C4, and at least one diode D1 and D2.
  • the second signal and the input power may be stably insulated by using the plurality of switching units Q1 and Q2.
  • switching circuit SW1 detailed components of the switching circuit SW1 will be described.
  • both ends of the third resistor R3 are connected between the emitter and the base of the transistor Q2, and one end of the fourth resistor R4 is connected to the base of the transistor Q2.
  • the other end of the fifth resistor R5 may be connected to the drain of the FET Q1, and the other end of the fourth resistor R4 and one end of the fifth resistor R5 may be connected in series.
  • the fourth and fifth resistors R4 and R5 may be integrated into one or three or more.
  • the third to fifth resistors R3 to 5 distribute the first driving voltage V1 when the first switching unit Q1 is turned on so that the potential of the base of the transistor Q2 becomes the threshold voltage of the transistor Q2. It should be lowered below.
  • At least one capacitor C3 or C4 may prevent the second switching unit Q2 from turning on due to noise inflow when the transistor Q2 is turned off.
  • the first and second diodes D1 and D2 may provide a discharge path of a current passing through the relay Ra1 when the relay Ra1 is turned on.
  • the gate of the FET Q1 is connected to the supply path of the delayed second signal, the drain of the FET Q1 is connected to the other end of the fifth resistor R5, and the The source may be connected to ground. Accordingly, the FET Q1 may be turned on in the high period of the delayed second signal.
  • the emitter of the transistor Q2 is connected to the supply path of the first driving voltage V1, and the base of the transistor Q2 is connected to the FET Q1 via the fourth and fifth resistors R4 and R5. ) Is connected to the drain of the transistor, and the collector of the transistor Q2 may be connected to the coil of the relay Ra1.
  • the first driving voltage V1 is applied to the base of the transistor Q2 by the third resistor R3. This may happen (ie, a voltage above the threshold voltage). Accordingly, the transistor Q2 may not be turned on when the FET Q1 is turned off. Then, the relay Ra1 may be turned off to provide a second path so that the input power may be supplied to the load through the thermistor TH1.
  • the potential of the base of the transistor Q2 may be less than or equal to the threshold voltage by the voltage distribution of the third to fifth resistors R3 to R5. have. Then, the relay Ra1 may support the input power to be supplied to the load through the second path as the first driving voltage V1 is supplied through the transistor Q2.
  • the switching circuit SW1 has been described as an example of a combination of an N-channel FET and a PNP transistor, but the present invention may not be limited thereto.
  • the switching circuit SW1 may be implemented in another form to supply power to the coil in a low active period of the second signal.
  • the switching circuit SW1 may be composed of a combination of two FETs or transistors, and may be configured to use a P-channel FET or an NPN transistor.
  • 6 is a flowchart illustrating a relay on sequence according to an embodiment of the present document. 6 illustrates a relay on sequence during power-on of the display module to which the stabilization circuit of FIG. 5 is applied.
  • the power supply module 110 may output a first driving voltage.
  • the first driving voltage may be supplied to the emitter and the base of the transistor Q2.
  • the filter F1 of the stabilization circuit 150 may receive the second signal.
  • the filter F1 may delay the second signal and the FET Q1 may be turned on in the high period of the delayed second signal.
  • FIG. 7 is a flowchart illustrating a relay off sequence according to an embodiment of the present document.
  • FIG. 7 a relay-off sequence during power-off of the display module to which the stabilization circuit of FIG. 5 is applied will be described.
  • the filter F1 may not receive the second signal.
  • the input of filter F1 may be low.
  • FIG. 8 is a flowchart illustrating a power stabilization method according to an embodiment of the present document.
  • the stabilization circuit 150 may determine whether a second signal for activating at least one of the display and the backlight is received.
  • the stabilization circuit 150 may control the relay Ra1 such that the input power passes through the relay Ra1 without passing through the thermistor TH1.
  • the second signal may be a signal for activating at least one of a display and a backlight.
  • the stabilization circuit 150 may control the relay Ra1 such that the input power passes through the thermistor TH1 before the second signal is received.
  • the number of unnecessary relay contact movements may be reduced as compared with the conventional display device by synchronizing the relay contacts with the activation time of the display.
  • a power supply stabilization circuit may include a thermistor (eg, TH1 of FIG. 2) provided in a first path to which input power is supplied and limiting an inrush current of the power; A relay (eg, Ra1 in FIG. 2) providing a second path through which the power is supplied without passing through the thermistor, and when the current is supplied, the power is transferred to the second path in place of the first path; And upon receiving an activation signal for activating at least one of a display (e.g., 140 of FIG. 2) and a backlight of the display (e.g., 145 of FIG. 2), is switched, the current generated from the input power to the relay. It may include a switching circuit for supplying (eg, SW1 of FIG. 2).
  • the activation signal is a first state or a second state, when the first state is a high state, the second state is a low state, and when the first state is a low state, the first state is a high state, If the time required for two state transitions from the second state to the first state after the state transition from the first state to the second state is within a threshold time, the state transition of the activation signal Further comprising a filter (eg, F1 of FIG. 2) to cancel the, the switching circuit, may receive the activation signal passed through the filter.
  • a filter eg, F1 of FIG. 2
  • the filter may include an RC filter (eg, F1 of FIG. 5) configured by a combination of at least one resistor and at least one capacitor that delay the activation signal.
  • an RC filter eg, F1 of FIG. 5
  • the resistance value of the resistor and the capacitor value of the capacitor may be set such that the peak-to-peak of the two state transitions made within the threshold time is converted below the threshold voltage for switching of the switching circuit. Can be.
  • the relay (eg, Ra1 of FIG. 5) may include a switch and a coil, and the switch may be connected in parallel with the thermistor (eg, TH1 of FIG. 5), and the coil may be connected according to whether the current is supplied.
  • the switch may be shorted or opened, and the switching circuit may supply a current to the coil such that the switch is shorted when receiving the activation signal.
  • the switching circuit may include a first transistor (eg, Q1 of FIG. 5) turned on or off based on whether the activation signal is received; And a second transistor (for example, Q2 of FIG. 5) turned on or off based on the turn-on state of the first transistor.
  • a first transistor eg, Q1 of FIG. 5
  • a second transistor for example, Q2 of FIG. 5
  • the first transistor may be a FET that is turned on when the activation signal is received
  • the second transistor may be a transistor that supplies a driving voltage generated from the input power to the relay when the first transistor is turned on. have.
  • the switching circuit further includes at least one first resistor and at least one second resistor, wherein the first transistor is an N-channel FET (eg, Q1 in FIG. 5), and the second transistor is a PNP transistor. (Eg, Q2 of FIG. 5), and both ends of the at least one first resistor (eg, R3 of FIG. 5) are connected between the emitter and the base of the PNP transistor, and the at least one second resistor ( For example, both ends of R4 and 45 of FIG.
  • the first transistor is an N-channel FET (eg, Q1 in FIG. 5)
  • the second transistor is a PNP transistor.
  • both ends of the at least one first resistor eg, R3 of FIG. 5
  • the emitter of the PNP transistor is connected to the supply path of the driving voltage
  • the base of the PNP transistor is A second resistor is connected to the drain of the N-channel FET
  • a collector of the PNP transistor is connected to a coil of the relay
  • a gate of the N-channel FET is connected to a supply path of the activation signal.
  • Small of the N-channel FET Is coupled to ground, the drain of the N-channel FET, can via a second resistor coupled to the base of the PNP transistor.
  • At least one capacitor and the at least one first resistor may be connected in parallel between the emitter and the base of the PNP transistor.
  • the N-channel FET When the activation signal is high, the N-channel FET is turned on, and when the N-channel FET is turned on, the driving voltage is divided by the at least one first resistor and the at least one second resistor, As the potential of the base is lowered below the threshold voltage of the PNP transistor, the PNP transistor is turned on so that the current can be supplied to the relay.
  • the N-channel FET When the activation signal is low, the N-channel FET is turned off, when the N-channel FET is turned off, the driving voltage is the potential of the base of the PNP transistor through the at least one first resistor is the PNP transistor As the PNP transistor is turned higher than the threshold voltage, the current may not be supplied to the relay.
  • the display device (eg, 10 of FIG. 1) includes a stabilization circuit (eg, 150 of FIG. 2), and the display (eg, 140 of FIG. 1) and the display activated by the activation signal. At least one of the backlight may further include.
  • the display apparatus when the activation signal is received, the display apparatus further includes a converter (eg, U2 of FIG. 2) that outputs at least one driving voltage among the display and the backlight of the display, and at least one of the display and the backlight. May be activated using the driving voltage (eg, V1 of FIG. 2).
  • a converter eg, U2 of FIG. 2 that outputs at least one driving voltage among the display and the backlight of the display, and at least one of the display and the backlight. May be activated using the driving voltage (eg, V1 of FIG. 2).
  • a method of stabilizing a power source may include: limiting an inrush current of the input power through a thermistor provided in a first path to which input power is supplied; When receiving a first activation signal for activating at least one of a display and a backlight of the display, switching a switching circuit to output a first driving voltage generated from the input power; And supplying a first driving voltage transmitted through the switching circuit to a relay providing a second path in which the input power does not pass through the thermistor so that the input power is supplied through the second path. can do.
  • the outputting operation may be performed when the time required for two state transitions from the first state to the second state and then transitioned from the second state to the first state is within a threshold time. Canceling the state transition.
  • the limiting operation may further include generating the first driving voltage regardless of whether the first activation signal is received when the input power is supplied.
  • a method of stabilizing a power source may include: receiving a second activation signal transmitted by detecting a time point when a initialization block driven by the first driving voltage is reserved or requested; Outputting a second driving voltage upon receiving the second activation signal; And receiving the first activation signal from a processor initialized using the second driving voltage.
  • At least a portion of an apparatus (eg, modules or functions thereof) or a method (eg, operations) according to various embodiments may be implemented by instructions stored in a computer-readable storage medium in the form of a program module.
  • the processor may perform a function corresponding to the instruction.
  • Computer-readable recording media include hard disks, floppy disks, magnetic media (e.g. magnetic tape), optical recording media (e.g. CD-ROM, DVD, magnetic-optical media (e.g. floppy disks), internal memory, etc.
  • Instructions may include code generated by a compiler or code executable by an interpreter Modules or program modules according to various embodiments may include at least one or more of the above-described components. , Some may be omitted, or may further include other components.
  • operations performed by a module, program module, or other component may be executed sequentially, in parallel, repeatedly, or heuristically, or at least some of the operations may be executed in a different order, omitted, or another operation may be added.
  • the embodiments disclosed herein are presented for the purpose of explanation and understanding of the disclosed, technical content, and do not limit the scope of the technology described in this document. Accordingly, the scope of this document should be construed as including all changes or various other embodiments based on the technical spirit of this document.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

전원 안정화 회로 및 그가 적용된 디스플레이 장치가 개시된다. 상기 전원 안정화 회로는, 입력 전력이 공급되는 제1 경로에 구비되어, 상기 전력의 돌입 전류를 제한하는 써미스터; 상기 써미스터를 거치지 않고 상기 전력이 공급되는 제2 경로를 제공하며, 전류가 공급되면 상기 전력이 상기 제1 경로를 대신하여 상기 제2 경로로 전달되도록 하는 릴레이; 및 디스플레이 및 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 활성화 신호를 수신하면, 스위칭 되어, 상기 릴레이에 상기 입력 전력으로부터 생성된 상기 전류를 공급하는 스위칭 회로를 포함하는 것을 특징으로 한다.

Description

전원 안정화 회로 및 그가 적용된 디스플레이 장치
본 문서에 개시된 실시 예들은 입력 전력을 안정화시킬 수 있는 전원 안정화 회로 및 그가 적용된 디스플레이 장치에 관한 것이다.
교류(AC) 전원을 사용하는 디스플레이 장치는 초기 기동(power on) 시에 발생하는 돌입 전류(inrush current)를 제한하기 위해 써미스터(thermistor)를 사용하고 있다. 예를 들어, 디스플레이 장치는 초기 기동 시(돌입 전류 발생 시)에는 써미스터를 거쳐 돌입 전류가 제한된 전원을 부하로 공급할 수 있다.
그런데, 써미스터는 지속 사용시 발열하므로, 디스플레이 장치는 써미스터를 거치지 않는 경로를 제공하는 릴레이를 사용할 수 있다. 예를 들어, 디스플레이 장치는 초기 기동 이후(돌입 전류 미발생 시)에는 써미스터를 거치지 않고 릴레이를 거친 전원을 부하로 공급할 수 있다.
디스플레이 장치는 릴레이의 온/오프 제어 신호로서, 디스플레이 장치의 파워 온 과정에서 발생하는 제1 신호를 사용할 수 있다. 상기 제1 신호는 예를 들어, 디스플레이 장치의 구동 전압을 출력하는 전원 모듈을 활성화시키는 신호일 수 있다.
디스플레이 장치는 원격 제어 장치 또는 하우징에 구비된 파워 온 스위치의 조작에 따라 파워 온 되어 화면을 표출할 수 있다. 디스플레이 장치는 OTN(over the network) 기능 및 IOT(internet of things) 기능 등을 실행할 때 다른 방식으로 파워 온 될 수 있다. 예를 들어, 디스플레이 장치는 OTN 기능을 실행할 때 예컨대, 예약된 시간에 파워 온 되어, 네트워크를 통해 서버로부터 펌웨어(firmware)를 수신 및 업데이트할 수 있다. 다른 예를 들어, 디스플레이 장치는 IOT 동작의 일 예로서, 사용자 단말의 요청에 따라 파워 온 되어, 화면 오프 상태로 음악 재생 등의 다른 부가 기능을 제공할 수 있다.
디스플레이 장치는 파워 온/오프 시점에 동기화하여 릴레이를 제어하므로, 파워 온/오프 시마다 릴레이가 온/오프 될 수 있다. 릴레이는 접점 이동 시(온 또는 오프 시)에 소음을 유발하는데, 이러한 소음은 어떤 사용자에게 또는 어떤 시간대에는 사용자에게 불쾌감을 줄 수 있다. 더욱이, 펌웨어 업데이트는 주로 새벽시간에 수행되고, IOT 기능으로 인한 파워 온은 파워 스위치의 조작을 통한 파워 온보다 빈번히 수행될 수 있어, 릴레이 소음은 더욱 문제될 수 있다.
본 문서에 개시된 실시 예들은 릴레이의 감성 소음으로 인한 사용자의 불편을 개선할 수 있는 전원 안정화 회로 및 그가 적용된 디스플레이 장치를 제공할 수 있다.
본 문서의 일 실시예에 따른 전원 안정화 회로는, 입력 전력이 공급되는 제1 경로에 구비되어, 상기 전력의 돌입 전류를 제한하는 써미스터; 상기 써미스터를 거치지 않고 상기 전력이 공급되는 제2 경로를 제공하며, 전류가 공급되면 상기 전력이 상기 제1 경로를 대신하여 상기 제2 경로로 전달되도록 하는 릴레이; 및 디스플레이 및 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 활성화 신호를 수신하면, 스위칭 되어, 상기 릴레이에 상기 입력 전력으로부터 생성된 상기 전류를 공급하는 스위칭 회로를 포함하는 것을 특징으로 한다.
또한, 본 문서의 일 실시예에 따른 디스플레이 장치는, 제1항의 안정화 회로를 포함하고, 상기 활성화 신호에 의하여 활성화되는 상기 디스플레이 및 디스플레이의 백라이트 중 적어도 하나를 더 포함하는 것을 특징으로 한다.
또한, 본 문서의 일 실시예에 따른 전원 안정화 방법은, 입력 전력이 공급되는 제1 경로에 구비된 써미스터를 통해 상기 입력 전력의 돌입 전류를 제한하는 동작; 디스플레이 및 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 제1 활성화 신호를 수신하면, 스위칭 회로를 스위칭하여 상기 입력 전력으로부터 생성된 제1 구동 전압을 출력하는 동작; 및 상기 스위칭 회로를 통해 전달된 제1 구동 전압을, 상기 입력 전력이 상기 써미스터를 거치지 않는 제2 경로를 제공하는 릴레이에 공급하여, 상기 입력 전력이 상기 제1 경로를 대신해 상기 제2 경로를 통해 공급되도록 하는 동작을 포함하는 것을 특징으로 한다.
본 문서에 개시된 실시 예들에 따르면, 릴레이의 감성 소음으로 인한 사용자의 불편을 개선할 수 있다.
도 1은 본 문서의 일 실시 예에 따른 디스플레이 장치를 도시한 구성도이다.
도 2는 본 문서의 일 실시예에 따른 디스플레이 장치의 전원 모듈 및 안정화 회로의 회로도이다.
도 3은 본 문서의 일 실시 예에 따른 제1 내지 제3 모드와 써미스터 인가 전류 변화를 설명하기 위한 그래프이다.
도 4는 본 문서의 일 실시 예에 따른 임계시간 내에 이뤄진 제2 신호의 두 번의 상태 천이를 상쇄하는 과정을 설명하기 위한 그래프이다.
도 5는 본 문서의 일 실시예에 따른 안정화 회로의 세부 회로도이다.
도 6은 본 문서의 일 실시예에 따른 릴레이 온 시퀀스를 도시한 흐름도이다.
도 7은 본 문서의 일 실시 예에 따른 릴레이 오프 시퀀스를 도시한 흐름도이다.
도 8은 본 문서의 일 실시 예에 따른 전원 안정화 방법을 도시한 흐름도이다.
이하, 본 발명의 다양한 실시 예가 첨부된 도면을 참조하여 기재된다. 그러나, 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 실시 예의 다양한 변경(modification), 균등물(equivalent), 및/또는 대체물(alternative)을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다.
도 1은 본 문서의 일 실시 예에 따른 디스플레이 장치를 도시한 구성도이다.
도 1을 참조하면, 일 실시 예에 따르면, 디스플레이 장치(10)는 전원 모듈(예: 전력 변환 회로)(110), 입력 장치(120), 통신 회로(130), 디스플레이(140), 프로세서(160) 및 안정화 회로(150)를 포함할 수 있다. 일 실시 예에서, 일부 구성요소가 생략되거나, 추가적인 구성요소를 더 포함할 수 있다. 또는, 일 실시 예에서, 구성요소들 중 일부가 결합되어 하나의 개체로 구성되되, 결합 이전의 해당 구성요소들의 기능을 동일하게 수행할 수 있다. 도 1에 도시된 입출력 관계는 설명의 편의성을 위한 예시에 불과하며, 이에 한정되지 않을 수 있다.
디스플레이 장치(10)는 예를 들어, TV, 모니터, 노트북, LFD(Large Format Display), 스마트폰(smartphone), 태블릿 PC(tablet personal computer), 이동 전화기(mobile phone), 영상 전화기, 전자책 리더기(e-book reader), 데스크탑 PC(desktop personal computer), 랩탑 PC(laptop personal computer), 넷북 컴퓨터(netbook computer), PDA(personal digital assistant), PMP(portable multimediaplayer) 및 전자 액자 중 적어도 하나를 포함할 수 있다.
일 실시 예에 따르면, 디스플레이 장치(10)는 제1 내지 제3 모드로 구동될 수 있다. 제1 모드(예: standby mode)는 초기화 블록이 구동 상태 또는 대기 상태이고 그 외 블록들은 오프 되는 모드일 수 있다. 상기 초기화 블록은 디스플레이 장치(10)의 구성요소 중에서 파워 온 시점을 감지하기 위한 구성요소일 수 있다. 상기 초기화 블록은 예컨대, 파워 온 요청된 시점을 감지하는 입력 장치(120) 또는 통신 회로(130), 파워 온 예약된 시점을 감지하는 프로세서(160)의 타이머 등 중 적어도 하나를 포함할 수 있다. 제2 모드(예: semi standby mode)는 디스플레이(140)를 이용하지 않는 서브 기능이 실행되는 모드일 수 있다. 제2 모드에서는 디스플레이(140)를 제외한 실행되는 서브 기능에 대응하는 구성요소(예: 통신 회로)가 실행될 수 있다. 제3 모드(예: active mode)는 디스플레이(140)를 이용하는 메인 기능이 실행되는 모드일 수 있다. 제3 모드에서는 디스플레이(140)를 포함하는 메인 기능에 대응하는 구성요소가 실행될 수 있다. 이에, 디스플레이(140)는 제3 모드에서는 활성화(또는, 온) 상태이고 그 외 모드에서는 비활성화(또는, 오프) 상태일 수 있다.
일 실시 예에 따르면, 전원 모듈(110)은 교류 전력(예: 220V)을 공급 받으면, 교류 전력을 지정된 크기의 직류 전력(예: 제1 구동 전압)으로 변환하여 출력하는 교류-직류 변환 회로를 포함할 수 있다. 상기 교류-직류 변환 회로는 디스플레이 장치(10)의 구동 모드에 상관 없이 교류 전력이 인가되면, 구동되어 직류 전력을 출력할 수 있다. 본 문서에서는 전원 모듈(110)이 교류 전력을 공급 받는 경우를 예로 들어 설명하지만, 이에 한정되지 않는다. 예를 들어, 전원 모듈(110)은 직류 전력을 공급 받으면, 직류 전력을 승압 또는 감압하여 지정된 크기의 직류 전력을 출력할 수 있다.
일 실시 예에 따르면, 전원 모듈(110)은 제1 내지 제3 모드에서 각기 적어도 하나의 구동 전압을 출력하는 복수의 서브 블록을 포함할 수 있다. 예를 들어, 전원 모듈(110)의 한 서브 블록은 제1 모드(예: standby 모드)에서 초기화 블록의 구동 전압(제1 구동 전압)을 출력할 수 있다. 다른 예를 들어, 전원 모듈(110)의 다른 서브 블록은 파워 온 과정에서 발생되는 제1 신호를 수신하면, 제2 모드에서 구동하는 서브 블록의 구동 전압(제2 구동 전압)을 출력할 수 있다. 상기 제1 신호는 요청된 시점 또는 예약된 시점에 초기화 블록 또는 프로세서(160)로부터 출력되는 신호로서, 제2 구동 전압의 활성화를 위한 신호일 수 있다. 또 다른 예를 들어, 전원 모듈(110)의 다른 서브 블록은 프로세서(160)로부터 디스플레이 및 디스플레이의 백라이트 중 적어도 하나의 활성화를 위한 제2 신호를 수신하면, 제3 모드에서 구동하는 메인 블록의 구동 전압(제3 구동 전압)을 출력할 수 있다.
일 실시 예에 따르면, 입력 장치(120)는 사용자 입력을 감지 또는 수신할 수 있다. 예를 들어, 입력 장치(120)는 디스플레이 장치에 구비된 입력 버튼(예: 파워 온 스위치) 또는 원격 제어 장치(예: 리모컨)와 통신하는 통신부 중 적어도 하나를 포함할 수 있다. 일 실시 예에서, 입력 장치(120)는 파워 온 스위치 조작 또는 원격 제어 장치를 통한 파워 온 요청에 대응하는 신호를 감지 또는 수신할 수 있다. 입력 장치(120)는 제1 내지 제3 모드 중 적어도 하나의 모드에서 구동될 수 있다.
일 실시 예에 따르면, 통신 회로(130)는 통신망을 통해 외부 장치(예: 외부 전자 장치 또는 외부 서버)와 통신할 수 있다. 통신망은 예를 들어, LAN, FTTH, xDSL, WiFi, Wibro, 3G 또는 4G 등일 수 있다. 상기 외부 전자 장치는 예를 들어, 스마트 폰 등의 사용자 단말을 포함할 수 있다. 상기 외부 서버는 예를 들어, 디스플레이 장치(10)의 구동 펌웨어(firmware)를 제공하는 제조사 서버를 포함할 수 있다. 일 실시 예에서, 통신 회로(130)는 외부 서버 또는 사용자 단말을 통한 파워 온 요청에 대응하는 신호를 감지 또는 수신할 수 있다. 통신 회로(130)는 제1 내지 제3 모드 중 적어도 하나의 모드에서 구동할 수 있다.
디스플레이(140)는 예를 들면, 액정 디스플레이(LCD), 발광 다이오드(LED) 디스플레이, 유기 발광 다이오드(OLED) 디스플레이를 포함할 수 있다. 디스플레이(140)가 액정 디스플레이일 경우에 디스플레이 장치(10)는 디스플레이의 백라이트(예: 도 2의 145)를 더 포함할 수 있다. 디스플레이(140)는, 예를 들면, 사용자에게 각종 컨텐츠(예: 텍스트, 이미지, 비디오, 아이콘, 및/또는 심볼 등)을 표시할 수 있다. 일 실시 예에 따르면, 디스플레이(140)는 메인 기능이 실행되는 제3 모드에서 구동될 수 있다.
프로세서(160)는 예를 들어, 중앙처리장치(CPU), 그래픽처리장치(GPU), 마이크로프로세서, 애플리케이션 프로세서(application processor), 주문형 반도체(ASIC(application specific integrated circuit), FPGA(field programmable gate arrays)) 중 적어도 하나를 포함할 수 있으며, 복수의 코어를 가질 수 있다. 프로세서(160)는 디스플레이 장치(10)의 적어도 하나의 다른 구성요소들의 제어 및/또는 통신에 관한 연산이나 데이터 처리를 실행할 수 있다. 일 실시 예에 따르면, 프로세서(160)는 제1 모드에서 파워 오프 상태일 수 있다. 또는, 프로세서(160)에 초기화 블록이 포함되는 경우에, 프로세서(160)는 제1 모드에서 요청된 시점 또는 예약된 시점인지를 확인하는 일부 블록만이 구동되는 대기 상태일 수 있다.
일 실시 예에 따르면, 프로세서(160) 또는 초기화 블록은 제1 모드에서 요청된 시점 또는 예약된 시점을 감지할 수 있다. 상기 요청된 시점은 예를 들어, 파워 스위치의 온 조작을 감지한 시점일 수 있다. 상기 요청된 시점은 예를 들어, 입력 장치(120) 또는 통신 회로(130)를 통해 원격 제어 장치(예: 리모컨, 스마트 폰)로부터의 파워 온 요청을 감지한 시점 중 적어도 하나의 시점일 수 있다. 상기 예약된 시점은 디스플레이 장치(10)의 메모리(미도시) 상에 기록된 시점일 수 있다.
일 실시 예에 따르면, 프로세서(160) 또는 초기화 블록은 요청된 시점 또는 예약된 시점에 제1 신호를 출력할 수 있다. 프로세서(160)는 제1 신호를 출력한 후 초기화(booting)되어 제2 모드로 구동될 수 있다. 상기 제1 신호는 제2 모드에서 지정된 기능을 실행하는 구성요소를 활성화시키기 위한 신호일 수 있다. 예를 들어, 제1 신호는 프로세서(160)를 포함하는 제2 모드에 대응하는 기능을 실행하는 구성요소에 대한 구동 전압(제2 구동 전압)을 출력할 것을 전원 모듈(110)에 지시하는 신호일 수 있다.
일 실시 예에서, 프로세서(160)는 제2 모드에서 요청 또는 예약된 서브 기능(예: IOT(internet of things) 기능, 펌웨어 업데이트 기능)을 수행할 수 있다. 예를 들어, 프로세서(160)는 음향 출력 장치(미도시)(예: 스피커, 앰프 등)를 이용하여 통신 회로(130)를 통해 요청된 음악 재생 기능을 실행할 수 있다. 다른 예를 들어, 프로세서(160)는 외부 서버의 지시에 따라 메모리(미도시) 등을 이용하여 펌웨어를 업데이트할 수 있다.
일 실시 예에 따르면, 프로세서(160)는 디스플레이(140)를 이용하는 메인 기능을 실행하기 위해 제2 신호를 출력하여 제3 모드로 전환될 수 있다. 상기 제2 신호는 디스플레이 및 디스플레이의 백라이트(예: 도 2의 145) 중 적어도 하나를 활성화하기 위한 신호(제2 활성화 신호)일 수 있다. 예를 들어, 제2 신호는 전원 모듈(110)에 디스플레이(140)의 구동 전압(제3 구동 전압)을 출력할 것을 지시하는 신호일 수 있다. 일 실시 예에서, 프로세서(160)는 제3 모드에서 디스플레이(140)를 통해 수신 또는 지정된 화면을 출력하는 메인 기능을 실행할 수 있다.
일 실시 예에 따르면, 안정화 회로(150)는 입력 전력이 공급되는 경로 상에 구비될 수 있다. 안정화 회로(150)는 입력 전력의 초기 공급 시(제1 모드)에 발생되는 돌입(inrush) 전류를 제한할 수 있다. 예를 들어, 안정화 회로(150)는 제1 모드에서는 입력 전력을 써미스터를 거쳐 부하로 공급함에 따라 써미스터를 통해 입력 전력의 초기 돌입 전류를 제한할 수 있다. 일 실시 예에서, 안정화 회로(150)는 디스플레이 및 백라이트 중 적어도 하나를 활성화시키는 제2 신호를 수신하면, 릴레이의 접점 제어를 통해 입력 전력을 릴레이를 거쳐 부하로 공급할 수 있다. 이 같이, 일 실시 예에서는 디스플레이 활성화 상태에서 릴레이를 온 시킴에 따라 릴레이의 소음이 사용자에게 불편을 주는 문제를 개선할 수 있다. 일 실시 예에서는 프로세서(160)가 디스플레이 및 백라이트 중 적어도 하나를 제어하는 신호를 이용하여 릴레이의 소음 문제를 개선함에 따라 하드웨어 변경 정도를 줄일 수 있고, 소프트웨어의 변경 없이도 적용될 수 있다.
일 실시 예에 따르면, 프로세서(160)는 디스플레이(140) 및 백라이트(145) 중 적어도 하나를 활성화한 후에 화면 과도 시(예: 채널 변경)에 불안정한 화면이 출력되지 않도록 디스플레이(140)를 일시적으로 비활성화하였다가 다시 활성화시킬 수 있다. 예를 들어, 프로세서(160)는 채널을 변경할 때 온 되어 있는 디스플레이의 백라이트를 일시적으로 오프 시켰다가 다시 온 시킬 수 있다(이하, '화면 뮤트'하고 함). 이 과정에서, 제2 신호는 일시적으로 상태 천이(예: 하이(high) -> 로우(low) -> 하이)될 수 있다. 일 실시 예에서는 제2 신호의 일시적인 두 번의 상태 천이 시에 릴레이의 접점 변화를 방지할 수 있다. 예를 들어, 안정화 회로(150)는 필터(도 2의 F1 참조)를 더 포함하고, 필터(F1)에 의하여 화면 뮤트를 위한 제2 신호의 두 번의 상태 천이를 상쇄시킬 수 있다. 안정화 회로(150)에 대해서는 도 2 내지 4를 참조하여 후술한다.
일 실시 예에 따르면, 디스플레이 장치(10)는 소리를 출력하는 음향 출력 장치(미도시)를 더 포함할 수 있다. 전술한 실시예에서는 안정화 회로(150)가 디스플레이(140)를 활성화하기 위한 제2 신호에 동기하여 릴레이의 접점을 제어하는 경우를 예로 들어 설명하였다. 하지만, 이와 달리, 안정화 회로(150)는 제2 신호를 대신하여 또는 제2 신호와 함께 음향 출력 장치(미도시)를 활성화하기 위한 제3 신호를 수신하면, 릴레이의 접점을 제어할 수도 있다.
전술한 실시예에서는 프로세서(160)가 제1 신호를 출력하는 경우를 예로 들어 설명하였다. 하지만, 제1 신호는 초기화 블록에 의하여 출력될 수 있다. 예를 들어, 초기화 블록은 예약된 시점 또는 요청된 시점임을 확인하면, 예약 또는 요청된 시임을 확인하면, 제1 신호를 출력할 수 있다. 이 경우, 프로세서(160)는 제1 신호를 수신하면, 초기화될 수 있다.
도 2는 본 문서의 일 실시 예에 따른 디스플레이 장치의 전원 모듈 및 안정화 회로의 회로도이다.
도 2를 참조하면, 일 실시 예에 따르면, 전원 모듈(110)은 안정화 회로(150)를 거친 입력 전력을 다른 구성요소에 공급할 수 있다. 도 2에서는 설명의 편의성을 위하여 제1 구동 전압(V1)만을 예로 들어 도시하였지만, 전원 모듈(110)은 제1 구동 전압(V1) 이외에 다른 구동 전압(제2 또는 제3 구동 전압 등)을 출력할 수 있다.
일 실시 예에 따르면, 전원 모듈(110)은 라인필터(T1), 정류부(예: 정류 회로)(U1)와 변환부(U2) 등을 포함할 수 있다. 상기 라인필터(t)는 전원 라인을 통해 인가되는 교류 전력의 잡음을 제거할 수 있다. 상기 정류부(U1)는 교류 전력을 직류 전력으로 변환시키기 위한 구성요소일 수 있다. 정류부(U1)는 라인필터(T1)를 거친 교류 전력을 직류 전력으로 변환할 수 있다. 예를 들어, 정류부(U1)는 브릿지 정류 회로를 포함할 수 있다. 상기 변환부(U2)는 프로세서(160)로부터의 제어 신호(예: 제1 신호, 제2 신호 등)에 따라 정류부(U1)로부터의 직류 전력을 바이패스(bypass)하거나, 크기 변환하여 출력할 수 있다. 예를 들어, 변환부(U2)는 DC-DC 컨버터, 레귤레이터 등을 포함할 수 있다.
일 실시 예에 따르면, 안정화 회로(150)는 전원 모듈(110)의 교류 전력의 공급 경로 상에 예컨대, 라인필터(T1)와 정류부(U1) 사이에 구비될 수 있다. 안정화 회로(150)는 써미스터를 통해 입력 전력의 초기 돌입 전류를 제한하고, 릴레이를 통해 써미스터의 발열을 방지할 수 있다.
일 실시 예에 따르면, 안정화 회로(150)는 써미스터(TH1), 릴레이(Ra1), 스위칭 회로(SW1) 및 필터(F1)를 포함할 수 있다. 상기 써미스터(TH1)는 입력 전력이 공급되는 제1 경로 예컨대, 라인필터(T1)와 정류부(U1) 사이의 제1 경로에 구비되어, 제1 경로로 공급되는 입력 전력의 초기 돌입 전류를 제한할 수 있다. 상기 릴레이(Ra1)는 써미스터의 입력과 출력을 연결하는 스위치와 스위치의 접점을 제어하는 코일을 포함할 수 있다. 스위치는 써미스터(TH1)와 병렬 연결되어, 입력 전력이 써미스터(TH1)를 거치지 않고 부하(예: 정류부)로 공급되는 공급되는 제2 경로를 제공할 수 있다. 상기 릴레이(Ra1)는 코일에 전류 공급 시에 입력 전력이 제1 경로를 대신해 제2 경로를 거치도록 스위치의 접점을 제어할 수 있다. 상기 스위칭 회로(SW1)는 필터(F1)를 거쳐 제2 신호를 수신하면, 단락 또는 개방되어 릴레이(Ra1)의 코일에 전류를 공급하거나, 공급하지 않을 수 있다. 상기 제2 신호는 디스플레이 또는 디스플레이와 백라이트를 활성화시키기 위한 신호일 수 있다. 상기 필터(F1)는 제2 신호의 두 번의 상태 천이가 지정된 임계시간 이내에 이뤄지는 경우에, 제2 신호의 상태 천이를 상쇄시킬 수 있다. 예를 들어, 필터(F1)는 제2 신호를 지정된 시간만큼 지연시키는 RC 필터를 포함할 수 있다.
도 3은 본 문서의 일 실시 예에 따른 제1 내지 제3 모드와 써미스터 인가 전류 변화를 설명하기 위한 그래프이다. 도 1에서 AC_ON은 교류 전력의 인가 상태를 나타내고, PS_ON은 제1 신호의 인가 여부를 나타내고, BL_ON은 제2 신호의 인가 여부를 나타낼 수 있다. 도 3에서 써미스터의 전류 변화는 완만하게 변화하거나, 흔들릴 수 있지만, 도 1에서는 설명의 편의성을 위하여 급격하게 변화하는 형상(예: 계단 형상)으로 증가하는 형태로 도시하였다.
도 3을 참조하면, 일 실시 예에 따르면, 입력 전력이 공급되면, 써미스터(TH1)에는 돌입 전류(A)가 인가될 수 있다. 돌입 전류는 써미스터(TH1)에 의하여 제한되므로, 돌입 전류(A)는 써미스터(TH1)를 통해서 크기가 작아질 수 있다. 입력 전력이 공급되어도 제1 신호의 발생 전에는(D1 구간)(파워 온의 수행 전), 써미스터(TH1)에는 초기 돌입 전류가 인가된 이후에 비교적 적은 양(I0)의 전류가 흐를 수 있다.
일 실시 예에 따르면, 제1 신호가 발생한 이후 제2 신호의 발생 이전에(D2 구간), 써미스터(TH1)에는 실행되는 서브 블록에 따라 다소 차이는 있겠지만, 제2 신호의 발생 이후(D3 구간) 보다는 상대적으로 적은 양(I1)의 전류가 흐를 수 있다.
일 실시 예에 따르면, 제2 신호의 발생 이후(D3 구간)에는 써미스터(TH1)에는 상대적으로 많은 양(I2)가 흐를 수 있다. 디스플레이 장치(10)에 따라서 통신 기능 등에 더 많은 전류를 소비할 수도 있지만, 본 문서에서는 디스플레이 장치(10)가 디스플레이(140)의 비활성화 보다 활성화 시에 상대적으로 많은 양의 전류를 소비하는 경우를 예로 들어 설명한다.
도 4는 본 문서의 일 실시 예에 따른 임계시간 내에 이뤄진 제2 신호의 두 번의 상태 천이를 상쇄하는 과정을 설명하기 위한 그래프이다.
일 실시 예에 따르면, 필터(F1)는 제2 신호를 지연시켜 출력하므로, 필터(F1)를 거쳐 제2 신호를 수신하는 제1 스위칭부(SW1)는 프로세서(160)로부터 제2 신호의 출력 시점(예: T5)으로부터 일정 시간 후(예: T6)에 제2 신호를 수신할 수 있다.
전술한 바와 같이, 프로세서(160)는 화면 변경 시(예: 채널 변경, VOD 재생) 디스플레이 및 백라이트 중 적어도 하나를 일시적으로 오프 시키기 위해 제2 신호를 하이 상태에서 일시적으로 로우 상태로 변화시켰다가 다시 하이 상태로 변화시킬 수 있다. 이 과정에서, 필터(F1)는 D7 구간과 같이, 시간 지연을 통해서 임계시간 내에서 이뤄진 제2 신호의 두 번의 상태 천이의 피크-투-피크(peak to peak)(Vdiff)가 스위칭 회로(SW1)의 문턱전압(예: FET(Q1)의 문턱전압) 미만으로 내려가지 않도록 상기 피크-투-피크(peak to peak)(Vdiff)를 상쇄시킬 수 있다. 예를 들어, 스위칭 회로(SW1)의 문턱전압이 0.7V라면, 필터(F1)는 임계시간 이내에 이뤄진 제2 신호의 두 번의 상태 천이의 피크-투-피크를 0.7V미만으로 변환시키도록 설정될 수 있다. 따라서, 스위칭 회로(SW1)는 임계시간 이내에 이뤄진 제2 신호의 두 번의 상태 천이가 발생하는 시점에 스위칭되지 않을 수 있다. 이 같이, 일 실시 예에서는 화면 과도를 위한 디스플레이 또는 백라이트 오프 시에는 릴레이의 접점이 이동하지 않을 수 있어, 불필요한 릴레이 접점 이동 및 소음을 방지할 수 있다.
도 5는 본 문서의 일 실시예에 따른 안정화 회로의 세부 회로도이다.
도 5를 참조하면, 일 실시예에 따르면, 안정화 회로(150)는 써미스터(TH1), 릴레이(Ra1), 필터(F1) 및 스위칭 회로(SW1) 등을 포함할 수 있다.
일 실시예에 따르면, 써미스터(TH1)는 교류 전력이 공급되는 제1 경로 상에 예컨대, 라인필터(T1)와 정류부(U1) 사이에 구비될 수 있다. 써미스터(TH1)는 교류 전력의 초기 인가 시에 발생되는 돌입 전류를 제한할 수 있다. 예를 들어, 써미스터(TH1)의 저항치가 높아지면, 돌입전류의 양은 저항치에 비례하여 감소될 수 있다.
일 실시예에 따르면, 릴레이(Ra1)는 교류 전력이 써미스터(TH1)를 거치지 않고 부하로 공급되는 제2 경로를 제공할 수 있다. 예를 들어, 릴레이(Ra1)는 써미스터(TH1)와 병렬로 연결되는 스위치 및 전류가 공급되면 스위치의 접점을 변환시키는 코일을 포함할 수 있다. 릴레이(Ra1)는 접점 종류에 따라서 전류가 공급될 때 스위치를 온 시키고 전류가 공급되지 않을 때 스위치를 오프 시킬 수 있고, 코일에 전류가 공급될 때 스위치를 오프 시키고, 전류가 공급되지 않을 때 스위치를 온 시킬 수도 있다. 본 문서에서는 전자의 경우를 예로 들어 설명한다. 릴레이(Ra1)는 전류가 공급되면, 교류 전력이 제1 경로 대신에 제2 경로를 거쳐 부하로 전달되도록 지원할 수 있다.
일 실시예에 따르면, 필터(F1)는 제2 신호가 인가되면, 제2 신호를 지연시킬 수 있다. 일 실시예에 따르면, 필터(F1)는 지정된 시정수만큼 입력된 신호를 지원함에 따라 화면 뮤트를 위한 제2 신호의 두 번의 상태 천이를 상쇄시킬 수 있다. 예를 들어, 필터(F1)는 제2 신호의 두 번의 상태 천이에 소요되는 시간이 임계시간 이내이면, 제2 신호의 상태 천이를 상쇄시킬 수 있다. 상기 임계시간은 화면 뮤트를 위한 제2 신호의 온/오프 시간에 기초하여 결정될 수 있다. 상기 제2 신호는 디지털 신호이므로, 제1 상태 또는 제2 상태일 수 있다. 예를 들어, 상기 제1 상태가 하이 상태이면, 상기 제2 상태는 로우 상태이고, 상기 제1 상태가 로우 상태이면, 상기 제1 상태는 하이 상태일 수 있다.
일 실시예에서, 필터(F1)는 제1 저항(R1), 제2 저항(R2), 제1 커패시터(C1) 및 제2 커패시터(C2)를 포함하는 RC 필터일 수 있다. 제1 및 제2 저항(R1, R2)의 저항값과 제1 및 제2 커패시터(C1, C2)의 커패시터값은 제3 모드에서 화면 뮤트를 위한 제2 신호의 두 번의 상태 천이를 상쇄시킬 수 있도록 결정될 수 있다. 예를 들어, 상기 제1 및 제 2 저항(R1, R2)의 저항값과 상기 제1 및 제2 커패시터(C1, C2)의 커패시터값은 임계시간 이내에 이뤄진 제2 신호의 두 번의 상태 천이의 피크-투-피크(peak to peak)가 스위칭 회로(SW1)(예: 제1 스위칭부)가 감지 가능한 문턱전압 이내로 변환되도록 설정될 수 있다. 예를 들어, 스위칭 회로(SW1)의 문턱전압이 0.7V라면, 상기 저항값과 상기 커패시터값은 임계시간 이내에 이뤄진 제2 신호의 두 번의 상태 천이의 피크-투-피크를 0.7V미만으로 변환하도록 설정될 수 있다. 이에, 일 실시 예에서는 제3 모드에서 채널 변경 등의 경우에 릴레이 접점이 이동되는 문제를 방지할 않을 수 있다. 상기 필터(F1)는 제2 신호의 지연 등이 불필요한 경우에, 생략될 수 있지만, 본 문서에서는 필터(F1)가 구비된 경우를 예로 들어 설명한다.
일 실시예에 따르면, 스위칭 회로(SW1)는 필터(F1)를 거쳐 제2 신호를 수신하면, 제1 구동 전압을 릴레이(Ra1)의 코일에 공급할 수 있다. 스위칭 회로(SW1)는 제1 및 제2 스위칭부(Q1, Q2)와 주변 회로(R3~5, C3, C4)를 포함할 수 있다. 제1 스위칭부(Q1)는 지연된 제2 신호의 수신 여부에 기초하여 턴 온 또는 턴 오프 될 수 있다. 예컨대, 제1 스위칭부(Q1)는 N채널 FET일 수 있다. 제2 스위칭부(Q2)는 제1 스위칭부(Q1)의 턴 온 상태에 기초하여 턴 온 또는 턴 오프 될 수 있다. 예컨대, 제2 스위칭부(Q2)는 PNP 트랜지스터일 수 있다. 주변 회로(R3, R4, R5, C3, C4, D1, D2)는 제2 스위칭부(Q2)의 턴 온 및 턴 오프 등을 지원할 수 있다. 주변 회로(R3~5, C3, C4, D1, D2)는 적어도 하나의 저항(R3~5), 적어도 하나의 커패시터(C3, C4) 및 적어도 하나의 다이오드(D1, D2)를 포함할 수 있다. 일 실시예에서는 복수의 스위칭부(Q1, Q2)를 이용함에 따라 제2 신호와 입력 전력을 안정적으로 절연할 수 있다. 이하, 스위칭 회로(SW1)의 세부 구성요소에 대하여 설명한다.
일 실시예에서, 제3 저항(R3)의 양단은 트랜지스터(Q2)의 에미터(emitter)와 베이스(base) 사이에 연결되고, 제4 저항(R4)의 일단은 트랜지스터(Q2)의 베이스에 연결되고, 제5 저항(R5)의 타단은 FET(Q1)의 드레인(drain)에 연결되며, 제4 저항(R4)의 타단과 제5 저항(R5)의 일단은 직렬로 연결될 수 있다. 제4 및 제5 저항(R4, R5)은 하나로 통합되거나, 세 개 이상으로 구성될 수 있다. 제3 내지 제5 저항(R3~5)은 제1 스위칭부(Q1)의 턴 온 시에 제1 구동 전압(V1)을 분배하여 트랜지스터(Q2)의 베이스의 전위가 트랜지스터(Q2)의 문턱전압 이하로 낮아지도록 한다. 적어도 하나의 커패시터(C3, C4)는 트랜지스터(Q2)의 턴 오프 시에 노이즈 유입으로 인해 제2 스위칭부(Q2)가 턴 온 되지 않도록 방지할 수 있다. 제1 및 제2 다이오드(D1, D2)는 릴레이(Ra1) 온 시에 릴레이(Ra1)를 거친 전류의 방전 경로를 제공할 수 있다.
일 실시예에서, FET(Q1)의 게이트(gate)는 지연된 제2 신호의 공급 경로에 연결되고, FET(Q1)의 드레인은 제5 저항(R5)의 타단과 연결되고, FET(Q1)의 소스(source)는 그라운드와 연결될 수 있다. 이에, FET(Q1)는 지연된 제2 신호의 하이 구간에서 턴 온 될 수 있다.
일 실시예에서, 트랜지스터(Q2)의 에미터는 제1 구동 전압(V1)의 공급 경로에 연결되고, 트랜지스터(Q2)의 베이스는, 제4 및 제5 저항(R4, R5)을 거쳐 FET(Q1)의 드레인과 연결되고, 트랜지스터(Q2)의 콜렉터(collector)는, 릴레이(Ra1)의 코일과 연결될 수 있다.
일 실시예에서, 제2 신호가 인가되지 않아 제1 스위칭부(Q1)의 턴 오프 시에, 제3 저항(R3)에 의해 트랜지스터(Q2)의 베이스(base)에는 제1 구동 전압(V1)이 걸릴 수 있다(즉, 문턱전압 초과의 전압이 걸림). 이에, 트랜지스터(Q2)는 FET(Q1)의 턴 오프 시에 턴 온 되지 않을 수 있다. 그러면, 릴레이(Ra1)는 오프 되어 제2 경로를 제공하지 못하여 입력 전력은 써미스터(TH1)를 거쳐 부하로 공급될 수 있다.
반면, 제2 신호가 인가되어 제1 스위칭부(Q1)의 턴 온 시에, 트랜지스터(Q2)의 베이스의 전위는 제3 내지 제5 저항(R3~R5)의 전압 분배에 의하여 문턱전압 이하일 수 있다. 그러면, 릴레이(Ra1)는 트랜지스터(Q2)를 통해 제1 구동 전압(V1)을 공급 받아 온 됨에 따라 입력 전력이 제2 경로를 통해 부하로 공급되도록 지원할 수 있다.
일 실시예에서는 스위칭 회로(SW1)가 N채널 FET와 PNP 트랜지스터의 조합으로 구성된 경우를 예로 들어 설명하였지만, 이에 한정되지 않을 수 있다. 예를 들어, 스위칭 회로(SW1)는 제2 신호가 로우 액티브 신호라면, 제2 신호의 로우 액티브 구간에서 코일에 전원을 공급할 수 있도록 다른 형태로 구현될 수도 있다. 다른 예를 들어, 스위칭 회로(SW1)는 두 개의 FET 또는 트랜지스터의 조합으로 구성될 수 있고, P채널 FET 또는 NPN 트랜지스터를 사용하도록 구성될 수 있다.
도 6은 본 문서의 일 실시예에 따른 릴레이 온 시퀀스를 도시한 흐름도이다. 도 6에서는 도 5의 안정화 회로가 적용된 디스플레이 모듈의 파워 온 시의 릴레이 온 시퀀스에 대해 설명한다.
도 6을 참조하면, 동작 610에서, 전원 모듈(110)에 입력 전력이 공급되면, 전원 모듈(110)은 제1 구동 전압을 출력할 수 있다.
동작 620에서, 트랜지스터(Q2)의 에미터와 베이스에는 제1 구동 전압이 공급될 수 있다.
동작 630에서, 프로세서(160)가 디스플레이 및 백라이트 중 적어도 하나를 활성화하기 위한 제2 신호를 출력하면, 안정화 회로(150)의 필터(F1)는 제2 신호를 수신할 수 있다.
동작 640에서, 필터(F1)는 제2 신호를 지연시키고 FET(Q1)는 지연된 제2 신호의 하이 구간에서 턴 온 될 수 있다.
동작 650에서, FET(Q1)가 턴 온 되면, 트랜지스터의 베이스(base)의 전위는 제3 내지 제5 저항(R3~5)에 의한 전압 분배로 인해 낮아져 트랜지스터(Q2)는 턴 온 될 수 있다.
동작 660에서, 트랜지스터(Q2)가 턴 온되면, 제1 구동 전압이 릴레이(Ra1)의 코일로 인가되어, 써미스터(TH1)와 병렬 연결된 릴레이(Ra1)의 스위치는 단락될 수 있다.
도 7은 본 문서의 일 실시 예에 따른 릴레이 오프 시퀀스를 도시한 흐름도이다. 도 7에서는 도 5의 안정화 회로가 적용된 디스플레이 모듈의 파워 오프 시의 릴레이 오프 시퀀스에 대해 설명한다.
동작 710에서, 프로세서(160)가 파워 오프 되면, 필터(F1)는 제2 신호를 수신하지 않을 수 있다. 예를 들어, 필터(F1)의 입력은 로우 상태일 수 있다.
동작 720에서, 필터(F1)의 입력이 로우 상태이면, 제1 및 제2 커패시터(C2)는 방전되고 FET(Q1)는 턴 오프 될 수 있다.
동작 730에서, FET(Q1)가 턴 오프 되면, 트랜지스터(Q2)의 베이스의 전위가 높아져(제1 동작 전원이 걸림), 트랜지스터(Q2)는 턴 오프 될 수 있다.
동작 740에서, 트랜지스터(Q2)가 턴 오프 되면, 제1 구동 전압(V1)은 릴레이(Ra1)의 코일에 인가되지 않아, 써미스터(TH1)에 병렬로 연결된 릴레이(Ra1)의 스위치는 개방될 수 있다.
도 8은 본 문서의 일 실시 예에 따른 전원 안정화 방법을 도시한 흐름도이다.
도 8을 참조하면, 동작 810에서, 안정화 회로(150)는 디스플레이 및 백라이트 중 적어도 하나를 활성하기 위한 제2 신호의 수신 여부를 확인할 수 있다.
동작 820에서, 안정화 회로(150)는 제2 신호가 수신되면, 입력 전력이 써미스터(TH1)를 거치지 않고 릴레이(Ra1)를 거치도록 릴레이(Ra1)를 제어할 수 있다. 상기 제2 신호는 디스플레이 및 백라이트 중 적어도 하나를 활성화하기 위한 신호일 수 있다.
동작 830에서, 안정화 회로(150)는 제2 신호의 수신 전에는 입력 전력이 써미스터(TH1)를 거치도록 릴레이(Ra1)를 제어할 수 있다.
일 실시 예에서는 릴레이의 접점을 디스플레이의 활성화 시점에 동기화시킴에 따라 종래의 디스플레이 장치에 비해서 불필요한 릴레이 접점 이동의 횟수를 감소시킬 수 있다.
일 실시 예에 따르면, 전원 안정화 회로(예: 도 2의 150)는, 입력 전력이 공급되는 제1 경로에 구비되어, 상기 전력의 돌입 전류를 제한하는 써미스터(예: 도 2의 TH1); 상기 써미스터를 거치지 않고 상기 전력이 공급되는 제2 경로를 제공하며, 전류가 공급되면 상기 전력이 상기 제1 경로를 대신하여 상기 제2 경로로 전달되도록 하는 릴레이(예: 도 2의 Ra1); 및 디스플레이(예: 도 2의 140) 및 상기 디스플레이의 백라이트(예: 도 2의 145) 중 적어도 하나를 활성화시키기 위한 활성화 신호를 수신하면, 스위칭 되어, 상기 릴레이에 상기 입력 전력으로부터 생성된 상기 전류를 공급하는 스위칭 회로(예: 도 2의 SW1)를 포함할 수 있다.
상기 활성화 신호는, 제1 상태 또는 제2 상태이며, 상기 제1 상태가 하이 상태이면, 상기 제2 상태는 로우 상태이고, 상기 제1 상태가 로우 상태이면, 상기 제1 상태는 하이 상태이며, 상기 활성화 신호가 상기 제1 상태에서 상기 제2 상태로 상태 천이된 후 상기 제2 상태에서 상기 제1 상태로 천이되는 두 번의 상태 천이에 소요되는 시간이 임계시간 이내이면, 상기 활성화 신호의 상태 천이를 상쇄시키는 필터(예: 도 2의 F1)를 더 포함하고, 상기 스위칭 회로는, 상기 필터를 거친 상기 활성화 신호를 수신할 수 있다.
상기 필터는, 상기 활성화 신호를 지연시키는 적어도 하나의 저항과 적어도 하나의 커패시터의 조합으로 구성된 RC 필터(예: 도 5의 F1)를 포함할 수 있다.
상기 저항의 저항값과 상기 커패시터의 커패시터 값은, 상기 임계시간 이내에 이뤄진 상기 두 번의 상태 천이의 피크-투-피크(peak to peak)가 상기 스위칭 회로의 스위칭을 위한 문턱 전압 미만으로 변환되도록 설정될 수 있다.
상기 릴레이(예: 도 5의 Ra1)는, 스위치와 코일을 포함하고, 상기 스위치는, 상기 써미스터(예: 도 5의 TH1)와 병렬로 연결되고, 상기 코일은, 상기 전류의 공급 여부에 따라 상기 스위치를 단락 또는 개방시키고, 상기 스위칭 회로는, 상기 활성화 신호를 수신하면, 상기 스위치가 단락 되도록 상기 코일에 전류를 공급할 수 있다.
상기 스위칭 회로는, 상기 활성화 신호의 수신 여부에 기초하여 턴 온(turn on) 또는 턴 오프 되는 제1 트랜지스터(예: 도 5의 Q1); 및 상기 제1 트랜지스터의 턴 온 상태에 기초하여 턴 온 또는 턴 오프되는 제2 트랜지스터(예: 도 5의 Q2)를 포함할 수 있다.
상기 제1 트랜지스터는, 상기 활성화 신호를 수신하면 턴 온 되는 FET이고, 상기 제2 트랜지스터는, 상기 제1 트랜지스터가 턴 온 되면, 상기 입력 전력으로부터 생성된 구동 전압을 상기 릴레이에 공급하는 트랜지스터일 수 있다.
상기 스위칭 회로는, 적어도 하나의 제1 저항 및 적어도 하나의 제2 저항을 더 포함하고, 상기 제1 트랜지스터는, N채널 FET(예: 도 5의 Q1)이고, 상기 제2 트랜지스터는, PNP 트랜지스터(예: 도 5의 Q2)이며, 상기 적어도 하나의 제1 저항(예: 도 5의 R3)의 양단은, 상기 PNP 트랜지스터의 에미터와 베이스 사이에 연결되고, 상기 적어도 하나의 제2 저항(예: 도 5의 R4, 45)의 양단은, PNP 트랜지스터의 베이스와 상기 N채널 FET의 드레인에 연결되며, 상기 PNP 트랜지스터의 에미터는 상기 구동 전압의 공급 경로에 연결되고, 상기 PNP 트랜지스터의 베이스는, 상기 제2 저항을 거쳐 상기 N채널 FET의 드레인과 연결되고, 상기 PNP 트랜지스터의 콜렉터는, 상기 릴레이의 코일과 연결되며, 상기 N채널 FET의 게이트는, 상기 활성화 신호의 공급 경로에 연결되고, 상기 N채널 FET의 소스는, 그라운드와 연결되고, 상기 N채널 FET의 드레인은, 상기 제2 저항을 거쳐 상기 PNP 트랜지스터의 베이스와 연결될 수 있다.
상기 PNP 트랜지스터의 에미터와 베이스 사이에는, 적어도 하나의 커패시터와 상기 적어도 하나의 제1 저항이 병렬로 연결될 수 있다.
상기 활성화 신호가 하이 상태이면, 상기 N채널 FET는 턴 온 되고, 상기 N채널 FET가 턴 온 되면, 상기 구동 전압이 상기 적어도 하나의 제1 저항 및 적어도 하나의 제2 저항에 의해 분배되어, 상기 베이스의 전위가 상기 PNP 트랜지스터의 문턱전압 이하로 낮아짐에 따라 상기 PNP 트랜지스터가 턴 온 되어, 상기 릴레이에 상기 전류가 공급될 수 있다.
상기 활성화 신호가 로우 상태이면, 상기 N채널 FET는 턴 오프 되고, 상기 N채널 FET가 턴 오프 되면, 상기 구동 전압이 상기 적어도 하나의 제1 저항을 통해 상기 PNP 트랜지스터의 베이스의 전위가 상기 PNP 트랜지스터의 문턱전압 초과로 높아짐에 따라 상기 PNP 트랜지스터가 턴 오프 되어, 상기 릴레이에 상기 전류가 공급되지 않을 수 있다.
일 실시 예에 따르면, 디스플레이 장치(예: 도 1의 10)는 안정화 회로(예: 도 2의 150)를 포함하고, 상기 활성화 신호에 의하여 활성화되는 상기 디스플레이(예: 도 1의 140) 및 디스플레이의 백라이트 중 적어도 하나를 더 포함할 수 있다.
일 실시 예에 따르면, 상기 활성화 신호를 수신하면, 상기 디스플레이 및 디스플레이의 백라이트 중 적어도 하나의 구동 전압을 출력하는 변환부(예: 도 2의 U2)를 더 포함하고, 상기 디스플레이 및 백라이트 중 적어도 하나는, 상기 구동 전압(예: 도 2의 V1)을 이용하여 활성화될 수 있다.
일 실시 예에 따르면, 전원 안정화 방법은, 입력 전력이 공급되는 제1 경로에 구비된 써미스터를 통해 상기 입력 전력의 돌입 전류를 제한하는 동작; 디스플레이 및 상기 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 제1 활성화 신호를 수신하면, 스위칭 회로를 스위칭하여 상기 입력 전력으로부터 생성된 제1 구동 전압을 출력하는 동작; 및 상기 스위칭 회로를 통해 전달된 제1 구동 전압을, 상기 입력 전력이 상기 써미스터를 거치지 않는 제2 경로를 제공하는 릴레이에 공급하여, 상기 입력 전력이 상기 제2 경로를 통해 공급되도록 하는 동작을 포함할 수 있다.
상기 출력하는 동작은, 상기 제1 상태에서 상기 제2 상태로 상태 천이된 후 상기 제2 상태에서 상기 제1 상태로 천이되는 두 번의 상태 천이에 소요되는 시간이 임계시간 이내이면, 상기 활성화 신호의 상태 천이를 상쇄시키는 동작을 포함할 수 있다.
상기 제한하는 동작은, 상기 입력 전력이 공급되면, 상기 제1 활성화 신호의 수신 여부와 상관 없이 상기 제1 구동 전압을 생성하는 동작을 더 포함할 수 있다.
일 실시 예에 따르면, 전원 안정화 방법은, 상기 제1 구동 전압으로 구동되는 초기화 블록이 예약된 또는 요청된 시점을 감지함에 따라 송신한, 제2 활성화 신호를 수신하는 동작; 상기 제2 활성화 신호를 수신하면, 제2 구동 전압을 출력하는 동작; 및 상기 제2 구동 전압을 이용하여 초기화된 프로세서로부터 상기 제1 활성화 신호를 수신하는 동작을 더 포함할 수 있다.
다양한 실시예에 따른 장치(예: 모듈들 또는 그 기능들) 또는 방법(예: 동작들)의 적어도 일부는 프로그램 모듈의 형태로 컴퓨터로 판독 가능한 저장 매체에 저장된 명령어로 구현될 수 있다. 상기 명령어가 프로세서에 의해 실행될 경우, 프로세서가 상기 명령어에 해당하는 기능을 수행할 수 있다. 컴퓨터로 판독 가능한 기록 매체는, 하드디스크, 플로피디스크, 마그네틱 매체(예: 자기테이프), 광기록 매체(예: CD-ROM, DVD, 자기-광 매체 (예: 플롭티컬 디스크), 내장 메모리 등을 포함할 수 있다. 명령어는 컴파일러에 의해 만들어지는 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 다양한 실시예에 따른 모듈 또는 프로그램 모듈은 전술한 구성요소들 중 적어도 하나 이상을 포함하거나, 일부가 생략되거나, 또는 다른 구성요소를 더 포함할 수 있다.
다양한 실시예에 따른, 모듈, 프로그램 모듈 또는 다른 구성요소에 의해 수행되는 동작들은 순차적, 병렬적, 반복적 또는 휴리스틱하게 실행되거나, 적어도 일부 동작이 다른 순서로 실행되거나, 생략되거나, 또는 다른 동작이 추가될 수 있다. 그리고 본 문서에 개시된 실시예는 개시된, 기술 내용의 설명 및 이해를 위해 제시된 것이며, 본 문서에서 기재된 기술의 범위를 한정하는 것은 아니다. 따라서, 본 문서의 범위는, 본 문서의 기술적 사상에 근거한 모든 변경 또는 다양한 다른 실시예를 포함하는 것으로 해석되어야 한다.

Claims (15)

  1. 입력 전력이 공급되는 제1 경로에 구비되어, 상기 전력의 돌입 전류를 제한하는 써미스터;
    상기 써미스터를 거치지 않고 상기 전력이 공급되는 제2 경로를 제공하며, 전류가 공급되면 상기 전력이 상기 제1 경로를 대신하여 상기 제2 경로로 전달되도록 하는 릴레이; 및
    디스플레이 및 상기 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 활성화 신호를 수신하면, 스위칭 되어, 상기 릴레이에 상기 입력 전력으로부터 생성된 상기 전류를 공급하는 스위칭 회로;
    를 포함하는 전원 안정화 회로.
  2. 제1항에 있어서,
    상기 활성화 신호는, 제1 상태 또는 제2 상태이며,
    상기 제1 상태가 하이 상태이면, 상기 제2 상태는 로우 상태이고,
    상기 제1 상태가 로우 상태이면, 상기 제1 상태는 하이 상태이며,
    상기 활성화 신호가 상기 제1 상태에서 상기 제2 상태로 상태 천이된 후 상기 제2 상태에서 상기 제1 상태로 천이되는 두 번의 상태 천이에 소요되는 시간이 임계시간 이내이면, 상기 활성화 신호의 상태 천이를 상쇄시키는 필터를 더 포함하고,
    상기 스위칭 회로는, 상기 필터를 거친 상기 활성화 신호를 수신하는 전원 안정화 회로.
  3. 제2항에 있어서, 상기 필터는,
    상기 활성화 신호를 지연시키는 적어도 하나의 저항과 적어도 하나의 커패시터의 조합으로 구성된 RC 필터를 포함하는 전원 안정화 회로.
  4. 제3항에 있어서, 상기 저항의 저항값과 상기 커패시터의 커패시터 값은,
    상기 임계시간 이내에 이뤄진 상기 두 번의 상태 천이의 피크-투-피크(peak to peak)가 상기 스위칭 회로의 스위칭을 위한 문턱 전압 미만으로 변환되도록 설정되는 전원 안정화 회로.
  5. 제1항에 있어서,
    상기 릴레이는, 스위치와 코일을 포함하고,
    상기 스위치는, 상기 써미스터와 병렬로 연결되고,
    상기 코일은, 상기 전류의 공급 여부에 따라 상기 스위치를 단락 또는 개방시키고,
    상기 스위칭 회로는, 상기 활성화 신호를 수신하면, 상기 스위치가 단락 되도록 상기 코일에 전류를 공급하는 전원 안정화 회로.
  6. 제1항에 있어서, 상기 스위칭 회로는,
    상기 활성화 신호의 수신 여부에 기초하여 턴 온(turn on) 또는 턴 오프 되는 제1 트랜지스터; 및
    상기 제1 트랜지스터의 턴 온 상태에 기초하여 턴 온 또는 턴 오프되는 제2 트랜지스터를 포함하는 전원 안정화 회로.
  7. 제5항에 있어서,
    상기 제1 트랜지스터는, 상기 활성화 신호를 수신하면 턴 온 되는 FET이고,
    상기 제2 트랜지스터는, 상기 제1 트랜지스터가 턴 온 되면, 상기 입력 전력으로부터 생성된 구동 전압을 상기 릴레이에 공급하는 트랜지스터인 전원 안정화 회로.
  8. 제7항에 있어서, 상기 스위칭 회로는,
    적어도 하나의 제1 저항 및 적어도 하나의 제2 저항을 더 포함하고,
    상기 제1 트랜지스터는, N채널 FET이고, 상기 제2 트랜지스터는, PNP 트랜지스터이며,
    상기 적어도 하나의 제1 저항의 양단은, 상기 PNP 트랜지스터의 에미터와 베이스 사이에 연결되고, 상기 적어도 하나의 제2 저항의 양단은, PNP 트랜지스터의 베이스와 상기 N채널 FET의 드레인에 연결되며,
    상기 PNP 트랜지스터의 에미터는 상기 구동 전압의 공급 경로에 연결되고, 상기 PNP 트랜지스터의 베이스는, 상기 제2 저항을 거쳐 상기 N채널 FET의 드레인과 연결되고, 상기 PNP 트랜지스터의 콜렉터는, 상기 릴레이의 코일과 연결되며,
    상기 N채널 FET의 게이트는, 상기 활성화 신호의 공급 경로에 연결되고, 상기 N채널 FET의 소스는, 그라운드와 연결되고, 상기 N채널 FET의 드레인은, 상기 제2 저항을 거쳐 상기 PNP 트랜지스터의 베이스와 연결되는 전원 안정화 회로.
  9. 제8항에 있어서, 상기 PNP 트랜지스터의 에미터와 베이스 사이에는,
    적어도 하나의 커패시터와 상기 적어도 하나의 제1 저항이 병렬로 연결된 전원 안정화 회로.
  10. 제8항에 있어서,
    상기 활성화 신호가 하이 상태이면, 상기 N채널 FET는 턴 온 되고,
    상기 N채널 FET가 턴 온 되면, 상기 구동 전압이 상기 적어도 하나의 제1 저항 및 적어도 하나의 제2 저항에 의해 분배되어, 상기 베이스의 전위가 상기 PNP 트랜지스터의 문턱전압 이하로 낮아짐에 따라 상기 PNP 트랜지스터가 턴 온 되어, 상기 릴레이에 상기 전류가 공급되는 전원 안정화 회로.
  11. 제8항에 있어서,
    상기 활성화 신호가 로우 상태이면, 상기 N채널 FET는 턴 오프 되고,
    상기 N채널 FET가 턴 오프 되면, 상기 구동 전압이 상기 적어도 하나의 제1 저항을 통해 상기 PNP 트랜지스터의 베이스의 전위가 상기 PNP 트랜지스터의 문턱전압 초과로 높아짐에 따라 상기 PNP 트랜지스터가 턴 오프 되어, 상기 릴레이에 상기 전류가 공급되지 않는 전원 안정화 회로.
  12. 제1항의 안정화 회로를 포함하고,
    상기 활성화 신호에 의하여 활성화되는 상기 디스플레이 및 디스플레이의 백라이트 중 적어도 하나를 더 포함하는 디스플레이 장치.
  13. 제12항에 있어서,
    상기 활성화 신호를 수신하면, 상기 디스플레이 및 디스플레이의 백라이트 중 적어도 하나의 구동 전압을 출력하는 변환부를 더 포함하고,
    상기 디스플레이 및 백라이트 중 적어도 하나는, 상기 구동 전압을 이용하여 활성화되는 디스플레이 장치.
  14. 전원 안정화 방법으로서,
    입력 전력이 공급되는 제1 경로에 구비된 써미스터를 통해 상기 입력 전력의 돌입 전류를 제한하는 동작;
    디스플레이 및 상기 디스플레이의 백라이트 중 적어도 하나를 활성화시키기 위한 제1 활성화 신호를 수신하면, 스위칭 회로를 스위칭하여 상기 입력 전력으로부터 생성된 제1 구동 전압을 출력하는 동작; 및
    상기 스위칭 회로를 통해 전달된 제1 구동 전압을, 상기 입력 전력이 상기 써미스터를 거치지 않는 제2 경로를 제공하는 릴레이에 공급하여, 상기 입력 전력이 상기 제2 경로를 통해 공급되도록 하는 동작을 포함하는 전원 안정화 방법.
  15. 제14항에 있어서, 상기 출력하는 동작은,
    상기 제1 상태에서 상기 제2 상태로 상태 천이된 후 상기 제2 상태에서 상기 제1 상태로 천이되는 두 번의 상태 천이에 소요되는 시간이 임계시간 이내이면, 상기 활성화 신호의 상태 천이를 상쇄시키는 동작
    을 포함하는 전원 안정화 방법.
PCT/KR2018/002139 2017-04-04 2018-02-21 전원 안정화 회로 및 그가 적용된 디스플레이 장치 WO2018186587A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/486,889 US11189236B2 (en) 2017-04-04 2018-02-21 Power stabilization circuit which cancels noise of relay and display device to which same is applied

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2017-0043517 2017-04-04
KR1020170043517A KR102334932B1 (ko) 2017-04-04 2017-04-04 전원 안정화 모듈 및 그가 적용된 디스플레이 장치

Publications (1)

Publication Number Publication Date
WO2018186587A1 true WO2018186587A1 (ko) 2018-10-11

Family

ID=63712181

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2018/002139 WO2018186587A1 (ko) 2017-04-04 2018-02-21 전원 안정화 회로 및 그가 적용된 디스플레이 장치

Country Status (3)

Country Link
US (1) US11189236B2 (ko)
KR (1) KR102334932B1 (ko)
WO (1) WO2018186587A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220376492A1 (en) * 2019-11-25 2022-11-24 Tridonic Gmbh & Co Kg Source circuit and power supply and electric system
US11258248B2 (en) * 2020-01-08 2022-02-22 Astee International Limited Input overvoltage protection circuits for power supplies
KR20210107210A (ko) 2020-02-21 2021-09-01 삼성디스플레이 주식회사 표시 장치
KR102607461B1 (ko) * 2023-04-25 2023-11-29 (주) 한일디엔에스 서지와 이상전압의 제어가 가능한 led 실내외 전광판 및 이를 이용한 서지와 이상전압의 제어방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09322184A (ja) * 1996-05-30 1997-12-12 Matsushita Electric Ind Co Ltd スイッチング電源回路
JPH11191964A (ja) * 1997-12-25 1999-07-13 Nec Home Electron Ltd スイッチング電源装置
JP2002218489A (ja) * 2001-01-16 2002-08-02 Murata Mfg Co Ltd 消磁回路
JP2002330538A (ja) * 2001-04-27 2002-11-15 Sony Corp 電子機器
JP2006094580A (ja) * 2004-09-21 2006-04-06 Fuji Xerox Co Ltd 給電装置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08294135A (ja) 1995-04-20 1996-11-05 Murata Mfg Co Ltd 消磁回路及び電流制限装置
US5754419A (en) * 1996-02-28 1998-05-19 Astec International Limited Surge and overcurrent limiting circuit for power converters
JP3827823B2 (ja) * 1996-11-26 2006-09-27 シャープ株式会社 液晶表示画像の消去装置及びそれを備えた液晶表示装置
KR20000075153A (ko) 1999-05-29 2000-12-15 윤종용 전자렌지의 돌입전류 방지용 릴레이장치
TWI260567B (en) * 2005-06-13 2006-08-21 Commence Technic Co Ltd Direct transmission method and interface of low-voltage differential signal
US7291987B2 (en) * 2005-06-17 2007-11-06 Hon Hai Precision Industry Co., Ltd. Power supply system for flat panel display devices
TW200705502A (en) * 2005-07-22 2007-02-01 Delta Electronics Inc Balanced current lamp module and multi-lamp circuit
TW200723959A (en) * 2005-12-02 2007-06-16 Hon Hai Prec Ind Co Ltd Multi-lamp driving system
KR100861283B1 (ko) * 2007-03-31 2008-10-01 엘지전자 주식회사 냉장고 및 그 동작방법
EP2132850A4 (en) * 2007-04-05 2012-04-11 Georgia Tech Res Inst VOLTAGE BLOCK AND OVERVOLTAGE PROTECTION
US8164587B2 (en) * 2007-05-30 2012-04-24 Himax Technologies Limited LCD power supply
US8957601B2 (en) * 2008-09-18 2015-02-17 Lumastream Canada Ulc Configurable LED driver/dimmer for solid state lighting applications
WO2011006297A1 (zh) * 2009-07-15 2011-01-20 Huo Weimin 一种具有独立直流供电单元的开关电路
JP5540924B2 (ja) * 2010-06-18 2014-07-02 富士通セミコンダクター株式会社 集積回路装置及びその静電保護回路の制御方法
JP5829067B2 (ja) * 2011-07-11 2015-12-09 ローム株式会社 Led駆動装置、照明装置、液晶表示装置
KR101876561B1 (ko) * 2011-08-26 2018-07-10 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
KR101955034B1 (ko) * 2011-12-07 2019-03-07 매그나칩 반도체 유한회사 Led 어레이 쇼트여부 감지회로 및 이를 이용한 led 구동장치
TW201325018A (zh) * 2011-12-12 2013-06-16 Powerflash Technology Corp 控制電池組電源狀態之方法及相關智慧型電池裝置
KR102060539B1 (ko) * 2012-08-08 2019-12-31 삼성디스플레이 주식회사 표시 패널의 구동 장치 및 이를 포함하는 표시 장치
US8946994B2 (en) * 2012-09-25 2015-02-03 Lg Display Co., Ltd. Organic light emitting display device and driving method thereof
KR101397765B1 (ko) 2012-12-21 2014-05-20 삼성전기주식회사 전원 공급 장치
KR102103249B1 (ko) * 2013-01-08 2020-04-23 삼성디스플레이 주식회사 백라이트 유닛 및 그것을 포함하는 표시 장치
US9058776B2 (en) * 2013-08-06 2015-06-16 Shenzhen China Star Optoelectronics Technology Co., Ltd. LED backlight source and liquid crystal device
CN104377960B (zh) * 2013-08-15 2018-04-20 南京博兰得电子科技有限公司 谐振变换器及其控制方法
KR20150048377A (ko) * 2013-10-28 2015-05-07 삼성디스플레이 주식회사 유기전계 발광 표시장치 및 그 구동방법
KR102306602B1 (ko) * 2014-06-30 2021-09-30 삼성디스플레이 주식회사 백라이트 유닛 및 이를 포함하는 표시장치
WO2016165133A1 (en) * 2015-04-17 2016-10-20 Astec International Limited Power factor correction stage control during start-up for efficient use of negative temperature coefficient thermistor
KR20160141526A (ko) 2015-06-01 2016-12-09 엘지이노텍 주식회사 Led 조명 제어 모듈
JP6200457B2 (ja) * 2015-06-29 2017-09-20 ファナック株式会社 初期充電回路の異常発熱を検出する手段を有するモータ駆動装置
KR102415380B1 (ko) * 2015-08-18 2022-07-01 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US10050540B2 (en) * 2016-06-07 2018-08-14 Semiconductor Components Industries, Llc Protection circuit and method for flyback power converter
US10985615B2 (en) * 2016-06-28 2021-04-20 Lg Innotek Co., Ltd. Wireless power control method and device for wireless charging
WO2018173220A1 (ja) * 2017-03-23 2018-09-27 ヤマハ株式会社 音響システムおよび電源回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09322184A (ja) * 1996-05-30 1997-12-12 Matsushita Electric Ind Co Ltd スイッチング電源回路
JPH11191964A (ja) * 1997-12-25 1999-07-13 Nec Home Electron Ltd スイッチング電源装置
JP2002218489A (ja) * 2001-01-16 2002-08-02 Murata Mfg Co Ltd 消磁回路
JP2002330538A (ja) * 2001-04-27 2002-11-15 Sony Corp 電子機器
JP2006094580A (ja) * 2004-09-21 2006-04-06 Fuji Xerox Co Ltd 給電装置

Also Published As

Publication number Publication date
US20200234656A1 (en) 2020-07-23
KR20180112435A (ko) 2018-10-12
KR102334932B1 (ko) 2021-12-06
US11189236B2 (en) 2021-11-30

Similar Documents

Publication Publication Date Title
WO2018186587A1 (ko) 전원 안정화 회로 및 그가 적용된 디스플레이 장치
WO2015115783A1 (en) Charging circuit and electronic device having the same
WO2018147703A1 (ko) 외부 장치로 전력을 공급하는 장치 및 이를 위한 방법
WO2019039809A1 (en) METHOD AND ELECTRONIC DEVICE FOR SWITCHING THE OPERATING MODE OF A DISPLAY
WO2014104568A1 (en) Host device, display device, method of controlling host device, and method of controlling display device
EP3408736A1 (en) Electronic device and method for displaying and transmitting images thereof
WO2015126121A1 (ko) 요청 정보에 따른 장치 제어 방법 및 이를 지원하는 장치
WO2016036128A1 (en) Electronic device, method of controlling charging by electronic device, and method of supplying power by power supply device
WO2015147503A1 (en) Method for charging battery and electronic device
WO2016148505A1 (en) Electronic apparatus and battery information providing method thereof
WO2012148087A2 (ko) 외부 디바이스와 도킹 연결되는 휴대 단말 및 화면 변경 방법
EP3347965A1 (en) Electronic device and method for wireless charging in electronic device
WO2017082685A1 (ko) 표시 제어 방법, 이를 구현한 디스플레이 패널, 디스플레이 장치 및 전자 장치
WO2013002547A2 (ko) 외부 디바이스와 도킹되는 휴대 단말 및 그 제어 방법
WO2017209502A1 (ko) 전자 장치와 충전 장치간의 연결을 제어하는 방법 및 이를 제공하는 장치
WO2013151301A1 (en) Intelligent event information presentation method and terminal
WO2018174426A1 (ko) 전자 장치의 상태에 따른 외부 장치 제어 방법 및 장치
WO2018034381A1 (ko) 전자 장치, 및 전자 장치 제어 방법
WO2018062894A1 (ko) 전력을 제어하는 전자 장치
EP3123590A1 (en) Method for charging battery and electronic device
US20100001589A1 (en) Power supply circuit for motherboard
WO2014189275A1 (en) Apparatus and method of recognizing external device in a communication system
WO2020155537A1 (zh) 一种待机模式切换方法、装置、电子设备及存储介质
WO2018139824A1 (ko) 전자 장치 및 전자 장치의 테더링 연결 방법
WO2018171534A1 (zh) 基于移动终端的双摄像头供电控制方法、系统及移动终端

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18780403

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18780403

Country of ref document: EP

Kind code of ref document: A1