WO2018123444A1 - 画像処理装置及び画像処理方法 - Google Patents

画像処理装置及び画像処理方法 Download PDF

Info

Publication number
WO2018123444A1
WO2018123444A1 PCT/JP2017/043355 JP2017043355W WO2018123444A1 WO 2018123444 A1 WO2018123444 A1 WO 2018123444A1 JP 2017043355 W JP2017043355 W JP 2017043355W WO 2018123444 A1 WO2018123444 A1 WO 2018123444A1
Authority
WO
WIPO (PCT)
Prior art keywords
unit
image
image processing
boundary
newly introduced
Prior art date
Application number
PCT/JP2017/043355
Other languages
English (en)
French (fr)
Inventor
優 池田
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to US16/463,609 priority Critical patent/US10924735B2/en
Publication of WO2018123444A1 publication Critical patent/WO2018123444A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/117Filters, e.g. for pre-processing or post-processing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/182Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a pixel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/186Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a colour or a chrominance component
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/80Details of filtering operations specially adapted for video compression, e.g. for pixel interpolation
    • H04N19/82Details of filtering operations specially adapted for video compression, e.g. for pixel interpolation involving filtering within a prediction loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression
    • H04N19/86Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression involving reduction of coding artifacts, e.g. of blockiness

Definitions

  • the present disclosure relates to an image processing apparatus and an image processing method.
  • a deblocking filter is applied to block boundaries to suppress image quality degradation caused by block distortion that occurs during image coding. (See Non-Patent Document 1).
  • determination of whether or not to apply a deblocking filter and selection of filter strength are performed based on the boundary strength value bS of the block boundary.
  • Non-Patent Document 2 introduces a new encoding process that was not introduced in HEVC / H.265.
  • Non-Patent Document 2 describes conversion processing that is more complicated than HEVC / H.265, an increase in new modes in the prediction mode, and the like.
  • This disclosure has been made in view of such a situation, and is intended to further reduce block distortion.
  • a decoding unit that decodes an encoded stream to generate a decoded image, and a newly introduced encoding process or a new one for a block boundary of the decoded image generated by the decoding unit
  • an image processing apparatus comprising: a filtering unit that applies a deblocking filter to pixels located in the vicinity of the block boundary according to a boundary strength value set based on information relating to the introduced main encoding process .
  • decoding the encoded stream to generate a decoded image Targeting the block boundary of the decoded image, the block is located in the vicinity of the block boundary according to the boundary strength value set based on the information related to the newly introduced encoding process or the newly introduced main encoding process Applying a deblocking filter to the pixel is provided.
  • a filtering unit that applies a deblocking filter to pixels located in the vicinity of the block boundary, and an encoding unit that encodes an image using the decoded image to which the deblocking filter has been applied by the filtering unit;
  • An image processing apparatus is provided.
  • the boundary strength set based on the information related to the newly introduced encoding process or the newly introduced main encoding process for the block boundary of the locally decoded decoded image An image processing method comprising: applying a deblocking filter to pixels located near the block boundary according to a value; and encoding an image using the decoded image to which the deblocking filter is applied Is provided.
  • block distortion can be further reduced.
  • FIG. 1 is a block diagram illustrating an example of a configuration of an image encoding device 10 that is an aspect of an image processing device according to an embodiment of the present disclosure. It is a block diagram which shows an example of a structure of the image decoding apparatus 60 which is an aspect of the image processing apparatus which concerns on the embodiment. It is explanatory drawing for demonstrating the outline
  • FIG. 3 is a block diagram showing an example of a detailed configuration of a deblocking filter according to the same embodiment It is a flowchart which shows an example of the flow of the process by the deblocking filter concerning the embodiment.
  • FIG. 20 is a block diagram illustrating a main configuration example of a computer. It is a block diagram which shows an example of a schematic structure of a television apparatus. It is a block diagram which shows an example of a schematic structure of a mobile telephone. It is a block diagram which shows an example of a schematic structure of a recording / reproducing apparatus. It is a block diagram which shows an example of a schematic structure of an imaging device. It is a block diagram which shows an example of a schematic structure of a video set. It is a block diagram which shows an example of a schematic structure of a video processor. It is a block diagram which shows the other example of the schematic structure of a video processor. It is a block diagram which shows an example of a schematic structure of a network system.
  • a plurality of constituent elements having substantially the same functional configuration may be distinguished by adding different alphabets after the same reference numeral.
  • it is not necessary to particularly distinguish each of a plurality of constituent elements having substantially the same functional configuration only the same reference numerals are given.
  • FIG. 1 is a block diagram illustrating an example of a configuration of an image encoding device 10 that is an aspect of an image processing device according to an embodiment of the present disclosure.
  • the image encoding device 10 includes a rearrangement buffer 11, a control unit 12, a subtraction unit 13, a conversion unit 14, a quantization unit 15, a lossless encoding unit 16, an accumulation buffer 17, and an inverse quantization unit 21.
  • the rearrangement buffer 11 rearranges the image data of a series of images constituting the video to be encoded in accordance with a GOP (Group of Pictures) structure related to the encoding process.
  • the rearrangement buffer 11 outputs the rearranged image data to the control unit 12, the subtraction unit 13, the intra prediction unit 30, and the inter prediction unit 40.
  • the control unit 12 divides the image data into processing unit blocks based on the block size of the processing unit designated externally or in advance. An example of block division will be described later. Moreover, the control part 12 determines the encoding parameter which concerns on an encoding process based on RDO (Rate-Distortion Optimization), for example. The determined encoding parameter is supplied to each unit.
  • RDO Rate-Distortion Optimization
  • the subtraction unit 13 calculates prediction error data that is a difference between the image data input from the rearrangement buffer 11 and the predicted image data, and outputs the calculated prediction error data to the conversion unit 14.
  • the conversion unit 14 performs conversion processing for each of one or more conversion blocks set in each area.
  • a transformation matrix related to transformation applied by the transformation unit 14 may be selected based on, for example, an encoding parameter supplied from the control unit 12.
  • the conversion unit 14 outputs the conversion coefficient data obtained by converting the prediction error data input from the subtraction unit 13 for each conversion block to the quantization unit 15.
  • the quantization unit 15 is supplied with transform coefficient data input from the transform unit 14 and a rate control signal from a rate control unit 18 described later.
  • the quantizing unit 15 quantizes the transform coefficient data and outputs the quantized transform coefficient data (hereinafter also referred to as quantized data) to the lossless encoding unit 16 and the inverse quantization unit 21. Further, the quantization unit 15 changes the bit rate of the quantized data input to the lossless encoding unit 16 by switching the quantization scale based on the rate control signal from the rate control unit 18.
  • the lossless encoding unit 16 generates an encoded stream by encoding the quantized data input from the quantizing unit 15. In addition, the lossless encoding unit 16 encodes various encoding parameters referred to by the decoder, and inserts the encoded encoding parameters into the encoded stream.
  • the encoding parameter encoded by the lossless encoding unit 16 may include the encoding parameter determined by the control unit 12 described above.
  • the lossless encoding unit 16 outputs the generated encoded stream to the accumulation buffer 17.
  • the accumulation buffer 17 temporarily accumulates the encoded stream input from the lossless encoding unit 16 using a storage medium such as a semiconductor memory. Then, the accumulation buffer 17 outputs the accumulated encoded stream to a transmission unit (not shown) (for example, a communication interface or a connection interface with a peripheral device) at a rate corresponding to the bandwidth of the transmission path.
  • a transmission unit for example, a communication interface or a connection interface with a peripheral device
  • the rate control unit 18 monitors the free capacity of the accumulation buffer 17. Then, the rate control unit 18 generates a rate control signal according to the free capacity of the accumulation buffer 17 and outputs the generated rate control signal to the quantization unit 15. For example, the rate control unit 18 generates a rate control signal for reducing the bit rate of the quantized data when the free capacity of the storage buffer 17 is small. For example, when the free capacity of the accumulation buffer 17 is sufficiently large, the rate control unit 18 generates a rate control signal for increasing the bit rate of the quantized data.
  • the inverse quantization unit 21, the inverse transformation unit 22, and the addition unit 23 constitute a local decoder.
  • the local decoder has a role of locally decoding the decoded image data from the encoded data.
  • the inverse quantization unit 21 inversely quantizes the quantized data with the same quantization parameter used by the quantizing unit 15 and restores transform coefficient data. Then, the inverse quantization unit 21 outputs the restored transform coefficient data to the inverse transform unit 22.
  • the inverse transform unit 22 restores the prediction error data by executing an inverse transform process on the transform coefficient data input from the inverse quantization unit 21. Then, the inverse transformation unit 22 outputs the restored prediction error data to the addition unit 23.
  • the adding unit 23 adds the decoded prediction error data input from the inverse conversion unit 22 and the predicted image data input from the intra prediction unit 30 or the inter prediction unit 40, thereby obtaining decoded image data (reconstructed image). ) Is generated. Then, the adder 23 outputs the generated decoded image data to the deblock filter 24 a and the frame memory 26.
  • the deblock filter 24a and the SAO filter 25 are in-loop filters for the purpose of improving the image quality of the reconstructed image or improving the encoding efficiency, respectively.
  • the deblocking filter 24 a reduces the block distortion by filtering the decoded image data input from the adding unit 23, and outputs the decoded image data after filtering to the SAO filter 25.
  • the processing by the deblocking filter 24a will be described in detail later.
  • the SAO filter 25 removes noise by applying edge offset processing or band offset processing to the decoded image data input from the deblocking filter 24a, and outputs the processed decoded image data to the frame memory 26.
  • the frame memory 26 stores the decoded image data before filtering input from the adder 23 and the decoded image data after application of the in-loop filter input from the SAO filter 25 using a storage medium.
  • the switch 27 reads decoded image data before filtering used for intra prediction from the frame memory 26, and supplies the read decoded image data to the intra prediction unit 30 as reference image data. Further, the switch 27 reads out the decoded image data after filtering used for inter prediction from the frame memory 26 and supplies the read out decoded image data to the inter prediction unit 40 as reference image data.
  • the mode setting unit 28 sets the prediction encoding mode for each block based on the comparison of the costs input from the intra prediction unit 30 and the inter prediction unit 40. For the block for which the intra prediction mode is set, the mode setting unit 28 outputs the prediction image data generated by the intra prediction unit 30 to the subtraction unit 13 and the addition unit 23, and at the same time, information about the intra prediction is obtained from the lossless encoding unit 16. Output to. The mode setting unit 28 outputs the prediction image data generated by the inter prediction unit 40 to the subtraction unit 13 and the addition unit 23 for the block for which the inter prediction mode is set, and losslessly encodes information related to the inter prediction. To the unit 16.
  • the intra prediction unit 30 executes an intra prediction process based on the original image data and the decoded image data. For example, the intra prediction unit 30 evaluates the cost based on the prediction error and the generated code amount for each prediction mode candidate included in the search range. Next, the intra prediction unit 30 selects the prediction mode with the lowest cost as the optimal prediction mode. Further, the intra prediction unit 30 generates predicted image data according to the selected optimal prediction mode. Then, the intra prediction unit 30 outputs information related to intra prediction including prediction mode information indicating the optimal prediction mode, the corresponding cost, and predicted image data to the mode setting unit 28.
  • the inter prediction unit 40 performs inter prediction processing (motion compensation) based on the original image data and the decoded image data. For example, the inter prediction unit 40 evaluates the cost based on the prediction error and the generated code amount for each prediction mode candidate included in the search range specified by HEVC. Next, the inter prediction unit 40 selects the prediction mode with the lowest cost, that is, the prediction mode with the highest compression rate, as the optimal prediction mode. Further, the inter prediction unit 40 generates predicted image data according to the selected optimal prediction mode. Then, the inter prediction unit 40 outputs information related to inter prediction, the corresponding cost, and predicted image data to the mode setting unit 28.
  • inter prediction processing motion compensation
  • FIG. 2 is a block diagram illustrating an example of a configuration of an image decoding device 60 that is an aspect of the image processing device according to the present embodiment.
  • an accumulation buffer 61 a lossless decoding unit 62, an inverse quantization unit 63, an inverse transformation unit 64, an addition unit 65, a deblock filter 24b, an SAO filter 67, a rearrangement buffer 68, a D / A (Digital to Digital) Analogue) conversion unit 69, frame memory 70, selectors 71a and 71b, intra prediction unit 80, and inter prediction unit 90.
  • the accumulation buffer 61 temporarily accumulates an encoded stream received from the image encoding device 10 via a transmission unit (not shown) (for example, a communication interface or a connection interface with peripheral devices) using a storage medium.
  • a transmission unit for example, a communication interface or a connection interface with peripheral devices
  • the lossless decoding unit 62 decodes the quantized data from the encoded stream input from the accumulation buffer 61 according to the encoding method used at the time of encoding.
  • the lossless decoding unit 62 outputs the decoded quantized data to the inverse quantization unit 63.
  • the lossless decoding unit 62 decodes various encoding parameters inserted in the header area of the encoded stream.
  • the parameters decoded by the lossless decoding unit 62 may include, for example, information related to intra prediction and information related to inter prediction.
  • the lossless decoding unit 62 outputs information related to intra prediction to the intra prediction unit 80.
  • the lossless decoding unit 62 outputs information related to inter prediction to the inter prediction unit 90.
  • the inverse quantization unit 63 inversely quantizes the quantized data input from the lossless decoding unit 62 in the same quantization step as that used for encoding, and restores transform coefficient data.
  • the inverse quantization unit 63 outputs the restored transform coefficient data to the inverse transform unit 64.
  • the inverse transform unit 64 generates prediction error data by performing inverse transform on the transform coefficient data input from the inverse quantization unit 63 according to the transform method used at the time of encoding.
  • the inverse conversion unit 64 outputs the generated prediction error data to the addition unit 65.
  • the adding unit 65 generates decoded image data by adding the prediction error data input from the inverse transform unit 64 and the predicted image data input from the selector 71b. Then, the addition unit 65 outputs the generated decoded image data to the deblock filter 24b and the frame memory 70.
  • the deblocking filter 24 b reduces the block distortion by filtering the decoded image data input from the adding unit 65, and outputs the decoded image data after filtering to the SAO filter 67.
  • the processing by the deblocking filter 24b will be described in detail later.
  • the SAO filter 67 removes noise by applying edge offset processing or band offset processing to the decoded image data input from the deblocking filter 24b, and the decoded image data after processing is sent to the rearrangement buffer 68 and the frame memory 70. Output.
  • the rearrangement buffer 68 generates a series of time-series image data by rearranging the images input from the SAO filter 67. Then, the rearrangement buffer 68 outputs the generated image data to the D / A conversion unit 69.
  • the D / A converter 69 converts the digital image data input from the rearrangement buffer 68 into an analog image signal. Then, the D / A conversion unit 69 displays the decoded video by outputting an analog image signal to a display (not shown) connected to the image decoding device 60, for example.
  • the frame memory 70 stores the decoded image data before filtering input from the adding unit 65 and the decoded image data after filtering input from the SAO filter 67 using a storage medium.
  • the selector 71a determines the output destination of the image data from the frame memory 70 between the intra prediction unit 80 and the inter prediction unit 90 for each block in the image according to the prediction mode information acquired by the lossless decoding unit 62. Switch. For example, when the intra prediction mode is designated, the selector 71a outputs the decoded image data before filtering supplied from the frame memory 70 to the intra prediction unit 80 as reference image data. In addition, when the inter prediction mode is designated, the selector 71a outputs the filtered decoded image data to the inter prediction unit 90 as reference image data.
  • the selector 71b switches the output source of the predicted image data to be supplied to the adding unit 65 between the intra prediction unit 80 and the inter prediction unit 90 according to the prediction mode information acquired by the lossless decoding unit 62. For example, the selector 71b supplies the prediction image data output from the intra prediction unit 80 to the addition unit 65 when the intra prediction mode is designated. Further, when the inter prediction mode is designated, the selector 71b supplies the predicted image data output from the inter prediction unit 90 to the adding unit 65.
  • the intra prediction unit 80 performs intra prediction processing based on the information related to intra prediction input from the lossless decoding unit 62 and the reference image data from the frame memory 70, and generates predicted image data. Then, the intra prediction unit 80 outputs the generated predicted image data to the selector 71b.
  • the inter prediction unit 90 performs inter prediction processing based on the information related to inter prediction input from the lossless decoding unit 62 and the reference image data from the frame memory 70, and generates predicted image data. Then, the inter prediction unit 90 outputs the generated predicted image data to the selector 71b.
  • encoding processing (encoding tool) that is not described in Non-Patent Document 1 is collectively referred to as encoding processing (encoding tool) newly introduced.
  • a newly introduced encoding process (encoding tool) is an encoding process (encoding tool) not described in Non-Patent Document 1, and an encoding process described in Non-Patent Document 2 (encoding tool).
  • Encoding tool The newly introduced encoding process (encoding tool) is not limited to the encoding process (encoding tool) described in Non-Patent Document 2, and for example, an encoding not described in Non-Patent Document 1
  • the encoding process (encoding tool) defined in the Main Profile or Main10 Profile of the HEVC / H.265 standard is collectively referred to as the existing main encoding tool, and HEVC / H
  • the encoding process (encoding tool) not defined in the Main Profile or Main 10 Profile of the .265 standard is collectively referred to as the newly introduced main encoding process (encoding tool).
  • the encoding process (encoding tool) is described, but it can be similarly applied to a decoding process (decoding tool) corresponding to the encoding process (encoding tool).
  • the present invention can be similarly applied to the introduced decoding process (decoding tool) and the newly introduced main decoding process (decoding tool).
  • FIG. 3 is an explanatory diagram for explaining an outline of recursive block division for a CU (Coding Unit) in HEVC.
  • An entire quadtree is called CTB (Coding Tree Block), and a logical unit corresponding to CTB is called CTU (Coding Tree Unit).
  • CTB Coding Tree Block
  • CTU Coding Tree Unit
  • CU C01 having a size of 64 ⁇ 64 pixels is shown as an example.
  • the division depth of CU C01 is equal to zero. This means that CU C01 corresponds to the root of the CTU.
  • the size of the CTU or CTB can be specified by a parameter encoded in SPS (Sequence Parameter Set).
  • CU C02 is one of four CUs divided from CU C01, and has a size of 32 ⁇ 32 pixels.
  • the division depth of CU C02 is equal to 1.
  • CU C03 is one of four CUs divided from CU C02, and has a size of 16 ⁇ 16 pixels.
  • the division depth of CU C03 is equal to 2.
  • CU C04 is one of four CUs divided from CU C03, and has a size of 8 ⁇ 8 pixels.
  • the division depth of CU C04 is equal to 3.
  • a CU is formed by recursively dividing an image to be encoded.
  • the depth of division is variable.
  • a larger size (that is, a smaller depth) CU may be set in a flat image region such as a blue sky.
  • a CU having a smaller size can be set in a steep image area including many edges.
  • Each of the set CUs becomes a processing unit of the encoding process.
  • PU Prediction Unit
  • a PU is a processing unit of prediction processing including intra prediction and inter prediction.
  • a PU is formed by dividing a CU by one of several division patterns.
  • FIG. 4 is an explanatory diagram for explaining the setting of the PU to the CU shown in FIG. The right side of FIG. 4 shows 8 types of division patterns: 2N ⁇ 2N, 2N ⁇ N, N ⁇ 2N, N ⁇ N, 2N ⁇ nU, 2N ⁇ nD, nL ⁇ 2N, and nR ⁇ 2N. .
  • two types of 2N ⁇ 2N and N ⁇ N can be selected for intra prediction (N ⁇ N can be selected only by the SCU).
  • the inter prediction all of the eight types of division patterns can be selected when asymmetric motion division is enabled.
  • TU Transform Unit
  • a TU is formed by dividing a CU (for an intra CU, each PU in the CU) to a certain depth.
  • FIG. 5 is an explanatory diagram for describing setting of a TU in the CU illustrated in FIG.
  • the right side of FIG. 5 shows one or more TUs that can be set to CU C02.
  • TU T01 has a size of 32 ⁇ 32 pixels, and the depth of the TU division is equal to zero.
  • TU T02 has a size of 16 ⁇ 16 pixels, and the TU partition depth is equal to 1.
  • TU T03 has a size of 8 ⁇ 8 pixels, and the TU partition depth is equal to 2.
  • the block division to be performed in order to set the blocks such as CU, PU, and TU in the image is typically determined based on a cost comparison that affects coding efficiency. For example, if the encoder compares the cost between one 2M ⁇ 2M pixel CU and four M ⁇ M pixel CUs, and sets four M ⁇ M pixel CUs, the encoding efficiency is higher. For example, it is determined that a 2M ⁇ 2M pixel CU is divided into four M ⁇ M pixel CUs.
  • FIG. 6 is an explanatory diagram for explaining the scanning order of the CU / PU.
  • four CUs C10, C11, C12, and C13 that can be included in one CTB are shown.
  • the numbers in the frame of each CU express the order of processing.
  • the encoding process is executed in the order of the upper left CU C10, the upper right CU C11, the lower left CU C12, and the lower right CU C13.
  • the right side of FIG. 6 shows one or more PUs for inter prediction that can be set in the CU C11.
  • one or more PUs for intra prediction that can be set in the CU C12 are shown.
  • the PU is also scanned from left to right and from top to bottom.
  • FIG. 7 is a diagram for explaining the shapes of the CU, PU, and TU in the QTBT.
  • the shape of the CU may be not only a square but also a rectangle.
  • the CTU (Coding Tree Unit) size is 128x128, the CU size (horizontal size w x vertical size h) is 128x128, 64x64, 32x32, 16x16, 8x8, as shown in FIG.
  • Non-Patent Document 2 PU and TU are the same as CU. However, the CU, PU, and TU block structures may be independent. The present technology can be applied not only to a block structure having the same CU, PU, and TU, but also to a block structure having independent CU, PU, and TU.
  • Non-Patent Document 2 also describes that block division of a luminance component (Luma) and a color difference component (Chroma) at the time of intra prediction is performed independently.
  • block is used as a partial area or processing unit of an image (picture) (not a block of a processing unit).
  • the “block” in this case indicates an arbitrary partial area in the picture, and its size, shape, characteristics, and the like are not limited.
  • the “block” in this case includes an arbitrary partial area (processing unit) such as TU, PU, CU, CTU, CTB, tile, or slice.
  • the block boundary may be any of the above-described block boundaries, for example, a boundary between blocks divided by the above-described block division in HEVC, or a boundary between blocks divided by block division in QTBT. including.
  • the present technology can be applied to the block structure and block boundary described in JVET-D0117, “Multi-Type-Tree”.
  • AMT and NSST are conversion processes that can be applied by the conversion unit 14 described above, for example.
  • AMT is an orthogonal transform process for transforming an image signal in the spatial domain into a frequency domain
  • NSST is a transform process that is applied after AMT to increase the degree of concentration of coefficient energy.
  • the conversion for example, the above-described AMT
  • the conversion to be applied later for example, the above-described NSST
  • secondary conversion for example, the above-described NSST
  • Primary conversion and secondary conversion are selected from multiple conversion methods.
  • the primary transformation identifier for example, Transform Set described in Non-Patent Document 2 related to the selection of primary transformation
  • the secondary transformation identifier for example, Non-Patent Document 2 related to the selection of secondary transformation.
  • the described NSST index can be specified.
  • the conversion unit 14 may apply primary conversion according to the primary conversion identifier, or may apply secondary conversion according to the secondary conversion identifier.
  • the conversion part 14 does not need to apply secondary conversion according to a secondary conversion identifier (it may skip).
  • block distortion may occur due to different conversion processing applied between blocks. That is, when the primary conversion identifier is different between blocks or when the secondary conversion identifier is different between blocks, block distortion is likely to occur.
  • the above-described conversion process can be simplified.
  • the short side of the conversion block is a predetermined value (for example, 64) or more
  • the conversion process is simplified.
  • a predetermined value for example, 64
  • a low-frequency component of 32 points is applied (Zero-out).
  • the short side of the transform block is greater than or equal to a predetermined value, the secondary transform is applied only to the upper left sub-block of the transform blocks.
  • Prediction process newly introduced prediction process
  • horizontal / vertical motion prediction processing was employed as prediction processing.
  • Intra BC Intra Block Copy
  • Affine MC Affine Motion compensation Prediction
  • PDPC Position Dependent intra Prediction Combination
  • block distortion may be caused by whether or not Intra BC is applied (whether or not it is applied) between blocks.
  • Block distortion may occur due to the presence or absence of application of Affine MC (whether or not it is applied) between blocks.
  • block distortion may occur due to the presence / absence of application of PDPC (whether it is applied) between blocks.
  • encoding processes include the above-described new block structure, new It is not limited to simple conversion processing and new prediction processing.
  • a newly introduced encoding process includes a new quantization process, a new filter process, and the like.
  • Deblock filter> [3-1. Description of existing processing]
  • determination of whether or not to apply a deblocking filter and selection of filter strength are performed based on the boundary strength value bS of the block boundary.
  • FIG. 8 is a table for explaining the setting of the boundary strength value bS in HEVC. As shown in FIG. 8, the boundary strength value bS in HEVC can be set according to the following conditions A and B.
  • At least one of the two blocks across the block boundary is in the intra prediction mode.
  • Condition A is false and at least one of the following conditions B1 and B2 is true.
  • B1 A non-zero transform coefficient in at least one of the two blocks sandwiching the block boundary.
  • B2 The absolute value of the difference between the motion vectors (MV) of two blocks sandwiching the block boundary is 1 pixel or more, or the reference image for motion compensation is different, or the number of motion vectors (MV) is different
  • the boundary strength value bS in HEVC is set to 2 when the condition A is true. Further, the boundary strength value bS in HEVC is set to 1 when the condition B is true. In addition, the boundary strength value bS in HEVC is set to 0 when the conditions A and B are false (that is, when the conditions A, B1, and B2 are all false).
  • the luminance component deblocking filter processing can be applied to a block whose boundary strength value bS set as described above is 1 or more. Further, the deblocking filtering process for the color difference component can be applied to the block having the boundary intensity value bS set as 2 as described above.
  • the quantization parameter Q related to the luminance component is calculated based on the boundary strength value bS set as described above, and the application of the deblocking filter is required in units of four lines according to the quantization parameter Q. Determination of no or selection of filter strength is performed. Further, as described above, since the deblocking filter processing of the color difference component is applied only when the boundary intensity value bS is 2, the quantization parameter Q regarding the color difference component does not use the boundary intensity value bS. Can be calculated.
  • the processing by the deblocking filter 24 includes the above-described setting processing of the boundary strength value bS.
  • the deblocking filter 24 determines whether or not the deblocking filter needs to be applied based on the boundary strength value bS, the filter Make strength selection. However, the deblocking filter 24 sets the boundary strength value bS based on information related to the newly introduced encoding process.
  • the information related to the newly introduced encoding process may include, for example, information on a conversion identifier (the above-described primary conversion identifier or secondary conversion identifier). Further, the information related to the newly introduced encoding process may include information on whether or not the conversion process is simplified. In addition, the information related to the newly introduced encoding process may include information about whether Intra BC is applied, information about whether Affine MC is applied, and information about whether PDPC is applied.
  • the information related to the above-described encoding process may be given in advance, may be provided as an encoding parameter to the deblocking filter 24, or based on the information or the encoding parameter given in advance. May be specified.
  • FIG. 9 is a table for explaining a first example of luminance component boundary strength value setting according to the present embodiment.
  • the boundary strength value bS can be set.
  • the new conditions shown in FIG. 9 are conditions based on information related to the newly introduced encoding process.
  • the range of the boundary strength value bS is expanded so as to be larger (wider) than the range of the boundary strength value bS in the HEVC described with reference to FIG. bS can be set to an extended value (a value that cannot be set in HEVC, and 3 in the example shown in FIG. 9).
  • the new condition based on the information relating to the newly introduced encoding process may include the following condition D, condition E, condition F, condition G, and condition H.
  • Intra BC is applied differently between two blocks across the block boundary (applies only to one of the blocks)
  • F1 Transform Set (primary transform identifier) is different between two blocks that sandwich the block boundary.
  • F2 NSST index (secondary conversion identifier) differs between two blocks that sandwich the block boundary.
  • F3 Whether or not the conversion process is simplified differs between the two blocks that sandwich the block boundary (in either block) Only the conversion process is simplified)
  • the boundary strength value bS is set to 3. Is done. Also, when the existing condition A is true and the new conditions D, E, and F are all false, the boundary strength value bS is set to 2.
  • the boundary strength value bS is set to 2 when the existing condition B is true and one of the new conditions G and H is true. The Further, when the existing condition B is true and the new conditions G and H are both false, the boundary strength value bS is set to 1.
  • FIG. 10 is a table for explaining a second example of luminance component boundary strength value setting according to the present embodiment.
  • the boundary strength value bS is set according to a combination of a condition related to the prediction process and a condition related to the conversion process.
  • the range of the boundary strength value bS is expanded so as to be larger (wider) than the range of the boundary strength value bS in the HEVC described with reference to FIG. It can be set to an extended value (a value that cannot be set in HEVC, 3 or 4 in the example shown in FIG. 10).
  • the conditions related to the prediction process include a condition related to the setting of the boundary strength value bS in HEVC and a condition based on information related to the newly introduced encoding process. Also, as shown in FIG. 10, the conditions related to the conversion process are conditions based on information related to the newly introduced encoding process.
  • the conditions related to the prediction process may include the following conditions I, J, and K.
  • Intra BC is applied differently between two blocks across the block boundary (conditions based on information on newly introduced encoding process)
  • Condition I is false and at least one of the two blocks across the block boundary is in the intra prediction mode.
  • Condition I and condition J are false, and at least one of the following conditions K1, K2, and K3 is true.
  • K1 Of two blocks that sandwich a block boundary, At least one block has a non-zero transform coefficient.
  • K2 The absolute value of the difference between the motion vectors (MV) of two blocks sandwiching the block boundary is 1 pixel or more, or the motion compensation reference image is different or motion The number of vectors (MV) is different.
  • K3 The presence or absence of application of Affine MC is different between two blocks sandwiching the block boundary (conditions based on information on newly introduced encoding processing)
  • the boundary strength value bS is set to 4 when the condition I that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 3 when the condition I that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is false.
  • the boundary strength value bS is set to 3 when the condition J that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 2 when the condition J that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is false.
  • the boundary strength value bS is set to 2 when the condition K that is a condition related to the prediction process is true and the condition H that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 1 when the condition K that is a condition related to the prediction process is true and the condition H that is a condition related to the conversion process is false.
  • the boundary strength value bS is set to 1 when the condition K that is a condition related to the prediction process is false and the condition H that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 0 when the condition K that is a condition related to the prediction process is false and the condition H that is a condition related to the conversion process is false.
  • FIG. 11 is a table for explaining a first example of color difference component boundary strength value settings according to the present embodiment.
  • the boundary strength value bS is based on the new condition shown in FIG. Can be set.
  • the new conditions shown in FIG. 11 correspond to the conditions D, E, and F described with reference to FIG.
  • the boundary strength value bS is expanded so that the range of the boundary strength value bS in the HEVC described with reference to FIG. 8 is larger (wider). It can be set to an extended value (a value that cannot be set in HEVC, and 3 in the example shown in FIG. 11).
  • the boundary strength value bS is set to 3. Is done. Also, when the existing condition A is true and the new conditions D, E, and F are all false, the boundary strength value bS is set to 2.
  • the boundary strength value bS may be set to 0 when the condition A is false.
  • FIG. 12 is a table for explaining a second example of setting of the boundary strength value of chrominance component according to the present embodiment.
  • the boundary intensity value bS is based on the condition related to the prediction process and the condition related to the conversion process. Is set.
  • the boundary strength value bS is expanded so that the range of the boundary strength value bS in the HEVC described with reference to FIG. 8 is larger (wider). It can be set to an extended value (a value that cannot be set in HEVC, 3 or 4 in the example shown in FIG. 12).
  • the conditions regarding the prediction process shown in FIG. 12 correspond to the conditions I and J described with reference to FIG. Further, the condition relating to the conversion process shown in FIG. 12 corresponds to the condition F described with reference to FIG.
  • the boundary strength value bS is set to 4 when the condition I that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 3 when the condition I that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is false.
  • the boundary strength value bS is set to 3 when the condition J that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is true.
  • the boundary strength value bS is set to 2 when the condition J that is a condition related to the prediction process is true and the condition F that is a condition related to the conversion process is false.
  • the color difference component deblocking filter is applied only when the boundary strength value bS is 2 or more, so that the example shown in FIG. 12 is different from the example shown in FIG. Then, the boundary strength value bS may be set to 0 when the conditions I and J are false.
  • FIG. 13 is an example of a detailed configuration of the deblocking filter 24 that realizes the setting processing of the boundary strength value bS based on the information related to the newly introduced encoding processing described above.
  • FIG. 13 a boundary strength setting unit 110, a filter application determination unit 120, an intensity selection unit 130, a filtering unit 140, and a determination control unit 150 are included.
  • the boundary strength setting unit 110 sets the boundary strength value bS based on the information related to the newly introduced encoding process.
  • the boundary strength setting unit 110 may set the boundary strength value bS of the luminance component according to the table shown in FIG. 9, or may be set according to the table shown in FIG.
  • the boundary strength setting unit 110 may set the boundary strength value bS of the color difference component according to the table shown in FIG. 11 or according to the table shown in FIG.
  • the boundary strength setting unit 110 sets the boundary strength value bS based on the information related to the newly introduced encoding process, so that an appropriate data for the block distortion caused by the influence of the newly introduced encoding process can be obtained. It becomes easy to apply the block filter, and the block distortion can be further reduced.
  • boundary strength value bS set by the boundary strength setting unit 110 is provided to the determination control unit 150, and is used for determining whether or not to apply a deblocking filter in units of boundaries.
  • the filter application determination unit 120 determines whether or not to apply the deblocking filter to two adjacent blocks adjacent to each other across the boundary in units of four lines orthogonal to the block boundary (application necessity). For example, the filter application determination unit 120 may determine whether to apply the deblocking filter with reference to the pixel values of the first line and the fourth line. Further, the determination as to whether the deblocking filter application is necessary by the filter application determination unit 120 may be performed based on the quantization parameter Q calculated using the boundary strength value bS.
  • the quantization parameter Q related to the luminance component is calculated by the following equation using the average value qP L of the quantization parameter related to the luminance component, the boundary strength value bS related to the luminance component, and slice_tc_offset_div2 that is the offset value.
  • Clip 3 (a, b, c) represents a process of clipping the value c in the range of a ⁇ c ⁇ b.
  • the quantization parameter Q related to the color difference component is calculated without using the boundary strength value bS.
  • the quantization parameter Q related to the color difference component since the range of the boundary strength value bS is expanded so that the boundary strength value bS can be set to a value larger than 2, the quantization parameter Q related to the color difference component also includes the boundary strength. It is desirable to calculate using the value bS.
  • the quantization parameter Q related to the color difference component is calculated by the following equation using the average value qP C of the quantization parameter related to the color difference component, the boundary intensity value bS related to the color difference component, and slice_tc_offset_div2 that is the offset value. May be.
  • quantization parameter Q related to the color difference component is not limited to the calculation of the above equation, and may be calculated as the following equation.
  • the filter application determination unit 120 calculates the quantization parameter Q related to the chrominance component based on the boundary intensity value bS related to the chrominance component, so that the deblocking filter can be more appropriately applied and block distortion can be reduced. It becomes possible to reduce more.
  • the filter application determination unit 120 may determine whether to apply the deblocking filter in units of four lines based on the quantization parameter Q obtained as described above.
  • the determination of whether or not to apply a deblocking filter in units of four lines based on the quantization parameter Q is the same as the determination of whether or not to apply a deblocking filter in units of four lines in HEVC described in Non-Patent Document 1. Also good.
  • the filter application determination unit 120 causes, for example, filter strength selection by the strength selection unit 130 and filtering by the filtering unit 140 to be performed on block boundaries that satisfy the application conditions of the deblocking filter. On the other hand, the filter application determination unit 120 skips the filter strength selection by the strength selection unit 130 and the filtering by the filtering unit 140 for the block boundary that does not satisfy the deblocking filter application condition.
  • the strength selection unit 130 selects the strength of the deblocking filter applied to the block boundary by the filtering unit 140. More specifically, the strength selection unit 130 selects the filter strength for the block boundary determined by the filter application determination unit 120 to apply the deblocking filter. Note that the selection of the filter strength by the strength selection unit 130 may be performed based on the quantization parameter Q calculated using the boundary strength value bS. Then, the strength selection unit 130 outputs information indicating the selected filter strength to the filtering unit 140.
  • the filtering unit 140 deblocks luminance components and color difference components of pixels located near the block boundary. Apply a filter.
  • the filter configuration of the filtering unit 140 may be the same as the filter in the HEVC described in Non-Patent Document 1.
  • the filtering unit 140 applies the deblocking filter to a block boundary that is determined by the filter application determining unit 120 to apply the deblocking filter.
  • the filtering unit 140 sequentially outputs the pixel value after filtering for the pixel to which the filter is applied and the pixel value of the input image for the other pixels as the pixel value of the output image.
  • the determination control unit 150 controls determination of whether or not to apply the deblocking filter. For example, the determination control unit 150 determines whether or not to apply a deblocking filter for each boundary according to the boundary strength value bS set by the boundary strength setting unit 110.
  • the determination control unit 150 skips the filter application determination unit 120 from determining whether the deblocking filter needs to be applied to a boundary whose boundary strength value bS related to the luminance component set by the boundary strength setting unit 110 is 0. You may let them. Further, the determination control unit 150 determines whether or not the deblocking filter application is necessary for the filter application determination unit 120 for a boundary whose boundary strength value bS related to the color difference component set by the boundary strength setting unit 110 is less than 2. It may be skipped.
  • FIG. 14 is a flowchart illustrating an example of a process flow by the deblocking filter 24 according to an embodiment of the present disclosure. The processing from step S110 to step S180 in FIG. 14 is repeated for each of all the boundaries in the input image.
  • the boundary strength setting unit 110 sets a boundary strength value bS for one boundary to be processed (hereinafter referred to as an attention boundary) based on information relating to a newly introduced encoding process (S110).
  • the determination control unit 150 determines whether or not to apply a deblocking filter for each boundary according to the boundary strength value bS set by the boundary strength setting unit 110 (step S120). Here, if the determination unit for the boundary unit is not satisfied, the subsequent processing from step S130 to step S170 is skipped. On the other hand, if the determination condition for the boundary unit is satisfied, the process proceeds to step S130.
  • step S130 the filter application determination unit 120 calculates the quantization parameter Q using the boundary strength value bS.
  • the calculation of the quantization parameter Q may be performed by a unit other than the filter application determination unit 120.
  • step S140 the filter application determination unit 120 determines whether to apply the deblocking filter (application necessity) in units of four lines orthogonal to the target boundary.
  • the filter application determination unit 120 may determine whether to apply the deblocking filter with reference to the pixel values of the first line and the fourth line of the four lines.
  • the subsequent processing in step S150 and step S160 is skipped.
  • the deblocking filter application condition is satisfied, the process proceeds to step S150.
  • step S150 the strength selection unit 130 selects the strength of the filter to be applied to the target boundary (step S150).
  • the filtering unit 140 applies a deblocking filter to the target boundary (step S160).
  • step S170 if an unprocessed boundary remains in the input image (YES in step S170), a new attention boundary is set, and the process returns to step S110. If there is no unprocessed boundary left, the process for the input image ends.
  • Hardware configuration example> The series of processes described above can be executed by hardware or can be executed by software.
  • a program constituting the software is installed in the computer.
  • the computer includes, for example, a general-purpose personal computer that can execute various functions by installing a computer incorporated in dedicated hardware and various programs.
  • FIG. 15 is a block diagram showing an example of the hardware configuration of a computer that executes the above-described series of processing by a program.
  • a CPU Central Processing Unit
  • ROM Read Only Memory
  • RAM Random Access Memory
  • An input / output interface 810 is also connected to the bus 804.
  • An input unit 811, an output unit 812, a storage unit 813, a communication unit 814, and a drive 815 are connected to the input / output interface 810.
  • the input unit 811 includes, for example, a keyboard, a mouse, a microphone, a touch panel, an input terminal, and the like.
  • the output unit 812 includes, for example, a display, a speaker, an output terminal, and the like.
  • the storage unit 813 includes, for example, a hard disk, a RAM disk, a nonvolatile memory, and the like.
  • the communication unit 814 includes a network interface, for example.
  • the drive 815 drives a removable medium 821 such as a magnetic disk, an optical disk, a magneto-optical disk, or a semiconductor memory.
  • the CPU 801 loads the program stored in the storage unit 813 into the RAM 803 via the input / output interface 810 and the bus 804 and executes the program, for example. Is performed.
  • the RAM 803 also appropriately stores data necessary for the CPU 801 to execute various processes.
  • the program executed by the computer (CPU 801) can be recorded and applied to, for example, a removable medium 821 as a package medium or the like.
  • the program can be installed in the storage unit 813 via the input / output interface 810 by attaching the removable medium 821 to the drive 815.
  • This program can also be provided via a wired or wireless transmission medium such as a local area network, the Internet, or digital satellite broadcasting. In that case, the program can be received by the communication unit 814 and installed in the storage unit 813.
  • a wired or wireless transmission medium such as a local area network, the Internet, or digital satellite broadcasting.
  • the program can be received by the communication unit 814 and installed in the storage unit 813.
  • this program can be installed in advance in the ROM 802 or the storage unit 813.
  • the image encoding device 10 and the image decoding device 60 are a transmitter or a receiver in satellite broadcasting, cable broadcasting such as cable TV, distribution on the Internet, and distribution to terminals by cellular communication,
  • the present invention can be applied to various electronic devices such as a recording device that records an image on a medium such as an optical disk, a magnetic disk, and a flash memory, or a playback device that reproduces an image from these storage media.
  • FIG. 16 shows an example of a schematic configuration of a television device to which the above-described embodiment is applied.
  • the television device 900 includes an antenna 901, a tuner 902, a demultiplexer 903, a decoder 904, a video signal processing unit 905, a display unit 906, an audio signal processing unit 907, a speaker 908, an external interface (I / F) 909, and a control unit 910.
  • Tuner 902 extracts a signal of a desired channel from a broadcast signal received via antenna 901, and demodulates the extracted signal. Then, the tuner 902 outputs the encoded bit stream obtained by the demodulation to the demultiplexer 903. That is, the tuner 902 has a role as a transmission unit in the television device 900 that receives an encoded stream in which an image is encoded.
  • the demultiplexer 903 separates the video stream and audio stream of the viewing target program from the encoded bit stream, and outputs each separated stream to the decoder 904. In addition, the demultiplexer 903 extracts auxiliary data such as EPG (Electronic Program Guide) from the encoded bit stream, and supplies the extracted data to the control unit 910. Note that the demultiplexer 903 may perform descrambling when the encoded bit stream is scrambled.
  • EPG Electronic Program Guide
  • the decoder 904 decodes the video stream and audio stream input from the demultiplexer 903. Then, the decoder 904 outputs the video data generated by the decoding process to the video signal processing unit 905. In addition, the decoder 904 outputs audio data generated by the decoding process to the audio signal processing unit 907.
  • the video signal processing unit 905 reproduces the video data input from the decoder 904 and causes the display unit 906 to display the video.
  • the video signal processing unit 905 may cause the display unit 906 to display an application screen supplied via a network.
  • the video signal processing unit 905 may perform additional processing such as noise removal on the video data according to the setting.
  • the video signal processing unit 905 may generate a GUI (Graphical User Interface) image such as a menu, a button, or a cursor, and superimpose the generated image on the output image.
  • GUI Graphic User Interface
  • the display unit 906 is driven by a drive signal supplied from the video signal processing unit 905, and displays video on a video screen of a display device (for example, a liquid crystal display, a plasma display, or an OELD (Organic ElectroLuminescence Display) (organic EL display)). Or an image is displayed.
  • a display device for example, a liquid crystal display, a plasma display, or an OELD (Organic ElectroLuminescence Display) (organic EL display)). Or an image is displayed.
  • the audio signal processing unit 907 performs reproduction processing such as D / A conversion and amplification on the audio data input from the decoder 904, and outputs audio from the speaker 908.
  • the audio signal processing unit 907 may perform additional processing such as noise removal on the audio data.
  • the external interface 909 is an interface for connecting the television apparatus 900 to an external device or a network.
  • a video stream or an audio stream received via the external interface 909 may be decoded by the decoder 904. That is, the external interface 909 also has a role as a transmission unit in the television apparatus 900 that receives an encoded stream in which an image is encoded.
  • the control unit 910 includes a processor such as a CPU and memories such as a RAM and a ROM.
  • the memory stores a program executed by the CPU, program data, EPG data, data acquired via a network, and the like.
  • the program stored in the memory is read and executed by the CPU when the television apparatus 900 is activated.
  • the CPU controls the operation of the television device 900 according to an operation signal input from the user interface unit 911 by executing the program.
  • the user interface unit 911 is connected to the control unit 910.
  • the user interface unit 911 includes, for example, buttons and switches for the user to operate the television device 900, a remote control signal receiving unit, and the like.
  • the user interface unit 911 detects an operation by the user via these components, generates an operation signal, and outputs the generated operation signal to the control unit 910.
  • the bus 912 connects the tuner 902, the demultiplexer 903, the decoder 904, the video signal processing unit 905, the audio signal processing unit 907, the external interface 909, and the control unit 910 to each other.
  • the decoder 904 may have the function of the image decoding apparatus 60 described above. That is, the decoder 904 may decode the encoded data by the method described in each of the above embodiments. By doing in this way, the television apparatus 900 can further reduce block distortion.
  • the video signal processing unit 905 encodes the image data supplied from the decoder 904, for example, and the obtained encoded data is transmitted to the television via the external interface 909. It may be possible to output to the outside of the John apparatus 900.
  • the video signal processing unit 905 may have the function of the image encoding device 10 described above. That is, the video signal processing unit 905 may encode the image data supplied from the decoder 904 by the method described in the above embodiments. By doing in this way, the television apparatus 900 can further reduce block distortion.
  • FIG. 17 shows an example of a schematic configuration of a mobile phone to which the above-described embodiment is applied.
  • a cellular phone 920 includes an antenna 921, a communication unit 922, an audio codec 923, a speaker 924, a microphone 925, a camera unit 926, an image processing unit 927, a demultiplexing unit 928, a recording / reproducing unit 929, a display unit 930, a control unit 931, an operation A portion 932 and a bus 933.
  • the antenna 921 is connected to the communication unit 922.
  • the speaker 924 and the microphone 925 are connected to the audio codec 923.
  • the operation unit 932 is connected to the control unit 931.
  • the bus 933 connects the communication unit 922, the audio codec 923, the camera unit 926, the image processing unit 927, the demultiplexing unit 928, the recording / reproducing unit 929, the display unit 930, and the control unit 931 to each other.
  • the mobile phone 920 has various operation modes including a voice call mode, a data communication mode, a shooting mode, and a videophone mode, and is used for sending and receiving voice signals, sending and receiving e-mail or image data, taking images, and recording data. Perform the action.
  • the analog voice signal generated by the microphone 925 is supplied to the voice codec 923.
  • the audio codec 923 converts an analog audio signal into audio data, A / D converts the compressed audio data, and compresses it. Then, the audio codec 923 outputs the compressed audio data to the communication unit 922.
  • the communication unit 922 encodes and modulates the audio data and generates a transmission signal. Then, the communication unit 922 transmits the generated transmission signal to a base station (not shown) via the antenna 921. In addition, the communication unit 922 amplifies a radio signal received via the antenna 921 and performs frequency conversion to acquire a received signal.
  • the communication unit 922 demodulates and decodes the received signal to generate audio data, and outputs the generated audio data to the audio codec 923.
  • the audio codec 923 decompresses the audio data and performs D / A conversion to generate an analog audio signal. Then, the audio codec 923 supplies the generated audio signal to the speaker 924 to output audio.
  • the control unit 931 generates character data constituting the e-mail in response to an operation by the user via the operation unit 932.
  • the control unit 931 causes the display unit 930 to display characters.
  • the control unit 931 generates e-mail data in response to a transmission instruction from the user via the operation unit 932, and outputs the generated e-mail data to the communication unit 922.
  • the communication unit 922 encodes and modulates email data and generates a transmission signal. Then, the communication unit 922 transmits the generated transmission signal to a base station (not shown) via the antenna 921.
  • the communication unit 922 amplifies a radio signal received via the antenna 921 and performs frequency conversion to acquire a received signal.
  • the communication unit 922 demodulates and decodes the received signal to restore the email data, and outputs the restored email data to the control unit 931.
  • the control unit 931 displays the content of the electronic mail on the display unit 930, supplies the electronic mail data to the recording / reproducing unit 929, and writes the data in the storage medium.
  • the recording / reproducing unit 929 has an arbitrary readable / writable storage medium.
  • the storage medium may be a built-in storage medium such as a RAM or a flash memory, or an externally mounted type such as a hard disk, a magnetic disk, a magneto-optical disk, an optical disk, a USB (Universal Serial Bus) memory, or a memory card. It may be a storage medium.
  • the camera unit 926 images a subject to generate image data, and outputs the generated image data to the image processing unit 927.
  • the image processing unit 927 encodes the image data input from the camera unit 926, supplies the encoded stream to the recording / reproducing unit 929, and writes the encoded stream in the storage medium.
  • the recording / reproducing unit 929 reads out the encoded stream recorded in the storage medium and outputs the encoded stream to the image processing unit 927.
  • the image processing unit 927 decodes the encoded stream input from the recording / reproducing unit 929, supplies the image data to the display unit 930, and displays the image.
  • the demultiplexing unit 928 multiplexes the video stream encoded by the image processing unit 927 and the audio stream input from the audio codec 923, and the multiplexed stream is the communication unit 922. Output to.
  • the communication unit 922 encodes and modulates the stream and generates a transmission signal. Then, the communication unit 922 transmits the generated transmission signal to a base station (not shown) via the antenna 921.
  • the communication unit 922 amplifies a radio signal received via the antenna 921 and performs frequency conversion to acquire a received signal.
  • These transmission signal and reception signal may include an encoded bit stream.
  • the communication unit 922 demodulates and decodes the received signal to restore the stream, and outputs the restored stream to the demultiplexing unit 928.
  • the demultiplexing unit 928 separates the video stream and the audio stream from the input stream, and outputs the video stream to the image processing unit 927 and the audio stream to the audio codec 923.
  • the image processing unit 927 decodes the video stream and generates video data.
  • the video data is supplied to the display unit 930, and a series of images is displayed on the display unit 930.
  • the audio codec 923 decompresses the audio stream and performs D / A conversion to generate an analog audio signal. Then, the audio codec 923 supplies the generated audio signal to the speaker 924 to output audio.
  • the image processing unit 927 may have the function of the image encoding device 10 described above. That is, the image processing unit 927 may encode the image data by the method described in each of the above embodiments. By doing so, the cellular phone 920 can further reduce block distortion.
  • the image processing unit 927 may have the function of the image decoding device 60 described above. That is, the image processing unit 927 may decode the encoded data by the method described in each of the above embodiments. By doing so, the cellular phone 920 can further reduce block distortion.
  • FIG. 18 shows an example of a schematic configuration of a recording / reproducing device to which the above-described embodiment is applied.
  • the recording / reproducing device 940 encodes audio data and video data of a received broadcast program and records the encoded data on a recording medium.
  • the recording / reproducing device 940 may encode audio data and video data acquired from another device and record them on a recording medium, for example.
  • the recording / reproducing device 940 reproduces data recorded on the recording medium on a monitor and a speaker, for example, in accordance with a user instruction. At this time, the recording / reproducing device 940 decodes the audio data and the video data.
  • the recording / reproducing apparatus 940 includes a tuner 941, an external interface 942, an encoder 943, an HDD (Hard Disk Drive) 944, a disk drive 945, a selector 946, a decoder 947, an OSD (On-Screen Display) 948, a control unit 949, and a user interface. 950.
  • Tuner 941 extracts a signal of a desired channel from a broadcast signal received via an antenna (not shown), and demodulates the extracted signal. Then, the tuner 941 outputs the encoded bit stream obtained by the demodulation to the selector 946. That is, the tuner 941 has a role as a transmission unit in the recording / reproducing apparatus 940.
  • the external interface 942 is an interface for connecting the recording / reproducing apparatus 940 to an external device or a network.
  • the external interface 942 may be, for example, an IEEE 1394 interface, a network interface, a USB interface, or a flash memory interface.
  • video data and audio data received via the external interface 942 are input to the encoder 943. That is, the external interface 942 serves as a transmission unit in the recording / reproducing device 940.
  • the encoder 943 encodes video data and audio data when the video data and audio data input from the external interface 942 are not encoded. Then, the encoder 943 outputs the encoded bit stream to the selector 946.
  • the HDD 944 records an encoded bit stream in which content data such as video and audio is compressed, various programs, and other data on an internal hard disk. Also, the HDD 944 reads out these data from the hard disk when playing back video and audio.
  • the disk drive 945 performs recording and reading of data to and from the mounted recording medium.
  • the recording medium loaded in the disk drive 945 may be, for example, a DVD disk (DVD-Video, DVD-RAM, DVD-R, DVD-RW, DVD + R, DVD + RW, etc.) or a Blu-ray (registered trademark) disk. .
  • the selector 946 selects an encoded bit stream input from the tuner 941 or the encoder 943 when recording video and audio, and outputs the selected encoded bit stream to the HDD 944 or the disk drive 945. In addition, the selector 946 outputs the encoded bit stream input from the HDD 944 or the disk drive 945 to the decoder 947 during video and audio reproduction.
  • the decoder 947 decodes the encoded bit stream and generates video data and audio data. Then, the decoder 947 outputs the generated video data to the OSD 948. The decoder 904 outputs the generated audio data to an external speaker.
  • the OSD 948 reproduces the video data input from the decoder 947 and displays the video. Further, the OSD 948 may superimpose a GUI image such as a menu, a button, or a cursor on the video to be displayed.
  • a GUI image such as a menu, a button, or a cursor
  • the control unit 949 includes a processor such as a CPU and memories such as a RAM and a ROM.
  • the memory stores a program executed by the CPU, program data, and the like.
  • the program stored in the memory is read and executed by the CPU when the recording / reproducing apparatus 940 is activated, for example.
  • the CPU controls the operation of the recording / reproducing device 940 according to an operation signal input from the user interface 950, for example, by executing the program.
  • the user interface 950 is connected to the control unit 949.
  • the user interface 950 includes, for example, buttons and switches for the user to operate the recording / reproducing device 940, a remote control signal receiving unit, and the like.
  • the user interface 950 detects an operation by the user via these components, generates an operation signal, and outputs the generated operation signal to the control unit 949.
  • the encoder 943 has the function of the image encoding apparatus 10 according to the above-described embodiment.
  • the decoder 947 has the function of the image decoding device 60 according to the above-described embodiment. Thereby, the recording / reproducing apparatus 940 can reduce block distortion more.
  • FIG. 19 illustrates an example of a schematic configuration of an imaging device to which the above-described embodiment is applied.
  • the imaging device 960 images a subject to generate an image, encodes the image data, and records it on a recording medium.
  • the imaging device 960 includes an optical block 961, an imaging unit 962, a signal processing unit 963, an image processing unit 964, a display unit 965, an external interface 966, a memory 967, a media drive 968, an OSD 969, a control unit 970, a user interface 971, and a bus. 972.
  • the optical block 961 is connected to the imaging unit 962.
  • the imaging unit 962 is connected to the signal processing unit 963.
  • the display unit 965 is connected to the image processing unit 964.
  • the user interface 971 is connected to the control unit 970.
  • the bus 972 connects the image processing unit 964, the external interface 966, the memory 967, the media drive 968, the OSD 969, and the control unit 970 to each other.
  • the optical block 961 includes a focus lens and a diaphragm mechanism.
  • the optical block 961 forms an optical image of the subject on the imaging surface of the imaging unit 962.
  • the imaging unit 962 includes an image sensor such as a CCD or a CMOS, and converts an optical image formed on the imaging surface into an image signal as an electrical signal by photoelectric conversion. Then, the imaging unit 962 outputs the image signal to the signal processing unit 963.
  • the signal processing unit 963 performs various camera signal processing such as knee correction, gamma correction, and color correction on the image signal input from the imaging unit 962.
  • the signal processing unit 963 outputs the image data after the camera signal processing to the image processing unit 964.
  • the image processing unit 964 encodes the image data input from the signal processing unit 963 and generates encoded data. Then, the image processing unit 964 outputs the generated encoded data to the external interface 966 or the media drive 968. The image processing unit 964 also decodes encoded data input from the external interface 966 or the media drive 968 to generate image data. Then, the image processing unit 964 outputs the generated image data to the display unit 965. In addition, the image processing unit 964 may display the image by outputting the image data input from the signal processing unit 963 to the display unit 965. Further, the image processing unit 964 may superimpose display data acquired from the OSD 969 on an image output to the display unit 965.
  • the OSD 969 generates a GUI image such as a menu, a button, or a cursor, for example, and outputs the generated image to the image processing unit 964.
  • the external interface 966 is configured as a USB input / output terminal, for example.
  • the external interface 966 connects the imaging device 960 and a printer, for example, when printing an image.
  • a drive is connected to the external interface 966 as necessary.
  • a removable medium such as a magnetic disk or an optical disk is attached to the drive, and a program read from the removable medium can be installed in the imaging device 960.
  • the external interface 966 may be configured as a network interface connected to a network such as a LAN or the Internet. That is, the external interface 966 has a role as a transmission unit in the imaging device 960.
  • the recording medium mounted on the media drive 968 may be any readable / writable removable medium such as a magnetic disk, a magneto-optical disk, an optical disk, or a semiconductor memory. Further, a recording medium may be fixedly attached to the media drive 968, and a non-portable storage unit such as an internal hard disk drive or an SSD (Solid State Drive) may be configured.
  • a non-portable storage unit such as an internal hard disk drive or an SSD (Solid State Drive) may be configured.
  • the control unit 970 includes a processor such as a CPU and memories such as a RAM and a ROM.
  • the memory stores a program executed by the CPU, program data, and the like.
  • the program stored in the memory is read and executed by the CPU when the imaging device 960 is activated, for example.
  • the CPU controls the operation of the imaging device 960 according to an operation signal input from the user interface 971, for example, by executing the program.
  • the user interface 971 is connected to the control unit 970.
  • the user interface 971 includes, for example, buttons and switches for the user to operate the imaging device 960.
  • the user interface 971 detects an operation by the user via these components, generates an operation signal, and outputs the generated operation signal to the control unit 970.
  • the image processing unit 964 has the functions of the image encoding device 10 and the image decoding device 60 according to the above-described embodiment. Thereby, the imaging device 960 can further reduce block distortion.
  • the present technology can be applied to any configuration installed in an arbitrary device or a device constituting the system, such as a processor as a system LSI (Large Scale Integration), a plurality of processors, and the like. It is also possible to implement as a module using a plurality of modules, a unit using a plurality of modules, etc., a set in which other functions are further added to the unit, or the like (that is, a partial configuration of the apparatus).
  • FIG. 20 illustrates an example of a schematic configuration of a video set to which the present technology is applied.
  • the video set 1300 shown in FIG. 20 has such a multi-functional configuration, and a device having a function relating to image encoding and decoding (either or both of them) can be used for the function. It is a combination of devices having other related functions.
  • the video set 1300 includes a module group such as a video module 1311, an external memory 1312, a power management module 1313, and a front-end module 1314, and a connectivity 1321, a camera 1322, and a sensor 1323. And a device having a function.
  • a module is a component that has several functions that are related to each other and that has a coherent function.
  • the specific physical configuration is arbitrary. For example, a plurality of processors each having a function, electronic circuit elements such as resistors and capacitors, and other devices arranged on a wiring board or the like can be considered. . It is also possible to combine the module with another module, a processor, or the like to form a new module.
  • the video module 1311 is a combination of configurations having functions related to image processing, and includes an application processor, a video processor, a broadband modem 1333, and an RF module 1334.
  • a processor is a configuration in which a configuration having a predetermined function is integrated on a semiconductor chip by an SoC (System On a Chip), and for example, there is one called a system LSI (Large Scale Integration).
  • the configuration having the predetermined function may be a logic circuit (hardware configuration), a CPU, a ROM, a RAM, and the like, and a program (software configuration) executed using them. , Or a combination of both.
  • a processor has a logic circuit and a CPU, ROM, RAM, etc., a part of the function is realized by a logic circuit (hardware configuration), and other functions are executed by the CPU (software configuration) It may be realized by.
  • the 20 is a processor that executes an application relating to image processing.
  • the application executed in the application processor 1331 not only performs arithmetic processing to realize a predetermined function, but also can control the internal and external configurations of the video module 1311 such as the video processor 1332 as necessary. .
  • the video processor 1332 is a processor having a function related to image encoding / decoding (one or both of them).
  • the broadband modem 1333 converts the data (digital signal) transmitted by wired or wireless (or both) broadband communication via a broadband line such as the Internet or a public telephone line network into an analog signal by digitally modulating the data.
  • the analog signal received by the broadband communication is demodulated and converted into data (digital signal).
  • the broadband modem 1333 processes arbitrary information such as image data processed by the video processor 1332, a stream obtained by encoding the image data, an application program, setting data, and the like.
  • the RF module 1334 is a module that performs frequency conversion, modulation / demodulation, amplification, filter processing, and the like on an RF (Radio Frequency) signal transmitted / received via an antenna. For example, the RF module 1334 generates an RF signal by performing frequency conversion or the like on the baseband signal generated by the broadband modem 1333. Further, for example, the RF module 1334 generates a baseband signal by performing frequency conversion or the like on the RF signal received via the front end module 1314.
  • RF Radio Frequency
  • the application processor 1331 and the video processor 1332 may be integrated and configured as one processor.
  • the external memory 1312 is a module that is provided outside the video module 1311 and has a storage device used by the video module 1311.
  • the storage device of the external memory 1312 may be realized by any physical configuration, but is generally used for storing a large amount of data such as image data in units of frames. For example, it is desirable to realize with a relatively inexpensive and large-capacity semiconductor memory such as DRAM (Dynamic Random Access Memory).
  • the power management module 1313 manages and controls power supply to the video module 1311 (each component in the video module 1311).
  • the front-end module 1314 is a module that provides the RF module 1334 with a front-end function (circuit on the transmitting / receiving end on the antenna side). As illustrated in FIG. 20, the front end module 1314 includes, for example, an antenna unit 1351, a filter 1352, and an amplification unit 1353.
  • the antenna unit 1351 has an antenna for transmitting and receiving a radio signal and its peripheral configuration.
  • the antenna unit 1351 transmits the signal supplied from the amplification unit 1353 as a radio signal, and supplies the received radio signal to the filter 1352 as an electric signal (RF signal).
  • the filter 1352 performs a filtering process on the RF signal received via the antenna unit 1351 and supplies the processed RF signal to the RF module 1334.
  • the amplifying unit 1353 amplifies the RF signal supplied from the RF module 1334 and supplies the amplified RF signal to the antenna unit 1351.
  • Connectivity 1321 is a module having a function related to connection with the outside.
  • the physical configuration of the connectivity 1321 is arbitrary.
  • the connectivity 1321 has a configuration having a communication function other than the communication standard supported by the broadband modem 1333, an external input / output terminal, and the like.
  • the communication 1321 conforms to wireless communication standards such as Bluetooth (registered trademark), IEEE 802.11 (for example, Wi-Fi (Wireless Fidelity, registered trademark)), NFC (Near Field Communication), IrDA (InfraRed Data Association), etc. You may make it have a module which has a function, an antenna etc. which transmit / receive the signal based on the standard.
  • the connectivity 1321 has a module having a communication function compliant with a wired communication standard such as USB (Universal Serial Bus), HDMI (registered trademark) (High-Definition Multimedia Interface), and a terminal compliant with the standard. You may do it.
  • the connectivity 1321 may have other data (signal) transmission functions such as analog input / output terminals.
  • the connectivity 1321 may include a data (signal) transmission destination device.
  • the connectivity 1321 reads and writes data to and from a recording medium such as a magnetic disk, an optical disk, a magneto-optical disk, or a semiconductor memory (not only a removable media drive, but also a hard disk, SSD (Solid State Drive) NAS (including Network Attached Storage).
  • the connectivity 1321 may include an image or audio output device (a monitor, a speaker, or the like).
  • the camera 1322 is a module having a function of capturing a subject and obtaining image data of the subject.
  • Image data obtained by imaging by the camera 1322 is supplied to, for example, a video processor 1332 and encoded.
  • the sensor 1323 includes, for example, a voice sensor, an ultrasonic sensor, an optical sensor, an illuminance sensor, an infrared sensor, an image sensor, a rotation sensor, an angle sensor, an angular velocity sensor, a velocity sensor, an acceleration sensor, an inclination sensor, a magnetic identification sensor, an impact sensor, It is a module having an arbitrary sensor function such as a temperature sensor.
  • the data detected by the sensor 1323 is supplied to the application processor 1331 and used by an application or the like.
  • the configuration described as a module in the above may be realized as a processor, or conversely, the configuration described as a processor may be realized as a module.
  • the present technology can be applied to the video processor 1332 as described later. Therefore, the video set 1300 can be implemented as a set to which the present technology is applied.
  • FIG. 21 illustrates an example of a schematic configuration of a video processor 1332 (FIG. 20) to which the present technology is applied.
  • the video processor 1332 receives the video signal and the audio signal, encodes them in a predetermined method, decodes the encoded video data and audio data, A function of reproducing and outputting an audio signal.
  • the video processor 1332 includes a video input processing unit 1401, a first image scaling unit 1402, a second image scaling unit 1403, a video output processing unit 1404, a frame memory 1405, and a memory control unit 1406.
  • the video processor 1332 includes an encoding / decoding engine 1407, video ES (Elementary Stream) buffers 1408A and 1408B, and audio ES buffers 1409A and 1409B.
  • the video processor 1332 includes an audio encoder 1410, an audio decoder 1411, a multiplexing unit (MUX (Multiplexer)) 1412, a demultiplexing unit (DMUX (Demultiplexer)) 1413, and a stream buffer 1414.
  • MUX Multiplexing unit
  • DMUX demultiplexing unit
  • the video input processing unit 1401 acquires a video signal input from, for example, the connectivity 1321 (FIG. 20) and converts it into digital image data.
  • the first image enlargement / reduction unit 1402 performs format conversion, image enlargement / reduction processing, and the like on the image data.
  • the second image enlargement / reduction unit 1403 performs image enlargement / reduction processing on the image data in accordance with the format of the output destination via the video output processing unit 1404, or is the same as the first image enlargement / reduction unit 1402. Format conversion and image enlargement / reduction processing.
  • the video output processing unit 1404 performs format conversion, conversion to an analog signal, and the like on the image data and outputs the reproduced video signal to, for example, the connectivity 1321 or the like.
  • the frame memory 1405 is a memory for image data shared by the video input processing unit 1401, the first image scaling unit 1402, the second image scaling unit 1403, the video output processing unit 1404, and the encoding / decoding engine 1407. .
  • the frame memory 1405 is realized as a semiconductor memory such as a DRAM, for example.
  • the memory control unit 1406 receives the synchronization signal from the encoding / decoding engine 1407, and controls the write / read access to the frame memory 1405 according to the access schedule to the frame memory 1405 written in the access management table 1406A.
  • the access management table 1406A is updated by the memory control unit 1406 in accordance with processing executed by the encoding / decoding engine 1407, the first image enlargement / reduction unit 1402, the second image enlargement / reduction unit 1403, and the like.
  • the encoding / decoding engine 1407 performs encoding processing of image data and decoding processing of a video stream that is data obtained by encoding the image data. For example, the encoding / decoding engine 1407 encodes the image data read from the frame memory 1405 and sequentially writes the data as a video stream in the video ES buffer 1408A. Further, for example, the video stream is sequentially read from the video ES buffer 1408B, decoded, and sequentially written in the frame memory 1405 as image data.
  • the encoding / decoding engine 1407 uses the frame memory 1405 as a work area in the encoding and decoding. Also, the encoding / decoding engine 1407 outputs a synchronization signal to the memory control unit 1406, for example, at a timing at which processing for each macroblock is started.
  • the video ES buffer 1408A buffers the video stream generated by the encoding / decoding engine 1407 and supplies the buffered video stream to the multiplexing unit (MUX) 1412.
  • the video ES buffer 1408B buffers the video stream supplied from the demultiplexer (DMUX) 1413 and supplies the buffered video stream to the encoding / decoding engine 1407.
  • the audio ES buffer 1409A buffers the audio stream generated by the audio encoder 1410 and supplies the buffered audio stream to the multiplexing unit (MUX) 1412.
  • the audio ES buffer 1409B buffers the audio stream supplied from the demultiplexer (DMUX) 1413 and supplies the buffered audio stream to the audio decoder 1411.
  • the audio encoder 1410 converts, for example, an audio signal input from the connectivity 1321, for example, into a digital signal, and encodes the signal using a predetermined method such as an MPEG audio method or an AC3 (AudioCode number 3) method.
  • the audio encoder 1410 sequentially writes an audio stream, which is data obtained by encoding an audio signal, in the audio ES buffer 1409A.
  • the audio decoder 1411 decodes the audio stream supplied from the audio ES buffer 1409B, performs conversion to an analog signal, for example, and supplies the reproduced audio signal to, for example, the connectivity 1321 or the like.
  • the multiplexing unit (MUX) 1412 multiplexes the video stream and the audio stream.
  • the multiplexing method (that is, the format of the bit stream generated by multiplexing) is arbitrary.
  • the multiplexing unit (MUX) 1412 can also add predetermined header information or the like to the bit stream. That is, the multiplexing unit (MUX) 1412 can convert the stream format by multiplexing. For example, the multiplexing unit (MUX) 1412 multiplexes the video stream and the audio stream to convert it into a transport stream that is a bit stream in a transfer format. Further, for example, the multiplexing unit (MUX) 1412 multiplexes the video stream and the audio stream, thereby converting the data into file format data (file data) for recording.
  • the demultiplexing unit (DMUX) 1413 demultiplexes the bit stream in which the video stream and the audio stream are multiplexed by a method corresponding to the multiplexing by the multiplexing unit (MUX) 1412. That is, the demultiplexer (DMUX) 1413 extracts the video stream and the audio stream from the bit stream read from the stream buffer 1414 (separates the video stream and the audio stream). That is, the demultiplexer (DMUX) 1413 can convert the stream format by demultiplexing (inverse conversion of the conversion by the multiplexer (MUX) 1412).
  • the demultiplexing unit (DMUX) 1413 obtains a transport stream supplied from, for example, the connectivity 1321 or the broadband modem 1333 via the stream buffer 1414 and demultiplexes the video stream and the audio stream. And can be converted to Further, for example, the demultiplexer (DMUX) 1413 obtains the file data read from various recording media by the connectivity 1321, for example, via the stream buffer 1414, and demultiplexes the video stream and the audio. Can be converted to a stream.
  • Stream buffer 1414 buffers the bit stream.
  • the stream buffer 1414 buffers the transport stream supplied from the multiplexing unit (MUX) 1412 and, for example, in the connectivity 1321 or the broadband modem 1333 at a predetermined timing or based on an external request or the like. Supply.
  • MUX multiplexing unit
  • the stream buffer 1414 buffers the file data supplied from the multiplexing unit (MUX) 1412 and supplies it to the connectivity 1321 at a predetermined timing or based on an external request, for example. It is recorded on various recording media.
  • MUX multiplexing unit
  • the stream buffer 1414 buffers a transport stream acquired through, for example, the connectivity 1321 or the broadband modem 1333, and performs a demultiplexing unit (DMUX) at a predetermined timing or based on a request from the outside. 1413.
  • DMUX demultiplexing unit
  • the stream buffer 1414 buffers file data read from various recording media in, for example, the connectivity 1321, and the demultiplexer (DMUX) 1413 at a predetermined timing or based on an external request or the like. To supply.
  • DMUX demultiplexer
  • a video signal input to the video processor 1332 from the connectivity 1321 or the like is converted into digital image data of a predetermined format such as 4: 2: 2Y / Cb / Cr format by the video input processing unit 1401 and stored in the frame memory 1405.
  • This digital image data is read by the first image enlargement / reduction unit 1402 or the second image enlargement / reduction unit 1403, and format conversion to a predetermined method such as 4: 2: 0Y / Cb / Cr method and enlargement / reduction processing are performed. Is written again in the frame memory 1405.
  • This image data is encoded by the encoding / decoding engine 1407 and written as a video stream in the video ES buffer 1408A.
  • an audio signal input from the connectivity 1321 or the like to the video processor 1332 is encoded by the audio encoder 1410 and written as an audio stream in the audio ES buffer 1409A.
  • the video stream of the video ES buffer 1408A and the audio stream of the audio ES buffer 1409A are read and multiplexed by the multiplexing unit (MUX) 1412 and converted into a transport stream, file data, or the like.
  • the transport stream generated by the multiplexing unit (MUX) 1412 is buffered in the stream buffer 1414 and then output to the external network via, for example, the connectivity 1321 or the broadband modem 1333.
  • the file data generated by the multiplexing unit (MUX) 1412 is buffered in the stream buffer 1414, and then output to, for example, the connectivity 1321 and recorded on various recording media.
  • a transport stream input from an external network to the video processor 1332 via the connectivity 1321 or the broadband modem 1333 is buffered in the stream buffer 1414 and then demultiplexed by the demultiplexer (DMUX) 1413.
  • DMUX demultiplexer
  • file data read from various recording media by the connectivity 1321 and input to the video processor 1332 is buffered by the stream buffer 1414 and then demultiplexed by the demultiplexer (DMUX) 1413. That is, the transport stream or file data input to the video processor 1332 is separated into a video stream and an audio stream by the demultiplexer (DMUX) 1413.
  • the audio stream is supplied to the audio decoder 1411 via the audio ES buffer 1409B and decoded to reproduce the audio signal.
  • the video stream is written to the video ES buffer 1408B, and then sequentially read and decoded by the encoding / decoding engine 1407, and written to the frame memory 1405.
  • the decoded image data is enlarged / reduced by the second image enlargement / reduction unit 1403 and written to the frame memory 1405.
  • the decoded image data is read out to the video output processing unit 1404, format-converted to a predetermined system such as 4: 2: 2Y / Cb / Cr system, and further converted into an analog signal to be converted into a video signal. Is played out.
  • the present technology when the present technology is applied to the video processor 1332 configured as described above, the present technology according to the above-described embodiment may be applied to the encoding / decoding engine 1407. That is, for example, the encoding / decoding engine 1407 may have the function of the image encoding device 10 and / or the function of the image decoding device 60 described above. In this way, the video processor 1332 can obtain the same effects as those of the embodiments described above with reference to FIGS.
  • the present technology (that is, the function of the image encoding device 10 and / or the function of the image decoding device 60) may be realized by hardware such as a logic circuit, It may be realized by software such as an embedded program, or may be realized by both of them.
  • FIG. 22 illustrates another example of a schematic configuration of a video processor 1332 to which the present technology is applied.
  • the video processor 1332 has a function of encoding / decoding video data by a predetermined method.
  • the video processor 1332 includes a control unit 1511, a display interface 1512, a display engine 1513, an image processing engine 1514, and an internal memory 1515.
  • the video processor 1332 includes a codec engine 1516, a memory interface 1517, a multiplexing / demultiplexing unit (MUX DMUX) 1518, a network interface 1519, and a video interface 1520.
  • MUX DMUX multiplexing / demultiplexing unit
  • the control unit 1511 controls the operation of each processing unit in the video processor 1332 such as the display interface 1512, the display engine 1513, the image processing engine 1514, and the codec engine 1516.
  • the control unit 1511 includes, for example, a main CPU 1531, a sub CPU 1532, and a system controller 1533.
  • the main CPU 1531 executes a program and the like for controlling the operation of each processing unit in the video processor 1332.
  • the main CPU 1531 generates a control signal according to the program and supplies it to each processing unit (that is, controls the operation of each processing unit).
  • the sub CPU 1532 plays an auxiliary role of the main CPU 1531.
  • the sub CPU 1532 executes a child process such as a program executed by the main CPU 1531, a subroutine, or the like.
  • the system controller 1533 controls operations of the main CPU 1531 and the sub CPU 1532 such as designating a program to be executed by the main CPU 1531 and the sub CPU 1532.
  • the display interface 1512 outputs the image data to, for example, the connectivity 1321 under the control of the control unit 1511.
  • the display interface 1512 converts image data of digital data into an analog signal, and outputs it to a monitor device or the like of the connectivity 1321 as a reproduced video signal or as image data of the digital data.
  • the display engine 1513 Under the control of the control unit 1511, the display engine 1513 performs various conversion processes such as format conversion, size conversion, color gamut conversion, and the like so as to match the image data with hardware specifications such as a monitor device that displays the image. I do.
  • the image processing engine 1514 performs predetermined image processing such as filter processing for improving image quality on the image data under the control of the control unit 1511.
  • the internal memory 1515 is a memory provided in the video processor 1332 that is shared by the display engine 1513, the image processing engine 1514, and the codec engine 1516.
  • the internal memory 1515 is used, for example, for data exchange performed between the display engine 1513, the image processing engine 1514, and the codec engine 1516.
  • the internal memory 1515 stores data supplied from the display engine 1513, the image processing engine 1514, or the codec engine 1516, and stores the data as needed (eg, upon request). This is supplied to the image processing engine 1514 or the codec engine 1516.
  • the internal memory 1515 may be realized by any storage device, but is generally used for storing a small amount of data such as image data or parameters in units of blocks. It is desirable to realize it with a semiconductor memory that is relatively small (eg, compared to the external memory 1312) but has a high response speed, such as Static Random Access Memory.
  • the codec engine 1516 performs processing related to encoding and decoding of image data.
  • the encoding / decoding scheme supported by the codec engine 1516 is arbitrary, and the number thereof may be one or plural.
  • the codec engine 1516 may be provided with codec functions of a plurality of encoding / decoding schemes, and may be configured to perform encoding of image data or decoding of encoded data using one selected from them.
  • the codec engine 1516 includes, for example, MPEG-2 Video 1541, AVC / H.2641542, HEVC / H.2651543, HEVC / H.265 (Scalable) 1544, as function blocks for processing related to the codec.
  • HEVC / H.265 (Multi-view) 1545 and MPEG-DASH 1551 are included.
  • MPEG-2 Video1541 is a functional block that encodes and decodes image data in the MPEG-2 format.
  • AVC / H.2641542 is a functional block that encodes and decodes image data using the AVC method.
  • HEVC / H.2651543 is a functional block that encodes and decodes image data using the HEVC method.
  • HEVC / H.265 (Scalable) 1544 is a functional block that performs scalable encoding and scalable decoding of image data using the HEVC method.
  • HEVC / H.265 (Multi-view) 1545 is a functional block that multi-view encodes or multi-view decodes image data using the HEVC method.
  • MPEG-DASH 1551 is a functional block that transmits and receives image data using the MPEG-DASH (MPEG-Dynamic Adaptive Streaming over HTTP) method.
  • MPEG-DASH is a technology for streaming video using HTTP (HyperText Transfer Protocol), and selects and transmits appropriate data from multiple encoded data with different resolutions. This is one of the features.
  • MPEG-DASH 1551 generates a stream compliant with the standard, controls transmission of the stream, and the like.
  • MPEG-2 Video 1541 to HEVC / H.265 (Multi-view) 1545 described above are used. Is used.
  • the memory interface 1517 is an interface for the external memory 1312. Data supplied from the image processing engine 1514 or the codec engine 1516 is supplied to the external memory 1312 via the memory interface 1517. The data read from the external memory 1312 is supplied to the video processor 1332 (the image processing engine 1514 or the codec engine 1516) via the memory interface 1517.
  • a multiplexing / demultiplexing unit (MUX DMUX) 1518 multiplexes and demultiplexes various data related to images such as a bit stream of encoded data, image data, and a video signal.
  • This multiplexing / demultiplexing method is arbitrary.
  • the multiplexing / demultiplexing unit (MUX DMUX) 1518 can not only combine a plurality of data into one but also add predetermined header information or the like to the data.
  • the multiplexing / demultiplexing unit (MUX DMUX) 1518 not only divides one data into a plurality of pieces but also adds predetermined header information or the like to each divided data. it can.
  • the multiplexing / demultiplexing unit (MUX DMUX) 1518 can convert the data format by multiplexing / demultiplexing.
  • the multiplexing / demultiplexing unit (MUX DMUX) 1518 multiplexes the bit stream, thereby transporting the transport stream, which is a bit stream in a transfer format, or data in a file format for recording (file data).
  • the transport stream which is a bit stream in a transfer format, or data in a file format for recording (file data).
  • file data file format for recording
  • the network interface 1519 is an interface for a broadband modem 1333, connectivity 1321, etc., for example.
  • the video interface 1520 is an interface for the connectivity 1321, the camera 1322, and the like, for example.
  • the transport stream is supplied to the multiplexing / demultiplexing unit (MUX DMUX) 1518 via the network interface 1519.
  • MUX DMUX multiplexing / demultiplexing unit
  • codec engine 1516 the image data obtained by decoding by the codec engine 1516 is subjected to predetermined image processing by the image processing engine 1514, subjected to predetermined conversion by the display engine 1513, and is connected to, for example, the connectivity 1321 through the display interface 1512. And the image is displayed on the monitor.
  • image data obtained by decoding by the codec engine 1516 is re-encoded by the codec engine 1516, multiplexed by a multiplexing / demultiplexing unit (MUX DMUX) 1518, converted into file data, and video.
  • the data is output to, for example, the connectivity 1321 through the interface 1520 and recorded on various recording media.
  • the file data of the encoded data obtained by encoding the image data read from the recording medium (not shown) by the connectivity 1321 or the like is transmitted to the multiplexing / demultiplexing unit (MUX DMUX) via the video interface 1520. ) 1518 to be demultiplexed and decoded by the codec engine 1516.
  • Image data obtained by decoding by the codec engine 1516 is subjected to predetermined image processing by the image processing engine 1514, subjected to predetermined conversion by the display engine 1513, and supplied to, for example, the connectivity 1321 through the display interface 1512. The image is displayed on the monitor.
  • image data obtained by decoding by the codec engine 1516 is re-encoded by the codec engine 1516, multiplexed by a multiplexing / demultiplexing unit (MUX DMUX) 1518, and converted into a transport stream.
  • the data is supplied to, for example, the connectivity 1321 and the broadband modem 1333 via the network interface 1519 and transmitted to another device (not shown).
  • image data and other data are exchanged between the processing units in the video processor 1332 using, for example, the internal memory 1515 or the external memory 1312.
  • the power management module 1313 controls power supply to the control unit 1511, for example.
  • the present technology when the present technology is applied to the video processor 1332 configured as described above, the present technology according to the above-described embodiment may be applied to the codec engine 1516. That is, for example, the codec engine 1516 may have the function of the image encoding device 10 and / or the function of the image decoding device 60 described above. In this way, the video processor 1332 can obtain the same effects as those of the embodiment described above with reference to FIGS.
  • the present technology (that is, the function of the image encoding device 10) may be realized by hardware such as a logic circuit, or may be realized by software such as an embedded program. Alternatively, it may be realized by both of them.
  • the configuration of the video processor 1332 is arbitrary and may be other than the two examples described above.
  • the video processor 1332 may be configured as one semiconductor chip, but may be configured as a plurality of semiconductor chips. For example, a three-dimensional stacked LSI in which a plurality of semiconductors are stacked may be used. Further, it may be realized by a plurality of LSIs.
  • Video set 1300 can be incorporated into various devices that process image data.
  • the video set 1300 can be incorporated in the television device 900 (FIG. 16), the mobile phone 920 (FIG. 17), the recording / reproducing device 940 (FIG. 18), the imaging device 960 (FIG. 19), or the like.
  • the apparatus can obtain the same effects as those of the embodiments described above with reference to FIGS.
  • the video processor 1332 can implement as a structure to which this technique is applied.
  • the video processor 1332 can be implemented as a video processor to which the present technology is applied.
  • the processor or the video module 1311 indicated by the dotted line 1341 can be implemented as a processor or a module to which the present technology is applied.
  • the video module 1311, the external memory 1312, the power management module 1313, and the front end module 1314 can be combined and implemented as a video unit 1361 to which the present technology is applied. Regardless of the configuration, the same effects as those of the embodiments described above with reference to FIGS. 1 to 14 can be obtained.
  • any configuration including the video processor 1332 can be incorporated into various devices that process image data, as in the case of the video set 1300.
  • a video processor 1332 a processor indicated by a dotted line 1341, a video module 1311, or a video unit 1361, a television device 900 (FIG. 16), a mobile phone 920 (FIG. 17), a recording / reproducing device 940 (FIG. 18), It can be incorporated in an imaging device 960 (FIG. 19) or the like.
  • the apparatus obtains the same effects as those of the embodiments described above with reference to FIGS. 1 to 14 as in the case of the video set 1300. be able to.
  • FIG. 24 illustrates an example of a schematic configuration of a network system to which the present technology is applied.
  • a network system 1600 shown in FIG. 24 is a system in which devices exchange information about images (moving images) via a network.
  • the cloud service 1601 of the network system 1600 is connected to terminals such as a computer 1611, AV (Audio Visual) device 1612, a portable information processing terminal 1613, and an IoT (Internet of Things) device 1614 that are communicably connected to itself.
  • This is a system for providing services related to images (moving images).
  • the cloud service 1601 provides a terminal with a content supply service for images (moving images) such as so-called moving image distribution (on-demand or live distribution).
  • the cloud service 1601 provides a backup service that receives and stores image (moving image) content from a terminal.
  • the cloud service 1601 provides a service that mediates transfer of content of images (moving images) between terminals.
  • the physical configuration of the cloud service 1601 is arbitrary.
  • the cloud service 1601 includes various servers such as a server that stores and manages moving images, a server that distributes moving images to terminals, a server that acquires moving images from terminals, a user (terminal) and a server that manages charging, Any network such as the Internet or a LAN may be provided.
  • the computer 1611 is configured by an information processing apparatus such as a personal computer, a server, a workstation, or the like.
  • the AV device 1612 is configured by an image processing device such as a television receiver, a hard disk recorder, a game device, a camera, or the like.
  • the portable information processing terminal 1613 is configured by a portable information processing device such as a notebook personal computer, a tablet terminal, a mobile phone, a smartphone, or the like.
  • the IoT device 1614 is configured by an arbitrary object that performs processing related to an image, such as a machine, a household appliance, furniture, other objects, an IC tag, a card type device, and the like.
  • Each of these terminals has a communication function, can connect to the cloud service 1601 (establish a session), and exchange information with the cloud service 1601 (that is, perform communication). Each terminal can also communicate with other terminals. Communication between terminals may be performed via the cloud service 1601 or may be performed without using the cloud service 1601.
  • the present technology when the present technology is applied to the network system 1600 as described above, when image (moving image) data is exchanged between terminals or between the terminal and the cloud service 1601, the image data is used in each embodiment.
  • encoding / decoding may be performed. That is, the terminals (computer 1611 to IoT device 1614) and cloud service 1601 may have the functions of the image encoding device 10 and the image decoding device 60 described above, respectively. By doing so, block distortion can be further reduced.
  • control information related to the present technology described in the above embodiment may be transmitted from the encoding side to the decoding side.
  • control information for controlling whether to apply (or prohibit) application of the present technology described above may be transmitted.
  • control information designating an upper limit or a lower limit of the block size permitted (or prohibited) to apply the present technology described above, or both may be transmitted.
  • a decoding unit that decodes the encoded stream to generate a decoded image
  • a filtering unit that applies a deblocking filter to pixels located near a block boundary
  • An image processing apparatus comprising: (2) The filtering unit deblocks pixels located in the vicinity of the block boundary according to the boundary strength value set according to a combination of an existing condition and a condition based on information on newly introduced encoding processing.
  • the image processing apparatus according to (1) wherein a filter is applied.
  • the filtering unit applies a deblocking filter to pixels located in the vicinity of the block boundary according to the boundary strength value set according to a combination of a condition related to a prediction process and a condition related to a conversion process, (1) An image processing apparatus according to 1.
  • the condition relating to the prediction process or the condition relating to the conversion process includes the condition based on information relating to the newly introduced encoding process, according to (3).
  • the image processing apparatus includes whether or not Intra BC (Intra Block Copy) is applied.
  • the information related to the newly introduced encoding process includes whether or not affine motion compensation prediction is applied.
  • the image processing apparatus includes whether or not PDPC (Position Dependent intra Prediction Combination) is applied.
  • the filtering unit applies a deblocking filter to pixels located in the vicinity of the block boundary according to the boundary strength value having an extended value, according to any one of (1) to (9), Image processing device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

【課題】画像処理装置及び画像処理方法を提供する。 【解決手段】符号化ストリームを復号して復号画像を生成する復号部と、前記復号部により生成された前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、を備える画像処理装置。

Description

画像処理装置及び画像処理方法
 本開示は、画像処理装置及び画像処理方法に関する。
 映像符号化方式の標準仕様の1つであるHEVC/H.265では、画像の符号化の際に生じるブロック歪みに起因する画質の劣化を抑制するために、例えばブロック境界にデブロックフィルタが適用される(非特許文献1参照)。HEVC/H.265においては、ブロック境界の境界強度値bSに基づいて、デブロックフィルタ適用要否の判定や、フィルタ強度の選択が行われている。
 また、現在、HEVC/H.265よりも符号化効率をさらに向上することを目的として、ITU-TとISO/IECとの共同の標準化団体であるJVET(Joint Video Exploration Team)により、次世代の映像符号化方式であるFVC(Future Video Coding)の検討が進められている(例えば、非特許文献2参照)。
 非特許文献2には、HEVC/H.265では導入されていなかった符号化処理が新たに導入されている。例えば、非特許文献2では、HEVC/H.265よりも複雑化した変換処理や、予測モードに新たなモードが増えること等が記載されてる。
Recommendation ITU-T H.265,(04/2015) "High efficiency video coding", April 2015 J. Chen, E. Alshina, G. J. Sullivan, J.-R. Ohm, J. Boyce,"Algorithm Description of JointExploration Test Model 4", JVET-D1001_v3, Joint Video Exploration Team (JVET) of ITU-T SG 16 WP 3 and ISO/IEC JTC 1/SC 29/WG 11 4th Meeting:Chengdu, CN, 15-21 October 2016
 このような新たに導入された符号化処理に起因して、ブロック間での信号特性が異なり得る。しかし、HEVC/H.265で採用された方法で境界強度値bSが設定される場合、新たに導入された符号化処理の影響を受けたブロック境界に対して、適切にデブロックフィルタを適用できず、ブロック歪みが残ってしまう恐れがある。
 本開示は、このような状況に鑑みてなされたものであり、ブロック歪みをより軽減することができるようにするものである。
 本開示によれば、符号化ストリームを復号して復号画像を生成する復号部と、前記復号部により生成された前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、を備える画像処理装置が提供される。
 また、本開示によれば、符号化ストリームを復号して復号画像を生成することと、
 前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、を含む画像処理方法が提供される。
 本開示によれば、ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、前記フィルタリング部により前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化する符号化部と、を備える画像処理装置が提供される。
 また、本開示によれば、ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化することと、を含む画像処理方法が提供される。
 以上説明したように本開示によれば、ブロック歪みをより軽減することが可能である。
 なお、上記の効果は必ずしも限定的なものではなく、上記の効果とともに、または上記の効果に代えて、本明細書に示されたいずれかの効果、または本明細書から把握され得る他の効果が奏されてもよい。
本開示の一実施形態に係る画像処理装置の一態様である画像符号化装置10の構成の一例を示すブロック図である。 同実施形態に係る画像処理装置の一態様である画像復号装置60の構成の一例を示すブロック図である。 HEVCにおけるCUについての再帰的なブロック分割の概要を説明するための説明図である。 CUへのPUの設定について説明するための説明図である。 CUへのTUの設定について説明するための説明図である。 CU/PUの走査順について説明するための説明図である。 QTBTにおけるCU、PU、およびTUの形状について説明する図である。 HEVCにおける境界強度値bSの設定について説明するための表である。 同実施形態に係る輝度成分の境界強度値設定の第1の例を説明するための表である。 同実施形態に係る輝度成分の境界強度値設定の第2の例を説明するための表である。 同実施形態に係る色差成分の境界強度値設定の第1の例を説明するための表である。 同実施形態に係る色差成分の境界強度値設定の第2の例を説明するための表である。 同実施形態に係るデブロックフィルタの詳細な構成の一例を示すブロック図である 同実施形態に係るデブロックフィルタによる処理の流れの一例を示すフローチャートである。 コンピュータの主な構成例を示すブロック図である。 テレビジョン装置の概略的な構成の一例を示すブロック図である。 携帯電話機の概略的な構成の一例を示すブロック図である。 記録再生装置の概略的な構成の一例を示すブロック図である。 撮像装置の概略的な構成の一例を示すブロック図である。 ビデオセットの概略的な構成の一例を示すブロック図である。 ビデオプロセッサの概略的な構成の一例を示すブロック図である。 ビデオプロセッサの概略的な構成の他の例を示すブロック図である。 ネットワークシステムの概略的な構成の一例を示すブロック図である。
 以下に添付図面を参照しながら、本開示の好適な実施の形態について詳細に説明する。なお、本明細書及び図面において、実質的に同一の機能構成を有する構成要素については、同一の符号を付することにより重複説明を省略する。
 また、本明細書及び図面において、実質的に同一の機能構成を有する複数の構成要素を、同一の符号の後に異なるアルファベットを付して区別する場合もある。ただし、実質的に同一の機能構成を有する複数の構成要素の各々を特に区別する必要がない場合、同一符号のみを付する。
 なお、説明は以下の順序で行うものとする。
  1.装置の概要
   1-1.画像符号化装置
   1-2.画像復号装置
  2.新たに導入された符号化処理の例
  3.デブロックフィルタ
   3-1.既存の処理の説明
   3-2.一実施形態に係るデブロックフィルタの構成例
   3-3.処理の流れ
  4.ハードウエア構成例
  5.応用例
  6.まとめ
 <1.装置の概要>
 まず、図1及び図2を用いて、本明細書で開示する技術を適用可能な一例としての装置の概要を説明する。本明細書で開示する技術は、例えば、画像符号化装置及び画像復号装置に適用可能である。
  [1-1.画像符号化装置]
 図1は、本開示の一実施形態に係る画像処理装置の一態様である画像符号化装置10の構成の一例を示すブロック図である。図1を参照すると、画像符号化装置10は、並び替えバッファ11、制御部12、減算部13、変換部14、量子化部15、可逆符号化部16、蓄積バッファ17、逆量子化部21、逆変換部22、加算部23、デブロックフィルタ24a、SAOフィルタ25、フレームメモリ26、スイッチ27、モード設定部28、イントラ予測部30及びインター予測部40を備える。
 並び替えバッファ11は、符号化すべき映像を構成する一連の画像の画像データを、符号化処理に係るGOP(Group of Pictures)構造に応じて並び替える。並び替えバッファ11は、並び替え後の画像データを制御部12、減算部13、イントラ予測部30、及びインター予測部40へ出力する。
 制御部12は、外部、または予め指定された処理単位のブロックサイズに基づいて、画像データを処理単位のブロックへ分割する。ブロック分割の例については後述する。また、制御部12は、符号化処理に係る符号化パラメータを、例えば、RDO(Rate-Distortion Optimization)に基づいて決定する。決定された符号化パラメータは、各部へ供給される。
 減算部13は、並び替えバッファ11から入力される画像データと予測画像データとの差分である予測誤差データを算出し、算出した予測誤差データを変換部14へ出力する。
 変換部14は、各領域内に設定される1つ以上の変換ブロックの各々について変換処理を実行する。変換部14が適用する変換に係る変換行列は、例えば制御部12から供給される符号化パラメータに基づいて選択されてもよい。変換部14は、減算部13から入力される予測誤差データを、変換ブロックごとに変換して得られた変換係数データを量子化部15へ出力する。
 量子化部15には、変換部14から入力される変換係数データ、及び後に説明するレート制御部18からのレート制御信号が供給される。量子化部15は変換係数データを量子化し、量子化後の変換係数データ(以下、量子化データとも呼ぶ)を可逆符号化部16及び逆量子化部21へ出力する。また、量子化部15は、レート制御部18からのレート制御信号に基づいて量子化スケールを切り替えることにより、可逆符号化部16に入力される量子化データのビットレートを変化させる。
 可逆符号化部16は、量子化部15から入力される量子化データを符号化することにより、符号化ストリームを生成する。また、可逆符号化部16は、デコーダにより参照される様々な符号化パラメータを符号化して、符号化された符号化パラメータを符号化ストリームへ挿入する。可逆符号化部16により符号化される符号化パラメータは、上述した制御部12により決定された符号化パラメータを含み得る。可逆符号化部16は、生成した符号化ストリームを蓄積バッファ17へ出力する。
 蓄積バッファ17は、可逆符号化部16から入力される符号化ストリームを半導体メモリなどの記憶媒体を用いて一時的に蓄積する。そして、蓄積バッファ17は、蓄積した符号化ストリームを、伝送路の帯域に応じたレートで、図示しない伝送部(例えば、通信インタフェース又は周辺機器との接続インタフェースなど)へ出力する。
 レート制御部18は、蓄積バッファ17の空き容量を監視する。そして、レート制御部18は、蓄積バッファ17の空き容量に応じてレート制御信号を生成し、生成したレート制御信号を量子化部15へ出力する。例えば、レート制御部18は、蓄積バッファ17の空き容量が少ない時には、量子化データのビットレートを低下させるためのレート制御信号を生成する。また、例えば、レート制御部18は、蓄積バッファ17の空き容量が十分大きい時には、量子化データのビットレートを高めるためのレート制御信号を生成する。
 逆量子化部21、逆変換部22及び加算部23は、ローカルデコーダを構成する。ローカルデコーダは、符号化されたデータから復号画像データをローカル復号する役割を有する。
 逆量子化部21は、量子化部15により使用されたものと同じ量子化パラメータで量子化データを逆量子化し、変換係数データを復元する。そして、逆量子化部21は、復元した変換係数データを逆変換部22へ出力する。
 逆変換部22は、逆量子化部21から入力される変換係数データについて逆変換処理を実行することにより、予測誤差データを復元する。そして、逆変換部22は、復元した予測誤差データを加算部23へ出力する。
 加算部23は、逆変換部22から入力される復元された予測誤差データとイントラ予測部30又はインター予測部40から入力される予測画像データとを加算することにより、復号画像データ(リコンストラクト画像)を生成する。そして、加算部23は、生成した復号画像データをデブロックフィルタ24a及びフレームメモリ26へ出力する。
 デブロックフィルタ24a及びSAOフィルタ25は、それぞれ、リコンストラクト画像の画質の向上又は符号化効率の向上を目的とするインループフィルタである。
 デブロックフィルタ24aは、加算部23から入力される復号画像データをフィルタリングすることによりブロック歪みを軽減し、フィルタリング後の復号画像データをSAOフィルタ25へ出力する。なお、デブロックフィルタ24aによる処理について、後に詳細に説明する。
 SAOフィルタ25は、デブロックフィルタ24aから入力される復号画像データにエッジオフセット処理又はバンドオフセット処理を適用することによりノイズを除去し、処理後の復号画像データをフレームメモリ26へ出力する。
 フレームメモリ26は、加算部23から入力されるフィルタリング前の復号画像データ、及びSAOフィルタ25から入力されるインループフィルタの適用後の復号画像データを記憶媒体を用いて記憶する。
 スイッチ27は、イントラ予測のために使用されるフィルタリング前の復号画像データをフレームメモリ26から読み出し、読み出した復号画像データを参照画像データとしてイントラ予測部30に供給する。また、スイッチ27は、インター予測のために使用されるフィルタリング後の復号画像データをフレームメモリ26から読み出し、読み出した復号画像データを参照画像データとしてインター予測部40に供給する。
 モード設定部28は、イントラ予測部30及びインター予測部40から入力されるコストの比較に基づいて、ブロックごとに予測符号化モードを設定する。モード設定部28は、イントラ予測モードを設定したブロックについては、イントラ予測部30により生成される予測画像データを減算部13及び加算部23へ出力すると共に、イントラ予測に関する情報を可逆符号化部16へ出力する。また、モード設定部28は、インター予測モードを設定したブロックについては、インター予測部40により生成される予測画像データを減算部13及び加算部23へ出力すると共に、インター予測に関する情報を可逆符号化部16へ出力する。
 イントラ予測部30は、原画像データ及び復号画像データに基づいて、イントラ予測処理を実行する。例えば、イントラ予測部30は、探索範囲に含まれる予測モード候補の各々について、予測誤差及び発生する符号量に基づくコストを評価する。次に、イントラ予測部30は、コストが最小となる予測モードを最適な予測モードとして選択する。また、イントラ予測部30は、選択した最適な予測モードに従って予測画像データを生成する。そして、イントラ予測部30は、最適な予測モードを示す予測モード情報を含むイントラ予測に関する情報、対応するコスト、及び予測画像データを、モード設定部28へ出力する。
 インター予測部40は、原画像データ及び復号画像データに基づいて、インター予測処理(動き補償)を実行する。例えば、インター予測部40は、HEVCにより仕様化されている探索範囲に含まれる予測モード候補の各々について、予測誤差及び発生する符号量に基づくコストを評価する。次に、インター予測部40は、コストが最小となる予測モード、即ち圧縮率が最も高くなる予測モードを、最適な予測モードとして選択する。また、インター予測部40は、選択した最適な予測モードに従って予測画像データを生成する。そして、インター予測部40は、インター予測に関する情報、対応するコスト、及び予測画像データを、モード設定部28へ出力する。
  [1-2.画像復号装置]
 続いて、以上のように符号化された符号化データの復号について説明する。図2は、本実施形態に係る画像処理装置の一態様である画像復号装置60の構成の一例を示すブロック図である。図2を参照すると、蓄積バッファ61、可逆復号部62、逆量子化部63、逆変換部64、加算部65、デブロックフィルタ24b、SAOフィルタ67、並び替えバッファ68、D/A(Digital to Analogue)変換部69、フレームメモリ70、セレクタ71a及び71b、イントラ予測部80並びにインター予測部90を備える。
 蓄積バッファ61は、図示しない伝送部(例えば、通信インタフェース又は周辺機器との接続インタフェースなど)を介して画像符号化装置10から受信される符号化ストリームを記憶媒体を用いて一時的に蓄積する。
 可逆復号部62は、蓄積バッファ61から入力される符号化ストリームから、符号化の際に使用された符号化方式に従って量子化データを復号する。可逆復号部62は、復号した量子化データを逆量子化部63へ出力する。
 また、可逆復号部62は、符号化ストリームのヘッダ領域に挿入されている各種の符号化パラメータを復号する。可逆復号部62により復号されるパラメータは、例えば、イントラ予測に関する情報、及びインター予測に関する情報を含み得る。可逆復号部62は、イントラ予測に関する情報をイントラ予測部80へ出力する。また、可逆復号部62は、インター予測に関する情報をインター予測部90へ出力する。
 逆量子化部63は、可逆復号部62から入力される量子化データを、符号化の際に使用されたものと同じ量子化ステップで逆量子化し、変換係数データを復元する。逆量子化部63は、復元した変換係数データを逆変換部64へ出力する。
 逆変換部64は、符号化の際に使用された変換方式に従い、逆量子化部63から入力される変換係数データについて逆変換を行うことにより、予測誤差データを生成する。逆変換部64は、生成した予測誤差データを加算部65へ出力する。
 加算部65は、逆変換部64から入力される予測誤差データと、セレクタ71bから入力される予測画像データとを加算することにより、復号画像データを生成する。そして、加算部65は、生成した復号画像データをデブロックフィルタ24b及びフレームメモリ70へ出力する。
 デブロックフィルタ24bは、加算部65から入力される復号画像データをフィルタリングすることによりブロック歪みを軽減し、フィルタリング後の復号画像データをSAOフィルタ67へ出力する。なお、デブロックフィルタ24bによる処理について、後に詳細に説明する。
 SAOフィルタ67は、デブロックフィルタ24bから入力される復号画像データにエッジオフセット処理又はバンドオフセット処理を適用することによりノイズを除去し、処理後の復号画像データを並び替えバッファ68及びフレームメモリ70へ出力する。
 並び替えバッファ68は、SAOフィルタ67から入力される画像を並び替えることにより、時系列の一連の画像データを生成する。そして、並び替えバッファ68は、生成した画像データをD/A変換部69へ出力する。
 D/A変換部69は、並び替えバッファ68から入力されるデジタル形式の画像データをアナログ形式の画像信号に変換する。そして、D/A変換部69は、例えば、画像復号装置60と接続されるディスプレイ(図示せず)にアナログ画像信号を出力することにより、復号された映像を表示させる。
 フレームメモリ70は、加算部65から入力されるフィルタリング前の復号画像データ、及びSAOフィルタ67から入力されるフィルタリング後の復号画像データを記憶媒体を用いて記憶する。
 セレクタ71aは、可逆復号部62により取得される予測モード情報に応じて、画像内のブロックごとに、フレームメモリ70からの画像データの出力先をイントラ予測部80とインター予測部90との間で切り替える。例えば、セレクタ71aは、イントラ予測モードが指定された場合には、フレームメモリ70から供給されるフィルタリング前の復号画像データを参照画像データとしてイントラ予測部80へ出力する。また、セレクタ71aは、インター予測モードが指定された場合には、フィルタリング後の復号画像データを参照画像データとしてインター予測部90へ出力する。
 セレクタ71bは、可逆復号部62により取得される予測モード情報に応じて、加算部65へ供給すべき予測画像データの出力元をイントラ予測部80とインター予測部90との間で切り替える。例えば、セレクタ71bは、イントラ予測モードが指定された場合には、イントラ予測部80から出力される予測画像データを加算部65へ供給する。また、セレクタ71bは、インター予測モードが指定された場合には、インター予測部90から出力される予測画像データを加算部65へ供給する。
 イントラ予測部80は、可逆復号部62から入力されるイントラ予測に関する情報とフレームメモリ70からの参照画像データとに基づいてイントラ予測処理を行い、予測画像データを生成する。そして、イントラ予測部80は、生成した予測画像データをセレクタ71bへ出力する。
 インター予測部90は、可逆復号部62から入力されるインター予測に関する情報とフレームメモリ70からの参照画像データとに基づいてインター予測処理を行い、予測画像データを生成する。そして、インター予測部90は、生成した予測画像データをセレクタ71bへ出力する。
 <2.新たに導入された符号化処理の例>
 続いて、いくつかの新たに導入された符号化処理の例を概略的に説明する。以下に説明する新たに導入された符号化処理の詳細については非特許文献2を参照されたい。
 なお、本明細書において、非特許文献1に記載されていない符号化処理(符号化ツール)を、総称して新たに導入される符号化処理(符号化ツール)と呼称する。例えば、新たに導入される符号化処理(符号化ツール)は、非特許文献1に記載されていない符号化処理(符号化ツール)であって、非特許文献2に記載された符号化処理(符号化ツール)を含み得る。また、新たに導入される符号化処理(符号化ツール)は、非特許文献2に記載される符号化処理(符号化ツール)に限定されず、例えば非特許文献1に記載されていない符号化処理(符号化ツール)であって、FVCに今後導入される他の符号化処理(符号化ツール)を含む。
 また、本明細書において、HEVC/H.265規格のMain Profile又はMain10 Profileに規定されている符号化処理(符号化ツール)を、総称して既存のメイン符号化ツールと呼称し、HEVC/H.265規格のMain Profile又はMain 10 Profileに規定されていない符号化処理(符号化ツール)を、総称して新たに導入されたメイン符号化処理(符号化ツール)と呼称する。
 上記では、符号化処理(符号化ツール)に対して説明しているが、符号化処理(符号化ツール)に対応する復号処理(復号ツール)に対しても同様に適用可能であり、新たに導入される復号処理(復号ツール)、新たに導入されるメイン復号処理(復号ツール)に対しても同様に適用可能である。
 (1)ブロック分割(新たに導入されるブロック構造)
 以下では、まずHEVCにおけるブロック分割について説明した後に、非特許文献2に記載されたブロック構造であるQTBT(Quad tree plus binary tree)について説明する。
 図3は、HEVCにおけるCU(Coding Unit)についての再帰的なブロック分割の概要を説明するための説明図である。CUのブロック分割は、1つのブロックの4(=2×2)個のサブブロックへの分割を再帰的に繰り返すことにより行われ、結果として四分木(Quad-Tree)状のツリー構造が形成される。1つの四分木の全体をCTB(Coding Tree Block)といい、CTBに対応する論理的な単位をCTU(Coding Tree Unit)という。図3の上部には、一例として、64×64画素のサイズを有するCU C01が示されている。CU C01の分割の深さは、ゼロに等しい。これは、CU C01がCTUのルートに相当することを意味する。CTU又はCTBのサイズは、SPS(Sequence Parameter Set)において符号化されるパラメータにより指定され得る。CU C02は、CU C01から分割される4つのCUのうちの1つであり、32×32画素のサイズを有する。CU C02の分割の深さは、1に等しい。CU C03は、CU C02から分割される4つのCUのうちの1つであり、16×16画素のサイズを有する。CU C03の分割の深さは、2に等しい。CU C04は、CU C03から分割される4つのCUのうちの1つであり、8×8画素のサイズを有する。CU C04の分割の深さは、3に等しい。このように、CUは、符号化される画像を再帰的に分割することにより形成される。分割の深さは、可変的である。例えば、青空のような平坦な画像領域には、より大きいサイズの(即ち、深さが小さい)CUが設定され得る。一方、多くのエッジを含む急峻な画像領域には、より小さいサイズの(即ち、深さが大きい)CUが設定され得る。そして、設定されたCUの各々が、符号化処理の処理単位となる。
 PU(Prediction Unit)は、イントラ予測及びインター予測を含む予測処理の処理単位である。PUは、CUをいくつかの分割パターンのうちの1つで分割することにより形成される。図4は、図3に示したCUへのPUの設定について説明するための説明図である。図4の右には、2N×2N、2N×N、N×2N、N×N、2N×nU、2N×nD、nL×2N及びnR×2Nという、8種類の分割パターンが示されている。これら分割パターンのうち、イントラ予測では、2N×2N及びN×Nの2種類が選択可能である(N×NはSCUでのみ選択可能)。一方、インター予測では、非対称動き分割が有効化されている場合に、8種類の分割パターンの全てが選択可能である。
 TU(Transform Unit)は、直交変換処理の処理単位である。TUは、CU(イントラCUについては、CU内の各PU)をある深さまで分割することにより形成される。図5は、図3に示したCUへのTUの設定について説明するための説明図である。図5の右には、CU C02に設定され得る1つ以上のTUが示されている。例えば、TU T01は、32×32画素のサイズを有し、そのTU分割の深さはゼロに等しい。TU T02は、16×16画素のサイズを有し、そのTU分割の深さは1に等しい。TU T03は、8×8画素のサイズを有し、そのTU分割の深さは2に等しい。
 上述したCU、PU及びTUといったブロックを画像に設定するためにどのようなブロック分割を行うかは、典型的には、符号化効率を左右するコストの比較に基づいて決定される。エンコーダは、例えば1つの2M×2M画素のCUと、4つのM×M画素のCUとの間でコストを比較し、4つのM×M画素のCUを設定した方が符号化効率が高いならば、2M×2M画素のCUを4つのM×M画素のCUへと分割することを決定する。
 画像を符号化する際、画像(又はスライス、タイル)内に格子状に設定されるCTBが、ラスタスキャン順に走査される。1つのCTBの中では、CUは、四分木を左から右、上から下に辿るように走査される。カレントブロックを処理する際、上及び左の隣接ブロックの情報が入力情報として利用される。図6は、CU/PUの走査順について説明するための説明図である。図6の左上には、1つのCTBに含まれ得る4つのCU C10、C11、C12及びC13が示されている。各CUの枠内の数字は、処理の順序を表現している。符号化処理は、左上のCU C10、右上のCU C11、左下のCU C12、右下のCU C13の順で実行される。図6の右には、CU C11に設定され得るインター予測のための1つ以上のPUが示されている。図6の下には、CU C12に設定され得るイントラ予測のための1つ以上のPUが示されている。これらPUの枠内の数字に示したように、PUもまた、左から右、上から下に辿るように走査される。
 以上、HEVCにおけるブロック分割について説明した。続いて、非特許文献2に記載されたブロック構造であるQTBTについて説明する。図7は、QTBTにおけるCU、PU、およびTUの形状について説明する図である。
 具体的には、CUのブロック分割では、1つのブロックを4(=2x2)個だけでなく、2(=1x2,2x1)個のサブブロックにも分割することができる。即ち、CUのブロック分割は、1つのブロックを4個又は2個のサブブロックへの分割を再帰的に繰り返すことにより行われ、結果として四分木(Quad-Tree)状又は水平方向もしくは垂直方向の2分木(Binary-Tree)状のツリー構造が形成される。QTBTにおいて、ブロックは四分木と二分木との組み合わせに従って再帰的に分割されてもよい。
 その結果、CUの形状は、正方形だけでなく、長方形である可能性がある。例えば、CTU(Coding Tree Unit)サイズが128x128である場合、CUのサイズ(水平方向のサイズw×垂直方向のサイズh)は、図7に示すように、128x128,64x64,32x32,16x16,8x8,4x4といった正方形のサイズだけでなく、128x64,128x32,128x16,128x8,128x4,64x128,32x128,16x128,8x128,4x128,64x32,64x16,64x8,64x4,32x64,16x64,8x64,4x64,32x16,32x8,32x4,16x32,8x32,4x32,16x8,16x4,8x16,4x16,8x4,4x8といった長方形のサイズである可能性がある。なお、非特許文献2では、PUとTUは、CUと同一である。しかしながら、CU、PU、TUのブロック構造はそれぞれ独立した形態も考えられる。本技術は、CU、PU、TUが同一のブロック構造に対して適用できるだけではなく、CU、PU、TUが独立したブロック構造に対しても適用できる。
 また、非特許文献2には、イントラ予測時の輝度成分(Luma)と色差成分(Chroma)のブロック分割が独立に行われることも記載されている。
 なお、本明細書においては、画像(ピクチャ)の部分領域や処理単位として「ブロック」を用いて説明する場合がある(処理部のブロックではない)。この場合の「ブロック」は、ピクチャ内の任意の部分領域を示し、その大きさ、形状、および特性等は限定されない。つまり、この場合の「ブロック」には、例えば、TU、PU、CU、CTU、CTB、タイル、又はスライス等、任意の部分領域(処理単位)が含まれるものとする。また、本明細書においてブロック境界とは、上述したいずれのブロックの境界であってもよく、例えば上述したHEVCにおけるブロック分割により分割されたブロックの境界、QTBTにおけるブロック分割により分割されたブロックの境界を含む。さらに、本技術は、JVET-D0117,"Multi-Type-Tree"に記載のブロック構造とブロック境界に対しても適用可能である。
 (2)変換処理(新たに導入される変換処理/逆変換処理)
 HEVCでは、変換処理として、直交変換処理が採用されていた。これに対し、変換処理における新たに導入された符号化処理の例として、AMT(Adaptive Multiple Transform)とNSST(Non-Separable Secondary Transform)が挙げられる。AMT、及びNSSTは、例えば上述した変換部14により適用され得る変換処理である。AMTは空間領域の画像信号から周波数領域に変換する直交変換処理であり、NSSTは、係数エネルギーの集中度を高めるためにAMTの後に適用される変換処理である。なお、以下では、変換部14が先に適用する変換(例えば上述のAMT)をプライマリ変換と呼び、後に適用する変換(例えば上述のNSST)をセカンダリ変換と呼ぶ場合がある。
 プライマリ変換、及びセカンダリ変換はそれぞれ複数の変換方式から選択されたものが適用される。また、イントラ予測における予測モードに応じて、プライマリ変換の選択に係るプライマリ変換識別子(例えば非特許文献2に記載のTransform Set)、及びセカンダリ変換の選択に係るセカンダリ変換識別子(例えば非特許文献2に記載のNSST index)が特定され得る。変換部14は、プライマリ変換識別子に応じたプライマリ変換を適用してもよく、セカンダリ変換識別子に応じたセカンダリ変換を適用してもよい。なお、変換部14は、セカンダリ変換識別子に応じてセカンダリ変換を適用しなくても(スキップしても)よい。
 例えば、適用される変換処理がブロック間で異なることにより、ブロック歪みが生じ得る。すなわち、プライマリ変換識別子がブロック間で異なる場合や、セカンダリ変換識別子がブロック間で異なる場合には、ブロック歪みが生じやすい。
 また、新たに導入された符号化処理の例として、上述した変換処理の簡易化が挙げられる。例えば、変換ブロックの短辺が所定値(例えば64)以上である場合に、変換処理の簡易化が行われる。変換ブロック(TU)の短辺が所定値以上である場合、例えば、プライマリ変換においては、低周波成分の32ポイントの変換が適用される(Zero-out)。また、変換ブロックの短辺が所定値以上である場合、変換ブロックのうち左上の1つのサブブロックにのみセカンダリ変換が適用される。
 上述した変換処理の簡易化の有無(変換処理の簡易化が行われるか否か)がブロック間で異なることにより、ブロック歪みが生じ得る。
 (3)予測処理(新たに導入される予測処理)
 HEVCでは、予測処理として、水平・垂直動きの予測処理が採用されていた。これに対し、予測処理における新たに導入された符号化処理の例として、Intra BC(Intra Block Copy)、Affine MC(Affine Motion compensation Prediction、アフィン動き補償予測)、及びPDPC(Position Dependent intra Prediction Combination)が挙げられる。
 例えば、Intra BCの適用有無(適用されるか否か)がブロック間で異なることにより、ブロック歪みが生じ得る。Affine MCの適用有無(適用されるか否か)がブロック間で異なることにより、ブロック歪みが生じ得る。また、PDPCの適用有無(適用されるか否か)がブロック間で異なることにより、ブロック歪みが生じ得る。
 以上、いくつかの新たに導入された符号化処理(符号化ツール)の例を概略的に説明したが、新たに導入された符号化処理(符号化ツール)は上述した新たなブロック構造、新たな変換処理、新たな予測処理に限定されない。例えば、新たに導入された符号化処理(符号化ツール)は、新たな量子化処理、新たなフィルタ処理等を含む。
 <3.デブロックフィルタ>
  [3-1.既存の処理の説明]
 一般的に、HEVC/H.265などの既存の画像符号化方式においては、ブロック境界の境界強度値bSに基づいて、デブロックフィルタ適用要否の判定や、フィルタ強度の選択が行われている。例えばHEVCにおいては、8×8画素ブロックを単位とし、PU又はTUの境界を対象とし、当該ブロックについて設定される境界強度値bSに従って、境界単位のデブロックフィルタの適用要否が判定される。
 図8は、HEVCにおける境界強度値bSの設定について説明するための表である。図8に示すように、HEVCにおける境界強度値bSは、次のような条件A,及び条件Bに従って設定され得る。
 -条件A:ブロック境界を挟む2つのブロックのうち、少なくとも一方のブロックがイントラ予測モードである
 -条件B:条件Aが偽であり、かつ以下の条件B1、条件B2のうち少なくとも一方が真である
  (B1)ブロック境界を挟む2つのブロックのうち、少なくとも一方のブロックに非ゼロの変換係数を有する
  (B2)ブロック境界を挟む2つのブロックの動きベクトル(MV)の差の絶対値が1画素以上、又は、動き補償の参照画像が異なるか、動きベクトル(MV)の数が異なる
 例えば、HEVCにおける境界強度値bSは、条件Aが真である場合に2に設定される。また、HEVCにおける境界強度値bSは、条件Bが真である場合に1に設定される。また、HEVCにおける境界強度値bSは、条件A、及び条件Bが偽である場合(すなわち、条件A、条件B1、及び条件B2がいずれも偽である場合)に0に設定される。
 上記のように設定された境界強度値bSが1以上であるブロックを対象に、輝度成分のデブロックフィルタ処理が適用され得る。また、上記のように設定された境界強度値bSが2であるブロックを対象に、色差成分のデブロックフィルタ処理が適用され得る。
 また、HEVCにおいては、上記のように設定された境界強度値bSに基づいて輝度成分に関する量子化パラメータQが算出され、当該量子化パラメータQに応じて、4ライン単位でデブロックフィルタの適用要否の判定やフィルタ強度の選択が行われる。また、上述したように、色差成分のデブロックフィルタ処理が適用されるのは境界強度値bSが2である場合のみであるため、色差成分に関する量子化パラメータQは境界強度値bSを用いずに算出され得る。
  [3-2.一実施形態に係るデブロックフィルタの構成例]
 本項では、図1に示した画像符号化装置10のデブロックフィルタ24a及び図2に示した画像復号装置60のデブロックフィルタ24bの構成の一例を説明する。なお、デブロックフィルタ24a及びデブロックフィルタ24bの構成は、共通であってよい。従って、以下の説明では、特に両者を区別する必要が無い場合には、デブロックフィルタ24a及びデブロックフィルタ24bをデブロックフィルタ24と総称する。
 本実施形態においても、デブロックフィルタ24による処理は、上述した境界強度値bSの設定処理を含み、デブロックフィルタ24は、境界強度値bSに基づいてデブロックフィルタ適用要否の判定や、フィルタ強度の選択を行う。ただし、デブロックフィルタ24は、新たに導入された符号化処理に係る情報に基づいて、境界強度値bSを設定する。
 ここで、新たに導入された符号化処理に係る情報は、例えば変換識別子(上述したプライマリ変換識別子、又はセカンダリ変換識別子)の情報を含んでもよい。また、新たに導入された符号化処理に係る情報は、変換処理の簡易化の有無の情報を含んでもよい。また、新たに導入された符号化処理に係る情報は、Intra BCの適用有無の情報、Affine MCの適用有無の情報、及びPDPCの適用有無の情報を含んでもよい。上述した符号化処理に係る情報は、予め与えられてもよいし、符号化パラメータとしてデブロックフィルタ24へ提供されてもよいし、予め与えられた情報や符号化パラメータに基づいてデブロックフィルタ24が特定してもよい。
 上記のような新たに導入された符号化処理に係る情報に基づいて境界強度値を設定することで、新たに導入された符号化処理に伴うブロック歪みが生じるブロック境界に対しても適切にデブロックフィルタ可能であり、ブロック歪みをより軽減することができる。
 (1)輝度成分の境界強度値設定の第1の例
 図9は、本実施形態に係る輝度成分の境界強度値設定の第1の例を説明するための表である。図9に示す例では、図8を参照して説明したHEVCにおける境界強度値bSの設定に係る既存の条件A,及び条件B(既存条件)、及び図9に示した新規条件の組み合わせに応じて、境界強度値bSが設定され得る。なお、図9に示した新規条件は、全て新たに導入された符号化処理に係る情報に基づく条件である。また、図9に示す例では、境界強度値bSの範囲が、図8を参照して説明したHEVCにおける境界強度値bSの範囲よりも大きく(広く)なるように拡張されており、境界強度値bSは拡張された値(HEVCにおいては設定され得ない値であり、図9に示す例では3)に設定され得る。
 図9に示すように、新たに導入された符号化処理に係る情報に基づく新規条件は、以下の条件D、条件E、条件F、条件G、条件Hを含んでよい。
 -条件D:ブロック境界を挟む2つのブロックの間でIntra BCの適用有無が異なる(いずれか一方のブロックにのみ適用される)
 -条件E:ブロック境界を挟む2つのブロックのうち、PDPCの適用有無が異なる
 -条件F:以下の条件F1、条件F2、条件F3のうち少なくともいずれか一つが真である
  (F1)ブロック境界を挟む2つのブロックの間で、Transform Set(プライマリ変換識別子)が異なる
  (F2)ブロック境界を挟む2つのブロックの間で、NSST index(セカンダリ変換識別子)が異なる
  (F3)ブロック境界を挟む2つのブロックの間で、変換処理の簡易化の有無が異なる(いずれか一方のブロックにおいてのみ変換処理が簡易化される)
 -条件G:ブロック境界を挟む2つのブロックの間で、Affine MCの適用有無が異なる
 -条件H:ブロック境界を挟む2つのブロックの間で、変換処理の簡易化の有無が異なる
 図9に示す例では、既存条件である条件Aが真であり、かつ新規条件である条件D、条件E、条件Fのうちいずれか一つが真である場合、境界強度値bSは3に設定される。また、既存条件である条件Aが真であり、かつ新規条件である条件D、条件E、及び条件Fがいずれも偽である場合、境界強度値bSは2に設定される。
 また、図9に示す例では、既存条件である条件Bが真であり、かつ新規条件である条件G、条件Hのうちいずれか一方が真である場合、境界強度値bSは2に設定される。また、既存条件である条件Bが真であり、かつ新規条件である条件G、及び条件Hがいずれもが偽である場合、境界強度値bSは1に設定される。
 なお、既存条件である条件A、及び条件Bが偽である場合、境界強度値bSは0に設定される。
 (2)輝度成分の境界強度値設定の第2の例
 図10は、本実施形態に係る輝度成分の境界強度値設定の第2の例を説明するための表である。図10に示す例では、予測処理に関する条件と、変換処理に係る条件との組み合わせに応じて、境界強度値bSが設定される。また、図10に示す例では、境界強度値bSの範囲が、図8を参照して説明したHEVCにおける境界強度値bSの範囲よりも大きく(広く)なるように拡張され、境界強度値bSは拡張された値(HEVCにおいては設定され得ない値であり、図10に示す例では3または4)に設定され得る。
 図10に示すように、予測処理に関する条件は、HEVCにおける境界強度値bSの設定に係る条件と、新たに導入された符号化処理に係る情報に基づく条件とを含む。また、図10に示すように、変換処理に関する条件は、全て新たに導入された符号化処理に係る情報に基づく条件である。
 図10に示すように、予測処理に係る条件は、以下の条件I、条件J、条件Kを含んでもよい。
 ‐条件I:ブロック境界を挟む2つのブロックの間でIntra BCの適用有無が異なる(新たに導入された符号化処理に係る情報に基づく条件)
 ‐条件J:条件Iが偽であり、かつブロック境界を挟む2つのブロックのうち、少なくとも一方のブロックがイントラ予測モードである
 ‐条件K:条件I、及び条件Jが偽であり、かつ以下の条件K1、条件K2、条件K3のうち、少なくともいずれか一つが真である
  (K1)ブロック境界を挟む2つのブロックのうち、少なくとも一方のブロックに非ゼロの変換係数を有する
  (K2)ブロック境界を挟む2つのブロックの動きベクトル(MV)の差の絶対値が1画素以上、又は、動き補償の参照画像が異なるか、動きベクトル(MV)の数が異なる
  (K3)ブロック境界を挟む2つのブロックの間で、Affine MCの適用有無が異なる(新たに導入された符号化処理に係る情報に基づく条件)
 また、図10に示す変換処理に係る条件は、図9を参照して説明した条件F,及び条件Hに対応する。
 図10に示す例では、予測処理に関する条件である条件Iが真であり、かつ変換処理に関する条件である条件Fが真である場合に境界強度値bSは4に設定される。また、予測処理に関する条件である条件Iが真であり、かつ変換処理に関する条件である条件Fが偽である場合に境界強度値bSは3に設定される。
 また、図10に示す例では、予測処理に関する条件である条件Jが真であり、かつ変換処理に関する条件である条件Fが真である場合に境界強度値bSは3に設定される。また、予測処理に関する条件である条件Jが真であり、かつ変換処理に関する条件である条件Fが偽である場合に境界強度値bSは2に設定される。
 また、図10に示す例では、予測処理に関する条件である条件Kが真であり、かつ変換処理に関する条件である条件Hが真である場合に境界強度値bSは2に設定される。また、予測処理に関する条件である条件Kが真であり、かつ変換処理に関する条件である条件Hが偽である場合に境界強度値bSは1に設定される。
 また、図10に示す例では、予測処理に関する条件である条件Kが偽であり、かつ変換処理に関する条件である条件Hが真である場合に境界強度値bSは1に設定される。なお、予測処理に関する条件である条件Kが偽であり、かつ変換処理に関する条件である条件Hが偽である場合に境界強度値bSは0に設定される。
 (3)色差成分の境界強度値設定の第1の例
 図11は、本実施形態に係る色差成分の境界強度値設定の第1の例を説明するための表である。図11に示す例では、図8を参照して説明したHEVCにおける境界強度値bSの設定に係る条件A(既存条件)に加え、図11に示した新規条件に基づいて、境界強度値bSが設定され得る。
 図11に示した新規条件は、図9を参照して説明した条件D、条件E、条件Fに対応する。また、図11に示す例では、境界強度値bSの範囲が、図8を参照して説明したHEVCにおける境界強度値bSの範囲よりも大きく(広く)なるように拡張され、境界強度値bSは拡張された値(HEVCにおいては設定され得ない値であり、図11に示す例では3)に設定され得る。
 図11に示す例では、既存条件である条件Aが真であり、かつ新規条件である条件D、条件E、条件Fのうちいずれか一つが真である場合、境界強度値bSは3に設定される。また、既存条件である条件Aが真であり、かつ新規条件である条件D、条件E、及び条件Fがいずれも偽である場合、境界強度値bSは2に設定される。
 なお、後述するように本実施形態においては、境界強度値bSが2以上の場合にのみ、色差成分のデブロックフィルタが適用されるため、図9に示した例と異なり、図11に示す例では条件Aが偽である場合に境界強度値bSが0に設定されてよい。
 (4)色差成分の境界強度値設定の第2の例
 図12は、本実施形態に係る色差成分の境界強度値設定の第2の例を説明するための表である。図12に示す例では、図10を参照して説明した輝度成分の境界強度値設定の第2の例と同様に、予測処理に関する条件、及び変換処理に係る条件に基づいて、境界強度値bSが設定される。また、図12に示す例では、境界強度値bSの範囲が、図8を参照して説明したHEVCにおける境界強度値bSの範囲よりも大きく(広く)なるように拡張され、境界強度値bSは拡張された値(HEVCにおいては設定され得ない値であり、図12に示す例では3または4)に設定され得る。
 図12に示した予測処理に関する条件は、図10を参照して説明した条件I,Jに対応する。また、図12に示した変換処理に関する条件は、図9を参照して説明した条件Fに対応する。
 図12に示す例では、予測処理に関する条件である条件Iが真であり、かつ変換処理に関する条件である条件Fが真である場合に境界強度値bSは4に設定される。また、予測処理に関する条件である条件Iが真であり、かつ変換処理に関する条件である条件Fが偽である場合に境界強度値bSは3に設定される。
 また、図12に示す例では、予測処理に関する条件である条件Jが真であり、かつ変換処理に関する条件である条件Fが真である場合に境界強度値bSは3に設定される。また、予測処理に関する条件である条件Jが真であり、かつ変換処理に関する条件である条件Fが偽である場合に境界強度値bSは2に設定される。
 なお、後述するように本実施形態においては、境界強度値bSが2以上の場合にのみ、色差成分のデブロックフィルタが適用されるため、図10に示した例と異なり、図12に示す例では条件I、及び条件Jが偽である場合に境界強度値bSが0に設定されてよい。
  (5)デブロックフィルタの詳細な構成
 図13は、上述した新たに導入された符号化処理に係る情報に基づく境界強度値bSの設定処理を実現するデブロックフィルタ24の詳細な構成の一例を示すブロック図である。図13を参照すると、境界強度設定部110、フィルタ適用判定部120、強度選択部130、フィルタリング部140及び判定制御部150を有する。
 境界強度設定部110は、上述したように、新たに導入された符号化処理に係る情報に基づいて、境界強度値bSを設定する。境界強度設定部110は、輝度成分の境界強度値bSを、図9に示した表に従って設定してもよいし、図10に示した表に従って設定してもよい。また、境界強度設定部110は、色差成分の境界強度値bSを、図11に示した表に従って設定してもよいし、図12に示した表に従って設定してもよい。
 境界強度設定部110が新たに導入された符号化処理に係る情報に基づいて境界強度値bSを設定することにより、新たに導入された符号化処理の影響で生じるブロック歪みに対して適切なデブロックフィルタを適用し易くなり、ブロック歪みをより軽減することが可能となる。
 なお、境界強度設定部110によって設定された境界強度値bSは、判定制御部150へ提供され、境界単位のデブロックフィルタ適用要否の判定に用いられる。
 フィルタ適用判定部120は、ブロック境界と直交する4ライン単位で、当該境界を挟んで隣接する2つの隣接ブロックを対象としてデブロックフィルタを適用するか否か(適用要否)を判定する。例えば、フィルタ適用判定部120は、1ライン目と4ライン目の画素値を参照して、デブロックフィルタを適用するか否かを判定してもよい。また、フィルタ適用判定部120によるデブロックフィルタ適用要否の判定は、境界強度値bSを用いて算出される量子化パラメータQに基づいて行われてもよい。
 例えば、輝度成分に係る量子化パラメータQは、輝度成分に係る量子化パラメータの平均値qP、輝度成分に係る境界強度値bS、及びオフセット値であるslice_tc_offset_div2を用いて次式で算出される。
 Q=Clip3(0,53,qP+2*(bS-1)+(slice_tc_offset_div2<<1))
 なお、Clip3(a,b,c)は値cをa≦c≦bの範囲でクリップする処理を表す。
 また、上述したように、HEVCにおいて、色差成分に関する量子化パラメータQは境界強度値bSを用いずに算出される。しかし、本実施形態においては、境界強度値bSの値が2より大きい値に設定され得るように、境界強度値bSの値の範囲が拡張されたため、色差成分に係る量子化パラメータQも境界強度値bSを用いて算出することが望ましい。
 そこで、例えば、色差成分に係る量子化パラメータQは、色差成分に係る量子化パラメータの平均値qP、色差成分に係る境界強度値bS、及びオフセット値であるslice_tc_offset_div2を用いて次式で算出されてもよい。
 Q=Clip3(0,53,qP+bS-2+(slice_tc_offset_div2 << 1))
 また、色差成分に係る量子化パラメータQは上式の算出に限定されず、次式のように算出されてもよい。
 Q=Clip3(0,53,qP+2*(bS-2)+(slice_tc_offset_div2 << 1))
 上記のようにフィルタ適用判定部120が色差成分に係る量子化パラメータQを色差成分に係る境界強度値bSに基づいて算出することにより、より適切にデブロックフィルタが適用されやすくなり、ブロック歪みをより軽減することが可能となる。
 フィルタ適用判定部120は、上述のようにして得た量子化パラメータQに基づいて、4ライン単位でデブロックフィルタを適用するか否かを判定してもよい。なお、係る量子化パラメータQに基づく4ライン単位のデブロックフィルタ適用要否の判定は、非特許文献1に記載されたHEVCにおける4ライン単位のデブロックフィルタ適用要否の判定と同様であってもよい。
 フィルタ適用判定部120は、例えばデブロックフィルタの適用条件を満たすブロック境界について、強度選択部130によるフィルタ強度の選択、及びフィルタリング部140によるフィルタリングを行わせる。一方、フィルタ適用判定部120は、デブロックフィルタの適用条件を満たさないブロック境界については、強度選択部130によるフィルタ強度の選択及びフィルタリング部140によるフィルタリングをスキップさせる。
 強度選択部130は、フィルタリング部140によりブロック境界に適用されるデブロックフィルタの強度を選択する。より具体的には、強度選択部130は、フィルタ適用判定部120によりデブロックフィルタを適用すべきと判定されたブロック境界について、フィルタの強度を選択する。なお、強度選択部130によるフィルタの強度の選択は、境界強度値bSを用いて算出された量子化パラメータQに基づいて行われてもよい。そして、強度選択部130は、選択したフィルタ強度を表す情報をフィルタリング部140へ出力する。
 フィルタリング部140は、境界強度設定部110により設定された境界強度値bS、及びフィルタ適用判定部120による判定結果に基づいて、ブロック境界の近傍に位置する画素の輝度成分、及び色差成分にデブロックフィルタを適用する。フィルタリング部140のフィルタの構成は、非特許文献1に記載されたHEVCにおけるフィルタと同様であってよい。例えば、フィルタリング部140は、フィルタ適用判定部120によりデブロックフィルタを適用すべきと判定されたブロック境界を対象として、デブロックフィルタを適用する。
 そして、フィルタリング部140は、フィルタを適用した画素についてはフィルタリング後の画素値、その他の画素については入力画像の画素値を、出力画像の画素値として順次出力する。
 判定制御部150は、デブロックフィルタの適用の要否の判定を制御する。例えば、判定制御部150は、境界強度設定部110により設定された境界強度値bSに従って、境界単位のデブロックフィルタの適用要否を判定する。
 例えば、判定制御部150は、境界強度設定部110により設定された輝度成分に係る境界強度値bSが0である境界を対象として、フィルタ適用判定部120にデブロックフィルタ適用要否の判定をスキップさせてもよい。また、判定制御部150は、境界強度設定部110により設定された色差成分に係る境界強度値bSが2未満である境界を対象として、フィルタ適用判定部120にデブロックフィルタ適用要否の判定をスキップさせてもよい。
  [3-3.処理の流れ]
 図14は、本開示の一実施形態に係るデブロックフィルタ24による処理の流れの一例を示すフローチャートである。図14のステップS110からステップS180までの処理は、入力画像内の全ての境界の各々について繰り返される。
 まず、境界強度設定部110は、処理対象の1つの境界(以下、注目境界という)について、新たに導入された符号化処理に係る情報に基づいて境界強度値bSを設定する(S110)。
 続いて、判定制御部150が、境界強度設定部110により設定された境界強度値bSに従って、境界単位のデブロックフィルタの適用要否を判定する(ステップS120)。ここで、境界単位の判定条件が満たされない場合には、その後のステップS130からステップS170までの処理はスキップされる。一方、境界単位の判定条件が満たされる場合には、処理はステップS130へ進む。
 ステップS130において、フィルタ適用判定部120が、境界強度値bSを用いて量子化パラメータQを算出する。なお、量子化パラメータQの算出は、フィルタ適用判定部120以外の部により行われてもよい。
 ステップS140では、フィルタ適用判定部120は、注目境界と直交する4ライン単位で、デブロックフィルタを適用するか否か(適用要否)を判定する。フィルタ適用判定部120は、4ラインのうち、1ライン目と4ライン目の画素値を参照して、デブロックフィルタを適用するか否かを判定してもよい。ここで、デブロックフィルタの適用条件が満たされない場合には、その後のステップS150及びステップS160の処理はスキップされる。一方、デブロックフィルタの適用条件が満たされる場合には、処理はステップS150へ進む。
 ステップS150では、強度選択部130は、注目境界に適用すべきフィルタの強度を選択する(ステップS150)。
 そして、フィルタリング部140は、注目境界にデブロックフィルタを適用する(ステップS160)。
 ステップS170において、入力画像に未処理の境界が残っている場合には(ステップS170においてYES)、新たな注目境界が設定され、処理はステップS110に戻る。未処理の境界が残っていない場合には、入力画像についての処理は終了する。
 <5.ハードウエア構成例>
 上述した一連の処理は、ハードウエアにより実行させることもできるし、ソフトウエアにより実行させることもできる。一連の処理をソフトウエアにより実行する場合には、そのソフトウエアを構成するプログラムが、コンピュータにインストールされる。ここでコンピュータには、専用のハードウエアに組み込まれているコンピュータや、各種のプログラムをインストールすることで、各種の機能を実行することが可能な、例えば汎用のパーソナルコンピュータ等が含まれる。
 図15は、上述した一連の処理をプログラムにより実行するコンピュータのハードウエアの構成例を示すブロック図である。
 図15に示されるコンピュータ800において、CPU(Central Processing Unit)801、ROM(Read Only Memory)802、RAM(Random Access Memory)803は、バス804を介して相互に接続されている。
 バス804にはまた、入出力インタフェース810も接続されている。入出力インタフェース810には、入力部811、出力部812、記憶部813、通信部814、およびドライブ815が接続されている。
 入力部811は、例えば、キーボード、マウス、マイクロホン、タッチパネル、入力端子などよりなる。出力部812は、例えば、ディスプレイ、スピーカ、出力端子などよりなる。記憶部813は、例えば、ハードディスク、RAMディスク、不揮発性のメモリなどよりなる。通信部814は、例えば、ネットワークインタフェースよりなる。ドライブ815は、磁気ディスク、光ディスク、光磁気ディスク、又は半導体メモリなどのリムーバブルメディア821を駆動する。
 以上のように構成されるコンピュータでは、CPU801が、例えば、記憶部813に記憶されているプログラムを、入出力インタフェース810およびバス804を介して、RAM803にロードして実行することにより、上述した一連の処理が行われる。RAM803にはまた、CPU801が各種の処理を実行する上において必要なデータなども適宜記憶される。
 コンピュータ(CPU801)が実行するプログラムは、例えば、パッケージメディア等としてのリムーバブルメディア821に記録して適用することができる。その場合、プログラムは、リムーバブルメディア821をドライブ815に装着することにより、入出力インタフェース810を介して、記憶部813にインストールすることができる。
 また、このプログラムは、ローカルエリアネットワーク、インターネット、デジタル衛星放送といった、有線又は無線の伝送媒体を介して提供することもできる。その場合、プログラムは、通信部814で受信し、記憶部813にインストールすることができる。
 その他、このプログラムは、ROM802や記憶部813に、あらかじめインストールしておくこともできる。
 <6.応用例>
 上述した実施形態に係る画像符号化装置10及び画像復号装置60は、衛星放送、ケーブルTVなどの有線放送、インターネット上での配信、及びセルラー通信による端末への配信などにおける送信機若しくは受信機、光ディスク、磁気ディスク及びフラッシュメモリなどの媒体に画像を記録する記録装置、又は、これら記憶媒体から画像を再生する再生装置などの様々な電子機器に応用され得る。
   (1)第1の応用例:テレビジョン受像機
 図16は、上述した実施形態を適用したテレビジョン装置の概略的な構成の一例を示している。テレビジョン装置900は、アンテナ901、チューナ902、デマルチプレクサ903、デコーダ904、映像信号処理部905、表示部906、音声信号処理部907、スピーカ908、外部インタフェース(I/F)909、制御部910、ユーザインタフェース(I/F)911、及びバス912を備える。
 チューナ902は、アンテナ901を介して受信される放送信号から所望のチャンネルの信号を抽出し、抽出した信号を復調する。そして、チューナ902は、復調により得られた符号化ビットストリームをデマルチプレクサ903へ出力する。即ち、チューナ902は、画像が符号化されている符号化ストリームを受信する、テレビジョン装置900における伝送部としての役割を有する。
 デマルチプレクサ903は、符号化ビットストリームから視聴対象の番組の映像ストリーム及び音声ストリームを分離し、分離した各ストリームをデコーダ904へ出力する。また、デマルチプレクサ903は、符号化ビットストリームからEPG(Electronic Program Guide)などの補助的なデータを抽出し、抽出したデータを制御部910に供給する。なお、デマルチプレクサ903は、符号化ビットストリームがスクランブルされている場合には、デスクランブルを行ってもよい。
 デコーダ904は、デマルチプレクサ903から入力される映像ストリーム及び音声ストリームを復号する。そして、デコーダ904は、復号処理により生成される映像データを映像信号処理部905へ出力する。また、デコーダ904は、復号処理により生成される音声データを音声信号処理部907へ出力する。
 映像信号処理部905は、デコーダ904から入力される映像データを再生し、表示部906に映像を表示させる。また、映像信号処理部905は、ネットワークを介して供給されるアプリケーション画面を表示部906に表示させてもよい。また、映像信号処理部905は、映像データについて、設定に応じて、例えばノイズ除去などの追加的な処理を行ってもよい。さらに、映像信号処理部905は、例えばメニュー、ボタン又はカーソルなどのGUI(Graphical User Interface)の画像を生成し、生成した画像を出力画像に重畳してもよい。
 表示部906は、映像信号処理部905から供給される駆動信号により駆動され、表示デバイス(例えば、液晶ディスプレイ、プラズマディスプレイ又はOELD(Organic ElectroLuminescence Display)(有機ELディスプレイ)など)の映像面上に映像又は画像を表示する。
 音声信号処理部907は、デコーダ904から入力される音声データについてD/A変換及び増幅などの再生処理を行い、スピーカ908から音声を出力させる。また、音声信号処理部907は、音声データについてノイズ除去などの追加的な処理を行ってもよい。
 外部インタフェース909は、テレビジョン装置900と外部機器又はネットワークとを接続するためのインタフェースである。例えば、外部インタフェース909を介して受信される映像ストリーム又は音声ストリームが、デコーダ904により復号されてもよい。即ち、外部インタフェース909もまた、画像が符号化されている符号化ストリームを受信する、テレビジョン装置900における伝送部としての役割を有する。
 制御部910は、CPUなどのプロセッサ、並びにRAM及びROMなどのメモリを有する。メモリは、CPUにより実行されるプログラム、プログラムデータ、EPGデータ、及びネットワークを介して取得されるデータなどを記憶する。メモリにより記憶されるプログラムは、例えば、テレビジョン装置900の起動時にCPUにより読み込まれ、実行される。CPUは、プログラムを実行することにより、例えばユーザインタフェース部911から入力される操作信号に応じて、テレビジョン装置900の動作を制御する。
 ユーザインタフェース部911は、制御部910と接続される。ユーザインタフェース部911は、例えば、ユーザがテレビジョン装置900を操作するためのボタン及びスイッチ、並びに遠隔制御信号の受信部などを有する。ユーザインタフェース部911は、これら構成要素を介してユーザによる操作を検出して操作信号を生成し、生成した操作信号を制御部910へ出力する。
 バス912は、チューナ902、デマルチプレクサ903、デコーダ904、映像信号処理部905、音声信号処理部907、外部インタフェース909及び制御部910を相互に接続する。
 このように構成されたテレビジョン装置900において、デコーダ904が、上述した画像復号装置60の機能を有するようにしてもよい。つまり、デコーダ904が、符号化データを、以上の各実施の形態において説明した方法で復号するようにしてもよい。このようにすることにより、テレビジョン装置900は、ブロック歪みをより軽減することができる。
 また、このように構成されたテレビジョン装置900において、映像信号処理部905が、例えば、デコーダ904から供給される画像データを符号化し、得られた符号化データを、外部インタフェース909を介してテレビジョン装置900の外部に出力させることができるようにしてもよい。そして、その映像信号処理部905が、上述した画像符号化装置10の機能を有するようにしてもよい。つまり、映像信号処理部905が、デコーダ904から供給される画像データを、以上の各実施の形態において説明した方法で符号化するようにしてもよい。このようにすることにより、テレビジョン装置900は、ブロック歪みをより軽減することができる。
   (2)第2の応用例:携帯電話機
 図17は、上述した実施形態を適用した携帯電話機の概略的な構成の一例を示している。携帯電話機920は、アンテナ921、通信部922、音声コーデック923、スピーカ924、マイクロホン925、カメラ部926、画像処理部927、多重分離部928、記録再生部929、表示部930、制御部931、操作部932、及びバス933を備える。
 アンテナ921は、通信部922に接続される。スピーカ924及びマイクロホン925は、音声コーデック923に接続される。操作部932は、制御部931に接続される。バス933は、通信部922、音声コーデック923、カメラ部926、画像処理部927、多重分離部928、記録再生部929、表示部930、及び制御部931を相互に接続する。
 携帯電話機920は、音声通話モード、データ通信モード、撮影モード及びテレビ電話モードを含む様々な動作モードで、音声信号の送受信、電子メール又は画像データの送受信、画像の撮像、及びデータの記録などの動作を行う。
 音声通話モードにおいて、マイクロホン925により生成されるアナログ音声信号は、音声コーデック923に供給される。音声コーデック923は、アナログ音声信号を音声データへ変換し、変換された音声データをA/D変換し圧縮する。そして、音声コーデック923は、圧縮後の音声データを通信部922へ出力する。通信部922は、音声データを符号化及び変調し、送信信号を生成する。そして、通信部922は、生成した送信信号を、アンテナ921を介して基地局(図示せず)へ送信する。また、通信部922は、アンテナ921を介して受信される無線信号を増幅し及び周波数変換し、受信信号を取得する。そして、通信部922は、受信信号を復調及び復号して音声データを生成し、生成した音声データを音声コーデック923へ出力する。音声コーデック923は、音声データを伸張し及びD/A変換し、アナログ音声信号を生成する。そして、音声コーデック923は、生成した音声信号をスピーカ924に供給して音声を出力させる。
 また、データ通信モードにおいて、例えば、制御部931は、操作部932を介するユーザによる操作に応じて、電子メールを構成する文字データを生成する。また、制御部931は、文字を表示部930に表示させる。また、制御部931は、操作部932を介するユーザからの送信指示に応じて電子メールデータを生成し、生成した電子メールデータを通信部922へ出力する。通信部922は、電子メールデータを符号化及び変調し、送信信号を生成する。そして、通信部922は、生成した送信信号を、アンテナ921を介して基地局(図示せず)へ送信する。また、通信部922は、アンテナ921を介して受信される無線信号を増幅し及び周波数変換し、受信信号を取得する。そして、通信部922は、受信信号を復調及び復号して電子メールデータを復元し、復元した電子メールデータを制御部931へ出力する。制御部931は、表示部930に電子メールの内容を表示させると共に、電子メールデータを記録再生部929に供給し、その記憶媒体に書き込ませる。
 記録再生部929は、読み書き可能な任意の記憶媒体を有する。例えば、記憶媒体は、RAM又はフラッシュメモリなどの内蔵型の記憶媒体であってもよく、ハードディスク、磁気ディスク、光磁気ディスク、光ディスク、USB(Universal Serial Bus)メモリ、又はメモリカードなどの外部装着型の記憶媒体であってもよい。
 また、撮影モードにおいて、例えば、カメラ部926は、被写体を撮像して画像データを生成し、生成した画像データを画像処理部927へ出力する。画像処理部927は、カメラ部926から入力される画像データを符号化し、符号化ストリームを記録再生部929に供給し、その記憶媒体に書き込ませる。
 さらに、画像表示モードにおいて、記録再生部929は、記憶媒体に記録されている符号化ストリームを読み出して画像処理部927へ出力する。画像処理部927は、記録再生部929から入力される符号化ストリームを復号し、画像データを表示部930に供給し、その画像を表示させる。
 また、テレビ電話モードにおいて、例えば、多重分離部928は、画像処理部927により符号化された映像ストリームと、音声コーデック923から入力される音声ストリームとを多重化し、多重化したストリームを通信部922へ出力する。通信部922は、ストリームを符号化及び変調し、送信信号を生成する。そして、通信部922は、生成した送信信号を、アンテナ921を介して基地局(図示せず)へ送信する。また、通信部922は、アンテナ921を介して受信される無線信号を増幅し及び周波数変換し、受信信号を取得する。これら送信信号及び受信信号には、符号化ビットストリームが含まれ得る。そして、通信部922は、受信信号を復調及び復号してストリームを復元し、復元したストリームを多重分離部928へ出力する。多重分離部928は、入力されるストリームから映像ストリーム及び音声ストリームを分離し、映像ストリームを画像処理部927、音声ストリームを音声コーデック923へ出力する。画像処理部927は、映像ストリームを復号し、映像データを生成する。映像データは、表示部930に供給され、表示部930により一連の画像が表示される。音声コーデック923は、音声ストリームを伸張し及びD/A変換し、アナログ音声信号を生成する。そして、音声コーデック923は、生成した音声信号をスピーカ924に供給して音声を出力させる。
 このように構成された携帯電話機920において、例えば画像処理部927が、上述した画像符号化装置10の機能を有するようにしてもよい。つまり、画像処理部927が、画像データを、以上の各実施の形態において説明した方法で符号化するようにしてもよい。このようにすることにより、携帯電話機920は、ブロック歪みをより軽減することができる。
 また、このように構成された携帯電話機920において、例えば画像処理部927が、上述した画像復号装置60の機能を有するようにしてもよい。つまり、画像処理部927が、符号化データを、以上の各実施の形態において説明した方法で復号するようにしてもよい。このようにすることにより、携帯電話機920は、ブロック歪みをより軽減することができる。
   (3)第3の応用例:記録再生装置
 図18は、上述した実施形態を適用した記録再生装置の概略的な構成の一例を示している。記録再生装置940は、例えば、受信した放送番組の音声データ及び映像データを符号化して記録媒体に記録する。また、記録再生装置940は、例えば、他の装置から取得される音声データ及び映像データを符号化して記録媒体に記録してもよい。また、記録再生装置940は、例えば、ユーザの指示に応じて、記録媒体に記録されているデータをモニタ及びスピーカ上で再生する。このとき、記録再生装置940は、音声データ及び映像データを復号する。
 記録再生装置940は、チューナ941、外部インタフェース942、エンコーダ943、HDD(Hard Disk Drive)944、ディスクドライブ945、セレクタ946、デコーダ947、OSD(On-Screen Display)948、制御部949、及びユーザインタフェース950を備える。
 チューナ941は、アンテナ(図示せず)を介して受信される放送信号から所望のチャンネルの信号を抽出し、抽出した信号を復調する。そして、チューナ941は、復調により得られた符号化ビットストリームをセレクタ946へ出力する。即ち、チューナ941は、記録再生装置940における伝送手段としての役割を有する。
 外部インタフェース942は、記録再生装置940と外部機器又はネットワークとを接続するためのインタフェースである。外部インタフェース942は、例えば、IEEE1394インタフェース、ネットワークインタフェース、USBインタフェース、又はフラッシュメモリインタフェースなどであってよい。例えば、外部インタフェース942を介して受信される映像データ及び音声データは、エンコーダ943へ入力される。即ち、外部インタフェース942は、記録再生装置940における伝送手段としての役割を有する。
 エンコーダ943は、外部インタフェース942から入力される映像データ及び音声データが符号化されていない場合に、映像データ及び音声データを符号化する。そして、エンコーダ943は、符号化ビットストリームをセレクタ946へ出力する。
 HDD944は、映像及び音声などのコンテンツデータが圧縮された符号化ビットストリーム、各種プログラム及びその他のデータを内部のハードディスクに記録する。また、HDD944は、映像及び音声の再生時に、これらデータをハードディスクから読み出す。
 ディスクドライブ945は、装着されている記録媒体へのデータの記録及び読み出しを行う。ディスクドライブ945に装着される記録媒体は、例えばDVDディスク(DVD-Video、DVD-RAM、DVD-R、DVD-RW、DVD+R、DVD+RW等)又はBlu-ray(登録商標)ディスクなどであってよい。
 セレクタ946は、映像及び音声の記録時には、チューナ941又はエンコーダ943から入力される符号化ビットストリームを選択し、選択した符号化ビットストリームをHDD944又はディスクドライブ945へ出力する。また、セレクタ946は、映像及び音声の再生時には、HDD944又はディスクドライブ945から入力される符号化ビットストリームをデコーダ947へ出力する。
 デコーダ947は、符号化ビットストリームを復号し、映像データ及び音声データを生成する。そして、デコーダ947は、生成した映像データをOSD948へ出力する。また、デコーダ904は、生成した音声データを外部のスピーカへ出力する。
 OSD948は、デコーダ947から入力される映像データを再生し、映像を表示する。また、OSD948は、表示する映像に、例えばメニュー、ボタン又はカーソルなどのGUIの画像を重畳してもよい。
 制御部949は、CPUなどのプロセッサ、並びにRAM及びROMなどのメモリを有する。メモリは、CPUにより実行されるプログラム、及びプログラムデータなどを記憶する。メモリにより記憶されるプログラムは、例えば、記録再生装置940の起動時にCPUにより読み込まれ、実行される。CPUは、プログラムを実行することにより、例えばユーザインタフェース950から入力される操作信号に応じて、記録再生装置940の動作を制御する。
 ユーザインタフェース950は、制御部949と接続される。ユーザインタフェース950は、例えば、ユーザが記録再生装置940を操作するためのボタン及びスイッチ、並びに遠隔制御信号の受信部などを有する。ユーザインタフェース950は、これら構成要素を介してユーザによる操作を検出して操作信号を生成し、生成した操作信号を制御部949へ出力する。
 このように構成された記録再生装置940において、エンコーダ943は、上述した実施形態に係る画像符号化装置10の機能を有する。また、デコーダ947は、上述した実施形態に係る画像復号装置60の機能を有する。それにより、記録再生装置940はブロック歪みをより軽減することができる。
   (4)第4の応用例:撮像装置
 図19は、上述した実施形態を適用した撮像装置の概略的な構成の一例を示している。撮像装置960は、被写体を撮像して画像を生成し、画像データを符号化して記録媒体に記録する。
 撮像装置960は、光学ブロック961、撮像部962、信号処理部963、画像処理部964、表示部965、外部インタフェース966、メモリ967、メディアドライブ968、OSD969、制御部970、ユーザインタフェース971、及びバス972を備える。
 光学ブロック961は、撮像部962に接続される。撮像部962は、信号処理部963に接続される。表示部965は、画像処理部964に接続される。ユーザインタフェース971は、制御部970に接続される。バス972は、画像処理部964、外部インタフェース966、メモリ967、メディアドライブ968、OSD969、及び制御部970を相互に接続する。
 光学ブロック961は、フォーカスレンズ及び絞り機構などを有する。光学ブロック961は、被写体の光学像を撮像部962の撮像面に結像させる。撮像部962は、CCD又はCMOSなどのイメージセンサを有し、撮像面に結像した光学像を光電変換によって電気信号としての画像信号に変換する。そして、撮像部962は、画像信号を信号処理部963へ出力する。
 信号処理部963は、撮像部962から入力される画像信号に対してニー補正、ガンマ補正、色補正などの種々のカメラ信号処理を行う。信号処理部963は、カメラ信号処理後の画像データを画像処理部964へ出力する。
 画像処理部964は、信号処理部963から入力される画像データを符号化し、符号化データを生成する。そして、画像処理部964は、生成した符号化データを外部インタフェース966又はメディアドライブ968へ出力する。また、画像処理部964は、外部インタフェース966又はメディアドライブ968から入力される符号化データを復号し、画像データを生成する。そして、画像処理部964は、生成した画像データを表示部965へ出力する。また、画像処理部964は、信号処理部963から入力される画像データを表示部965へ出力して画像を表示させてもよい。また、画像処理部964は、OSD969から取得される表示用データを、表示部965へ出力する画像に重畳してもよい。
 OSD969は、例えばメニュー、ボタン又はカーソルなどのGUIの画像を生成して、生成した画像を画像処理部964へ出力する。
 外部インタフェース966は、例えばUSB入出力端子として構成される。外部インタフェース966は、例えば、画像の印刷時に、撮像装置960とプリンタとを接続する。また、外部インタフェース966には、必要に応じてドライブが接続される。ドライブには、例えば、磁気ディスク又は光ディスクなどのリムーバブルメディアが装着され、リムーバブルメディアから読み出されるプログラムが、撮像装置960にインストールされ得る。さらに、外部インタフェース966は、LAN又はインターネットなどのネットワークに接続されるネットワークインタフェースとして構成されてもよい。即ち、外部インタフェース966は、撮像装置960における伝送手段としての役割を有する。
 メディアドライブ968に装着される記録媒体は、例えば、磁気ディスク、光磁気ディスク、光ディスク、又は半導体メモリなどの、読み書き可能な任意のリムーバブルメディアであってよい。また、メディアドライブ968に記録媒体が固定的に装着され、例えば、内蔵型ハードディスクドライブ又はSSD(Solid State Drive)のような非可搬性の記憶部が構成されてもよい。
 制御部970は、CPUなどのプロセッサ、並びにRAM及びROMなどのメモリを有する。メモリは、CPUにより実行されるプログラム、及びプログラムデータなどを記憶する。メモリにより記憶されるプログラムは、例えば、撮像装置960の起動時にCPUにより読み込まれ、実行される。CPUは、プログラムを実行することにより、例えばユーザインタフェース971から入力される操作信号に応じて、撮像装置960の動作を制御する。
 ユーザインタフェース971は、制御部970と接続される。ユーザインタフェース971は、例えば、ユーザが撮像装置960を操作するためのボタン及びスイッチなどを有する。ユーザインタフェース971は、これら構成要素を介してユーザによる操作を検出して操作信号を生成し、生成した操作信号を制御部970へ出力する。
 このように構成された撮像装置960において、画像処理部964は、上述した実施形態に係る画像符号化装置10及び画像復号装置60の機能を有する。それにより、撮像装置960は、ブロック歪みをより軽減することができる。
   (5)第5の応用例:ビデオセット
 また、本技術は、任意の装置またはシステムを構成する装置に搭載するあらゆる構成、例えば、システムLSI(Large Scale Integration)等としてのプロセッサ、複数のプロセッサ等を用いるモジュール、複数のモジュール等を用いるユニット、ユニットにさらにその他の機能を付加したセット等(すなわち、装置の一部の構成)として実施することもできる。図20は、本技術を適用したビデオセットの概略的な構成の一例を示している。
 近年、電子機器の多機能化が進んでおり、その開発や製造において、その一部の構成を販売や提供等として実施する場合、1機能を有する構成として実施を行う場合だけでなく、関連する機能を有する複数の構成を組み合わせ、複数の機能を有する1セットとして実施を行う場合も多く見られるようになってきた。
 図20に示されるビデオセット1300は、このような多機能化された構成であり、画像の符号化や復号(いずれか一方でもよいし、両方でも良い)に関する機能を有するデバイスに、その機能に関連するその他の機能を有するデバイスを組み合わせたものである。
 図20に示されるように、ビデオセット1300は、ビデオモジュール1311、外部メモリ1312、パワーマネージメントモジュール1313、およびフロントエンドモジュール1314等のモジュール群と、コネクティビティ1321、カメラ1322、およびセンサ1323等の関連する機能を有するデバイスとを有する。
 モジュールは、互いに関連するいくつかの部品的機能をまとめ、まとまりのある機能を持った部品としたものである。具体的な物理的構成は任意であるが、例えば、それぞれ機能を有する複数のプロセッサ、抵抗やコンデンサ等の電子回路素子、その他のデバイス等を配線基板等に配置して一体化したものが考えられる。また、モジュールに他のモジュールやプロセッサ等を組み合わせて新たなモジュールとすることも考えられる。
 図20の例の場合、ビデオモジュール1311は、画像処理に関する機能を有する構成を組み合わせたものであり、アプリケーションプロセッサ、ビデオプロセッサ、ブロードバンドモデム1333、およびRFモジュール1334を有する。
 プロセッサは、所定の機能を有する構成をSoC(System On a Chip)により半導体チップに集積したものであり、例えばシステムLSI(Large Scale Integration)等と称されるものもある。この所定の機能を有する構成は、論理回路(ハードウエア構成)であってもよいし、CPU、ROM、RAM等と、それらを用いて実行されるプログラム(ソフトウエア構成)であってもよいし、その両方を組み合わせたものであってもよい。例えば、プロセッサが、論理回路とCPU、ROM、RAM等とを有し、機能の一部を論理回路(ハードウエア構成)により実現し、その他の機能をCPUにおいて実行されるプログラム(ソフトウエア構成)により実現するようにしてもよい。
 図20のアプリケーションプロセッサ1331は、画像処理に関するアプリケーションを実行するプロセッサである。このアプリケーションプロセッサ1331において実行されるアプリケーションは、所定の機能を実現するために、演算処理を行うだけでなく、例えばビデオプロセッサ1332等、ビデオモジュール1311内外の構成を必要に応じて制御することもできる。
 ビデオプロセッサ1332は、画像の符号化・復号(その一方または両方)に関する機能を有するプロセッサである。
 ブロードバンドモデム1333は、インターネットや公衆電話回線網等の広帯域の回線を介して行われる有線若しくは無線(またはその両方)の広帯域通信により送信するデータ(デジタル信号)をデジタル変調する等してアナログ信号に変換したり、その広帯域通信により受信したアナログ信号を復調してデータ(デジタル信号)に変換したりする。ブロードバンドモデム1333は、例えば、ビデオプロセッサ1332が処理する画像データ、画像データが符号化されたストリーム、アプリケーションプログラム、設定データ等、任意の情報を処理する。
 RFモジュール1334は、アンテナを介して送受信されるRF(Radio Frequency)信号に対して、周波数変換、変復調、増幅、フィルタ処理等を行うモジュールである。例えば、RFモジュール1334は、ブロードバンドモデム1333により生成されたベースバンド信号に対して周波数変換等を行ってRF信号を生成する。また、例えば、RFモジュール1334は、フロントエンドモジュール1314を介して受信されたRF信号に対して周波数変換等を行ってベースバンド信号を生成する。
 なお、図20において点線1341に示されるように、アプリケーションプロセッサ1331とビデオプロセッサ1332を、一体化し、1つのプロセッサとして構成されるようにしてもよい。
 外部メモリ1312は、ビデオモジュール1311の外部に設けられた、ビデオモジュール1311により利用される記憶デバイスを有するモジュールである。この外部メモリ1312の記憶デバイスは、どのような物理構成により実現するようにしてもよいが、一般的にフレーム単位の画像データのような大容量のデータの格納に利用されることが多いので、例えばDRAM(Dynamic Random Access Memory)のような比較的安価で大容量の半導体メモリにより実現するのが望ましい。
 パワーマネージメントモジュール1313は、ビデオモジュール1311(ビデオモジュール1311内の各構成)への電力供給を管理し、制御する。
 フロントエンドモジュール1314は、RFモジュール1334に対してフロントエンド機能(アンテナ側の送受信端の回路)を提供するモジュールである。図20に示されるように、フロントエンドモジュール1314は、例えば、アンテナ部1351、フィルタ1352、および増幅部1353を有する。
 アンテナ部1351は、無線信号を送受信するアンテナおよびその周辺の構成を有する。アンテナ部1351は、増幅部1353から供給される信号を無線信号として送信し、受信した無線信号を電気信号(RF信号)としてフィルタ1352に供給する。フィルタ1352は、アンテナ部1351を介して受信されたRF信号に対してフィルタ処理等を行い、処理後のRF信号をRFモジュール1334に供給する。増幅部1353は、RFモジュール1334から供給されるRF信号を増幅し、アンテナ部1351に供給する。
 コネクティビティ1321は、外部との接続に関する機能を有するモジュールである。コネクティビティ1321の物理構成は、任意である。例えば、コネクティビティ1321は、ブロードバンドモデム1333が対応する通信規格以外の通信機能を有する構成や、外部入出力端子等を有する。
 例えば、コネクティビティ1321が、Bluetooth(登録商標)、IEEE 802.11(例えばWi-Fi(Wireless Fidelity、登録商標))、NFC(Near Field Communication)、IrDA(InfraRed Data Association)等の無線通信規格に準拠する通信機能を有するモジュールや、その規格に準拠した信号を送受信するアンテナ等を有するようにしてもよい。また、例えば、コネクティビティ1321が、USB(Universal Serial Bus)、HDMI(登録商標)(High-Definition Multimedia Interface)等の有線通信規格に準拠する通信機能を有するモジュールや、その規格に準拠した端子を有するようにしてもよい。さらに、例えば、コネクティビティ1321が、アナログ入出力端子等のその他のデータ(信号)伝送機能等を有するようにしてもよい。
 なお、コネクティビティ1321が、データ(信号)の伝送先のデバイスを含むようにしてもよい。例えば、コネクティビティ1321が、磁気ディスク、光ディスク、光磁気ディスク、または半導体メモリ等の記録媒体に対してデータの読み出しや書き込みを行うドライブ(リムーバブルメディアのドライブだけでなく、ハードディスク、SSD(Solid State Drive)、NAS(Network Attached Storage)等も含む)を有するようにしてもよい。また、コネクティビティ1321が、画像や音声の出力デバイス(モニタやスピーカ等)を有するようにしてもよい。
 カメラ1322は、被写体を撮像し、被写体の画像データを得る機能を有するモジュールである。カメラ1322の撮像により得られた画像データは、例えば、ビデオプロセッサ1332に供給されて符号化される。
 センサ1323は、例えば、音声センサ、超音波センサ、光センサ、照度センサ、赤外線センサ、イメージセンサ、回転センサ、角度センサ、角速度センサ、速度センサ、加速度センサ、傾斜センサ、磁気識別センサ、衝撃センサ、温度センサ等、任意のセンサ機能を有するモジュールである。センサ1323により検出されたデータは、例えば、アプリケーションプロセッサ1331に供給されてアプリケーション等により利用される。
 以上においてモジュールとして説明した構成をプロセッサとして実現するようにしてもよいし、逆にプロセッサとして説明した構成をモジュールとして実現するようにしてもよい。
 以上のような構成のビデオセット1300において、後述するようにビデオプロセッサ1332に本技術を適用することができる。したがって、ビデオセット1300は、本技術を適用したセットとして実施することができる。
   (ビデオプロセッサの構成例)
 図21は、本技術を適用したビデオプロセッサ1332(図20)の概略的な構成の一例を示している。
 図21の例の場合、ビデオプロセッサ1332は、ビデオ信号およびオーディオ信号の入力を受けてこれらを所定の方式で符号化する機能と、符号化されたビデオデータおよびオーディオデータを復号し、ビデオ信号およびオーディオ信号を再生出力する機能とを有する。
 図21に示されるように、ビデオプロセッサ1332は、ビデオ入力処理部1401、第1画像拡大縮小部1402、第2画像拡大縮小部1403、ビデオ出力処理部1404、フレームメモリ1405、およびメモリ制御部1406を有する。また、ビデオプロセッサ1332は、エンコード・デコードエンジン1407、ビデオES(Elementary Stream)バッファ1408Aおよび1408B、並びに、オーディオESバッファ1409Aおよび1409Bを有する。さらに、ビデオプロセッサ1332は、オーディオエンコーダ1410、オーディオデコーダ1411、多重化部(MUX(Multiplexer))1412、逆多重化部(DMUX(Demultiplexer))1413、およびストリームバッファ1414を有する。
 ビデオ入力処理部1401は、例えばコネクティビティ1321(図20)等から入力されたビデオ信号を取得し、デジタル画像データに変換する。第1画像拡大縮小部1402は、画像データに対してフォーマット変換や画像の拡大縮小処理等を行う。第2画像拡大縮小部1403は、画像データに対して、ビデオ出力処理部1404を介して出力する先でのフォーマットに応じて画像の拡大縮小処理を行ったり、第1画像拡大縮小部1402と同様のフォーマット変換や画像の拡大縮小処理等を行ったりする。ビデオ出力処理部1404は、画像データに対して、フォーマット変換やアナログ信号への変換等を行って、再生されたビデオ信号として例えばコネクティビティ1321等に出力する。
 フレームメモリ1405は、ビデオ入力処理部1401、第1画像拡大縮小部1402、第2画像拡大縮小部1403、ビデオ出力処理部1404、およびエンコード・デコードエンジン1407によって共用される画像データ用のメモリである。フレームメモリ1405は、例えばDRAM等の半導体メモリとして実現される。
 メモリ制御部1406は、エンコード・デコードエンジン1407からの同期信号を受けて、アクセス管理テーブル1406Aに書き込まれたフレームメモリ1405へのアクセススケジュールに従ってフレームメモリ1405に対する書き込み・読み出しのアクセスを制御する。アクセス管理テーブル1406Aは、エンコード・デコードエンジン1407、第1画像拡大縮小部1402、第2画像拡大縮小部1403等で実行される処理に応じて、メモリ制御部1406により更新される。
 エンコード・デコードエンジン1407は、画像データのエンコード処理、並びに、画像データが符号化されたデータであるビデオストリームのデコード処理を行う。例えば、エンコード・デコードエンジン1407は、フレームメモリ1405から読み出した画像データを符号化し、ビデオストリームとしてビデオESバッファ1408Aに順次書き込む。また、例えば、ビデオESバッファ1408Bからビデオストリームを順次読み出して復号し、画像データとしてフレームメモリ1405に順次書き込む。エンコード・デコードエンジン1407は、これらの符号化や復号において、フレームメモリ1405を作業領域として使用する。また、エンコード・デコードエンジン1407は、例えばマクロブロック毎の処理を開始するタイミングで、メモリ制御部1406に対して同期信号を出力する。
 ビデオESバッファ1408Aは、エンコード・デコードエンジン1407によって生成されたビデオストリームをバッファリングして、多重化部(MUX)1412に供給する。ビデオESバッファ1408Bは、逆多重化部(DMUX)1413から供給されたビデオストリームをバッファリングして、エンコード・デコードエンジン1407に供給する。
 オーディオESバッファ1409Aは、オーディオエンコーダ1410によって生成されたオーディオストリームをバッファリングして、多重化部(MUX)1412に供給する。オーディオESバッファ1409Bは、逆多重化部(DMUX)1413から供給されたオーディオストリームをバッファリングして、オーディオデコーダ1411に供給する。
 オーディオエンコーダ1410は、例えばコネクティビティ1321等から入力されたオーディオ信号を例えばデジタル変換し、例えばMPEGオーディオ方式やAC3(AudioCode number 3)方式等の所定の方式で符号化する。オーディオエンコーダ1410は、オーディオ信号が符号化されたデータであるオーディオストリームをオーディオESバッファ1409Aに順次書き込む。オーディオデコーダ1411は、オーディオESバッファ1409Bから供給されたオーディオストリームを復号し、例えばアナログ信号への変換等を行って、再生されたオーディオ信号として例えばコネクティビティ1321等に供給する。
 多重化部(MUX)1412は、ビデオストリームとオーディオストリームとを多重化する。この多重化の方法(すなわち、多重化により生成されるビットストリームのフォーマット)は任意である。また、この多重化の際に、多重化部(MUX)1412は、所定のヘッダ情報等をビットストリームに付加することもできる。つまり、多重化部(MUX)1412は、多重化によりストリームのフォーマットを変換することができる。例えば、多重化部(MUX)1412は、ビデオストリームとオーディオストリームとを多重化することにより、転送用のフォーマットのビットストリームであるトランスポートストリームに変換する。また、例えば、多重化部(MUX)1412は、ビデオストリームとオーディオストリームとを多重化することにより、記録用のファイルフォーマットのデータ(ファイルデータ)に変換する。
 逆多重化部(DMUX)1413は、多重化部(MUX)1412による多重化に対応する方法で、ビデオストリームとオーディオストリームとが多重化されたビットストリームを逆多重化する。つまり、逆多重化部(DMUX)1413は、ストリームバッファ1414から読み出されたビットストリームからビデオストリームとオーディオストリームとを抽出する(ビデオストリームとオーディオストリームとを分離する)。つまり、逆多重化部(DMUX)1413は、逆多重化によりストリームのフォーマットを変換(多重化部(MUX)1412による変換の逆変換)することができる。例えば、逆多重化部(DMUX)1413は、例えばコネクティビティ1321やブロードバンドモデム1333等から供給されたトランスポートストリームを、ストリームバッファ1414を介して取得し、逆多重化することにより、ビデオストリームとオーディオストリームとに変換することができる。また、例えば、逆多重化部(DMUX)1413は、例えばコネクティビティ1321により各種記録媒体から読み出されたファイルデータを、ストリームバッファ1414を介して取得し、逆多重化することにより、ビデオストリームとオーディオストリームとに変換することができる。
 ストリームバッファ1414は、ビットストリームをバッファリングする。例えば、ストリームバッファ1414は、多重化部(MUX)1412から供給されたトランスポートストリームをバッファリングし、所定のタイミングにおいて、または外部からの要求等に基づいて、例えばコネクティビティ1321やブロードバンドモデム1333等に供給する。
 また、例えば、ストリームバッファ1414は、多重化部(MUX)1412から供給されたファイルデータをバッファリングし、所定のタイミングにおいて、または外部からの要求等に基づいて、例えばコネクティビティ1321等に供給し、各種記録媒体に記録させる。
 さらに、ストリームバッファ1414は、例えばコネクティビティ1321やブロードバンドモデム1333等を介して取得したトランスポートストリームをバッファリングし、所定のタイミングにおいて、または外部からの要求等に基づいて、逆多重化部(DMUX)1413に供給する。
 また、ストリームバッファ1414は、例えばコネクティビティ1321等において各種記録媒体から読み出されたファイルデータをバッファリングし、所定のタイミングにおいて、または外部からの要求等に基づいて、逆多重化部(DMUX)1413に供給する。
 次に、このような構成のビデオプロセッサ1332の動作の例について説明する。例えば、コネクティビティ1321等からビデオプロセッサ1332に入力されたビデオ信号は、ビデオ入力処理部1401において4:2:2Y/Cb/Cr方式等の所定の方式のデジタル画像データに変換され、フレームメモリ1405に順次書き込まれる。このデジタル画像データは、第1画像拡大縮小部1402または第2画像拡大縮小部1403に読み出されて、4:2:0Y/Cb/Cr方式等の所定の方式へのフォーマット変換および拡大縮小処理が行われ、再びフレームメモリ1405に書き込まれる。この画像データは、エンコード・デコードエンジン1407によって符号化され、ビデオストリームとしてビデオESバッファ1408Aに書き込まれる。
 また、コネクティビティ1321等からビデオプロセッサ1332に入力されたオーディオ信号は、オーディオエンコーダ1410によって符号化され、オーディオストリームとして、オーディオESバッファ1409Aに書き込まれる。
 ビデオESバッファ1408Aのビデオストリームと、オーディオESバッファ1409Aのオーディオストリームは、多重化部(MUX)1412に読み出されて多重化され、トランスポートストリームまたはファイルデータ等に変換される。多重化部(MUX)1412により生成されたトランスポートストリームは、ストリームバッファ1414にバッファされた後、例えばコネクティビティ1321やブロードバンドモデム1333等を介して外部ネットワークに出力される。また、多重化部(MUX)1412により生成されたファイルデータは、ストリームバッファ1414にバッファされた後、例えばコネクティビティ1321等に出力され、各種記録媒体に記録される。
 また、例えばコネクティビティ1321やブロードバンドモデム1333等を介して外部ネットワークからビデオプロセッサ1332に入力されたトランスポートストリームは、ストリームバッファ1414にバッファされた後、逆多重化部(DMUX)1413により逆多重化される。また、例えばコネクティビティ1321等において各種記録媒体から読み出され、ビデオプロセッサ1332に入力されたファイルデータは、ストリームバッファ1414にバッファされた後、逆多重化部(DMUX)1413により逆多重化される。つまり、ビデオプロセッサ1332に入力されたトランスポートストリームまたはファイルデータは、逆多重化部(DMUX)1413によりビデオストリームとオーディオストリームとに分離される。
 オーディオストリームは、オーディオESバッファ1409Bを介してオーディオデコーダ1411に供給され、復号されてオーディオ信号が再生される。また、ビデオストリームは、ビデオESバッファ1408Bに書き込まれた後、エンコード・デコードエンジン1407により順次読み出されて復号されてフレームメモリ1405に書き込まれる。復号された画像データは、第2画像拡大縮小部1403によって拡大縮小処理されて、フレームメモリ1405に書き込まれる。そして、復号された画像データは、ビデオ出力処理部1404に読み出されて、4:2:2Y/Cb/Cr方式等の所定の方式にフォーマット変換され、さらにアナログ信号に変換されて、ビデオ信号が再生出力される。
 このように構成されるビデオプロセッサ1332に本技術を適用する場合、エンコード・デコードエンジン1407に、上述した実施形態に係る本技術を適用すればよい。つまり、例えば、エンコード・デコードエンジン1407が、上述した画像符号化装置10の機能若しくは画像復号装置60の機能またはその両方を有するようにしてもよい。このようにすることにより、ビデオプロセッサ1332は、図1~図14を参照して上述した各実施の形態と同様の効果を得ることができる。
 なお、エンコード・デコードエンジン1407において、本技術(すなわち、画像符号化装置10の機能若しくは画像復号装置60の機能またはその両方)は、論理回路等のハードウエアにより実現するようにしてもよいし、組み込みプログラム等のソフトウエアにより実現するようにしてもよいし、それらの両方により実現するようにしてもよい。
   (ビデオプロセッサの他の構成例)
  図22は、本技術を適用したビデオプロセッサ1332の概略的な構成の他の例を示している。図22の例の場合、ビデオプロセッサ1332は、ビデオデータを所定の方式で符号化・復号する機能を有する。
 より具体的には、図22に示されるように、ビデオプロセッサ1332は、制御部1511、ディスプレイインタフェース1512、ディスプレイエンジン1513、画像処理エンジン1514、および内部メモリ1515を有する。また、ビデオプロセッサ1332は、コーデックエンジン1516、メモリインタフェース1517、多重化・逆多重化部(MUX DMUX)1518、ネットワークインタフェース1519、およびビデオインタフェース1520を有する。
 制御部1511は、ディスプレイインタフェース1512、ディスプレイエンジン1513、画像処理エンジン1514、およびコーデックエンジン1516等、ビデオプロセッサ1332内の各処理部の動作を制御する。
 図22に示されるように、制御部1511は、例えば、メインCPU1531、サブCPU1532、およびシステムコントローラ1533を有する。メインCPU1531は、ビデオプロセッサ1332内の各処理部の動作を制御するためのプログラム等を実行する。メインCPU1531は、そのプログラム等に従って制御信号を生成し、各処理部に供給する(つまり、各処理部の動作を制御する)。サブCPU1532は、メインCPU1531の補助的な役割を果たす。例えば、サブCPU1532は、メインCPU1531が実行するプログラム等の子プロセスやサブルーチン等を実行する。システムコントローラ1533は、メインCPU1531およびサブCPU1532が実行するプログラムを指定する等、メインCPU1531およびサブCPU1532の動作を制御する。
 ディスプレイインタフェース1512は、制御部1511の制御の下、画像データを例えばコネクティビティ1321等に出力する。例えば、ディスプレイインタフェース1512は、デジタルデータの画像データをアナログ信号に変換し、再生されたビデオ信号として、またはデジタルデータの画像データのまま、コネクティビティ1321のモニタ装置等に出力する。
 ディスプレイエンジン1513は、制御部1511の制御の下、画像データに対して、その画像を表示させるモニタ装置等のハードウエアスペックに合わせるように、フォーマット変換、サイズ変換、色域変換等の各種変換処理を行う。
 画像処理エンジン1514は、制御部1511の制御の下、画像データに対して、例えば画質改善のためのフィルタ処理等、所定の画像処理を施す。
 内部メモリ1515は、ディスプレイエンジン1513、画像処理エンジン1514、およびコーデックエンジン1516により共用される、ビデオプロセッサ1332の内部に設けられたメモリである。内部メモリ1515は、例えば、ディスプレイエンジン1513、画像処理エンジン1514、およびコーデックエンジン1516の間で行われるデータの授受に利用される。例えば、内部メモリ1515は、ディスプレイエンジン1513、画像処理エンジン1514、またはコーデックエンジン1516から供給されるデータを格納し、必要に応じて(例えば、要求に応じて)、そのデータを、ディスプレイエンジン1513、画像処理エンジン1514、またはコーデックエンジン1516に供給する。この内部メモリ1515は、どのような記憶デバイスにより実現するようにしてもよいが、一般的にブロック単位の画像データやパラメータ等といった小容量のデータの格納に利用することが多いので、例えばSRAM(Static Random Access Memory)のような比較的(例えば外部メモリ1312と比較して)小容量だが応答速度が高速な半導体メモリにより実現するのが望ましい。
 コーデックエンジン1516は、画像データの符号化や復号に関する処理を行う。このコーデックエンジン1516が対応する符号化・復号の方式は任意であり、その数は1つであってもよいし、複数であってもよい。例えば、コーデックエンジン1516は、複数の符号化・復号方式のコーデック機能を備え、その中から選択されたもので画像データの符号化または符号化データの復号を行うようにしてもよい。
 図22に示される例において、コーデックエンジン1516は、コーデックに関する処理の機能ブロックとして、例えば、MPEG-2 Video1541、AVC/H.2641542、HEVC/H.2651543、HEVC/H.265(Scalable)1544、HEVC/H.265(Multi-view)1545、およびMPEG-DASH1551を有する。
 MPEG-2 Video1541は、画像データをMPEG-2方式で符号化したり復号したりする機能ブロックである。AVC/H.2641542は、画像データをAVC方式で符号化したり復号したりする機能ブロックである。HEVC/H.2651543は、画像データをHEVC方式で符号化したり復号したりする機能ブロックである。HEVC/H.265(Scalable)1544は、画像データをHEVC方式でスケーラブル符号化したりスケーラブル復号したりする機能ブロックである。HEVC/H.265(Multi-view)1545は、画像データをHEVC方式で多視点符号化したり多視点復号したりする機能ブロックである。
 MPEG-DASH1551は、画像データをMPEG-DASH(MPEG-Dynamic Adaptive Streaming over HTTP)方式で送受信する機能ブロックである。MPEG-DASHは、HTTP(HyperText Transfer Protocol)を使ってビデオのストリーミングを行う技術であり、予め用意された解像度等が互いに異なる複数の符号化データの中から適切なものをセグメント単位で選択し伝送することを特徴の1つとする。MPEG-DASH1551は、規格に準拠するストリームの生成やそのストリームの伝送制御等を行い、画像データの符号化・復号については、上述したMPEG-2 Video1541乃至HEVC/H.265(Multi-view)1545を利用する。
 メモリインタフェース1517は、外部メモリ1312用のインタフェースである。画像処理エンジン1514やコーデックエンジン1516から供給されるデータは、メモリインタフェース1517を介して外部メモリ1312に供給される。また、外部メモリ1312から読み出されたデータは、メモリインタフェース1517を介してビデオプロセッサ1332(画像処理エンジン1514またはコーデックエンジン1516)に供給される。
 多重化・逆多重化部(MUX DMUX)1518は、符号化データのビットストリーム、画像データ、ビデオ信号等、画像に関する各種データの多重化や逆多重化を行う。この多重化・逆多重化の方法は任意である。例えば、多重化の際に、多重化・逆多重化部(MUX DMUX)1518は、複数のデータを1つにまとめるだけでなく、所定のヘッダ情報等をそのデータに付加することもできる。また、逆多重化の際に、多重化・逆多重化部(MUX DMUX)1518は、1つのデータを複数に分割するだけでなく、分割した各データに所定のヘッダ情報等を付加することもできる。つまり、多重化・逆多重化部(MUX DMUX)1518は、多重化・逆多重化によりデータのフォーマットを変換することができる。例えば、多重化・逆多重化部(MUX DMUX)1518は、ビットストリームを多重化することにより、転送用のフォーマットのビットストリームであるトランスポートストリームや、記録用のファイルフォーマットのデータ(ファイルデータ)に変換することができる。もちろん、逆多重化によりその逆変換も可能である。
 ネットワークインタフェース1519は、例えばブロードバンドモデム1333やコネクティビティ1321等向けのインタフェースである。ビデオインタフェース1520は、例えばコネクティビティ1321やカメラ1322等向けのインタフェースである。
 次に、このようなビデオプロセッサ1332の動作の例について説明する。例えば、コネクティビティ1321やブロードバンドモデム1333等を介して外部ネットワークからトランスポートストリームを受信すると、そのトランスポートストリームは、ネットワークインタフェース1519を介して多重化・逆多重化部(MUX DMUX)1518に供給されて逆多重化され、コーデックエンジン1516により復号される。コーデックエンジン1516の復号により得られた画像データは、例えば、画像処理エンジン1514により所定の画像処理が施され、ディスプレイエンジン1513により所定の変換が行われ、ディスプレイインタフェース1512を介して例えばコネクティビティ1321等に供給され、その画像がモニタに表示される。また、例えば、コーデックエンジン1516の復号により得られた画像データは、コーデックエンジン1516により再符号化され、多重化・逆多重化部(MUX DMUX)1518により多重化されてファイルデータに変換され、ビデオインタフェース1520を介して例えばコネクティビティ1321等に出力され、各種記録媒体に記録される。
 さらに、例えば、コネクティビティ1321等により図示せぬ記録媒体から読み出された、画像データが符号化された符号化データのファイルデータは、ビデオインタフェース1520を介して多重化・逆多重化部(MUX DMUX)1518に供給されて逆多重化され、コーデックエンジン1516により復号される。コーデックエンジン1516の復号により得られた画像データは、画像処理エンジン1514により所定の画像処理が施され、ディスプレイエンジン1513により所定の変換が行われ、ディスプレイインタフェース1512を介して例えばコネクティビティ1321等に供給され、その画像がモニタに表示される。また、例えば、コーデックエンジン1516の復号により得られた画像データは、コーデックエンジン1516により再符号化され、多重化・逆多重化部(MUX DMUX)1518により多重化されてトランスポートストリームに変換され、ネットワークインタフェース1519を介して例えばコネクティビティ1321やブロードバンドモデム1333等に供給され図示せぬ他の装置に伝送される。
 なお、ビデオプロセッサ1332内の各処理部の間での画像データやその他のデータの授受は、例えば、内部メモリ1515や外部メモリ1312を利用して行われる。また、パワーマネージメントモジュール1313は、例えば制御部1511への電力供給を制御する。
 このように構成されるビデオプロセッサ1332に本技術を適用する場合、コーデックエンジン1516に、上述した実施形態に係る本技術を適用すればよい。つまり、例えば、コーデックエンジン1516が、上述した画像符号化装置10の機能若しくは画像復号装置60の機能またはその両方を有するようにすればよい。このようにすることにより、ビデオプロセッサ1332は、図1~図14を参照して上述した実施の形態と同様の効果を得ることができる。
 なお、コーデックエンジン1516において、本技術(すなわち、画像符号化装置10の機能)は、論理回路等のハードウエアにより実現するようにしてもよいし、組み込みプログラム等のソフトウエアにより実現するようにしてもよいし、それらの両方により実現するようにしてもよい。
 以上にビデオプロセッサ1332の構成を2例示したが、ビデオプロセッサ1332の構成は任意であり、上述した2例以外のものであってもよい。また、このビデオプロセッサ1332は、1つの半導体チップとして構成されるようにしてもよいが、複数の半導体チップとして構成されるようにしてもよい。例えば、複数の半導体を積層する3次元積層LSIとしてもよい。また、複数のLSIにより実現されるようにしてもよい。
   (装置への適用例)
 ビデオセット1300は、画像データを処理する各種装置に組み込むことができる。例えば、ビデオセット1300は、テレビジョン装置900(図16)、携帯電話機920(図17)、記録再生装置940(図18)、撮像装置960(図19)等に組み込むことができる。ビデオセット1300を組み込むことにより、その装置は、図1~図14を参照して上述した各実施の形態と同様の効果を得ることができる。
 なお、上述したビデオセット1300の各構成の一部であっても、ビデオプロセッサ1332を含むものであれば、本技術を適用した構成として実施することができる。例えば、ビデオプロセッサ1332のみを本技術を適用したビデオプロセッサとして実施することができる。また、例えば、上述したように点線1341により示されるプロセッサやビデオモジュール1311等を、本技術を適用したプロセッサやモジュール等として実施することができる。さらに、例えば、ビデオモジュール1311、外部メモリ1312、パワーマネージメントモジュール1313、およびフロントエンドモジュール1314を組み合わせ、本技術を適用したビデオユニット1361として実施することもできる。いずれの構成の場合であっても、図1~図14を参照して上述した各実施の形態と同様の効果を得ることができる。
 つまり、ビデオプロセッサ1332を含むものであればどのような構成であっても、ビデオセット1300の場合と同様に、画像データを処理する各種装置に組み込むことができる。例えば、ビデオプロセッサ1332、点線1341により示されるプロセッサ、ビデオモジュール1311、または、ビデオユニット1361を、テレビジョン装置900(図16)、携帯電話機920(図17)、記録再生装置940(図18)、撮像装置960(図19)等に組み込むことができる。そして、本技術を適用したいずれかの構成を組み込むことにより、その装置は、ビデオセット1300の場合と同様に、図1~図14を参照して上述した各実施の形態と同様の効果を得ることができる。
   (6)第6の応用例:ネットワークシステム
 また、本技術は、複数の装置により構成されるネットワークシステムにも適用することもできる。図24は、本技術を適用したネットワークシステムの概略的な構成の一例を示している。
 図24に示されるネットワークシステム1600は、機器同士が、ネットワークを介して画像(動画像)に関する情報を授受するシステムである。このネットワークシステム1600のクラウドサービス1601は、自身に通信可能に接続されるコンピュータ1611、AV(Audio Visual)機器1612、携帯型情報処理端末1613、IoT(Internet of Things)デバイス1614等の端末に対して、画像(動画像)に関するサービスを提供するシステムである。例えば、クラウドサービス1601は、所謂動画配信(オンデマンドやライブ配信)のような、画像(動画像)のコンテンツの供給サービスを端末に提供する。また、例えば、クラウドサービス1601は、端末から画像(動画像)のコンテンツを受け取って保管するバックアップサービスを提供する。また、例えば、クラウドサービス1601は、端末同士の画像(動画像)のコンテンツの授受を仲介するサービスを提供する。
 クラウドサービス1601の物理構成は任意である。例えば、クラウドサービス1601は、動画像を保存し、管理するサーバ、動画像を端末に配信するサーバ、動画像を端末から取得するサーバ、ユーザ(端末)や課金を管理するサーバ等の各種サーバや、インターネットやLAN等の任意のネットワークを有するようにしてもよい。
 コンピュータ1611は、例えば、パーソナルコンピュータ、サーバ、ワークステーション等のような情報処理装置により構成される。AV機器1612は、例えば、テレビジョン受像機、ハードディスクレコーダ、ゲーム機器、カメラ等のような画像処理装置により構成される。携帯型情報処理端末1613は、例えば、ノート型パーソナルコンピュータ、タブレット端末、携帯電話機、スマートフォン等のような携帯型の情報処理装置により構成される。IoTデバイス1614は、例えば、機械、家電、家具、その他の物、ICタグ、カード型デバイス等、画像に関する処理を行う任意の物体により構成される。これらの端末は、いずれも通信機能を有し、クラウドサービス1601に接続し(セッションを確立し)、クラウドサービス1601と情報の授受を行う(すなわち通信を行う)ことができる。また、各端末は、他の端末と通信を行うこともできる。端末間の通信は、クラウドサービス1601を介して行うようにしてもよいし、クラウドサービス1601を介さずに行うようにしてもよい。
 以上のようなネットワークシステム1600に本技術を適用し、端末間や、端末とクラウドサービス1601との間で画像(動画像)のデータが授受される際に、その画像データを各実施の形態において上述したように符号化・復号するようにしてもよい。つまり、端末(コンピュータ1611乃至IoTデバイス1614)やクラウドサービス1601が、それぞれ、上述した画像符号化装置10や画像復号装置60の機能を有するようにしてもよい。このようにすることにより、ブロック歪みをより軽減することができる。
 <6.まとめ>
 以上、説明したように本開示の実施形態によれば、ブロック歪みをより軽減することができる。
 以上、添付図面を参照しながら本開示の好適な実施形態について詳細に説明したが、本開示の技術的範囲はかかる例に限定されない。本開示の技術分野における通常の知識を有する者であれば、請求の範囲に記載された技術的思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、これらについても、当然に本開示の技術的範囲に属するものと了解される。
 例えば、上記実施形態において説明した本技術に関する制御情報を符号化側から復号側に伝送するようにしてもよい。例えば、上述した本技術を適用することを許可(または禁止)するか否かを制御する制御情報を伝送するようにしてもよい。また、例えば、上述した本技術を適用することを許可(または禁止)するブロックサイズの上限若しくは下限、またはその両方を指定する制御情報を伝送するようにしてもよい。
 また、本明細書に記載された効果は、あくまで説明的または例示的なものであって限定的ではない。つまり、本開示に係る技術は、上記の効果とともに、または上記の効果に代えて、本明細書の記載から当業者には明らかな他の効果を奏しうる。
 なお、以下のような構成も本開示の技術的範囲に属する。
(1)
 符号化ストリームを復号して復号画像を生成する復号部と、
 前記復号部により生成された前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、
 を備える画像処理装置。
(2)
 前記フィルタリング部は、既存の条件と新たに導入された符号化処理に係る情報に基づく条件との組み合わせに応じて設定された前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、前記(1)に記載の画像処理装置。
(3)
 前記フィルタリング部は、予測処理に関する条件と変換処理に関する条件との組み合わせに応じて設定された前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、前記(1)に記載の画像処理装置。
(4)
 前記予測処理に関する条件、または前記変換処理に関する条件は、前記新たに導入された符号化処理に係る情報に基づく条件を含む、前記(3)に記載の画像処理装置。
(5)
 前記新たに導入された符号化処理に係る情報は、変換識別子を含む、前記(1)~(4)のいずれか一項に記載の画像処理装置。
(6)
 前記新たに導入された符号化処理に係る情報は、変換処理の簡易化の有無を含む、前記(1)~(5)のいずれか一項に記載の画像処理装置。
(7)
 前記新たに導入された符号化処理に係る情報は、Intra BC(Intra Block Copy)の適用有無を含む、前記(1)~(6)のいずれか一項に記載の画像処理装置。
(8)
 前記新たに導入された符号化処理に係る情報は、アフィン動き補償予測の適用有無を含む、前記(1)~(7)のいずれか一項に記載の画像処理装置。
(9)
 前記新たに導入された符号化処理に係る情報は、PDPC(Position Dependent intra Prediction Combination)の適用有無を含む、前記(1)~(8)のいずれか一項に記載の画像処理装置。
(10)
 前記フィルタリング部は、拡張された値を有する前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、前記(1)~(9)のいずれか一項に記載の画像処理装置。
(11)
 前記フィルタリング部は、前記境界強度値を用いて算出される色差成分に係る量子化パラメータに基づいて、前記画素の色差成分にデブロックフィルタを適用する、前記(10)に記載の画像処理装置。
(12)
 符号化ストリームを復号して復号画像を生成することと、
 前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、
 を含む画像処理方法。
(13)
 ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、
 前記フィルタリング部により前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化する符号化部と、
 を備える画像処理装置。
(14)
 ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、
 前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化することと、
 を含む画像処理方法。
 10 画像符号化装置
 11 並び替えバッファ
 12 制御部
 13 減算部
 14 変換部
 15 量子化部
 16 可逆符号化部
 17 蓄積バッファ
 18 レート制御部
 21 逆量子化部
 22 逆変換部
 23 加算部
 24 デブロックフィルタ
 25 フィルタ
 26 フレームメモリ
 27 スイッチ
 28 モード設定部
 30 イントラ予測部
 40 インター予測部
 60 画像復号装置
 61 蓄積バッファ
 62 可逆復号部
 63 逆量子化部
 64 逆変換部
 65 加算部
 67 SAOフィルタ
 68 並び替えバッファ
 69 D/A変換部
 70 フレームメモリ
 71 セレクタ
 80 イントラ予測部
 90 インター予測部
 110 境界強度設定部
 120 フィルタ適用判定部
 130 強度選択部
 140 フィルタリング部
 150 判定制御部

Claims (14)

  1.  符号化ストリームを復号して復号画像を生成する復号部と、
     前記復号部により生成された前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、
     を備える画像処理装置。
  2.  前記フィルタリング部は、既存の条件と新たに導入された符号化処理に係る情報に基づく条件との組み合わせに応じて設定された前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、請求項1に記載の画像処理装置。
  3.  前記フィルタリング部は、予測処理に関する条件と変換処理に関する条件との組み合わせに応じて設定された前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、請求項1に記載の画像処理装置。
  4.  前記予測処理に関する条件、または前記変換処理に関する条件は、前記新たに導入された符号化処理に係る情報に基づく条件を含む、請求項3に記載の画像処理装置。
  5.  前記新たに導入された符号化処理に係る情報は、変換識別子を含む、請求項1に記載の画像処理装置。
  6.  前記新たに導入された符号化処理に係る情報は、変換処理の簡易化の有無を含む、請求項1に記載の画像処理装置。
  7.  前記新たに導入された符号化処理に係る情報は、Intra BC(Intra Block Copy)の適用有無を含む、請求項1に記載の画像処理装置。
  8.  前記新たに導入された符号化処理に係る情報は、アフィン動き補償予測の適用有無を含む、請求項1に記載の画像処理装置。
  9.  前記新たに導入された符号化処理に係る情報は、PDPC(Position Dependent intra Prediction Combination)の適用有無を含む、請求項1に記載の画像処理装置。
  10.  前記フィルタリング部は、拡張された値を有する前記境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用する、請求項1に記載の画像処理装置。
  11.  前記フィルタリング部は、前記境界強度値を用いて算出される色差成分に係る量子化パラメータに基づいて、前記画素の色差成分にデブロックフィルタを適用する、請求項10に記載の画像処理装置。
  12.  符号化ストリームを復号して復号画像を生成することと、
     前記復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、
     を含む画像処理方法。
  13.  ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用するフィルタリング部と、
     前記フィルタリング部により前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化する符号化部と、
     を備える画像処理装置。
  14.  ローカル復号された復号画像のブロック境界を対象として、新たに導入された符号化処理又は新たに導入されたメイン符号化処理に係る情報に基づいて設定された境界強度値に従って、前記ブロック境界の近傍に位置する画素にデブロックフィルタを適用することと、
     前記デブロックフィルタが適用された前記復号画像を用いて、画像を符号化することと、
     を含む画像処理方法。
PCT/JP2017/043355 2016-12-28 2017-12-01 画像処理装置及び画像処理方法 WO2018123444A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/463,609 US10924735B2 (en) 2016-12-28 2017-12-01 Image processing apparatus and image processing method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-256931 2016-12-28
JP2016256931 2016-12-28

Publications (1)

Publication Number Publication Date
WO2018123444A1 true WO2018123444A1 (ja) 2018-07-05

Family

ID=62711013

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/043355 WO2018123444A1 (ja) 2016-12-28 2017-12-01 画像処理装置及び画像処理方法

Country Status (2)

Country Link
US (1) US10924735B2 (ja)
WO (1) WO2018123444A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020147805A1 (en) * 2019-01-17 2020-07-23 Beijing Bytedance Network Technology Co., Ltd. Deblocking filtering using motion prediction
WO2020262409A1 (ja) * 2019-06-25 2020-12-30 日本放送協会 符号化装置、復号装置、及びプログラム
WO2021040037A1 (ja) * 2019-08-29 2021-03-04 日本放送協会 符号化装置、復号装置、及びプログラム
WO2021040036A1 (ja) * 2019-08-29 2021-03-04 日本放送協会 符号化装置、復号装置、及びプログラム
WO2021161914A1 (ja) * 2020-02-10 2021-08-19 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法、および復号方法
US11284069B2 (en) 2018-10-23 2022-03-22 Beijing Bytedance Network Technology Co., Ltd. Harmonized local illumination compensation and modified inter prediction coding
US11405607B2 (en) 2018-10-23 2022-08-02 Beijing Bytedance Network Technology Co., Ltd. Harmonization between local illumination compensation and inter prediction coding
US11509927B2 (en) 2019-01-15 2022-11-22 Beijing Bytedance Network Technology Co., Ltd. Weighted prediction in video coding

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019017066A (ja) * 2017-07-03 2019-01-31 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 符号化装置、復号装置、符号化方法及び復号方法
WO2019117634A1 (ko) * 2017-12-15 2019-06-20 엘지전자 주식회사 2차 변환에 기반한 영상 코딩 방법 및 그 장치
CN117097892A (zh) 2018-07-06 2023-11-21 Lg电子株式会社 图像编码/解码设备和图像数据发送设备
US11228787B2 (en) * 2019-11-27 2022-01-18 Mediatek Inc. Signaling multiple transmission selection
US20220215593A1 (en) * 2021-01-04 2022-07-07 Qualcomm Incorporated Multiple neural network models for filtering during video coding
WO2022212405A1 (en) * 2021-03-29 2022-10-06 Beijing Dajia Internet Information Technology Co., Ltd. Overlapped block motion compensation for inter prediction

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011517230A (ja) * 2008-04-11 2011-05-26 トムソン ライセンシング 変位イントラ予測およびテンプレート・マッチングのためのデブロッキング・フィルタリング
WO2014002897A1 (ja) * 2012-06-29 2014-01-03 ソニー株式会社 画像処理装置および方法
JP2015526971A (ja) * 2012-07-02 2015-09-10 マイクロソフト コーポレーション クロマqp値の拡張範囲
WO2015196126A1 (en) * 2014-06-20 2015-12-23 Qualcomm Incorporated Block adaptive color-space conversion coding
JP2016539542A (ja) * 2013-10-14 2016-12-15 マイクロソフト テクノロジー ライセンシング,エルエルシー ビデオ及び画像の符号化及び復号のためのイントラブロックコピー予測モードの特徴

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI508534B (zh) * 2010-05-18 2015-11-11 Sony Corp Image processing apparatus and image processing method
US9154801B2 (en) * 2010-09-30 2015-10-06 Texas Instruments Incorporated Method and apparatus for diagonal scan and simplified coding of transform coefficients
US9185404B2 (en) * 2011-10-07 2015-11-10 Qualcomm Incorporated Performing transform dependent de-blocking filtering
CN102547296B (zh) * 2012-02-27 2015-04-01 开曼群岛威睿电通股份有限公司 移动估计加速电路、移动估计方法及环路滤波加速电路
TWI610574B (zh) 2012-09-29 2018-01-01 微軟技術授權有限責任公司 於解塊中色度量化參數偏移之使用
US20140269896A1 (en) * 2013-03-13 2014-09-18 Futurewei Technologies, Inc. Multi-Frame Compression
WO2018225593A1 (ja) * 2017-06-05 2018-12-13 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法および復号方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011517230A (ja) * 2008-04-11 2011-05-26 トムソン ライセンシング 変位イントラ予測およびテンプレート・マッチングのためのデブロッキング・フィルタリング
WO2014002897A1 (ja) * 2012-06-29 2014-01-03 ソニー株式会社 画像処理装置および方法
JP2015526971A (ja) * 2012-07-02 2015-09-10 マイクロソフト コーポレーション クロマqp値の拡張範囲
JP2016539542A (ja) * 2013-10-14 2016-12-15 マイクロソフト テクノロジー ライセンシング,エルエルシー ビデオ及び画像の符号化及び復号のためのイントラブロックコピー予測モードの特徴
WO2015196126A1 (en) * 2014-06-20 2015-12-23 Qualcomm Incorporated Block adaptive color-space conversion coding

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
JIANLE CHEN ET AL.: "Algorithm Description of Joint Exploration Test Model 4", JVET-D1001, 30 November 2016 (2016-11-30) *
YUAN YUAN TSINGHUA ET AL.: "Clean-up of NSQT implementation", JCTVC-H0492, 24 January 2012 (2012-01-24), XP030111519 *

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11659162B2 (en) 2018-10-23 2023-05-23 Beijing Bytedance Network Technology Co., Ltd Video processing using local illumination compensation
US11758124B2 (en) 2018-10-23 2023-09-12 Beijing Bytedance Network Technology Co., Ltd Harmonized local illumination compensation and modified inter coding tools
US11405607B2 (en) 2018-10-23 2022-08-02 Beijing Bytedance Network Technology Co., Ltd. Harmonization between local illumination compensation and inter prediction coding
US12069248B2 (en) 2018-10-23 2024-08-20 Beijing Bytedance Technology Network Co., Ltd. Video processing using local illumination compensation
US11470307B2 (en) 2018-10-23 2022-10-11 Beijing Bytedance Network Technology Co., Ltd. Harmonized local illumination compensation and intra block copy coding
US11284069B2 (en) 2018-10-23 2022-03-22 Beijing Bytedance Network Technology Co., Ltd. Harmonized local illumination compensation and modified inter prediction coding
US11509927B2 (en) 2019-01-15 2022-11-22 Beijing Bytedance Network Technology Co., Ltd. Weighted prediction in video coding
US12088837B2 (en) 2019-01-15 2024-09-10 Beijing Bytedance Network Technology Co., Ltd. Weighted prediction in video coding
WO2020147805A1 (en) * 2019-01-17 2020-07-23 Beijing Bytedance Network Technology Co., Ltd. Deblocking filtering using motion prediction
US11483550B2 (en) 2019-01-17 2022-10-25 Beijing Bytedance Network Technology Co., Ltd. Use of virtual candidate prediction and weighted prediction in video processing
CN113316933A (zh) * 2019-01-17 2021-08-27 北京字节跳动网络技术有限公司 使用运动预测进行去方块滤波
CN113316933B (zh) * 2019-01-17 2024-10-11 北京字节跳动网络技术有限公司 使用运动预测进行去方块滤波
JP7069421B2 (ja) 2019-06-25 2022-05-17 日本放送協会 符号化装置、復号装置、及びプログラム
JP2022093657A (ja) * 2019-06-25 2022-06-23 日本放送協会 符号化装置、復号装置、及びプログラム
JPWO2020262409A1 (ja) * 2019-06-25 2020-12-30
US11647233B2 (en) 2019-06-25 2023-05-09 Nippon Hoso Kyokai Encoding device, decoding device and program
JP7130890B2 (ja) 2019-06-25 2022-09-05 日本放送協会 符号化装置、復号装置、及びプログラム
WO2020262409A1 (ja) * 2019-06-25 2020-12-30 日本放送協会 符号化装置、復号装置、及びプログラム
WO2021040036A1 (ja) * 2019-08-29 2021-03-04 日本放送協会 符号化装置、復号装置、及びプログラム
JP7474772B2 (ja) 2019-08-29 2024-04-25 日本放送協会 符号化装置、復号装置、及びプログラム
CN114342383B (zh) * 2019-08-29 2024-05-03 日本放送协会 编码装置、解码装置及程序
JP7483725B2 (ja) 2019-08-29 2024-05-15 日本放送協会 符号化装置、復号装置、及びプログラム
US12015789B2 (en) 2019-08-29 2024-06-18 Nippon Hoso Kyokai Encoding device, decoding device and program for triangle merge protection on boundary between two blocks
WO2021040037A1 (ja) * 2019-08-29 2021-03-04 日本放送協会 符号化装置、復号装置、及びプログラム
CN114365487A (zh) * 2019-08-29 2022-04-15 日本放送协会 编码装置、解码装置及程序
CN114342383A (zh) * 2019-08-29 2022-04-12 日本放送协会 编码装置、解码装置及程序
WO2021161914A1 (ja) * 2020-02-10 2021-08-19 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法、および復号方法

Also Published As

Publication number Publication date
US20190313095A1 (en) 2019-10-10
US10924735B2 (en) 2021-02-16

Similar Documents

Publication Publication Date Title
WO2018123444A1 (ja) 画像処理装置及び画像処理方法
JP7435862B2 (ja) 画像処理装置及び画像処理方法
KR102393150B1 (ko) 화상 처리 장치 및 방법
US11354824B2 (en) Image processing apparatus and method
US20190238839A1 (en) Image processing apparatus and image processing method
CA2837043A1 (en) Image processing device and image processing method
US20190020877A1 (en) Image processing apparatus and method
JP6497562B2 (ja) 画像符号化装置および方法
WO2016147836A1 (ja) 画像処理装置および方法
WO2014156708A1 (ja) 画像復号装置および方法
WO2017212930A1 (ja) 画像処理装置および方法
WO2018047480A1 (ja) 画像処理装置、画像処理方法、及びプログラム
CN114449268B (zh) 图像处理装置和图像处理方法
CN114449267B (zh) 图像处理装置和图像处理方法
US20130182777A1 (en) Image processing apparatus and method
JP6341067B2 (ja) 画像処理装置および方法
WO2017126331A1 (ja) 画像処理装置および方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17888362

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17888362

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP