WO2017179489A1 - 回路基板、回路構成体、及び回路基板の製造方法 - Google Patents

回路基板、回路構成体、及び回路基板の製造方法 Download PDF

Info

Publication number
WO2017179489A1
WO2017179489A1 PCT/JP2017/014405 JP2017014405W WO2017179489A1 WO 2017179489 A1 WO2017179489 A1 WO 2017179489A1 JP 2017014405 W JP2017014405 W JP 2017014405W WO 2017179489 A1 WO2017179489 A1 WO 2017179489A1
Authority
WO
WIPO (PCT)
Prior art keywords
bus bar
circuit board
conductor foil
terminal
hole
Prior art date
Application number
PCT/JP2017/014405
Other languages
English (en)
French (fr)
Inventor
陳 登
有延 中村
Original Assignee
株式会社オートネットワーク技術研究所
住友電装株式会社
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社オートネットワーク技術研究所, 住友電装株式会社, 住友電気工業株式会社 filed Critical 株式会社オートネットワーク技術研究所
Priority to DE112017002029.8T priority Critical patent/DE112017002029T5/de
Priority to CN201780020125.2A priority patent/CN108886868B/zh
Priority to US16/088,207 priority patent/US10772194B2/en
Publication of WO2017179489A1 publication Critical patent/WO2017179489A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0263High current adaptations, e.g. printed high current conductors or using auxiliary non-printed means; Fine and coarse circuit patterns on one circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0263High current adaptations, e.g. printed high current conductors or using auxiliary non-printed means; Fine and coarse circuit patterns on one circuit board
    • H05K1/0265High current adaptations, e.g. printed high current conductors or using auxiliary non-printed means; Fine and coarse circuit patterns on one circuit board characterized by the lay-out of or details of the printed conductors, e.g. reinforced conductors, redundant conductors, conductors having different cross-sections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
    • H05K3/202Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using self-supporting metal foil pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3447Lead-in-hole components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4084Through-connections; Vertical interconnect access [VIA] connections by deforming at least one of the conductive layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0382Continuously deformed conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0397Tab
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09063Holes or slots in insulating substrate not used for electrical connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/0969Apertured conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10272Busbars, i.e. thick metal bars mounted on the PCB as high-current conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10295Metallic connector elements partly mounted in a hole of the PCB

Definitions

  • the present invention relates to a circuit board, a circuit structure, and a method for manufacturing a circuit board.
  • This application claims priority based on Japanese Patent Application No. 2016-082491 filed on Apr. 15, 2016, and incorporates all the contents described in the aforementioned Japanese application.
  • An automobile is equipped with an electrical junction box (also called a power distributor) that distributes power from a power source (battery) to loads such as headlamps and wipers.
  • an electrical junction box also called a power distributor
  • loads such as headlamps and wipers.
  • an electrical junction box also called a power distributor
  • a member constituting the internal circuit of the electrical junction box for example, there is a circuit structure shown in Patent Document 1.
  • the circuit structure is mounted on a control circuit board on which a conductor pattern (circuit pattern) is formed, an input terminal bus bar and an output terminal bus bar bonded to the control circuit board, and the control circuit board and both bus bars.
  • FET Field effect transistor: electronic component
  • the FET includes a main body (package), a source terminal and a gate terminal that protrude from the side surface of the main body and extend downward, and a drain terminal provided on the back surface of the main body.
  • the drain terminal of the FET is electrically connected to the input terminal bus bar, and the source terminal is electrically connected to the output terminal bus bar.
  • the gate terminal of the FET is bent and formed so as to be displaced upward by the thickness of the control circuit board with respect to the source terminal, and is electrically connected to the conductor pattern on the control circuit board on the output terminal bus bar. (Specifications 0036-0039, FIG. 4).
  • the circuit board of the present disclosure is A circuit board having an upper surface on which a circuit pattern is formed and a lower surface to which a plurality of bus bars arranged at intervals are fixed, A placement through hole in which an electronic component is placed through the upper surface and the lower surface so as to face the bus bar; A terminal conductor foil that protrudes from the lower surface toward the inside of the placement through-hole and is connected to a terminal of the electronic component.
  • the circuit structure of the present disclosure is: A circuit board having an upper surface on which a circuit pattern is formed; A plurality of bus bars connected to the circuit board and fixed to the lower surface of the circuit board at intervals, An electronic component disposed on the bus bar,
  • the circuit board is A placement through-hole in which the electronic component is placed through the upper surface and the lower surface so as to face the bus bar; A terminal conductor foil that protrudes from the lower surface toward the inside of the placement through-hole and to which the terminal of the electronic component is connected.
  • the first circuit board manufacturing method of the present disclosure includes: A preparation step of preparing a laminate having upper and lower surfaces on which conductive foils are laminated; A drilling process for forming a through hole penetrating the upper and lower surfaces by drilling the laminated plate; In the punching process, a part of the conductor foil on the lower surface of the laminated plate is left in the through hole, thereby forming a protruding portion that protrudes from the lower surface toward the inside of the through hole.
  • the second circuit board manufacturing method of the present disclosure includes: A preparation step of preparing a laminated board with holes having a top surface on which conductor foils are laminated and through holes penetrating the top and bottom surfaces; An adhesion step of adhering a conductive foil so as to cover the through hole on the lower surface of the laminated plate with holes; And removing a part of the conductor foil that covers the through hole to form a protruding portion that protrudes from the lower surface toward the inside of the through hole.
  • FIG. 1 is a perspective view showing an outline of a circuit configuration body according to Embodiment 1.
  • FIG. 1 is an exploded perspective view showing an outline of a circuit configuration body according to Embodiment 1.
  • FIG. 3 is a cross-sectional view showing a state in which the circuit structure shown in FIG. 1 is cut along a (III)-(III) cutting line.
  • FIG. 5 is a partially enlarged perspective view showing a terminal conductor foil provided in a circuit configuration body according to Embodiment 2. It is a fragmentary sectional view which shows the circuit structure which concerns on Embodiment 2, and shows the state cut
  • the source terminal and the gate terminal are vertically aligned with each other as described above. It is staggering.
  • the vertical shift between the source terminal and the gate terminal can be formed by bending the gate terminal, but the operation is complicated.
  • the length of the gate terminal is long, it is easy to bend the terminal, but especially when the length of the gate terminal is short, it is difficult to bend the terminal, and the leadless electronic component provided with the terminal on the lower surface of the package can be bent. There is no terminal. For this reason, it may be difficult to mount the terminals on the circuit board.
  • an object is to provide a circuit board on which electronic components can be easily mounted.
  • Another object is to provide a circuit structure including the circuit board.
  • the circuit board of the present disclosure is easy to mount electronic components.
  • the circuit structure of the present disclosure is easy to mount electronic components on a circuit board.
  • the first circuit board manufacturing method of the present disclosure and the second circuit board manufacturing method of the present disclosure can manufacture a circuit board on which electronic components can be easily mounted.
  • a circuit board is A circuit board having an upper surface on which a circuit pattern is formed and a lower surface to which a plurality of bus bars arranged at intervals are fixed, A placement through hole in which an electronic component is placed through the upper surface and the lower surface so as to face the bus bar; A terminal conductor foil that protrudes from the lower surface toward the inside of the placement through-hole and is connected to a terminal of the electronic component.
  • a circuit structure includes: A circuit board having an upper surface on which a circuit pattern is formed; A plurality of bus bars connected to the circuit board and fixed to the lower surface of the circuit board at intervals, An electronic component disposed on the bus bar, The circuit board is A placement through-hole in which the electronic component is placed through the upper surface and the lower surface so as to face the bus bar; A terminal conductor foil that protrudes from the lower surface toward the inside of the placement through-hole and to which the terminal of the electronic component is connected.
  • the electronic component can be easily mounted on the circuit board by providing the circuit board.
  • the bus bar relaxes the step between the upper surface of the bus bar and the upper surface of the terminal conductor foil by fitting the terminal conductor foil into the upper surface of the bus bar. And having a bus bar recess.
  • the step between the upper surface of the terminal conductor foil and the upper surface of the bus bar can be easily reduced.
  • the terminal conductor foil is recessed on the lower surface side in a bonding region with the terminal of the electronic component on the upper surface of the terminal conductor foil, whereby the upper surface of the bus bar And a conductor foil recess for relaxing a step between the terminal conductor foil and the upper surface of the terminal conductor foil.
  • the step between the upper surface of the terminal conductor foil and the upper surface of the bus bar can be substantially eliminated, and the upper surface of the terminal conductor foil and the upper surface of the bus bar can be substantially flush. Therefore, the electronic component can be mounted on the terminal conductor foil and the bus bar without the electronic component being inclined.
  • the bus bar protrudes locally on the upper surface side in a region facing the arrangement through hole on the upper surface of the bus bar, so that the upper surface of the bus bar and the terminal It is mentioned that it has a bus bar convex part which eases a level difference with the upper surface of conductor foil.
  • the step between the upper surface of the terminal conductor foil and the upper surface of the bus bar can be substantially eliminated, and the upper surface of the terminal conductor foil and the upper surface of the bus bar can be substantially flush. Therefore, the electronic component can be mounted on the terminal conductor foil and the bus bar without the electronic component being inclined.
  • a method for manufacturing a first circuit board includes: A preparation step of preparing a laminate having upper and lower surfaces on which conductive foils are laminated; A drilling process for forming a through hole penetrating the upper and lower surfaces by drilling the laminated plate; In the punching process, a part of the conductor foil on the lower surface of the laminated plate is left in the through hole, thereby forming a protruding portion that protrudes from the lower surface toward the inside of the through hole.
  • positioning and the said conductor foil for terminals can be formed. Further, since the projecting portion is integrated with the laminated plate, it is not necessary to separately prepare a thin piece made of a conductive material, and an operation of connecting the thin piece to the land of the circuit board by solder or the like can be eliminated.
  • a method for manufacturing a second circuit board includes: A preparation step of preparing a laminated board with holes having a top surface on which conductor foils are laminated and through holes penetrating the top and bottom surfaces; An adhesion step of adhering a conductive foil so as to cover the through hole on the lower surface of the laminated plate with holes; And removing a part of the conductor foil that covers the through hole to form a protruding portion that protrudes from the lower surface toward the inside of the through hole.
  • positioning and the said conductor foil for terminals can be formed similarly to the manufacturing method of said 1st circuit board. Further, it is not necessary to separately prepare a thin piece made of a conductive material, and an operation of connecting the thin piece to the land of the circuit board with solder or the like can be eliminated.
  • Embodiment 1 A circuit configuration 1A according to the first embodiment will be described with reference to FIGS. 1 A of circuit structures are the circuit board 2 which has the upper surface in which a front side circuit pattern (not shown) is formed, the some bus bar 3 fixed to the lower surface of the circuit board 2, and the electronic component 4 arrange
  • the circuit board 2 includes an arrangement through-hole 22 in which the electronic component 4 is arranged, and a terminal conductor foil 24 that protrudes from the lower surface toward the inside of the arrangement through-hole 22. It is in the point to prepare. Details will be described below. In the following description, for convenience of explanation, the bus bar 3 side of the circuit board 2 of the circuit structure 1A will be described below, and the opposite side will be described as the top.
  • the circuit board 2 is a plate-like member on which the electronic component 4 is mounted, and includes a placement through hole 22 for placing the electronic component 4 (FIGS. 1 to 3).
  • the circuit board 2 includes an insulating substrate and a front circuit pattern formed on one surface (upper surface) of the insulating substrate. On the other surface (lower surface) of the insulating substrate, a terminal conductor foil 24 described later is provided. On this lower surface, a back side circuit pattern connected to the terminal conductor foil 24 may be further formed as necessary.
  • the circuit board 2 can be a printed board.
  • the front side circuit pattern is formed of copper foil.
  • the bus bar 3 is fixed to the other surface (lower surface) of the insulating substrate.
  • the placement through hole 22 is a hole for placing the electronic component 4 on the bus bar 3.
  • the placement through hole 22 penetrates the upper and lower surfaces so as to face two adjacent bus bars 31 and 32.
  • As the outline shape of the through hole 22 for arrangement a shape along the outer shape of the electronic component 4 can be cited, and here, it is a rectangular shape.
  • the size of the through hole 22 for arrangement is larger than the size when the electronic component 4 is viewed in plan.
  • the terminal conductor foil 24 is electrically and mechanically connected to the terminals of the electronic component 4.
  • the terminal conductor foil 24 protrudes from the lower surface thereof toward the inside of the arrangement through hole 22. That is, the terminal conductor foil 24 covers a part of the placement through hole 22.
  • the terminal conductor foil 24 is not bonded to the land on the lower surface of the insulating substrate by soldering, but is integrated by the constituent materials of the insulating substrate and the insulating substrate. For this reason, it is not necessary to separately prepare a thin piece (lead) made of a conductive material, and the work of connecting the thin piece to the land on the lower surface of the circuit board 2 with solder or the like can be eliminated.
  • the material of the terminal conductor foil 24 is copper, as in the front side circuit pattern.
  • Examples of the thickness of the terminal conductor foil 24 include 35 ⁇ m or more and 400 ⁇ m or less. If the thickness of the terminal conductor foil 24 is 35 ⁇ m or more, it is easy to maintain the strength to which the terminals of the electronic component 4 are connected. If the thickness of the terminal conductor foil 24 is 400 ⁇ m or less, the thickness is not excessively increased, and the thickness of the entire circuit board 2 is not excessively increased.
  • the thickness of the terminal conductor foil 24 is further preferably 50 ⁇ m or more and 300 ⁇ m or less, and particularly preferably 70 ⁇ m or more and 200 ⁇ m or less.
  • the bus bar 3 constitutes a power circuit (FIGS. 1 to 3).
  • the bus bar 3 is connected to a power source and an electrical load.
  • Examples of the material of the bus bar 3 include conductive metals, and specifically copper and copper alloys.
  • an adhesive sheet 6 (described later) interposed therebetween can be used.
  • the shape of the bus bars 31 and 32 is rectangular. The upper surfaces of two adjacent bus bars 31 and 32 are flush with each other.
  • One bus bar 31 may have a bus bar recess on the upper surface of the bus bar 31 into which the terminal conductor foil 24 is fitted.
  • all of the thickness direction of the terminal conductor foil 24 may be accommodated in the bus bar recess, or the lower surface side of the terminal conductor foil 24 is accommodated in the bus bar recess, The upper surface side may not be stored in the bus bar recess.
  • the bus bar recesses relieve a step between the upper surfaces of the bus bars 31 and 32 (regions facing the arrangement through holes 22) and the upper surface of the terminal conductor foil 24.
  • the bus bar recess only needs to be able to form a recessed portion from the circuit board 2 side to the opposite side, and includes any of notches, punching out, and thinning.
  • the bus bar recess is formed of a bus bar notch 311.
  • the size of the bus bar notch 311 is larger than that of the overlapping terminal conductor foil 24 (FIGS. 1 to 3).
  • the bus bar notch 311 overlaps with the first terminal 41 but does not overlap with the second terminal 42, and the inner peripheral surface forming the bus bar notch 311 is located between the first terminal 41 and the second terminal 42. Is formed.
  • the formation area of the bus bar notch 311 in the vertical direction extends over the entire vertical area of one bus bar 31. That is, the bus bar notch 311 is configured by notching the entire area of the bus bar 31 in the thickness direction.
  • the electronic component 4 is mounted on both the back side circuit pattern (terminal conductor foil 24) on the lower surface of the circuit board 2 and the bus bar 3 (FIGS. 1 to 3).
  • Examples of the type of the electronic component 4 include switching elements such as relays and FETs (Field Effect Transistors).
  • the electronic component 4 has a package 40 disposed on the bus bar 3 and terminals disposed on the lower surface of the package 40. Since the electronic component 4 has terminals arranged on the lower surface of the package 40, the length of the terminals can be shortened. As a result, the electrical resistance of the terminal can be reduced and the loss can be easily reduced. In addition, the distance between the terminal and the bus bar 3 can be shortened, and the heat dissipation is easily improved.
  • the terminals disposed on the lower surface of the package 40 may be disposed within the contour of the lower surface, or may be disposed so as to protrude from the contour to the outside of the contour.
  • the number of terminals arranged on the lower surface of the package 40 can be plural.
  • the plurality of types of terminals may be a single type or a plurality of different types.
  • the electronic component 4 may have terminals arranged on a surface (side surface) other than the lower surface in addition to the terminals disposed on the lower surface of the package 40.
  • the electronic component 4 has three types of terminals, a first terminal 41, a second terminal 42, and a third terminal (not shown) arranged on the lower surface of the package 40.
  • the first terminal 41, the second terminal 42, and the third terminal are located on the same plane.
  • the electronic component 4 uses an FET.
  • the first terminal 41 of the FET shown in FIG. 1 is composed of a gate terminal, and the number thereof is one.
  • the second terminal 42 is composed of source terminals, and the number thereof is three.
  • the third terminal is constituted by a drain terminal and is composed of a back surface pattern of the package 40.
  • One first terminal 41 and three second terminals 42 are integrally provided on the package 40 on the same side of the package 40, and the third terminal includes the first terminal 41 and the second terminal with the insulating material on the back surface of the package 40 interposed therebetween.
  • the package 40 is integrally provided on the opposite side of the two terminals 42.
  • the package 40 is arranged so as to straddle the interval between the adjacent bus bars 31 and 32.
  • One first terminal 41 is electrically and mechanically connected to the terminal conductor foil 24 (FIGS. 1 and 3).
  • the three second terminals 42 are electrically and mechanically connected to one bus bar 31.
  • the third terminal is electrically and mechanically connected to the other bus bar 32 different from the second terminal 42.
  • a connecting metal material typically solder 7 (FIG. 3) can be used.
  • the connection by the solder 7 can be performed by a reflow method. That is, before the electronic component 4 is placed on the terminal conductor foil 24 and the bus bars 31 and 32, for example, a solder paste is applied to a predetermined position in advance. Then, the electronic component 4 is connected to the terminal conductor foil 24 and the bus bars 31 and 32 by heating after placing the electronic component 4 on the solder paste.
  • the connection between the terminal conductor foil 24 (the circuit board 2) and the bus bar 3 and the electronic component 4 can be performed by the reflow of the solder 7, so that the terminal conductor foil 24 and the bus bar 3 and the electronic component 4 can be connected. Excellent in properties. In this connection, even if the upper surface of the terminal conductor foil 24 and the upper surfaces of the bus bars 31 and 32 are not flush with each other, the step can be absorbed by the solder 7 as long as the steps on both upper surfaces are small.
  • the adhesive sheet 6 bonds the circuit board 2 and the plurality of bus bars 3 (FIGS. 1 to 3).
  • the pressure-sensitive adhesive sheet 6 is arranged in series on the upper surface of both bus bars 31 and 32 so as to straddle between both bus bars 31 and 32.
  • the part 61 is formed in the adhesive sheet 6.
  • the component opening 61 is formed at a position overlapping the electronic component 4 so as to be able to electrically and mechanically connect each terminal of the electronic component 4 to the terminal conductor foil 24 and both the bus bars 31 and 32. It has been.
  • Examples of the contour shape of the component opening 61 include a shape along the outer shape of the electronic component 4, which is a rectangular shape here.
  • the size of the component opening 61 is larger than the size of the electronic component 4 when viewed in plan.
  • the adhesive sheet 6 may have a conductor foil opening 62 formed therein. Then, it is easy to relieve the step between the region facing the arrangement through hole 22 on the upper surface of both bus bars 31 and 32 and the upper surface of the terminal conductor foil 24. In particular, when the bus bar 31 has a bus bar notch 311 (bus bar recess), it is effective in reducing the step.
  • the conductor foil opening 62 is formed at a location overlapping the terminal conductor foil 24 (bus bar notch 311).
  • the outline shape of the opening portion 62 for the conductor foil includes a shape along the outer shape of the conductor foil 24 for terminals, and is a rectangular shape here.
  • the size of the conductor foil opening 62 is larger than the size when the terminal conductor foil 24 is viewed in plan.
  • the conductor foil opening 62 and the component opening 61 are formed in series so that the corners thereof overlap each other.
  • the thickness of the pressure-sensitive adhesive sheet 6 is, for example, 30 ⁇ m or more and 150 ⁇ m or less. When the thickness of the pressure-sensitive adhesive sheet 6 is 30 ⁇ m or more, it is easy to improve the adhesion and insulation between the circuit board 2 and the plurality of bus bars 3. If the thickness of the pressure-sensitive adhesive sheet 6 is 150 ⁇ m or less, it is not excessively thick and the step between the upper surfaces of the bus bars 31 and 32 and the upper surface of the terminal conductor foil 24 can be easily reduced.
  • the thickness of the pressure-sensitive adhesive sheet 6 is preferably 40 ⁇ m or more and 100 ⁇ m or less.
  • the constituent material of the pressure-sensitive adhesive sheet 6 includes a resin having electrical insulation and heat resistance against a solder reflow temperature when the electronic component 4 is mounted.
  • Examples of the constituent material of the pressure-sensitive adhesive sheet 6 include high heat-resistant acrylic pressure-sensitive adhesives and insulating adhesives such as epoxy resins.
  • [Use] 1 A of circuit structures which concern on Embodiment 1 can be utilized suitably for the electrical junction box for motor vehicles.
  • the circuit configuration body 1A according to the first embodiment can be suitably used for a substrate for a high-current power circuit such as a DC voltage converter, an AC / DC converter, and a DC / AC inverter.
  • the circuit board 2 provided in the circuit structure 1A according to the first embodiment can be suitably used for a circuit structure that forms an internal circuit of the automobile electrical junction box.
  • the electronic component 4 can be easily mounted on the circuit board 2. Since the circuit board 2 has the terminal conductor foil 24 protruding from the placement through hole 22 on the lower surface, the terminals of the electronic component 4 may not be directly connected to the front circuit pattern of the circuit board 2. For this reason, it is not necessary to bend the terminal by bending it in consideration of the thickness of the circuit board 2, and work such as bending is unnecessary. Since it is not necessary to bend the terminal, even the electronic component 4 having a short terminal, for example, a leadless electronic component in which the terminal is provided on the lower surface of the package 40, can be easily mounted on the circuit board 2.
  • bus bar 31 includes a bus bar notch 311 into which the terminal conductor foil 24 to which the first terminal 41 is connected is fitted. Therefore, the electronic component 4 can be mounted on the terminal conductor foil 24 and the bus bars 31 and 32 with a small inclination.
  • the circuit board 2 can be manufactured by a circuit board manufacturing method I including a preparation process and a drilling process, or a circuit board manufacturing method II including a preparation process, an adhesion process, and a removal process.
  • the preparation step prepares a laminate having upper and lower surfaces on which conductor foils are laminated.
  • This laminate has an insulating substrate and conductive foils on the upper and lower surfaces of the insulating substrate.
  • Drilling process In the drilling process, the laminated plate is drilled. This drilling process forms a through-hole penetrating up and down the laminated board, and is formed by a part of the conductor foil on the lower surface of the laminated board, and forms a protruding portion that projects from the lower surface toward the inside of the through-hole. That is, a region penetrating the laminated plate and a region where the conductive foil on the upper surface side and the insulating substrate are removed leaving a part of the conductive foil on the lower surface side are formed.
  • This through hole constitutes the arrangement through hole 22, and the projecting portion constitutes the terminal conductor foil 24.
  • Examples of the drilling include machining and laser processing.
  • the drilling process may be a combination of machining and laser processing. In the case of combination, for example, roughing by machining and finishing by laser processing can be mentioned.
  • the preparation step prepares a laminated board with holes having an upper surface on which conductor foils are laminated and through holes penetrating the upper and lower surfaces.
  • This laminated board with holes has an insulating substrate and a conductive foil on the upper surface of the insulating substrate, and no conductive foil is provided on the lower surface of the insulating substrate.
  • the conductor foil is bonded to the lower surface of the laminated board with holes so as to cover the through holes of the laminated board.
  • an adhesive sheet such as an insulating prepreg in which a glass cloth (glass fiber) is impregnated with a resin (for example, epoxy resin) can be used.
  • a through hole having the same shape and the same size as the through hole may be formed in advance in a portion corresponding to the through hole of the laminated plate with holes in the adhesive sheet.
  • the removing step a part of the conductor foil covering the through hole is dissolved and removed. Thereby, the protrusion part which protrudes toward the inner side of the through-hole from the lower surface of a laminated board with a hole is formed.
  • This protrusion constitutes the terminal conductor foil 24 described above.
  • the conductor foil can be dissolved and removed by, for example, etching.
  • masking is performed on the upper and lower surfaces of the conductor foil to be left. This masking may be performed in advance before the conductive foil is bonded to the laminated plate with holes in the bonding step. That is, a conductive foil masked in a predetermined position may be bonded to the laminated board with holes.
  • Embodiment 1 The method for manufacturing a circuit board according to Embodiment 1 can be suitably used for manufacturing the circuit board.
  • circuit board manufacturing methods I and II of the first embodiment it is possible to easily manufacture the above-described circuit board 2 having the terminal conductor foil 24 protruding from the placement through hole 22 on the lower surface of the insulating substrate. Moreover, the circuit board 2 excellent in the positional accuracy of the terminal conductor foil 24 can be manufactured. This is because the terminal conductor foil 24 is not formed by soldering leads to the lands of the circuit board 2, and therefore no positional deviation occurs during soldering.
  • FIG. 5 is a cross-sectional view illustrating a state in which the circuit structure is cut along a cutting line that divides between two adjacent bus bars, as in FIG. 3.
  • the conductor foil recess 241 of the terminal conductor foil 24 relaxes a step along the vertical direction between the upper surface of the terminal conductor foil 24 and the upper surface of the bus bar 3 (31, 32).
  • the conductor foil recess 241 is formed such that a bonding region with the first terminal 41 of the electronic component 4 on the upper surface of the terminal conductor foil 24 is recessed on the lower surface side. That is, the conductor foil recess 241 is formed in a region facing the arrangement through hole 22.
  • the depth (the length along the vertical direction) of the conductor foil recess 241 may be the thickness of the pressure-sensitive adhesive sheet 6.
  • the conductor foil recess 241 can be formed by punching from its upper surface side to its lower surface side. In addition, it can also be performed by machining or locally etching the terminal conductor foil 24 in the thickness direction.
  • a back side circuit pattern can be formed on the lower surface of the circuit board 2. That is, the back side circuit pattern can be interposed between the lower surface of the circuit board 2 and the adhesive sheet 6.
  • the depth of the conductor foil recess 241 may be the total thickness of the thickness of the pressure-sensitive adhesive sheet 6 and the thickness of the conductor foil constituting the back side circuit pattern.
  • the terminal conductor foil 24 has the conductor foil recesses 241, whereby the step between the upper surface of the terminal conductor foil 24 and the upper surfaces of both bus bars 31 and 32 can be reduced.
  • the depth of the conductor foil recess 241 is the same as the thickness of the pressure-sensitive adhesive sheet 6, both the upper surfaces can be flush with each other with substantially no step.
  • Embodiment 3 A circuit configuration of the third embodiment will be described with reference to FIGS.
  • the circuit structure of the third embodiment is different from the circuit structure 1A of the first embodiment in that both bus bars 31 and 32 have bus bar convex portions 315. In each figure, only the bus bar convex part 315 of one bus bar 31 is shown, and the bus bar convex part of the other bus bar 32 is not shown.
  • FIG. 6 is an enlarged view of a part facing the through hole 22 for arrangement of both bus bars 31 and 32 (a part to which the terminal of the electronic component 4 is connected), and other members such as a terminal conductor foil 24 for convenience of explanation. Is omitted.
  • FIG. 7 is a cross-sectional view showing a state in which the circuit structure is cut along a cutting line that divides between two adjacent bus bars, similarly to FIGS. 3 and 5.
  • the bus bar convex portion 315 of the bus bar 3 (31, 32) relaxes a step along the vertical direction between the upper surface of the bus bar 3 (31, 32) and the upper surface of the terminal conductor foil 24.
  • the bus bar protrusion 315 is formed so as to locally protrude on the upper surface side in a region facing the arrangement through hole 22 on the upper surface of the bus bars 31 and 32. That is, it is formed in the joining area of the second terminal 42 and the third terminal of the electronic component 4 on the upper surface of the bus bars 31 and 32.
  • the height (the length along the vertical direction) of the bus bar convex portion 315 may be the thickness of the pressure-sensitive adhesive sheet 6 as in the case of the conductor foil concave portion 241 described above.
  • the bus bar convex portion 315 can be formed by punching from the lower surface side to the upper surface side, or by grinding and thinning the region other than the bus bar convex portion 315 on the upper surface of the bus bar 3.
  • a back side circuit pattern can be formed on the lower surface of the circuit board 2 in addition to the terminal conductor foil 24 as in the circuit configuration body of the second embodiment.
  • the height of the bus bar protrusion 315 may be the total thickness of the adhesive sheet 6 and the terminal conductor foil 24.
  • both the bus bars 31 and 32 have the bus bar convex portions 315, so that the step between the upper surface of the terminal conductor foil 24 and the upper surfaces of the both bus bars 31 and 32 is the same as in the second embodiment. Can be reduced.
  • the height of the bus bar convex portion 315 is the same as the thickness of the pressure-sensitive adhesive sheet 6, both the upper surfaces can be made substantially flush with substantially no step.
  • ⁇ Modification 1 Although not shown in the circuit configuration body according to the first modification, the configuration is different from the circuit configuration body 1A according to the first embodiment in that the bus bar concave portion of one bus bar is configured not by notching but by punching or thinning.
  • bus bar recess of one bus bar relaxes the step between the upper surface of both bus bars and the upper surface of the terminal conductor foil by fitting the terminal conductor foil.
  • the size of the bus bar recess is larger than the terminal conductor foil, as is the bus bar notch 311 (FIG. 2).
  • the depth of the bus bar recess can be greater than or equal to the thickness of the adhesive sheet 6 (FIG. 2).
  • the bus bar recess can be formed by punching one bus bar from the upper surface side to the lower surface side, or by cutting the upper surface of one bus bar.
  • the bus bar recess is formed by punching, a projecting portion that protrudes downward from the peripheral region is formed at a portion constituting the lower surface of the bus bar recess.
  • the bus bar concave portion is formed by cutting or the like, a thin portion having a thickness smaller than that of the peripheral region is formed at a portion constituting the lower surface of the bus bar concave portion.
  • the lower surface of one bus bar is flat. It is preferable that the thickness of the thin portion is such that the depth of the bus bar recess is equal to or greater than the thickness of the pressure-sensitive adhesive sheet 6 and the strength of the thin portion does not decrease.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Connection Or Junction Boxes (AREA)
  • Structure Of Printed Boards (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

回路パターンが形成される上面と、互いに間隔を開けて配置される複数のバスバが固定される下面とを有する回路基板であって、前記バスバに臨むように前記上面と前記下面とを貫通して電子部品が配置される配置用貫通孔と、前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを備える回路基板。

Description

回路基板、回路構成体、及び回路基板の製造方法
 本発明は、回路基板、回路構成体、及び回路基板の製造方法に関する。
 本出願は、2016年4月15日付の日本国出願の特願2016-082491に基づく優先権を主張し、前記日本国出願に記載された全ての記載内容を援用するものである。
 自動車には、電源(バッテリー)からヘッドランプやワイパーなどの負荷へ電力を分配する電気接続箱(パワーディストリビュータとも呼ばれる)が搭載されている。この電気接続箱の内部回路を構成する部材として、例えば、特許文献1に示す回路構成体がある。
 この回路構成体は、導体パターン(回路パターン)が形成された制御回路基板と、制御回路基板に接着された入力端子用バスバ、及び出力端子用バスバと、制御回路基板と両バスバとに実装されるFET(Field effect transistor:電子部品)とを備える。FETは、本体(パッケージ)と、本体の側面から突出して下方に延出されるソース端子及びゲート端子と、本体の裏面に設けられるドレイン端子とを備える。FETのドレイン端子は、入力端子用バスバに電気的に接続され、ソース端子は、出力端子用バスバに電気的に接続されている。FETのゲート端子は、ソース端子に対して制御回路基板の厚みの分だけ上方向にずれるように折り曲げて形成され、出力端子用バスバ上の制御回路基板における導体パターンに電気的に接続されている(明細書0036~0039、図4)。
特開2003-164040号公報
 本開示の回路基板は、
 回路パターンが形成される上面と、互いに間隔を開けて配置される複数のバスバが固定される下面とを有する回路基板であって、
 前記バスバに臨むように前記上面と前記下面とを貫通して電子部品が配置される配置用貫通孔と、
 前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを備える。
 本開示の回路構成体は、
 回路パターンが形成される上面を有する回路基板と、
 前記回路基板と接続され、前記回路基板の下面に互いに間隔を開けて固定される複数のバスバと、
 前記バスバ上に配置される電子部品とを備え、
 前記回路基板は、
  前記バスバに臨むように前記上面と前記下面とを貫通して前記電子部品が配置される配置用貫通孔と、
  前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを有する。
 本開示の第一の回路基板の製造方法は、
 導体箔が積層された上下面を有する積層板を準備する準備工程と、
 前記積層板に穴あけ加工を施して前記上下面に貫通する貫通孔を形成する穴あけ加工工程とを備え、
 前記穴あけ加工は、前記積層板の下面の前記導体箔の一部を前記貫通孔内に残存させることで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する。
 本開示の第二の回路基板の製造方法は、
 導体箔が積層された上面と、上下面に貫通する貫通孔とを有する孔付積層板を準備する準備工程と、
 前記孔付積層板の下面に前記貫通孔を覆うように導体箔を接着する接着工程と、
 前記貫通孔を覆う前記導体箔の一部を溶解して除去することで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する除去工程とを備える。
実施形態1に係る回路構成体の概略を示す斜視図である。 実施形態1に係る回路構成体の概略を示す分解斜視図である。 図1に示す回路構成体の(III)-(III)切断線で切断した状態を示す断面図である。 実施形態2に係る回路構成体に備わる端子用導体箔を示す部分拡大斜視図である。 実施形態2に係る回路構成体を示し、隣り合う2つのバスバの間を分断する切断線で切断した状態を示す部分断面図である。 実施形態3に係る回路構成体に備わるバスバを示す部分拡大斜視図である。 実施形態3に係る回路構成体を示し、隣り合う2つのバスバの間を分断する切断線で切断した状態を示す部分断面図である。
 [本開示が解決しようとする課題]
 上述の電子部品では、ソース端子とゲート端子とをそれぞれバスバと回路基板の回路パターンとに電気的に接続するために、上述のように上記段差の分だけソース端子とゲート端子とを互いに上下方向にずらしている。このソース端子とゲート端子との上下方向のずれは、ゲート端子を曲げるなどすることで形成できるが、その作業は煩雑である。ゲート端子の長さが長い場合には、端子を曲げ易いものの、特にゲート端子の長さが短い場合、端子を曲げ難く、パッケージの下面に端子を設けたリードレスの電子部品では曲げられるような端子がない。そのため、回路基板への端子の実装が困難になる虞がある。
 そこで、電子部品を実装し易い回路基板を提供することを目的の一つとする。
 また、上記回路基板を備える回路構成体を提供することを目的の一つとする。
 さらに、上記回路基板を製造する回路基板の製造方法を提供することを目的の一つとする。
 [本開示の効果]
 本開示の回路基板は、電子部品を実装し易い。
 本開示の回路構成体は、電子部品の回路基板への実装が容易である。
 本開示の第一の回路基板の製造方法、及び本開示の第二の回路基板の製造方法は、電子部品の実装が容易な回路基板を製造できる。
 《本発明の実施形態の説明》
 最初に本発明の実施態様を列記して説明する。
 (1)本発明の一形態に係る回路基板は、
 回路パターンが形成される上面と、互いに間隔を開けて配置される複数のバスバが固定される下面とを有する回路基板であって、
 前記バスバに臨むように前記上面と前記下面とを貫通して電子部品が配置される配置用貫通孔と、
 前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを備える。
 上記の構成によれば、回路基板の下面にその下面から配置用貫通孔の内側に向かって突出する端子用導体箔を有することで、電子部品を実装させ易い。電子部品の端子を回路基板の上面の回路パターンに直接接続しなくてもよいので、回路基板の厚さの分を考慮して電子部品の端子に曲げ加工を施して曲げる必要がなく、曲げ加工などの作業が不要であるからである。端子を曲げる必要がないため、長さの短い端子を有する電子部品は勿論、パッケージの下面に端子を設けたリードレスの電子部品であっても端子用導体箔を介して回路基板へ容易に実装できる。
 (2)本発明の一態様に係る回路構成体は、
 回路パターンが形成される上面を有する回路基板と、
 前記回路基板と接続され、前記回路基板の下面に互いに間隔を開けて固定される複数のバスバと、
 前記バスバ上に配置される電子部品とを備え、
 前記回路基板は、
  前記バスバに臨むように前記上面と前記下面とを貫通して前記電子部品が配置される配置用貫通孔と、
  前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを有する。
 上記の構成によれば、上記回路基板を備えることで、電子部品の回路基板への実装が容易である。
 (3)上記回路構成体の一形態として、前記バスバは、前記バスバの上面に、前記端子用導体箔が嵌め込まれることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和するバスバ凹部を有することが挙げられる。
 上記の構成によれば、端子用導体箔の上面とバスバの上面との段差を小さくし易い。
 (4)上記回路構成体の一形態として、前記端子用導体箔は、前記端子用導体箔の上面における前記電子部品の端子との接合領域に前記下面側に窪ませることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和する導体箔凹部を有することが挙げられる。
 上記の構成によれば、端子用導体箔の上面とバスバの上面との段差を実質的に無くし易く、端子用導体箔の上面とバスバの上面とを実質的に面一にし易い。そのため、電子部品が傾くこと無く、電子部品を端子用導体箔及びバスバに実装できる。
 (5)上記回路構成体の一形態として、前記バスバは、前記バスバの上面における前記配置用貫通孔に臨む領域に前記上面側に局所的に突出させることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和するバスバ凸部を有することが挙げられる。
 上記の構成によれば、端子用導体箔の上面とバスバの上面との段差を実質的に無くし易く、端子用導体箔の上面とバスバの上面とを実質的に面一にし易い。そのため、電子部品が傾くこと無く、電子部品を端子用導体箔及びバスバに実装できる。
 (6)本発明の一態様に係る第一の回路基板の製造方法は、
 導体箔が積層された上下面を有する積層板を準備する準備工程と、
 前記積層板に穴あけ加工を施して前記上下面に貫通する貫通孔を形成する穴あけ加工工程とを備え、
 前記穴あけ加工は、前記積層板の下面の前記導体箔の一部を前記貫通孔内に残存させることで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する。
 上記の構成によれば、上記配置用貫通孔と上記端子用導体箔とを有する回路基板を形成できる。また、突出部は積層板に一体化されているため、導電材料からなる薄片を別途用意する必要がなく、薄片を回路基板のランドにハンダなどで接続する作業を不要にできる。
 (7)本発明の一態様に係る第二の回路基板の製造方法は、
 導体箔が積層された上面と、上下面に貫通する貫通孔とを有する孔付積層板を準備する準備工程と、
 前記孔付積層板の下面に前記貫通孔を覆うように導体箔を接着する接着工程と、
 前記貫通孔を覆う前記導体箔の一部を溶解して除去することで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する除去工程とを備える。
 上記の構成によれば、上記第一の回路基板の製造方法と同様、上記配置用貫通孔と上記端子用導体箔とを有する回路基板を形成できる。また、導電材料からなる薄片を別途用意する必要がなく、薄片を回路基板のランドにハンダなどで接続する作業を不要にできる。
 《本発明の実施形態の詳細》
 本発明の実施形態の詳細を、以下に図面を参照しつつ説明する。図中の同一符号は同一名称物を示す。
 《実施形態1》
 〔回路構成体〕
 図1~図3を参照して、実施形態1に係る回路構成体1Aを説明する。回路構成体1Aは、表側回路パターン(図示略)が形成される上面を有する回路基板2と、回路基板2の下面に固定される複数のバスバ3と、バスバ3上に配置される電子部品4とを備える。回路構成体1Aの特徴の一つは、回路基板2が、電子部品4を配置する配置用貫通孔22と、下面から配置用貫通孔22の内側に向かって突出する端子用導体箔24とを備える点にある。以下、詳細を説明する。以下の説明では、説明の便宜上、回路構成体1Aの回路基板2におけるバスバ3側を下、その反対側を上として説明する。
  [回路基板]
 回路基板2は、電子部品4が実装される板状部材で、その電子部品4を配置するための配置用貫通孔22を備える(図1~図3)。回路基板2は、絶縁基板と、絶縁基板の一面(上面)に形成される表側回路パターンとを備える。絶縁基板の他面(下面)には、後述の端子用導体箔24を備える。この下面には、必要に応じて端子用導体箔24に接続される裏側回路パターンがさらに形成されていてもよい。回路基板2は、プリント基板を用いることができる。表側回路パターンは、銅箔で形成されている。絶縁基板の他面(下面)には、バスバ3が固定される。
   (配置用貫通孔)
 配置用貫通孔22は、電子部品4をバスバ3上に配置するための孔である。配置用貫通孔22は、隣り合う2つのバスバ31,32に臨むように上下面を貫通している。配置用貫通孔22の輪郭形状は、電子部品4の外形に沿った形状が挙げられ、ここでは矩形状としている。配置用貫通孔22の大きさは、電子部品4を平面視したときの大きさよりも大きい。
   (端子用導体箔)
 端子用導体箔24は、電子部品4の端子と電気的かつ機械的に接続される。端子用導体箔24は、その下面から配置用貫通孔22の内側に向かって突出している。即ち、端子用導体箔24は、配置用貫通孔22の一部を覆っている。端子用導体箔24は、絶縁基板の下面のランドにハンダで接合されているのではなく、絶縁基板と絶縁基板の構成材料により一体化されている。そのため、導電材料からなる薄片(リード)を別途用意する必要がなく、薄片を回路基板2の下面のランドにハンダなどで接続する作業を不要にできる。端子用導体箔24の材質は、表側回路パターンと同様、銅が挙げられる。この端子用導体箔24の厚さは、例えば35μm以上400μm以下が挙げられる。端子用導体箔24の厚さが35μm以上であれば、電子部品4の端子を接続する程度の強度を保ち易い。端子用導体箔24の厚さが400μm以下であれば、過度に厚くなり過ぎず、回路基板2全体の厚さも過度に厚くなり過ぎない。端子用導体箔24の厚さは、更に50μm以上300μm以下が好ましく、特に70μm以上200μm以下が好ましい。
  [バスバ]
 バスバ3は、電力回路を構成する(図1~図3)。バスバ3は、電源や電気的負荷に接続される。バスバ3の材質は、導電性の金属が挙げられ、具体的には銅や銅合金などが挙げられる。バスバ3の数は複数であり、この複数のバスバ3(31,32)は、回路基板2の他面(下面)に互いに間隔を開けて固定されている(図2)。複数のバスバ3と回路基板2との固定には、これらの間に介在させる粘着シート6(後述)を用いることができる。バスバ31,32の形状は、矩形状である。隣り合う2つのバスバ31,32の上面は、面一である。
 一方のバスバ31は、そのバスバ31の上面に、端子用導体箔24が嵌め込まれるバスバ凹部を有していてもよい。端子用導体箔24が嵌め込まれるとは、端子用導体箔24の厚み方向の全てがバスバ凹部内に収納されていてもよいし、端子用導体箔24の下面側がバスバ凹部に収納されていて、上面側がバスバ凹部に収納されていなくてもよい。このバスバ凹部は、バスバ31、32の上面(配置用貫通孔22に臨む領域)と端子用導体箔24の上面との段差を緩和する。このバスバ凹部は、回路基板2側からその反対側に窪んだ箇所を形成できればよく、切欠、打ち出し、薄肉化のいずれをも含む。ここでは、バスバ凹部はバスバ切欠部311で構成されている。
 バスバ切欠部311の大きさは、重複する端子用導体箔24よりも大きくしている(図1~図3)。バスバ切欠部311は、第1端子41に重複するが第2端子42に重複せず、バスバ切欠部311を形成する内周面が第1端子41と第2端子42との間に位置するように形成されている。バスバ切欠部311の上下方向の形成領域は、一方のバスバ31の上下の全域に亘っている。即ち、バスバ切欠部311は、バスバ31の厚み方向の全域を切り欠いて構成している。
  [電子部品]
 電子部品4は、回路基板2の下面の裏側回路パターン(端子用導体箔24)とバスバ3との両方に実装される(図1~図3)。電子部品4の種類は、例えば、リレーやFET(Field effect transistor)といったスイッチング素子が挙げられる。
 電子部品4は、バスバ3上に配置されるパッケージ40と、パッケージ40の下面に配置される端子とを有する。電子部品4がパッケージ40の下面に配置される端子を有することで、端子の長さを短くできる。それにより、端子の電気抵抗を小さくできて低損失化し易い。その上、端子とバスバ3との間の距離を短くできて放熱性を向上し易い。パッケージ40の下面に配置される端子は、下面の輪郭内に配置されていてもよし、輪郭内から輪郭外にはみ出るように配置されていてもよい。パッケージ40の下面に配置される端子の数は、複数とすることができる。パッケージ40の下面に配置される端子の数を複数とする場合、複数の端子の種類は、単一種でもよいし異なる複数種としてもよい。電子部品4は、パッケージ40の下面に配置される端子の他に、下面以外の面(側面)に配置される端子を有していてもよい。
 ここでは、電子部品4は、パッケージ40の下面に配置される第1端子41、第2端子42、及び第3端子(図示略)の3種類の端子を有する。これら第1端子41と第2端子42と第3端子とは、同一平面上に位置している。この電子部品4は、FETを用いている。図1に示すFETの第1端子41はゲート端子で構成し、その数は1つとしている。第2端子42はソース端子で構成し、その数は3つとしている。第3端子はドレイン端子で構成し、パッケージ40の裏面パターンからなる。1つの第1端子41と3つの第2端子42とはパッケージ40の同一側でパッケージ40に一体に設けられ、第3端子は、パッケージ40の裏面の絶縁材を挟んで第1端子41及び第2端子42の反対側でパッケージ40に一体に設けられている。パッケージ40は、隣り合うバスバ31,32の間隔を跨ぐように配置されている。1つの第1端子41は、端子用導体箔24に電気的かつ機械的に接続されている(図1、図3)。3つの第2端子42は、一方のバスバ31に電気的かつ機械的に接続されている。第3端子は、第2端子42とは異なる他方のバスバ32に電気的かつ機械的に接続されている。
 これら電気的かつ機械的な接続には、接続金属材料、代表的にはハンダ7(図3)を用いることができる。このハンダ7による接続は、リフロー方式で行うことができる。即ち、電子部品4を端子用導体箔24及び各バスバ31,32に載置する前に、予め所定の位置にハンダペーストを例えば塗布しておく。そして、電子部品4をハンダペーストに載せてから加熱することで電子部品4を端子用導体箔24及び各バスバ31,32に接続する。このように、端子用導体箔24(回路基板2)及びバスバ3と電子部品4との接続をハンダ7のリフローで行えることで、端子用導体箔24及びバスバ3と電子部品4との接続作業性に優れる。この接続に際し、端子用導体箔24の上面とバスバ31,32の上面とが面一で無くても、両上面の段差が僅かであれば、ハンダ7でその段差を吸収できる。
  [粘着シート]
 粘着シート6は、回路基板2と、複数のバスバ3とを接着する(図1~図3)。粘着シート6は、両バスバ31,32の上面に両バスバ31,32の間を跨ぐように一連に配置されている。
 粘着シート6には、部品用開口部61が形成されている。部品用開口部61は、電子部品4に重複する箇所に形成されて、電子部品4の各端子と端子用導体箔24及び両バスバ31,32とを電気的かつ機械的に接続できるように設けられている。部品用開口部61の輪郭形状は、電子部品4の外形に沿った形状が挙げられ、ここでは矩形状である。部品用開口部61の大きさは、電子部品4を平面視したときの大きさよりも大きい。
 粘着シート6には、導体箔用開口部62が形成されていてもよい。そうすれば、両バスバ31,32の上面における配置用貫通孔22に臨む領域と、端子用導体箔24の上面との段差を緩和し易い。特に、バスバ31がバスバ切欠部311(バスバ凹部)を有する場合には、上記段差の緩和に効果的である。導体箔用開口部62は、端子用導体箔24(バスバ切欠部311)に重複する箇所に形成されている。導体箔用開口部62の輪郭形状は、端子用導体箔24の外形に沿った形状が挙げられ、ここでは矩形状である。導体箔用開口部62の大きさは、端子用導体箔24を平面視したときの大きさよりも大きい。この導体箔用開口部62と部品用開口部61とは、互いの角部が重複するように一連に形成されている。
 粘着シート6の厚さは、例えば、30μm以上150μm以下が挙げられる。粘着シート6の厚さを30μm以上とすれば、回路基板2と複数のバスバ3との接着性及び絶縁性を高め易い。粘着シート6の厚さを150μm以下とすれば、過度に厚くなりすぎず、バスバ31,32の上面と端子用導体箔24の上面との段差を小さくし易い。粘着シート6の厚さは、更に40μm以上100μm以下が好ましい。
 粘着シート6の構成材料は、電気絶縁性と電子部品4を実装する際のハンダリフロー温度に対する耐熱性とを有する樹脂が挙げられる。粘着シート6の構成材料は、例えば、高耐熱性アクリル系粘着剤、エポキシ樹脂などの絶縁性接着剤などが挙げられる。
 〔用途〕
 実施形態1に係る回路構成体1Aは、自動車用電気接続箱に好適に利用可能である。また実施形態1に係る回路構成体1Aは、直流電圧変換装置、AC/DC変換装置、DC/ACインバータなどの大電流パワー回路用基板に好適に利用可能である。この実施形態1に係る回路構成体1Aに備わる回路基板2は、自動車用電気接続箱の内部回路を構成する回路構成体に好適に利用可能である。
 〔作用効果〕
 実施形態1の回路構成体1Aによれば、以下の効果を奏することができる。
 (1)電子部品4の回路基板2への実装が容易である。回路基板2が、その下面に配置用貫通孔22に突出する端子用導体箔24を有することで、電子部品4の端子を回路基板2の表側回路パターンに直接接続しなくてもよい。そのため、回路基板2の厚さの分を考慮して端子に曲げ加工を施して曲げる必要がなく、曲げ加工などの作業が不要であるからである。端子を曲げる必要がないため、長さの短い端子を有する電子部品4、例えばパッケージ40の下面に端子を設けたリードレスの電子部品であっても回路基板2へ容易に実装できる。
 (2)低損失化し易い。上述のように、長さの短い端子を有する電子部品4(リードレスの電子部品)であっても回路基板2へ容易に実装できるため、端子の電気抵抗を小さくできるからである。
 (3)放熱性を向上させ易い。上述のように、長さの短い端子を有する電子部品4(リードレスの電子部品)であっても回路基板2へ容易に実装できるため、端子とバスバ3との間の距離を短くできるからである。
 (4)生産性に優れる。回路基板2とバスバ3との接着を粘着シート6により行えることで、これらの部材を重ねるだけで一体に固定できるため、組み立て作業性に優れるからである。
 (5)バスバ31,32の上面と端子用導体箔24の上面との段差を小さくし易い。一方のバスバ31は第1端子41が接続される端子用導体箔24を嵌め込むバスバ切欠部311を備えるからである。そのため、電子部品4の傾きを小さくして端子用導体箔24とバスバ31,32に実装できる。
 〔回路基板の製造方法〕
 回路基板2の製造は、準備工程と穴あけ加工工程とを備える回路基板の製造方法I、又は準備工程と接着工程と除去工程とを備える回路基板の製造方法IIにより行える。
  [製造方法I]
   (準備工程)
 準備工程は、導体箔が積層された上下面を有する積層板を準備する。この積層板は、絶縁基板と絶縁基板の上下面の導体箔とを有する。
   (穴あけ加工工程)
 穴あけ加工工程は、積層板に穴あけ加工を施す。この穴あけ加工は、積層板の上下に貫通する貫通孔を形成すると共に、積層板の下面の導体箔の一部で構成され、下面から貫通孔の内側に向かって突出する突出部を形成する。つまり、積層板を貫通する領域と、下面側の導体箔の一部を残して上面側の導体箔と絶縁基板とを除去する領域とを形成する。この貫通孔が配置用貫通孔22を構成し、突出部が端子用導体箔24を構成する。この穴あけ加工は、例えば、機械加工やレーザー加工等が挙げられる。穴あけ加工は、機械加工とレーザー加工とを組み合わせてもよい。組み合わせる場合は、例えば、機械加工で粗加工し、レーザー加工で仕上げ加工することが挙げられる。
  [製造方法II]
   (準備工程)
 準備工程は、導体箔が積層された上面と、上下面に貫通する貫通孔とを有する孔付積層板を準備する。この孔付積層板は、絶縁基板と絶縁基板の上面の導体箔とを有し、絶縁基板の下面には導体箔が設けられていない。
   (接着工程)
 接着工程は、孔付積層板の下面にその積層板の貫通孔を覆うように導体箔を接着する。導体箔の接着には、例えば、ガラスクロス(ガラス繊維)に樹脂(例えば、エポキシ樹脂など)を含浸させた絶縁性のプリプレグなどの接着シートが利用できる。この接着シートにおける孔付積層板の貫通孔に対応する箇所には、予めその貫通孔と同形状・同サイズの貫通孔を形成しておくとよい。
   (除去工程)
 除去工程は、貫通孔を覆う導体箔の一部を溶解して除去する。それにより、孔付積層板の下面からその貫通孔の内側に向かって突出する突出部を形成する。この突出部が、上述の端子用導体箔24を構成する。導体箔の溶解・除去は、例えばエッチングで行える。このとき、残存させたい導体箔の上下面にはマスキングを施す。このマスキングは、上記接着工程で導体箔を孔付積層板に接着する前に予め施しておいてもよい。即ち、所定の位置にマスキングを施した導体箔を孔付積層板に接着してもよい。回路基板2の下面に端子用導体箔24に加えて裏側回路パターンを形成する場合には、この除去工程により端子用導体箔24の形成と裏側回路パターンの形成とを同時に行うことができる。
 〔用途〕
 実施形態1に係る回路基板の製造方法は、上記回路基板の製造に好適に利用可能である。
 〔作用効果〕
 実施形態1の回路基板の製造方法I・IIによれば、絶縁基板の下面に配置用貫通孔22に突出する端子用導体箔24を有する上述の回路基板2を容易に製造できる。また、端子用導体箔24の位置精度に優れる回路基板2を製造できる。端子用導体箔24は、回路基板2のランドにリードをハンダ付けして形成したものではないため、ハンダ付けの際の位置ずれが生じないからである。
 《実施形態2》
 〔回路構成体〕
 図4,図5を参照して、実施形態2に係る回路構成体を説明する。実施形態2に係る回路構成体は、端子用導体箔24が導体箔凹部241を有する点が実施形態1の回路構成体1Aと相違する。実施形態2に係る回路構成体のその他の点は、実施形態1の回路構成体と同様である。以下、相違点を中心に説明し、同様の構成及び同様の効果については説明を省略する。この点は、以下の実施形態3及び変形例1でも同様である。図4は、端子用導体箔24の拡大図であり、説明の便宜上、一方のバスバ31などのその他の部材を省略して示している。図5は、図3と同様、回路構成体を隣り合う2つのバスバの間を分断する切断線で切断した状態を示す断面図である。
  [回路基板]
   (端子用導体箔)
 端子用導体箔24の導体箔凹部241は、端子用導体箔24の上面とバスバ3(31,32)の上面との上下方向に沿った段差を緩和する。この導体箔凹部241は、端子用導体箔24の上面における電子部品4の第1端子41との接合領域がその下面側に窪むように形成される。即ち、導体箔凹部241は、配置用貫通孔22に臨む領域に形成される。導体箔凹部241の深さ(上下方向に沿った長さ)は、粘着シート6の厚さとすることが挙げられる。それにより、端子用導体箔24の上面と、バスバ3(31,32)の上面とを実質的に面一にし易い。導体箔凹部241の形成は、その上面側から下面側にパンチで打ち出すことで行える。その他、機械加工や、端子用導体箔24をその厚み方向に局所的にエッチングすることでも行える。
   (その他)
 回路基板2の下面には、端子用導体箔24の他、裏側回路パターンを形成することができる。即ち、回路基板2の下面と粘着シート6との間に裏側回路パターンを介在させることができる。その場合、導体箔凹部241の深さを粘着シート6の厚さと裏側回路パターンを構成する導体箔の厚さとの合計厚さとすることが挙げられる。そうすれば、裏側回路パターンが回路基板2の下面と粘着シート6との間に介在されていても、端子用導体箔24の上面と両バスバ31,32の上面とを実質的に面一にすることができる。
 〔作用効果〕
 実施形態2の回路構成体によれば、端子用導体箔24が導体箔凹部241を有することで、端子用導体箔24の上面と両バスバ31,32の上面との段差を小さくできる。特に、導体箔凹部241の深さが粘着シート6の厚さと同じであれば、上記段差を実質的に無くして両上面同士を面一にすることができる。
 《実施形態3》
 図6,図7を参照して実施形態3の回路構成体を説明する。実施形態3の回路構成体は、両バスバ31,32がバスバ凸部315を有する点が実施形態1の回路構成体1Aと相違する。各図では、一方のバスバ31のバスバ凸部315のみを図示し、他方のバスバ32のバスバ凸部は図示を省略している。図6は、両バスバ31,32の配置用貫通孔22に臨む箇所(電子部品4の端子が接続される箇所)の拡大図であり、説明の便宜上、端子用導体箔24などのその他の部材を省略して示している。図7は、図3及び図5と同様、回路構成体を隣り合う2つのバスバの間を分断する切断線で切断した状態を示す断面図である。
  [バスバ]
 バスバ3(31,32)のバスバ凸部315は、バスバ3(31,32)の上面と端子用導体箔24の上面との上下方向に沿った段差を緩和する。バスバ凸部315は、バスバ31,32の上面における配置用貫通孔22に臨む領域に上面側に局所的に突出するように形成される。即ち、バスバ31,32の上面における電子部品4の第2端子42と第3端子とのそれぞれの接合領域に形成される。バスバ凸部315の高さ(上下方向に沿った長さ)は、上述の導体箔凹部241と同様、粘着シート6の厚さとすることが挙げられる。それにより、端子用導体箔24の上面と、バスバ3(31,32)の上面とを実質的に面一にし易い。バスバ凸部315の形成は、その下面側から上面側にパンチで打ち出すことや、バスバ3の上面のうち、バスバ凸部315以外の領域を研削して薄肉化することで行える。
  [回路基板]
 この回路構成体では、実施形態2の回路構成体と同様、回路基板2の下面には、端子用導体箔24の他に裏側回路パターンを形成することができる。その場合、バスバ凸部315の高さは、粘着シート6の厚さと端子用導体箔24の厚さとの合計厚さとすることが挙げられる。そうすれば、実施形態2と同様、裏側回路パターンが回路基板2の下面と粘着シート6との間に介在されていても、端子用導体箔24の上面と両バスバ31,32の上面とを実質的に面一にすることができる。
 〔作用効果〕
 実施形態3の回路構成体によれば、両バスバ31,32がバスバ凸部315を有することで、実施形態2と同様、端子用導体箔24の上面と両バスバ31,32の上面との段差を小さくできる。特に、バスバ凸部315の高さを粘着シート6の厚みと同じとすれば、上記段差を実質的に無くして両上面同士を実質的に面一にすることができる。
 《変形例1》
 変形例1に係る回路構成体は、図示は省略しているが、一方のバスバのバスバ凹部を切欠ではなく打ち出し又は薄肉化により構成する点が実施形態1の回路構成体1Aと相違する。
  [バスバ]
 一方のバスバのバスバ凹部は、バスバ切欠部311(図2)と同様、端子用導体箔が嵌め込まれることで、両バスバの上面と端子用導体箔の上面との段差を緩和する。バスバ凹部の大きさは、バスバ切欠部311(図2)と同様、端子用導体箔より大きい。バスバ凹部の深さは、粘着シート6(図2)の厚さとの差以上とすることができる。このバスバ凹部は、一方のバスバを上面側から下面側にパンチで打ち出すことで形成したり、一方のバスバの上面を切削するなどして形成したりすることができる。バスバ凹部を打ち出しにより形成した場合、そのバスバ凹部の下面を構成する箇所には、周辺領域よりも下方に突出する突出部が形成される。一方、バスバ凹部を切削などで形成した場合、そのバスバ凹部の下面を構成する箇所には、周辺領域よりも厚さの薄い薄肉部が形成される。この場合、一方のバスバの下面は、フラットである。薄肉部の厚さは、上記バスバ凹部の深さが粘着シート6の厚さ以上となる程度で、薄肉部の強度が低下しない程度とすることが好ましい。
 本発明はこれらの例示に限定されるものではなく、請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 1A 回路構成体
  2 回路基板
   22 配置用貫通孔
   24 端子用導体箔 241 導体箔凹部
  3 バスバ
   31 一方のバスバ
    311 バスバ切欠部 315 バスバ凸部
   32 他方のバスバ
  4 電子部品
   40 パッケージ 41 第1端子 42 第2端子
  6 粘着シート
   61 部品用開口部 62 導体箔用開口部
  7 ハンダ

Claims (7)

  1.  回路パターンが形成される上面と、互いに間隔を開けて配置される複数のバスバが固定される下面とを有する回路基板であって、
     前記バスバに臨むように前記上面と前記下面とを貫通して電子部品が配置される配置用貫通孔と、
     前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを備える回路基板。
  2.  回路パターンが形成される上面を有する回路基板と、
     前記回路基板と接続され、前記回路基板の下面に互いに間隔を開けて固定される複数のバスバと、
     前記バスバ上に配置される電子部品とを備え、
     前記回路基板は、
      前記バスバに臨むように前記上面と前記下面とを貫通して前記電子部品が配置される配置用貫通孔と、
      前記下面から前記配置用貫通孔の内側に向かって突出して前記電子部品の端子が接続される端子用導体箔とを有する回路構成体。
  3.  前記バスバは、前記バスバの上面に、前記端子用導体箔が嵌め込まれることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和するバスバ凹部を有する請求項2に記載の回路構成体。
  4.  前記端子用導体箔は、前記端子用導体箔の上面における前記電子部品の端子との接合領域に前記下面側に窪ませることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和する導体箔凹部を有する請求項2又は請求項3に記載の回路構成体。
  5.  前記バスバは、前記バスバの上面における前記配置用貫通孔に臨む領域に前記上面側に局所的に突出させることで、前記バスバの上面と前記端子用導体箔の上面との段差を緩和するバスバ凸部を有する請求項2から請求項4のいずれか1項に記載の回路構成体。
  6.  導体箔が積層された上下面を有する積層板を準備する準備工程と、
     前記積層板に穴あけ加工を施して前記上下面に貫通する貫通孔を形成する穴あけ加工工程とを備え、
     前記穴あけ加工は、前記積層板の下面の前記導体箔の一部を前記貫通孔内に残存させることで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する回路基板の製造方法。
  7.  導体箔が積層された上面と、上下面に貫通する貫通孔とを有する孔付積層板を準備する準備工程と、
     前記孔付積層板の下面に前記貫通孔を覆うように導体箔を接着する接着工程と、
     前記貫通孔を覆う前記導体箔の一部を溶解して除去することで、前記下面から前記貫通孔の内側に向かって突出する突出部を形成する除去工程とを備える回路基板の製造方法。
PCT/JP2017/014405 2016-04-15 2017-04-06 回路基板、回路構成体、及び回路基板の製造方法 WO2017179489A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE112017002029.8T DE112017002029T5 (de) 2016-04-15 2017-04-06 Leiterplatte, Schaltungsanordnung und Herstellungsverfahren für eine Leiterplatte
CN201780020125.2A CN108886868B (zh) 2016-04-15 2017-04-06 电路基板、电路结构体以及电路基板的制造方法
US16/088,207 US10772194B2 (en) 2016-04-15 2017-04-06 Circuit board, circuit assembly, and circuit board manufacturing method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016082491A JP6667105B2 (ja) 2016-04-15 2016-04-15 回路基板、回路構成体、及び回路基板の製造方法
JP2016-082491 2016-04-15

Publications (1)

Publication Number Publication Date
WO2017179489A1 true WO2017179489A1 (ja) 2017-10-19

Family

ID=60041524

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/014405 WO2017179489A1 (ja) 2016-04-15 2017-04-06 回路基板、回路構成体、及び回路基板の製造方法

Country Status (5)

Country Link
US (1) US10772194B2 (ja)
JP (1) JP6667105B2 (ja)
CN (1) CN108886868B (ja)
DE (1) DE112017002029T5 (ja)
WO (1) WO2017179489A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3100653B1 (fr) * 2019-09-10 2021-07-30 Valeo Systemes De Controle Moteur Composant formant au moins une inductance pour circuit électrique
CN113286420A (zh) * 2020-10-28 2021-08-20 华为技术有限公司 一种电路承载板、电源分配单元及设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000151061A (ja) * 1998-11-05 2000-05-30 Lintec Corp 電子回路用基板、電子回路およびその製造方法
JP2003164039A (ja) * 2001-11-26 2003-06-06 Auto Network Gijutsu Kenkyusho:Kk 回路構成体及びその製造方法
JP2005317908A (ja) * 2004-03-31 2005-11-10 Alps Electric Co Ltd 素子内蔵基板および素子内蔵基板の製造方法
WO2006073050A1 (ja) * 2005-01-05 2006-07-13 Autonetworks Technologies, Ltd. 回路構成体
JP2010110170A (ja) * 2008-10-31 2010-05-13 Autonetworks Technologies Ltd 回路構成体および電気接続箱
JP2015216754A (ja) * 2014-05-09 2015-12-03 株式会社オートネットワーク技術研究所 回路構成体および電気接続箱

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3540471B2 (ja) * 1995-11-30 2004-07-07 三菱電機株式会社 半導体モジュール
US6320748B1 (en) * 2000-03-17 2001-11-20 Celestica International Inc. Power heatsink for a circuit board
JP4002427B2 (ja) 2001-11-26 2007-10-31 株式会社オートネットワーク技術研究所 回路構成体の製造方法
DE10254910B4 (de) * 2001-11-26 2008-12-24 AutoNetworks Technologies, Ltd., Nagoya Schaltkreisbildende Einheit und Verfahren zu deren Herstellung
JP4022440B2 (ja) * 2002-07-01 2007-12-19 株式会社オートネットワーク技術研究所 回路ユニット
JP4148110B2 (ja) * 2003-11-26 2008-09-10 住友電装株式会社 回路構成体
JP4584600B2 (ja) * 2004-02-06 2010-11-24 株式会社オートネットワーク技術研究所 回路構成体
KR100820633B1 (ko) * 2007-02-15 2008-04-11 삼성전기주식회사 전자소자 내장 인쇄회로기판 및 그 제조방법
US9232654B2 (en) * 2009-06-02 2016-01-05 Hsio Technologies, Llc High performance electrical circuit structure
JP5958768B2 (ja) * 2013-09-24 2016-08-02 住友電装株式会社 回路構成体
JP2016082491A (ja) 2014-10-21 2016-05-16 キヤノン株式会社 画像配信システム及びその管理装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000151061A (ja) * 1998-11-05 2000-05-30 Lintec Corp 電子回路用基板、電子回路およびその製造方法
JP2003164039A (ja) * 2001-11-26 2003-06-06 Auto Network Gijutsu Kenkyusho:Kk 回路構成体及びその製造方法
JP2005317908A (ja) * 2004-03-31 2005-11-10 Alps Electric Co Ltd 素子内蔵基板および素子内蔵基板の製造方法
WO2006073050A1 (ja) * 2005-01-05 2006-07-13 Autonetworks Technologies, Ltd. 回路構成体
JP2010110170A (ja) * 2008-10-31 2010-05-13 Autonetworks Technologies Ltd 回路構成体および電気接続箱
JP2015216754A (ja) * 2014-05-09 2015-12-03 株式会社オートネットワーク技術研究所 回路構成体および電気接続箱

Also Published As

Publication number Publication date
DE112017002029T5 (de) 2019-01-24
JP2017191920A (ja) 2017-10-19
CN108886868A (zh) 2018-11-23
JP6667105B2 (ja) 2020-03-18
US10772194B2 (en) 2020-09-08
CN108886868B (zh) 2021-06-18
US20190289711A1 (en) 2019-09-19

Similar Documents

Publication Publication Date Title
JP6004001B2 (ja) 半導体装置
EP3226292B1 (en) Lead frame, semiconductor device, method for manufacturing lead frame, and method for manufacturing semiconductor device
US9701335B2 (en) Electronic control device
US8659194B2 (en) Motor drive apparatus
US20180006441A1 (en) Circuit assembly and electrical junction box
JP6658858B2 (ja) 電子部品搭載用放熱基板
WO2015040868A1 (ja) リードフレーム、リードフレームを使用した電子制御装置及びリードフレーム搭載方法
WO2017199837A1 (ja) 回路構成体
WO2017179489A1 (ja) 回路基板、回路構成体、及び回路基板の製造方法
JP6593597B2 (ja) 回路構成体
KR102229077B1 (ko) 접속 단자 조립체 및 이 접속 단자 조립체를 사용한 회로 기판
JP6065806B2 (ja) 回路構成体及び回路構成体の製造方法
JP6683018B2 (ja) 電子部品搭載用放熱基板
JP4486556B2 (ja) 電気回路ユニット
JP2017208577A (ja) 電子制御装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17782305

Country of ref document: EP

Kind code of ref document: A1

122 Ep: pct application non-entry in european phase

Ref document number: 17782305

Country of ref document: EP

Kind code of ref document: A1