WO2016148427A1 - 연성회로기판 - Google Patents

연성회로기판 Download PDF

Info

Publication number
WO2016148427A1
WO2016148427A1 PCT/KR2016/002318 KR2016002318W WO2016148427A1 WO 2016148427 A1 WO2016148427 A1 WO 2016148427A1 KR 2016002318 W KR2016002318 W KR 2016002318W WO 2016148427 A1 WO2016148427 A1 WO 2016148427A1
Authority
WO
WIPO (PCT)
Prior art keywords
dielectric layer
side ground
ground
circuit board
layer
Prior art date
Application number
PCT/KR2016/002318
Other languages
English (en)
French (fr)
Inventor
김상필
김대호
이동형
조병훈
이다연
구황섭
김현제
정희석
Original Assignee
기가레인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 기가레인 filed Critical 기가레인
Priority to CN201690000587.9U priority Critical patent/CN208317094U/zh
Publication of WO2016148427A1 publication Critical patent/WO2016148427A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/024Dielectric details, e.g. changing the dielectric material around a transmission line
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits

Definitions

  • the present invention relates to a flexible circuit board.
  • Wireless terminal devices such as mobile phones, are equipped with RF (Radio Frequency) signal lines.
  • RF Radio Frequency
  • Conventional RF signal lines are installed in the form of coaxial cables.
  • space utilization in wireless terminal devices is reduced.
  • flexible circuit boards are generally used.
  • impedance matching may be performed by reducing the area of the ground to increase the reduced impedance again.
  • the flexible printed circuit board should be mounted at a proper distance from the main board, the sub board, and the battery in order to prevent the impedance change. Therefore, the flexible circuit board has a problem of decreasing the space utilization, which is considered as the greatest advantage. exist.
  • the impedance matching may be located close to the main board, the sub-board, and the battery, but even in this case, if the shape or position of the main board, the sub-board, the battery is changed, the flexibility for impedance matching There is a disadvantage that the shape of the circuit board must also be changed.
  • the present invention provides a flexible circuit board which minimizes loss of signal lines and signals flowing from the outside, and does not need to change its shape separately for impedance matching because there is no impedance change regardless of the position disposed inside the wireless terminal device.
  • the purpose is.
  • a flexible circuit board of the present invention the first dielectric layer; A second dielectric layer corresponding to the first dielectric layer; And a pair of side grounds spaced apart from each other by a predetermined distance between the signal lines provided in either the first dielectric layer or the second dielectric layer.
  • the side ground may have a panel shape.
  • the side ground may be formed in a length direction of the signal line.
  • the side ground may include a portion of which the area is reduced.
  • the area reducing portion of the side ground may be formed in plural at regular intervals.
  • the side ground may have a disc shape.
  • a plurality of side grounds may be spaced apart from each other in the longitudinal direction of the signal line.
  • the side ground includes a first side ground whose surface is in contact with the first dielectric layer, and a second side ground whose surface is in contact with the second dielectric layer, wherein the first dielectric layer and the second dielectric layer are at one side.
  • the first ground layer and the second ground layer are respectively stacked thereon, and the other surfaces of each of the first side ground and the second side ground may be coupled through a bonding sheet.
  • the side ground includes a first side ground whose surface is in contact with the first dielectric layer, and a second side ground whose surface is in contact with the second dielectric layer, wherein the first dielectric layer and the second dielectric layer are at one side.
  • the first ground layer and the second ground layer are respectively stacked therein, and the other surfaces of the first side ground and the second side ground are coupled to each other via a bonding sheet, and the diameter of the side ground may be smaller than the bonding sheet width.
  • the signal line may be coupled to the other surface of the first dielectric layer and may have a thickness corresponding to the first side ground.
  • a hole may be formed in at least one selected from the first ground layer and the second ground layer.
  • An air layer surrounded by the first dielectric layer, the pair of side grounds, and the second dielectric layer is formed, and the signal line is formed on any one of the first dielectric layer and the second dielectric layer, May be exposed.
  • FIG. 1 is an exploded perspective view of an embodiment of the present invention
  • FIG. 2 is a perspective view of one embodiment of the present invention
  • FIG. 3 is an exploded perspective view of another embodiment of the present invention.
  • FIG. 4 is an exploded perspective view of yet another embodiment of the present invention.
  • Figure 5 (a) is a view in which the side ground is formed in one stage in an embodiment of the present invention
  • Figure 5 (b) is a view in which the side ground is formed in two stages in one embodiment of the present invention.
  • Figure 6 (a) is a view in which the side ground is formed in one stage in another embodiment of the present invention.
  • Figure 6 (b) is a view of forming a side ground in two stages in another embodiment of the present invention.
  • FIG. 7 is a view showing a ground layer of the present invention.
  • the flexible circuit board of the present invention includes a first dielectric layer 200, a second dielectric layer 300, and a side ground 400.
  • the signal line 100 is disposed on any one of the first dielectric layer 200 and the second dielectric layer 300 having a shape corresponding thereto, and the signal line 100 is interposed therebetween.
  • the signal line 100 is interposed therebetween.
  • the side ground 400 includes a first side ground 410 whose surface is in contact with the first dielectric layer 200, and a second side ground 420 whose surface is in contact with the second dielectric layer 300.
  • the first ground layer 500 and the second ground layer 600 are stacked on one surface of the first dielectric layer 200 and the second dielectric layer 300, respectively, and the first side ground 410 and the second side ground Each other surface may be coupled via the bonding sheet 700.
  • the first side ground 410 and the second side ground 420 may not only prevent an external signal from flowing in, but also strengthen the electrical connection between the first ground layer 500 and the second ground layer 600. Do it.
  • the bonding sheet 700 together with the first side ground 410 and the second side ground 420 forms an empty space in which the air is filled in the flexible circuit board, and the first side ground 410 and the second side ground. 420 is attached to the first dielectric layer 200 and the second dielectric layer 300.
  • the first ground layer 500, the second ground layer 600, the first side ground 410, the second side ground 420, the bonding sheet 700, the first dielectric layer 200, and the second Via holes VH are formed through the dielectric layer 300 in the vertical direction, and conductors are filled in the via holes VH to form the first ground layer 500, the second ground layer 600, and the first side ground ( 410 and the second side ground 420 are electrically connected to each other.
  • the side ground 400 may have a panel shape formed in the length direction of the signal line, and as shown in FIG. 3, the side ground 400 may be formed in a panel shape, and the area thereof may be partially formed. It may be a shape in which a plurality of portions having a reduced area and a reduced area at a predetermined interval may be formed, or as shown in FIG.
  • the capacitance when the area of the side ground 400 is reduced, the capacitance is reduced, and as the capacitance is reduced, the area of the signal line 100 can be increased to increase the amount of signal transmission, and thus the shape of the side ground 400 is disc-shaped. If formed to be able to maximize this effect.
  • the side ground 400 may be formed in one stage, or may be formed in two stages consisting of the first side ground 410 and the second side ground 420.
  • FIG. 5A illustrates a panel-shaped side ground 400 formed in one stage
  • FIG. 6A illustrates a disc-shaped side ground 400 formed in one stage
  • the side ground 400 is formed in two stages using the panel and disc-shaped first side ground 410 and the second side ground 420, respectively.
  • the first side ground 410 may be formed on the same layer as the signal line 100.
  • the first side ground 410 is attached to one surface of the bonding sheet 700, and the second side ground 420 is attached to the other surface of the bonding sheet 700.
  • the side ground 400 is configured as the first side ground 410 and the second side ground 420, the capacitance between the signal line 100 and the second ground layer 600 is farther away, thereby lowering the capacitance. There is an advantage to this.
  • the signal line 100 of the flexible circuit board of the present invention may be exposed to air bar, because the signal line 100 is exposed to air having a low dielectric constant, The capacitance of is lowered to minimize signal loss.
  • the signal line 100 When the signal line 100 is exposed to air having a low dielectric constant and the peripheral capacitance is lowered, a signal is introduced from the outside to cause a signal loss of the signal line.
  • the external signal is introduced using the side ground 400. Suppressed.
  • the signal line 100 is combined by selecting any one of the first dielectric layer 200 and the second dielectric layer 300, and the first dielectric layer 200 and the second dielectric layer 300 are combined. ) Face each other, but when the first dielectric layer 200 and the second dielectric layer 300 are coupled to each other via a pair of side grounds 400 with the signal line 100 therebetween, the first The dielectric layer 200, the second dielectric layer 300, and a pair of side grounds 400 are formed in empty spaces, and the empty spaces are filled with air, and the signal line 100 is exposed to air. will be.
  • the present inventors measured the signal transmission loss amount using the conventional flexible circuit board and the flexible circuit board of the present invention in order to verify the effect of the present invention, and compared them.
  • Experiment A shown in Table 1 below is an experimental result of measuring the amount of signal loss by contacting the conductor on one side
  • Experiment B is an experimental result of measuring the amount of signal loss by contacting the conductor on both sides.
  • the present invention compared to the conventional flexible circuit board was confirmed that the amount of signal loss of about 50% in all frequency bands is reduced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

연성회로기판이 소개된다. 본 발명의 연성회로기판은, 제1유전체 레이어; 상기 제1유전체 레이어에 대응되는 제2유전체 레이어; 상기 제1유전체 레이어 또는 상기 제2유전체 레이어 중 어느 하나에 설치된 상기 신호라인을 사이에 두고, 일정 간격 이격되어 설치되는 한 쌍의 측면 그라운드를 포함한다.

Description

연성회로기판
본 발명은 연성회로기판에 관한 것이다.
핸드폰 등 무선단말기기에는 RF(Radio Frequency) 신호선로가 구비되는데, 종래 RF 신호선로는 동축 케이블 형태로 장착되었는바, 동축 케이블 형태로 장착되는 경우 무선단말기기 내에서 공간 활용성이 저하되기 때문에 근래 들어 연성회로기판이 사용되는 것이 일반적이다.
종래 연성회로기판은 신호라인의 면적을 증가시킴으로써 신호 전송 시 손실되는 신호를 보완, 필요한 신호양을 확보했었다.
한편 신호라인 면적이 증가하면 임피던스가 감소하게 되므로, 감소된 임피던스를 다시 증가시키기 위해 그라운드의 면적을 감소시키는 방식으로 임피던스 매칭이 이루어지기도 한다.
그러나, 그라운드의 면적이 감소된 부분에 전도체가 접촉되거나, 근접하여 배치되면 전도체가 그라운드와 전기적으로 연결됨으로써 그라운드 전체 면적이 증가하는 효과가 발생하게 되는바, 임피던스가 감소되는 것은 물론, 감소된 그라운드 부분에 대응되는 신호라인이 전도체에 직접 노출됨으로써 신호 전송 시 손실되는 신호양이 증가하는 문제점이 존재한다.
따라서, 연성회로기판은 임피던스 변화 발생을 방지하기 위해 메인보드, 서브보드, 배터리와 적절히 이격된 위치에 장착되어야 하는바, 이로 인해 연성회로기판 적용 시 최대 장점으로 꼽히는 공간활용성이 저하되는 문제점이 존재한다.
물론, 임피던스 매칭을 통하여 메인보드, 서브보드, 배터리와 근접한 위치에 배치할 수도 있지만, 이러한 경우라 하더라도 메인보드, 서브보드, 배터리 중 어느 하나의 형상 또는 위치가 변경되는 경우, 임피던스 매칭을 위해 연성회로기판의 형상 또한 변경되어야 하는 단점이 존재한다.
본 발명은 신호라인의 손실 및 외부로부터 유입되는 신호를 최소화하고, 무선단말기기 내부에 배치되는 위치와 관계없이 임피던스 변화가 없어 임피던스 매칭을 위해 별도로 그 형상을 변경할 필요가 없는 연성회로기판을 제공하는데 그 목적이 있다.
본 발명의 연성회로기판은, 제1유전체 레이어; 상기 제1유전체 레이어에 대응되는 제2유전체 레이어; 및 상기 제1유전체 레이어 또는 상기 제2유전체 레이어 중 어느 하나에 설치된 상기 신호라인을 사이에 두고, 일정 간격 이격되어 설치되는 한 쌍의 측면 그라운드를 포함한다.
상기 측면 그라운드는 판넬 형상일 수 있다.
상기 측면 그라운드는 상기 신호라인의 길이 방향으로 형성될 수 있다.
상기 측면 그라운드는 부분적으로 그 면적이 감소되는 부분을 포함할 수 있다.
상기 측면 그라운드의 면적 감소 부분은 일정 간격을 두고 복수 개 형성될 수 있다.
상기 측면 그라운드는 원판 형상일 수 있다.
상기 측면 그라운드는 상기 신호라인의 길이 방향으로 일정 간격 이격되어 복수 개가 설치될 수 있다.
상기 측면 그라운드는, 그 일면이 상기 제1유전체 레이어에 접하는 제1측면 그라운드와, 그 일면이 상기 제2유전체 레이어에 접하는 제2측면 그라운드를 포함하고, 상기 제1유전체 레이어 및 제2유전체 레이어 일면에는 각각 제1그라운드 레이어 및 제2그라운드 레이어가 적층되며, 상기 제1측면 그라운드 및 제2측면 그라운드 각각의 타면은 본딩시트를 매개로 결합될 수 있다.
상기 측면 그라운드는, 그 일면이 상기 제1유전체 레이어에 접하는 제1측면 그라운드와, 그 일면이 상기 제2유전체 레이어에 접하는 제2측면 그라운드를 포함하고, 상기 제1유전체 레이어 및 제2유전체 레이어 일면에는 각각 제1그라운드 레이어 및 제2그라운드 레이어가 적층되며, 상기 제1측면 그라운드 및 제2측면 그라운드 각각의 타면은 본딩시트를 매개로 결합되되, 상기 측면 그라운드의 지름은 상기 본딩시트 폭보다 작을 수 있다.
상기 신호라인은 상기 제1유전체 레이어 타면에 결합되고, 상기 제1측면 그라운드와 대응되는 두께로 형성될 수 있다.
상기 제1그라운드 레이어 또는 제2그라운드 레이어 중에서 선택된 어느 하나 이상에는 홀이 형성될 수 있다.
상기 제1유전체 레이어, 상기 한 쌍의 측면 그라운드 및 상기 제2유전체 레이어로 둘러쌓인 공기층이 형성되고, 상기 신호라인은 상기 제1유전체 레이어 또는 상기 제2유전체 레이어 중 어느 하나에 형성되어 상기 공기층에 노출될 수 있다.
본 발명에 따르면 아래와 같은 다양한 효과를 구현할 수 있게 된다.
첫째, 무선단말기기 내부 어느 공간에 배치되더라도 임피던스가 변화하지 않는 이점이 있다.
둘째, 임피던스 매칭 없이도 메인보드, 서브보드, 배터리와 근접한 곳에 배치할 수 있기 때문에, 임피던스 매칭을 위한 연성회로기판 형상을 변경할 필요가 없는 이점이 있다.
셋째, 신호라인 손실양을 최소화할 수 있는 이점이 있다.
넷째, 외부신호가 유입되는 것을 방지할 수 있는 이점이 있다.
도 1은 본 발명의 일 실시예의 분해 사시도,
도 2는 본 발명의 일 실시예의 사시도,
도 3은 본 발명의 다른 실시예의 분해 사시도,
도 4은 본 발명의 또 다른 실시예의 분해 사시도,
도 5의 (a)는 본 발명의 일 실시예에서 측면 그라운드를 1단으로 형성한 도면,
도 5의 (b)는 본 발명의 일 실시예에서 측면 그라운드를 2단으로 형성한 도면,
도 6의 (a)는 본 발명의 다른 실시예에서 측면 그라운드를 1단으로 형성한 도면,
도 6의 (b)는 본 발명의 다른 실시예에서 측면 그라운드를 2단으로 형성한 도면,
도 7은 본 발명의 그라운드 레이어를 나타낸 도면이다.
본 발명의 목적, 특정한 장점들 및 신규한 특징들은 첨부된 도면들과 연관되는 이하의 상세한 설명과 실시예로부터 더욱 명백해질 것이다. 본 명세서에서 각 도면의 구성요소들에 참조번호를 부가함에 있어서, 동일한 구성 요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 번호를 가지도록 하고 있음에 유의하여야 한다. 또한, 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다.
도 1 내지 도 3에 도시된 바와 같이, 본 발명의 연성회로기판은 제1유전체 레이어(200), 제2유전체 레이어(300), 측면 그라운드(400)를 포함한다.
본 발명의 연성회로기판은 제1유전체 레이어(200) 및 이와 대응되는 형상을 갖는 제2유전체 레이어(300) 중 어느 하나에 신호라인(100)을 설치하고, 신호라인(100)을 사이에 두고, 이 신호라인(100)과 각각 일정 간격 이격된 위치에 한 쌍의 측면 그라운드(400)를 설치함으로써 외부로부터 신호가 유입되는 것을 방지한 것이다.
측면 그라운드(400)는, 그 일면이 제1유전체 레이어(200)에 접하는 제1측면 그라운드(410)와, 그 일면이 제2유전체 레이어(300)에 접하는 제2측면 그라운드(420)를 포함하고, 제1유전체 레이어(200) 및 제2유전체 레이어(300) 일면에는 각각 제1그라운드 레이어(500) 및 제2그라운드 레이어(600)가 적층되며, 제1측면 그라운드(410) 및 제2측면 그라운드(420) 각각의 타면은 본딩시트(700)를 매개로 결합될 수 있다.
제1측면 그라운드(410) 및 제2측면 그라운드(420)는 외부 신호가 유입되는 것을 방지하는 기능은 물론, 제1그라운드 레이어(500) 및 제2그라운드 레이어(600)의 전기적 연결을 강화하는 기능을 한다.
본딩시트(700)는 제1측면 그라운드(410) 및 제2측면 그라운드(420)와 함께 연성회로기판 내부에 공기가 채워지는 빈 공간을 형성하며, 제1측면 그라운드(410) 및 제2측면 그라운드(420)를 제1유전체 레이어(200) 및 제2유전체 레이어(300)에 부착시키는 기능을 한다.
한편, 제1그라운드 레이어(500), 제2그라운드 레이어(600), 제1측면 그라운드(410), 제2측면 그라운드(420), 본딩시트(700), 제1유전체 레이어(200), 제2유전체 레이어(300)에는 비아홀(VH)이 수직 방향으로 관통 형성되는바, 이러한 비아홀(VH)에는 전도체가 충진되어 제1그라운드 레이어(500), 제2그라운드 레이어(600), 제1측면 그라운드(410), 제2측면 그라운드(420)를 전기적으로 연결하게 된다.
한편, 도 1 및 도 2에 도시된 바와 같이, 측면 그라운드(400)는 신호라인의 길이 방향으로 형성된 판넬 형상일 수도 있고, 도 3에 도시된 바와 같이, 판넬 형상으로 형성하되, 그 면적을 부분적으로 감소시키고, 면적을 감소시킨 부분을 일정 간격을 두고 복수 개 형성한 형상일 수도 있고, 도 4에 도시된 바와 같이, 신호라인의 길이 방향으로 일정 간격 이격되어 복수 개가 형성된 원판 형상일 수도 있다.
이와 같이, 측면 그라운드(400)의 면적이 감소하면 캐패시턴스가 감소하고, 캐패시턴스가 감소한 만큼 신호라인(100)의 면적을 넓혀 신호 전송양을 증가시킬 수 있는바, 측면 그라운드(400) 형상을 원판 형상으로 형성하는 경우 이러한 효과를 극대화할 수 있게 된다.
한편, 측면 그라운드(400)는 1단으로 형성할 수도 있고, 제1측면 그라운드(410) 및 제2측면 그라운드(420)로 구성하여 2단으로 형성할 수도 있다.
도 5의 (a)는 판넬 형상의 측면 그라운드(400)를 1단으로 형성한 것이고, 도 6의 (a)는 원판 형상의 측면 그라운드(400)를 1단으로 형성한 것이며, 도 5의 (b) 및 도 6의 (b)는 각각 판넬 및 원판 형상의 제1측면 그라운드(410) 및 제2측면 그라운드(420)를 이용하여 측면 그라운드(400)를 2단으로 형성한 것이다.
측면 그라운드(400)를 제1측면 그라운드(410) 및 제2측면 그라운드(420)를 이용하여 2단으로 형성하는 경우, 제1측면 그라운드(410)가 신호라인(100)과 동일한 층에 형성될 수 있도록 제1측면 그라운드(410)는 본딩시트(700)의 일면에 부착하고, 제2측면 그라운드(420)는 본딩시트(700)의 타면에 부착한다.
측면 그라운드(400)를 제1측면 그라운드(410)와 제2측면 그라운드(420)로 구성하는 경우, 신호라인(100)과 제2그라운드 레이어(600) 사이의 간격이 멀어지기 때문에 캐패시턴스를 더 낮출 수 있는 이점이 있다.
도 7에 도시된 바와 같이, 제1그라운드 레이어(500) 및 제2그라운드 레이어(600) 중 어느 하나 이상에는 홀(H)이 패턴을 이룰 수 있도록 형성함으로써 캐패시턴스를 낮추는 것이 바람직하다.
한편, 도 1 및 도 2에 도시된 바와 같이, 본 발명의 연성회로기판의 신호라인(100)은 공기에 노출될 수도 있는바, 신호라인(100)이 유전율이 낮은 공기에 노출되기 때문에, 주변의 캐패시턴스가 낮아져 신호 손실을 최소화할 수 있게 된다.
신호라인(100)이 유전율이 낮은 공기에 노출되어 주변 캐패시턴스가 낮아지면 외부로부터 신호가 유입되어 신호라인의 신호 손실을 유발하게 되는바, 본 발명에서는 측면 그라운드(400)를 이용하여 외부 신호 유입을 억제하였다.
더 상세하게 설명하면, 제1유전체 레이어(200) 및 제2유전체 레이어(300) 중 어느 하나를 선택하여 신호라인(100)을 결합하고, 제1유전체 레이어(200) 및 제2유전체 레이어(300)를 서로 마주보게 위치시키되, 신호라인(100)을 사이에 두고 한 쌍의 측면 그라운드(400)를 매개로 제1유전체 레이어(200) 및 제2유전체 레이어(300)를 결합하게 되면, 제1유전체 레이어(200), 제2유전체 레이어(300), 한 쌍의 측면 그라운드(400)에 의해 빈 공간에 형성되며, 이러한 빈 공간에는 공기가 채워지는바, 신호라인(100)은 공기에 노출되는 것이다.
한편, 본 발명자는 본 발명의 효과를 검증하기 위해 종래 연성회로기판과 본 발명의 연성회로기판을 이용하여 신호전송 손실양을 측정, 이를 비교해 보았다.
아래의 표 1에 나타난 실험A는 한 쪽 면에 전도체를 접촉하여 신호 손실양을 측정한 실험결과이고, 실험B는 양 쪽 면에 전도체를 접촉하여 신호 손실양을 측정한 실험결과이다.
주파수 대역(MHz) 실험 A 실험 B
종래 본 발명 종래 본 발명
1920~2170 -1.61 DB -0.78 DB -1.47 DB -0.79 DB
2500~2690 -1.77 DB -0.97 DB -1.68 DB -0.99 DB
2400~2483.5 -1.71 DB -1.02 DB -1.58 DB -1.08 DB
표 1에 나타낸 바와 같이, 종래 연성회로기판 대비 본 발명은 모든 주파수 대역에서 약 50% 정도의 신호 손실양이 저감되는 것을 확인할 수 있었다.
이상 본 발명을 구체적인 실시예를 통하여 상세히 설명하였으나, 이는 본 발명을 구체적으로 설명하기 위한 것으로, 본 발명에 따른 연성회로기판에 한정되지 않으며, 본 발명의 기술적 사상 내에서 당해 분야의 통상의 지식을 가진 자에 의해 그 변형이나 개량이 가능함은 명백하다고 할 것이다.
본 발명의 단순한 변형 내지 변경은 모두 본 발명의 영역에 속하는 것으로 본 발명의 구체적인 보호 범위는 첨부된 특허청구범위에 의하여 명확해질 것이다.

Claims (12)

  1. 제1유전체 레이어;
    상기 제1유전체 레이어에 대응되는 제2유전체 레이어; 및
    상기 제1유전체 레이어 또는 상기 제2유전체 레이어 중 어느 하나에 설치된 상기 신호라인을 사이에 두고, 일정 간격 이격되어 설치되는 한 쌍의 측면 그라운드를 포함하는, 연성회로기판.
  2. 청구항 1에 있어서,
    상기 측면 그라운드는 판넬 형상인 것을 특징으로 하는, 연성회로기판.
  3. 청구항 2에 있어서,
    상기 측면 그라운드는 상기 신호라인의 길이 방향으로 형성된 것을 특징으로 하는, 연성회로기판.
  4. 청구항 2에 있어서,
    상기 측면 그라운드는 부분적으로 그 면적이 감소되는 부분을 포함하는 것을 특징으로 하는, 연성회로기판.
  5. 청구항 4에 있어서,
    상기 측면 그라운드의 면적 감소 부분은 일정 간격을 두고 복수 개 형성된 것을 특징으로 하는, 연성회로기판.
  6. 청구항 1에 있어서,
    상기 측면 그라운드는 원판 형상인 것을 특징으로 하는, 연성회로기판.
  7. 청구항 6에 있어서,
    상기 측면 그라운드는 상기 신호라인의 길이 방향으로 일정 간격 이격되어 복수 개가 설치된 것을 특징으로 하는, 연성회로기판.
  8. 청구항 1 내지 청구항 7 중 어느 한 항에 있어서,
    상기 측면 그라운드는, 그 일면이 상기 제1유전체 레이어에 접하는 제1측면 그라운드와, 그 일면이 상기 제2유전체 레이어에 접하는 제2측면 그라운드를 포함하고,
    상기 제1유전체 레이어 및 제2유전체 레이어 일면에는 각각 제1그라운드 레이어 및 제2그라운드 레이어가 적층되며,
    상기 제1측면 그라운드 및 제2측면 그라운드 각각의 타면은 본딩시트를 매개로 결합되는 것을 특징으로 하는, 연성회로기판.
  9. 청구항 7에 있어서,
    상기 측면 그라운드는, 그 일면이 상기 제1유전체 레이어에 접하는 제1측면 그라운드와, 그 일면이 상기 제2유전체 레이어에 접하는 제2측면 그라운드를 포함하고,
    상기 제1유전체 레이어 및 제2유전체 레이어 일면에는 각각 제1그라운드 레이어 및 제2그라운드 레이어가 적층되며,
    상기 제1측면 그라운드 및 제2측면 그라운드 각각의 타면은 본딩시트를 매개로 결합되되,
    상기 측면 그라운드의 지름은 상기 본딩시트 폭보다 작은 것을 특징으로 하는, 연성회로기판.
  10. 청구항 8에 있어서,
    상기 신호라인은 상기 제1유전체 레이어 타면에 결합되고, 상기 제1측면 그라운드와 대응되는 두께로 형성된 것을 특징으로 하는, 연성회로기판.
  11. 청구항 8에 있어서,
    상기 제1그라운드 레이어 또는 제2그라운드 레이어 중에서 선택된 어느 하나 이상에는 홀이 형성된 것을 특징으로 하는, 연성회로기판.
  12. 청구항 1 내지 청구항 7 중 어느 한 항에 있어서,
    상기 제1유전체 레이어, 상기 한 쌍의 측면 그라운드 및 상기 제2유전체 레이어로 둘러쌓인 공기층이 형성되고,
    상기 신호라인은 상기 제1유전체 레이어 또는 상기 제2유전체 레이어 중 어느 하나에 형성되어 상기 공기층에 노출된 것을 특징으로 하는, 연성회로기판.
PCT/KR2016/002318 2015-03-18 2016-03-09 연성회로기판 WO2016148427A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201690000587.9U CN208317094U (zh) 2015-03-18 2016-03-09 柔性电路板

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2015-0037226 2015-03-18
KR1020150037226A KR102337398B1 (ko) 2015-03-18 2015-03-18 연성회로기판

Publications (1)

Publication Number Publication Date
WO2016148427A1 true WO2016148427A1 (ko) 2016-09-22

Family

ID=56919234

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2016/002318 WO2016148427A1 (ko) 2015-03-18 2016-03-09 연성회로기판

Country Status (3)

Country Link
KR (1) KR102337398B1 (ko)
CN (1) CN208317094U (ko)
WO (1) WO2016148427A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110447312A (zh) * 2017-05-08 2019-11-12 吉佳蓝科技股份有限公司 线宽缩小型软性电路板及其制造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114744389A (zh) * 2022-04-14 2022-07-12 浙江大学 一种基于介质槽和介质支撑的柔性电路高频传输线

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009128598A1 (en) * 2008-04-18 2009-10-22 Gigalane Co.Ltd Printed circuit board removing bonding sheet around signal transmission line
KR100958268B1 (ko) * 2008-02-15 2010-05-19 (주)기가레인 임피던스 미스매칭 없이 신호전송라인의 폭을 넓힐 수 있는인쇄회로기판
KR101065279B1 (ko) * 2008-04-04 2011-09-16 (주)기가레인 신호전송라인에 형성되는 슬롯 패턴을 구비하는인쇄회로기판
KR101212094B1 (ko) * 2006-11-14 2012-12-13 삼성전자주식회사 연성회로기판 및 이를 갖는 전자장치
KR20130103347A (ko) * 2012-03-09 2013-09-23 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 반도체에 대한 3d 전송 라인

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100619956B1 (ko) * 2004-11-10 2006-09-07 엘지전자 주식회사 회로기판 연결 장치를 갖는 휴대용 단말기
KR101085726B1 (ko) * 2009-10-23 2011-11-21 삼성전기주식회사 경연성 인쇄회로기판 및 그 제조 방법
JP5041108B2 (ja) 2010-12-03 2012-10-03 株式会社村田製作所 高周波信号線路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101212094B1 (ko) * 2006-11-14 2012-12-13 삼성전자주식회사 연성회로기판 및 이를 갖는 전자장치
KR100958268B1 (ko) * 2008-02-15 2010-05-19 (주)기가레인 임피던스 미스매칭 없이 신호전송라인의 폭을 넓힐 수 있는인쇄회로기판
KR101065279B1 (ko) * 2008-04-04 2011-09-16 (주)기가레인 신호전송라인에 형성되는 슬롯 패턴을 구비하는인쇄회로기판
WO2009128598A1 (en) * 2008-04-18 2009-10-22 Gigalane Co.Ltd Printed circuit board removing bonding sheet around signal transmission line
KR20130103347A (ko) * 2012-03-09 2013-09-23 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 반도체에 대한 3d 전송 라인

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110447312A (zh) * 2017-05-08 2019-11-12 吉佳蓝科技股份有限公司 线宽缩小型软性电路板及其制造方法

Also Published As

Publication number Publication date
KR20160112119A (ko) 2016-09-28
CN208317094U (zh) 2019-01-01
KR102337398B1 (ko) 2021-12-09

Similar Documents

Publication Publication Date Title
US6614325B1 (en) RF/IF signal distribution network utilizing broadside coupled stripline
US7038554B2 (en) Crosstalk compensation with balancing capacitance system and method
US9444192B2 (en) Communication connector and electronic device using communication connector
WO2017146394A1 (ko) 연성회로기판
WO2017052274A1 (ko) 3층 유전체 및 4층 그라운드 레이어 구조를 갖는 연성회로기판
WO2017138744A1 (ko) 연성회로기판
US9300092B1 (en) High frequency RJ45 plug with non-continuous ground planes for cross talk control
WO1993019500A1 (en) Low cross talk electrical connector system
WO2017052046A1 (ko) 벤딩 내구성이 개선된 연성회로기판
US20110294340A1 (en) Connector and cable assembly
WO2016148427A1 (ko) 연성회로기판
US20100203765A1 (en) Electrical connector with staggered single ended contacts
WO2016148429A1 (ko) 연성회로기판
WO2010058942A2 (ko) 다중 안테나 및 이를 이용한 통신 장치
WO2021010685A1 (ko) Uwb 안테나 모듈
WO2020262942A1 (ko) Uwb 안테나 모듈
WO2021241988A1 (ko) Rf 커넥터
WO2013105777A1 (ko) 다중대역 안테나 성능개선을 위한 인쇄회로기판을 이용한 고주파 전송선로
WO2013103253A1 (ko) 유전체손실 감소용 차폐재가 구비된 인쇄회로기판
WO2021246850A1 (ko) 연성기판형 rf 케이블
KR20080007935A (ko) 휴대용 단말기를 위한 전기적 연결 장치
WO2021109801A1 (zh) 降低usb对天线干扰的装置及终端
WO2018092922A1 (ko) 차폐기판을 포함하는 레이더 모듈
WO2020096093A1 (en) A patch antenna structure, an antenna feeder plate and a base station transceiver
WO2016111456A1 (ko) 핸드 이팩트 방지용 전송선로 장치 및 이를 이용한 단말기

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16765183

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16765183

Country of ref document: EP

Kind code of ref document: A1