WO2015160084A1 - 질화물 반도체 발광소자 및 이의 제조방법 - Google Patents

질화물 반도체 발광소자 및 이의 제조방법 Download PDF

Info

Publication number
WO2015160084A1
WO2015160084A1 PCT/KR2015/002057 KR2015002057W WO2015160084A1 WO 2015160084 A1 WO2015160084 A1 WO 2015160084A1 KR 2015002057 W KR2015002057 W KR 2015002057W WO 2015160084 A1 WO2015160084 A1 WO 2015160084A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
type semiconductor
semiconductor layer
exposed
light emitting
Prior art date
Application number
PCT/KR2015/002057
Other languages
English (en)
French (fr)
Inventor
김종규
이종원
김동영
Original Assignee
포항공과대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 포항공과대학교 산학협력단 filed Critical 포항공과대학교 산학협력단
Priority to JP2016561853A priority Critical patent/JP2017513234A/ja
Publication of WO2015160084A1 publication Critical patent/WO2015160084A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen

Definitions

  • the present invention relates to a nitride semiconductor light emitting device and a method of manufacturing the same, and more particularly, to form an exposure groove of the upper light narrowing channel formed so that a portion of the n-type semiconductor layer is exposed to the light emitted to the side of the active layer of the exposure groove Reflected downward from the inclined surface to improve the light extraction efficiency, and particularly relates to a nitride semiconductor light emitting device and a manufacturing method thereof that can further improve the light extraction efficiency by forming a dielectric layer and a reflective layer on the inclined surface of the exposed groove. .
  • Nitride semiconductors such as AlGaNInN have a direct transition energy structure, and can adjust the energy bandgap from 0.66eV (InN) to 6.2eV (AlN) through a combination of Al, In, and Ga, thereby providing ultraviolet light from the infrared region. It is used for a light emitting element having a wide wavelength region up to the region.
  • Typical applications of nitride-based semiconductors include light sources of full color displays, traffic lights, general lighting and optical communication devices, and are applied in the form of ultraviolet rays, white light emitting diodes, or laser diodes.
  • the nitride-based light emitting device may include an active layer having a multi-quantum well structure positioned between n-type and p-type nitride semiconductor layers, and generates light on the principle that electrons and holes recombine in the quantum well layer in the active layer.
  • the conventional semiconductor light emitting device includes a substrate 1, an n-type semiconductor layer 10, an active layer 20, and a p-type semiconductor layer. 30, an n-type metal layer 11, an n-electrode 12, a p-type metal layer 31 and a p-electrode 32, and between the active layer 20 and the p-type semiconductor layer 30
  • the spacer layer, the hole injection layer, the electron blocking layer may be further provided.
  • the conventional light emitting device includes an active layer 20 having a multi-quantum well structure between the n-type semiconductor layer 10 and the p-type semiconductor layer 30 and improves internal quantum efficiency, and has an AlGaInN well in the multi-quantum well structure.
  • the In content and the Al content of the layer may be adjusted to emit light of a desired wavelength.
  • the upper end of the p-type semiconductor layer 30 may have a rough surface through dry etching, wet etching, or lithography, or may form a specific structure.
  • flip-chip technology that inverts the device and electrically and mechanically connects the pad and the substrate of the device may be applied.
  • Heat dissipation efficiency is increased through flip chip technology to improve thermal characteristics of semiconductor light emitting devices, reduce the loss of light absorbed from transparent electrodes and electrode pads, and extract light emitted from the semiconductor light emitting devices by extracting light emitted toward the substrate. The efficiency is increased.
  • the flip chip technology is applied, the reflective p-electrode is formed to reflect light generated in the p-electrode direction, thereby further improving light extraction efficiency.
  • the semiconductor light emitting device in the deep ultraviolet region includes a p-type GaN layer for forming a p-electrode, and since the absorption of deep-ultraviolet rays generated in the p-electrode direction occurs seriously, in general, through flip chip technology Extract the light generated in the direction of the substrate.
  • Patent No. 10-0696194 (2007.03.12)
  • An object of the present invention for solving the problems according to the prior art is to form an exposure groove of the upper light lower narrow channel formed so that a portion of the n-type semiconductor layer is exposed so that the light emitted to the side of the active layer downward from the inclined surface of the exposed groove Reflected to improve the light extraction efficiency, in particular, by providing a dielectric layer and a reflective layer on the inclined surface of the exposed groove provides a nitride semiconductor light emitting device and a method of manufacturing the same that can further improve the light extraction efficiency.
  • the nitride semiconductor light emitting device of the present invention for solving the above technical problem is a nitride semiconductor light emitting device comprising an n-type semiconductor layer, an active layer, and a p-type semiconductor layer sequentially stacked on a substrate, At least one exposed groove having an upper and lower narrow shape formed by etching a portion of the p-type semiconductor layer, the active layer, and the n-type semiconductor layer to expose a portion of the light; and the light reflected from the active layer to the side surface of the exposed groove is It is configured to reflect downward.
  • Such devices can be applied to flip chip structures.
  • the side surface of the exposed groove; reflective layer may be provided.
  • a dielectric layer may be provided at the side portion of the exposed groove.
  • the side surface portion of the exposed groove may be provided with a dielectric layer and a reflective layer sequentially.
  • the reflective layer may be composed of at least one of a metal reflection layer, an omnidirectional reflector layer, and a distributed Bragg reflectometer layer.
  • the metal reflection layer may include one of Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt or an alloy of these metals.
  • the dielectric layer may be made of at least one of MgF 2 , CaF 2 , SiO 2 , SiOx, SiN, SiNx, Si 3 N 4 , Al 2 O 3 , GaO, TiO 2 , HfO 2 , CuO, MgO, SiOF. have.
  • a dielectric layer covering the p-type semiconductor layer may be provided.
  • a reflective layer covering the p-type semiconductor layer may be provided.
  • a method of manufacturing a nitride semiconductor light emitting device including: (a) sequentially stacking an n-type semiconductor layer, an active layer, and a p-type semiconductor layer on a substrate; And (b) forming an exposure groove having an image narrowing shape formed by etching the p-type semiconductor layer, the active layer, and a portion of the n-type semiconductor layer so that a portion of the n-type semiconductor layer is exposed.
  • the step (b) may include: (b1-1) thermal reflow of an organic material or a chemical reflow of an organic material or a mixture of the two phenomena on the p-type semiconductor layer. Forming an organic structure of superb order light through chemical-thermal reflow; And (b1-2) etching the exposed portions of the n-type semiconductor layer to form the exposed grooves.
  • step (b) comprises: (b2-1) forming a photoresist on the p-type semiconductor layer; And (b2-2) etching the exposed portions of the n-type semiconductor layer to form the exposed grooves.
  • step (b) comprises: (b3-1) preparing micron-sized spherical materials on the p-type semiconductor layer; And (b3-2) etching the exposed portions of the n-type semiconductor layer to form the exposed grooves.
  • the step (b) comprises (b4-1) exposing at least one of the n-type semiconductor layer, the active layer, and the p-type semiconductor layer using an n-th photomask having a groove having a predetermined shape. And etching to form an n-layer step groove; And (b4-2) at least one of the n-type semiconductor layer, the active layer, and the p-type semiconductor layer by using an n + 1 photomask in which a groove having a size smaller than that of the n-th photomask is formed. And exposing and etching to form n + 1 layer step grooves on the n layer step grooves.
  • step (b) comprises: (b5-1) forming a pyramidal photoresist structure having a multi-stage stacked structure on the p-type semiconductor layer; And (b5-2) etching the exposed portions of the n-type semiconductor layer to form the exposed grooves.
  • step (c1) forming a dielectric layer on the side portion of the exposed groove or the p-type semiconductor layer; may be configured to further include.
  • step (c2) forming a reflective layer on the side portion of the exposed groove or the p-type semiconductor layer; may be configured to further include.
  • step (c1) forming a dielectric layer on the side portion of the exposed groove or the p-type semiconductor layer; And (c2) forming a reflective layer on the dielectric layer.
  • the dielectric layer may be made of at least one of MgF 2 , CaF 2 , SiO 2 , SiOx, SiN, SiNx, Si 3 N 4 , Al 2 O 3 , GaO, TiO 2 , HfO 2 , CuO, MgO, SiOF. have.
  • the reflective layer may be composed of at least one of a metal reflection layer, an omnidirectional reflector layer, and a distributed Bragg reflectometer layer.
  • the present invention forms an exposure groove in the upper and lower narrowing channels formed so that a portion of the n-type semiconductor layer is exposed so that the light emitted to the side of the active layer is reflected downward from the inclined surface of the exposure groove to improve the light extraction efficiency.
  • a dielectric layer and a reflective layer on the inclined surface of the exposed groove, there is an advantage that can further improve the light extraction efficiency.
  • FIG. 1 is a cross-sectional view illustrating a conventional semiconductor light emitting device.
  • FIGS. 2A and 2B are cross-sectional views illustrating a nitride semiconductor light emitting device according to an embodiment of the present invention.
  • FIG. 3 is an enlarged view of a portion 'A' of FIG. 2A.
  • FIG. 4 is a flowchart illustrating a manufacturing process of a nitride semiconductor light emitting device according to an embodiment of the present invention.
  • FIG. 5 is a flow chart showing another manufacturing process of the nitride semiconductor light emitting device according to an embodiment of the present invention.
  • FIG. 6 is a flowchart illustrating a process of forming an exposed groove of a nitride semiconductor light emitting device according to an embodiment of the present invention.
  • FIG. 7 is a flowchart illustrating a process of forming another exposed groove of the nitride semiconductor light emitting device according to the exemplary embodiment of the present invention.
  • FIG. 8 is a flowchart illustrating a process of forming another exposed groove in the nitride semiconductor light emitting device according to the embodiment of the present invention.
  • FIG. 9 is a flowchart illustrating a process of forming another exposed groove in the nitride semiconductor light emitting device according to the embodiment of the present invention.
  • FIG. 10 is a plan view illustrating a planar shape of the nitride semiconductor light emitting device according to the exemplary embodiment of the present invention.
  • FIG. 11 is a cross-sectional view illustrating a flip chip to which a nitride semiconductor light emitting device according to an exemplary embodiment of the present invention is applied.
  • the terms are used only for the purpose of distinguishing one component from another.
  • the first component may be referred to as the second component, and similarly, the second component may also be referred to as the first component.
  • the n-type semiconductor layer 100, the active layer 200, and the p-type are sequentially stacked on the substrate P.
  • the nitride semiconductor light emitting device including the semiconductor layer 300 may include a spacer layer, a hole injection layer, and an electron blocking layer between the active layer 200 and the p-type semiconductor layer 300.
  • the n-type metal layer 110 electrically connected to the n-electrode 120 and the p-type metal layer 310 electrically connected to the p-electrode 320 may be provided.
  • the p-type semiconductor layer 300, the active layer 200, and a portion of the n-type semiconductor layer 100 are etched to expose a portion of the n-type semiconductor layer 100.
  • Sangsang River Strait At least one exposed groove (S) of the shape is provided.
  • the exposed groove S is formed to pass through the electron blocking layer, the hole injection layer, and the spacer together.
  • the exposed groove S has a wide upper portion and a narrow lower light receiving narrow shape, the side portion is inclined, and the light directed from the active layer 200 toward the side slope portion of the exposed groove S is reflected downward.
  • the dielectric layer 400 has a function of preventing an electrical short between the metal and the active layer, a function of causing Fresnel reflection and total reflection, and a surface passivation to reduce leakage current. To function.
  • reflection may be performed through the air layer in contact with the active layer 200.
  • the exposed groove S may be a variety of shapes as long as it can reflect the light toward the exposed groove S in the active layer 200, such as a shape of a normal light, for example, an inverted trapezoidal shape, a U shape, a step shape, and the like. Of course, it is applicable to the shape.
  • the side slope portion of the exposed groove (S) may be provided with a reflective layer 500 for improving the light reflection efficiency
  • the reflective layer 500 is at least of the metal reflective layer, omni-directional reflector layer, distribution Bragg reflector layer It can be composed of either layer.
  • the metal reflection layer may include at least one of Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt, but is not limited thereto.
  • the omnidirectional reflector layer may comprise a low refractive index material and a highly reflective metal layer. Fresnel reflection and total reflection by low refractive index material and reflection by metal layer can occur together, which can reflect and extract a large amount of light. Low refractive index materials may have dielectric or porous nanostructures.
  • the highly reflective metal layer may include at least one of Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, and Pt, but is not limited thereto.
  • the distributed Bragg reflector layer may include a repetitive layered structure of two material layers having different refractive indices, and the thickness of each layer may be formed to be about 1/4 of the emission wavelength of the semiconductor light emitting device.
  • the reflective layer 500 increases the reflectance of the light emitted from the active layer 200 toward the exposed groove S to further improve light extraction efficiency downward.
  • the dielectric layer 400 may be further provided inside the reflective layer 500. That is, the dielectric layer 400 and the reflective layer 500 are sequentially deposited on the side slope portion of the nozzle groove.
  • the dielectric layer 400 may be formed of at least one of MgF 2 , CaF 2 , SiO 2 , SiOx, SiN, SiNx, Si 3 N 4 , Al 2 O 3 , GaO, TiO 2 , HfO 2 , CuO, MgO, and SiOF. have.
  • Deposition of the dielectric layer 400 is atomic layer deposition (ALD), thin film deposition (sputtering), electron beam deposition (E-Beam evaporation), thermal evaporation (thermal evaporation), pulsed laser deposition (pulsed laser deposition),
  • ALD atomic layer deposition
  • sputtering thin film deposition
  • E-Beam evaporation electron beam deposition
  • thermal evaporation thermal evaporation
  • pulsed laser deposition pulsed laser deposition
  • the deposition may be performed by at least one of chemical vapor deposition (CVD).
  • the deposition of the reflective layer 500 may be performed by at least one deposition method among thin film deposition, e-beam evaporation, thermal evaporation, and pulsed laser deposition.
  • the dielectric layer 400 and the reflective layer 500 may be sequentially provided on the p-type semiconductor layer 300, and as shown in FIG. 3, the p-type semiconductor layer 300 may be provided. Light toward the bottom is reflected to the bottom can further improve the light extraction efficiency downward.
  • the exposed groove S as described above may be formed by forming at least one of strip shape, circle shape, ellipse shape, polygon shape, and ring shape individually or in rows.
  • various shapes other than the above-described shape may not be excluded.
  • the nitride semiconductor light emitting device configured as described above may be applied to a flip chip.
  • the n-type metal layer 110 formed on the n-type semiconductor layer 100 of the nitride semiconductor light emitting device is connected to the n-type electrode 120 of the submount substrate P 'through the first bump, and the p-type The p-type metal layer 310 formed on the semiconductor layer 300 may be connected to the p-type electrode 320 of the submount substrate P ′ through the second bump.
  • n-type semiconductor layer 100, the active layer 200, the p-type semiconductor layer 300 sequentially stacked on the substrate (P)
  • an image light narrowing shape formed by etching the p-type semiconductor layer 300, the active layer 200, and a portion of the n-type semiconductor layer 100 so that a portion of the n-type semiconductor layer 100 is exposed. It comprises a step of forming an exposed groove (S) of.
  • the step (a) is a step of sequentially stacking the n-type semiconductor layer 100, the active layer 200, and the p-type semiconductor layer 300 on the substrate (P), manufactured by a known general semiconductor manufacturing process The detailed description may be omitted.
  • a step of forming the exposed groove (S) of the shape as shown in Figures 4 to 9 can be formed through various methods.
  • the formation of the exposed groove S may include thermal reflow of an organic material or chemical ash of the organic material on the p-type semiconductor layer 300. Forming an organic structure having a light and white light through a chemical reflow or a chemical-thermal reflow, and etching the exposed portion of the n-type semiconductor layer 100 to expose the exposed structure. It may comprise a step of forming a groove (S).
  • the organic photoresist PR in the state in which the organic photoresist PR having a rectangular cross section is stacked on the p-type semiconductor layer 300 in a predetermined pattern, the organic photoresist PR through thermal reflow phenomenon or chemical reflow phenomenon.
  • the cross-sectional shape of the cross-sectional shape of the light narrowing shape such as a lens or trapezoidal shape, and then through the isotropic or anisotropic etching process so that a portion of the n-type semiconductor layer 100 is exposed to the light narrowing shape exposure groove (S) Can be formed.
  • Chemical reflow is a method of accelerating the reflow by putting the photoresist together with the solvent in a sealed place such as a chamber to allow the vapor of the solvent to be absorbed into the photoresist, thereby slowing the cross linking phenomenon of the photoresist slightly.
  • the photoresist increases in temperature (above 100 ° C)
  • the degree of reflow increases, resulting in a lens-like cross-border light due to its surface tension (like water droplets rounded on a metal surface), and at the same time cross linking The phenomenon also occurs.
  • the organic photoresist (PR) having a rectangular cross-section through the thermal reflow phenomenon to be in the form of a light narrowing light, such as a lens or trapezoidal shape it is preferable to treat between 80 °C to 250 °C.
  • the temperature is lower than 80 ° C., since the temperature is lower than the glass transition temperature inherent to the photoresist, reflow is difficult to occur, and thus it is difficult to be formed into a super narrow light shape such as a lens or a trapezoidal shape.
  • the photoresist (PR) hardens due to the cross linking phenomenon between PR), and it is difficult to be formed in the shape of an upper and lower light such as a lens or a trapezoidal shape.
  • the formation of the exposed groove S may include forming a photoresist PR on the p-type semiconductor layer 300 and the n-type semiconductor layer ( It may be configured to include a step of forming an exposed groove (S) by etching to expose a portion of 100).
  • the organic photoresist (PR) is laminated on the p-type semiconductor layer 300 in a predetermined pattern, and is then imaged through an isotropic or anisotropic etching process so that a portion of the n-type semiconductor layer 100 is exposed.
  • An exposed groove S having a lower narrow shape may be formed.
  • the formation of the exposed groove S may include preparing spherical materials having a micron size on the p-type semiconductor layer 300 and the n-type semiconductor layer ( It may be configured to include a step of forming an exposed groove (S) by etching to expose a portion of 100).
  • a micron-sized spherical material for example, micro balls made of polystyrene, micro balls made of SiO 2 , etc.
  • the n-type semiconductor layer It may be configured to include a step of forming an exposed groove (S) by etching to expose a portion of 100).
  • the n-type semiconductor layer 100 and the active layer 200 may be formed by using the n-th photomask on which the exposed groove S is formed. and n-th step grooves formed by exposing and etching at least one of the p-type semiconductor layers 300 to form an n-layer step groove, and a groove having a smaller size than that of the n-th photomask.
  • N + 1 layer steps on the n-layer step groove by exposing and etching at least one of the n-type semiconductor layer 100, the active layer 200, and the p-type semiconductor layer 300 using a photomask. And forming a groove.
  • a portion of the p-type semiconductor layer 300 is exposed and etched using the first optical mask PM1 having a groove having a predetermined size formed on the p-type semiconductor layer 300 to form a one-layer step groove h1. And then, the p-type semiconductor layer 300, the active layer 200, and the n-type semiconductor layer (using the second photomask PM2 having a groove smaller in size than the first photomask PM1). A part of 100 is exposed and etched to form a two-layer step groove h2, and thereafter, n is formed using a third photomask PM3 having a groove smaller in size than the second photomask PM2. A portion of the type semiconductor layer 100 may be further exposed and etched to form three-layer step grooves h3 to form the exposed grooves S.
  • the exposure groove S may be formed by forming a pyramidal photoresist structure having a multi-stacked structure on the p-type semiconductor layer 300 and the n-type semiconductor layer 100. It may be configured to include a step of forming an exposed groove (S) by etching to expose a portion of the.
  • the first photoresist PR1 and the second photoresist PR2 having a width smaller than the first photoresist PR1 on the top surface of the first photoresist PR1 on the p-type semiconductor layer 300.
  • a third photoresist (PR3) having a smaller width than the second photoresist (PR2) on the upper surface of the second photoresist (PR2) in sequence to form a pyramid photoresist structure, and then
  • the exposed grooves S may be formed by etching the exposed portions of the n-type semiconductor layer 100.
  • the exposure groove S may be formed through various methods, and in addition to the above-described method, any method of forming the exposure groove S in the form of a light beam subsidiary may be adopted.
  • the method may further include forming a reflective layer 500 on the semiconductor semiconductor layer 300, or forming a dielectric layer 400 on a side portion of the exposed groove S or the p-type semiconductor layer 300. It may be configured to further include all the steps of forming the reflective layer 500 in the 400.
  • the dielectric layer 400 and the reflective layer 500 are sequentially stacked on only side portions of the exposed groove S, or as shown in FIG. 5, the exposed groove ( The dielectric layer 400 and the reflective layer 500 may be sequentially stacked on the side surface of S) and the p-type semiconductor layer 300.
  • the dielectric layer 400 may be formed of at least one of MgF 2 , CaF 2 , SiO 2 , SiOx, SiN, SiNx, Si 3 N 4 , Al 2 O 3 , GaO, TiO 2 , HfO 2 , CuO, MgO, and SiOF.
  • the reflective layer 500 may include at least one of a metal reflection layer, an omnidirectional reflector layer, and a distributed Bragg reflectometer layer.
  • the metal reflection layer may be Au, Ag, Al, Ni, Cu, Rh, Pd, It may include at least one of Zn, Ru, La, Ti, Pt.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

본 발명은 n형 반도체층의 일부가 노출되도록 형성된 노출홈을 형성하여 활성층의 측방으로 발광된 빛이 하방으로 반사되어 광추출효율을 향상시킬 수 있으며, 특히, 상기 노출홈의 경사면에 유전체층과 반사층을 형성함에 따라 광추출효율을 더욱 향상시킬 수 있는 질화물 반도체 발광소자 및 이의 제조방법에 관한 것이다. 이를 위한 본 발명의 질화물 반도체 발광소자 및 이의 제조방법은, 기판상에 순차적으로 적층되는 n형 반도체층, 활성층, p형 반도체층을 포함하는 질화물 반도체 발광소자에 있어서, 상기 n형 반도체층의 일부가 노출되도록 상기 p형 반도체층, 활성층 및 상기 n형 반도체층의 일부가 식각되어 형성된 상광하협 형상의 적어도 하나의 노출홈;이 구비되며, 상기 활성층에서 상기 노출홈의 측면부로 반사되는 빛이 하방으로 반사되도록 구성된다.

Description

질화물 반도체 발광소자 및 이의 제조방법
본 발명은 질화물 반도체 발광소자 및 이의 제조방법에 관한 것으로서, 더욱 상세하게는, n형 반도체층의 일부가 노출되도록 형성된 상광하협의 노출홈을 형성하여 활성층의 측방으로 발광된 빛이 상기 노출홈의 경사면에서 하방으로 반사되어 광추출효율을 향상시킬 수 있으며, 특히, 상기 노출홈의 경사면에 유전체층과 반사층을 형성함에 따라 광추출효율을 더욱 향상시킬 수 있는 질화물 반도체 발광소자 및 이의 제조방법에 관한 것이다.
AlGaNInN 등과 같은 질화물 반도체는 직접 천이형의 에너지 구조를 가지며, Al, In, 및 Ga의 조합을 통하여 0.66eV(InN)에서 6.2eV(AlN)까지의 에너지 밴드갭을 조절할 수 있어서, 적외선 영역에서부터 자외선 영역까지 넓은 파장 영역을 갖는 발광 소자에 사용된다.
질화물계 반도체의 대표적인 응용분야로 풀컬러 디스플레이, 교통 신호등, 일반조명 및 광통신 기기의 광원이 있으며, 자외선, 백색 발광 다이오드(light emitting diodes) 또는 레이저 다이오드(laser diode)의 형태로 적용된다.
이러한 질화물계 발광 소자는 n형 및 p형 질화물 반도체층 사이에 위치한 다중양자우물 구조의 활성층을 포함할 수 있으며, 상기 활성층 내의 양자우물층에서 전자와 정공이 재결합하는 원리로 빛을 생성한다.
도 1은 종래의 반도체 발광 소자를 설명하기 위한 단면도로써, 도 1을 참조하면, 상기 종래의 반도체 발광 소자는 기판(1), n형 반도체층(10), 활성층(20), p형 반도체층(30), n형금속층(11), n-전극(12), p형금속층(31) 및 p-전극(32)을 포함하여 구성되며, 활성층(20)과 p형 반도체층(30) 사이에 스페이서층, 정공주입층, 전자차단층 등이 더욱 구비될 수 있다.
이러한 종래의 발광 소자는 n형 반도체층(10)과 p형 반도체층(30) 사이에 다중양자우물 구조의 활성층(20)을 포함하며 내부 양자 효율을 개선하고 있으며, 다중양자우물 구조 내의 AlGaInN 우물층의 In 함량 및 Al 함량을 조절하여 원하는 파장의 빛을 방출할 수 있다.
상술한 바와 같은 구조의 반도체 발광 소자에 전류가 인가되면, n형 반도체층(10)과 p형 반도체층(30)으로부터 각각 전자와 정공이 제공되고, 전자와 정공이 활성층(20)에서 재결합되어 빛이 발생하게 된다.
이때, 발생되는 빛의 추출효율을 높이기 위하여 p형 반도체층(30) 상단부는 건식 에칭 또는 습식 에칭 또는 리소그래피(lithography)를 통하여 거친 표면을 갖도록 하거나 특정한 구조체를 형성할 수 있다.
한편, 소자 특성의 향상을 위해, 소자를 뒤집어 소자의 패드와 기판을 전기적, 기계적으로 연결하는 플립칩 기술이 적용되기도 한다. 플립칩 기술을 통해 열분산 효율이 증가하여 반도체 발광소자의 열특성이 향상되고, 투명전극과 전극패드에서 흡수되는 빛의 손실을 줄이며, 기판 방향으로 발광되는 빛을 추출함으로써 반도체 발광소자의 광추출효율이 높아진다. 플립칩 기술이 적용된 경우 p전극 방향으로 생성된 빛을 반사시키도록 반사 p전극을 형성하여, 광추출효율을 더욱 개선 시킨다. 일례로, 심자외선 영역의 반도체 발광소자의 경우, p전극 형성을 위한 p타입 GaN층을 포함하고 있어, p전극 방향으로 발생한 심자외선의 흡수가 심각하게 발생하기 때문에, 일반적인 경우 플립칩 기술을 통해 기판 방향으로 발생한 빛을 추출한다.
하지만, 종래의 표면 러프닝 등의 광추출 향상 기술과 일반적은 플립칩 구조는 측면 발광의 빛이 많은 자외선, 심자외선 발광소자에 적용하기에 근본적인 제한이 있다. 그 이유는, (0001) 방향으로 성장된 심자외선 발광소자, 즉, Al 조성이 큰 질화물 반도체 기반 발광소자의 경우 측면 발광이 강한 비등방성 빛이 생성되기 때문이다. 결과적으로 광추출효율 향상 및 외부 양자효율의 향상을 위해서 종래와 다른 새로운 방법이 요구된다.
선행기술문헌:등록특허 제10-0696194호(2007.03.12)
상기 종래 기술에 따른 문제점을 해결하기 위한 본 발명의 목적은, n형 반도체층의 일부가 노출되도록 형성된 상광하협의 노출홈을 형성하여 활성층의 측방으로 발광된 빛이 상기 노출홈의 경사면에서 하방으로 반사되어 광추출효율을 향상시키며, 특히, 상기 노출홈의 경사면에 유전체층과 반사층을 형성함에 따라 광추출효율을 더욱 향상시킬 수 있는 질화물 반도체 발광소자 및 이의 제조방법을 제공함에 있다.
상기 기술적 과제를 해결하기 위한 본 발명의 질화물 반도체 발광소자는, 기판상에 순차적으로 적층되는 n형 반도체층, 활성층, p형 반도체층을 포함하는 질화물 반도체 발광소자에 있어서, 상기 n형 반도체층의 일부가 노출되도록 상기 p형 반도체층, 활성층 및 상기 n형 반도체층의 일부가 식각되어 형성된 상광하협 형상의 적어도 하나의 노출홈;이 구비되며, 상기 활성층에서 상기 노출홈의 측면부로 반사되는 빛이 하방으로 반사되도록 구성된다. 이러한 소자는 플립칩 구조에 적용될 수 있다.
바람직하게, 상기 노출홈의 측면부에는 반사층;이 구비될 수 있다.
바람직하게, 상기 노출홈의 측면부에는 유전체층;이 구비될 수 있다.
바람직하게, 상기 노출홈의 측면부에는 유전체층 및 반사층이 순차적으로 구비될 수 있다.
바람직하게, 상기 반사층은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성될 수 있다.
바람직하게, 상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 하나나 이들 금속의 합금을 포함할 수 있다.
바람직하게, 상기 유전체층은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄질 수 있다.
바람직하게, 상기 p형 반도체층을 커버하는 유전체층;이 구비될 수 있다.
바람직하게, 상기 p형 반도체층을 커버하는 반사층;이 구비될 수 있다.
상기 기술적 과제를 해결하기 위한 본 발명의 질화물 반도체 발광소자의 제조방법은, (a) 기판상에 n형 반도체층, 활성층, p형 반도체층을 순차적으로 적층하는 단계; 및 (b) 상기 n형 반도체층의 일부가 노출되도록 상기 p형 반도체층, 활성층 및 상기 n형 반도체층의 일부가 식각되어 형성된 상광하협 형상의 노출홈을 형성하는 단계;를 포함하여 구성된다.
바람직하게, 상기 (b) 단계는, (b1-1) 상기 p형 반도체층 상에 유기물의 열적 재흐름 현상(thermal reflow) 또는 유기물의 화학적 재흐름 현상(chemical reflow) 또는 이 둘 현상이 혼합된 현상(chemical-thermal reflow)을 통해 상협하광의 유기물 구조물을 형성하는 단계; 및 (b1-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계는, (b2-1) 상기 p형 반도체층 상에 포토레지스트를 형성하는 단계; 및 (b2-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계는, (b3-1) 상기 p형 반도체층 상에 마이크론 크기의 구형 물질들을 마련하는 단계; 및 (b3-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계는, (b4-1) 소정 형상의 홈이 형성된 제n의 광마스크를 이용하여 상기 n형 반도체층, 활성층, p형 반도체층 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 n층 단계홈을 형성하는 단계; 및 (b4-2) 상기 제n의 광마스크의 홈보다 작은 크기의 홈이 형성된 제n+1의 광마스크를 이용하여 상기 n형 반도체층, 활성층, p형 반도체층 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 상기 n층 단계홈 상에 n+1층 단계홈을 형성하는 단계;를 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계는, (b5-1) 상기 p형 반도체층 상에 다단 적층 구조의 피라미드형 포토레지스트 구조물을 형성하는 단계; 및 (b5-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계 이후에, (c1) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 유전체층을 형성하는 단계;를 더 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계 이후에, (c2) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 반사층을 형성하는 단계;를 더 포함하여 구성될 수 있다.
바람직하게, 상기 (b) 단계 이후에, (c1) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 유전체층을 형성하는 단계; 및 (c2) 상기 유전체층에 반사층을 형성하는 단계;를 더 포함하여 구성될 수 있다.
바람직하게, 상기 유전체층은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄질 수 있다.
바람직하게, 상기 반사층은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성될 수 있다.
바람직하게, 상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 하나나 이들 금속의 합금을 포함할 수 있다.
상술한 바와 같은 본 발명은, n형 반도체층의 일부가 노출되도록 형성된 상광하협의 노출홈을 형성하여 활성층의 측방으로 발광된 빛이 상기 노출홈의 경사면에서 하방으로 반사되어 광추출효율을 향상시킬 수 있으며, 특히, 상기 노출홈의 경사면에 유전체층과 반사층을 형성함에 따라 광추출효율을 더욱 향상시킬 수 있는 이점이 있다.
도 1은 종래의 반도체 발광 소자를 설명하기 위한 단면도이다.
도 2a 및 도 2b는 본 발명의 일실시예에 따른 질화물 반도체 발광소자를 도시한 단면도이다.
도 3은 도 2a의 'A'부분 확대도이다.
도 4는 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 제조과정을 도시한 순서도이다.
도 5는 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 다른 제조과정을 도시한 순서도이다.
도 6은 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 노출홈 형성과정을 도시한 순서도이다.
도 7은 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 다른 노출홈 형성과정을 도시한 순서도이다.
도 8은 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 또다른 노출홈 형성과정을 도시한 순서도이다.
도 9는 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 또다른 노출홈 형성과정을 도시한 순서도이다.
도 10은 본 발명의 일실시예에 따른 질화물 반도체 발광소자의 평면형상을 도시한 평면도이다.
도 11은 본 발명의 일실시예에 따른 질화물 반도체 발광소자가 적용된 프립칩을 도시한 단면도이다.
본 발명은 그 기술적 사상 또는 주요한 특징으로부터 벗어남이 없이 다른 여러가지 형태로 실시될 수 있다. 따라서, 본 발명의 실시예들은 모든 점에서 단순한 예시에 지나지 않으며 한정적으로 해석되어서는 안된다.
제1, 제2등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다.
상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1구성요소는 제2구성요소로 명명될 수 있고, 유사하게 제2구성요소도 제1구성요소로 명명될 수 있다.
및/또는 이라는 용어는 복수의 관련된 기재된 항목들의 조합 또는 복수의 관련된 기재된 항목들 중의 어느 항목을 포함한다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다.
반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "구비하다", "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다.
일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하되, 도면 부호에 관계없이 동일하거나 대응하는 구성 요소는 동일한 참조 번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
본 발명을 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
본 발명의 일실시예에 따른 질화물 반도체 발광소자는, 도 2a 및 도 2b에 도시된 바와 같이, 기판(P)상에 순차적으로 적층되는 n형 반도체층(100), 활성층(200), p형 반도체층(300)을 포함하는 질화물 반도체 발광소자이며, 활성층(200)과 p형 반도체층(300)의 사이에는 스페이서층, 정공주입층, 전자차단층이 더욱 구비될 수 있다.
한편, 전기적 성질을 좋게 하기 위하여, n전극(120)과 전기적으로 연결되는 n형금속층(110), p전극(320)와 전기적으로 연결되는 p형금속층(310)이 구비될 수 있다.
한편, 본 실시예의 질화물 반도체 발광소자는, 상기 n형 반도체층(100)의 일부가 노출되도록 상기 p형 반도체층(300), 활성층(200) 및 상기 n형 반도체층(100)의 일부가 식각되어 형성된 상광하협(
Figure PCTKR2015002057-appb-I000001
) 형상의 적어도 하나의 노출홈(S)이 구비된다.
한편, 질화물 반도체 발광소자에 스페이서층, 정공주입층, 전자차단층이 구비된 경우에는, 상기 노출홈(S)은 상기 전자차단층, 정공주입층, 스페이서도 함께 관통하도록 형성된다.
상기 노출홈(S)은 상부가 넓고 하부가 좁은 상광하협 형상으로 형성되어 측면부가 경사지게 형성되며, 상기 활성층(200)에서 상기 노출홈(S)의 측면경사부로 향하는 빛이 하방으로 반사된다.
활성층(200)은 높은 굴절률(AlGaN, n=2.5)을 가지고 있으며, 활성층(200)과 맞닿는 공기층(또는 활성층(200)의 표면에 구비된 유전체층(400))은 낮은 굴절률(ex. MgF2는 n=1.4 , 공기는 n=1)을 가지고 있는데, 이러한 이유로, 활성층(200)과 공기층(또는 유전체층(400)) 간의 큰 굴절률 차이로 인한 프레넬 반사(fresnel reflection) 및 전반사가 일어날 수 있게 되며, 이러한 현상으로 많은 양의 빛이 반사될 수 있다.
상기 유전체층(400)은, 금속과 활성층 사이의 전기적 쇼트(short)를 방지하는 기능, 프레넬 반사 및 전반사가 일어나도록 하는 기능, 그리고 소자 표면을 덮어서 (surface passivation) 누설 전류(leakage current)를 감소시키는 기능을 한다.
만약, 유전체층(400)과 반사층(500)을 형성하지 않을 경우에, 활성층(200)과 맞닿는 공기층을 통해 반사를 일을킬 수 있는 것이다.
상기 노출홈(S)은 상광하협의 형상, 예를 들어, 역사다리꼴 형상, U자 형상, 계단 형상 등 상기 활성층(200)에서 상기 노출홈(S)을 향하는 빛을 하방으로 반사할 수만 있다면 다양한 형상으로 적용가능함은 물론이다.
한편, 상기 노출홈(S)의 측면경사부에는 빛의 반사효율을 높이기 위한 반사층(500)이 구비될 수 있으며, 상기 반사층(500)은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성될 수 있다.
상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 적어도 어느 하나를 포함하여 구성될 수 있으며, 이에 한정되는 것은 아니다.
상기 전방향 반사기층은 낮은 굴절률의 물질과 반사도가 높은 금속 층을 포함하여 구성될 수 있다. 낮은 굴절률의 물질에 의한 프레넬 반사 및 전반사 현상과 금속층에 의한 반사 현상이 함께 일어날 수 있으며 이로 인해 많은 양의 빛을 반사, 추출할 수 있다. 낮은 굴절률의 물질은 유전체 또는 다공성의 나노구조체를 지닐 수 있다. 반사도가 높은 금속층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 적어도 어느 하나를 포함하여 구성될 수 있으며, 이에 한정되는 것은 아니다.
상기 분포 브래그 반사계층은 굴절률이 서로 다른 두 물질층의 반복적인 층상 구조를 포함할 수 있으며, 각 층의 두께는 반도체 발광 소자의 발광 파장의 1/4배 근처로 형성될 수 있다.
상기 반사층(500)은, 상기 활성층(200)에서 상기 노출홈(S)을 향하여 발광된 빛의 반사율을 높여 하방으로의 광추출효율을 더욱 향상시키도록 기능한다.
한편, 상기 반사층(500)에 의해 발생할 수 있는 전기적 쇼트(short) 현상을 방지하기 위하여, 상기 반사층(500)의 내측에 유전체층(400)이 더욱 구비될 수 있다. 즉, 상기 노즐홈의 측면경사부에 유전체층(400) 및 반사층(500)이 순차적으로 증착되어 구비되는 것이다.
상기 유전체층(400)은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄질 수 있다.
상기 유전체층(400)의 증착은 원자층 증착(ALD, Atomic Layer Deposition), 박막 증착(sputtering), 전자빔 증착(E-Beam evaporation), 열 증착(thermal evaporation), 펄스 레이저 증착(pulsed laser deposition), 화학 증착(CVD, chemical vapor deposition) 중 적어도 어느 하나의 증착 방법으로 이뤄질 수 있다.
상기 반사층(500)의 증착은 박막 증착(sputtering), 전자빔 증착(E-Beam evaporation), 열 증착(thermal evaporation), 펄스 레이저 증착(pulsed laser deposition) 중 적어도 어느 하나의 증착 방법으로 이뤄질 수 있다.
한편, 상기 p형 반도체층(300) 상에도 유전체층(400) 및 반사층(500)이 순차적으로 구비될 수 있으며, 이러한 구성에 의해, 도 3에 도시된 바와 같이, 상기 p형 반도체층(300)을 향하는 빛이 하부로 반사되어 하방으로의 광추출 효율을 더욱 향상시킬 수 있다.
한편, 상술한 바와 같은 노출홈(S)은, 도 10에 도시된 바와 같이, 스트립 형상, 원 형상, 타원 형상, 다각형 형상, 링 형상 중 적어도 어느 하나의 형상이 개별 또는 열을 이루어 형성될 수 있으며, 상술한 형상 이외에도 다양한 형상이 적용될 수 있음을 배제하지 않는다.
한편, 상술한 바와 같이 구성된 질화물 반도체 발광소자를 이용하여, 도 11에 도시된 바와 같이, 플립칩에 적용할 수 있다.
구체적으로, 질화물 반도체 발광소자의 n형 반도체층(100) 상에 형성된 n형금속층(110)이 제1범프를 통하여 서브마운트기판(P')의 n형전극(120)과 연결되고, p형 반도체층(300) 상에 형성된 p형금속층(310)이 제2범프를 통하여 서브마운트기판(P')의 p형전극(320)과 연결되도록 구성될 수 있다.
이하에서는, 상술한 바와 같이 구성된 질화물 반도체 발광소자의 제조방법에 대하여 설명하도록 한다.
본 발명의 일실시예에 따른 질화물 반도체 발광소자의 제조방법은, (a) 기판(P)상에 n형 반도체층(100), 활성층(200), p형 반도체층(300)을 순차적으로 적층하는 단계 및 (b) 상기 n형 반도체층(100)의 일부가 노출되도록 상기 p형 반도체층(300), 활성층(200) 및 상기 n형 반도체층(100)의 일부가 식각되어 형성된 상광하협 형상의 노출홈(S)을 형성하는 단계를 포함하여 구성된다.
상기 (a) 단계는, 기판(P)상에 n형 반도체층(100), 활성층(200), p형 반도체층(300)을 순차적으로 적층하는 단계로서, 공지의 일반적인 반도체 제조공정을 통해 제조될 수 있으며, 구체적인 설명은 생략하도록 한다.
상기 (b) 단계는, 상기 n형 반도체층(100)의 일부가 노출되도록 상기 p형 반도체층(300), 활성층(200) 및 상기 n형 반도체층(100)의 일부가 식각되어 형성된 상광하협 형상의 노출홈(S)을 형성하는 단계로서, 도 4 내지 도 9에 도시된 바와 같이 다양한 방법을 통해 형성될 수 있다.
예를 들어, 도 4 및 도 5에 도시된 바와 같이, 상기 노출홈(S)의 형성은, 상기 p형 반도체층(300) 상에 유기물의 열적 재흐름 현상(thermal reflow) 또는 유기물의 화학적 재흐름 현상(chemical reflow) 또는 이 둘 현상이 혼합된 현상(chemical-thermal reflow)을 통해 상협하광의 유기물 구조물을 형성하는 단계 및 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성하는 단계를 포함하여 구성될 수 있다.
구체적으로, p형 반도체층(300) 상에 소정의 패턴으로 단면이 직사각형인 유기물 포토레지스트(PR)를 적층한 상태에서, 열적 재흐름 현상 또는 화학적 재흐름 현상을 통해 상기 유기물 포토레지스트(PR)의 단면 형상이 대략 렌즈 또는 사다리꼴 형상과 같은 상협하광 형상이 되도록 하고, 이후에 상기 n형 반도체층(100)의 일부가 노출되도록 등방성 또는 비등방성 식각처리를 통해 상광하협 형상의 노출홈(S)을 형성할 수 있다.
열적 재흐름 현상을 이용하는 것은, 감광제인 포토레지스트(PR)가 일정 수준의 높은 온도(자체의 유리전이온도(glass transition temperature) 이상의 온도)가 되면 유동성을 갖게 되며, 표면장력으로 인해 대략 렌즈 또는 사다리꼴 형상과 같은 상협하광 형상이 되는 점을 이용한 것으로 이해할 수 있다.
화학적 재흐름 현상은, 포토레지스트를 챔버(chamber)와 같은 밀폐된 곳에 용매와 함께 넣어 용매의 증기가 포토레지스트에 흡수되도록 하여 포토레지스트의 cross linking 현상을 조금 더 늦추는 것으로 reflow를 촉진시키는 방법이며, 포토레지스트는 온도가 증가할수록(100℃ 이상) reflow되는 정도가 증가하여 자체의 표면장력으로 인하여 렌즈 모양의 상협하광 형상을 띄게 되며(금속 표면에 물방울이 둥근 형상을 띄는 것과 같음), 동시에 cross linking 현상도 일어나게 된다.
온도가 더욱 증가하여 160℃이상의 매우 높은 온도에 도달하게 되면, cross linking현상이 심하게 진행되어 포토레지스트가 굳어지는 현상이 발생하는데, 화학적 재흐름 현상은 이러한 cross linking현상 진행을 더디게 하여 더욱 reflow가 잘되게 한다.
이때, 상기 열적 재흐름 현상을 통해 단면이 직사각형인 유기물 포토레지스트(PR)를 대략 렌즈 또는 사다리꼴 형상과 같은 상협하광 형상이 되도록 하는 경우에, 80℃ 내지 250℃의 사이에서 처리하는 것이 바람직하며, 이는, 80℃ 미만인 경우에는 온도가 포토레지스트(PR) 고유의 glass transition temperature 보다 낮기 때문에 reflow가 일어나기 어려워 대략 렌즈 또는 사다리꼴 형상과 같은 상협하광 형상으로 형성되기 어려우며, 250℃ 초과인 경우에는 포토레지스트(PR)사이의 cross linking 현상으로 포토레지스트(PR)가 딱딱하게 굳어져 대략 렌즈 또는 사다리꼴 형상과 같은 상협하광 형상으로 형성되기 어렵기 때문이다.
또한, 예를 들어, 도 6에 도시된 바와 같이, 상기 노출홈(S)의 형성은, 상기 p형 반도체층(300) 상에 포토레지스트(PR)를 형성하는 단계 및 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성하는 단계를 포함하여 구성될 수 있다.
구체적으로, p형 반도체층(300) 상에 소정의 패턴으로 유기물 포토레지스트(PR)를 적층하고, 이후에 상기 n형 반도체층(100)의 일부가 노출되도록 등방성 또는 비등방성 식각처리를 통해 상광하협 형상의 노출홈(S)을 형성할 수 있다.
또한, 예를 들어, 도 7에 도시된 바와 같이, 상기 노출홈(S)의 형성은, 상기 p형 반도체층(300) 상에 마이크론 크기의 구형 물질들을 마련하는 단계 및 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성하는 단계를 포함하여 구성될 수 있다.
구체적으로, p형 반도체층(300) 상에 마이크론 크기의 구형 물질(예, 폴리스티렌 재질의 마이크로 볼, SiO2 재질의 마이크로 볼 등)을 소정의 패턴으로 도포하고, 이후에 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성하는 단계를 포함하여 구성될 수 있다.
또한, 예를 들어, 도 8에 도시된 바와 같이, 상기 노출홈(S)의 형성은, 소정 형상의 홈이 형성된 제n의 광마스크를 이용하여 상기 n형 반도체층(100), 활성층(200), p형 반도체층(300) 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 n층 단계홈을 형성하는 단계 및 상기 제n의 광마스크의 홈보다 작은 크기의 홈이 형성된 제n+1의 광마스크를 이용하여 상기 n형 반도체층(100), 활성층(200), p형 반도체층(300) 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 상기 n층 단계홈 상에 n+1층 단계홈을 형성하는 단계를 포함하여 구성될 수 있다.
구체적으로, p형 반도체층(300) 상에 소정 크기의 홈이 형성된 제1광마스크(PM1)를 이용하여 p형 반도체층(300)의 일부를 노광처리하고 에칭하여 1층 단계홈(h1)을 형성하고, 이후에, 상기 제1광마스크(PM1)보다 작은 크기의 홈이 형성된 제2광마스크(PM2)를 이용하여 p형 반도체층(300), 활성층(200), n형 반도체층(100)의 일부를 노광처리하고 에칭하여 2층 단계홈(h2)을 형성하며, 이후에, 상기 제2광마스크(PM2)보다 작은 크기의 홈이 형성된 제3광마스크(PM3)를 이용하여 n형 반도체층(100)의 일부를 더욱 노광처리하고 에칭하여 3층 단계홈(h3)을 형성하여 상기 노출홈(S)을 형성할 수 있다.
도 9에 도시된 바와 같이, 상기 노출홈(S)의 형성은, 상기 p형 반도체층(300) 상에 다단 적층 구조의 피라미드형 포토레지스트 구조물을 형성하는 단계 및 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성하는 단계를 포함하여 구성될 수 있다.
구체적으로, p형 반도체층(300) 상에 제1포토레지스트(PR1), 상기 제1포토레지스트(PR1)의 상면에 상기 제1포토레지스트(PR1)보다 작은 폭을 갖는 제2포토레지스트(PR2) 및 상기 제2포토레지스트(PR2)의 상면에 상기 제2포토레지스트(PR2)보다 작은 폭을 갖는 제3포토레지스트(PR3)를 순차적으로 다단 적층하여 피라미드형 포토레지스트 구조물을 형성하고, 이후에 상기 n형 반도체층(100)의 일부가 노출되도록 식각처리하여 상기 노출홈(S)을 형성할 수 있다.
상술한 바와 같이, 다양한 방법을 통해 상기 노출홈(S)을 형성할 수 있으며, 상술한 방법 이외에도 상광하협 형태의 노출홈(S)을 형성하는 방법이라면 채택하여 적용이 가능하다.
한편, 상기 (b) 단계 이후에, 상기 노출홈(S)의 측면부 또는 상기 p형 반도체층(300)에 유전체층(400)을 형성하는 단계, 또는, 상기 노출홈(S)의 측면부 또는 상기 p형 반도체층(300)에 반사층(500)을 형성하는 단계를 더 포함하거나, 상기 노출홈(S)의 측면부 또는 상기 p형 반도체층(300)에 유전체층(400)을 형성하는 단계와 상기 유전체층(400)에 반사층(500)을 형성하는 단계를 모두 더 포함하여 구성될 수 있다.
예를 들어, 도 4에 도시된 바와 같이, 상기 노출홈(S)의 측면부에만 유전체층(400) 및 반사층(500)을 순차적으로 적층하여 형성하거나, 도 5에 도시된 바와 같이, 상기 노출홈(S)의 측면부와 상기 p형 반도체층(300) 상에 유전체층(400)과 반사층(500)을 순차적으로 적층하여 형성할 수 있다.
상기 유전체층(400)은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄질 수 있고, 상기 반사층(500)은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성될 수 있으며, 상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 적어도 어느 하나를 포함할 수 있다.
본 발명은 첨부된 도면을 참조하여 바람직한 실시예를 중심으로 기술되었지만 당업자라면 이러한 기재로부터 본 발명의 범주를 벗어남이 없이 많은 다양하고 자명한 변형이 가능하다는 것은 명백하다. 따라서 본 발명의 범주는 이러한 많은 변형예들을 포함하도록 기술된 특허청구범위에 의해서 해석돼야 한다.

Claims (21)

  1. 기판상에 순차적으로 적층되는 n형 반도체층, 활성층, p형 반도체층을 포함하는 질화물 반도체 발광소자에 있어서,
    상기 n형 반도체층의 일부가 노출되도록 상기 p형 반도체층, 활성층 및 상기 n형 반도체층의 일부가 식각되어 형성된 상광하협 형상의 적어도 하나의 노출홈;이 구비되며, 상기 활성층에서 상기 노출홈의 측면부로 반사되는 빛이 하방으로 반사되도록 구성된 것을 특징으로 하는 질화물 반도체 발광소자.
  2. 제1항에 있어서,
    상기 노출홈의 측면부에는 반사층;이 구비된 것을 특징으로 하는 질화물 반도체 발광소자.
  3. 제1항에 있어서,
    상기 노출홈의 측면부에는 유전체층;이 구비된 것을 특징으로 하는 질화물 반도체 발광소자.
  4. 제1항에 있어서,
    상기 노출홈의 측면부에는 유전체층 및 반사층이 순차적으로 구비된 것을 특징으로 하는 질화물 반도체 발광소자.
  5. 제2항 또는 제4항에 있어서,
    상기 반사층은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성된 것을 특징으로 하는 질화물 반도체 발광소자.
  6. 제5항에 있어서,
    상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 하나나 이들 금속의 합금을 포함하는 것을 특징으로 하는 질화물 반도체 발광소자.
  7. 제3항 또는 제4항에 있어서,
    상기 유전체층은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄진 것을 특징으로 하는 질화물 반도체 발광 소자.
  8. 제1항에 있어서,
    상기 p형 반도체층을 커버하는 유전체층;이 구비된 것을 특징으로 하는 질화물 반도체 발광소자.
  9. 제1항에 있어서,
    상기 p형 반도체층을 커버하는 반사층;이 구비된 것을 특징으로 하는 질화물 반도체 발광소자.
  10. (a) 기판상에 n형 반도체층, 활성층, p형 반도체층을 순차적으로 적층하는 단계; 및
    (b) 상기 n형 반도체층의 일부가 노출되도록 상기 p형 반도체층, 활성층 및 상기 n형 반도체층의 일부가 식각되어 형성된 상광하협 형상의 노출홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  11. 제10항에 있어서,
    상기 (b) 단계는,
    (b1-1) 상기 p형 반도체층 상에 유기물의 열적 재흐름 현상(thermal reflow) 또는 유기물의 화학적 재흐름 현상(chemical reflow) 또는 이 둘 현상이 혼합된 현상(chemical-thermal reflow)을 통해 상협하광의 유기물 구조물을 형성하는 단계; 및
    (b1-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  12. 제10항에 있어서,
    상기 (b) 단계는,
    (b2-1) 상기 p형 반도체층 상에 포토레지스트를 형성하는 단계; 및
    (b2-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  13. 제10항에 있어서,
    상기 (b) 단계는,
    (b3-1) 상기 p형 반도체층 상에 마이크론 크기의 구형 물질들을 마련하는 단계; 및
    (b3-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  14. 제10항에 있어서,
    상기 (b) 단계는,
    (b4-1) 소정 형상의 홈이 형성된 제n의 광마스크를 이용하여 상기 n형 반도체층, 활성층, p형 반도체층 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 n층 단계홈을 형성하는 단계; 및
    (b4-2) 상기 제n의 광마스크의 홈보다 작은 크기의 홈이 형성된 제n+1의 광마스크를 이용하여 상기 n형 반도체층, 활성층, p형 반도체층 중 적어도 어느 하나의 층을 노광 처리하고 에칭하여 상기 n층 단계홈 상에 n+1층 단계홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  15. 제10항에 있어서,
    상기 (b) 단계는,
    (b5-1) 상기 p형 반도체층 상에 다단 적층 구조의 피라미드형 포토레지스트 구조물을 형성하는 단계; 및
    (b5-2) 상기 n형 반도체층의 일부가 노출되도록 식각처리하여 상기 노출홈을 형성하는 단계;를 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  16. 제10항에 있어서,
    상기 (b) 단계 이후에,
    (c1) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 유전체층을 형성하는 단계;를 더 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  17. 제10항에 있어서,
    상기 (b) 단계 이후에,
    (c2) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 반사층을 형성하는 단계;를 더 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  18. 제10항에 있어서,
    상기 (b) 단계 이후에,
    (c1) 상기 노출홈의 측면부 또는 상기 p형 반도체층에 유전체층을 형성하는 단계; 및
    (c2) 상기 유전체층에 반사층을 형성하는 단계;를 더 포함하여 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  19. 제16항 또는 제18항에 있어서,
    상기 유전체층은 MgF2, CaF2, SiO2, SiOx, SiN, SiNx, Si3N4, Al2O3, GaO, TiO2, HfO2, CuO, MgO, SiOF 중 적어도 어느 하나로 이뤄진 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  20. 제17항 또는 제18항에 있어서,
    상기 반사층은 금속반사층, 전방향 반사기층, 분포 브래그 반사계층 중 적어도 어느 하나의 층으로 구성된 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
  21. 제20항에 있어서,
    상기 금속반사층은 Au, Ag, Al, Ni, Cu, Rh, Pd, Zn, Ru, La, Ti, Pt 중 하나나 이들 금속의 합금을 포함하는 것을 특징으로 하는 질화물 반도체 발광소자의 제조방법.
PCT/KR2015/002057 2014-04-18 2015-03-04 질화물 반도체 발광소자 및 이의 제조방법 WO2015160084A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016561853A JP2017513234A (ja) 2014-04-18 2015-03-04 窒素窒化物半導体発光素子及びその製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0046421 2014-04-18
KR1020140046421A KR20150121306A (ko) 2014-04-18 2014-04-18 질화물 반도체 발광소자 및 이의 제조방법

Publications (1)

Publication Number Publication Date
WO2015160084A1 true WO2015160084A1 (ko) 2015-10-22

Family

ID=54324247

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2015/002057 WO2015160084A1 (ko) 2014-04-18 2015-03-04 질화물 반도체 발광소자 및 이의 제조방법

Country Status (3)

Country Link
JP (1) JP2017513234A (ko)
KR (1) KR20150121306A (ko)
WO (1) WO2015160084A1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11282981B2 (en) * 2017-11-27 2022-03-22 Seoul Viosys Co., Ltd. Passivation covered light emitting unit stack
US10892296B2 (en) 2017-11-27 2021-01-12 Seoul Viosys Co., Ltd. Light emitting device having commonly connected LED sub-units
US12100696B2 (en) 2017-11-27 2024-09-24 Seoul Viosys Co., Ltd. Light emitting diode for display and display apparatus having the same
US11527519B2 (en) 2017-11-27 2022-12-13 Seoul Viosys Co., Ltd. LED unit for display and display apparatus having the same
US10892297B2 (en) 2017-11-27 2021-01-12 Seoul Viosys Co., Ltd. Light emitting diode (LED) stack for a display
US10748881B2 (en) 2017-12-05 2020-08-18 Seoul Viosys Co., Ltd. Light emitting device with LED stack for display and display apparatus having the same
US10886327B2 (en) 2017-12-14 2021-01-05 Seoul Viosys Co., Ltd. Light emitting stacked structure and display device having the same
US11552057B2 (en) 2017-12-20 2023-01-10 Seoul Viosys Co., Ltd. LED unit for display and display apparatus having the same
US11522006B2 (en) 2017-12-21 2022-12-06 Seoul Viosys Co., Ltd. Light emitting stacked structure and display device having the same
US11552061B2 (en) 2017-12-22 2023-01-10 Seoul Viosys Co., Ltd. Light emitting device with LED stack for display and display apparatus having the same
US11114499B2 (en) 2018-01-02 2021-09-07 Seoul Viosys Co., Ltd. Display device having light emitting stacked structure
US10784240B2 (en) 2018-01-03 2020-09-22 Seoul Viosys Co., Ltd. Light emitting device with LED stack for display and display apparatus having the same
KR102443027B1 (ko) 2018-03-02 2022-09-14 삼성전자주식회사 반도체 발광소자

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060100122A (ko) * 2005-03-16 2006-09-20 김미정 반도체 소자 및 반도체 제조 방법
KR20070013292A (ko) * 2004-04-01 2007-01-30 크리 인코포레이티드 발광 소자의 레이저 패터닝 및 패터닝된 발광 소자
KR20110130204A (ko) * 2010-05-27 2011-12-05 고려대학교 산학협력단 반도체 발광소자 및 그 제조방법
JP2012049366A (ja) * 2010-08-27 2012-03-08 Toyoda Gosei Co Ltd 発光素子
KR20120028273A (ko) * 2010-09-13 2012-03-22 에피스타 코포레이션 발광 구조체

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3616584B2 (ja) * 2000-06-12 2005-02-02 鹿児島日本電気株式会社 パターン形成方法及びそれを用いた表示装置の製造方法
JP2002043633A (ja) * 2000-07-25 2002-02-08 Stanley Electric Co Ltd 白色発光ダイオ−ド
US6630689B2 (en) * 2001-05-09 2003-10-07 Lumileds Lighting, U.S. Llc Semiconductor LED flip-chip with high reflectivity dielectric coating on the mesa
JP2004056088A (ja) * 2002-05-31 2004-02-19 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体発光素子
JP2006210730A (ja) * 2005-01-28 2006-08-10 Toyoda Gosei Co Ltd 発光素子
JP2007019318A (ja) * 2005-07-08 2007-01-25 Sumitomo Chemical Co Ltd 半導体発光素子、半導体発光素子用基板の製造方法及び半導体発光素子の製造方法
JP2007103725A (ja) * 2005-10-05 2007-04-19 Toshiba Corp 半導体発光装置
JP2007173579A (ja) * 2005-12-22 2007-07-05 Matsushita Electric Works Ltd 半導体発光素子およびその製造方法
KR100682878B1 (ko) * 2006-02-09 2007-02-15 삼성전기주식회사 플립칩형 발광소자
US8154042B2 (en) * 2010-04-29 2012-04-10 Koninklijke Philips Electronics N V Light emitting device with trenches and a top contact
JP5633477B2 (ja) * 2010-08-27 2014-12-03 豊田合成株式会社 発光素子
EP2815436B1 (en) * 2012-02-16 2017-12-20 Oculus VR, LLC Micro-led array with filters

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070013292A (ko) * 2004-04-01 2007-01-30 크리 인코포레이티드 발광 소자의 레이저 패터닝 및 패터닝된 발광 소자
KR20060100122A (ko) * 2005-03-16 2006-09-20 김미정 반도체 소자 및 반도체 제조 방법
KR20110130204A (ko) * 2010-05-27 2011-12-05 고려대학교 산학협력단 반도체 발광소자 및 그 제조방법
JP2012049366A (ja) * 2010-08-27 2012-03-08 Toyoda Gosei Co Ltd 発光素子
KR20120028273A (ko) * 2010-09-13 2012-03-22 에피스타 코포레이션 발광 구조체

Also Published As

Publication number Publication date
JP2017513234A (ja) 2017-05-25
KR20150121306A (ko) 2015-10-29

Similar Documents

Publication Publication Date Title
WO2015160084A1 (ko) 질화물 반도체 발광소자 및 이의 제조방법
KR102323686B1 (ko) 발광 소자 및 그 제조 방법
WO2015194804A1 (ko) 발광 소자 및 이를 포함하는 발광소자 패키지
TWI636584B (zh) 發光二極體組件、包括該發光二極體組件的發光二極體、及微光學多層結構
WO2012023662A1 (ko) 멀티셀 구조를 갖는 발광다이오드 및 그 제조방법
KR20190099050A (ko) 포토레지스트의 광발광 패드들을 포함하는 광전자 디바이스를 제조하기 위한 프로세스
US20120112218A1 (en) Light Emitting Diode with Polarized Light Emission
KR20160115301A (ko) 발광 소자 패키지
CN115483327B (zh) Micro LED微显示芯片及其制造方法
US10217904B2 (en) Light-emitting device with metallized mounting support structure
US8642994B2 (en) Light emitting diode array
US20150003056A1 (en) Method and hardware to enhance light out-coupling
KR20150032621A (ko) 반도체 발광 장치
US20130187122A1 (en) Photonic device having embedded nano-scale structures
KR101490174B1 (ko) 다중 접합 구조를 가지는 발광 다이오드 및 이의 형성방법
KR101215299B1 (ko) 나노 임프린트 몰드 제조방법, 이 방법에 의해 제조된 나노 임프린트 몰드를 이용한 발광다이오드 제조방법 및 이 방법에 의해 제조된 발광다이오드
CN103811614B (zh) 具有异质材料结构的发光元件及其制造方法
US10283677B2 (en) LED structure and fabrication method
CN117374097A (zh) 微显示单元及显示装置
KR20160092635A (ko) 나노 임프린트 몰드 제조방법, 이 방법에 의해 제조된 나노 임프린트 몰드를 이용한 발광다이오드 제조방법 및 이 방법에 의해 제조된 발광다이오드
KR101781305B1 (ko) 발광 소자, 발광 소자 패키지 및 조명 시스템
KR101166132B1 (ko) 희생층을 구비한 발광다이오드 및 그 제조방법
WO2018030680A1 (ko) 반도체 발광소자
KR20130046402A (ko) 반도체 발광소자 및 그 제조방법
CN216563182U (zh) 颜色转换基板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15780554

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016561853

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15780554

Country of ref document: EP

Kind code of ref document: A1