WO2015065064A1 - 프리앰블 시퀀스를 전송하는 방법 및 장치 - Google Patents

프리앰블 시퀀스를 전송하는 방법 및 장치 Download PDF

Info

Publication number
WO2015065064A1
WO2015065064A1 PCT/KR2014/010300 KR2014010300W WO2015065064A1 WO 2015065064 A1 WO2015065064 A1 WO 2015065064A1 KR 2014010300 W KR2014010300 W KR 2014010300W WO 2015065064 A1 WO2015065064 A1 WO 2015065064A1
Authority
WO
WIPO (PCT)
Prior art keywords
sequence
preamble
mapper
ternary
period
Prior art date
Application number
PCT/KR2014/010300
Other languages
English (en)
French (fr)
Inventor
박창순
홍영준
피 나이르지네쉬
강준성
김영수
조스수짓
초우드하리마노즈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US15/033,400 priority Critical patent/US10256933B2/en
Priority to CN201480071842.4A priority patent/CN105874761B/zh
Priority to JP2016526894A priority patent/JP6491657B2/ja
Priority to EP14856928.8A priority patent/EP3076624B1/en
Priority claimed from KR1020140148975A external-priority patent/KR102283137B1/ko
Publication of WO2015065064A1 publication Critical patent/WO2015065064A1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/102Combining codes
    • H04J13/107Combining codes by concatenation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0011Complementary
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0022PN, e.g. Kronecker
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/16Code allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4917Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
    • H04L25/4923Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes using ternary codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/7097Direct sequence modulation interference
    • H04B2201/709709Methods of preventing interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/004Orthogonal
    • H04J13/0044OVSF [orthogonal variable spreading factor]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/245Testing correct operation by using the properties of transmission codes
    • H04L1/247Testing correct operation by using the properties of transmission codes three-level transmission codes, e.g. ternary
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2692Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with preamble design, i.e. with negotiation of the synchronisation sequence with transmitter or sequence linked to the algorithm used at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits

Definitions

  • the following embodiments are related to a method and apparatus for transmitting a preamble sequence.
  • noncoherent modulation with the coherent modulation scheme (coherent modulation) 0.
  • the noncoherent modulation scheme is suitable for noncoherent receivers with low power and low complexity. The power and complexity limits are small and can be adapted to coherent receivers with excellent performance.
  • a transmitter is configured for a non-coherent receiver from a turnaround 0 preamble sequence consisting of elements of -1, 0, or 1.
  • a sequencer extractor that extracts a second sequence for one sequence and a coherent receiver;
  • a sequence generator configured to map the first buy 1 thing and the second sequence to a preamble including a plurality of bits to generate a third sequence supported by the noncoherent receiver and the coherent 0 receiver.
  • the first sequence may be composed of 0 or 1 elements
  • the second sequence may be composed of -1 or 1 elements.
  • said sequence extractor relative to the period of said first sequence, said ternary • has 5 possible to extract the first sequence to transform the elements of the preamble sequence with the absolute value. '
  • the sequence extractor may extract the second sequence by converting an element of 0 of the elements of the ternary preamble sequence into an element of 1 based on the period of the second sequence.
  • the sequence generator comprises: a first mapper for mapping the zero project 1 sequence for each of the at least one bit of the preamble; And can contain a second mapper for generating said second during mwonseu to map the at least one when the second on mwonseu during the going of i mwonseu mapping each bit of the preamble.
  • the first mapper increments an index of the first sequence based on a modulo counter according to the period of the first sequence, and adds an index to the index. 5 corresponding elements of the first sequence can be dipped into the at least one bit of the preamble.
  • the second mapper may increase an index of the second sequence based on a modulo according to a modulo according to the period of the second sequence and replace the element of the second sequence that corresponds to the index to the at least one of the preambles. It can map to the tenth time span mapped to one bit.
  • the second mapper may multiply the second sequence by the first sequence mapped to the at least one bit of the preamble.
  • the obesity of the period of the first sequence and the period of the second sequence can be repeated to extend the first sequence and multiply the expanded first sequence by the 25th sequence. .
  • the sequence generator has a first binary mapper (mapper binary) mapping the first sequence ⁇ 1 each at least one bit of said preamble; And converting the elements of the second sequence into a binary value and concatenating the converted second sequence to the first sequence mapped to at least one bit of the preamble. It can contain a second binary mapper that generates a sequence.
  • the second binary mapper may convert the element of -1 of the second sequence to 1 and the element of 1 of the second sequence to zero.
  • the period of the first sequence may be shorter than the period of the second sequence.
  • the sequence generator based on at least one bit of the preamble.
  • the third sequence may be generated by generating a preamble sequence and repeating the basic preamble sequence a predetermined number of times.
  • the sequence generator may include a period of the first sequence and a second sequence of the sequence.
  • the basic preamble sequence may be generated by repeatedly extending the first sequence by the ratio of the number of times, and multiplying the extended total sequence by the second sequence.
  • the preamble format of the preamble is one of a P1 preamble format and a P2 preamble format shown in [Table 1] below, and the basic preamble sequence is based on the preamble format, and the basic preamble pattern and repeat count described in Table 1 below. You can have
  • the first sequence, the period of the first sequence, the second sequence, and the period of the second sequence may have values described in Table 2 below according to the preamble format.
  • the transmitter may include a transmission frame including a preamble field including the third sequence, a 0 start frame delimiter (SFD) field, a physical layer header (PHR) field, and a physical service data unit (PSU) field.
  • the apparatus may further include a frame transmitter transmitting to at least one of the non-coherent receiver and the coherent receiver. .
  • an apparatus for extracting a sequence includes: a ternary preamble sequence obtainer obtaining a ternary preamble sequence composed of -1, 0, or 1 elements; The ternary profile Lee and configured from the amble sequence by the elements of 0 or 1, I first sequence extractor for extracting the mwonseu: 1 for the coherent receiver; And a second sequence extractor composed of -1 or 1 elements and extracting a second sequence for the coherent receiver.
  • the first sequence extractor may extract the first sequence by converting the elements of the turntable free tribble sequence into an absolute value based on a period of the first sequence.
  • the second sequence extractor may be configured to convert an element of 0 of the elements of the ternary preamble sequence to an element of 1 based on the period of the second sequence, and thus the second sequence. Can be extracted.
  • An apparatus for extracting a sequence may further include a reservoir for storing the first sequence and the second sequence.
  • the sequence generator generates at least one bit of the preamble.
  • a first mapper composed of zero or one elements and mapping a first order sequence for the noncoherent receiver; And a second sequence consisting of -1 or 1 elements and mapping a second sequence for a coherent receiver to the first sequence mapped to the preamble and supported by the noncoherent receiver and the coherent receiver.
  • the first sequence and the second sequence may be stored in advance.
  • the first mapper increments an index of the first sequence based on a modulo according to a modulo according to a period of the first sequence of 95 bits at least one bit of the preamble, and measures the index of the first sequence.
  • One sequence of elements may be mapped to the at least one bit of the preamble.
  • the second mapper is configured to increment the index of the second sequence based on a modulo counter according to the period of the second sequence, and subtract the sub-sequence of the second sequence that corresponds to the index of the preamble. Map to the first sequence mapped to at least one bit.
  • the second mapper may multiply the second sequence by the -first sequence mapped to the at least one bit of the preamble.
  • the transmitter according to the embodiment may include a basic preamble extracting unit for extracting a basic preamble 05 pattern according to a preamble format of the preamble; And a preamble sequence generator for repeating the basic preamble pattern with a predetermined number of repetitions to generate a preamble sequence supported by the noncoherent receiver and the coherent receiver.
  • the basic preamble extracting unit based on any one of the preamble format of the P1 preamble format or P2 preamble format of the following [Table 3], from the following [Table 3], the basic 10 preamble pattern and the predetermined number of iterations Can be extracted.
  • the transmitter may include a transmission frame including a preamble field including the preamble sequence, a start frame delimiter (SFp) field, a physical layer header (PHR) field H, and a physical service data unit (PSU) field.
  • the apparatus may further include a frame transmitter transmitting to at least one of the noncoherent receiver and the ⁇ herent receiver.
  • the transmitter extracts a basic preamble pattern and a predetermined number of repetitions from Table 4 according to the preamble format of either the P1 preamble format or the P2 preamble format shown in Table 4 below.
  • a preamble extracting unit The basic preamble.
  • Pattern * a preamble sequence generator for generating a preamble sequence supported by a noncoherent receiver and a coherent receiver by repeating the predetermined number of repetitions;
  • a transmission frame including a preamble field including the preamble sequence, a start frame delimiter (SFD) field, a physical layer header (PHR) field, and a physical service data unit (PSU) field. It may include a frame transmitter for transmitting to at least one of the coherent receiver.
  • SFD start frame delimiter
  • PHR physical layer header
  • PSU physical service data unit
  • FIG. 1 is a diagram illustrating a wireless communication system according to an embodiment. .
  • Figure 2 is to generate a ternary aembol free length of 32 or 16 according to an exemplary yes A flow chart of the method.
  • FIG. 3 is a flowchart illustrating a method of generating a 64 length ternary preamble according to an embodiment.
  • 135 is a diagram showing a transmission frame according to an embodiment.
  • FIG. 5 is a block diagram illustrating a transmitter according to an embodiment.
  • FIG. 6 is a block diagram illustrating a sequence extractor according to an embodiment.
  • FIG. 7 and 8 are diagrams for describing an example of a sequence generator, according to an exemplary embodiment.
  • 140 is a view for explaining an example of a sequence generator according to another embodiment.
  • Figure 10 is a look for explaining the generation of ternary sequence, in accordance with one embodiment.
  • FIG. 11 is a block diagram illustrating a transmitter according to another embodiment.
  • FIG. 12 is a flowchart illustrating a sequence transmission method according to an embodiment.
  • FIG. 13 is a flowchart illustrating a sequence extraction method according to an embodiment.
  • FIG. 14 is a flowchart illustrating a method of generating a sequence according to an exemplary embodiment.
  • FIG. 15 is a flowchart illustrating a method of generating a preamble sequence according to an embodiment.
  • FIG. 1 is a diagram illustrating a wireless communication system according to an embodiment.
  • a wireless communication system may include a coherent transmitter 1 10, a noncoherent receiver 120, and a coherent receiver 130. have.
  • the coherent transmitter 1 10 may transmit data in packet.
  • the packet may include a preamble for time synchronization between the coherent transmitter 110 and the hydroxyls 120, 130. Preamble is
  • Coherent transmitter 110 may modulate the preamble using a coherent modulation technique.
  • the coherent transmitter 110 uses the elements of ⁇ -1, 0, +1 ⁇ in the form of a sequence.
  • a preamble sequence consisting of elements of ⁇ .-1, 0, +1 ⁇ is represented by a ternary preamble sequence ⁇ 1 ⁇ preamble sequence, and a sequence consisting of elements of ⁇ 0, +1 ⁇
  • a unipolar preamble sequence can be expressed and a sequence composed of ⁇ -1, 1 ⁇ elements can be expressed as a bipolar preamble sequence.
  • the +1 element means to set the phase value of the carrier signal to 0
  • the 0 element means to turn off the carrier signal
  • the -1 element indicates the phase value of the carrier signal. It may mean setting to 180 degrees.
  • noncoherent receiver 120 Since the preamble is demodulated using 195, noncoherent receiver 120 cannot distinguish between * phases of the carrier signal. Accordingly, since the noncoherent receiver 120 cannot distinguish between +1 and -1 elements, the noncoherent receiver 120 may recognize the ternary preamble sequence of the preamble as the unipolar preamble sequence.
  • coherent receiver 130 receives a packet from coherent transmitter 1 10, coherent receiver 130 receives coherent Since the preamble is demodulated using the 200 coherent demodulation technique, unlike the noncoherent receiver 120, the ternary preamble sequence of the preamble can be recognized as the ternary 'preamble sequence.
  • Preamble of coherent transmitter (110) may be a structure that is repeated ternary preamble sequence multiple times. Accordingly, the preamble demodulated by the noncoherent receiver 120 has a structure in which 205 uni-que preamble sequences are repeated a plurality of times, and the preamble demodulated by the coherent receiver 130 has a structure in which a ternary preamble sequence is repeated a plurality of times. Can be.
  • the repetition period of the unipolar preamble sequence in the preamble of the noncoherent receiver 120 is designed to be relatively short, and the coherent The repetition period of the ternary 210 preamble sequence in the preamble of the receiver 130 may be designed to be relatively long.
  • the repetition period of the unipolar preamble sequence is short, low complexity and low power operation of the noncoherent " receiver 120 can be achieved when the signal processing in the noncoherent receiver (.120) is reduced and the storage space of the received samples is reduced. May be beneficial.
  • a "coherent transmitter (110) is I-coherent receiver 120, and coherent receiver 130,
  • the amount of storage that must be stored in advance in the coherent transmitter 110 can be reduced.
  • the preamble sequence of any one of the non-coherent receiver 120 or the coherent receiver 130 needs to be corrected, it may be more flexible.
  • One embodiment illustrates a method for obtaining a non-coherent spreading sequence having elements (or alphabets) for a variable spreading factor.
  • ⁇ W ⁇ ⁇ w. m SF may represent a ⁇ book for a variable spreading factor.
  • silver correlator size is shown.
  • Packet detection is me sF It can be determined by, for each. Where ⁇ indicates that the packet was not transmitted, ⁇ indicates that the packet was transmitted, and a P d denotes the threshold for packet detection. Can be represented.
  • orthogonal sequence design based on a circular shift equivalent set for variable spreading factors may be required.
  • Non-circular property nested codewords
  • one embodiment may extract " hierarchical codebook structure " by combining different codewords from each spreading factor.
  • an embodiment may represent orthogonal expansion of two kinds of preamble seams. nal Expansion) 2 l and t ⁇ 2
  • the conjugate sequence is defined as 771 Can represent binary y exclusive operations or XOR operations.
  • Table 4 below shows the cyclic shift equivalent set when the diffusion factor m is 4.
  • Tables 5 and 6 below show cyclic shift equivalents when the diffusion factor m is 8.
  • Tables 7 to 22 below show cyclic shift equivalent sets when the diffusion factor m is 16.
  • Table 23 briefly illustrates the contents of noncoherent sequences according to an embodiment. The number of iterations of the base sequence is determined by the length of the sequence and
  • the noncoherent sequence may be the same in noncoherent mode.
  • the resulting sequence which represents the result of applying the envelope detector to the 5 ternary sequences at the receiver, is shown in the table.
  • the 1s in the noncoherent sequence may represent ⁇ 1 or -1 ⁇ . Zeros in noncoherent sequences may not change.
  • the elements (or alphabets) of the ternary sequence can be ⁇ -1, 0 1 ⁇ .
  • a noncoherent sequence of 1 can have a value of ⁇ -1 1 ⁇ .
  • OOK-2, OOK-4, OOK-8 and OOK-16 have good correlation properties (good correlation properties may be required. .
  • the length of the ternary sequence in which the correlation has been performed can be sufficiently long to obtain good 'processing gain. In low-power communications, however, the Turner 380 sequence may not be long enough to overshoot the memory.
  • the length of the ternary sequence may be 16, 32, and 64. If the length of the ternary sequence is 16 and 32, the design method of the ternary sequence may be the same. This can be verified using approach-based searching. If the length of the ternary sequence is 64, and the 385 design method of the ternary sequence is the same as the length of the ternary sequence is 16, 32, the search space becomes large, and thus the time consumption of the sequence can be large. have. Accordingly, if the ternary sequence has a length of 64, the design method of the ternary sequence may be abnormal.
  • the length of the ternary sequence may determine the period of the ternary sequence. Multiple cycles can be used to improve the synchronization performance of the territories.
  • Figure 2 is an operational flow diagram illustrating a method for generating a preamble with a length of La Turner 32 or 16 according to one embodiment.
  • the 400 position is fixed and the position of zeros can be determined from the noncoherent sequences in Table 23 above.
  • the position of N / 2 1s in sequences of length N can be replaced by ⁇ 1 or -1 ⁇ and 2 N / 2 combinations can be generated.
  • the following shows how to obtain a ternary synchronization preamble from the ternary sequences obtained in the second step.
  • which is 410 sets (250).
  • the number of these sequences can generally be very small compared to 2 N / 2 .
  • N 32
  • the number of these during mwonseu generally may be less than 216/50.
  • the following shows how to obtain a ternary synchronization preamble from the set of sequences obtained from the fifth step.
  • a sixth step to reduce the set of sequences, one can calculate the pr obability of correct detection over a range of SNR values (260).
  • the SNR range may be selected within a range of values corresponding to the case where the probability of accuracy detection is 0.1, when the probability of accuracy detection is 1, and the smallest SNR value among the SNR values.
  • any one ternary sequence in the set of ternary sequences may be used.
  • the probability of accuracy detection can be computed for various SNRs.
  • the SNR region may appear when the accuracy of accuracy detection is from 0.1 to 1.
  • the SNR region may be a set of SNR regions in which the probability of accuracy detection has been calculated. 425 The probability of accuracy detection for all sequences in this SNR region can be computed.
  • the probability for accuracy detection can be calculated by the following method.
  • the ternary sequence preamble can be appended to a 20 byte data 'payload to form a packet. Random integer offsets can be ⁇ in the packet. This can be passed through an additional white Gaussian 430 noise channel.
  • the received signal can be correlated with the same ternary sequence preamble.
  • predetermined thresholds may be compared. If the correlation ⁇ ( ⁇ ) exceeds a predetermined threshold, a packet may be detected. For example, if a packet is detected at the correct index, it can be detected exactly. This repeated trial is executed for various packets, various random offsets, and the average probability of accuracy detection can be calculated. This is for the SNR region
  • the A sequence in which the sum of the probabilities of the accuracy detection in the sixth step is maximized may be selected as the ternary synchronization preamble (280).
  • N is a number of 445 / hour search space for 3 ⁇ 4 scan be used for the can be increased exponentially.
  • good correlation properties disproportionately turn off ternary sequence 1: 460 to obtain.
  • the number of 1s (n p ) of the sequence may be greater than the number of -1s (n m ), or vice versa. Allowable values of 1s and -1s (n p , n m ) in a ternary sequence with perfect periodic correlation are (3, 1), (6, 3), (10, 6 ), (15, 10), (21, 15).
  • the ternary sequence design method can target 465 ternary sequences of length 64 consisting of 32 zeros, 32 + 1s, and -1s, and based on (21, 15) of the above values, ⁇ You can design a nautical sequence.
  • (21, 15) may mean that the number of +1 is six more than the number of -1.
  • How to design a 64-length ternary sequence based on (21, 15) can be expressed as follows.
  • a 32-length PN sequence may be generated.
  • a 32-length balanced sequence can be generated by appending -1 to the end.
  • 32 length sequences with ⁇ +1 , -1 ⁇ as elements have positions of 1s in the sequences of OOK-2, OOK-4, OOK-8, and OOK-16, to produce rounded ternary sequences.
  • the maximum side correlation for mwonseu when '(maximum side correlation) are 8 and 475 i peak correlation (correlation peak) may be +32.
  • the masking functions may be defined as M 2 , M 4 , M 8 and M 16 in OOK-2, OOK-4, OOK-8 and OOK-16, respectively (310).
  • Masking functions can be defined to unbalance the number of + 1s in 32 length sequences obtained by appending -1 to a 31 length PN 480 sequence. Create a 31 length PN sequence with ⁇ 1, -1 ⁇ (320), and add a -1 to the end of the 31 length PN sequence to generate a 32 length sequence B n (330
  • the masking function M 2 for OOK-2 can be defined as follows.
  • the mas king function M 4 for OOK-4 can be defined as follows:
  • the masking option for OOK-8 M 8 can be defined as follows.
  • the component of masking function can be one.
  • Masking section M 16 for OOK-16 can be defined as follows.
  • B n can be multiplied by element wise multiplication (*) with M 2 , M 4 , M 8 and M 16, respectively, to generate C 2 , C 4 , C 8 and C I6 (340).
  • the maximum side correlation of the balanced ternary sequence may be eight. Sequences obtained in step 3 may be more useful than balanced ternary sequences in step 1 because the maximum side correlation is less than 8.
  • various masking functions can be generated and the resulting sequences
  • correlation attributes may be reviewed for each of the masking functions. In all result sequences, the ones with the minimum value of maximum side correlation can be selected as candidate ternary sequences.
  • a 64 length I can be formed by repeating the coherent preamble OOK-2 ⁇ 10 ⁇ simwon Suga 32 times.
  • 32 length sequence C 2 can be inserted in the positions of 1s.
  • the 64 length non-coherent OOK-4 preamble may be formed by repeating ⁇ 1 0 0 1 ⁇ sequence 520 16 times.
  • 64 length ternary sequencer D 4 for OOK-4 To obtain, in the ⁇ 1001 ⁇ sequence, at position 1, a 32 length sequence C.4 may be inserted .
  • the 64 length noncoherent OOK-8 preamble may be formed by repeating the ⁇ 1 0 1 00 1 0 1 ⁇ sequence 8 times.
  • a 64 length ternary sequence 5 D 8 for OOK-8 in the ⁇ 1 0 1 00 1 0 1 ⁇ sequence, at position 1, a 32 length sequence C 8 can be embedded.
  • a 64 length noncoherent OOK-16 preamble may be formed by repeating the sequence ⁇ 1 010101001-0 1 0 1 0 1 ⁇ four times.
  • a 32 length sequence C 16 can be inserted at the position of 0 1s in the ⁇ 10101 01 001 01 01 01 ⁇ sequence.
  • the synchronization sequence may include a plurality of repetitions of D 2 , D 4 , D 8, or ⁇ 1) 16 depending on the requirements. This can be represented as shown in Table 26 below.
  • Table 27 shows representative spreading sequences. The spreading sequences of Table 27 can be used to spread the data symbols. Diffusion factor stones, respectively.
  • It can be 1, 2, 4 or 8.
  • Table 29 below shows the start franie delimiters formats. In this case, the number of +1. And -1 may be the same.
  • Table 30 below (represented by Tables 30-1, 30-2, and 30-3) shows the spreading sequences, single pulses, and various modulation formats used for the orthogonal variable spreading factor OOK. Pseudo-random multi-pulse position modulations can be represented.
  • Table 31 shows the variable in the preamble, a data portion and a start frame delimiter. A representative transmission mode using spreading sequences and modulations may be shown. Format labels for the preamble, SFD and payload can be obtained from Tables 28 and 29.
  • a technique for generating a preamble sequence may be expressed as Ternary Amplitude Shift Keying (TASK) or Ultra Low Power-Ternary Amplitude Shift Keying (ULP-TASK).
  • TASK Ternary Amplitude Shift Keying
  • ULP-TASK Ultra Low Power-Ternary Amplitude Shift Keying
  • . 4 is a diagram illustrating a song frame according to an embodiment.
  • the transmission frame 400 includes a preamble 410, a start frame delimiter (SFD) 420, a physical layer header (PHR) 430, and a physical service data unit (PSU) 440. May include.
  • the packet may be used in the same sense as the transmission frame 400;
  • the preamble 410 may be a bit string that is recorded at the beginning of the transmission frame 400:
  • the preamble 410 may include a specific bit-pattern for time synchronization.
  • the SFD 420 may identify the beginning of the frame and reconfirm synchronization.
  • the SFD 420 may mean a field for obtaining frame synchronization.
  • PHR 430 ⁇ Represents useful information about the physical layer It may be a field.
  • the information may be information about the length indicator, the modulation method used and the coding method used.
  • the PH R 430 may include a header check sequence (HCS) and a field relating to the format of the PSDU 440. [0103]
  • HCS determines whether an error has occurred in the PHR 430. Can be used to determine whether:
  • PSDU 440 may be a unit of uncoded data in the form of bits, delivered from an upper layer of the physical layer.
  • the PSDU 440 may include data actually transmitted and received at a higher layer than the physical layer.
  • 590 PSDU 440 may be represented as a payload.
  • the preamble 410 may be composed of N rep and basic preambles 41 1, 412, 413 repeated.
  • the base preambles 41 1, 412, and 413 may each be configured with a base preamble sequence.
  • a bit corresponding to one basic preamble sequence may be a basic preamble.
  • the basic preamble sequences of the plurality of spreading .595 factors for each of the plurality of coding schemes may be set such that the correlation values are orthogonal to one another.
  • FIG. 5 is a block diagram illustrating a transmitter according to an embodiment.
  • the transmitter 500 may include a sequence extractor 510 and a sequence generator 520.
  • the transmitter 5 00 may mean the coherent 600 transmitter 1 10 described in FIG.
  • the sequence extractor 510 may extract the first sequence and the second sequence from the ternary preamble sequence composed of -1, 0, or 1 elements.
  • the ternary preamble sequence may refer to the entire preamble sequence transmitted by the transmitter 500 to the receiver, or may mean a basic preamble sequence constituting the preamble.
  • the first sequence may be composed of elements of 0 or 1 as a sequence for a noncoherent receiver
  • the second sequence may be composed of elements of -1 or 1 as a sequence for a coherent receiver.
  • the first sequence may be represented by a unipolar preamble sequence or a unipolar sequence
  • the second sequence may be represented by a bipolar preamble sequence or a bipolar sequence.
  • elements constituting the ternary preamble sequence, the first 610 sequence, and the second sequence may be represented by a chip.
  • the sequence extractor 510 may decompose the ternary preamble sequence into a first sequence and a second sequence.
  • the sequence extractor 510 may extract the first sequence by converting elements of the ternary preamble sequence to an absolute value based on the period # of the first sequence.
  • the period of the first sequence may be predetermined. 615
  • the first sequence's period N1 is 4 and the ternary preamble sequence is [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 0 0 -1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  • the sequence extractor 510 converts the elements of the ternary preamble sequence to an absolute value, so that [1 0 0 1] is repeated [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 0 1]
  • the sequence of 0 can be extracted.
  • the transmitter 500 may extract a first sequence [1 0 0 1] having period N1 elements from the extracted sequence.
  • the sequence extractor 510 may extract the second sequence by converting the element 0 of the Turner preamble sequence to the element 1 based on the period of the second sequence.
  • the second city can be determined in advance mwonseu period of 0.5
  • the ternary preamble, -1 element of the mwonseu ' can be the element of -1 in the second city mwonseu
  • the ternary preamble sequence Elements of 0 and 1 may be elements of 1 in the second sequence.
  • the period of the second sequence may be longer than the period of the first sequence. This is because the coherent receiver with the second sequence is more complex and the operating power size than the noncoherent receiver with the first sequence.
  • the period N2 of the total 2 sequence is 32, and the ternary preamble sequence is
  • the sequencer extractor 510 has an element of 0 of the elements of the ternary preamble sequence Is converted to the element 1, and the source of [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 15 -1 1 1 1 -1 1 1 -1] Can be extracted.
  • the transmitter 500 may cycle, so N2 is the same as 32 ⁇ number of mwonseu when extracted, can indicate the extracted sequence to the second sequence ".
  • the transmitter 500 may include a reservoir (not shown), and the transmitter 500 may store a first sequence and a second sequence extracted from the sequence extractor 510. have.
  • the sequence generator 520 may reconstruct the ternary preamble sequence by using the sequence 1 and the sequence 12 extracted from the sequence extractor 510.
  • the sequence generator 520 may generate a third sequence by mapping a first sequence and a second sequence to a preamble sequence composed of a plurality of bits.
  • the third sequence can mean a reconstructed 5 ternary ' preamble sequence, and can be supported in both noncoherent and coherent receivers.
  • the preamble may have a structure in which the basic preamble is repeated N rep times.
  • the base preamble may be substituted for at least one bit of the preamble .
  • the preamble sequence constituting the preamble may be a structure in which at least one basic preamble sequence is repeated. There are 650.
  • the preamble is 32 bits
  • one basic preamble sequence may be substituted for one bit of the preamble or 32 bits.
  • the preamble sequence may be a structure in which 32 basic preamble sequences are repeated, and when one basic preamble sequence corresponds to 32 bits of the preamble.
  • the 655 can be configured as a preamble sequence.
  • the number of bits of the preamble in which the basic preamble sequence is performed may be predetermined.
  • the sequence generator 520 may generate a third sequence by reconstructing the first sequence and the second sequence.
  • the sequence generator 520 may include a first mapper and a second mapper.
  • the first mapper and the second mapper may be represented as a first chip value mapper and a second chip value mapper, respectively.
  • the first mapper may map the first sequence for at least one 'bit of the preamble with respect to the plurality of bits of the preamble.
  • the at least one bit may mean a bit in which the basic preamble sequence corresponds to a preamble, or may mean a predetermined number of bits regardless of the basic preamble 665.
  • the first mapper may map the first sequence of one period every at least one bit. For example, if at least one bit is one bit, the system first mapper may allocate N1 elements, which are periods of the first sequence, every bit, and sequentially increase the index and 'element corresponding to each index. Can be mapped to 1 bit.
  • the sequence generator 520 may increase the index of the first sequence by using a modulo counter and a modulo-Nl counter as an index counter according to the period N1 of the first 670 sequence.
  • the second mapper may generate a third sequence by mapping the second sequence to the first sequence mapped to at least one bit of the preamble. For example, if the first sequence is assigned 'at least one bit is one bit, the second mapper can allocate 675 N2 elements, the period of the second sequence, every bit, increasing the index sequentially. Elements corresponding to each index can be mapped to 1 bit.
  • the sequence generator 520 may increase the index of the second sequence by using a modulo counter, a modulo-N2 counter, as an index counter according to the period N2 of the second sequence.
  • the second mapper may multiply the first sequence by the first 680 AA something mapped to at least one bit of the preamble.
  • the first sequence mapped to at least one bit of the preamble is [1 0 0 1]
  • the second sequence is [1 1 1 1 1 1 1 1 1 , 1 1 1 1 1 1 1 1 -1 -1 1 1 1 1 -1 1 1 1 -1 1 1 1 -1 1 1 -1]
  • the second mapper multiplies the first sequence by the second sequence to obtain the third sequence [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 -1] 5
  • the period N1 of the first sequence is 4, and the period N2 of the second sequence is
  • the second mapper repeatedly extends the first sequence by 8, which is the ratio of the period N1 of the first sequence to the period N2 of the second sequence, and the extended first sequence [1 0 0 1 1 0 0 1
  • the sequence generator 520 may include a first binary mapper and a second binary mapper.
  • the first binary mapper may map at least one bit of the preamble to the first sequence. Since the first sequence consists of zero or one elements, the first binary mapper can use the first sequence.
  • the second binary mapper can convert elements of the second sequence into binary values.
  • the second sequence consists of elements of -1 or 1, and -1 is not a binary value, so the second binary mapper may not be available. Accordingly, the second binary mapper may convert the -1 element of the second sequence to 1, convert the element of 1 to 0, and convert the second sequence to a binary value.
  • the second binary mapper may generate a third sequence by concatenating a second sequence converted to a zero binary value to a first sequence mapped to at least one bit of the preamble. 1st ' sequence and season]
  • the third sequence concatenating two sequences is a sequence of length 2 consisting of the nth element of the first sequence as the first element and the nth element of the second sequence as the second element.
  • It can represent a sequence composed of the first sub sequence. For example, if the first sequence is [1 0 0 1] and the second sequence converted to a binary value is [1 0 0], the third sequence concatenating the first sequence and the second sequence 5 is [[11 ] [00] [00] [10]].
  • the sequence generator 520 may generate a basic preamble sequence corresponding to at least one bit of the preamble, and generate a third sequence by repeating the basic preamble sequence a predetermined number of times. have. At this time, the sequence generator 520 iteratively extends the first sequence by 0 iterations by the ratio of the period of the first sequence to the period of the second sequence, and multiplies the expanded first sequence by the second sequence.
  • a basic preamble sequence can be generated.
  • the first sequence is [1 0 1 0 0 1 0 1] and the second sequence is [1 1 -1 1 1 1 -1 1 -1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1]
  • the period N1 of the first sequence is 8
  • the sequence generator 520 is the first sequence since the period N2 of the sequence is 32.
  • the sequence 1 is repeatedly extended by 4 which is the ratio of the period N1 of the 25th sequence to the period N2 of the first sequence, and the extended first sequence [1 0 1 0 0 1 0 1 1 0 1 0 0 1 0 1 0 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1] and the second sequence to multiply the base preamble sequence [1 0 -1 0 0 -1 0 0 -1 0 0 1 0 1 0 0 -1 0 1 1 0 1 0 0 -1 0 1 0 1 0 1 0 1 0 1 0 -1 0 1 0 1 0 1 0 1 0 1 0 -1 0 1 0 1 0
  • the zero sequence generator 520 may generate the preamble sequence by repeating the basic preamble sequence eight times, and may map the preamble sequence to a plurality of bits of the preamble. have.
  • Transmitter 500 retrieves the first and second sequences from the ternary preamble sequence.
  • the transmitter 500 may pre-order only the first sequence and the 25th sequence, without having to store the entire ternary preamble sequence. Can be stored. Accordingly, the amount of storage to be stored in advance in the transmitter 500 can be reduced. In addition, when the preamble sequence of either the non-coherent receiver or the coherent receiver needs to be modified, more flexibility can be coped.
  • the preamble is a predetermined number of iterations N rep, may include a base-free zero block pattern having a 32 element (chip) .
  • two preamble formats P1 and P2 may be defined.
  • the basic preamble sequence may have a basic preamble pattern and a repetition number N rep described in Table 32 below according to the preamble format.
  • the preamble 3 ⁇ 4-format P1 and P2 can consist of two 32-length ternary sequences. Due to the different complexity limitations in the coherent and noncoherent receivers, the base preamble according to the preamble formats P1 and P2. The sequences may have different periods in order to send a common sequence to the coherent receiver and the noncoherent receiver. That is, the preamble for the coherent receiver may be designed based on the preamble for the noncoherent receiver; the repetitive extension. Accordingly, the spreading factors of P1 and P2 for the coherent receiver may be 32 respectively. Further, the spreading factors of P1 and P2 for the noncoherent receiver can be 4 and 8, respectively, which are two orthogonal four length bars.
  • the preamble format may implicitly classify the PSDU format and the coding format for PSDU related to throughput efficiency and the diffusion format (or spreading factor) for SFD / PHR.
  • the first sequence, the period of the first sequence, the second sequence, and the period of the second sequence may have values described in Table 33 below according to the preamble format.
  • the transmitter 500 may include a frame transmitter (not shown).
  • the frame transmitter (not shown) may generate a transmission frame including a preamble field, an SFD field, a PHR field, and a PSDU field.
  • the preamble field may include the sequence 3 sequence generated in the sequence 755 penis 520.
  • the frame transmitter (not shown) can transmit to at least one of a noncoherent receiver or a coherent receiver.
  • FIG. 6 is a block diagram illustrating a sequence extractor according to an embodiment.
  • the sequence extractor 600 may include a ternary preamble sequence obtainer 610, a first insert sequence extractor 620, and a second sequence extractor 630.
  • the ternary preamble sequencer 610 may acquire a ternary preamble sequence.
  • the ternary preamble sequence is a sequence composed of elements of -1, 0, or 1, meaning the entire preamble sequence. It may mean a basic preamble sequence constituting the preamble.
  • the ternary preamble sequence acquirer 610 may receive a ternary preamble sequence from the outside, or obtain from a store in which the ternary 765 preamble sequence is stored in advance.
  • - first si mwonseu extractor 620 may include a first conversion mapper 621 and uni-Foulard sequence extractor 622.
  • the first transform mapper 621 may convert elements of the ternary preamble sequence to an absolute value. Accordingly, the first conversion mapper 621 may convert an element of -1 of the ternary preamble sequence into an element of 1.
  • Unipolar Sieges The zero extractor 622 may extract the unipolar sequence based on the period of the unapolar sequence. Here, the period of the unipolar sequence can be predetermined.
  • the sequence transformed by the first transform mapper 621 is [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 0 1]
  • the unipolar sequence extractor 622 may extract the unipolar 5 sequence [1 0 0 1] from the transformed sequence.
  • the second sequence extractor 630 may include a second transform mapper 631 and a bipolar sequence emitter 632.
  • the second transform mapper 631 includes elements of the ternary preamble sequence; The element of 0 can be converted into the element of 1.
  • the bipolar sequence extractor 632 may extract the bipolar sequence based on the period of the bipolar sequence.
  • the period of zero bipolar sequence may be predetermined.
  • the transformed sequence in the second transform 'mapper 631 is [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 1 1 1 1 -1 1 1 1 -1 1 1 -1]
  • the bipolar sequence extractor 632 may extract the converted sequence into the bipolar sequence.
  • 5 and 7 and 8 are diagrams for realizing an example of a sequence generator according to an embodiment.
  • FIG. 7 is a bubble diagram showing a sequence generator according to one embodiment.
  • the sequence generator 700 may include a first mapper 710, a modulo N1 counter , 711, a second mapper 720, a beam N2 counter 721, and a multiplication operator 730. It can be included. Where N1 represents the period of the unipolar sequence and N2 represents the period of the bipolar sequence.
  • the first mapper 710 may map the unipolar sequence for each bit of the preamble with respect to the plurality of bits of the preamble.
  • the unipolar sequence refers to a sequence that can be recognized by the noncoherent receiver, and may be composed of five or zero elements (or chips).
  • the first mapper 710 may map a unipolar sequence of one period for at least one bit.
  • the first mapper 710 may allocate N1 elements, which are periods of a unipolar sequence, to at least one bit, and map elements corresponding to each index to at least one baht while sequentially applying an index. In this case, the first mapper 710 may map 0 unipolar sequence to at least one bit by using a modulo N1 counter 711 as an index counter.
  • the modlo N1 counter can set the indexes of the elements of the unipolar sequence to 1, 2, 3, 4 in order.
  • the first mapper 710 may sequentially map elements 1,0,0, 1 to at least one bit, according to the index.
  • the second mapper 720 may provide the bipolar sequence to the multiplier 730.
  • the bipolar sequence means a sequence recognizable by the coherent receiver, and an element of -1 or 1 (or , Chips).
  • the second mapper 720 to the product computing unit 730 has been represented as being separated from one another, in one embodiment, the second mapper 720 can contain a "multiply operator 730.
  • the N2 counter 721 to modeul index counter can be provided to multiply operator 730, a zero bipolar sequence.
  • the modulo N2 counter 721 may set the index of the elements of the Baapollo sequence to 1-32.
  • the second mapper 720 may provide the elements of the bipolar seams to the multiplicator 730 in order, in accordance with the index.
  • the multiplication operator 730 multiplies the unipolar sequence mapped to the at least one bit of the preamble by the bipolar sequence provided from the second mapper 720 to multiply the ternary preamble sequence (or ternary preamble chip sequence). Can be created.
  • FIG. 8 is an operation, a flow chart for explaining the operation during mwonseu generator according to one embodiment.
  • the sequence generator may set the bit counter b to 1 and the chip counters nl and n2 to 1, respectively (810).
  • the chip may mean an element of the sequence.
  • the chip counter nl can be matched with the index of the unipolar sequence, and the chip counter n2 can be matched with the index of the bipolar sequence.
  • the sequence generator can multiply the unipolar sequence cl (nl) by the bipolar sequence c2 (n2) 5 (8 20).
  • the raw generator can multiply the unipolar sequence ci (i) by the bipolar sequence C 2 (l).
  • the sequence generator may update nl to nl + 1 and n2 to n2 + l (830). This may mean increasing the indices of the unipolar sequence cl and the bipolar sequence c2 by one.
  • sequence generator may determine whether nl is less than or equal to N1 (840).
  • N1 can mean the period of unipolar sequence. If nl is greater than N1, the sequence generator can set nl to 1, update b to b + 1, and perform step 850 described below,
  • the sequence generator may determine whether n2 is less than or equal to N2 (850).
  • N2 may mean a period of bipolar sequence.
  • the sequence generator may set ⁇ 2 to 1 and perform step 860, which will be described later.
  • the sequence generator may determine whether the bit counter b is less than or equal to b max (860).
  • b max may mean the number of times the unipolar 840 sequence is repeatedly mapped in all bits of the preamble. If b is less than or equal to b max , the sequence generator may repeat steps 820 to 860. If b exceeds b max , the sequence generator calculates the values multiplied by step 820 in the ternary sequence. Set of elements can be generated a ternary "during 3 ⁇ 4's.
  • the unipolar sequencer has cl of [1 0 0 1] and the bipolar sequence c2 has 845 [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 1 -1 1 1 1 -1 1 1 -1], at step 810, the sequence generator b,. Both nl and n2 scatter can be set to one.
  • the sequence generator may multiply the first element 1 of the unipolar sequence by the first element 1 of the bipolar sequence c2.
  • the sequence generator may update nl to 2 and n2 to 2. In step MO, whether nl is less than or equal to N1 and 850 is determined.
  • Nl is 2, which is smaller than N1, so that the sequence generator can perform step 850.
  • the sequence generator may perform operation 860.
  • b max is predetermined as 32, as a result of determining whether b is less than or equal to b max in step 860, since b is less than 32, which is 1 and b max , it is possible to repeat steps 820 to 860.
  • nl may be 5. Accordingly, in step 840 it is determined that til is greater than N1, the sequence generator performs step 841 to set nl to 1, You can update b to 2.
  • n2 may be 33. Accordingly, in step 850, it is determined that n2 is greater than N2, The generator can set n2 to 1 by performing step 851.
  • step 860 it is determined that b is greater than b max , and the sequence generator may set the values multiplied in step 820 as elements of the ternary sequence to generate the ternary sequence.
  • Ternary Siemens can contain a total of 128 elements, in which the unipolar sequence is 32 times and the bipolar sequence is repeated 4 times and multiplied with each other.
  • FIG. 9 is a diagram for explaining an example of a sequence generator according to another embodiment.
  • the sequence generator 900 includes a first binary mapper 910, a modulo N1 counter 991, a second binary mapper 920, a modulo N2 counter 921, and a concatenation operator. 930 may include. Where N1 represents the period of the unipolar sequence, and N2 represents the period of the bipolar 875 sequence.
  • the first binary mapper 910 may map a unipolar sequence for each of at least one bit of the preamble with respect to the plurality of bits of the preamble.
  • the first binary mapper 910 may map a period of unipolar sequence at least every ' ⁇ ' bit.
  • First binary 1 ⁇ 2 buffer 910 may, keel when 880 allocates period of N1 one element of the unipolar sequence to at least one bit, while increasing the index in sequence element corresponding to each index in the at least one bit Can be mapped. At this time, the first .
  • the binary mapper 910 can map unipolar sequences to at least one bit using the modulo N2 counter 91 1 as the index counter.
  • the second binary mapper 920 can provide the bipolar sequence to the concatenation operator 930.
  • the second binary mapper 920 may include the concatenation operator 930.
  • the second binary mapper 920 may convert elements of a bipolar sequence into a binary value. Since the bipolar sequence consists of elements of -1 or 1, and -1 is a binary value, the second binary mapper 920 may not be available. Accordingly, the second binary 890 mapper 920 may convert the -1 element of the bipolar sequence to 1, and convert the element of 1 to 0 to convert to a bipolar raw scattered binary value.
  • the second binary mapper 920 can provide the bipolar sequence to the concatenation operator 930 in order using the modulo N2 counter 921 as an index counter.
  • ⁇ concatenation operator 930 is a unipolar mapped to at least one bit of the preamble
  • the converted bipolar sequence provided from the second binary mapper 920 may be connected to an 895 sequence to generate a turner preamble sequence (or turner preamble chip sequence).
  • Figure 10 is a view. For explaining the generation of ternary sequence, in accordance with one embodiment.
  • the preamble format may be of P1 and P2 rojeong preamble
  • the number of repetitions N rep the default preamble pattern, and the default preamble at the receiver
  • has N rep set to 4, and the default preamble pattern is [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 0 -1]
  • the basic preamble pattern is [1 0 -1 0 0 905 -1 0 -1 1 0 1 0 0 -1 0 1 1 0 1 0 0 -1 0 1- 1 0 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1].
  • the transmitter can extract unipolar sequences and bipolar sequences from the basic preamble pattern.
  • the transmitter converts the elements of the basic preamble pattern to absolute values, thereby converting the equivalent basic preamble pattern in the noncoherent receiver.
  • the transmitter may generate a ternary 5 preamble sequence by reconstructing a unipolar sequence and a bipolar sequence.
  • the transmitter repeats the unipolar sequence 1011 32 times, repeats the bipolar sequence 1012 four times, and reconstructs the repeated unipolar and bipolar sequences to turn the ternary preamble. You can create a sequence.
  • the transmitter repeats the unipolar sequence 1021 32 times, repeats the Bao Paula sequence 1022 eight times, reconstructs the repeated unipolar sequence and the bipolar 0 sequence, and forms a ternary preamble sequence. Can be generated.
  • the transmitter may send the generated ' Turnary preamble sequence to the noncoherent receiver and the coherent receiver.
  • FIG. 1 is a block diagram showing a transmitter according to another embodiment.
  • the transmitter 1100 may include a basic preamble extractor 1 110 and a preamble 5 sequence generator ⁇ 20.
  • the basic preamble extractor 1110 may extract the basic preamble pattern according to the preamble format of the preamble. At this time, the basic preamble extracting unit 1110 may calculate the basic preamble pattern and the predetermined number of repetitions from Table 34 according to any one of the preamble formats of the P1 preamble format and the P2 preamble format shown in Table 34. Can be extracted.
  • the preamble sequence generator 1120 may repeat the basic preamble pattern with a predetermined number of repetitions to generate a preamble fetch 1 sequence supported by the noncoherent receiver and the coherent receiver.
  • the transmitter 1100 may include a frame transmitter.
  • ... frame transmitter for transmitting a frame including the preamble field, SFD (Start5 Frame Delimiter) field, PHR (Physical layer Header) field and (Physical Service Data Unit) PSDU 'field containing a preamble during mwonseu I-coherent receiver, or One of the coherent receivers can transmit.
  • SFD Start5 Frame Delimiter
  • PHR Physical layer Header
  • PSDU Physical Service Data Unit
  • FIG. 12 is a flowchart illustrating a sequence transmission method according to an embodiment.
  • the transmitter may generate a third sequence supported by the noncoherent receiver and the coherent receiver by mapping the first sequence and the second 945 sequence to the preamble including a plurality of bits (1 220).
  • FIG. 13 is a flowchart illustrating a method of extracting a sequence according to an exemplary embodiment.
  • the sequence extracting apparatus may acquire a ternary preamble sequence including elements of ⁇ 1, 0, or 1 (1 310).
  • sequence extraction device may extract a first sequence consisting of zero or one elements from the ternary preamble sequence and a first sequence for the noncoherent receiver (1 320).
  • sequence extractor is composed of -1 or 1 elements and coherent
  • a second sequence for the 955 receiver can be extracted (1 330).
  • FIG. 14 is a flowchart illustrating a sequence generation method according to an embodiment.
  • the sequence growth value is at least for each bit of the preamble.
  • sequence generation method consists of -1 or 1 elements in the first sequence mapped to the preamble and maps the second sequence for the coherent receiver to support the noncoherent receiver and the coherent receiver. You can create three sequences (1 420).
  • Figure 15 is an operational flow diagram illustrating a preamble during 3 ⁇ 4's generation method in accordance with one embodiment.
  • the transmitter may extract a basic 970 preamble pattern all according to a preamble format of the preamble (1510).
  • the transmitter may generate a preamble sequence supported by the noncoherent receiver and the coherent receiver by repeating the basic preamble pattern a predetermined number of repetitions (1520).
  • the preamble sequence generation method according to the embodiment shown in FIG. 15 includes FIG. 1.
  • 975 to 10 may be applied as it is, the detailed description thereof will be omitted.
  • the device described above may be implemented in a combination of hardware components, software components, and / or hardware components and software components. E.g,
  • the devices and components described in the embodiments are, for example, processors, controllers,
  • ALU arithmetic logic unit
  • microprocessor digital signal processor
  • microcomputer field programmable array
  • FPA field programmable array
  • PLU programmable logic unit
  • microprocessor or other capable of executing and answering instructions
  • OS operating system
  • the processing device may also access, store, manipulate, process and generate data in response to the execution of the software.
  • the processing device may include a plurality of processing elements and / or a plurality of types of processing elements. Can contain . Notice that
  • the processing device may include a plurality of processors or one processor and one controller.
  • other processing configurations are possible, such as parallel processors.
  • the software may include a computer program, code, instructions, or a combination of one or more of these, and may be processed to work as desired.
  • Software and / or data may be any type of machine, component, physical device, virtual equipment, computer storage medium or device in order to be interpreted by or to provide instructions or data to the processing device. , or being transmitted, the signal wave (signal wave) permanently, or may be temporarily embodiment (embody) in
  • Software and data may be stored on one or more computer readable media.
  • the method according to the embodiment may be embodied in a program instruction state that may be executed by various computer means and may be recorded in a computer readable medium.
  • the 1005 computer readable medium may include a program command, a data file, and a data structure alone or in combination.
  • the program instructions recorded on the media may be those specially designed and constructed for the purposes of the embodiments, or those skilled in computer software It may be well known and available.
  • Examples of computer-readable recording media include magnetic media such as hard disks, floppy disks and magnetic tape, optical media such as CD-ROMs, 1010 DVDs, floppy disks, and the like.
  • Hardware devices specifically configured to store and execute 'program commands' such as magneto-optical media, ROM, RAM, flash memory, and the like.
  • Examples of program instructions include machine code, such as that produced by a compiler. Contains high-level language 1015 code that can be executed by a computer using an interpreter or the like.
  • the hardware device described above may be configured to operate as one or more software modules to perform the operations of the embodiments, and vice versa.
  • One of ordinary skill in the embodiments Although the detailed description and specific examples, the "art as described above. Here, if it is possible that various modifications, additions and substitutions from the description of the above. For example, the described techniques 1020 may be performed in a different order than the described method, and / or the components of the described system, structure, apparatus, circuit, etc. may be combined or combined in a different form than the described method, or by other components or equivalents. Appropriate results can be achieved even if replaced or replaced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

프리앰블 시퀀스를 전송하는 방법 및 장치가 개시된다. 일 실시예에 따른 전송기는 -1, 0 또는 1의 원소들로 구성되는 터너리 프리앰블 시퀀스로부터, 난코히런트 수신기를 위한 제 1 시퀀스 및 코히런트 수신기를 위한 제 2 시퀀스를 추출하고, 복수의 비트로 구성된 프리앰블에제 1 시퀀스 및 제 2 시퀀스를 매핑하여 난코히런트 수신기 및 코히런트 수신기에서 지원되는 제 3 시퀀스를 생성할 수 있다.

Description

【명세서】
[발명의명칭】
' 프리앰블시뭔스를전송하는방법및장치
【기술분야]
5 ᅳ 아래의 실시 예들은 프리앰블 시뭔스를 전송하는 방법 및 장치에 관한 것이다.
, 【배경기술】
' - 디지털 무선 통신 시스템의 변조 방식은 크게 난코히런트 변조 방식 (noncoherent modulation)과 코히런트 변조 방식 (coherent modulation)으로 나별 수0 있다. . 난코히턴트 변조 방식은 저전력 및 저복잡도를 갖는 난코히런트 수신기에 적합하고, 코히런트 변조 방식은. 전력 및 복잡도에 대한 제한이 크지 않고, 우수한 성능욜갖는코히런트수신기에적합할수있다.
' 【발명의상세한설명】
-【기술적해결방법】
5 일 실시예에 따른 전송기는 -1, 0 또는 1의 원소들로 구성되는 터너라 프리0블 시¾스(^1 13 preamble sequence)로부터, 난코히런트 수신기 (non-coherent receiver)를 위한 제 1 시뭔스 및 코히런트 수신기 (coherent receiver)를 위한 제 2 시퀀스를 추출하는 시뭔스 추출기; 및 복수의 비트로 구성된 프리앰블에 상기 제 1 入 1뭔스 및 상기 제 2 시퀀스를 매핑하여 상기 난코히런트 수심기 및 상기 코히런트0 수신기에서지원되는제 3 시뭔스를생성하는시퀀스생성기를포함할수있다.
, 상기 제 1 시뭔스는, 0 또는 1의 원소들로 구성되고, 상기 제 2 시퀀스는, -1 또는 1의원소들로구성될수있다.
상기 시퀀스 추출기는, 상기 제 1 시퀀스의 주기를 기준으로, 상기 터너리 프리앰블 시퀀스의 원소들을 절대값으로 변환하여 상기 제 1 시퀀스를 추출할 수5 있다.'
상기 시퀀스 추출기는, 상기 제 2 시뭔스의 주기를 기준으로, 상기 터너리 프리앰블 시퀀스의 원소들 중 0의 원소를 1의 원소로 변환하여 상기 제 2 시뭔스를 추출할수있다.
상기 시뭔스 생성기는, 상기 프리앰블의 상기 적어도 하나의 비트마다 상기0 젝 1 시퀀스를 매핑하는 제 1 매퍼 (mapper); 및 상기 프리앰블의 상기 적어도 하나의 비트마다 매핑된 상기 거 시뭔스에 상기 제 2 시뭔스를 매핑하여 상기 제 3 시뭔스를생성하는제 2 매퍼를포함할수있다.
상기 제 1 매퍼는, 상기 제 1 시뭔스의 주기에 따른 모듈로 카운터 (modulo counter)에 기초하여 상기 계 1 시퀀스의 인덱스 (index)를 증가시키고, 상기 인덱스에 5 대응하는 상기 제 1 시퀀스의 원소를 상기 프리앰블의 상기 적어도 하나의 비트에 데핑할수있다.
상기 제 2매퍼는, 상기 제 2시퀀스의 주기에 따른 모들로 카운터에 기초히여 상기 제 2 시 ¾스의 인덱스를 증가시키고, 상기 인텍스에 대웅하는 상기 제 2 시뭔스의 원소를 상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 제 10 시 ¾스에매핑할수있다.
- 상기 제 2 매퍼는, 상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 제 1 시퀀스에상기제 2 시뭔스를곱할수있다.
- 상기 제 2 매퍼는.상 기 제 1 시뭔스의 주기와 상기 제 2 시뭔스의 주기의 비만 상기 게 1 시뭔스를 반복하여 확장하고, 확장된 제 1 시퀀스에 상기 제 25 시퀀스를곱할수있다.
' 상기 시퀀스 생성기는, 상기 프리앰블의 적어도 하나의 비트마다 상기 제 1 入 1퀀스를 매핑하는 제 1 이진 매퍼 (binary mapper); 및 상기 제 2 시¾스의 원소들을 이진값 (binary value)으로 변환하고, 상기 프리앰블의 적어도 하나의 비트에 매핑된 상기 제 1 시퀀스에 상기 변환된 제 2 시퀀스를 연접 (aggregation)하여 상기 제 30 시뭔스를생성하는제 2 이진매퍼를포함할수있다.
- 상기 제 2 이진 매퍼는, 상기 제 2 시뭔스의 -1의 원소를 1로 변환하고, 상기 제 2 시뭔스의 1의원소를 0으로변환할수있다.
상기제 1 시퀀스의주기는, 상기제 2 시퀀스의주기보다짧을수있다.
- 상기 시뭔스 생성기는,상기 프리앰블의 적어도 하나의 비트에 대웅하는5 기본. 프리앰블 시¾스를 생성하고, 상기 기본 프리앰블 시퀀스를 미리 정해진 횟수로반복하여상기제 3 시뭔스를생성할수있다.
' . 상기 시뭔스 생성기는, 상기 계 1 시퀀스의 주기와 상기 제 2 시퀀스의
¥기의 비만큼 상기 제 1 시뭔스를 반복적으로 확장하고, 확장된 계 1 시뭔스를 제 2 시뭔스와곱하여상기기본프리앰블시뭔스를생성할수있다.
0 상기 프리앰블의 프리앰블 포맷은 하기 [표 1]의 P1 프리앰블 포맷 또는 P2 프리앰블 포맷 중 하나이고, 상기 기본 프리앰블 시퀀스는, 상기 프리앰블 포맷에 , 따라하기 [ 표 1]에기재된기본프리앰블패턴및반복횟수를가질수있다.
[표 1] 프리 ¾블 포¾ 기본 프리 ¾블 패턴 반복 ¾수
(Preamble format) (Base preamble pattern)
[1 0 0 1 1 G 0 1
PI 1 0 0 1 1 0 0 -1 4
-1 0 0 1 -1 0 0 1
-1 0 0 1 -1 0 0 -1]
[ 1 0 -1 0 0 -1 0 —1
P2 1 0 1 0 0 -1 0 1
s
1 0 1 0 0 -1 0 1
-1 0 1 0 0 1 0 1]
5 상기 제 1 시퀀스, 상기 제 1 시퀀스의 주기, 상기 제 2 시 ¾스, 상기 제 2 시퀀 스의주기는, 상기프리앰블포맷에따라아래표 2 에기재된값을가질수있다.
' [표 2]
Figure imgf000005_0001
일 실시예에 따른 전송기는 상기 제 3 시뭔스를 포함하는 프리앰블 필드,0 SFD(Start Frame Delimiter) 필드, PHR(Physical layer Header) 필드 및 PSDU(Physical Service Data Unit) 필드를 포함하는 전송 프레임을 상기 난코히런트 수신기 또는 상 기 코히런트 수신기 중 적어도 하나에 송신하는 프레임 송신기를 더 포함할 수 있 다. .
일 실시예에 따른 시퀀스 추출 장치는 -1, 0 또는 1의 원소들로 구성되는 터5 너리 프리앰블 시뭔스를 획득하는 터너리 프리앰블 시퀀스 획득기; 상기 터너리 프 ' 리앰블 시퀀스로부터 0 또는 1의 원소들로 구성되고 난코히런트 수신기를 위한 제 1 시뭔스를 추출하는 제 1 시퀀스 추출기; 및 -1 또는 1의 원소들로 구성되고 코히런트 수신기를위한제 2 시퀀스를추출하는제 2 시뭔스추출기를포함할수있다.
상기 제 1 시뭔스 추출기는, 상기 제 1 시뭔스의 주기를 기준으로, 상기 터너0 리 프리 ¾블 시퀀스의 원소들을 절대값으로 변환하여 상기 제 1 시뭔스를 추출할 수 , 있다.
, 상기 제 2 시뭔스 추출기는, 상기 제 2 시뭔스의 주기를 기준으로, 상기 터너 리 프리앰블 시퀀스의 원소들 중 0의 원소를 1의 원소로 변환하여 상기 제 2 시뭔스 를추출할수있다.
85 일 실시예에 따른 시뭔스 추출 장치는 상기 제 1 시뭔스 및 상기 제 2 시퀀스 를저장하는저장기를더포함할수있다ᅳ
' 일 실시예에 따른 시퀀스 생성 장치는 프리앰블의 적어도 하나의 비트마다,
0 또는 1의 원소들로 구성되고 난코히런트 수신기를 위한 계 1 시퀀스를 매핑하는 제 1 매퍼; 및 상기 프리앰블에 매핑된 상기 제 1 시뭔스에, -1 또는 1의 원소들로 구 90 성되고 코히런트 수신기를 위한 제 2 시¾스를 매핑하여 상기 난코히런트 수신기 및 상기 코히런트 수신기에서 지원되는 제 3 시뭔스를 생성하는 제 2 매파를 포함할 수
' 있다.
상기제 1 시퀀스및상기제 2 시 ¾스는미리저장될수있다.
상기 계 1 매퍼는, 상기 프리앰블의 적어도 하나의 비트마다, 상기 제 1 시뭔 95 스의 주기에 따른 모들로 카운터에 기초하여 상기 제 1 시뭔스의 인덱스를 증가시키 고, 상기 인덱스에 대웅하는 상기 제 1 시¾스의 원소를 상기 프리앰블의 상기 적어 도하나의비트에매핑할수있다.
' 상기 제 2 매퍼는, 상기 게 2 시퀀스의 주기에 따른 모들로 카운터에 기초하 여 상기 제 2 시퀀스의 인덱스를 증가시키고, 상기 인덱스에 대웅하는 상기 제 2 시퀀00 스의 소를 상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 제 1 시퀀스 에매핑할수있다.
상기 계 2 매퍼는, 상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 - 제 1 시퀀스에상기제 2 시퀀스를곱할수있다.
ᅳ 일 실시예에 따른 전송기는 프리앰블의 프리앰블 포멧에 따라 기본 프리앰05 블 패턴을 추출하는 기본 프리앰블 추출부; 및 상기 기본 프리앰블 패턴을 미리 정 해진 반복 횟수로 반복하여 난코히런트 수신기 및 코히런트 수신기에서 지원되는 프리.앰블시퀀스를생성하는프리앰블시퀀스생성부를포함할수있다.
상기 기본 프리앰블 추출부는, 하기 [표 3]의 P1 프리앰블 포맷 또는 P2 프 ' 리앰블 포맷 중 어느 하나의 프리앰블 포맷에 따라, 하기 [표 3]으로부터, 상기 기본10 프리앰블패턴및상기미리정해진반복횟수를추출할수있다.
[표 3] 프리 ¾블 포¾ 기튼 프리 ¾블 패턴 반복횟수
(Preamble for at) (Base preamble pattern)
[1 0 0 1 1 0 0 1
PI 1 0 0 1 1 0 0 -1
4
-1 0 0 1 -1 0 0 1
-1 0 0 1 -1 0 0 -If
[ 1 0 -1 0 0 -1 0 -1
P2 1 0 1 0 0 -1 0 1
8
1 0 1 0 0 -1 0 1
-1 0 1 0 0 1 0 1]
일 실시예에 따른 전송기는 상기 프리앰블 시뭔스를 포함하는 프리앰블 필 드, SFp(Start Frame Delimiter) 필드, PHR(Physical layer Header) 필 H및 PSDU(Ph ysical Service Data Unit) 필드를 포함하는 전송 프레임을 상기 난코히런트 수신기 또는 상 기 ^히런트 수신기 중 적어도 하나에 송신하는 프레임 송신기를 더 포함할 수 있 다ᅳ
' 일 실시예에 따른 전송기는 하기 [표 4]의 P1 프리앰블 포맷 또는 P2 프리 앰블 포맷 중 어느 하나의 프리앰블 포떳에 따라, 하기 [표 4]로부터, 기본 프리앰블 패턴 및 미리 정해진 반복 횟수를 추출하는 기본 프리앰블 추출부; 상기 기본 프리 앰블.패턴 * 상기 미리 정해진 반복 횟수로 반복하여 난코히런트 수신기 및 코히런 트 수신기에서 지원되는 프리앰블 시뭔스를 생성하는 프리앰블 시퀀스 생성부; 및 상기 프리앰블 시¾스를 포함하는 프리앰블 필드, SFD(Start Frame Delimiter) 필드, PHR(Physical layer Header) 필드및 PSDU(Ph ysical Service Data Unit) 필드를포함하는 전송 ^레임을 상기 난코히런트 수신기 또는 상기 코히런트 수신기 중 적어도 하나 에송신하는프레임송신기를포함할수있다.
[표 4 ]
Figure imgf000007_0001
【도면.의간단한설명】
도 1은일실시예에따른무선통신시스템을나타낸도면이다. .
도 2는 일'실시예에 따른 길이가 32 또는 16인 터너리 프리앰볼을 생성하는 방법을나타낸동작흐름도이다.
도 3은 일 실시예에 따른 64 길이 터너리 프리앰블을 생성하는 방법을 나타낸동작흐름도이다.
135 도 4는일실시예에따른전송프레임을나타낸도면이다.
, 도 5는일실시예에따른전송기를나타낸위한블록도이다.
도 6은일실시예에따른시뭔스추출기를나타낸블록도이다.
도 7 및 도 8은 일 실시예에 따른 시뭔스 생성기의 일례를 설명하기 위한 도면아다.
140 도 9는 다른 일 실시예에 따른 시¾스 생성기의 일례를 설명하기 위한 도면이다.
' 도 10은 일 실시예에 따른 터너리 시퀀스의 생성을 설명하기 위한 보면이다.
도 11은다른일실시예에따른전송기를나타낸블록도이다.
145 ' 도 12는일실시예에따른시퀀스전송방법을나타낸동작흐름도이다.
도 13은일실시예에따른시퀀스추출방법을나타낸동작흐름도이다.
, 도 14는일실시예에따른시뭔스생성방법을나타낸동작흐름도이다.
, 도 15는 일 실시예에 따른 프리앰블 시뭔스 생성 방법을 나타낸 동작 흐름도이다.
150 【발명 '의실시를위한형태】
이하에서, 첨부된 도면을 참조하여 실시예들을 상세하게 설명한다. 각 도면에제시된동일한참조부호는동일한부재를나타낸다.
' 아래 설명하는 실시예들에는 다양한 변경이 가해질 수 있다. 아래 설명하는 실시예들은 실시 형태에 대해 한정하려는 것이 아니며, 이들에 대한 모든 ,155 변경, 균등물내지대체물을포함하는것으로이해되어야한다.
° 실시예에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 실시예를 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 , 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 '、'가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부품
160 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 슷자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가ᅳ가능성을미리배제하지않는것으로이해되어야한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 ' 사용뒤는 모든 용어들은 실시예가 속하는 기술 분야에서 통상의 지식을 가진 자에 165 해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는한, 이상적이거나과도하게형식적인의미로해석되지않는다.
' . 또한, 첨부 도면을 참조하여 설명함에 있어, 도면 부호에 관계없이 동일한
170 구성 요소는 동일한 참조 부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 실시예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 실시예의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
, 도 1은일실시예에따른무선통신시스템을나타낸도면이다.
175 ' 도 1을 참조하면, 무선 통신 시스템은 코히런트 전송기 (coherent transmitter)(1 10), 난코히런^ 수신기 (noncoherent receiver)(120) 및 코히런트 수신기 (coherent receiver)(130)를 포함할 수 있다. 코히런트 전송기 (1 10)는 데이터를 패킷.단위로 전송할 수 있다. 패킷은 코히런트 전송기 (110)와 수산기들 (120, 130) 간의 시간 동기를 맞추기 위한 프리앰블 (preamble)을 포함할 수 있다. 프리앰블은
180 패킷의 앞부분에 위치하며, 미리 정해진 일정한 패턴의 심볼 시퀀스를 꾀미할 수 있다.
코히런트 전송기 (110)는 코히런트 변조 (coherent modulation) 기법을 이용하여 프리앰블을 변조할 수 있다. 코히런트 변조 기법에 의할 경우, 코히런트 전송기 (110)는 프리앰블을 {-1, 0, +1 }의 원소들을 이용하여 시뭔스의 형태로
185 변조하고; 변조된 프리앰블이 포함된 패킷을 수신기들 (120, 130)에 전송할 수 있다. 일 실시예에서, {.-1, 0, +1 }의 원소로 구성된 프리앰블 시뭔스는 터너리 프리앰블 시¾스^1^ preamble sequence)로 표현되고, {0, +1 }의 원소로 구성된 시뭔스는 유니폴라 프리앰블 시뭔스 (unipolar preamble sequence)로 표현되고, {-1, 1 }의 원소로 구성된 시¾스는 바이폴라 프리앰블 시퀀스 (bipolar preamble sequence)로 표현될 수
190 있다. 여기서, +1 원소는 캐리어 신호 (carrier signal)의 위상 (phase)값을 0으로 Λ정하는 것을 의미하고, 0 원소는 캐리어 신호를 오프시키^ 것을 의미하고, -1 원소는 캐리어 신호의 위상값을 180도로 설정하는 것을 의미할 수 있다. 난코하런트 수신기 (120)가 코히런트 전송기 (110)로부터 패킷을 수신하는 경우, 난코히런트 수신기 (120)는 난코히런트 복조 (noncoherent demodulation) 기법을
195 이용하여 프리앰블을 복조하기 때문에, 난코히런트 수신기 (120)는 캐리어 신호의 * 서로 다른 위상을 구별할 수 없다. 이에 따라, 난코히런트 수신기 (120)는 +1 원소와 -1 원소를 구별할 수 없으므로, 프리앰블의 터너리 프리앰블 시뭔스를 유니폴라 프리앰블 시뭔스로 인지할 수 있다. 코히런트 수신기 (130)가 코히런트 전송기 (1 10)로부터 패킷을 수신하는 경우, 코히런트 수신기 (130)는 코히런트 200 복조 (coherent demodulation) 기법을 이용하여 프리앰블을 복조하기 때문에, 난코히런트 수신기 (120)와 달리, 프리앰블의 터너리 프리앰블 시뭔스를 터너리 ' 프리앰블시뭔스로인지할수있다.
' 코히런트 전송기 (1 10)의 프리앰블은 터너리 프리앰블 시퀀스가 복수번 반복되는 구조일 수 있다. 이에 따라, 난코히런트 수신기 (120)가복조한 프리앰블은 205 유니 ¥라 프리앰블 시뭔스가 복수번 반복되는 구조이고, 코히런트 수신기 (130)가 복조한 프리앰블은 터너리 프리염블 시퀀스가 복수번 반복되는 구조일 수 있다. , 난코히런트 수신기 (120)는 코히런트 수신기 (130)보다 복잡도 및 운영 전력이 작기 때문에, 난코히런트 수신기 (120)의 프리앰블에서 유니폴라 프리앰블 시퀀스의 반복 주기는 상대적으로 짧게 설계되고, 코히런트 수신기 (130)의 프리앰블에서 터너리 210 프리앰블 시퀀스의 반복 주기는 상대적으로 길게 설계될 수 있다. 유니폴라 프리앰블 시퀀스의 반복 주기가 짧음에 따라, 난코히런트 수신기 (.120)에서 신호 처리시, 계산량이 줄어들고 수신 샘플들의 저장 공간이 감소되므로, 난코히런트 " 수신기 (120)의저복잡도및저전력동작에유리할수있다.
' 코히런트 전송기 (1 10)는 난코히런트 수신기 (120) 및 코히런트 수신기 (130)에
.215 적용될 수 있는 터너리 프리앰블 시퀀스를 유니폴라 프리앰블 시원스 및 바이폴라 프리앰블 시¾스로 분해할 수. 있고, 유니폴라 프리 ¾블 시뭔스 및 바이폴라 프리앰블 시뭔스를 재구성하여 공통의 프리앰블 시퀀스를 생성한 후, 이를 , 난코히런트수신기 (120) 및코히런트수신기 (130) 에전송할수 있다.
、 코히런트 전송기 (1 10)가 터너리 프리앰블 시퀀스를 유니폴라 프리앰블
220 시뭔스 및 바이폴라 프리앰블 시¾스로 분해함으로써, 코히런트 전송기 (110)에 미리 저장되어야 할 저장량이 감소될 수 있다. 또한, 난코히런트 수신기 (120) 또는 코히런트 수신기 (130) 중 어느 하나의 수신기의 프리맴블 시뭔스의 수정이 필요할 경우, 보다유연하게대처할수있다.
' 이하에서는 난코히런트 수신기 (120) 및 코히런트 수신기 (130)에 적용될 수
225 는 터너리 프리앰블 시퀀스를 설계하는 방법에 대해, 하기에서 도 2 및 도 3을 참조하여상세하게설명된다.
또한, 설계된 터너리 프리앰블 시¾스를 기초로 난코히런트 수신기 (120) 및 코히런트 수신기 (130)에 프리앰블을 전송하는 방법에 대해, 하기에서 도 4 내지 도 - 13을참조하여상세하게설명된다.
230 . - <터너리프리앰블시뭔스의설계>
일 실시예는 가변적인 확산 인자 (variable spreading factor)를 위한 원소 (또는, alphabet)들을 갖는 난코히런트 확산 시뭔스 (non-coherent spreading sequence)를 획득하기위한방법을나타낸다. 가변적인 확산 인자를 위한 확산 시된스들은 C = {Cm I m e ^SF^ 로 정의되고, 확산 인자는 ^ 二 {2,4, 8, 167 ' · · } 로 나타날 수 있다. 여기서, m은 확산 인자를 나타내고, Cm은 확산 인자 m을 위한 확산ᅳ시퀀스를나타낸다. 프리앰블 심볼 길이 (preamble symbol length)가 M이면, 프리앰블 시뭔스들은 1M ® ^ 이 될 수 있다 여기서, 모든 원소가 1로 이루어진 백터 im(aU one vector)의길이는 m 이고, v "^는크로넥커프로덕트연산 (Krone cker product operation)을 나타낼수있다.
ᅳ W二 {w.m
Figure imgf000011_0001
SF는 가변적인 확산 인자를 위한 ^드북을 나타낼 수 있다. 여기서, 은코릴레이터 사이즈 (correlator size)를 나타낸다. Wm 二 L^1 W2 "' V ]은 확산 인자 m 에 대한 코드워드이다. 여기서, , € {0,1}및 Vm =: 丄 … V ] 는 코릴레이션 시원스 (correlation sequence)이고, ^, ^ ― — — 1,1} 및
Figure imgf000011_0002
시¾스이다. 확산 인자에 대한
N
∑n(ww) = y . Vm = 'JIn+l-l · ι S릴레이션출력 (corr elation output)은 1=1 로 나타날수있다.
' 코릴레이션 출력을 기초로, 확산 인자
- Ί NSF = arg max ∑n(wm)
패킷 감지는 me sF
Figure imgf000011_0003
각각에' 의해 결정될 수 있다. 여기서, 는 패킷이 전송되지 않았음을 나타내고, ι는 패킷이 전송되었음을 나타내고, ᄀ Pd는 패킷 감지를 위한 임계값을 나타낼수있다.
255 프리앰블 성능을 향상시키기 위하여, 가변적인 확산 인자를 위한 원형 쉬프트 등가 셋 (circular shift equivalent set)에 기초한 직교 시뭔스 설계 (orthogonal sequence design)가요구될수있다 .
Cm-!il- Cm Ci C-ι ·' Cm.|
쉬프트 등가 셋은
Figure imgf000012_0001
with
Figure imgf000012_0002
J로정의될수있다.
260 난코히런트 가변 확산 인자 시퀀스들 (non-coherent variable spreading factor sequences)를 위한 솔루션은 아래에 기술될 수 있다. 확산 시뭔스를 갖는 프리앰블의반복구조를고려하면, 아래의속성들이추천될수있다.
, 속성 1. 0/1 균형속성 (0/1 balanced prop erty) 속성 2. 비 -반복 속성 (non-repetition property): 연속적인 1 또는 0으로 인한
265 모호성올 방지할 수 있다. 이는,
C _ cm/2, l cm/2,2_ | Cm/2,1 Φ Cm 2,2 }로 나타날
비-순환적 속성 (non-circular property): 네스티드 코드워드들 (nested
'codewords)로
Figure imgf000012_0003
수 있다. 이는
{cm J
270 I cm [lm/n c Q, 0 < / < m, m 2 n = 2s , t > s} 로나타낼수있다.
속성 4. 컨쥬게이트 속성 (conjugate property): 이는
Cm ― cm/ I2, l cm/2,2 Cm / /92, 92 —ᅳ Cm/2,l J 나타낼수있다.
275 ' 이러한 속성 1 내지 속성 4를 기초로, 확산 인자 m 에 따른 순환 쉬프트 둥가셋은아래표 1 과같이나타날수있다.
' [표 1] 4:' 1 set
m ^8:
16 set
가변적인 확산 인자들을 위한 순환 쉬프트 등가 셋들에 기초하여, 일 실시예는 각각의 확산 인자로부터 서로 다른 코드워드를 결합하여 계층적인 코드북 구조 »추출할수있다.
상술한 속성 1 내지 속성 4를 획득하기 위하여, 일 실시예는 두 종류의 프리앰블시뭔스들의직교전개 (orthogon al expansion)를나타낼수 있다. nal Expansion)는
Figure imgf000013_0001
2l and t≥ 2
C2 = 10 , C4二 001 eg = l o l o o l o i , cie = oioio ioo io lo io r 의수식과아래의표 2 와같이나타날수있다. . [표 2]
Figure imgf000013_0002
제 2 직교 전개는 Cm = [c'm/2 £ /2]' for- ^ - 2. and *≥ 2
Dj C2 = [10], C4 = [1001], C8 = [10010110], C16 = [100101100110100 ^ 수식과아래의표 3 과같이나타날수있다.
[표 3]
Figure imgf000013_0003
, . 여기서, 컨쥬게이트 시퀀스는 771로 정의되고 이진배타 (binar y exclusive) 연산또는 XOR 연산을나타낼수있다. 아래표 4 는확산인자 m 이 4일경우의순환쉬프트등가셋을나타낸다. [표 4]
Set 1
Figure imgf000014_0001
아래 표 5 및 표 6은 확산 인자 m이 8일 경우의 순환 쉬프트 등가 나타낸다.
' [표 5]
Set 1
Figure imgf000014_0002
[표 6]
Set 2
Figure imgf000015_0001
. 아래 표 7 내지 표 22은 확산 인자 m이 16일 경우의 순환 쉬프트 등가 셋을나타낸다.
[표기
Setl
Figure imgf000015_0002
[표 8]
Set 2
Figure imgf000016_0001
[표 9] Set 3
Figure imgf000016_0002
[표 10] Set 4
ST
[Zl Έ]
Figure imgf000017_0001
[Π표]
Figure imgf000017_0002
oocoiot'ioraxiad
Figure imgf000018_0001
Set 7
Figure imgf000018_0002
[표 14] Set 8
Figure imgf000019_0001
[표 15] Set 9
Figure imgf000019_0002
[표 16] Set 10
Figure imgf000020_0001
[표 17] Set 11
Figure imgf000020_0002
[표 18] Set 12
[ΟΖ Έ]
Figure imgf000021_0001
ει
[61 Έ
Figure imgf000021_0002
ΟθεθΐΟ/ΜΟΖΗΜ/Χ3<Ι 1790S90/S10Z OAV
Figure imgf000022_0001
[표 21] Set 15
Figure imgf000022_0002
[표 22] Set 16
Figure imgf000023_0001
. 아래의 표 23은 일실시예에 따른 난코히런트 시퀀스들에 대한 내용을0 간략히 나타낸 것이다. 기본 시퀀스의 반복 횟수는 시¾스의 길이 및 시퀀스내의
1의개수에대웅할수있다.
[표 23]
Figure imgf000023_0002
. 난코히런트 시뭔스는 난코히런트 모드에서 동일할 수 있다. 수신기에서5 터너리 시퀀스에 포락선 검출기를 적용한 결과를 나타내는 결과 시퀀스는 표
23쎄서 '의 난코히런트 시뭔스와 대웅될 수 있다. 코히런트 모드에서, 난코히런트 시퀀스에서의 1 들은 {1 or -1 }을 나타낼 수 있다. 난코히런트시퀀스에서의 0 들은 변경되지않을수있다.
" 난코히런트 시뭔스로부터 터너리 시퀀스를 획득하는 경우, 아래와 같은0 항이나타날있다.
, a. 터너리시뭔스의원소 (또는, alphabet)들은 {-1, 0 1 }일수있다.
b. 표 23에서의 난코히런트 시뭔스에 의존하여, 0들의 위치는 고정될 수 있다:
ᅳ c. 난코히런트시뭔스에서의 1 은 { -1 1 }의값을가질수있다.
5 · d. 상기 사항들에 따라, 모든 모드들을 위한 터너리 시뭔스들, 다시 말해,
OOK-2, OOK-4, OOK-8 and OOK-16은 양호한 코릴레이션 속성 (good correlation properties)이요구될 수있다. .
코릴레이션이 실행된 터너리 시뭔스의 길이는 양호한 프로세싱 이득 (good ' processing gain)을 획득하기에 층분히 길 수 있다. 다만, 저전력 통신에서 터너리 380 시뭔스의 길이는 메모리가 오버슈트될 정도로 길어서는 안될 수 있다. 일 실시예에서, 터너리 시뭔스의 길이는 16, 32 및 64일 수 있다. 터너리 시뭔스의 길이가 16인 경우와 32인 경우의 터너리 시¾스의 설계방법은 동일할 수 있다. 이는.어프로치 기반 탐색을 이용하여 확인할 수 있다. 터너리 시퀀스의 길이가 , 64인 경우, 터너리 시뭔스의 길이가 16, 32인 경우와 동일한 터너리 시퀀스의 385 설계방법을 이용한다면, 탐색 공간이 커지고, 이에 따라 시퀀스의 시간 소비가 클 수 있다. 이에 따라, 터너리 시퀀스의 길이가 64인 경우에는 터너리 시뭔스의 설계방법이상이할수있다.
터너리 시퀀스의 길이는 터너리 시뭔스의 주기를 결정할 수 있다. 복수의 주기들은터너리시뭔스의동기화성능을향상시키기위해이용될수있다.
390 * 터너리시뭔스의길이가 16 및 32인경우의터너리시뭔스의설계방법
' 도 2는 일 실시예에 따른 길이가 32 또는 16인 터너라프리앰블을 생성하는 방법을 나타낸 동작 흐름도이다. 도 2를 참조하면, 터너리 시뭔스의 길이를 N이라 할 때, N=16 및 N=32인 경우의 터너리 시뭔스의 설계 방법은 아래와 같이 나타낼 수있다.
39,5 제 1 단계로, 코릴레이션 길이 N을 정의하고, 원소가 {+1, -1 }이고 길이가
/2인바이너리시퀀스의모든 2 N/2개의조합을생성할수있다 (210) . 제 2 단계로, 원소가 · {+1, 0, -1 }이고 길이가 N인 터너리 시퀀스의 모든
2N/2개의 조합을 생성할 수 있다 (220). 이러한 시뭔스는
. ^^ .." - 1로 나타날 수 있다 이 경우 , 0들의
400 위치는 고정되고, 0들의 위치는 상술한 표 23에서의 난코히런트 시퀀스들로부터 결정될ᅳ 수 있다. 길이 N의 시퀀스들에서의 N/2개의 1들의 위치는 { 1 or -1 }에 의해 대체될수있고 , 2 N/2개의조합들은생성될수있다.
' 아래는 제 2 단계에서 획득된 터너리 시퀀스들로부터 터너리 동기화 리앰블 (ternary synchronization preamble)을 획득하는방법에대해나타낸다.
405 ᅳ 제 3 단계로, 2N/2개의 터너리 시퀀스들의 주기적인 코릴레이션들 (cyclic correlations), 즉, "=o 을계산할수있다 (230) .
. 제 4 단계로, 2N/2개의 터너리 시뭔스들의 사이드 코릴레이션들 (side
P-l 2
=∑[ ( ],0≤'-≤2 -1
correlations)의합, 즉, r=1 를계산할수있다 (240) . 제 5 단계로, 사이드 코릴레이션들의 제곱들의 최소합을 갖는 시퀀스들의
Z = mi is,}
410 셋인 、 ^ 를 선택할 수 있다 (250). 이러한 시뭔스들의 개수는 일반적으로 2N/2개와 비교하여 매우 작을 수 있다. 예를 들어, N=32일 때, 이러한 시뭔스들의숫자는일반적으로 2 16/50보다작을수있다.
아래는 제 5 단계로부터 획득된 시퀀스들의 셋으로부터 터너리 동기화 프리앰블 (ternary synchronization preamble)을 획득하는방법에대해나타낸다.
415 제 6 단계로, 시퀀스들의 셋을 감소시키기 위하여, SNR 값들의 영역에서 정확성검출의확를 (pr obability of correct detection over a range of SNR values)을연산할 ' 수 있다 (260). SNR 범위는 정확성 검출의 확률이 0.1일 경우에 해당하는 값부터, 정확성 검출의 확률이 1인 경우와 SNR값 중 가장 작은 SNR값의 범위 내에서선택될수있다.
420 ' SNR 값들의 영역을 획득하기 위해, 터너리 시뭔스의 셋에서의 어느 하나의 터너리 시퀀스가 이용될 수 있다. 정확성 검출의 확률은 다양한 SNR들을 위해 , 연산돨 수 있다. 정확성 검출의 확를이 0.1 부터 1 까지일 경우의 SNR 영역이 나타날수있다.
SNR 영역은 정확성 검출의 확률이 연산된 SNR 영역의 셋일 수 있다. 425 이러한 SNR 영역에서모든시뭔스들을위한정확성검출의확률이연산될수있다.
정확성검출을위한확률은아래의방법에의하여연산될수있다. 터너리 시뭔스 프리앰불은 패킷을 형성하기 위하여 20 바이트의 데이터 ' 페이로드에 첨부될 수 있다. 랜덤 정수 오프셋들 (random integer offsets)은 패킷에 ^가될수있다. 이는추가적인화이트가우시안노이즈채널 (additive white Gaussian 430 noise channel)을 통과하게 할 수 있다. 수신된 신호는 동일한 터너리 시뭔스 프리앰블과코릴레이션될수있다.
[수학식 1] o ( 、 ∑n=o ^n y(n + τ)
Kay T) =
Νσχσγ 여기서, σα및 ^는 각각 터너리 시원스와 수신된 신호의 표준편차를
435 나타낼 수 있다. 위의 코릴레이션은 미리 정해진 임계값이 비교될 수 있다. 만약, 코릴레이션 ^(τ)이 미리 정해진 임계값을 초과하는 경우 패킷이 검출될 수 있다. , 패킷은만약검출이정확성인덱스 (corr ect index)에서발생된다면정확하게검출될수 다. 반복되는 이러한 트라이얼 (trial)이 다양한 패킷들, 다양한 랜덤 오프셋들에 대해실행되고, 정확성검출의평균확률 이계산될수있다. 이는 SNR 영역을위해
440 수행€수있다.
' 계 7 단계로, Z에서의 각 시퀀스를 위하여, SNR 영역에서 정확성 검출의 : 확률들의 합을 연산할 수 있다 (270). 제 6 단계에서의 정확성 검출의 확률들의 합이 최대가되는시퀀스를터너리동기화프리앰블로서선택할수있다 (280) .
' 상술한 터너리 시뭔스의 설계 방법은 임의적인 길이 N을 위해 이용될 수 445 있다/ 시¾스를위한탐색공간은지수적으로증가할수있다.
、 코릴레이션을위한길이, 예를들어, N=32일경우의대표적인코드 (exemplar y odes)들은 아래의 표 24와 같이 나타날 수 있고, N=16일 경우의 대표적인 코드들은 아래의 표 25와 같이 나타낼 수 있다. 동기화 프리 ¾블 시퀀스들은 성능을 향상시.키기위하여, 복수의터너리시뭔스들을이용할수있다.
450 [표 24]
Figure imgf000027_0001
[표 25]
을색이
Figure imgf000027_0002
* 터너리시퀀스의 길이가 64인경우의 터너리 시퀀스의 설계 방법 도 3은 일 실시예에 따른 64 길이 터너리 프리앰블을 생성하는 방법 나타낸 동작 흐름도이다. 도 3을 참조하면, 상술한 터너리 시뭔스의 설계 방법 Ν=64(오토 코릴레이션 (auto-correlation)이 수행된 길이)인 경우에 적용된다면, 탐 공간은매우높아질수있다.
일 실시예에서, 양호한 코릴레이션 속성들은 터너리 시퀀스 1:을 불균형하게 460 함으로써 획득될 수 있다. 예를 들어, 시퀀스의 1들 (np)의 수를 -1들 (nm)의 수보다 많게 하거나, 반대로 할 수 있다. 완벽한 주기적 코릴레이션 (perfect periodic correlation)을 갖는 터너리 사퀀스에서 1들 및 -1들 (np, nm)의 허용되는 값들은 (3, 1), (6, 3), (10, 6), (15, 10), (21, 15)일수있다.
터너리 시퀀스의 설계 방법은 32개의 0과 32개의 +1, -1로 구성된 64 길이의 465 터너리 시퀀스를 대상으로 할 수 있고, 상술한 값들 중 (21, 15)를 기초로 64 길이의 ^너리시퀀스를설계할수있다. 여기서, (21, 15)는 +1의개수가 - 1의개수보다 6 개 많은 것을 의미할 수 있다. (21 , 15)를 기초로 64 길이의 터너리 시퀀스를 설계하는 방법 ^대해서는아래와같이나타낼수있다.
제 1 단계로, 32 길이의 PN 시퀀스를 생성할 수 있다. 생성된 시퀀스는 470 +1들'의 개수 np=16, -1들의 개수 nm=15일 수 있다. 먼저, 32 길이의 균형 - 사뭔스 (balanced sequence)는 -1을 맨 뒤에 붙여 생성될 수 있다. {+1, -1 }을 원소로 갖는 32 길이의 시뭔스들은 대웅하는 터너리 시퀀스들을 생성하기 위하여, OOK-2, OOK-4, OOK-8 및 OOK-16의 시뭔스들에서 1들의 위치에 삽입될 수 있다. 이에 따라, '시뭔스들을 위한 최대 사이드 코릴레이션 (maximum side correlation)들은 8이고, 475 피크 코릴레이션 (peak correlation)은 +32일 수 있다. 아래는 8 보다 작은 사이드 , 코릴레이션들을 획득하기 위하여, PN 시뭔스를 이용하여 마스킹 평션 연산자들 (masking function operators)을정의할 수있다.
제 2 단계로, 마스킹 펑션들은 OOK-2, OOK-4, OOK-8 및 OOK-16 각각에서 M2, M4, M8 및 M16으로 정의할 수 있다 (310). 마스킹 펑션들은 31 길이의 PN 480 시퀀스에 -1을 붙임으로써 획득된 32 길이 시뭔스들에서의 +1의 개수를 불균형하게 하기 위하여 정의될 수 있다. { 1 , -1 }을 원소로 하는 31 길이 PN 시¾스를 생성할 " 수 있고 (320), 31 길이 PN 시뭔스의 끝에 -1을 붙여 32 길이 시뭔스 Bn을 생성할 수 있다 (330). 32 길이 시뭔스는8„={1)0,1) 1,... /2-1}으로나타낼수 있다.
' a. OOK-2를위한마스 킹펑션 M 2는아래와 같이정의될수있다.
32 '
4g5 M2 = {m?} ._i: mf = 一 1 for i = {17,30} and mf ― 1 otherwise ᅳ 여기서, 인텍스 i가 17, 30인 경우, 마스킹 펑션의 구성요소는 -1일 수 있고, 나머지인덱스의경우, 마스킹펑션의구성요소는 1 일수있다.
, b. OOK-4를위한마스 킹펑션 M 4는아래와 같이정의될수있다.
M4 = {m }¾i : m = - 1 for i = {7, 9, 17, 30} and mf = 1 otherwise
490 여기서, 인덱스 i가 7, 9, 17인경우, 마스킹펑션의구성요소는 - 1일수있고, 나머지인덱스의경우, 마스킹핑션의구성요소는 1 일수있다. c OOK-8를위한마스 킹 ¾션 M 8은아래와 같이정의될수있다.
M8 = mf = ᅳ 1 for i = {2, 13, 31} and mf = 1 otherwise 여기서, 인덱스 i가 2, 13, 31인경우, 마스킹펑션와구성요소는- 1일수있고, 495 나머지인덱스의경우, 마스킹펑션의구성요소는 1 일수있다.
' d. OOK-16를위한마 스킹평션 M 16은아래와같이정의될수있다.
M16 = {mj^mj6二 -1 for i = {7,9,17,31} and m = 1 otherwise 여기서, 인덱스 i가 7, 9, 17, 31인 경우, 마스킹 펑션의 구성요소는 -1일 수 있고, 나머지인덱스의경우, 마스킹펑션의구성요소는 1 일수있다.
500 제 3 단계로, 아래 수학식 3과 같이, 제 2 단계에서 설명된 32 길이 시퀀스
Bn을 M2, M4, M8 및 M16 각각과 곱 (element wise multiplication, *)하여 C2, C4, C8 및 CI6을생성할수있다 (340) .
' [수학식 3]
= B .* M = {2,4 8,16}
505 ' 제 1 단계에서 균형 터너리 시뭔스 (balanced ternary sequence)의 최대 사이드 코릴레이션은 8일 수 있다. 제 3 단계에서 획득된 시뭔스들은 최대 사이드 코릴레이션이 8보다 작으므로,계 1 단계에서 균형 터너리 시퀀스보다 유용할 수 " 있다..
일 실시예에서, 다양한 마스킹 펑션들이 생성될 수 있고, 결과 시퀀스들의
510 코릴레이션 속성들은 마스킹 펑션들 각각을 위해 검토될 수 있다. 모든 결과 시뭔스들에서, 최대 사이드 코릴레이션의 최소값을 갖는 시뭔스들은 후보 터너리 시뭔스들로선택될수있다.
' 제 4 단계로, 32 길이시뭔스들 C 2, C4, 및 C 16을 00됴 -2, OOK-4, OOK-8 및
OOK-16 각각과 관련된 64 길이 난코히런트 시컨스들에서의 1들의 위치에 삽입하여 515 대웅하는 64 길이터너리시퀀스들을획득할수있다 (350) .
' 예를 들어, 64 길이 난코히런트 OOK-2 프리앰블은 { 1 0} 시뭔스가 32번 반복되어 형성될 수 있다. OOK-2를 위한 64 길이 터너리 시뭔스 D2를 획득하기 위하여, { 1 0} 시¾스에서 , 1들의위치에, 32 길이시뭔스 C 2가삽입될수있다,
또한, 예를들어, 64 길이난코히런트 OOK -4 프리앰블은 {1 0 0 1 } 시뭔스가 520 16번 반복되어 형성될 수 있다. OOK-4를 위한 64 길이 터너리 시뭔스 D4를 획득하기위하여, {1001} 시퀀스에서, 1들의위치에, 32 길이시퀀스 C.4가삽입될수 있다 ·'
또한, 예를 들어, 64 길이 난코히런트 OOK-8 프리앰블은 {1 0 1 00 1 0 1} 시퀀스가 8번 반복되어 형성될 수 있다. OOK-8를 위한 64 길이 터너리 시퀀스5 D8을획득하기위하여, {1 0 1 00 1 0 1} 시퀀스에서, 1들의위치에, 32 길이시퀀스 C8이 ^입될수있다.
또한, 예를들어, 64 길이난코히런트 OOK -16프리앰블은 {1 010101001 - 0 1 0 1 0 1} 시퀀스가 4번 반복되어 형성될 수 있다. OOK-16를 위한 64 길이 터너리시퀀스 D 16를 획득하기위하여, {10101 01 001 01 01 01} 시뭔스에서,0 1들의위치에, 32 길이시뭔스 C 16이삽입될 수있다.
. 제 5 단계로, 동기화 시퀀스는 필요 조건 (requirement)에 의존하여 D2, D4, D8 또는ᅳ1)16의 복수의 반복을 포함할 수 있다. 이는 아래의 표 26과 같이 나타낼 수 있다.
[표 26]
Figure imgf000031_0001
아래의 표 27은 대표적인 확산 시퀀스들을 나타낸다. 표 27의 확산 시퀀스들은 데이터 심볼들을 확산시키기 위해 이용될 수 있다. 확산 인자돌은 각각
1, 2, 4, 8일수있다.
[표 27]
Figure imgf000031_0002
아래의 표. 28은 프리앰블 시뭔스들로써 이용되는 대표적인 확산 시¾스들을 나타낼수있다. 표 28의확산시뭔스들은상술한표 23 에나타날수있다.
[표 28] Preamble Spreading F Base Preamble Sequence Number of Number Number Def actor (S ) Repetitions Of Of
(Nrep) Bits Chips
. PI 2 -1 0 4 0 1 2 .32 64
0 1 0 -1
0 -1 0 1 0
-1 0 1 0
1 0 1 0 -1
0 -1 0 1
0 -1 0 -1 0
P2 4 1 0 0 1 1 4 32 128
0 0 1 1
0 0 1 i
0 0 -1 -1 0
0 1 -1 0
0 1 -1 0 0
1 -1 0 0
-1
P3 8 1 0 -1 0 0 8 32 256
-1 0 -1 1
0 1 0 0 -1
0 1 1 0
1 0 0 -1 0
1 -1 0 1
0 0 1 0
1
P4 16 -1 0 -1 0 -1 16 32 512
0 -1 0 0
-1 0 1 0 1
0 -1 -1 0
1 0 -1 0 1
0 0 1 0
1 0 -1 0 -1
' 아래의표 29 는시작프레임디리미터포맷들 (start franie delimiters formats)을 나타낼수있다. 이경우,+1.의개수와- 1의개수는동일할수있다..
[표 29]
Figure imgf000033_0001
하기의 표 30(표 30-1, 표 30-2, 표 30-3으로 표현함)은 다양한 변조 포맷들, 즉 직교 가변 확산 인자 OOK를 위해 이용되는 확산 시뭔스들, 단일 펄스 (single pulse) 및슈도 -랜덤 다증-펄스위치변조 (p seudo-random multi-pulse position modulations) 들을나타낼수있다.
[표 30 -1]
Figure imgf000034_0001
[표 30 -2]
[£- Οί Έ]
Figure imgf000035_0001
^90S90/ST0i ΟΛ\
Figure imgf000036_0001
' 아래의 표 31은 프리앰블, 데이터 포션 및 시작 프레임 디리미터에서의 가변. 확산 시퀀스들 및 변조들을 이용한 대표적인 전송 모드를 나타낼 수 있다. 프리앰블, SFD 및 페이로드를 위한 포맷 레이블들은 표 28 및 표 29로부터 획득될 수있다.
[표 31]
Figure imgf000037_0001
' <:터너리프리앰블시퀀스의전송방법>
이하에서는, 설계된 터너리 프리앰블 시퀀스를 전송기가 수신기에 전송하는 방법에 대해 설명한다. 이하에서, 프리앰블 시뭔스 (또는, 터너리 프리앰블 시뭔스)를 생성하는 기법은 TASK(Ternary Amplitude Shift Keying) 또는 ULP-TASK(Ultra Low Power-Ternary Amplitude Shift Keying)로표현될수있다.
. 도 4는일실시예에따른 송프레임을나타낸도면이다.
도 4를참조하면, 전송프레임 (400)은프리앰블 (preamble)(410), SFD(Start Frame Delimiter)(420), PHR(PHysical layer Header)(430), PSDU(Physical Service Data Unit)(440)를포함할 수있다. 일실시예에서, 패킷은전송프레임 (400) 과동일한 의미로;이용될수있다.
프리앰블 (410)은전송 프레임 (400)의선두에 기록되는비트열 (bit string) 일수 있다: 프리앰블 (410)은시간동기화 (time sy nchronization)를위한특정한비트- 패턴을 포함할수있다.
' 8?£)(420)는 레임의 시작 (beginning of the frame)을식별하고, 동기화의 재확인을식별할수있다. 또한, SFD(420)는프레임동기화 (fram e synchronization)를 획득하기위한필드를의미할수있다.
. PHR(430) ^ 물리적 계층 (physical layer)에 관련된 유용한 정보들을 나타내는 필드일 수 있다. 예를 들어 , 정보들은 길이 지시자, 사용된 모들레이션 방식 및 사용된 부호화 방식에 관한 정보들일 수 있다. 또한, PH R(430)은 PSDU(440)의 형식에 관한 필드 및 헤더 체크 시뭔스 (Header Check Sequence; HCS)를 포함할 수 585 있다.ᅳ여기서, HCS는 PHR(430)에 오류가 발생했는지 여부를 판단하는데 이용될 수 있다:
, PSDU(440)는 물리적 계층의 상위 계층으로부터 전달된,비트들의 형식의 부호화되지 않은 데이터의 유닛일 수 있다. PSDU(440)는 물리적 계층보다 상위 계층에서 실제로 송수신되는 데이터들을 포함할 수 있다. 일 실시예에서, 590 PSDU(440)는페이로드 (pa yload)로표현될수 있다.
프리앰블 (410)은 N rep개와반복되는기본프리앰블 (41 1, 412, 413)로구성될수 있다. 기본프리앰블 (41 1, 412, 413)은각각 기본프리앰블시퀀스로구성될수있다. ' 예를 들어, 1개의 기본 프리앰블 시퀀스에 해당하는 비트가 기본 프리앰블일 수 있다. 일 실시예에서, 복수의 부호화 방식들의 각각에 대웅하는 복수의 확산 .595 인자들의 기본 프리엠블 시퀀스들은 서로 간에 코릴레이션 값이 직교하도록 설정될 수있^ ·
- 도 5는일실시예에따른전송기를나타낸위한블록도이다.
, 도 5를 참조하면, 전송기 (500)는 시퀀스 추출기 (510) 및 시뭔스 생성기 (520)를 포함할 수 있다. 여기서, 전송기 (500)는 도 1에서 설명된 코히런트 600 전송기 (1 10)를의미할 수있다.
、 시뭔스 추출기 (510)는 -1, 0 또는 1의 원소들로 구성되는 터너리 프리앰블 시뭔스로부터 제 1 시뭔스 및 제 2 시뭔스를 추출할 수 있다. 여기서, 터너리 프리앰블 시퀀스는 전송기 (500)가 수신기에 전송하는 프리앰블 시퀀스 전체를 ' 의미확 수도 있고, 프리앰블을 구성하는 기본 프리앰블 시뭔스를 의미할 수도 있다. 605 또한, 제 1 시퀀스는 난코히런트 수신기를 위한 시뭔스로, 0 또는 1의 원소들로 구성될 수 있고, 제 2 시퀀스는 코히런트 수신기를 위한 시뭔스로, -1 또는 1의 원소들로 구성될 수 있다. 일 실시예에서, 제 1 시뭔스는 유니폴라 프리앰블 시퀀스 또는 유니폴라 시뭔스로 표현될 수 있고, 제 2 시뭔스는 바이폴라 프리염블 시퀀스 , 또는 바이폴라 시뭔스로 표현될 수 있다. 또한, 터너리 프리앰블 시퀀스, 제 1 610 시퀀스및제 2 시퀀스를구성하는원소들은칩 (chip) 으로표현될 수있다.
시퀀스 추출기 (510)는 터너리 프리앰블 시퀀스를 제 1 시퀀스 및 제 2 시뭔스로 분해할 수 있다. 일 실시예에서, 시뭔스 추출기 (510)는 제 1 시뭔스의 주기 # 기준으로, 터너리 프리앰블 시뭔스의 원소들을 절대값으로 변환하여 제 1 시뭔스를 추출할 수 있다. 여기서, 제 1 시퀀스의 주기는 미리 정해질 수 있다. 615 예를.들어, 제 1 시뭔스의 주기 N1이 4이고, 터너리 프리앰블 시뭔스가 [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0
-1]인 경우, 시퀀스 추출기 (510)는 터너리 프리앰블 시뭔스의 원소들을 절대값으로 변환하여, [1 0 0 1]이 반복되는 구조를 갖는 [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1]의 시뭔스를0 추출할 수 있다. 전송기 (500)는 추출된 시뭔스로부터 주기 N1개의 원소를 갖는 제 1 시퀀스 [1 0 0 1]를추출할수있다.
다른 일 실시예에서, 시퀀스 추출기 (510)는 제 2 시뭔스의 주기를 기준으로, 터너라 프리앰블 시¾스의 원소들 중 0의 원소를 1의 원소로 변환하여 제 2 시뭔스를 추출할 수 있다. 여기서, 제 2 시뭔스의 주기는 미리 정해질 수 있다.5 이에 따라, 터너리 프리앰블 시뭔스의 -1의 원소는 제 2 시뭔스에서 -1의 원소가 될 ' 수 있고, 터너리 프리앰블 시퀀스의 0 및 1의 원소는 제 2시뭔스에서 1의 원소가 될 있다. 또한, 제 2 시퀀스의 주기는 제 1 시뭔스의 주기보다 길 수 있다. 이는 제 2 시뭔스가 적용되는 코히런트 수신기가 계 1 시퀀스가 적용되는 난코히런트 수신기보다복잡도및운영전력아크기때문이다.
0 예를 들어, 계 2 시뭔스의 주기 N2가 32이고, 터너리 프리앰블 시¾스가
- 앞서 설명한 터너리 프리앰블 시퀀스와 동일한 [1 0 0 1 1 0 0 1 1 0 0
1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 -1]인 경우, 시뭔스 추출기 (510)는 터너리 프리앰블 시뭔스의 원소들 중 0의 원소를 1의 원소로 변환하여, [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 15 -1 1 1 1 -1 1 1 -1]의 시원스를 추출할 수 있다. 전송기 (500)는 주기 N2가 추출된 시뭔스의 ^수와 동일한 32이므로, 추출된 시퀀스를 제 2 시퀀스로 나타낼 수 ' 있다..
일 실시예에서, 전송기 (500)는 저장기 (미도시)를 포함할 수 있고, 전송기 (500)는 시뭔스 추출기 (510)에서 추출된 제 1 시¾스 및 제 2 시뭔스를 저장할0 수있다.
시뭔스 생성기 (520)는 시퀀스 추출기 (510)에서 추출된 게 1 시퀀스 및 거 12 , 시뭔스를 이용하여 터너리 프리앰블 시퀀스를 재구성할 수 있다. 일 실시예에서, 시퀀스 생성기 (520)는 복수의 비트로 구성된 프리앰블 시¾스에 제 1 시뭔스 및 계 2 시뭔스를 매핑하여 제 3 시뭔스를 생성할 수 있다. 여기서, 제 3 시뭔스는 재구성된5 터너리' 프리앰블 시뭔스를 의미할 수 있고, 난코히런트 수신기 및 코히런트 수신기에서모두지원될수있다.
프리앰블은 기본 프리앰블이 Nrep번 반복된 구조일 수 있다. 이 때, 기본 프리앰블은 프리앰블의 적어도 하나의 비트에 대웅될 수. 있다. 프리앰블을 구성하는 프리엄블 시뭔스는 기본 프리 ¾블 시뭔스가 하나 이상 반복된 구조일 수 650 있다. 예를 들어, 프리앰블이 32비트인 경우, 하나의 기본 프리앰블 시퀀스는 프리앰블의 하나의 비트에 대웅될 수도 있고, 32비트에 대웅될 수도 있다. 일 예로, . 하나의 기본 프리맴블 시뭔스가 프리맴블의 1 비트에 대웅될 경우, 프리앰블 시퀀스는 32개의 기본 프리 ¾블 시뭔스가 반복되는 구조일 수 있고, 하나의 기본 프리앰블 시퀀스가 프리앰블의 32 비트에 대응될 경우, 프리앰블 시원스는 하나의
655 기본 '프리앰블 시뭔스로 구성될 수 있다. 기본 프리앰블 시퀀스가 대웅되는 프리앰블의 비트수는 미리 정해질 수 있다. 이러한 프리앰블의 구조를 고려하여, 시뭔스 생성기 (520)는 제 1 시퀀스 및 제 2 시뭔스를 재구성하여 제 3 시뭔스를 생성할
' 수있다 ·
' 일 실시예에서, 시뭔스 생성기 (520)는 제 1 매퍼 및 제 2 매퍼를 포함할 수
660 있다. 일 예로, 제 1 매퍼 및 제 2 매퍼는 각각 제 1 칩값 매퍼 (chip value mapper) 및 제 2 칩값매퍼로표현될수있다.
제 1 매퍼는 프리앰블의 복수의 비트에 대하여, 프리앰블의 적어도 하나의 ' 비트마다 제 1 시퀀스를 매핑할 수 있다. 여기서, 적어도 하나의 비트는 기본 프리염블 시퀀스가 프리앰블에 대응하는 비트를 의미할 수도 있고, 기본 프리엄블에 665 관계없이 미리 정해진 개수의 비트를 의미할 수도 있다. 제 1 매퍼는 적어도 하나의 비트마다 한 주기의 제 1 시퀀스를 매핑할 수 있다. 예를 들어,적어도 하나의 비트가 1 비트인 경우, 계 1 매퍼는 1 비트마다 제 1 시뭔스의 주기인 N1개의 원소들을 할당시킬 수 있고, 순차적으로 인덱스를 증가시키면서 각 인덱스에 ' 해당하는 원소를 1 비트에 매핑할 수 있다. 이 경우, 시원스 생성기 (520)는 제 1 670 시¾스의 주기 N1에 따른 모들로 카운터, modulo-Nl counter를 인텍스 카운터로 이용하여제 1 시퀀스의인덱스를증가시킬수있다.
제 2 매퍼는 프리앰블의 적어도 하나의 비트마다 매핑된 제 1 시뭔스에 제 2 시뭔스를 매핑하여 제 3 시퀀스를 생성할 수 있다. 예를 들어, 제 1 시뭔스가 할당된 ' 적어도 하나의 비트가 1 비트인 경우, 제 2 매퍼는 1 비트마다 제 2 시뭔스의 주기인 675 N2개꾀원소들을할당시킬수있고, 순차적으로인덱스를증가시키면서각인덱스에 해당하는 원소를 1 비트에 매핑할 수 있다. 이 경우, 시뭔스 생성기 (520)는 제 2 시뭔스의 주기 N2에 따른 모들로 카운터, modulo-N2 counter를 인덱스 카운터로 이용하여제 2 시뭔스의인덱스를증가시킬수있다.
일 실시예에서, 제 2 매퍼는 프리앰블의 적어도 하나의 비트에 매핑된 제 1 680 Aᅵ뭔스에 제 2 시퀀스를 곱할 수 있다. 예를 들어, 프리앰블의 적어도 하나의 비트에 매핑된 제 1 시뭔스가 [1 0 0 1]이고, 제 2 시퀀스가 [1 1 1 1 1 1 1 1 1 ,1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 1 -1 1 1 1 -1 1 1 -1]인 경우, 제 2 매퍼는 제 1 시뭔스와 제 2 시뭔스를 곱하여 제 3 시뭔스인 [ 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 -1 ]를5 생성할 수 있다. 이 경우, 제 1 시퀀스의 주기 N1이 4이고, 제 2 시퀀스의 주기 N2가
32이므로, 제 2 매퍼는 제 1 시뭔스의 주기 N1과 제 2 시퀀스의 주기 N2의 비인 8 만큼 제 1 시퀀스를 반복하여 확장하고, 확장된 제 1 시뭔스 [1 0 0 1 1 0 0 1
1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1]과 제 2 시퀀스를 곱하여 제 3 시뭔스 [ 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -10 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0-1 ]를생성할수있다.
' 다른 일 실시예에서, 시뭔스 생성기 (520)는 제 1 이진 매페: binary mapper) 및 제 2 이진 매퍼를 포함할 수 있다. 제 1 이진 매퍼는 프리앰블의 적어도 하나의 비트마ᅳ다 제 1 시퀀스를 매핑할 수 있다. 게 1 시뭔스는 0 또는 1의 원소로 구성되어 있으므로, 제 1 이진매퍼는제 1 시뭔스를모두이용할수있다.
5 제 2 이진 매퍼는 제 2 시뭔스의 원소들을 이진값으로 변환할 수 있다. 제 2 시퀀스는 -1 또는 1의 원소들로 구성되어 있고, -1은 이진값이 아니므로 제 2 이진 매퍼가 이용할 수 없을 수 있다. 이에 따라, 제 2 이진 매퍼는 제 2 시뭔스의 -1의 원소를 1로 변환하고, 1의 원소를 0으로 변환하여 제 2 시퀀스를 이진값으로 변환할 수 있다. 제 2 이진 매퍼는 프라앰블의 적어도 하나의 비트에 매핑돤 제 1 시퀀스에0 이진값으로 변환된 제 2 시퀀스를 연접하여 제 3 시뭔스를 생성할 수 있다. 제 1 ' 시퀀스 및 겨] 2 시뭔스를 연접한 제 3 시뭔스는 제 1 시뭔스의 n번째 원소를 첫번째 ¾소로, 제 2 시뭔스의 n번째 원소를 두번째 원소로 구성한 길이 2의 시뭔스를 n번째 sub 시뭔스로 구성된 시뭔스를 나타낼 수 있다. 예를 들어, 제 1 시퀀스가 [1 0 0 1], 이진값으로 변환된 제 2 시퀀스가 [1 0 0 이인 경우, 제 1 시뭔스 및 제 2 시퀀스를5 연접한제 3 시뭔스는 [[11 ] [00] [00] [10]]으로구성될수있다.
. 또 다른 일실시예에서, 시퀀스 생성기 (520)는 프리앰블의 적어도 하나의 비트에 대응하는 기본 프리염블 시퀀스를 생성하고, 기본 프리 ¾블 시뭔스를 미리 정해진 횟수로 반복하여 제 3 시퀀스를 생성할 수 있다. 이 때, 시뭔스 생성기 (520)는 제 1 시뭔스의 주기와 제 2 시뭔스의 주기의 비만큼 제 1 시뭔스를0 반복:적으로 확장하고,확장된 제 1 시퀀스를 제 2 시퀀스와 곱하여 기본 프리앰블 시퀀스를 생성할 수 있다. 예를 들어, 제 1 시뭔스가 [1 0 1 0 0 1 0 1]이고, 제 2 시뭔스가 [1 1 -1 1 1 -1 1 -1 1 1 1 1 1 -1 1 1 1 1 1 1 1 」1 1 1 -1 1 1 1 1 1 1 1]인 경우, 제 1 시퀀스의 주기 N1이 8이고, 거 ]2 시뭔스의 주기 N2가 32이므로, 시뭔스 생성기 (520)는 제 1 시뭔스의 주기 N1과 제 25 시뭔스의 주기 N2의 비인 4 만큼 계 1 시퀀스를 반복하여 확장하고, 확장된 제 1 시뭔스 [1 0 1 0 0 1 0 1 1 0 1 0 0 1 0 1 1 0 1 0 0 1 0 1 - 1 0 1 0 0 1 0 1]와 제 2 시뭔스를 곱하여 기본 프리앰블 시퀀스 [ 1 0 -1 0 0 -1 0 -1 1 0 1 0 0 -1 0 1 1 0 1 0 0 -1 0 1 -1 0 1 0
0 1 、 0 1]를 생성할 수 있다. 이 때, 미리 정해진 반복 횟수 Nrep가 8인 경우,0 시뭔스 생성기 (520)는 기본 프리앰블 시뭔스를 8번 반복하여 프리앰블 시뭔스를 생성할수있고, 프리앰블시퀀스를프리앰블의복수의비트에매핑할수있다.
' 전송기 (500)가 터너리 프리앰블 시퀀스로부터 제 1 시뭔스 및 제 2 시뭔스를
^출하고, 제 1 시뭔스 및 제 2 시¾스를 재구성하여 제 3 시퀀스를 생성함으로써, 전송기 (500)는 터너리 프리앰블 시퀀스 전체를 저장할 필요 없이, 제 1 시뭔스 및 제 25 시뭔스만을 미리 저장할 수 있다. 이에 따라, 전송기 (500)에 미리 저장되어야 할 저장량이 감소될 수 있다. 또한, 난코히런트 수신기 또는 코히런트 수신기 중 어느 하나의 수신기의 프리앰블 시퀀스의 수정이 필요할 경우, 보다 유연하게 대처할 수 있다
일 실시예에서, 도 4의 식별부호 41 1 내지 413에 도시된 바와 같이,0 프리앰블은 미리 정해진 반복 횟수가 Nrep이고, 32개의 원소 (칩)을 갖는 기본 프리0블 패턴을 포함할 수 있다. 이 때, 두 개의 프리앰블 포맷 P1 및 P2가 정의될 수 있다. 기본 프리앰블 시퀀스는 프리앰블 포맷에 따라 하기 표 32에, - 기재된기본프리앰블패턴및반복횟수 N rep를가질수있다.
[표 32]
Figure imgf000042_0001
프리앰블 ¾맷 P1 및 P2는 두 개의 32 길이 터너리 시뭔스들로 구성될 수 다.. 코히런트 수신기 및 난코히런트 수신기에서의 서로 다톣 복잡도 제한으로 인 하여, 프리앰블 포맷 P1 및 P2에 따른 기본 프리앰블 시퀀스들은, 공통의 시퀀스를 코히런트 수신기 및 난코히런트 수신기에 전송하기 위하여, 서로 다른 주기를 가질0 수 있다. 즉, 코히런트 수신기를 위한 프리앰블은 난코히런트 수신기를 위한 프리 앰블;리 반복적인 확장을 기초로 설계될 수 있다. 이에 따라, 코히런트 수신기를 위 한 P1 및 P2의 확산 인자는 각각 32일 수 있다. 또한, 난코히런트 수신기를 위한 P1 및 P2의 확산 인자는 각각 4 및 8일 수 있고, 이는 두 개의 직교적인 4 길이 바 이너리 시퀀스 및 8 길이 바이너리 시뭔스들, 예를 들어, [1 0 0 1] 및 [1 0 1 745 0 0 1 0 1]과 대응할 수 있다. 프리앰블 포맷은 PSDU 포맷와 쓰루풋 효율 (throughput efficiency)과관련된 PSDU를위한코딩포맷및 SFD/PHR 을위한확산포 맷 (또는, 확산인자)를내재적으로내재적으 로분류할수 있다. 이경우, 제 1 시뭔스, 제 1 시퀀스의 주기, 제 2 시¾스, 제 2 시뭔스의 주기는 프리앰블 포맷에 따라 하기 표 33에기재된값을가질수있다.
750 [표 33]
Figure imgf000043_0001
' 일 실시예에서, 전송기 (500)는 프레임 송신기 (미도시)를 포함할 수 있다. 프레임 송신기 (미도시)는 프리앰블 필드, SFD 필드, PHR 필드 및 PSDU 필드를 、 포함하는 전송 프레임을 생성할 수 있다. 이 때, 프리앰블 필드는 시퀀스 755 성기 (520)에서 생성된 계 3 시뭔스를 포함할 수 있다. 프레임 송신기 (미도시)는 난코히런트수신기또는코히런트수신기중적어도하나에송신할수있다.
, 도 6은일실시예에따른시뭔스추출기를나타낸블록도이다.
도 6을 참조하면, 시뭔스추출기 (600)는 터너리 프리앰블 시¾스 획득기 (610), 제 1 入ᅵ퀀스추출기 (620) 및제 2 시뭔스추출기 (630)를포함할수 있다.
760 터너리 프리앰블 시뭔스 획득기 (610)는 터너리 프리앰블 시퀀스를 획득할 수 있다ᅳ 여기서, 터너리 프리앰블 시퀀스는 -1, 0 또는 1의 원소들로 구성되는 시뭔스로, 프리앰블 시뭔스 전체를 의미할 수도 있고, 프리앰블을 구성하는 기본 프리앰블 시뭔스를 의미할 수도 있다. 일 실시예에서,터 너리 프리앰블 시뭔스 획득기 (610)는 외부로부터、 터너리 프리앰블 시뭔스를 수신할 수도 있고, 터너리 765 프리앰블시퀀스가미리저장된저장기로부터획득할수도있다.
, - 제 1 시뭔스 추출기 (620)는 제 1 변환 매퍼 (621) 및 유니풀라 시퀀스 추출기 (622)를 포함할 수 있다. 제 1 변환 매퍼 (621)는 터너리 프리앰블 시뭔스의 원소들을 절대값으로 변환할 수 있다. 이에 따라, 제 1 변환 매퍼 (621)는 터너리 프리앰블 시뭔스의 -1의 원소를 1의 원소로 변환할 수 있다. 유니폴라 시뭔스 0 추출기 (622)는 유나폴라 시퀀스의 주기를 기준으로 유니폴라 시뭔스를 추출할 수 있다. 여기서, 유니폴라 시뭔스의 주기는 미리 정해질 수 있다. 예를 들어, 제 1 변환 매퍼 (621)에서 변환된 시퀀스가 [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1]이고, 유니폴라 시뭔스의 주기가 4인 경우, 유니폴라 시뭔스 추출기 (622)는 변환된 시퀀스로부터 유니폴라5 시뭔스 [1 0 0 1]을추출할수있다.
' . 제 2 시퀀스 추출기 (630)는 제 2 변환 매퍼 (631) 및 바이폴라 시퀀스 출기 (632)를 포함할 수 있다. 제 2 변환 매퍼 (631)는 터너리 프리앰블 시뭔스의 원소들; 중 0의 원소를 1의 원소로 변환할 수 있다. 바이폴라 시퀀스 추출기 (632)는 바이폴라 시뭔스의 주기를 기준으로 바이폴라 시뭔스를 추출할 수 있다. 여기서,0 바이폴라 시뭔스의 주기는 미리 정해질 수 있다. 예를 들어, 제 2 변환 ' 매퍼 (631)에서변환된 시퀀스가 [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 1 -1 1 1 1 -1 1 1 -1]이고, 바이폴라시뭔스의 주기가 32인 경우, 바이폴라 시퀀스 추출기 (632)는 변환된 시뭔스를 바이폴라 시뭔스로 추출할 수 있다. '
5 / 도 7 및 도 8은 일 실시예에 따른 시뭔스 생성기의 일례를 실명하기 위한 도면이다.
' 、 . 도 7은일실시예에따른시퀀스생성기를나타낸블특도이다.
도 7을 참조하면, 시뭔스 생성기 (700)는 제 1 매퍼 (710), 모들로 N1 카운터 ,(711), 제 2 매퍼 (720), 보들로 N2 카운터 (721) 및 곱 연산기 (730)을 포함할 수0 있다. 여기서, N1은 유니폴라 시뭔스의 주기를 나타내고, N2는 바이폴라 시뭔스의 주기 *나타낼수있다.
' 제 1 매퍼 (710)는 프리앰블의 복수의 비트에 대하여, 프리앰블의 적어도 하나의 비트마다 유니폴라 시뭔스를 매핑할 수 있다. 여기서, 유니폴라 시뭔스는 난코히런트 수신기에서 인식 가능한 시뭔스를 의미하는 것으로, 0 또는 1의5 원소 (또는, 칩)들로 구성될 수 있다. 제 1 매퍼 (710)는 적어도 하나의 비트마다 한 주기의 유니폴라 시퀀스를 매핑할 수 있다. 제 1 매퍼 (710)는 적어도 하나의 비트에 유니폴라시퀀스의주기인 N1 개의원소들을할당시킬수있고, 순차적으로인덱스를 가시키면서 각 인텍스에 해당하는 원소를 적어도 하나의 바트에 매핑할 수 있다. 이 때, 제 1 매퍼 (710)는 모듈로 N1 카운터 (711)를 인덱스 카운터로 이용하여0 유니폴라 시뭔스를 적어도 하나의 비트에 매핑할 수 있다. 예를 들어, 유니폴라 시퀀스가 [1 0 0 1]일 때, 모들로 N1 카운터는 유니폴라 시뭔스의 원소들의 인덱스를 순서대로 1, 2, 3, 4로 설정할 수 있다. 제 1 매퍼 (710)는 인덱스에 따라, ' 적어도하나의비트에원소 1,0,0, 1 을차례대로매핑할수있다. 제 2 매퍼 (720)는 바이풀라 시퀀스를 곱 연산기 (730)에 제공할 수 있다.5 여기사, 바이폴라 시퀀스는 코히런트 수신기에서 인식 가능한 시뭔스를 의미하는 것으로, -1 또는 1의 원소 (또는, 칩)들로 구성될 수 있다. 도 7에서, 제 2 매퍼 (720)과 곱 연산기 (730)는 서로 분리된 것으로 표현되었지만, 일 실시예에서, 제 2 매퍼 (720)는 ' 곱연산기 (730)를포함할수있다.
'2 매퍼 (720)는 모들로 N2 카운터 (721)를 인텍스' 카운터로 이용하여0 바이폴라 시퀀스를 곱 연산기 (730)에 제공할 수 있다. 예를 들어, 바이폴라 시뭔스 '가 [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 1 -1 - 1 1 1 -1 1 1 -1]일 때, 모들로 N2 카운터 (721)는 바아폴로 시뭔스의 , 원소들의 인텍스를 1 내지 32로 설정할 수 있다. 제 2 매퍼 (720)는 인텍스에 따라, 곱연산기 (730)에바이폴라시뭔스의원소들을순서대로제공할수있다.
5 곱 연산기 (730)는 프리앰블의 적어도 하나의 비트마다 매핑된 유니폴라 시퀀스에 제 2 매퍼 (720)로부터 제공받은 바이폴라 시¾스를 곱하여 터너러 프리앰블 시뭔스 (또는, 터너리프리앰블칩시퀀스) 를생성할수있다.
도 8은 일 실시예에 따른 시뭔스 생성기의 동작을 설명하기 위한 동작 ' 흐름도이다.
0 ' 도 8을 참조하면, 시¾스 생성기는 비트 카운터 b를 1로 설정하고, 칩 카운터 nl 및 n2를 각각 1로 설정할 수 있다 (810). 여기서, 칩은 시퀀스의 원소를 의미할 수 있다. 칩 카운터 nl은 유니폴라 시뭔스의 인덱스와 대웅될 수 있고, 칩 카운터 n2는바이폴라시퀀스의인덱스와대응될수있다.
, 또한, 시뭔스 생성기는 유니폴라 시퀀스 cl(nl)과 바이폴라 시뭔스 c2(n2)를5 곱할수있다 (8 20). 단계 810에서, nl 및 n2는 1로설정되었으므로, 시원스생성기는 유니폴라 시퀀스 ci(i)과 바이폴라 시뭔스 C2(l)을 곱할 수 있다. 또한, 시뭔스 생성가는 nl을 nl+1로, n2를 n2+l로 업데이트 할 수 있다 (830). 이는 유니폴라 시뭔스 cl과 바이폴라 시퀀스 c2의 인덱스를 하나씩 증가시키는 것을 의미할 수 있다.
0 또한, 시퀀스 생성기는 nl이 N1 이하인지 여부를 판단할 수 있다 (840).
^기서, N1은 유니폴라 시뭔스의 주기를 의미할 수 있다. nl이 N1보다 큰 경우, 시뭔스 생성기는 nl을 1로 설정하고, b를 b+1로 업데이트하고, 후술할 단계 850을 수행할수있다,
' 또한, nl이 N1 이하인 경우, 시퀀스 생성기는 n2가 N2 이하인지 여부를5 판단할 수 있다 (850). 여기서, N2는 바이폴라 시뭔스의 주기를 의미할 수 있다.
π2가 N2보다 큰 경우,시뭔스 생성기는 η2를 1로 설정하고,후술할 단계 860을 수행할수있다. 또한, Π2가 N2 이하인경우, 시뭔스생성기는비트카운터 b 가 b max이하인지 여부를 판단할 수 있다 (860). 여기서, bmax는 프리앰블의 전체 비트에서 유니폴라 840 시퀀스가 반복하여 매핑되는 횟수를 의미할 수 있다. b가 bmax 이하인 경우, 시뭔스 생성기는 단계 820 내지 860을 반복하여 수행할 수 있다. b가 bmax를 초과하는 경우, 시뭔스 생성기는 단계 820에서 곱해진 값들을 터너리 시¾스의. 원소로 설정하여 터너리 '시 ¾스를생성할수있다.
- 예를 들어, 유니폴라 시뭔스가 cl이 [1 0 0 1]이고, 바이폴라 시원스 c2가 845 [1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 -1 -1 1 1 1 -1 1 1 1 -1 1 1 1 -1 1 1 -1]인 경우, 단계 810에서, 시퀀스 생성기는 b,. nl 및 n2흩 모두 1로 설정할 수 있다. .단계 820에서, 시뭔스 생성기는 유니폴라 시뭔스의 첫번째 원소 1과 바이폴라 시¾스 c2의 첫번째 원소 1을 곱할 수 있다. 단계 830에서, 시뭔스 생성기는 nl을 2로, n2를 2로 업데이트할 수 있다. 단계 MO에서 nl이 N1 이하인지 850 여부를 판단한 결화, nl은 2로 N1인 4보다 작으므로, 시뭔스 생성기는 단계 850을 ' 수행할 수 있다. 단계 850에서, n2가 N2 이하인지 여부를 판단한 결과, n2는 2로 N2인 32보다 작으므로, 시뭔스 생성기는 단계 860을 수행할 수 있다. bmax가 32로 미리 정해진 경우, 단계 860에서, b가 bmax 이하인지 여부를 판단한 결과, b는 1로 bmax인 32보다작으므로, 단계 820 내지단계 860 을반복하여수행할수있다.
855 이와 같은 과정이 반복되어, 유니폴라 시뭔스의 4개의 원 i가 바이폴라
, 시뭔스의 4개의 원소와 곱해진 경우, nl은 5가 될 수 있고, 이에 따라, 단계 840에서 til이 N1보다 큰 것으로 판단되어, 시퀀스 생성기는 단계 841을 수행하여 nl을 1로 설정하고, b를 2로업데이트할수있다.
- 또한, 이와 같은 과정이 반복되어, 유니폴라 시뭔스가 8번 반복되어 860 바이폴라 시퀀스과 곱해진 경우, n2는 33이 될 수 있고, 이에 따라,.단계 850에서 n2가 N2보다 큰 것으로 판단되어, 시퀀스 생성기는 단계 851를 수행하여 n2를 1로 ' 설정할수있다.
' 또한, 이와 같은 과정이 반복되어, 유니폴라 시뭔스가 32번, 바이폴라 시퀀스가 4번 반복되어 유니폴라 시뭔스의 원소들과 바이폴라 시퀀스의 원소들이 865 곱해진' 경우, b는 5가 될 수 있고, 이에 따라, 단계 860에서 b가 bmax보다 큰 것으로 판단되어, 시퀀스 생성기는 단계 820에서 곱해진 값들을 터너리 시¾스의 원소로 , 설정하여 터너리 시뭔스를 생성할 수 있다. 이에 따라, 터너리 시뭔스는 유니폴라 시뭔스가 32번, 바이폴라 시퀀스가 4번 반복되어 상호간에 곱해진, 총 128개의 원소를포함할수있다.
870 , 도 9는 다른 일 실시예에 따른 시퀀스 생성기의 일례를 설명하기 위한 도면이다. 、 도 9를 참조하면, 시¾스 생성기 (900)은 제 1 이진 매퍼 (910), 모들로 N1 카운터 (91 1), 제 2 이진 매퍼 (920), 모들로 N2 카운터 (921) 및 연접 연산기 (930)을 포함할 수 있다. 여기서, N1은 유니폴라 시뭔스의 주기를 나타내고, N2는 바이폴라 875 시퀀스의주기를나타낼수있다.
제 1 이진 매퍼 (910)는 프리앰블의 복수의 비트에 대하여, 프리앰블의 적어도 하나의 비트마다 유니폴라 시뭔스를 매핑할 수 있다. 제 1 이진 매퍼 (910)는 적어도 ' ^나의 비트마다 한 주기의 유니폴라 시뭔스를 매핑할 수 있다. 제 1 이진 ½퍼(910)는 적어도 하나의 비트에 유니폴라 시퀀스의 주기인 N1개의 원소들을 880 할당시,킬 수 있고, 순차적으로 인텍스를 증가시키면서 각 인덱스에 해당하는 원소를 적어도 하나의 비트에 매핑할 수 있다. 이 때, 제 1 . 이진 매퍼 (910)는 모들로 N2 카운터 (91 1)를 인텍스 카운터로 이용하여 유니폴라 시뭔스를 적어도 하나의 비트에 、 매핑할수있다.
. 제 2 이진 매퍼 (920)는 바이폴라 시퀀스를 연접 연산기 (930)에 제공할 수
885 있다. 도 9에서, 제 2 이진. 매퍼 (920)와 연접 연산기 (930)는 서로 분리된 것으로 표현돠었지만, 일 실시예에서, 제 2 이진 매퍼 (920)는 연접 연산기 (930)를 포함할 수 있다. 제 2 이진 매퍼 (920)는 바이폴라 시¾스의 원소들을 이진값으로 변환할 수 있다. 바이폴라 시퀀스는 -1 또는 1의 원소들로 구성되어 있고, -1은 이진값이 ^니므로 제 2 이진 매퍼 (920)가 이용할 수 없을 수 있다. 이에 따라, 제 2 이진 890 매퍼 (920)는 바이폴라 시퀀스의 -1의 원소를 1로 변환하고, 1의 원소를 0으로 변환하여 바이폴라 시원스흩 이진값으로 변환할 수 있다. 제 2 이진 매퍼 (920)는 모들로 N2 카운터 (921)를 인덱스 카운터로 이용하여 변환된 바이폴라 시원스를 연접 연산기 (930)에순서대로제공할수있다.
ᅳ 연접 연산기 (930)는 프리앰블의 적어도 하나의 비트마다 매핑된 유니폴라
895 시원스에 제 2 이진 매퍼 (920)로부터 제공받은 변환된 바이폴라 시뭔스를 연접하여 터너러프리앰블시뭔스 (또는, 터너리프리앰블칩시뭔스) 를생성할수있다.
' 도 10은 일 실시예에 따른 터너리 시퀀스의 생성을 설명하기 위한 도면.이다.
, 도 10을참조하면, 프리앰블포맷은 P1 및 P2로정의될수있고, 프리앰블
900 맷에따라반복횟수 N rep, 기본프리앰블패턴, 수신기에서의기본프리앰블이
미리정해질수있다. 예를들어, 표 1100에서와같이 , ΡΙ은 N rep가 4 로설정되고, 기본프리앰블패턴은 [1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 -1 -1 0 0 1 -1 0 0 1 -1 0 0 1 -1 0 0 -1]으로
설정 수있고 , P2 는 N rep가 8 로설정되고, 기본프리앰블패턴이 [1 0 -1 0 0 905 -1 0 -1 1 0 1 0 0 -1 0 1 1 0 1 0 0 -1 0 1 -1 0 1 0 0 1 0 1]로설정될수있 다. 전송기는기본프리앰블패턴으로부터유니폴라시퀀스 및바이폴라시뭔스를추출할수있다. 전송기는기본프리 ¾블패턴의원소들을 절대값으로변환하여, 난코히런트수신기에서의등가기본프리엄블패턴을
추출하고, 기본프리앰블의패턴의원소들중 0 의원소를 1 의원소로변환하여
0 코히런트수신기에서의둥가기본프리앰블패턴을추출할수있다. 전송기는
코히런트수신기에서의등가기본프리염블패턴으로부터유니폴라시퀀스를 추출히;고, 코히런트수신기에서의등가기본프리엄블패턴으로부터바이폴라
시뭔스를추출할수있다.
' 또한, 전송기는 유니폴라 시퀀스 및 바이폴라 시퀀스를 재구성하여 터너리5 프리앰블 시퀀스를 생성할 수 있다. 예를 들어, P1인 경우, 전송기는 유니풀라 시퀀스 (1011)를 32번 반복하고, 바이폴라 시뭔스 (1012)를 4번 반복하고, 반복된 유니폴라 시뭔스 및 바이폴라 시뭔스를 재구성하여 터너리 프리앰블 시퀀스를 생성할수있다. 또한 , P2인경우, 전송기는유니폴라시퀀스 (1021) 를 32번반복하고, 바아폴라 시뭔스 (1022)를 8번 반복하고, 반복된 유니폴라 시퀀스 및 바이폴라0 시퀀스를 재구성하여 터너리 프리앰블 시퀀스를 생성할 수 있다. 전송기는 생성된 ' 터너리 프리앰블 시뭔스를 난코히런트 수신기 및 코히런트 수신기에 전송할 수 있다.
ᅳ 도 1 1은다른일실시예에따른전송기를나타낸블록도이다.
도 11을 참조하면, 전송기 (1100)는 기본 프리앰블 추출부 (1 110) 및 프리앰블5 시퀀스생성부 (Π20)를포함할수있다.
« 기본 프리앰블 추출부 (1110)는 프리앰블의 프리앰블 포멧에 따라 기본 프리앰블 패턴을 추출할 수 있다. 이 때, 기본 프리앰블 추출부 (1 110)는 표 34의 P1 프리염블 포맷 또는 P2 프리 ¾블 포맷 중 어느 하나의 프리 ¾블 포맷에 따라, 표 34로부터, 기본프리앰블패턴및상기미리정해진반복횟수를추출할수있다.
0 . 프리앰블 시뭔스 생성부 (1120)는 기본 프리앰블 패턴을 미리 정해진 반복 횟수로 반복하여 난코히런트 수신기 및 코히런트 수신기에서 지원되는 프리앰블 入 1퀀스를생성할수있다.
또한, 전송기 (1100)는 프레임송신기를포함할수있다.
.. 프레임 송신기는 프리앰블 시뭔스를 포함하는 프리앰블 필드, SFD(Start5 Frame Delimiter) 필드, PHR(Physical layer Header) 필드및 PSDU( Physical Service Data Unit)' 필드를 포함하는 전송 프레임을 난코히런트 수신기 또는 코히런트 수신기 중 ᅳ 적어도하나에송신할수있다.
' 도 1 1에 도시된 다른 일 실시예에 따른 전송기에는 도 1 내지 도 10을 통해 설명된내용이그대로적용될수있으므로, 보다상세한설명은생략한다. 940 도 12는일실시예에따른시뭔스전송방법을나타낸동작흐름도이다.
' 도 12를 참조하면, 전송기는 -1, 0 또는 1의 원소들로 구성되는 터너리 ' 프리앰블 시뭔스로부터, 난코히런트 수신기를 위한 제 1 시퀀스 및 코히런트 수신기를위한제 2 시뭔스를추출할수있다 (1 210).
또한, 전송기는 복수의 비트로 구성된 프리앰블에 제 1 시 ¾스 및 제 2 945 시뭔스를 매핑하여 난코히런트 수신기 및 코히런트 수신기에서 지원되는 제 3 시 ¾스를생성할수있다 (1 220).
, 도 12에 도시된 일 실시예에 따른 시뭔스 전송 방법에는 도 1 내지 도 10을 "해설명된내용이그대로적용될수있으므로, 보다상세한설명은생략한다.
도 13은일실시예에따른시뭔스추출방법을나타낸동작흐름도이다.
950 . 도 13을 참조하면, 시뭔스 추출 장치는 -1, 0 또는 1의 원소들로 구성되는 터너리프리앰블시퀀스를획득할수있다 (1 310).
또한, 시¾스 추출 장치는 터너리 프리앰블 시퀀스로부터 0 또는 1의 ·· 원소들로구성되고난코히런트수신기를위한제 1 시뭔스를추출할수있다 (1 320).
ᅳ 또한, 시뭔스 추출 장치는 -1 또는 1의 원소들로 구성되고 코히런트
955 수신기를위한제 2 시뭔스를추출할수있다 (1 330).
' 도 13에 도시된 일 실시예에 따른 시뭔스 추출 방법에는 도 1 내지 도 10을 통해.설명된내용이그대로적용될수있으므로, 보다상세한설명은생략한다.
, 도 14는일실시예에따른시퀀스생성방법을나타낸동작흐름도이다.
, 도 14를참조하면, 시뭔스생성장치는프리앰블의적어도하나의비트마다,
960 0 또는 1의원소들로구성되고난코히런트수신기를위한제 1 시¾스를매핑할수 있다 (1410).
또한, 시뭔스 생성 장차는 프리앰블에 매핑된 제 1 시퀀스에, -1 또는 1의 원소들로 구성되고 코히런트 수신기를 위한 제 2 시뭔스를 매핑하여 난코히런트 수신기및코히런트수신기에서지원되는계 3 시뭔스를생성할수있다 (1 420).
965 ' 도 14에 도시된 일 실시예에 따른 시뭔스 전송 방법에는 도 1 내지 도 10을 통해설명된내용이그대로적용될수있으므로, 보다상세한설명은생략한다.
' 도 15는 일 실시예에 따른 프리앰블 시¾스 생성 방법을 나타낸 동작 흐름도이다.
도 15를 참조하면, 전송기는 프리앰블의 프리염블 포멧에 따라 기본 970 프리앰블패턴올추출할수있다 (1510).
또한, 전송기는 기본 프리앰블 패턴을 미리 정해진 반복 횟수로 반복하여 난코하런트 수신기 및 코히런트 수신기에서 지원되는 프리앰블 시퀀스를 생성할 수 있다 (1520). 、 도 15에 도시된 일 실시예에 따른 프리앰블 시퀀스 생성 방법에는 도 1
975 내지 도 10을 통해 설명된 내용이 그대로 적용될 수 있으므로, 보다 상세한 설명은 생략한다.
' 이상에서 설명된 장치는 하드웨어 구성요소, 소프트웨어 구성요소, 및 /또는 하드웨어 구성요소 및 소프트웨어 구성요소의 조합으로 구현될 수 있다. 예를 들어,
、 실시예들에서 설명된 장치 및 구성요소는, 예를 들어, 프로세서, 콘트를러,
980 ALU(arithmetic logic unit), 디지털 신호 프로세서 (digital signal processor), 마이크로컴퓨터, FPA(field programmable array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령 (instruction)을 실행하고 웅답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 찼다. 처리 장치는 운영 체제 (OS) 및 상기 운영 체제 상에서 수행되는 하나
985 이상의 소프트웨어 애플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 웅답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만,해당 기술분야에서 통상의 지식을 가진 자는,처리 장치가 복수의 처리 요소 (processing element) 및 /또는 복수 유형의 처리 요소를 포함할 수 .있음을 알 수
990 있다. 예를 들어, 처리 장치는 복수의 프로세서 또는 하나의 프로세서 및 하나의 트롤러를 포함할 수 있다. 또한, 병렬 프로세서 (parallel processor)와 같은, 다른 처리구성 (processin g configuration)도가능하다.
. 소프트웨어는컴퓨터프로그램 (computer program), 코드 (code), 명령 (instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리
995 장치를 구성하거나 독립적으로 또는 결합적으로 (collectively) 처리 장치를 명령할 수
' 있다. 소프트웨어 및 /또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소 (component), 물리적 장치, 가상 장치 (virtual equipment), 컴퓨터 저장 매체 또는 장치, 또는 전송되 '는 신호 파 (signal wave)에 영구적으로, 또는 일시적으로 구체화 (embody)될 수
1000 있다: 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된
방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터판독가능기록매체에저장될수있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 ^태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 1005 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 .둥을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 ' 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기톡 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체 (magnetic media), CD-ROM, 1010 DVD.와 같은 광기록 매체 (optical media), 플롭티컬 디스크 (floptical disk)와 같은 자기-광매체 (ma gneto-optical media), 및롬 (ROM), 램 (RAM), 플래시메모리등과같은 ' 프로그 ¾ 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라. 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 1015 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의소프트웨어모들로서작동하도록구성될수있으며 , 그역도마찬가지이다. 、 이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당"기술분야에서 통상의 지식을 가진 .자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 1020 수행돠거나, 및 /또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나치환되더라도적절한결과가달성될수있다.
' . 그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는특허청구범위의범위에속한다.
1025

Claims

【청구의범위】
1. - 1, 0 또는 1의원소들로구성되는터너라프리앰블시퀀스 (tern ary preamble sequence)로부터 , 난코히런트수신기 (non -coherent receiver)를위한제 1 시뭔스 5 및 ^히런트 수신^ (coherent receiver)를 위한 제 2 시뭔스를 추출하는 시뭔스 추출기;
'및
* . 복수의 비트로 구성된 프리앰블에 상기 제 1 시뭔스 및 상기 제 2 시뭔스를
½핑하여 상기 난코히런트 수신기 및 상기 코히런트 수신기에서 지원되는 제 3 시퀀 스를 ^성하는시뭔스생성기
0 를포함하는,
ᅳ 전송기.
' 2. 제 1항에있어서,
상기제 1 시뭔스는, .
5 ' 0 또는 1의원소들로구성되고,
. 상기제 2 시뭔스는,
, -1 또는 1의원소들로구성되는,
' · . 전송기. 0 , 3. 제 2항에 있어서,
상기시 ¾스추출기는,
ᅳ 상기 제 1 시퀀스의 주기를 기준으로, 상기 터너리 프리앰블 시뭔스의 원소 ' 들을절대값으로변환하여상기제 1 시퀀스를추출하는,
' 전송기.
5
' 4. 제 2항에있어서,
. 상기시뭔스추출기는,
상기 제 2 시퀀스의 주기를 기준으로, 상기 터너리 프리앰블 시퀀스의 원소 "중 - 0 의원소를 1 의원소로변환하여상기제 2 시뭔스를추출하는,
0 전송기. 제 1항에있어서, 상기시뭔스생성기는,
상기 프리앰블의 상기 적어도 하나의 비트마다 상기 제 1 시뭔스를 매핑하는5 제 1 매퍼 (mapper); 및
. 상기프리앰블의상기적어도하나의비트마다매핑된상기게 1 시뭔스에 상기제 2 시뭔스를매핑하여상기제 3 시퀀스를생성하는제 2 매퍼
' 를포함하는,
전송기.
6. 제 5항에있어서, .
ᅳ 상기제 1 매퍼는,
ᅳ 상기 제 1 시퀀스의 주기에 따른 모들로 카운터 (modulo counter)에 기초하여 상기 제 1 시뭔스의 인덱스 (index)를 증가시키고, 상기 인덱스에 대응하는 상기 제 1 시퀀스의원소를상기프리앰블의상기적어도하나의비트에매핑하는,
전송기.
7. 제 5항에 있어서,
상기제 2 매퍼는,
0 상기 제 2 시뭔스의 주기에 따른 모들로 카운터에 기초하여 상기 제 2 시뭔스 의 인덱스를 증가시키고, 상기 인덱스에 대웅하는 상기 제 2 시퀀스의 원소를 상기 프리앰블의상기적어도하나의비트에매핑된상기제 1 시뭔스에매핑하는,
' 전송기. 5 8. 제 5항에있어서,
- 상기제 2 매퍼는,
상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 제 1 시뭔스에 상 기제 2. 시뭔스를곱하는,
전송기.
0
9. 제 8항에있어서,
' 상기제 2 매퍼는.
상기 제 1 시퀀스의 주기와 상기 제 2 시뭔스의 주기의 비만큼 상기 제 1 시뭔 스를 복하여확장하고, 확장된제 1 시퀀스에상기제 2 시뭔스를곱하는,
5 전송기.
10. 제 2항에있어서,
상기시뭔스생성기는,
상기 프리앰블의 적어도 하나의 비트마다 상기 제 1 시퀀스를 매핑하는 제 10 이진'매퍼 (binar y mapper); 및
、 상기 제 2 시뭔스의 원소들을 이진값 (binary value)으로 변환하고, 상기 프리앰 블의 적어도 하나의 비트에 매핑된 상기 제 1 시뭔스에 상기 변환된 제 2 시퀀스를 연접 (aggregation)하여 상기계 3 시퀀스를생성하는제 2 이진매퍼
' 를포함하는,
5 ; 전송기.
* 11. 제 10항에있어서,
상기제 2 이진매퍼는,
상기제 2 시 ¾스의 - 1의원소를 1 로변환하고,
0 상기제 2 시퀀스의 1의원소를 0으로변환하는,
전송기. 12. 제 5항에있어서,
상기제 1 시뭔스의주기는,
5 ' 상기제 2 시퀀스의주기보다짧은,
. 전송기. ·
. 13. 제 2항에있어서,
상기시퀀스생성기는,
0 , 상기 프리앰블의 적어도 하나의 비트에 대웅하는 기본 프리앰블 시뭔스를 생성하고,
상기 기본 프리앰블 시퀀스를 미리 정해진 횟수로 반복하여 상기 제 3 시퀀 、 스를생성하는,
- 전송기.
5
' 14. 제 13항에있어서, - . 상기시뭔스생성기는,
상기 제 1 시퀀스의 주기와 상기 제 2 시퀀스의 주기의 비만큼 상기 제 1 시뭔 스를.반복적으로 확장하고, 확장된 제 1 시뭔스를 제 2 시뭔스와 곱하여 상기 기본 프0 리앰블시퀀스를생성하는, 전송기.
15. 제 13항에있어서,
. 상기프리앰블의프리앰블포맷은
하기 [표 1 ]의 P1 프리앰블포맷또는 P2 프리앰블포맷중하나이고, . 상기기본프리앰블시뭔스는,
상기프리앰블포맷에 따라하기 [ 표 1]에 기재된기본프리앰블 패턴및반 복횟수를갖는,
전송기.
• [표 1]
Figure imgf000055_0001
16. 제 15항에있어서,
상기 제 1 시퀀스, 상기 제 1 시뭔스의 주기, 상기 제 2 시퀀스, 상기 제 2 시뭔 의주기는,
상기프리앰블포맷에따라아래표 2 에기재된값을갖는,
전송기.
[표 2]
Figure imgf000055_0002
' 17. 제 2항에있어서 상기제 3 시뭔스를포함하는프리앰블필드, SFD(Start Frame Delimiter) 필드, PHR(Physical layer Header) 필드및 PSDU(Ph ysical Service Data Unit) 필드를포함하는 전송 프레임을 상기 난코히런트 수신기 또는 상기 코히런트 수신기 중 적어도 하나 에송신하는프레임송신기
125 를더포함하는,
ᅳ 전송기.
' 18. - 1, 0 또는 1의 원소들로 구성되는 터너리 프리앰블 시퀀스를 획득하는 터너리프리앰블시퀀스획득기;
130 ' 상기 터너리 프리앰블 시뭔스로부터 0 또는 1의 원소들로 구성되고 난코히 런트수신기를위한제 1 시뭔스를추출하는제 1 시뭔스추출기; 및
, -1 또는 1의 원소들로 구성되고 코히런트 수신기를 위한 제 2 시퀀스를 추출 하는제 2 시퀀스추출기
를포함하는,
135 - 시 ¾스추출장치 .
19. 제 18항에있어서,
' 상기제 1 시 ¾스추출기는,
' 상기 제 1 시뭔스의 주기를 기준으로, 상기 터너리 프리앰블 시퀀스의 원소140 들을절대값으로변환하여상기제 1 시퀀스를추출하는,
' 시퀀스추출장치 .
, 20. 제 18항에있어서,
. 상기제 2 시뭔스추출기는,
145 상기 제 2 시퀀스의 주기를 기준으로, 상기 터너리 프리앰블 시뭔스의 원소 들중 0 의원소를 1 의원소로변환하여상기제 2 시뭔스를추출하는,
시퀀스추출장치.
' 21. 제 18항에있어서,
150 ᅳ 상기제 1 시뭔스및상기제 2 시퀀스를저장하는저장기
를더포함하는,
시뭔스추출장치.
22. 프리앰블의 적어도 하나의 비트마다, 0 또는 1의 원소들로 구성되고 난 ' 코히런트수신기를위한제 1 시뭔스를매핑하는제 1 매퍼; 및
상기 프리앰블에 매핑된 상기 제 1 시뭔스에, -1 또는 1의 원소들로 구성되고 코히런트 수신기를 위한 제 2 사¾스를 매핑하여 상기 난코히런트 수신기 및 상기 코히런트수신기에서지원되는제 3 시퀀스를생성하는제 2 매퍼
를포함하는,
- 시뭔스생성장치.
' 23. 제 22항에있어서,
. 상기제 1 시뭔스및상기제 2 시뭔스는미리저장되는,
시퀀스생성장치.
24. 제 22항에있어서,
, 상기제 1 매퍼는,
상기 프리앰블의 적어도 하나의 비트마다, 상기 제 1 시퀀스의 주기에 따른 모들 ■ 카운터에 기초하여 상기 계 1 시뭔스의 인덱스를 증가시키고, 상기 인덱스에 대웅하는 상기 제 1 시뭔스의 원소를 상기 프리앰블의 상기 적어도 하나의 비트에 매핑하는,
시퀀스생성장치. ·
25. 제 22항에있어서,
175 상기계 2 매퍼는,
. 상기 제 2 시뭔스의 주기에 따른 모들로 카운터에 기초하여 상기 제 2 시퀀스 의 인덱스를 증가시키고, 상기 인덱스에 대웅하는 상기 제 2 시원스의 원소를 상기 프리앰블의상기적어도하나의비트에매핑된상기제 1 시 ¾스에매핑하는,
시뭔스생성장치.
180
" 26. 제 22항에있어서,
' 상기제 2 매퍼는,
상기 프리앰블의 상기 적어도 하나의 비트에 매핑된 상기 제 1 시뭔스에 상 기제 2 시뭔스를곱하는,
185 . 시뭔스생성장치 .
, . 27. 프리앰블의 프리앰블 포멧에 따라 기본 프리엄블 패턴을 추출하는 기본 프리엄블추출부; 및 상기 기본 프리앰블 패턴을 미리 정해진 반복 횟수로 반복하여 난코히런트
190 수신기 및 코히런트 수신기에서 지원되는 프리앰블 시뭔스를 생성하는 프리앰블 시 ,. 퀀스생성부
를포함하는,
전송기.
28. 계 27항에있어서,
상기기본프리염블추출부는,
. 하기 [표 3]의 P1 프리앰블 포맷 또는 P2 프리앰블 포맷 중 어느 하나의 프 앰블 포맷에 따라, 하기 [표 3]으로부터, 상기 기본 프리앰블 패턴 및 상기 미리 정해진반복횟수를추출하는,
전송기. :
[표 3]
Figure imgf000058_0001
. 29. 제 27항에있어서,
0.5 상기 프리앰블 시퀀스를 포함하는 프리앰블 필드, SFD(Start Frame Delimiter) 필드, PHR(Physicali: layer Header) 필드및 PSDU(Ph ysical Service Data Unit) 필드를포함 하는 전송 프레임을 상기 난코히런트 수신기 또는 상기 코히런트 수신기 중 적어도 하나에.송신하는프레임송신기
를더포함하는,
10 전송기.
30. 하기 [표 4]의 P1 프리앰블 포맷 또는 P2 프리앰블 포맷 중 어느 하나 의 프리앰블 포맷에 따라, 하기 [표 4]로부터, 기본 프리앰블 패턴 및 미 리정해진반복횟수를추출하는기본프리염블추출부; 215 상기 기본 프리앰블 패턴을 상기 미리 정해진 반복 횟수로 반복하여 난코히 렀트 수신기 및 코히런트 수신기에서 지원되는 프리앰블 시퀀스를 생성하는 프리앰 블시퀀스생성부; 및
- 상기 프리앰블 시뭔스를 포함하는 프리앰블 필드, SFD(Start Frame Delimiter) 필드, PHR(Physical layer Header) 필드및 PSDU(Ph ysical Service Data Unit) 필드를포함 220 하는 전송 프레임을 상기 난코히런트 수신기 또는 상기 코히런트 수신기 중 적어도 ' 하나에송신하는프레임송신기
' 를포함하는,
전송기.
[표 4 ]
225
Figure imgf000059_0001
PCT/KR2014/010300 2013-10-30 2014-10-30 프리앰블 시퀀스를 전송하는 방법 및 장치 WO2015065064A1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US15/033,400 US10256933B2 (en) 2013-10-30 2014-10-30 Method and device for transmitting preamble sequence
CN201480071842.4A CN105874761B (zh) 2013-10-30 2014-10-30 用于发送前导序列的方法及装置
JP2016526894A JP6491657B2 (ja) 2013-10-30 2014-10-30 プリアンブルシーケンスを送信する方法及び装置
EP14856928.8A EP3076624B1 (en) 2013-10-30 2014-10-30 Method and device for transmitting preamble sequence

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
IN4895/CHE/2013 2013-10-30
IN4895CH2013 2013-10-30
KR1020140148975A KR102283137B1 (ko) 2013-10-30 2014-10-30 프리앰블 시퀀스를 전송하는 방법 및 장치
KR10-2014-0148975 2014-10-30

Publications (1)

Publication Number Publication Date
WO2015065064A1 true WO2015065064A1 (ko) 2015-05-07

Family

ID=53004573

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2014/010300 WO2015065064A1 (ko) 2013-10-30 2014-10-30 프리앰블 시퀀스를 전송하는 방법 및 장치

Country Status (5)

Country Link
US (1) US10256933B2 (ko)
EP (1) EP3076624B1 (ko)
JP (1) JP6491657B2 (ko)
CN (1) CN105874761B (ko)
WO (1) WO2015065064A1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110838997B (zh) 2013-10-29 2022-12-13 三星电子株式会社 数据符号至芯片映射的方法和设备
EP3063912B1 (en) * 2013-10-30 2019-01-09 Samsung Electronics Co., Ltd. Method and system for selecting spreading sequences with variable spreading factors
US20160278013A1 (en) * 2015-03-20 2016-09-22 Qualcomm Incorporated Phy for ultra-low power wireless receiver
KR102509820B1 (ko) * 2015-10-13 2023-03-14 삼성전자주식회사 적어도 두 개의 송신기들에 의해 수신기들로 독립 데이터를 전송하는 방법 및 시스템
US10158997B2 (en) 2016-04-14 2018-12-18 Apple Inc. Wireless system with secure range determination
CN107769842B (zh) * 2016-08-17 2022-08-09 北京三星通信技术研究有限公司 交织序列构造、基于交织的信息处理方法及发射、接收机
WO2018160046A1 (ko) * 2017-03-03 2018-09-07 엘지전자 주식회사 임의 접속 프리앰블을 전송하는 방법과 사용자기기, 및 임의 접속 프리앰블을 수신하는 방법 및 기지국
WO2019045380A1 (ko) * 2017-08-29 2019-03-07 엘지전자 주식회사 무선 랜 시스템에서 프레임을 송신 또는 수신하는 방법 및 이를 위한 장치
CN111327400B (zh) * 2020-02-14 2022-02-01 中国电力科学研究院有限公司 基于ofdm的高速无线通信物理层发射信号产生方法及系统
CN111327399B (zh) * 2020-02-14 2022-04-15 中国电力科学研究院有限公司 通信物理帧控制信息的发送方法及系统、接收方法及系统
US11683100B2 (en) * 2020-10-23 2023-06-20 The Government Of The United States Of America, As Represented By The Secretary Of The Navy Symbol generation and frame synchronization for multipulse-pulse position modulation

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303089A1 (en) * 2006-05-03 2009-12-10 Agency For Science, Technology And Research Method and System for Decompressing at Least Two Two-Valued Symbol Sequences Into a Three-Valued Communication Sequence
US20100158087A1 (en) * 2006-07-03 2010-06-24 Po Shin Francois Chin Method and System for Detecting a First Symbol Sequence in a Data Signal, Method and System for Generating a Sub-Sequence of a Transmission Symbol Sequence, and Computer Program Products
US20130243111A1 (en) * 2012-03-13 2013-09-19 Samsung Electronics Co., Ltd. Method and apparatus for estimating offset value, receiving apparatus, and method of processing signal in receiving apparatus

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5414730A (en) * 1993-12-21 1995-05-09 Unisys Corporation Asynchronous samples data demodulation system
US5767738A (en) 1996-10-21 1998-06-16 Motorola, Inc. Apparatus and method for demodulating a modulated signal
US6097328A (en) 1998-07-02 2000-08-01 Raytheon Company Averaging-area-constrained adaptive interferometric filter that optimizes combined coherent and noncoherent averaging
KR100313926B1 (ko) 1999-11-02 2001-11-15 서평원 동기식 및 비동기식 복조기
US7103027B2 (en) * 1999-12-14 2006-09-05 Interdigital Technology Corporation Random access channel preamble detection
JP3522631B2 (ja) * 2000-03-09 2004-04-26 松下電器産業株式会社 プリアンブル受信装置及びプリアンブル受信方法
US6297691B1 (en) * 2000-06-09 2001-10-02 Rosemount Inc. Method and apparatus for demodulating coherent and non-coherent modulated signals
US7031265B2 (en) * 2003-09-24 2006-04-18 Sarnoff Corporation Method and apparatus for performing packet detection processing
US7519101B1 (en) 2003-12-18 2009-04-14 Cypress Semiconductor Corporation Method and apparatus for using empty time slots for spread spectrum encoding
US7496153B2 (en) 2004-10-14 2009-02-24 Mitsubishi Electric Research Laboratories, Inc. Modulating signals for coherent and differentially coherent receivers
WO2007002252A2 (en) * 2005-06-22 2007-01-04 Shattil, Steve Systems and method for generating a common preamble for use in wireless communication system
WO2007011345A2 (en) 2005-07-18 2007-01-25 Mitsubishi Electric Research Laboratories Method, apparatus and system for modulating and demodulating signals compatible with multiple receiver types and designed for improved receiver performance
JP4814324B2 (ja) * 2005-08-09 2011-11-16 ミツビシ・エレクトリック・リサーチ・ラボラトリーズ・インコーポレイテッド 秘匿uwb測距のためのデバイス、方法及びプロトコル
US20070110140A1 (en) 2005-11-14 2007-05-17 Ipwireless, Inc. Automatic selection of coherent and noncoherent transmission in a wireless communication system
JP2007142668A (ja) * 2005-11-16 2007-06-07 Fujitsu Ltd 無線通信システム及び通信装置
US7801107B2 (en) 2006-05-25 2010-09-21 Mitsubishi Electric Research Laboratories, Inc. Method for transmitting a communications packet in a wireless communications network
US7423576B2 (en) * 2006-07-24 2008-09-09 Mitsubishi Electric Research Laboratories, Inc. System and method for radar tracking using communications packets
US7949073B2 (en) * 2007-02-28 2011-05-24 Freescale Semiconductor, Inc. Dual-mode system and method for receiving wireless signals
KR101578135B1 (ko) 2008-08-29 2015-12-16 삼성전자주식회사 광대역 무선통신 시스템에서 고속 피드백 정보 송수신 장치 및 방법
KR101559794B1 (ko) 2009-02-17 2015-10-13 엘지전자 주식회사 시퀀스 생성 방법 및 이를 위한 장치
CN102835035B (zh) 2010-03-01 2016-06-29 西门子公司 用于无线地传输数据分组的方法和设备
FR2995749A1 (fr) * 2012-09-20 2014-03-21 France Telecom Procede de synchronisation d'un recepteur, procede de transmission d'un signal avec preambule et dispositifs correspondants, signal avec preambule correspondant
EP3063912B1 (en) * 2013-10-30 2019-01-09 Samsung Electronics Co., Ltd. Method and system for selecting spreading sequences with variable spreading factors

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303089A1 (en) * 2006-05-03 2009-12-10 Agency For Science, Technology And Research Method and System for Decompressing at Least Two Two-Valued Symbol Sequences Into a Three-Valued Communication Sequence
US20100158087A1 (en) * 2006-07-03 2010-06-24 Po Shin Francois Chin Method and System for Detecting a First Symbol Sequence in a Data Signal, Method and System for Generating a Sub-Sequence of a Transmission Symbol Sequence, and Computer Program Products
US20130243111A1 (en) * 2012-03-13 2013-09-19 Samsung Electronics Co., Ltd. Method and apparatus for estimating offset value, receiving apparatus, and method of processing signal in receiving apparatus

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
AYSE ADALAN ET AL.: "Ultra-Wideband Radio Pulse Shaping Filter Design for IEEE 802.15.4a Transmitter", WIRELESS COMMUNICATIONS AND NETWORKING CONFERENCE , IEEE 2009, 5 April 2009 (2009-04-05), pages 1 - 6, XP031454502 *
ZHONGDING LEI ET AL.: "UWB Ranging with Energy Detectors using Ternary Preamble Sequences", WIRELESS COMMUNICATIONS AND NETWORKING CONFERENCE, IEEE 2006, 3 April 2006 (2006-04-03), pages 872 - 877, XP031387316, DOI: 10.1109/WCNC.2006.1683585 *

Also Published As

Publication number Publication date
EP3076624B1 (en) 2024-05-08
EP3076624A1 (en) 2016-10-05
US20160323056A1 (en) 2016-11-03
CN105874761B (zh) 2019-10-08
JP6491657B2 (ja) 2019-03-27
EP3076624A4 (en) 2017-05-31
JP2016538775A (ja) 2016-12-08
US10256933B2 (en) 2019-04-09
CN105874761A (zh) 2016-08-17

Similar Documents

Publication Publication Date Title
WO2015065064A1 (ko) 프리앰블 시퀀스를 전송하는 방법 및 장치
JP6970157B2 (ja) 送信器及びその動作方法
KR100421164B1 (ko) 이동통신시스템에서 전송율 정보 부호화 및 복호화 장치 및 방법
JP2007243277A (ja) 受信装置、受信方法、ならびに、プログラム
CN109155767B (zh) 无线通信设备、发射机和其中的方法
JP2016538775A5 (ko)
KR101568714B1 (ko) 광대역 무선통신 시스템에서 고속 피드백 채널을 이용한 정보 송수신 장치 및 방법
KR102283137B1 (ko) 프리앰블 시퀀스를 전송하는 방법 및 장치
WO2007126394A1 (en) Method and system for decompressing at least two two-valued symbol sequences into a three-valued communication sequence
JP4327842B2 (ja) 通信システム、通信方法、ならびに、プログラム
KR100761669B1 (ko) 유사직교부호화 송신 및 수신 시스템
KR101269849B1 (ko) 통신 시스템의 채널 확산을 위한 수열 족의 생성 장치 및 방법
WO2019128678A1 (zh) 一种数据处理方法及装置
CN117335863A (zh) 码域码字叠加低轨卫星覆盖增强通导一体化方法及系统

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14856928

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016526894

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2014856928

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2014856928

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 15033400

Country of ref document: US