WO2014104193A1 - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
WO2014104193A1
WO2014104193A1 PCT/JP2013/084889 JP2013084889W WO2014104193A1 WO 2014104193 A1 WO2014104193 A1 WO 2014104193A1 JP 2013084889 W JP2013084889 W JP 2013084889W WO 2014104193 A1 WO2014104193 A1 WO 2014104193A1
Authority
WO
WIPO (PCT)
Prior art keywords
pixel
sub
luminance
pixel data
data
Prior art date
Application number
PCT/JP2013/084889
Other languages
English (en)
French (fr)
Inventor
塩見 誠
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US14/440,902 priority Critical patent/US9741302B2/en
Publication of WO2014104193A1 publication Critical patent/WO2014104193A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Definitions

  • the present invention relates to a liquid crystal display device.
  • an object of the present invention is to display an input image with high quality on a liquid crystal panel having a smaller number of vertical picture elements than that of the input image.
  • the pixel data of the first frame related to the first color pixel of the upper picture element of the two picture elements adjacent in the vertical direction is the first pixel data
  • the second picture element of the lower picture element of the two picture elements is the first pixel data.
  • the luminance of one sub-pixel is higher than the luminance of the second sub-pixel adjacent in the vertical direction to the first sub-pixel in the first color pixel, and the sum of the luminances of the first and second sub-pixels is the first
  • the luminance of the second subpixel is higher than the luminance of the first subpixel
  • the sum of the luminances of the first and second subpixels is the second pixel data. It corresponds.
  • the input video can be displayed with high quality on the liquid crystal panel in which the number of pixels in the vertical direction is smaller than that of the input video.
  • FIG. 1 is a block diagram illustrating a configuration of a liquid crystal display device of Example 1.
  • FIG. FIG. 3 is a block diagram showing a picture element configuration of a liquid crystal panel of Example 1.
  • 3 is a circuit diagram illustrating a pixel configuration of a liquid crystal panel of Example 1.
  • FIG. 3 is a timing chart illustrating a method for driving the liquid crystal panel according to the first embodiment.
  • FIG. 5 is a schematic diagram illustrating driving of the frame 1 in FIG. 4. It is a schematic diagram explaining the drive of the flame
  • FIG. 5 is a schematic diagram illustrating driving of a frame 4 in FIG. 4. It is a schematic diagram explaining resolution conversion of frames 1 and 2.
  • FIG. 6 is a schematic diagram illustrating display of frames 1 and 2 in Embodiment 1.
  • FIG. FIG. 6 is a schematic diagram illustrating display of frames 3 and 4 in the first embodiment. It is a graph which shows the relationship of the brightness
  • 6 is a block diagram illustrating a configuration of a liquid crystal display device of Example 2.
  • FIG. 10 is a schematic diagram for explaining frame rate and resolution conversion in Embodiment 2.
  • FIG. 10 is a schematic diagram illustrating display of frames 1 and 2 in the second embodiment.
  • FIG. 10 is a block diagram illustrating a configuration of a liquid crystal display device of Example 3.
  • 10 is a schematic diagram for explaining frame division in Embodiment 3.
  • FIG. 10 is a schematic diagram illustrating display of one input frame (first and second subframes) in the third embodiment.
  • the liquid crystal display device LCD includes a liquid crystal panel LCP, a display control circuit DCC, a source driver SD, a gate driver GD, a CS driver CSD, and a backlight BL.
  • the backlight BL irradiates the liquid crystal panel LCP with light
  • the source driver SD drives a plurality of data signal lines of the liquid crystal panel LCP
  • the gate driver GD drives a plurality of scanning signal lines of the liquid crystal panel LCP
  • CS The driver CSD drives a plurality of storage capacitor lines of the liquid crystal panel LCP
  • the display control circuit DCC controls the source driver SD, the gate driver GD, and the CS driver CSD.
  • the plurality of scanning signal lines are arranged in the vertical direction, and each scanning signal line extends in the horizontal direction (row direction).
  • the liquid crystal display device LCD is provided with a resolution conversion circuit RCC, and the input video data SID is Super Hi-Vision of the Recommendation ITU-R BT.2020 standard (the number of picture elements in the horizontal direction is About 8000, the number of pixels in the vertical direction is about 4000, and the frequency is 120 Hz.
  • the number of pixels in the horizontal direction of the liquid crystal panel LCP is about 8000 (24,000 pixels), and the number of pixels in the vertical direction is about 2000. A case where the number of pixels is 2000 will be described.
  • a picture element means a minimum unit of an image viewed from software or a configuration on the liquid crystal panel side that displays the minimum unit of this image.
  • the red pixel PRY and the green pixel PGX and the picture element EX including the blue picture element PBX arranged in the horizontal direction and the red pixel PRY and green arranged in the horizontal direction are arranged.
  • a pixel EJ composed of a red pixel PRJ, a green pixel PGJ, and a blue pixel PBJ arranged in the horizontal direction are arranged adjacent to each other in the horizontal direction, and the picture element EX and the picture element EI are arranged in the vertical direction. Adjacent, the picture element EY and the picture element EJ are adjacent in the vertical direction.
  • the aspect ratio (horizontal direction: vertical direction) of each picture element is 1: 2.
  • the pixel PRX includes a sub pixel SRX and a sub pixel SRx arranged in the vertical direction
  • the pixel PGX includes a sub pixel SGX and a sub pixel SGx arranged in the vertical direction
  • the pixel PBX includes a sub pixel SBX and a sub pixel SBX arranged in the vertical direction. It consists of sub-pixels SBx.
  • the pixel PRY includes a sub pixel SRY and a sub pixel SRy arranged in the vertical direction
  • the pixel PGY includes a sub pixel SGY and a sub pixel SGy arranged in the vertical direction
  • the pixel PBY includes a sub pixel SBY and a sub pixel SBY arranged in the vertical direction. It consists of sub-pixels SBy.
  • the pixel PRI is composed of sub-pixels SRI and sub-pixels SRi aligned in the vertical direction
  • the pixel PGI is composed of sub-pixels SGI and sub-pixels SGi aligned in the vertical direction
  • the pixel PBI is composed of sub-pixels SBI and sub-pixels aligned in the vertical direction.
  • the pixel PRJ includes a sub pixel SRJ and a sub pixel SRj arranged in the vertical direction
  • the pixel PGJ includes a sub pixel SGJ and a sub pixel SGj arranged in the vertical direction
  • the pixel PBJ includes a sub pixel SBJ and a sub pixel SBJ arranged in the vertical direction. It consists of sub-pixels SBj.
  • FIG. 3 is a circuit diagram illustrating a configuration example of the pixel PRX, the pixel PGX, and the pixel PBX.
  • the pixel PRX includes two pixel electrodes 17X and 17x arranged in the vertical direction
  • the pixel PRI includes two pixel electrodes 17I and 17i arranged in the vertical direction.
  • the sub-pixel SRX includes a liquid crystal capacitor LCX including a pixel electrode 17X, a common electrode 27, and a liquid crystal layer sandwiched therebetween, and the pixel electrode 17X receives data via a transistor 12X connected to the scanning signal line Gn.
  • the pixel electrode 17X forms a storage capacitor line CSn and a storage capacitor CSX.
  • the sub-pixel SRx includes a liquid crystal capacitor LCx including a pixel electrode 17x, a common electrode 27, and a liquid crystal layer sandwiched between the pixel electrode 17x, and the pixel electrode 17x receives a data signal via a transistor 12x connected to the scanning signal line Gn.
  • the pixel electrode 17x Connected to the line SR, the pixel electrode 17x forms a storage capacitor line CSn + 1 and a storage capacitor CSx.
  • the sub-pixel SRI includes a liquid crystal capacitor LCI including a pixel electrode 17I, a common electrode 27, and a liquid crystal layer sandwiched between them, and the pixel electrode 17I receives a data signal via a transistor 12I connected to the scanning signal line Gn + 1.
  • the pixel electrode 17I Connected to the line SR, the pixel electrode 17I forms a storage capacitor line CSn + 1 and a storage capacitor CSI.
  • the subpixel SRi includes a liquid crystal capacitor LCi including a pixel electrode 17i, a common electrode 27, and a liquid crystal layer sandwiched between the pixel electrode 17i, and the pixel electrode 17i receives a data signal via a transistor 12i connected to the scanning signal line Gn + 1.
  • the pixel electrode 17i Connected to the line SR, the pixel electrode 17i forms a storage capacitor line CSn + 2 and a storage capacitor CSi.
  • the data signal line SR, scanning signal line Gn, and storage capacitor lines CSn to CSn + 1 in FIG. 3 are driven as shown in FIG.
  • the potential of the scanning signal line Gn is Vgn
  • the polarity of the signal potential supplied from the data signal line SR is POL
  • the potential of the pixel electrode 17X is VX
  • the potential of the pixel electrode 17x is Vx
  • the potential of the storage capacitor line CSn is VCSn.
  • the potential of the storage capacitor wiring CSn + 1 is VCSn + 1
  • the potential of the common electrode is Vcom
  • the positive potential of the pixel electrode corresponding to white display is VH
  • the negative potential of the pixel electrode corresponding to white display is VL.
  • the scanning signal line Gn is selected from t1 to t2, the same positive signal potential is written from the data signal line SR to the pixel electrodes 17X and 17x, and the selection ends at t2 (the potential is applied to the pixel electrode). Pulling in). Thereafter, at t3, the storage capacitor line CSn is pushed up and the holding capacitor line CSn + 1 is pushed down, so that the positive signal potential of the pixel electrode 17X is pushed up and the positive signal potential of the pixel electrode 17x is pushed down. Accordingly, as shown in FIG. 5, the sub-pixel SRX becomes a bright sub-pixel, and the sub-pixel SRx becomes a dark sub-pixel.
  • the polarity of the signal potential of each of the data signal lines SR, SG, and SB is inverted by 1H (horizontal scanning period), and in the same horizontal scanning period, the data signal lines SR, SB, and data signal lines SG
  • the bright subpixels and the dark subpixels are arranged in a checkered pattern by making the polarity of the signal potentials different from each other, and in addition, by matching the potential phases of the storage capacitor wiring CSn and the storage capacitor wiring CSn + 2. A display is obtained.
  • the scanning signal line Gn is selected from t4 to t5, and the same positive signal potential is written from the data signal line SR to the pixel electrodes 17X and 17x, and the selection is completed at t5 (each pixel electrode is terminated). Potential pull-in occurs). Thereafter, at t6, the storage capacitor line CSn is pushed down and the holding capacitor line CSn + 1 is pushed up, thereby pushing down the positive signal potential of the pixel electrode 17X and pushing up the positive signal potential of the pixel electrode 17x. Accordingly, as shown in FIG. 6, the sub-pixel SRX becomes a dark sub-pixel, and the sub-pixel SRx becomes a bright sub-pixel.
  • the polarity of the signal potential of each of the data signal lines SR, SG, and SB is inverted by 1H (horizontal scanning period), and in the same horizontal scanning period, the data signal lines SR and SB and the data signal line SG are As shown in FIG. 6, the bright subpixel and the dark subpixel are arranged in the frame 1 (FIG. 5) by changing the polarity of the signal potential and adjusting the potential phase between the storage capacitor line CSn and the storage capacitor line CSn + 2. An inverted checkered display is obtained.
  • the scanning signal line Gn is selected from t7 to t8, the same negative signal potential is written from the data signal line SR to the pixel electrodes 17X and 17x, and the selection is completed at t8 (each pixel electrode is terminated). Potential pull-in occurs). Thereafter, at t9, the storage capacitor line CSn is pushed down and the holding capacitor line CSn + 1 is pushed up, thereby pushing down the negative signal potential of the pixel electrode 17X and pushing up the negative signal potential of the pixel electrode 17x. Accordingly, as shown in FIG. 7, the sub-pixel SRX becomes a bright sub-pixel, and the sub-pixel SRx becomes a dark sub-pixel.
  • the polarity of the signal potential of each of the data signal lines SR, SG, and SB is inverted by 1H (horizontal scanning period), and in the same horizontal scanning period, the data signal lines SR, SB, and data signal lines SG
  • the bright subpixel and the dark subpixel are frame 2 (FIG. 6) by making the polarity of the signal potential different from each other, and in addition, by matching the potential phase between the storage capacitor line CSn and the storage capacitor line CSn + 2.
  • An inverted checkered display is obtained.
  • the scanning signal line Gn is selected from t10 to t11, the same negative signal potential is written from the data signal line SR to the pixel electrodes 17X and 17x, and the selection is completed at t11 (each pixel electrode is terminated). Potential pull-in occurs). Thereafter, at t12, the storage capacitor line CSn is pushed up and the holding capacitor line CSn + 1 is pushed down, thereby pushing up the negative signal potential of the pixel electrode 17X and pushing down the negative signal potential of the pixel electrode 17x. Accordingly, as shown in FIG. 8, the sub-pixel SRX is a dark sub-pixel and the sub-pixel SRx is a bright sub-pixel.
  • the polarity of the signal potential of each of the data signal lines SR, SG, and SB is inverted by 1H (horizontal scanning period), and in the same horizontal scanning period, the data signal lines SR, SB, and data signal lines SG
  • the bright subpixel and the dark subpixel are frame 3 (FIG. 7) by making the signal potentials different from each other and, in addition, matching the potential phase between the storage capacitor line CSn and the storage capacitor line CSn + 2.
  • An inverted checkered display is obtained.
  • the picture element data in the first row and the first column are horizontal. It consists of three pixel data DR1 (red), DG1 (green), and DB1 (blue) arranged in the direction. Pixel data DR2 (red), DG2 (green), It consists of pixel data DR3 (red), DG3 (green), and DB3 (blue), and the pixel data in the 4th row and 1st column is composed of DB2 (blue) and the pixel data in the 3rd row and 1st column are arranged in the horizontal direction.
  • It consists of pixel data DR4 (red), DG4 (green), and DB4 (blue) arranged in the horizontal direction, and three pixel data DR5 (red) arranged in the horizontal direction in which the pixel data in the first row and the second column are arranged in the horizontal direction. It consists of DG5 (green) and DB5 (blue). Pixel data DR7 (red), DG7 (green), and DB7 that are composed of pixel data DR6 (red), DG6 (green), and DB6 (blue) arranged in the horizontal direction, and the pixel data in the third row and the second column are arranged in the horizontal direction.
  • Pixel data dR2 (red), dG2 (green), which is composed of three pixel data dR1 (red), dG1 (green), and dB1 (blue) arranged in the direction and the pixel data in the second row and first column are arranged in the horizontal direction. It consists of pixel data dR3 (red), dG3 (green), and dB3 (blue) in which pixel data in the third row and first column are arranged in the horizontal direction.
  • pixel data dR4 red
  • dG4 green
  • dB4 blue
  • the three pixel data dR5 (red) arranged in the horizontal direction in which the pixel data in the first row and the second column are arranged in the horizontal direction. It consists of dG5 (green) and dB5 (blue).
  • Pixel data dR7 (red), dG7 (green), and dB7 which are composed of pixel data dR6 (red), dG6 (green), and dB6 (blue) arranged in the horizontal direction, and the pixel data in the third row and second column are arranged in the horizontal direction.
  • frame data 2 consisting of pixel data dR8 (red), dG8 (green), and dB8 (blue) in which the pixel data in the 4th row and the second column are arranged in the horizontal direction
  • these 24 12 pixel data (dR2, dR4, dG1, dG3, dB2, dB4, dR5, dR7, dG6, dG8, dB5, dB7 at positions (checkered) not selected in frame 1 from the pixel data of 4 rows and 6 columns) ) Is selected.
  • the pixel data in the first row and the first column is horizontal for eight pixel data arranged in a matrix of 4 rows (stretched in the horizontal direction) ⁇ 2 columns (stretched in the vertical direction).
  • It consists of pixel data Dr3 (red), Dg3 (green), and Db3 (blue) in which the pixel data in the third row and the first column are arranged in the horizontal direction.
  • It consists of pixel data Dr4 (red), Dg4 (green), Db4 (blue) arranged in the horizontal direction, and pixel data Dr5 (red) arranged in the horizontal direction in which the pixel data in the first row and the second column are arranged in the horizontal direction.
  • Dg5 (green) / Db5 (blue) 2nd row, 2nd column pixel data
  • Pixel data Dr7 (red), Dg7 (green), and Db7 that are composed of pixel data Dr6 (red), Dg6 (green), and Db6 (blue) arranged in the horizontal direction, and the pixel data in the third row and second column are arranged in the horizontal direction.
  • these 24 12 pixel data (Dr1, Dr3, Dg2, Dg4, Db1, Db3, Dr6, Dr8, Dg5, Dg7, Db6, Db8) at the position (checkered) selected in frame 1 from the pixel data of 4 rows and 6 columns) ) Is selected.
  • the picture element data in the first row and the first column are horizontal. It consists of three pixel data dr1 (red), dg1 (green), and db1 (blue) arranged in the direction. Pixel data dr2 (red), dg2 (green), and pixel data in the second row and first column are arranged in the horizontal direction. It consists of pixel data dr3 (red), dg3 (green), and db3 (blue) in which pixel data in the third row and first column are arranged in the horizontal direction.
  • It consists of pixel data dr4 (red), dg4 (green), and db4 (blue) arranged in the horizontal direction.
  • the three pixel data dr5 (red) arranged in the horizontal direction in which the pixel data in the first row and the second column are arranged in the horizontal direction.
  • Pixel data in 2nd row and 2nd column consisting of dg5 (green) and db5 (blue)
  • Pixel data dr7 (red), Dg7 (green), and db7 which are composed of pixel data dr6 (red), dg6 (green), and db6 (blue) arranged in the horizontal direction, and the pixel data in the third row and the second column are arranged in the horizontal direction.
  • the display data corresponding to 8K2K (120 Hz) subjected to the resolution conversion processing is displayed on the liquid crystal panel LCP as shown in FIGS.
  • the luminance sum of the sub-pixel SRX (bright sub-pixel) and the sub-pixel SRx (dark sub-pixel) is associated with the pixel data DR1.
  • the relationship between the gradation of the pixel data, the normalized luminance of the bright subpixel, the normalized luminance of the dark subpixel, and the normalized luminance of the pixel (entire) is as shown in FIG.
  • the normalized luminance of the dark sub-pixel is set to 20% or less of the normalized luminance of the bright sub-pixel. Since the gradation of the pixel data DR1 is high luminance K1 (see FIG.
  • the normalized luminance of the subpixel SRX is close to 1.0 (white luminance), and the normalized luminance of the subpixel SRx is 0.2 (standard). 20% of the total luminance).
  • the luminance sum of the sub-pixel SGX (dark sub-pixel) and the sub-pixel SGx (bright sub-pixel) is made to correspond to the pixel data DG2, and the sub-pixel SBX (bright sub-pixel) and sub-pixel
  • the total luminance of the pixel SBx (dark subpixel) is associated with the pixel data DB1
  • the total luminance of the subpixel SRI (bright subpixel) and the subpixel SRi (dark subpixel) is associated with the pixel data DR3
  • the subpixel SGI The total luminance of the dark subpixel) and the subpixel SGi (bright subpixel) is associated with the pixel data DG4, and the total luminance of the subpixel SBI (bright subpixel) and the subpixel SBi (d
  • the luminance sum of the sub-pixel SRX (dark sub-pixel) and the sub-pixel SRx (bright sub-pixel) is associated with the pixel data dR2.
  • the normalized luminance of the dark subpixel is 20% or less of the normalized luminance of the bright subpixel. Since the gradation of the pixel data dR2 is medium luminance K2 (see FIG. 13), the normalized luminance of the subpixel SRX is close to 0 (black luminance), and the normalized luminance of the subpixel SRx is 0.2 (normalized luminance). 20 percent). Further, as shown in FIGS.
  • the luminance sum of the sub-pixel SGX (bright sub-pixel) and the sub-pixel SGx (dark sub-pixel) is made to correspond to the pixel data dG1, and the sub-pixel SBX and (dark sub-pixel) sub
  • the total luminance of the pixel SBx (bright subpixel) is associated with the pixel data dB2
  • the total luminance of the subpixel SRI (dark subpixel) and the subpixel SRi (bright subpixel) is associated with the pixel data dR4
  • the subpixel SGI The luminance sum of the bright subpixel) and the subpixel SGi (dark subpixel) is associated with the pixel data dG3
  • the luminance sum of the subpixel SBI (dark subpixel) and the subpixel SBi (bright subpixel) is associated with the pixel data dB4. I am letting.
  • the picture elements EY and EJ are as shown in FIG.
  • the luminance sum of the sub-pixel SRX (bright sub-pixel) and the sub-pixel SRx (dark sub-pixel) is associated with the pixel data Dr1.
  • the normalized luminance of the dark subpixel is 20% or less of the normalized luminance of the bright subpixel. Since the gradation of the pixel data Dr1 is medium luminance K3 (see FIG. 13), the normalized luminance of the subpixel SRX is approximately 0.2 (20% of the normalized luminance), and the normalized luminance of the subpixel SRx is 0. It is close to (black brightness). As shown in FIGS.
  • the luminance sum of the sub-pixel SGX (dark sub-pixel) and the sub-pixel SGx (bright sub-pixel) is made to correspond to the pixel data Dg2, and the sub-pixel SBX (bright sub-pixel)
  • the total luminance of the pixel SBx (dark subpixel) is associated with the pixel data Db1
  • the total luminance of the subpixel SRI (bright subpixel) and the subpixel SRi (dark subpixel) is associated with the pixel data Dr3
  • the subpixel SGI The total luminance of the dark subpixel) and the subpixel SGi (bright subpixel) is associated with the pixel data Dg4
  • the total luminance of the subpixel SBI (bright subpixel) and the subpixel SBi (dark subpixel) is associated with the pixel data Db3. I am letting.
  • the picture elements EY and EJ are as shown in FIG.
  • the luminance sum of the sub-pixel SRX (dark sub-pixel) and the sub-pixel SRx (bright sub-pixel) is associated with the pixel data dr2.
  • the normalized luminance of the dark subpixel is 20% or less of the normalized luminance of the bright subpixel. Since the gradation of the pixel data dr2 is high luminance K4 (see FIG. 13), the normalized luminance of the subpixel SRX is approximately 0.2 (20% of the normalized luminance), and the normalized luminance of the subpixel SRx is approximately. 1.0 (white luminance). Further, as shown in FIGS.
  • the luminance sum of the sub-pixel SGX (bright sub-pixel) and the sub-pixel SGx (dark sub-pixel) is made to correspond to the pixel data dg1, and the sub-pixel SBX and (dark sub-pixel) sub
  • the total luminance of the pixel SBx (bright subpixel) is associated with the pixel data db2
  • the total luminance of the subpixel SRI (dark subpixel) and the subpixel SRi (bright subpixel) is associated with the pixel data dr4
  • the subpixel SGI The luminance sum of the bright subpixel) and the subpixel SGi (dark subpixel) is associated with the pixel data dg3
  • the luminance sum of the subpixel SBI (dark subpixel) and the subpixel SBi (bright subpixel) is associated with the pixel data db4. I am letting.
  • the picture elements EY and EJ are as shown in FIG.
  • the liquid crystal display device LCD has DR1 as the pixel data of the first frame related to the first color (red) pixel of the upper picture element of the two picture elements adjacent in the vertical direction, and the lower picture of the two picture elements.
  • DR1 the pixel data of the first frame related to the first color (red) pixel of the upper picture element of the two picture elements adjacent in the vertical direction
  • the lower picture of the two picture elements When displaying input video data in which the pixel data of the second frame relating to the primary first color (red) pixel is dR2, the first color (red) pixel PRX of the predetermined picture element EX is provided in the first frame period.
  • the luminance of the sub-pixel SRX is made higher than the luminance of the sub-pixel SRx that is adjacent to the sub-pixel SRX in the vertical direction in the pixel PRX, and the sum of the luminance of the sub-pixel SRX and the luminance of the sub-pixel SRx is the pixel data
  • the luminance of the sub-pixel SRx is made higher than the luminance of the sub-pixel SRX, and the sum of the luminance of the sub-pixel SRX and the luminance of the sub-pixel SRx is set to the pixel data. It is made to correspond to dR2.
  • the input video data can be displayed with high quality on the liquid crystal panel in which the number of picture elements in the vertical direction is half that of the input video data.
  • a liquid crystal display device that displays a high-definition and high-frequency image (such as Super Hi-Vision with a pixel count of 8K4K and a refresh rate of 120 Hz)
  • a double source structure in which two data signal lines are provided in one pixel column extending in the vertical direction in this structure, the writing time is increased.
  • the number of scanning lines can be reduced by half if the number of scanning lines can be reduced by half according to this embodiment, and the number of source drivers can be increased. It is possible to avoid the cost burden due to, and the mounting burden due to higher density.
  • the luminance of the sub pixel SGx is set to the value of the sub pixel SGX.
  • the sum of the luminance of the sub-pixel SGX and the luminance of the sub-pixel SGx is made to correspond to the pixel data DG2 while being higher than the luminance, and the luminance of the sub-pixel SGX is set to the value of the sub-pixel SGx in the second frame period. While higher than degrees, the sum of the luminance of the luminance and the sub-pixel SGx subpixel SGX to correspond to the pixel data dG1.
  • the sub-pixel SRX and the sub-pixel SRy that are adjacent in the vertical direction to the first color (red) pixel of the picture element EY that is adjacent to the picture element EX in the horizontal direction include the sub-pixel SRX and the sub-pixel.
  • SRY are arranged in the horizontal direction, and the sub-pixel SRx and the sub-pixel SRy are arranged in the horizontal direction.
  • the luminance of the sub-pixel SRy is set higher than the luminance of the sub-pixel SRY
  • the second In the frame period the luminance of the sub pixel SRY is set higher than the luminance of the sub pixel SRy.
  • the size of the display data is half of the input video data (8K4K) (equivalent to 8K2K)
  • the bright subpixels are distributed in a checkered pattern in the display of each frame, and the bright subpixels are divided by color.
  • the bright sub-pixels of each color R bright sub-pixel, G bright sub-pixel, and B sub-pixel
  • a higher sense of detail is obtained compared to interlace (line thinning) display.
  • the still image portion is complemented between two consecutive frames, so that a fine feeling comparable to full-size display (8K4K, 120 Hz) can be obtained.
  • moving image blur such as tailing occurs even in full size display, and in the above configuration (see FIGS. 11 to 12), each sub-pixel is displayed close to black for each frame, and moving image blur is suppressed. Therefore, it has been confirmed that there is no significant difference in fineness even when compared with full-size display.
  • the liquid crystal display device LCD is provided with a frame rate and resolution conversion circuit FRCC, the number of picture elements of the liquid crystal panel is 4K1K, the number of pixels of the input video data SID is 4K2K, A case where the frequency is 60 Hz will be described.
  • the frame rate and resolution conversion circuit FRCC of the second embodiment performs the frame rate and resolution conversion processing shown in FIG. 17 on the input video data SID, and outputs display data corresponding to 4K1K (120 Hz) to the display control circuit DCC.
  • three pixel data DR1 (red) in which the pixel data of the first row and the first column are arranged in the horizontal direction with respect to eight pixel data arranged in a matrix of 4 rows ⁇ 2 columns in the input frame 1 (FIG. 17).
  • It consists of pixel data DR2 (red), DG2 (green), and DB2 (blue), which consists of DG1 (green) and DB1 (blue), and the pixel data in the second row and first column are arranged in the horizontal direction.
  • Pixel data DR in which the pixel data in the 2nd row and the 2nd column are arranged in the horizontal direction It consists of pixel data DR7 (red), DG7 (green), and DB7 (blue) in which the pixel data in the 3rd row and 2nd column are arranged in the horizontal direction, consisting of (red), DG6 (green), and DB6 (blue).
  • Pixel data dR in which the pixel data in the 2nd row and the 2nd column are arranged in the horizontal direction It consists of pixel data dR7 (red), dG7 (green), and dB7 (blue) in which the pixel data in the 3rd row and 2nd column are arranged in the horizontal direction, consisting of (red), dG6 (green), and dB6 (blue).
  • pixel data AG1 is generated from the pixel data DG1 and dG1, and the pixel data DR2 Pixel data AR2 from pixel data DB2 and dB2, pixel data AB2 from pixel data DB2 and dB2, pixel data AG3 from pixel data DG3 and dG3, pixel data AR4 from pixel data DR4 and dR4, Pixel data AB4 is generated from the data DB4 and db4.
  • pixel data AR5, AB5, AG6, AR7, AB7, and AG8 are obtained.
  • 12 pixel data (dR 1, dR 3, dG 2, dR 1, dR 3, dG 2, and the like) are selected from the 24 (4 rows and 6 columns) pixel data of the input frame 2.
  • a display example of the output frame 1 and the output frame 2 (inserted portion) in the second embodiment is as shown in FIG.
  • the liquid crystal display device LCD is provided with a frame dividing circuit FDC, the number of picture elements of the liquid crystal panel is 4K1K, the number of pixels of the input video data SID is 4K2K, and the frequency is 60 Hz.
  • the aspect ratio (horizontal direction: vertical direction) of each picture element of the liquid crystal panel is 1: 2.
  • the frame division circuit FDC performs frame division processing shown in FIG. 20 on the input video data SID, and outputs display data corresponding to 4K2K (120 Hz) to the display control circuit DCC.
  • FIG. 1 For example, for 8 picture element data arranged in a matrix of 4 rows ⁇ 2 columns in one input frame (4K2K) shown in FIG. It consists of pixel data DR2 (red), DG2 (green), and DB2 (blue), in which the pixel data in the second row and first column are arranged in the horizontal direction, consisting of (red), DG1 (green), and DB1 (blue). It consists of pixel data DR3 (red), DG3 (green), and DB3 (blue) in which the pixel data in the first row and the first column are arranged in the horizontal direction.
  • pixel data DR7 (red), DG7 (green), and DB7 (blue) consisting of elementary data DR6 (red), DG6 (green), and DB6 (blue), and the pixel data in the third row and second column arranged in the horizontal direction
  • the pixel data of the 4th row and the 2nd column are each of these 24 (4 rows and 6 columns) pixel data.
  • 24 (4 rows and 6 columns) first sub-frame pixel data and 24 (4 rows and 6 columns) second sub-frame pixel data are generated.
  • pixel data ZR1 for the first subframe and pixel data zR1 for the second subframe are generated, and for pixel data DR2, pixel data ZR2 for the first subframe, The pixel data zR2 for the second subframe is generated, the pixel data ZR3 for the first subframe and the pixel data zR3 for the second subframe are generated for the pixel data DR3, and the pixel data DR4 is used for the pixel data DR4.
  • the pixel data ZR4 for the first subframe and the pixel data zR4 for the second subframe are generated.
  • the display data of 4K2K (120 Hz) subjected to frame division processing as shown in FIG. 20 is displayed on the liquid crystal panel LCP as shown in FIG.
  • the luminance of the sub-pixel SRX in the first subframe high luminance corresponding to the pixel data ZR1 and the luminance of the sub-pixel SRX in the second subframe (corresponding to the pixel data zR1).
  • the luminance of the sub-pixel SGX in the first subframe low luminance corresponding to the pixel data ZG1 and the luminance of the sub-pixel SGX in the second subframe (pixel data zG1).
  • the luminance of the subpixel SBX in the first subframe (high luminance corresponding to the pixel data ZB1) and the luminance of the subpixel SBX in the second subframe (pixels) are made to correspond to the pixel data DG1.
  • the sum total of the sub-pixel SRx in the first subframe is made to correspond to the pixel data DB1.
  • the luminance of the sub-pixel SRx of the second subframe (high luminance corresponding to the pixel data zR2) are made to correspond to the pixel data DR2
  • the luminance of the sub-pixel SGx of the first sub-frame (pixel
  • the sum of the high luminance corresponding to the data ZG2) and the luminance of the subpixel SGx in the second subframe (low luminance corresponding to the pixel data zG2) corresponds to the pixel data DG2, and the luminance of the subpixel SBx in the first subframe
  • the sum of (the low luminance corresponding to the pixel data ZB2) and the luminance of the sub-pixel SBx in the second subframe (high luminance corresponding to the pixel data zB2) is made to correspond to the pixel data DB2.
  • the luminance of the sub-pixel SRI in the first sub-frame (high luminance corresponding to the pixel data ZR3) and the luminance of the sub-pixel SRI in the second sub-frame (low luminance corresponding to the pixel data zR3).
  • the sum is made to correspond to the pixel data DR3, the luminance of the sub-pixel SGI of the first subframe (low luminance corresponding to the pixel data ZG3) and the luminance of the sub-pixel SGI of the second subframe (high luminance corresponding to the pixel data zG3).
  • the sum of the luminance of the subpixel SRi of the second subframe (high luminance corresponding to the pixel data zR4) is made to correspond to the pixel data DR4, and the luminance of the subpixel SGi of the first subframe (high luminance corresponding to the pixel data ZG4) )
  • the luminance of the subpixel SGi in the second subframe correspond to the pixel data DG4, and the luminance of the subpixel SBi in the first subframe (corresponding to the pixel data ZB4).
  • the sum of the low luminance) and the luminance of the sub-pixel SBi in the second subframe (high luminance corresponding to the pixel data zB4) is made to correspond to the pixel data DB4.
  • the picture elements EY and EJ are as shown in FIG.
  • the pixel data of the first frame related to the first color pixel of the upper picture element of the two picture elements adjacent in the vertical direction is the first pixel data
  • the second picture element of the lower picture element of the two picture elements is the first pixel data.
  • the luminance of one sub-pixel is higher than the luminance of the second sub-pixel adjacent in the vertical direction to the first sub-pixel in the first color pixel, and the sum of the luminances of the first and second sub-pixels is the first
  • the luminance of the second subpixel is higher than the luminance of the first subpixel
  • the sum of the luminances of the first and second subpixels is the second pixel data. It corresponds.
  • the ratio of the vertical length to the horizontal length of the predetermined picture element is 2.
  • the third and fourth sub-pixels adjacent in the vertical direction to the second color pixel of the predetermined picture element, the first sub-pixel and the fourth sub-pixel are inclined, and the second sub-pixel
  • the pixels and the third sub-pixels are arranged so as to be diagonally oriented, and the pixel data of the first frame relating to the second color pixel of the lower picture element of the two picture elements is the third pixel data, and
  • the luminance of the fourth sub-pixel is displayed during the display period of the first frame.
  • the sum of the luminances of the third and fourth sub-pixels corresponds to the third pixel data
  • the luminance of the third sub-pixel is fourth in the display period of the second frame.
  • Third and fourth sub-pixels that are higher than the luminance of the sub-pixels Sum of the brightness corresponding to the fourth pixel data.
  • the luminance of the second sub pixel is 20% or less of the luminance of the first sub pixel in the display period of the first frame, and the luminance of the first sub pixel is the second luminance in the display period of the second frame. It is 20% or less of the luminance of the two subpixels.
  • the first and fifth subpixels which are adjacent to the first color pixel of the picture element adjacent in the horizontal direction to the predetermined picture element, are adjacent to each other in the vertical direction.
  • the second sub-pixel and the sixth sub-pixel are arranged in the horizontal direction so as to be arranged in the horizontal direction.
  • the luminance of the sixth sub-pixel is higher than the luminance of the fifth sub-pixel
  • the luminance of the fifth sub-pixel is higher than the luminance of the sixth sub-pixel.
  • the present invention is not limited to the above-described embodiments, and those obtained by appropriately modifying the above-described embodiments based on common general technical knowledge and those obtained by combining them are also included in the embodiments of the present invention.
  • the present invention is particularly suitable for a large-sized liquid crystal display device that displays high-frequency (100 Hz or higher) images.
  • LCD Liquid crystal display device LCP Liquid crystal panel EX / EY / EI / EJ Pixel PRX / PGX / PBX Pixel SRX / SRx / SGX / SGx / SBX / SBx Sub-pixel DCC Display control circuit RCC Resolution conversion circuit Gn Scanning signal line SR / SG SB data signal line CSn / CSn + 1 retention capacitor line GD gate driver SD source driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

 垂直方向の絵素数が入力映像のそれよりも少ない液晶パネルに高品位に表示することができる液晶表示装置であって、 フレーム1では、絵素(EX)の画素に設けられたサブ画素(SRX)の輝度を、画素内でサブ画素(SRX)と垂直方向に隣接するサブ画素(SRx)の輝度よりも高くしつつ、サブ画素(SRX)の輝度およびサブ画素(SRx)の輝度の総和を画素データ(DR1)に対応させ、フレーム2では、サブ画素(SRx)の輝度をサブ画素(SRX)の輝度よりも高くしつつ、サブ画素(SRX)の輝度およびサブ画素(SRx)の輝度の総和を画素データ(dR2)に対応させる。

Description

液晶表示装置
 本発明は、液晶表示装置に関する。
 近年、映像の高精細化と高周波数化が急速に進み、映像を表示する液晶表示装置側でも垂直方向の画素数(走査信号線数)が増大している。
国際公開公報「WO2006/093163号公報」
 現状では、走査信号線数の増大によって走査信号線駆動回路の実装が困難になったり、各画素行(水平方向に延びるライン)の充電が不十分になったりしている。このような現状に鑑み、本発明では、入力映像を、垂直方向の絵素数が該入力映像のそれよりも少ない液晶パネルに高品位に表示することを目的とする。
 本液晶表示装置は、垂直方向に隣接する2絵素の上側絵素の第1色画素に関する第1フレームの画素データが第1画素データであって、上記2絵素の下側絵素の第1色画素に関する第2フレームの画素データが第2画素データである入力映像データを表示するときに、第1フレームの表示期間では、液晶パネルの所定絵素の第1色画素に設けられた第1サブ画素の輝度が、上記第1色画素内で第1サブ画素と垂直方向に隣接する第2サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第1画素データに対応し、第2フレームの表示期間では、第2サブ画素の輝度が第1サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第2画素データに対応している。
 上記構成によれば、入力映像を、垂直方向の絵素数が該入力映像のそれよりも少ない液晶パネルに高品位に表示することができる。
実施例1の液晶表示装置の構成を示すブロック図である。 実施例1の液晶パネルの絵素構成を示すブロック図である。 実施例1の液晶パネルの画素構成を示す回路図である。 実施例1の液晶パネルの駆動方法を示すタイミングチャートである。 図4のフレーム1の駆動を説明する模式図である。 図4のフレーム2の駆動を説明する模式図である。 図4のフレーム3の駆動を説明する模式図である。 図4のフレーム4の駆動を説明する模式図である。 フレーム1・2の解像度変換を説明する模式図である。 フレーム3・4の解像度変換を説明する模式図である。 実施例1でのフレーム1・2の表示について説明する模式図である。 実施例1でのフレーム3・4の表示について説明する模式図である。 明サブ画素、暗サブ画素および画素(全体)それぞれの輝度の関係を示すグラフである。 静止画部分の表示について説明する模式図である。 実施例1でのフリッカについて説明するグラフである。 実施例2の液晶表示装置の構成を示すブロック図である。 実施例2でのフレームレートおよび解像度変換を説明する模式図である。 実施例2でのフレーム1・2の表示について説明する模式図である。 実施例3の液晶表示装置の構成を示すブロック図である 実施例3でのフレーム分割を説明する模式図である。 実施例3での1入力フレーム(第1および第2サブフレーム)の表示について説明する模式図である。
 本実施の形態を図1~図21に基づいて説明すれば以下のとおりである。本液晶表示装置LCD(図1・16・19参照)は、液晶パネルLCP、表示制御回路DCC、ソースドライバSD、ゲートドライバGD、CSドライバCSD、およびバックライトBLを備える。バックライトBLは液晶パネルLCPに光照射を行い、ソースドライバSDは、液晶パネルLCPの複数のデータ信号線を駆動し、ゲートドライバGDは、液晶パネルLCPの複数の走査信号線を駆動し、CSドライバCSDは、液晶パネルLCPの複数の保持容量配線を駆動し、表示制御回路DCCは、ソースドライバSD、ゲートドライバGDおよびCSドライバCSDを制御する。なお、複数の走査信号線は垂直方向に並べられ、各走査信号線は水平方向(行方向)に延伸するものとする。
 [実施例1]
 実施例1では、図1に示すように、本液晶表示装置LCDに解像度変換回路RCCが設けられ、入力映像データSIDが、Recommendation ITU-R BT.2020 規格のスーパーハイビジョン(水平方向の絵素数が約8000個、垂直方向の絵素数が約4000個、周波数が120Hz)であり、液晶パネルLCPの水平方向の絵素数が約8000個(画素数24000個)、垂直方向の絵素数が約2000個(画素数2000個)である場合を説明する。なお、絵素(picture element)とは、ソフトウェアからみた画像の最小単位、あるいはこの画像の最小単位を表示する液晶パネル側の構成を意味するものとする。
 図2に示すように、液晶パネルLCPでは、水平方向に並ぶ、赤の画素PRXおよび緑の画素PGX並びに青の絵素PBXからなる絵素EXと、水平方向に並ぶ、赤の画素PRYおよび緑の画素PGY並びに青の絵素PBYからなる絵素EYとが水平方向に隣接して並べられ、水平方向に並ぶ、赤の画素PRIおよび緑の画素PGI並びに青の絵素PBIからなる絵素EIと、水平方向に並ぶ、赤の画素PRJおよび緑の画素PGJ並びに青の絵素PBJからなる絵素EJとが水平方向に隣接して並べられ、絵素EXと絵素EIとが垂直方向に隣接し、絵素EYと絵素EJとが垂直方向に隣接している。なお、各絵素のアスペクト比(水平方向:垂直方向)は、1:2である。
 さらに、画素PRXは、垂直方向に並ぶサブ画素SRXおよびサブ画素SRxからなり、画素PGXは、垂直方向に並ぶサブ画素SGXおよびサブ画素SGxからなり、画素PBXは、垂直方向に並ぶサブ画素SBXおよびサブ画素SBxからなる。また、画素PRYは、垂直方向に並ぶサブ画素SRYおよびサブ画素SRyからなり、画素PGYは、垂直方向に並ぶサブ画素SGYおよびサブ画素SGyからなり、画素PBYは、垂直方向に並ぶサブ画素SBYおよびサブ画素SByからなる。また、画素PRIは、垂直方向に並ぶサブ画素SRIおよびサブ画素SRiからなり、画素PGIは、垂直方向に並ぶサブ画素SGIおよびサブ画素SGiからなり、画素PBIは、垂直方向に並ぶサブ画素SBIおよびサブ画素SBiからなる。また、画素PRJは、垂直方向に並ぶサブ画素SRJおよびサブ画素SRjからなり、画素PGJは、垂直方向に並ぶサブ画素SGJおよびサブ画素SGjからなり、画素PBJは、垂直方向に並ぶサブ画素SBJおよびサブ画素SBjからなる。
 図3は、画素PRX、画素PGXおよび画素PBXの構成例を示す回路図である。例えば、画素PRXは、垂直方向に並ぶ2つの画素電極17X・17xを備え、画素PRIは、垂直方向に並ぶ2つの画素電極17I・17iを備える。ここで、サブ画素SRXは、画素電極17Xと共通電極27とこれらに挟まれた液晶層とからなる液晶容量LCXを含み、画素電極17Xは、走査信号線Gnに接続するトランジスタ12Xを介してデータ信号線SRに接続され、画素電極17Xは保持容量配線CSnと保持容量CSXを形成している。また、サブ画素SRxは、画素電極17xと共通電極27とこれらに挟まれた液晶層とからなる液晶容量LCxを含み、画素電極17xは、走査信号線Gnに接続するトランジスタ12xを介してデータ信号線SRに接続され、画素電極17xは保持容量配線CSn+1と保持容量CSxを形成している。また、サブ画素SRIは、画素電極17Iと共通電極27とこれらに挟まれた液晶層とからなる液晶容量LCIを含み、画素電極17Iは、走査信号線Gn+1に接続するトランジスタ12Iを介してデータ信号線SRに接続され、画素電極17Iは保持容量配線CSn+1と保持容量CSIを形成している。また、サブ画素SRiは、画素電極17iと共通電極27とこれらに挟まれた液晶層とからなる液晶容量LCiを含み、画素電極17iは、走査信号線Gn+1に接続するトランジスタ12iを介してデータ信号線SRに接続され、画素電極17iは保持容量配線CSn+2と保持容量CSiを形成している。
 図3のデータ信号線SR、走査信号線Gnおよび保持容量配線CSn~CSn+1は図4のように駆動する。なお、走査信号線Gnの電位をVgnとし、データ信号線SRから供給する信号電位の極性をPOL、画素電極17Xの電位をVX、画素電極17xの電位をVx、保持容量配線CSnの電位をVCSn、保持容量配線CSn+1の電位をVCSn+1、共通電極の電位をVcom、白表示に対応する画素電極のプラス側電位をVH、白表示に対応する画素電極のマイナス側電位をVLとする。
 図4のフレーム1では、t1~t2で走査信号線Gnを選択してデータ信号線SRから画素電極17X・17xに同一のプラスの信号電位を書き込み、t2で選択を終了する(画素電極に電位の引き込みが生じる)。その後t3で、保持容量配線CSnを突き上げるとともに持容量配線CSn+1を突き下げることで、画素電極17Xのプラスの信号電位を突き上げ、画素電極17xのプラスの信号電位を突き下げる。これにより、図5に示すように、サブ画素SRXは明サブ画素、サブ画素SRxは暗サブ画素となる。なお、フレーム1では、データ信号線SR・SG・SBそれぞれの信号電位の極性を1H(水平走査期間)反転させるとともに、同一の水平走査期間では、データ信号線SR・SBとデータ信号線SGとで信号電位の極性を異ならせ、加えて保持容量配線CSnと保持容量配線CSn+2とで電位位相を合わせることで、図5に示すように、明サブ画素と暗サブ画素が市松状に配された表示が得られる。
 図4のフレーム2では、t4~t5で走査信号線Gnを選択してデータ信号線SRから画素電極17X・17xに同一のプラスの信号電位を書き込み、t5で選択を終了する(各画素電極に電位の引き込みが生じる)。その後t6で、保持容量配線CSnを突き下げるとともに持容量配線CSn+1を突き上げることで、画素電極17Xのプラスの信号電位を突き下げ、画素電極17xのプラスの信号電位を突き上げる。これにより、図6に示すように、サブ画素SRXは暗サブ画素、サブ画素SRxは明サブ画素となる。なお、フレーム2でも、データ信号線SR・SG・SBそれぞれの信号電位の極性を1H(水平走査期間)反転させるとともに、同一の水平走査期間では、データ信号線SR・SBとデータ信号線SGとで信号電位の極性を異ならせ、加えて保持容量配線CSnと保持容量配線CSn+2とで電位位相を合わせることで、図6に示すように、明サブ画素と暗サブ画素がフレーム1(図5)から反転した市松状の表示が得られる。
 図4のフレーム3では、t7~t8で走査信号線Gnを選択してデータ信号線SRから画素電極17X・17xに同一のマイナスの信号電位を書き込み、t8で選択を終了する(各画素電極に電位の引き込みが生じる)。その後t9で、保持容量配線CSnを突き下げるとともに持容量配線CSn+1を突き上げることで、画素電極17Xのマイナスの信号電位を突き下げ、画素電極17xのマイナスの信号電位を突き上げる。これにより、図7に示すように、サブ画素SRXは明サブ画素、サブ画素SRxは暗サブ画素となる。なお、フレーム3でも、データ信号線SR・SG・SBそれぞれの信号電位の極性を1H(水平走査期間)反転させるとともに、同一の水平走査期間では、データ信号線SR・SBとデータ信号線SGとで信号電位の極性を異ならせ、加えて保持容量配線CSnと保持容量配線CSn+2とで電位位相を合わせることで、図7に示すように、明サブ画素と暗サブ画素がフレーム2(図6)から反転した市松状の表示が得られる。
 図4のフレーム4では、t10~t11で走査信号線Gnを選択してデータ信号線SRから画素電極17X・17xに同一のマイナスの信号電位を書き込み、t11で選択を終了する(各画素電極に電位の引き込みが生じる)。その後t12で、保持容量配線CSnを突き上げるとともに持容量配線CSn+1を突き下げることで、画素電極17Xのマイナスの信号電位を突き上げ、画素電極17xのマイナスの信号電位を突き下げる。これにより、図8に示すように、サブ画素SRXは暗サブ画素、サブ画素SRxは明サブ画素となる。なお、フレーム4でも、データ信号線SR・SG・SBそれぞれの信号電位の極性を1H(水平走査期間)反転させるとともに、同一の水平走査期間では、データ信号線SR・SBとデータ信号線SGとで信号電位の極性を異ならせ、加えて保持容量配線CSnと保持容量配線CSn+2とで電位位相を合わせることで、図8に示すように、明サブ画素と暗サブ画素がフレーム3(図7)から反転した市松状の表示が得られる。
 図1の解像度変換回路RCCは、入力映像データSIDに対して図9・10に示す解像度変換処理を行い、8K2K(120Hz)相当の表示データを表示制御回路DCCに出力する。
 例えば、フレーム1(図9)において4行(水平方向に延伸)×2列(垂直方向に延伸)のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データDR1(赤)・DG1(緑)・DB1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データDR2(赤)・DG2(緑)・DB2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データDR3(赤)・DG3(緑)・DB3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データDR4(赤)・DG4(緑)・DB4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データDR5(赤)・DG5(緑)・DB5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データDR6(赤)・DG6(緑)・DB6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データDR7(赤)・DG7(緑)・DB7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データDR8(赤)・DG8(緑)・DB8(青)からなる場合に、フレーム1においては、これら24個(4行6列)の画素データから市松状に位置する12個の画素データ(DR1、DR3、DG2、DG4、DB1、DB3、DR6、DR8、DG5、DG7、DB6、DB8)を選択する。
 一方、フレーム2(図9)において4行(水平方向に延伸)×2列(垂直方向に延伸)のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データdR1(赤)・dG1(緑)・dB1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データdR2(赤)・dG2(緑)・dB2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データdR3(赤)・dG3(緑)・dB3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データdR4(赤)・dG4(緑)・dB4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データdR5(赤)・dG5(緑)・dB5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データdR6(赤)・dG6(緑)・dB6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データdR7(赤)・dG7(緑)・dB7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データdR8(赤)・dG8(緑)・dB8(青)からなる場合に、フレーム2においては、これら24個(4行6列)の画素データから、フレーム1で選択されない位置(市松状)の12個の画素データ(dR2、dR4、dG1、dG3、dB2、dB4、dR5、dR7、dG6、dG8、dB5、dB7)を選択する。
 また、フレーム3(図10)において4行(水平方向に延伸)×2列(垂直方向に延伸)のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データDr1(赤)・Dg1(緑)・Db1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データDr2(赤)・Dg2(緑)・Db2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データDr3(赤)・Dg3(緑)・Db3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データDr4(赤)・Dg4(緑)・Db4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データDr5(赤)・Dg5(緑)・Db5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データDr6(赤)・Dg6(緑)・Db6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データDr7(赤)・Dg7(緑)・Db7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データDr8(赤)・Dg8(緑)・Db8(青)からなる場合に、フレーム3においては、これら24個(4行6列)の画素データから、フレーム1で選択した位置(市松状)の12個の画素データ(Dr1、Dr3、Dg2、Dg4、Db1、Db3、Dr6、Dr8、Dg5、Dg7、Db6、Db8)を選択する。
 一方、フレーム4(図10)において4行(水平方向に延伸)×2列(垂直方向に延伸)のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データdr1(赤)・dg1(緑)・db1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データdr2(赤)・dg2(緑)・db2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データdr3(赤)・dg3(緑)・db3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データdr4(赤)・dg4(緑)・db4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データdr5(赤)・dg5(緑)・db5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データdr6(赤)・dg6(緑)・db6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データdr7(赤)・Dg7(緑)・db7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データdr8(赤)・dg8(緑)・db8(青)からなる場合に、フレーム4においては、これら24個(4行6列)の画素データから、フレーム3で選択しない位置(市松状)の12個の画素データ(dr2、dr4、dg1、dg3、db2、db4、dr5、dr7、dg6、dg8、db5、db7)を選択する。
 そして、解像度変換処理がなされた8K2K(120Hz)相当の表示データは、図11~図12のように液晶パネルLCPに表示される。
 例えばフレーム1の絵素EX・EIでは、図5・図11に示すように、サブ画素SRX(明サブ画素)とサブ画素SRx(暗サブ画素)の輝度総和を画素データDR1に対応させる。ここで、画素データの階調と、明サブ画素の規格化輝度、暗サブ画素の規格化輝度、および画素(全体)の規格化輝度それぞれとの関係は図13のとおりであり、画素データの階調にかかわらず、暗サブ画素の規格化輝度を明サブ画素の規格化輝度の20パーセント以下としている。画素データDR1の階調は高輝度K1(図13参照)であるため、サブ画素SRXの規格化輝度は1.0(白輝度)に近く、サブ画素SRxの規格化輝度は0.2(規格化輝度の20パーセント)に近い。また、図5・図11に示すように、サブ画素SGX(暗サブ画素)とサブ画素SGx(明サブ画素)の輝度総和を画素データDG2に対応させ、サブ画素SBX(明サブ画素)とサブ画素SBx(暗サブ画素)の輝度総和を画素データDB1に対応させ、サブ画素SRI(明サブ画素)とサブ画素SRi(暗サブ画素)の輝度総和を画素データDR3に対応させ、サブ画素SGI(暗サブ画素)とサブ画素SGi(明サブ画素)の輝度総和を画素データDG4に対応させ、サブ画素SBI(明サブ画素)とサブ画素SBi(暗サブ画素)の輝度総和を画素データDB3に対応させている。絵素EY・EJについては、図11に示すとおりである。
 また、フレーム2の絵素EX・EIでは、図6・図11に示すように、サブ画素SRX(暗サブ画素)とサブ画素SRx(明サブ画素)の輝度総和を画素データdR2に対応させる。この場合も、暗サブ画素の規格化輝度は明サブ画素の規格化輝度の20パーセント以下である。画素データdR2の階調は中輝度K2(図13参照)であるため、サブ画素SRXの規格化輝度は0(黒輝度)に近く、サブ画素SRxの規格化輝度は0.2(規格化輝度の20パーセント)よりも高い。また、図5・図11に示すように、サブ画素SGX(明サブ画素)とサブ画素SGx(暗サブ画素)の輝度総和を画素データdG1に対応させ、サブ画素SBXと(暗サブ画素)サブ画素SBx(明サブ画素)の輝度総和を画素データdB2に対応させ、サブ画素SRI(暗サブ画素)とサブ画素SRi(明サブ画素)の輝度総和を画素データdR4に対応させ、サブ画素SGI(明サブ画素)とサブ画素SGi(暗サブ画素)の輝度総和を画素データdG3に対応させ、サブ画素SBI(暗サブ画素)とサブ画素SBi(明サブ画素)の輝度総和を画素データdB4に対応させている。絵素EY・EJについては、図11に示すとおりである。
 また、フレーム3の絵素EX・EIでは、図7・図12に示すように、サブ画素SRX(明サブ画素)とサブ画素SRx(暗サブ画素)の輝度総和を画素データDr1に対応させる。この場合も、暗サブ画素の規格化輝度は明サブ画素の規格化輝度の20パーセント以下である。画素データDr1の階調は中輝度K3(図13参照)であるため、サブ画素SRXの規格化輝度は略0.2(規格化輝度の20パーセント)で、サブ画素SRxの規格化輝度は0(黒輝度)に近い。また、図7・図12に示すように、サブ画素SGX(暗サブ画素)とサブ画素SGx(明サブ画素)の輝度総和を画素データDg2に対応させ、サブ画素SBX(明サブ画素)とサブ画素SBx(暗サブ画素)の輝度総和を画素データDb1に対応させ、サブ画素SRI(明サブ画素)とサブ画素SRi(暗サブ画素)の輝度総和を画素データDr3に対応させ、サブ画素SGI(暗サブ画素)とサブ画素SGi(明サブ画素)の輝度総和を画素データDg4に対応させ、サブ画素SBI(明サブ画素)とサブ画素SBi(暗サブ画素)の輝度総和を画素データDb3に対応させている。絵素EY・EJについては、図12に示すとおりである。
 また、フレーム4の絵素EX・EIでは、図8・図12に示すように、サブ画素SRX(暗サブ画素)とサブ画素SRx(明サブ画素)の輝度総和を画素データdr2に対応させる。この場合も、暗サブ画素の規格化輝度は明サブ画素の規格化輝度の20パーセント以下である。画素データdr2の階調は高輝度K4(図13参照)であるため、サブ画素SRXの規格化輝度は略0.2(規格化輝度の20パーセント)で、サブ画素SRxの規格化輝度は略1.0(白輝度)である。また、図8・図12に示すように、サブ画素SGX(明サブ画素)とサブ画素SGx(暗サブ画素)の輝度総和を画素データdg1に対応させ、サブ画素SBXと(暗サブ画素)サブ画素SBx(明サブ画素)の輝度総和を画素データdb2に対応させ、サブ画素SRI(暗サブ画素)とサブ画素SRi(明サブ画素)の輝度総和を画素データdr4に対応させ、サブ画素SGI(明サブ画素)とサブ画素SGi(暗サブ画素)の輝度総和を画素データdg3に対応させ、サブ画素SBI(暗サブ画素)とサブ画素SBi(明サブ画素)の輝度総和を画素データdb4に対応させている。絵素EY・EJについては、図12に示すとおりである。
 このように、液晶表示装置LCDは、垂直方向に隣接する2絵素の上側絵素の第1色(赤)画素に関する第1フレームの画素データがDR1であって上記2絵素の下側絵素の第1色(赤)画素に関する第2フレームの画素データがdR2である入力映像データを表示するときに、第1フレーム期間では、所定絵素EXの第1色(赤)画素PRXに設けられたサブ画素SRXの輝度を、画素PRX内でサブ画素SRXと垂直方向に隣接するサブ画素SRxの輝度よりも高くしつつ、サブ画素SRXの輝度およびサブ画素SRxの輝度の総和を上記画素データDR1に対応させ、第2フレーム期間では、サブ画素SRxの輝度をサブ画素SRXの輝度よりも高くしつつ、サブ画素SRXの輝度およびサブ画素SRxの輝度の総和を上記画素データdR2に対応させるものである。
 上記構成によれば、入力映像データを、垂直方向の絵素数が該入力映像データの半分の液晶パネルに高品位に表示することができる。これにより、高精細高周波数の(例えば、画素数8K4K、リフレッシュレート120Hzのスーパーハイビジョンのような)映像を表示する液晶表示装置において、走査信号線数の増大によってゲートドライバの実装が困難になったり、各画素行(水平方向に延びるライン)の充電が不十分になったりするという現状を改善することができる。
 また、本実施例で用いられているような高解像度の液晶パネルについては、垂直方向に伸びる1画素列に2本のデータ信号線を設けるダブルソース構造(この構造では、書き込み時間を増やすため、2本の走査信号線を同時選択する)が用いられることも多いが、本実施例によって走査ライン数を半減することができれば、その分をシングルソースに戻すことが可能となり、ソースドライバ数の増大によるコスト負担や、高密度化による実装負荷を回避することができる。
 本液晶表示装置では、絵素EXの第2色(緑)画素PGXに、垂直方向に隣接するサブ画素SGXおよびサブ画素SGxが、サブ画素SGXとサブ画素SRxとが斜め向い、かつサブ画素SGxとサブ画素SGXとが斜め向いになるように配されており、上記2絵素の下側絵素の第2色(緑)画素に関する第1フレームの画素データがDG2であって、上記2絵素の上側絵素の第2色(緑)画素に関する第2フレームの画素データがdG1である上記入力映像データを表示するときに、第1フレーム期間では、サブ画素SGxの輝度をサブ画素SGXの輝度よりも高くしつつ、サブ画素SGXの輝度およびサブ画素SGxの輝度の総和を上記画素データDG2に対応させ、第2フレーム期間では、サブ画素SGXの輝度をサブ画素SGxの輝度よりも高くしつつ、サブ画素SGXの輝度およびサブ画素SGxの輝度の総和を上記画素データdG1に対応させる。
 さらに、本液晶表示装置では、絵素EXと水平方向に隣接する絵素EYの第1色(赤)画素に、垂直方向に隣接するサブ画素SRYおよびサブ画素SRyが、サブ画素SRXとサブ画素SRYとが水平方向に並び、サブ画素SRxとサブ画素SRyとが水平方向に並ぶように設けられ、第1フレーム期間では、サブ画素SRyの輝度をサブ画素SRYの輝度よりも高くし、第2フレーム期間では、サブ画素SRYの輝度をサブ画素SRyの輝度よりも高くする。
 上記構成では、表示データのサイズが入力映像データ(8K4K)の半分(8K2K相当)となるものの、各フレームの表示において明サブ画素が市松状に分布し、さらには明サブ画素を色ごとに分けても各色の明サブ画素(Rの明サブ画素、Gの明サブ画素、Bのサブ画素)が市松状に分布しているため、例えばインターレース(ライン間引き)表示と比較して高い精細感が得られる(これは、いわゆるデュアルグリーン絵素構造が実際の絵素数を超える精細感を生むのと同じ原理である)。特に静止画部分については、図14に示すように、連続する2フレーム間で補完し合うため、フルサイズ表示(8K4K、120Hz)に匹敵する精細感が得られる。動画部分については、フルサイズ表示でも尾引き等の動画ぼやけが発生すること、上記構成(図11-図12参照)では各サブ画素が1フレームごとに黒に近い表示になって動画ぼやけが抑制されることから、フルサイズ表示と比べても精細感に大きな差がないことが確認されている。
 なお、高階調(特に白階調近傍)を表示するとき、図15に示すように、市松状に配置された2つのサブ画素群(奇数フレームで明サブ画素となるサブ画素の群と、偶数フレームで明サブ画素となるサブ画素の群)の輝度(L1・L2)はそれぞれ約80%の幅で振動し、一方だけでは60Hzの目立つフリッカ(L1の破線またはL2の破線)が生じることになるが、上記構成(図11-図12参照)では、一方のサブ画素群と他方のサブ画素群の振動位相が半周期ずれるため、2つのサブ画素群のトータルでは、図15(実線)に示すのように振幅が非常に小さくなるとともに周期が120Hzとなり、このようなフリッカはほとんど視認されないことがわかっている。
 [実施例2]
 実施例2では、図16に示すように、本液晶表示装置LCDにフレームレートおよび解像度変換回路FRCCが設けられ、液晶パネルの絵素数が4K1Kであり、入力映像データSIDの画素数が4K2Kで、周波数が60Hzの場合を説明する。
 実施例2のフレームレートおよび解像度変換回路FRCCは、入力映像データSIDに対して図17に示すフレームレートおよび解像度変換処理を行い、4K1K(120Hz)相当の表示データを表示制御回路DCCに出力する。
 例えば、入力フレーム1(図17)において4行×2列のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データDR1(赤)・DG1(緑)・DB1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データDR2(赤)・DG2(緑)・DB2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データDR3(赤)・DG3(緑)・DB3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データDR4(赤)・DG4(緑)・DB4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データDR5(赤)・DG5(緑)・DB5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データDR6(赤)・DG6(緑)・DB6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データDR7(赤)・DG7(緑)・DB7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データDR8(赤)・DG8(緑)・DB8(青)からなる場合に、出力フレーム1においては、これら24個(4行6列)の画素データから市松状に位置する12個の画素データ(DR1、DR3、DG2、DG4、DB1、DB3、DR6、DR8、DG5、DG7、DB6、DB8)を選択する。
 そして、入力フレーム2(図17)において4行×2列のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データdR1(赤)・dG1(緑)・dB1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データdR2(赤)・dG2(緑)・dB2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データdR3(赤)・dG3(緑)・dB3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データdR4(赤)・dG4(緑)・dB4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データdR5(赤)・dG5(緑)・dB5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データdR6(赤)・dG6(緑)・dB6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データdR7(赤)・dG7(緑)・dB7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データdR8(赤)・dG8(緑)・dB8(青)からなる場合に、画素データDG1およびdG1から画素データAG1を生成し、画素データDR2およびdR2から画素データAR2を生成し、画素データDB2およびdB2から画素データAB2を生成し、画素データDG3およびdG3から画素データAG3を生成し、画素データDR4およびdR4から画素データAR4を生成し、画素データDB4およびdb4から画素データAB4を生成し、同様に、画素データAR5、AB5、AG6、AR7、AB7、およびAG8を生成し、市松状に位置するこれら12個の画素データを、挿入分である出力フレーム2に用いる。
 また、出力フレーム3においては、入力フレーム2の上記24個(4行6列)の画素データから、出力フレーム1で選択した位置(市松状)の12個の画素データ(dR1、dR3、dG2、dG4、dB1、dB3、dR6、dR8、dG5、dG7、dB6、dB8)を選択する。
 なお、実施例2における出力フレーム1および出力フレーム2(挿入分)の表示例は図18に示すとおりである。
 [実施例3]
 実施例3では、図19に示すように、本液晶表示装置LCDにフレーム分割回路FDCが設けられ、液晶パネルの絵素数が4K1Kであり、入力映像データSIDの画素数が4K2Kで周波数が60Hzの場合を説明する。なお、液晶パネルの各絵素のアスペクト比(水平方向:垂直方向)は1:2である。
 実施例3のフレーム分割回路FDCは、入力映像データSIDに対して図20に示すフレーム分割処理を行い、4K2K(120Hz)相当の表示データを表示制御回路DCCに出力する。
 例えば、図20に示す1入力フレーム(4K2K)において4行×2列のマトリクス状に並ぶ8個の絵素データについて、1行1列目の絵素データが水平方向に並ぶ3つの画素データDR1(赤)・DG1(緑)・DB1(青)からなり、2行1列目の絵素データが水平方向に並ぶ画素データDR2(赤)・DG2(緑)・DB2(青)からなり、3行1列目の絵素データが水平方向に並ぶ画素データDR3(赤)・DG3(緑)・DB3(青)からなり、4行1列目の絵素データが水平方向に並ぶ画素データDR4(赤)・DG4(緑)・DB4(青)からなり、1行2列目の絵素データが水平方向に並ぶ水平方向に並ぶ3つの画素データDR5(赤)・DG5(緑)・DB5(青)からなり、2行2列目の絵素データが水平方向に並ぶ画素データDR6(赤)・DG6(緑)・DB6(青)からなり、3行2列目の絵素データが水平方向に並ぶ画素データDR7(赤)・DG7(緑)・DB7(青)からなり、4行2列目の絵素データが水平方向に並ぶ画素データDR8(赤)・DG8(緑)・DB8(青)からなる場合に、これら24個(4行6列)の画素データそれぞれに対応する、24個(4行6列)の第1サブフレーム用の画素データと、24個(4行6列)の第2サブフレーム用の画素データとを生成する。
 例えば、画素データDR1については、第1サブフレーム用の画素データZR1と、第2サブフレーム用の画素データzR1とを生成し、画素データDR2については、第1サブフレーム用の画素データZR2と、第2サブフレーム用の画素データzR2とを生成し、画素データDR3については、第1サブフレーム用の画素データZR3と、第2サブフレーム用の画素データzR3とを生成し、画素データDR4については、第1サブフレーム用の画素データZR4と、第2サブフレーム用の画素データzR4とを生成する。画素データDG1~DG4や画素データDB1~DB4についても同様である。
 図20のようにフレーム分割処理がなされた4K2K(120Hz)の表示データは、図21のように液晶パネルLCPに表示される。
 例えば図21に示すように、絵素EXでは、第1サブフレームのサブ画素SRXの輝度(画素データZR1に対応する高輝度)と第2サブフレームのサブ画素SRXの輝度(画素データzR1に対応する低輝度)との総和を画素データDR1に対応させ、第1サブフレームのサブ画素SGXの輝度(画素データZG1に対応する低輝度)と第2サブフレームのサブ画素SGXの輝度(画素データzG1に対応する高輝度)との総和を画素データDG1に対応させ、第1サブフレームのサブ画素SBXの輝度(画素データZB1に対応する高輝度)と第2サブフレームのサブ画素SBXの輝度(画素データzB1に対応する低輝度)との総和を画素データDB1に対応させ、また、第1サブフレームのサブ画素SRxの輝度(画素データZR2に対応する低輝度)と第2サブフレームのサブ画素SRxの輝度(画素データzR2に対応する高輝度)との総和を画素データDR2に対応させ、第1サブフレームのサブ画素SGxの輝度(画素データZG2に対応する高輝度)と第2サブフレームのサブ画素SGxの輝度(画素データzG2に対応する低輝度)との総和を画素データDG2に対応させ、第1サブフレームのサブ画素SBxの輝度(画素データZB2に対応する低輝度)と第2サブフレームのサブ画素SBxの輝度(画素データzB2に対応する高輝度)との総和を画素データDB2に対応させる。
 また、絵素EIでは、第1サブフレームのサブ画素SRIの輝度(画素データZR3に対応する高輝度)と第2サブフレームのサブ画素SRIの輝度(画素データzR3に対応する低輝度)との総和を画素データDR3に対応させ、第1サブフレームのサブ画素SGIの輝度(画素データZG3に対応する低輝度)と第2サブフレームのサブ画素SGIの輝度(画素データzG3に対応する高輝度)との総和を画素データDG3に対応させ、第1サブフレームのサブ画素SBIの輝度(画素データZB3に対応する高輝度)と第2サブフレームのサブ画素SBIの輝度(画素データzB3に対応する低輝度)との総和を画素データDB3に対応させ、また、第1サブフレームのサブ画素SRiの輝度(画素データZR4に対応する低輝度)と第2サブフレームのサブ画素SRiの輝度(画素データzR4に対応する高輝度)との総和を画素データDR4に対応させ、第1サブフレームのサブ画素SGiの輝度(画素データZG4に対応する高輝度)と第2サブフレームのサブ画素SGiの輝度(画素データzG4に対応する低輝度)との総和を画素データDG4に対応させ、第1サブフレームのサブ画素SBiの輝度(画素データZB4に対応する低輝度)と第2サブフレームのサブ画素SBiの輝度(画素データzB4に対応する高輝度)との総和を画素データDB4に対応させる。絵素EY・EJについては、図21に示すとおりである。
 [まとめ]
 本液晶表示装置は、垂直方向に隣接する2絵素の上側絵素の第1色画素に関する第1フレームの画素データが第1画素データであって、上記2絵素の下側絵素の第1色画素に関する第2フレームの画素データが第2画素データである入力映像データを表示するときに、第1フレームの表示期間では、液晶パネルの所定絵素の第1色画素に設けられた第1サブ画素の輝度が、上記第1色画素内で第1サブ画素と垂直方向に隣接する第2サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第1画素データに対応し、第2フレームの表示期間では、第2サブ画素の輝度が第1サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第2画素データに対応している。
 本液晶表示装置では、上記所定絵素の水平方向の長さに対する垂直方向の長さの比が2である。
 本液晶表示装置では、上記所定絵素の第2色画素に、垂直方向に隣接する第3および第4サブ画素が、第1サブ画素と第4サブ画素とが斜め向いに、かつ第2サブ画素と第3サブ画素とが斜め向いになるように配されており、上記2絵素の下側絵素の第2色画素に関する第1フレームの画素データが第3画素データであって、上記2絵素の上側絵素の第2色画素に関する第2フレームの画素データが第4画素データである上記入力映像データを表示するときに、第1フレームの表示期間では、第4サブ画素の輝度が第3サブ画素の輝度よりも高く、かつ第3および第4サブ画素の輝度の総和が上記第3画素データに対応し、第2フレームの表示期間では、第3サブ画素の輝度が第4サブ画素の輝度よりも高く、かつ第3および第4サブ画素の輝度の総和が上記第4画素データに対応する。
 本液晶表示装置では、第1フレームの表示期間では、第2サブ画素の輝度が第1サブ画素の輝度の20パーセント以下であり、第2フレームの表示期間では、第1サブ画素の輝度が第2サブ画素の輝度の20パーセント以下である。
 本液晶表示装置では、上記所定絵素と水平方向に隣接する絵素の第1色画素に、垂直方向に隣接する第5および第6サブ画素が、第1サブ画素と第5サブ画素とが水平方向に並び、第2サブ画素と第6サブ画素とが水平方向に並ぶように設けられ、第1フレームの表示期間では、第6サブ画素の輝度が第5サブ画素の輝度よりも高く、第2フレームの表示期間では、第5サブ画素の輝度が第6サブ画素の輝度よりも高い。
 本発明は上記の実施の形態に限定されるものではなく、上記実施の形態を技術常識に基づいて適宜変更したものやそれらを組み合わせて得られるものも本発明の実施の形態に含まれる。
 本発明は、特に、高周波数(100Hz以上)の映像を表示する大型液晶表示装置に好適である。
 LCD 液晶表示装置
 LCP 液晶パネル
 EX・EY・EI・EJ 絵素
 PRX・PGX・PBX 画素
 SRX・SRx・SGX・SGx・SBX・SBx サブ画素
 DCC 表示制御回路
 RCC 解像度変換回路
 Gn 走査信号線
 SR・SG・SB データ信号線
 CSn・CSn+1 保持容量配線
 GD ゲートドライバ
 SD ソースドライバ

Claims (5)

  1.  垂直方向に隣接する2絵素の上側絵素の第1色画素に関する第1フレームの画素データが第1画素データであって、上記2絵素の下側絵素の第1色画素に関する第2フレームの画素データが第2画素データである入力映像データを表示するときに、第1フレームの表示期間では、液晶パネルの所定絵素の第1色画素に設けられた第1サブ画素の輝度が、上記第1色画素内で第1サブ画素と垂直方向に隣接する第2サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第1画素データに対応し、第2フレームの表示期間では、第2サブ画素の輝度が第1サブ画素の輝度よりも高く、かつ第1および第2サブ画素の輝度の総和が上記第2画素データに対応している液晶表示装置。
  2.  上記所定絵素の第2色画素に、垂直方向に隣接する第3および第4サブ画素が、第1サブ画素と第4サブ画素とが斜め向いに、かつ第2サブ画素と第3サブ画素とが斜め向いになるように配されており、上記2絵素の下側絵素の第2色画素に関する第1フレームの画素データが第3画素データであって、上記2絵素の上側絵素の第2色画素に関する第2フレームの画素データが第4画素データである上記入力映像データを表示するときに、第1フレームの表示期間では、第4サブ画素の輝度が第3サブ画素の輝度よりも高く、かつ第3および第4サブ画素の輝度の総和が上記第3画素データに対応し、第2フレームの表示期間では、第3サブ画素の輝度が第4サブ画素の輝度よりも高く、かつ第3および第4サブ画素の輝度の総和が上記第4画素データに対応する請求項1記載の液晶表示装置。
  3.  第1フレームの表示期間では、第2サブ画素の輝度が第1サブ画素の輝度の20パーセント以下であり、第2フレームの表示期間では、第1サブ画素の輝度が第2サブ画素の輝度の20パーセント以下である請求項1記載の液晶表示装置。
  4.  上記所定絵素と水平方向に隣接する絵素の第1色画素に、垂直方向に隣接する第5および第6サブ画素が、第1サブ画素と第5サブ画素とが水平方向に並び、第2サブ画素と第6サブ画素とが水平方向に並ぶように設けられ、第1フレームの表示期間では、第6サブ画素の輝度が第5サブ画素の輝度よりも高く、第2フレームの表示期間では、第5サブ画素の輝度が第6サブ画素の輝度よりも高い請求項1記載の液晶表示装置。
  5.  上記所定絵素の水平方向の長さに対する垂直方向の長さの比が2である請求項1記載の液晶表示装置。
     
PCT/JP2013/084889 2012-12-26 2013-12-26 液晶表示装置 WO2014104193A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/440,902 US9741302B2 (en) 2012-12-26 2013-12-26 Liquid crystal display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-283561 2012-12-26
JP2012283561 2012-12-26

Publications (1)

Publication Number Publication Date
WO2014104193A1 true WO2014104193A1 (ja) 2014-07-03

Family

ID=51021267

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/084889 WO2014104193A1 (ja) 2012-12-26 2013-12-26 液晶表示装置

Country Status (2)

Country Link
US (1) US9741302B2 (ja)
WO (1) WO2014104193A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170108840A (ko) 2016-03-17 2017-09-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치, 표시 모듈, 및 전자 기기
CN107735725A (zh) * 2015-07-03 2018-02-23 株式会社半导体能源研究所 液晶显示装置及电子设备
RU2676020C1 (ru) * 2014-11-28 2018-12-25 Боэ Текнолоджи Груп Ко., Лтд. Матричная подложка и способ ее возбуждения, панель отображения и устройство отображения

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103854570B (zh) * 2014-02-20 2016-08-17 北京京东方光电科技有限公司 显示基板及其驱动方法和显示装置
CN104375302B (zh) * 2014-10-27 2020-09-08 上海中航光电子有限公司 一种像素结构、显示面板及其像素补偿方法
US10366674B1 (en) 2016-12-27 2019-07-30 Facebook Technologies, Llc Display calibration in electronic displays
CN113516954A (zh) * 2020-04-09 2021-10-19 群创光电股份有限公司 电子装置以及显示面板的驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10111669A (ja) * 1996-10-03 1998-04-28 Seiko Epson Corp 画像表示装置
WO2008023602A1 (fr) * 2006-08-24 2008-02-28 Sharp Kabushiki Kaisha Écran à cristaux liquides

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4400172B2 (ja) * 2003-02-28 2010-01-20 日本電気株式会社 画像表示装置、携帯端末装置、表示パネル及び画像表示方法
US8350796B2 (en) 2005-03-03 2013-01-08 Sharp Kabushiki Kaisha Display device, liquid crystal monitor, liquid crystal television receiver, and display method
TWI311304B (en) * 2005-03-30 2009-06-21 Chi Mei Optoelectronics Corporatio Displaying method for an image display device and the image display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10111669A (ja) * 1996-10-03 1998-04-28 Seiko Epson Corp 画像表示装置
WO2008023602A1 (fr) * 2006-08-24 2008-02-28 Sharp Kabushiki Kaisha Écran à cristaux liquides

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2676020C1 (ru) * 2014-11-28 2018-12-25 Боэ Текнолоджи Груп Ко., Лтд. Матричная подложка и способ ее возбуждения, панель отображения и устройство отображения
CN107735725A (zh) * 2015-07-03 2018-02-23 株式会社半导体能源研究所 液晶显示装置及电子设备
KR20180019664A (ko) 2015-07-03 2018-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 전자 기기
US10437123B2 (en) 2015-07-03 2019-10-08 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
CN107735725B (zh) * 2015-07-03 2021-03-12 株式会社半导体能源研究所 液晶显示装置及电子设备
KR20170108840A (ko) 2016-03-17 2017-09-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치, 표시 모듈, 및 전자 기기
US10685614B2 (en) 2016-03-17 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
US11049468B2 (en) 2016-03-17 2021-06-29 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device

Also Published As

Publication number Publication date
US20150302814A1 (en) 2015-10-22
US9741302B2 (en) 2017-08-22

Similar Documents

Publication Publication Date Title
WO2014104193A1 (ja) 液晶表示装置
KR101985247B1 (ko) 액정표시장치와 그 구동 방법
US9934736B2 (en) Liquid crystal display and method for driving the same
CN104751808B (zh) 显示设备
KR102349500B1 (ko) 액정표시장치
US9164310B2 (en) Liquid crystal display device and driving method thereof
US20140125647A1 (en) Liquid crystal display device and method of driving the same
JP6609801B2 (ja) 液晶パネルの駆動方法
KR20140109697A (ko) 액정표시장치
CN106504717A (zh) 一种显示装置的驱动方法及显示装置
JP2015099200A (ja) 表示装置
JP2013122588A (ja) 液晶駆動装置及びその駆動方法
KR20120073793A (ko) 액정표시장치와 그 구동방법
KR20150144897A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
WO2021227193A1 (zh) 像素结构、具有该像素结构的显示面板和显示装置
WO2012022055A1 (zh) 液晶显示器及其像素显示结构
KR102148479B1 (ko) 액정표시장치
KR101926521B1 (ko) 액정 표시 장치
Kim et al. An 82‐in. ultra‐definition 120‐Hz LCD TV using new driving scheme and advanced Super PVA technology
JP2013164549A (ja) 表示制御装置、表示制御方法、及びプログラム
TWI469126B (zh) 顯示面板的像素驅動方法
KR101272338B1 (ko) 액정 표시 장치
KR101840875B1 (ko) 액정표시장치와 그 구동방법
KR20150077181A (ko) 액정표시장치
CN109949761B (zh) 一种像素矩阵驱动方法及显示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13866762

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14440902

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13866762

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP