KR20140109697A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20140109697A
KR20140109697A KR1020130023993A KR20130023993A KR20140109697A KR 20140109697 A KR20140109697 A KR 20140109697A KR 1020130023993 A KR1020130023993 A KR 1020130023993A KR 20130023993 A KR20130023993 A KR 20130023993A KR 20140109697 A KR20140109697 A KR 20140109697A
Authority
KR
South Korea
Prior art keywords
data
output channel
data voltages
polarity
color
Prior art date
Application number
KR1020130023993A
Other languages
English (en)
Other versions
KR102063346B1 (ko
Inventor
상우규
김규진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130023993A priority Critical patent/KR102063346B1/ko
Publication of KR20140109697A publication Critical patent/KR20140109697A/ko
Application granted granted Critical
Publication of KR102063346B1 publication Critical patent/KR102063346B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시 예에 따른 액정표시장치는 데이터 라인들, 스캔 라인들, 및 상기 데이터 라인들과 스캔 라인들의 교차 영역에 매트릭스 형태로 배치되는 서브 화소들을 포함하는 액정표시패널; 상기 데이터 라인들에 데이터전압들을 공급하는 소스 드라이브 IC; 및 상기 소스 드라이브 IC의 어느 한 출력 채널에 접속된 p (p는 2 이상의 양의 정수) 개의 디먹스 스위치들을 포함하고, 상기 디먹스 스위치들의 스위칭 동작을 통해 상기 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하는 디먹스 회로를 구비하고, 상기 어느 한 출력 채널의 데이터전압들은 동일한 극성의 데이터전압들인 것을 특징으로 한다. 또한, 본 발명의 실시 예에 따른 액정표시장치는 상기 어느 한 출력 채널의 동일한 극성의 데이터전압들은 동일한 색의 데이터전압들인 것을 특징으로 한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정표시장치에 관한 것으로, 특히 데이터 구동회로의 출력 채널수를 줄일 수 있는 액정표시장치에 관한 것이다.
액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시한다. 이러한 액정표시장치는 액정셀들이 매트릭스 형태로 배열된 액정표시패널과 이 액정표시패널을 구동하기 위한 구동회로들을 구비한다.
도 1은 액정표시패널에 형성되는 화소의 등가 회로도이다. 액정표시패널에는 도 1에서 보는 바와 같이 게이트라인(GL)과 데이터라인(DL)이 교차되고 그 게이트라인(GL)과 데이터라인(GL)의 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)가 형성된다. TFT는 게이트라인(GL)을 통해 공급되는 스캔펄스(SP)에 응답하여 데이터라인을 통해 공급되는 데이터전압(Vd)을 액정셀(Clc)의 화소전극(Ep)에 공급한다. TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL)에 접속되며, 드레인전극은 액정셀(Clc)의 화소전극(Ep)에 접속된다. 액정셀(Clc)은 화소전극(Ep)에 공급되는 데이터전압(Vd)과 공통전극(Ec)에 공급되는 공통전압(Vcom)의 전위차에 따라 계조를 표시한다. 공통전극(Ec)은 액정셀(Clc)에 전계를 인가하는 방식에 따라 액정표시패널의 상부 유리기판 또는 하부 유리기판에 형성되며, 공통전극(Ec)과 액정셀(Clc) 화소전극(Ep) 사이에는 액정셀(Clc)의 충전 전압을 유지시키기 위한 스토리지 커패시터(Storage Capacitor : Cst)가 형성된다.
도 2는 소스 드라이브 IC의 출력 채널들이 액정표시패널에 형성된 데이터라인들에 1:1로 접속되는 예를 보여주는 도면이다. 액정표시장치는 디지털 비디오 데이터를 아날로그 데이터전압들로 변환하여 액정표시패널(20)의 데이터라인들에 공급하기 위한 데이터 구동회로를 포함한다. 데이터 구동회로는 복수 개의 소스 드라이버 IC(Integrated Circuit, 10)를 포함한다. 일반적으로, 소스 드라이브 IC(10)의 출력 채널들(S1~S9)은 도 2와 같이 액정표시패널(20)에 형성된 데이터라인들(D1~D9)에 1:1로 접속된다. 또한, 데이터라인들(D1~D9) 각각은 제1 내지 제3 색의 화소들 중 어느 한 색의 화소들에 접속된다. 예를 들어, 제1 데이터라인(D1)은 제1 색의 화소(RP)들에 접속될 수 있다. 그런데, 소스 드라이브 IC(10)는 다른 부품들에 비해 고가이므로, 소스 드라이브 IC(10)의 출력 채널들과 데이터라인들을 1:2, 1:3, 1:4, 1:5 또는 그 이상의 비율로 접속시켜 소스 드라이브 IC(10)의 출력 채널수를 줄이기 위한 시도가 계속적으로 이뤄지고 있다. 이는 소스 드라이브 IC(10)의 개수를 줄임으로써 액정표시장치의 부품 비용을 절감할 수 있기 때문이다.
도 3은 소스 드라이브 IC의 출력 채널들이 소스 MUX 회로를 통해 데이터라인들에 1:3으로 접속되는 일 예를 보여주는 도면이다. 도 3을 참조하면, 소스 MUX 회로(30)는 1 개의 출력 채널을 통해 출력되는 데이터전압들을 시분할하여 3 개의 데이터라인들에 분배한다. 구체적으로, 소스 MUX 회로(30)는 디먹스 제어라인들(DM1, DM2, DM3)에 공급되는 디먹스 제어신호들에 의해 순차적으로 턴 온 되는 디먹스 스위치들(MT1, MT2, MT3)을 이용함으로써, 1 개의 출력 채널을 통해 출력되는 데이터전압들을 시분할하여 3 개의 데이터라인들에 분배할 수 있다. 데이터라인들(D1~D9) 각각은 제1 내지 제3 색의 화소들 중 어느 한 색의 화소들에 접속된다.
도 4는 화이트 색, 제1 색, 제2 색, 및 제3 색을 표시하는 경우, 도 3의 제1 출력 채널에 공급되는 데이터전압들의 일 예를 보여주는 도면이다. 도 4를 참조하면, 제1 출력 채널(S1)에는 제1 내지 제3 색의 데이터전압들(RD, GD, BD)이 공급된다. 특히, 소스 MUX 회로(30)의 스위칭에 의해 제1 색의 데이터전압들(RD)은 제1 데이터라인(D1)에 공급되고, 제2 색의 데이터전압들(GD)은 제2 데이터라인(D2)에 공급되며, 제3 색의 데이터전압들(BD)은 제3 데이터라인(D3)에 공급된다.
한편, 소스 드라이버 IC(10)는 액정 직류 잔상과 플리커(flicker) 등을 방지하기 위해 도 4와 같이 서로 이웃하는 데이터라인들에 서로 다른 극성의 데이터전압들을 공급하는 컬럼 인버전 방식으로 구동될 수 있다. 예를 들어, 제1 데이터라인(D1)에 공급될 제1 색의 데이터전압들(RD)이 정극성의 전압으로 공급되는 경우, 제2 데이터라인(D2)에 공급될 제2 색의 데이터전압들(GD)은 부극성의 전압으로 공급되며, 제3 데이터라인(D3)에 공급될 제3 색의 데이터전압들(BD)은 정극성의 전압으로 공급된다. 이로 인해, 화이트 색(WHITE)을 표시하기 위한 경우, 소스 드라이버 IC(10)는 도 4와 같이 제1 출력 채널(S1)을 통해 제1 색의 데이터전압들(RD)을 정극성의 전압으로 출력하고, 제2 색의 데이터전압들(GD)을 부극성의 전압으로 출력하며, 제3 색의 데이터전압들(BD)을 정극성의 전압으로 출력하여야 한다. 이 경우, 1 또는 2 수평기간마다 데이터전압이 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)하므로, 소스 드라이브 IC(10)의 소비전력이 크다는 문제가 있다. 1 수평기간은
또한, 제1 색(RED), 제2 색(GREEN), 및 제3 색(BLUE) 각각의 단색 또는 제1 내지 제3 색 중 어느 두 가지 색을 포함하는 혼색을 표시하기 위한 경우에도, 소스 드라이버 IC(10)는 도 4와 같이 제1 출력 채널(S1)을 통해 데이터전압을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)하며 출력하여야 하므로, 소스 드라이브 IC(10)의 소비전력이 크다는 문제가 있다. 소스 드라이브 IC(10)의 소비전력은 데이터전압의 스윙폭이 클수록 커지기 때문이다.
본 발명은 소스 MUX 회로를 이용하여 소스 드라이브 IC의 채널 수를 감소함과 동시에, 소비전력을 절감할 수 있는 액정표시장치를 제공한다.
본 발명의 실시 예에 따른 액정표시장치는 데이터 라인들, 스캔 라인들, 및 상기 데이터 라인들과 스캔 라인들의 교차 영역에 매트릭스 형태로 배치되는 서브 화소들을 포함하는 액정표시패널; 상기 데이터 라인들에 데이터전압들을 공급하는 소스 드라이브 IC; 및 상기 소스 드라이브 IC의 어느 한 출력 채널에 접속된 p (p는 2 이상의 양의 정수) 개의 디먹스 스위치들을 포함하고, 상기 디먹스 스위치들의 스위칭 동작을 통해 상기 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하는 디먹스 회로를 구비하고, 상기 어느 한 출력 채널의 데이터전압들은 동일한 극성의 데이터전압들인 것을 특징으로 한다.
본 발명은 소스 드라이브 IC의 어느 한 출력 채널로부터 출력되는 동일한 극성의 데이터전압들을 디먹스 회로를 이용하여 복수 개의 데이터 라인들로 시분할하여 분배한다. 그 결과, 본 발명은 화이트 색을 표시하는 경우, 1 프레임 기간 동안 소스 드라이브 IC의 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명은 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
또한, 본 발명은 소스 드라이브 IC의 어느 한 출력 채널로부터 출력되는 동일한 극성을 갖는 동일한 색의 데이터전압들을 디먹스 회로를 이용하여 복수 개의 데이터 라인들로 시분할하여 분배한다. 그 결과, 본 발명은 단색 또는 혼색을 표시하는 경우, 1 프레임 기간 동안 소스 드라이브 IC의 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명은 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
도 1은 액정표시패널에 형성되는 화소의 등가 회로도.
도 2는 소스 드라이브 IC의 출력 채널들이 액정표시패널에 형성된 데이터라인들에 1:1로 접속되는 예를 보여주는 도면.
도 3은 소스 드라이브 IC의 출력 채널들이 소스 MUX 회로를 통해 데이터라인들에 1:3으로 접속되는 일 예를 보여주는 도면.
도 4는 화이트 색, 제1 색, 제2 색, 및 제3 색을 표시하는 경우, 도 3의 제1 출력 채널에 공급되는 데이터전압들의 일 예를 보여주는 도면.
도 5는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 보여주는 블록도.
도 6은 본 발명의 제1 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면.
도 7은 도 6의 제1 및 제2 디먹스 제어신호들, 제1 내지 제6 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면.
도 8은 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 6의 제1 내지 제6 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면.
도 9는 본 발명의 제2 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면.
도 10은 도 9의 제1 및 제2 디먹스 제어신호들, 제1 내지 제6 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면.
도 11은 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 9의 제1 내지 제6 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면.
도 12는 본 발명의 제3 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면.
도 13은 도 12의 제1 내지 제3 디먹스 제어신호들, 제1 및 제2 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면.
도 14는 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 12의 제1 및 제2 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다.
도 5는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 보여주는 블록도이다. 도 5를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(100), 데이터 구동회로(110), 게이트 구동회로(120), 디먹스 제어신호 발생회로(130), 및 타이밍 콘트롤러(140) 등을 구비한다.
액정표시패널(100)은 두 장의 유리기판 사이에 배치된 액정분자들을 구비한다. 이 액정표시패널(100)에는 데이터 라인들(D1~Dm)과 스캔 라인들(G1~Gn)의 교차 구조에 의해 매트릭스 형태로 m×n (m, n은 양의 정수) 개의 액정셀들(Clc)이 배치된다.
액정표시패널(100)의 하부 유리기판에는 m 개의 데이터라인들(D1~Dm), n 개의 게이트라인들(G1~Gn), TFT들, TFT들에 각각 접속된 액정셀(Clc)의 화소전극(1), 및 스토리지 커패시터(Cst) 등을 포함한 화소 어레이(104)가 형성된다. 화소 어레이에는 화상 표시를 위한 다수의 화소들이 포함되어 있다. 화소들 각각은 복수 개의 서브 화소를 포함할 수 있다. 예를 들어, 화소들 각각은 적색 구현을 위한 적색 서브 화소와, 녹색 구현을 위한 녹색 서브 화소와, 청색 구현을 위한 청색 서브 화소를 포함할 수 있다.
액정표시패널(100)의 상부 유리기판상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성될 수 있다. 액정표시패널(100)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
데이터 구동회로(110)는 다수의 소스 드라이브 집적회로(Integrated Circuit, 이하 'IC'라 칭함)들을 포함한다. 소스 드라이브 IC들 각각은 타이밍 콘트롤러(140)의 제어하에 디지털 비디오 데이터(RGB)를 아날로그 데이터전압들로 변환한다. 그리고, 데이터 구동회로(110)는 데이터전압들을 k (k는 양의 정수) 개의 출력 채널들에 공급한다.
액정표시패널(100)의 하부 유리기판에는 디먹스 회로(demux circuit)(102)가 형성된다. 디먹스 회로(102)는 k 개의 출력 채널들과 m 개의 데이터 라인들(D1~Dm) 사이에 접속된다. 디먹스 회로(102)는 어느 한 출력 채널로부터 입력되는 데이터전압들을 시분할하여 p(p는 2 이상의 양의 정수) 개의 데이터 라인들에 분배한다. 예컨대, 디먹스 회로(102)는 도 6 및 도 9와 같이 2 개의 디먹스 제어신호(DMS1, DMS2)들에 응답하여 어느 한 출력 채널로부터 입력되는 데이터전압들을 시분할하여 2 개의 데이터 라인들에 분배하거나, 도 12와 같이 3 개의 디먹스 제어신호들(DMS1~DMS3)에 응답하여 어느 한 출력 채널로부터 입력되는 데이터전압들을 시분할하여 3 개의 데이터 라인들에 분배할 수 있다. p는 m/k로 산출될 수 있다.
디먹스 회로(102)를 구성하는 디먹스 스위치들의 개수는 p에 의존한다. 디먹스 회로(102)는 어느 한 출력 채널로부터 입력되는 데이터전압들을 p 개의 데이터 라인들에 분배하기 위해서는 p 개의 디먹스 스위치들을 구비해야 한다. 한편, 디먹스 회로(102)는 어느 한 출력 채널로부터 입력되는 데이터전압들을 p 개의 데이터 라인들에 분배함으로써, 소스 드라이브 IC의 출력 채널들의 개수를 데이터 라인들의 개수에 비해 1/p 만큼 줄일 수 있다.
스캔 구동회로(120)는 타이밍 콘트롤러(140)의 제어하에 스캔 펄스들을 발생하고, 스캔 펄스들을 스캔 라인들(G1~Gn)에 순차적으로 공급하여 데이터전압들이 공급될 화소 어레이(104)의 수평 화소 라인을 선택한다. 스캔 구동회로(120)는 스캔 펄스들을 순차적으로 발생하는 쉬프트 레지스터와, 스캔 펄스들의 전압을 액정셀의 구동에 적합한 레벨로 쉬프트시키기 위한 레벨 쉬프터 등을 포함한다. 스캔 구동회로(120)의 쉬프트 레지스터는 액정표시패널(100)에서 화소 어레이(104)를 제외한 비표시영역에 직접 형성될 수 있다. 이 경우, 레벨 쉬프터는 타이밍 콘트롤러(140)와 함께 콘트롤 인쇄회로기판(미도시)에 실장될 수 있다.
디먹스 제어신호 발생회로(130)는 타이밍 콘트롤러(140)의 제어하에 디먹스 회로(102)에 포함된 디먹스 스위치들의 턴-온 타임을 제어하기 위한 디먹스 제어신호들(DMS1~DMSk)을 발생한다.
타이밍 콘트롤러(140)는 호스트 시스템(미도시)로부터 디지털 비디오 데이터(RGB)과 타이밍 신호들 등을 입력받는다. 타이밍 신호들은 수직동기신호(vertical synchronization signal), 수평동기신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal), 및 클럭 신호(clock signal) 등을 포함할 수 있다. 타이밍 콘트롤러(140)는 타이밍 신호들에 기초하여 스캔 구동회로(120)를 제어하기 위한 스캔 제어신호(GCS)를 생성하고, 데이터 구동회로(110)를 제어하기 위한 데이터 제어신호(DCS)를 생성한다. 스캔 제어신호(GCS)는 게이트 스타트 펄스(Gate Start Pulse), 게이트 쉬프트 클럭(Gate Shift Clock), 게이트 출력 인에이블신호(Gate Output Enable) 등을 포함할 수 있다. 데이터 제어신호(DCS)는 소스 스타트 펄스(Source Start Pulse), 소스 쉬프트 클럭(Source Shift Clock), 소스 출력 인이에블신호(Source Output Enable), 극성제어신호(Polarity Control Signal) 등을 포함할 수 있다. 타이밍 콘트롤러(140)는 스캔 제어신호(GCS)를 스캔 구동회로(120)에 공급하고, 디지털 비디오 데이터(RGB)와 데이터 제어신호(DCS)를 데이터 구동회로(110)에 공급한다. 나아가, 타이밍 콘트롤러(130)는 수직동기신호, 수평동기신호, 데이터 인에이블 신호, 및 클럭 신호를 이용하여 디먹스 제어신호 발생회로(140)의 동작 타이밍을 제어할 수 있다.
도 6은 본 발명의 제1 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면이다. 도 6을 참조하면, 디먹스 회로(102)는 소스 드라이브 IC의 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하기 위한 p 개의 디먹스 스위치들을 포함한다. 본 발명의 제1 실시 예에서 p는 2인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다.
소스 드라이브 IC의 출력 채널들 각각은 디먹스 회로(102)의 2 개의 디먹스 스위치들(MT1, MT2)에 접속된다. 디먹스 회로(102)의 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 소스 드라이브 IC의 어느 한 출력 채널을 어느 한 데이터 라인에 접속시킨다. 디먹스 회로(102)의 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 소스 드라이브 IC의 어느 한 출력 채널을 또 다른 데이터 라인에 접속시킨다.
구체적으로, 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제k 출력 채널(Sk)을 제2k-1 데이터 라인(D2k-1)에 접속시키고, 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제k 출력 채널(Sk)을 제2k+2 데이터 라인(D2k+2)에 접속시킬 수 있다. 예를 들어, 도 6과 같이 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제1 출력 채널(S1)을 제1 데이터 라인(D1)에 접속시키고, 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제1 출력 채널(S1)을 제4 데이터 라인(D4)에 접속시킬 수 있다.
액정표시패널(100)의 화소들 각각은 제1 내지 제3 색의 서브 화소들을 포함한다. 제1 내지 제3 색의 서브 화소들은 도 6과 같이 적색, 녹색, 및 청색 서브 화소(RP, GP, BP)들로 구현될 수 있으나, 이에 한정되지 않음에 주의하여야 한다. 액정표시패널(100)의 어느 한 데이터 라인에 공통으로 접속된 동일한 색의 서브 화소들은 열 방향(y축 방향)을 따라 어느 한 데이터 라인의 좌측과 우측을 번갈아가며 연결되어 지그재그로 배치된다. 예를 들어, 제1 데이터 라인(D1)에 공통으로 접속된 적색 서브 화소(RP)들은 열 방향(y축 방향)을 따라 제1 데이터 라인(D1)의 좌측과 우측을 번갈아가며 연결되어 지그재그로 배치되고, 제2 데이터 라인(D2)에 공통으로 접속된 녹색 서브 화소(GP)들은 열 방향(y축 방향)을 따라 제2 데이터 라인(D2)의 좌측과 우측을 번갈아가며 연결되어 지그재그로 배치되며, 제3 데이터 라인(D3)에 공통으로 접속된 청색 서브 화소(BP)들은 열 방향(y축 방향)을 따라 제3 데이터 라인(D3)의 좌측과 우측을 번갈아가며 연결되어 지그재그로 배치된다.
또한, 어느 한 서브 화소는 그에 열 방향(y축 방향)으로 인접한 서브 화소들 중 어느 하나와 그들 사이에 배치된 스캔 라인에 공통으로 접속된다. 예를 들어, 제1 데이터 라인(D1)의 우측에 배치된 적색 서브 화소(RP11)는 그에 열 방향(y축 방향)으로 인접한 녹색 서브 화소(GP21)와 그들 사이에 배치된 제2 스캔 라인(SL2)에 공통으로 접속된다.
도 7은 도 6의 제1 및 제2 디먹스 제어신호들, 제0 내지 제6 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면이다. 도 7을 참조하면, 제1 디먹스 제어신호(DMS1)의 주기와 제2 디먹스 제어신호(DMS2)의 주기는 동일하나, 제1 디먹스 제어신호(DMS1)의 위상은 제2 디먹스 제어신호(DMS2)의 위상과 반대된다. 예를 들어, 제1 디먹스 제어신호(DMS1)가 하이 로직 레벨(H)로 발생하는 경우, 제2 디먹스 제어신호(DMS2)는 로우 로직 레벨(L)로 발생한다. 하이 로직 레벨(H)은 제1 및 제2 디먹스 스위치들(MT1, MT2)의 턴-온 전압에 해당하고, 로우 로직 레벨(L)은 제1 및 제2 디먹스 스위치들(MT1, MT2)의 턴-오프 전압에 해당한다.
소스 드라이브 IC는 1 프레임 기간 동안 동일한 극성을 갖는 동일한 색의 데이터전압들을 제k 출력 채널(Sk)로 출력한다. 즉, 소스 드라이브 IC는 도 7과 같이 정극성(+)의 적색 데이터전압들을 제1 출력 채널(Sk)로 출력하고, 부극성(-)의 청색 데이터전압들을 제2 출력 채널(S2)로 출력하며, 정극성(+)의 녹색 데이터전압들을 제3 출력 채널(S3)로 출력한다. 또한, 소스 드라이브 IC는 부극성(-)의 적색 데이터전압들을 제4 출력 채널(S4)로 출력하고, 정극성(+)의 청색 데이터전압들을 제5 출력 채널(S5)로 출력하며, 부극성(-)의 녹색 데이터전압들을 제6 출력 채널(S6)로 출력한다. 정극성(+)의 데이터전압은 도 7과 같이 공통전압(Vcom) 대비 높은 레벨을 갖는 데이터전압을 지시하며, 부극성(-)의 데이터전압은 공통전압(Vcom) 대비 낮은 레벨을 갖는 데이터전압을 지시한다. 도 7에서, "RD11"은 첫 번째 행과 첫 번째 열에 배치된 화소의 적색 서브 화소(RP11)에 공급되는 데이터전압을 지시한다.
스캔 펄스들은 순차적으로 발생한다. 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생한 후, 제2 스캔 펄스(SCAN2)가 게이트 하이 전압(VGH)으로 발생한다. 게이트 하이 전압(VGH)은 액정셀(Clc)에 접속된 TFT들의 턴-온 전압이고, 게이트 로우 전압(VGL)은 액정셀(Clc)에 접속된 TFT들의 턴-오프 전압이다. 스캔 펄스들 각각은 도 7과 같이 1 수평기간(1H)의 펄스 폭을 갖도록 구현될 수 있다. 하지만, 스캔 펄스의 펄스 폭은 1 수평기간(1H)에 한정되지 않음에 주의하여야 한다. 1 수평기간(1H)은 하나의 스캔 라인에 접속된 화소들에 데이터 전압들이 공급되는 1 라인 스캐닝 기간이다.
도 7에서, 제1 내지 제4 기간(t1~t4)들은 1/2 수평기간인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 도 7과 같이 제1 디먹스 제어신호(DMS1)의 주기와 제2 디먹스 제어신호(DMS2)의 주기는 1 수평기간(1H)으로 구현되는 경우, 소스 드라이브 IC는 출력 채널들을 통해 1 수평기간(1H) 동안 두 개의 서브 화소들에 공급될 데이터전압들을 출력한다.
이하에서, 도 6 및 도 7을 결부하여 본 발명의 제1 실시 예에 따른 액정표시패널의 동작을 상세히 살펴본다.
첫 번째로, 제1 기간(t1) 동안 제1 디먹스 제어신호(DMS1)는 로우 로직 레벨(L)로 발생하고, 제2 디먹스 제어신호(DMS2)는 하이 로직 레벨(H)로 발생한다. 따라서, 제1 기간(t1) 동안 제1 디먹스 스위치(MT1)는 로우 로직 레벨(L)을 갖는 제1 디먹스 제어신호(DMS1)에 의해 턴-오프되고, 제2 디먹스 스위치(MT2)는 하이 로직 레벨(H)을 갖는 제2 디먹스 제어신호(DMS2)에 응답하여 턴-온된다. 그러므로, 제1 기간(t1) 동안 제k 출력 채널의 데이터전압은 제2k+2 데이터 라인(D2k+2)에 공급된다. 예를 들어, 제1 기간(t1) 동안 제0 출력 채널(S0)의 부극성(-)의 녹색 데이터전압 "GD11"은 제2 데이터 라인(D2)에 공급되고, 제1 출력 채널(S1)의 정극성(+)의 적색 데이터전압 "RD12"은 제1 데이터 라인(D1)에 공급되며, 제2 출력 채널(S2)의 부극성(-)의 청색 데이터전압 "BD12"은 제3 데이터 라인(D3)에 공급된다. 또한, 제1 기간(t1) 동안 제3 출력 채널(S3)의 정극성(+)의 녹색 데이터전압 "GD13"은 제5 데이터 라인(D5)에 공급되고, 제4 출력 채널(S4)의 부극성(-)의 적색 데이터 전압 "RD14"은 제7 데이터 라인(D7)에 공급되며, 제5 출력 채널(S5)의 정극성(+)의 청색 데이터 전압 "BD14"은 제9 데이터 라인(D9)에 공급되고, 제6 출력 채널(S6)의 부극성(-)의 녹색 데이터 전압 "GD15"은 제11 데이터 라인(D11)에 공급된다.
또한, 제1 기간(t1) 동안 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생하므로, 제1 스캔 라인(SL1)에 접속된 TFT들이 턴-온된다. 이로 인해, 제1 기간(t1) 동안 적색 서브 화소 "RP12"는 정극성(+)의 데이터전압 "RD12"를 충전하고, 적색 서브 화소 "RP14"는 부극성(-)의 데이터전압 "RD14"를 충전한다. 또한, 제1 기간(t1) 동안 녹색 서브 화소 "GP11"은 부극성(-)의 데이터전압 "GD11"를 충전하고, 녹색 서브 화소 "GP13"은 정극성(+)의 데이터전압 "GD13"를 충전하며, 녹색 서브 화소 "GP15"는 부극성(-)의 데이터전압 "GD15"를 충전한다. 나아가, 제1 기간(t1) 동안 청색 서브 화소 "BP12"는 정극성(+)의 데이터전압 "BD12"를 충전하고, 청색 서브 화소 "BP14"는 부극성(-)의 데이터전압 "BD14"를 충전한다.
두 번째로, 제2 기간(t2) 동안 제1 디먹스 제어신호(DMS1)는 하이 로직 레벨(H)로 발생하고, 제2 디먹스 제어신호(DMS2)는 로우 로직 레벨(L)로 발생한다. 따라서, 제2 기간(t2) 동안 제1 디먹스 스위치(MT1)는 하이 로직 레벨을 갖는 제1 디먹스 제어신호(DMS1)에 응답하여 턴-온되고, 제2 디먹스 스위치(MT2)는 로우 로직 레벨(L)을 갖는 제2 디머스 제어신호(DMS2)에 의해 턴-오프된다. 그러므로, 제2 기간(t2) 동안 제k 출력 채널의 데이터전압은 제2k-1 데이터 라인(D2k-1)에 공급된다. 예를 들어, 제2 기간(t2) 동안 제1 출력 채널(S1)의 정극성(+)의 적색 데이터전압 "R11"은 제1 데이터 라인(D1)에 공급되고, 제2 출력 채널(S2)의 부극성(-)의 청색 데이터전압 "B11"은 제3 데이터 라인(D3)에 공급되며, 제3 출력 채널(S3)의 정극성(+)의 녹색 데이터전압(G12)은 제5 데이터 라인(D5)에 공급된다. 또한, 제2 기간(t2) 동안 제4 출력 채널(S4)의 부극성(-)의 적색 데이터 전압 "R13"은 제7 데이터 라인(D7)에 공급되고, 제5 출력 채널(S5)의 정극성(+)의 녹색 데이터 전압 "G13"은 제9 데이터 라인(D9)에 공급되고, 제6 출력 채널(S6)의 부극성(-)의 청색 데이터 전압 "B14"은 제11 데이터 라인(D11)에 공급된다.
또한, 제2 기간(t2) 동안 제2 스캔 펄스(SCAN2)가 게이트 하이 전압(VGH)으로 발생하므로, 제2 스캔 라인(SL2)에 접속된 TFT들이 턴-온된다. 이로 인해, 제2 기간(t2) 동안 적색 서브 화소 "RP11"은 정극성(+)의 데이터전압 "RD11"을 충전하고, 적색 서브 화소 "RP13"은 부극성(-)의 데이터전압 "RD13"을 충전한다. 또한, 제2 기간(t2) 동안 녹색 서브 화소 "GP12"는 정극성(+)의 데이터전압 "GD12"를 충전하며, 녹색 서브 화소 "GP14"는 부극성(-)의 데이터전압 "GD14"를 충전한다. 나아가, 제2 기간(t2) 동안 청색 서브 화소 "BP11"은 정극성(+)의 데이터전압 "BD11"을 충전하고, 청색 서브 화소 "BP13"은 부극성(-)의 데이터전압 "BD13"을 충전한다.
제3 기간(t3)의 동작은 제1 기간(t1)과 유사하며, 제4 기간(t4)의 동작은 제2 기간(t2)과 유사하므로, 제3 기간(t3)과 제4 기간(t4)에 대한 자세한 설명은 생략하기로 한다.
도 8은 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 6의 제1 내지 제6 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면이다. 도 6 내지 도 8을 참조하면, 디먹스 회로(102)는 제1 출력 채널(S1)의 정극성(+)을 갖는 적색 데이터전압들을 적색 서브 화소(RP)들에 접속되는 데이터 라인들에 해당하는 제1 및 제4 데이터 라인들(D1, D4)에 시분할하여 분배하고, 제2 출력 채널(S2)의 부극성(-)을 갖는 청색 데이터전압들을 청색 서브 화소(BP)들에 접속되는 데이터 라인들에 해당하는 제3 및 제6 데이터 라인들(D3, D6)에 시분할하여 분배하며, 제3 출력 채널(S3)의 정극성(+)을 갖는 녹색 데이터전압들을 녹색 서브 화소(GP)들에 접속되는 데이터 라인들에 해당하는 제5 및 제8 데이터 라인들(D5, D8)에 시분할하여 분배한다. 또한, 디먹스 회로(102)는 제4 출력 채널(S4)의 부극성(-)을 갖는 적색 데이터전압들을 적색 서브 화소(RP)들에 접속되는 데이터 라인들에 해당하는 제7 및 제10 데이터 라인들(D7, D10)에 시분할하여 분배하고, 제5 출력 채널(S5)의 정극성(+)을 갖는 청색 데이터전압들을 청색 서브 화소(BP)들에 접속되는 데이터 라인들에 해당하는 제9 및 제12 데이터 라인들(D9, D12)에 시분할하여 분배하며, 제6 출력 채널(S6)의 정극성(+)을 갖는 녹색 데이터전압들을 녹색 서브 화소들에 접속되는 데이터 라인들에 해당하는 제11 및 제14 데이터 라인들(D11, D14)에 시분할하여 분배한다.
그 결과, 본 발명의 제1 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 도 8과 같이 제1 출력 채널(S1)을 통해 정극성(+)의 적색 데이터전압들을 출력하고, 제2 출력 채널(S2)을 통해 부극성(-)의 청색 데이터전압들을 출력하며, 제3 출력 채널(S3)을 통해 정극성(+)의 녹색 데이터전압들을 출력한다. 또한, 소스 드라이브 IC는 화이트 색을 표시하는 경우, 제4 출력 채널(S4)을 통해 부극성(-)의 적색 데이터전압들을 출력하고, 제5 출력 채널(S5)을 통해 정극성(+)의 청색 데이터전압들을 출력하며, 제6 출력 채널(S6)을 통해 부극성(-)의 녹색 데이터전압들을 출력한다. 즉, 본 발명의 제1 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 1 프레임 기간 동안 출력 채널들에 정극성(+) 또는 부극성(-)의 데이터전압들만을 출력하므로, 데이터전압들을 정극성(+)에서 부극성(-) 또는 부극성(-)에서 정극성(+)으로 스윙(swing)할 필요가 없다. 따라서, 본 발명의 제1 실시 예는 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
또한, 본 발명의 제1 실시 예에 따른 소스 드라이브 IC는 적색을 표시하는 경우, 도 8과 같이 제1 출력 채널(S1)을 통해 정극성(+)의 적색 데이터전압들을 출력하고, 제4 출력 채널(S4)을 통해 부극성(-)의 적색 데이터전압들을 출력하며, 제2, 제3, 제5, 및 제6 출력 채널들(S2, S3, S5, S6)을 통해 공통전압(Vcom)을 출력한다. 노멀리 블랙 모드(normally black mode)에서, 공통전압(Vcom)을 서브 화소의 화소 전극에 공급하는 경우, 상기 서브 화소는 블랙 계조(black gray scale)를 표시한다. 즉, 본 발명의 제1 실시 예에 따른 소스 드라이브 IC는 적색을 표시하는 경우, 1 프레임 기간 동안 출력 채널들에 정극성(+) 또는 부극성(-)의 데이터전압들, 또는 공통전압(Vcom)만을 출력하므로, 데이터전압들을 정극성(+)에서 부극성(-) 또는 부극성(-)에서 정극성(+)으로 스윙(swing)할 필요가 없다. 이는 본 발명의 제1 실시 예에 따른 소스 드라이브 IC가 녹색, 청색, 및 혼색을 표시하는 경우에도 마찬가지다. 혼색은 적색, 녹색, 및 청색 중 두 가지 색을 혼합한 색을 지시한다. 따라서, 본 발명의 제1 실시 예는 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
도 9는 본 발명의 제2 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면이다. 도 9를 참조하면, 디먹스 회로(102)는 소스 드라이브 IC의 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하기 위한 p 개의 디먹스 스위치들을 포함한다. 본 발명의 제1 실시 예에서 p는 2인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다.
소스 드라이브 IC의 출력 채널들 각각은 디먹스 회로(102)의 2 개의 디먹스 스위치들(MT1, MT2)에 접속된다. 디먹스 회로(102)의 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 소스 드라이브 IC의 어느 한 출력 채널을 어느 한 데이터 라인에 접속시킨다. 디먹스 회로(102)의 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 소스 드라이브 IC의 어느 한 출력 채널을 또 다른 데이터 라인에 접속시킨다.
구체적으로, 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제k 출력 채널(Sk)을 제2k-3 데이터 라인(D2k-3)에 접속시키고, 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제k 출력 채널(Sk)을 제2k+3 데이터 라인(D2k+3)에 접속시킬 수 있다. 예를 들어, 도 9와 같이 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제2 출력 채널(S2)을 제1 데이터 라인(D1)에 접속시키고, 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제2 출력 채널(S2)을 제7 데이터 라인(D7)에 접속시킬 수 있다.
액정표시패널(100)의 화소들 각각은 제1 내지 제3 색의 서브 화소들을 포함한다. 제1 내지 제3 색의 서브 화소들은 도 6과 같이 적색, 녹색, 및 청색 서브 화소(RP, GP, BP)들로 구현될 수 있으나, 이에 한정되지 않음에 주의하여야 한다. 액정표시패널(100)의 어느 한 데이터 라인에 공통으로 접속된 동일한 색의 서브 화소들은 열 방향(y축 방향)을 따라 어느 한 데이터 라인의 좌측 또는 우측에 일렬로 배치된다. 예를 들어, 제1 데이터 라인(D1)에 공통으로 접속된 적색 서브 화소(RP)들은 열 방향(y축 방향)을 따라 제1 데이터 라인(D1)의 좌측에 일렬로 배치된다.
또한, 서브 화소는 열 방향(y축 방향)으로 인접한 서브 화소들 중 어느 하나와 그들 사이에 배치된 스캔 라인에 공통으로 접속되지 않는다. 즉, 어느 한 수평 라인의 서브 화소들은 어느 한 스캔 라인에 접속된다.
도 10은 도 9의 제1 및 제2 디먹스 제어신호들, 제1 내지 제6 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면이다. 도 10을 참조하면, 제1 디먹스 제어신호(DMS1)의 주기와 제2 디먹스 제어신호(DMS2)의 주기는 동일하나, 제1 디먹스 제어신호(DMS1)의 위상은 제2 디먹스 제어신호(DMS2)의 위상과 반대된다. 예를 들어, 제1 디먹스 제어신호(DMS1)가 하이 로직 레벨(H)로 발생하는 경우, 제2 디먹스 제어신호(DMS2)는 로우 로직 레벨(L)로 발생한다. 하이 로직 레벨(H)은 제1 및 제2 디먹스 스위치들(MT1, MT2)의 턴-온 전압에 해당하고, 로우 로직 레벨(L)은 제1 및 제2 디먹스 스위치들(MT1, MT2)의 턴-오프 전압에 해당한다.
소스 드라이브 IC는 1 프레임 기간 동안 동일한 극성을 갖는 동일한 색의 데이터전압들을 제k 출력 채널(Sk)로 출력한다. 즉, 소스 드라이브 IC는 도 7과 같이 정극성(+)의 녹색 데이터전압들을 제1 출력 채널(S1)로 출력하고, 정극성(+)의 적색 데이터전압들을 제1 출력 채널(S1)로 출력하며, 부극성(-)의 녹색 데이터전압들을 제3 출력 채널(S3)로 출력한다. 소스 드라이브 IC는 부극성(-)의 적색 데이터전압들을 제4 출력 채널(S4)로 출력하고, 부극성(-)의 청색 데이터전압들을 제5 출력 채널(S5)로 출력하며, 정극성(+)의 녹색 데이터전압들을 제6 출력 채널(S6)로 출력한다. 정극성의 데이터전압은 도 10과 같이 공통전압(Vcom) 대비 높은 레벨을 갖는 데이터전압을 지시하며, 부극성의 데이터전압은 공통전압(Vcom) 대비 낮은 레벨을 갖는 데이터전압을 지시한다. 도 7에서, "RD11"은 첫 번째 행과 첫 번째 열에 배치된 화소의 적색 서브 화소(RP11)에 공급되는 데이터전압을 지시한다.
스캔 펄스들은 순차적으로 발생한다. 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생한 후, 제2 스캔 펄스(SCAN2)가 게이트 하이 전압(VGH)으로 발생한다. 게이트 하이 전압(VGH)은 액정셀(Clc)에 접속된 TFT들의 턴-온 전압이고, 게이트 로우 전압(VGL)은 액정셀(Clc)에 접속된 TFT들의 턴-오프 전압이다. 스캔 펄스들 각각은 도 10과 같이 1 수평기간(1H)의 펄스 폭을 갖도록 구현될 수 있다. 하지만, 스캔 펄스의 펄스 폭은 1 수평기간(1H)에 한정되지 않음에 주의하여야 한다. 1 수평기간(1H)은 하나의 스캔 라인에 접속된 화소들에 데이터 전압들이 공급되는 1 라인 스캐닝 기간이다.
도 10에서, 제1 내지 제4 기간(t1~t4)들은 1/2 수평기간인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 도 10과 같이 제1 디먹스 제어신호(DMS1)의 주기와 제2 디먹스 제어신호(DMS2)의 주기는 1 수평기간(1H)으로 구현되는 경우, 소스 드라이브 IC는 출력 채널들을 통해 1 수평기간(1H) 동안 두 개의 서브 화소들에 공급될 데이터전압들을 출력한다.
이하에서, 도 9 및 도 10을 결부하여 본 발명의 제2 실시 예에 따른 액정표시패널의 동작을 상세히 살펴본다.
첫 번째로, 제1 기간(t1) 동안 제1 디먹스 제어신호(DMS1)는 로우 로직 레벨(L)로 발생하고, 제2 디먹스 제어신호(DMS2)는 하이 로직 레벨(H)로 발생한다. 따라서, 제1 기간(t1) 동안 제1 디먹스 스위치(MT1)는 로우 로직 레벨(L)을 갖는 제1 디먹스 제어신호(DMS1)에 의해 턴-오프되고, 제2 디먹스 스위치(MT2)는 하이 로직 레벨(H)을 갖는 제2 디먹스 제어신호(DMS2)에 응답하여 턴-온된다. 이로 인해, 제1 기간(t1) 동안 제k 출력 채널(Sk)의 데이터전압은 제2k+2 데이터 라인(D2k+2) 또는 제2k+3 데이터 라인(D2k+3)에 공급된다. 구체적으로, 제1 기간(t1) 동안 제1 출력 채널(S1)의 정극성(+)의 녹색 데이터전압 "GD12"는 제5 데이터 라인(D5)에 공급되고, 제2 출력 채널(S2)의 정극성(+)의 적색 데이터전압 "RD13"은 제7 데이터 라인(D7)에 공급되며, 제3 출력 채널(S3)의 부극성(-)의 녹색 데이터전압 "GD13"은 제8 데이터 라인(D8)에 공급된다. 또한, 제1 기간(t1) 동안 제4 출력 채널(S4)의 부극성(-)의 적색 데이터전압 "RD14"는 제10 데이터 라인(D10)에 공급되고, 제5 출력 채널(S5)의 부극성(-)의 청색 데이터 전압 "BD14"는 제12 데이터 라인(D12)에 공급되며, 제6 출력 채널(S6)의 정극성의 청색 데이터 전압 "BD15"는 제15 데이터 라인(D15)에 공급된다.
또한, 제1 기간(t1) 동안 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생하므로, 제1 스캔 라인(SL1)에 접속된 TFT들이 턴-온된다. 이로 인해, 제1 기간(t1) 동안 적색 서브 화소 "RP13"은 정극성(+)의 데이터전압 "RD13"를 충전하고, 적색 서브 화소 "RP14"는 부극성(-)의 데이터전압 "RD14"를 충전한다. 또한, 제1 기간(t1) 동안 녹색 서브 화소 "GP12"은 정극성(+)의 데이터전압 "GD12"를 충전하고, 녹색 서브 화소 "GP13"은 부극성(-)의 데이터전압 "GD13"를 충전한다. 나아가, 제1 기간(t1) 동안 청색 서브 화소 "BP14"는 부극성(-)의 데이터전압 "BD14"를 충전하고, 청색 서브 화소 "BP15"는 정극성(+)의 데이터전압 "BD15"를 충전한다.
두 번째로, 제2 기간(t2) 동안 제1 디먹스 제어신호(DMS1)는 하이 로직 레벨(H)로 발생하고, 제2 디먹스 제어신호(DMS2)는 로우 로직 레벨(L)로 발생한다. 따라서, 제2 기간(t2) 동안 제1 디먹스 스위치(MT1)는 하이 로직 레벨을 갖는 제1 디먹스 제어신호(DMS1)에 응답하여 턴-온되고, 제2 디먹스 스위치(MT2)는 로우 로직 레벨(L)을 갖는 제2 디머스 제어신호(DMS2)에 의해 턴-오프된다. 이로 인해, 제2 기간(t2) 동안 제k 출력 채널의 데이터전압은 제2k-3 데이터 라인(D2k-3) 또는 제2k-4 데이터 라인(D2k-4)에 공급된다. 예를 들어, 제2 기간(t2) 동안 제2 출력 채널(S2)의 정극성(+)의 적색 데이터전압 "RD11"은 제1 데이터 라인(D1)에 공급되며, 제3 출력 채널(S3)의 부극성(-)의 녹색 데이터전압(GD11)은 제2 데이터 라인(D2)에 공급되고, 제4 출력 채널(S4)의 부극성(-)의 적색 데이터 전압 "RD12"은 제4 데이터 라인(D4)에 공급된다. 또한, 제2 기간(t2) 동안 제5 출력 채널(S5)의 부극성(-)의 청색 데이터 전압 "BD12"은 제6 데이터 라인(D6)에 공급되고, 제6 출력 채널(S6)의 정극성(+)의 청색 데이터 전압 "BD14"은 제9 데이터 라인(D9)에 공급된다. 다만, 제2 기간(t2) 동안 제1 출력 채널(S1)의 정극성(+)의 녹색 데이터전압 "GD1n"은 제n 데이터 라인(Dn)에 공급됨에 유의하여야 한다.
또한, 제2 기간(t2) 동안 제2 스캔 펄스(SCAN2)가 게이트 하이 전압(VGH)으로 발생하므로, 제2 스캔 라인(SL2)에 접속된 TFT들이 턴-온된다. 이로 인해, 제2 기간(t2) 동안 적색 서브 화소 "RP11"은 정극성(+)의 데이터전압 "RD11"을 충전하고, 적색 서브 화소 "RP12"은 부극성(-)의 데이터전압 "RD12"을 충전한다. 또한, 제2 기간(t2) 동안 녹색 서브 화소 "GP1n"는 정극성(+)의 데이터전압 "GD1n"를 충전하며, 녹색 서브 화소 "GP11"는 부극성(-)의 데이터전압 "GD11"를 충전한다. 나아가, 제2 기간(t2) 동안 청색 서브 화소 "BP12"은 부극성(-)의 데이터전압 "BD12"을 충전하고, 청색 서브 화소 "BP13"은 정극성(+)의 데이터전압 "BD13"을 충전한다.
제3 기간(t3)의 동작은 제1 기간(t1)과 유사하며, 제4 기간(t4)의 동작은 제2 기간(t2)과 유사하므로, 제3 기간(t3)과 제4 기간(t4)에 대한 자세한 설명은 생략하기로 한다.
도 11은 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 9의 제1 내지 제6 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면이다. 도 9 내지 도 11을 참조하면, 디먹스 회로(102)는 제1 출력 채널(S1)의 정극성(+)을 갖는 녹색 데이터전압들을 녹색 서브 화소(GP)들에 접속되는 데이터 라인들에 해당하는 제n 및 제5 데이터 라인들(Dn, D5)에 시분할하여 분배하고, 제2 출력 채널(S2)의 정극성(+)을 갖는 적색 데이터전압들을 적색 서브 화소(RP)들에 접속되는 데이터 라인들에 해당하는 제1 및 제7 데이터 라인들(D1, D7)에 시분할하여 분배하며, 제3 출력 채널(S3)의 부극성(-)을 갖는 녹색 데이터전압들을 녹색 서브 화소(GP)들에 접속되는 데이터 라인들에 해당하는 제2 및 제8 데이터 라인들(D2, D8)에 시분할하여 분배한다. 또한, 디먹스 회로(102)는 제4 출력 채널(S4)의 부극성(-)을 갖는 적색 데이터전압들을 적색 서브 화소(RP)들에 접속되는 데이터 라인들에 해당하는 제4 및 제10 데이터 라인들(D4, D10)에 시분할하여 분배하고, 제5 출력 채널(S5)의 부극성(-)을 갖는 청색 데이터전압들을 청색 서브 화소(BP)들에 접속되는 데이터 라인들에 해당하는 제6 및 제12 데이터 라인들(D6, D12)에 시분할하여 분배하며, 제6 출력 채널(S6)의 정극성(+)을 갖는 청색 데이터전압들을 청색 서브 화소(BP)들에 접속되는 데이터 라인들에 해당하는 제9 및 제15 데이터 라인들(D9, D15)에 시분할하여 분배한다.
그 결과, 본 발명의 제2 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 도 11과 같이 제1 출력 채널(S1)을 통해 정극성(+)의 녹색 데이터전압들을 출력하고, 제2 출력 채널(S2)을 통해 정극성(+)의 적색 데이터전압들을 출력하며, 제3 출력 채널(S3)을 통해 부극성(-)의 녹색 데이터전압들을 출력한다. 또한, 소스 드라이브 IC는 화이트 색을 표시하는 경우, 제4 출력 채널(S4)을 통해 부극성(-)의 적색 데이터전압들을 출력하고, 제5 출력 채널(S5)을 통해 부극성(-)의 청색 데이터전압들을 출력하며, 제6 출력 채널(S6)을 통해 정극성(+)의 청색 데이터전압들을 출력한다. 즉, 본 발명의 제2 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 1 프레임 기간 동안 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명의 제2 실시 예는 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
또한, 본 발명의 제2 실시 예에 따른 소스 드라이브 IC는 적색을 표시하는 경우, 도 11과 같이 제2 출력 채널(S1)을 통해 정극성(+)의 적색 데이터전압들을 출력하고, 제4 출력 채널(S4)을 통해 부극성(-)의 적색 데이터전압들을 출력하며, 제1, 제3, 제5, 및 제6 출력 채널들(S1, S3, S5, S6)을 통해 공통전압(Vcom)을 출력한다. 노멀리 블랙 모드(normally black mode)에서, 공통전압(Vcom)을 서브 화소의 화소 전극에 공급하는 경우, 상기 서브 화소는 블랙 계조(black gray scale)를 표시한다. 즉, 본 발명의 제2 실시 예에 따른 소스 드라이브 IC는 적색을 표시하는 경우, 1 프레임 기간 동안 출력 채널들에 정극성 또는 부극성의 데이터전압들, 또는 공통전압(Vcom)을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 이는 본 발명의 제2 실시 예에 따른 소스 드라이브 IC가 녹색, 청색, 및 혼색을 표시하는 경우에도 마찬가지다. 혼색은 적색, 녹색, 및 청색 중 두 가지 색을 혼합한 색을 지시한다. 따라서, 본 발명의 제2 실시 예는 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
도 12는 본 발명의 제3 실시 예에 따른 소스 드라이브 IC의 출력 채널들, 디먹스 회로, 및 액정표시패널을 보여주는 도면이다. 도 12를 참조하면, 디먹스 회로(102)는 소스 드라이브 IC의 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하기 위한 p 개의 디먹스 스위치들을 포함한다. 본 발명의 제3 실시 예에서 p는 3인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다.
소스 드라이브 IC의 출력 채널들 각각은 디먹스 회로(102)의 3 개의 디먹스 스위치들(MT1, MT2, MT3)에 접속된다. 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제k 출력 채널(Sk)을 제1 색의 서브 화소들에 접속된 데이터 라인에 접속시킨다. 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제k 출력 채널(Sk)을 제2 색의 서브 화소들에 접속된 데이터 라인에 접속시킨다. 제3 디먹스 스위치(MT3)는 제3 디먹스 제어라인(DM3)의 제3 디먹스 제어신호(DMS3)에 응답하여 제k 출력 채널(Sk)을 제3 색의 서브 화소들에 접속된 데이터 라인에 접속시킨다. 예를 들어, 도 12와 같이 제1 디먹스 스위치(MT1)는 제1 디먹스 제어라인(DM1)의 제1 디먹스 제어신호(DMS1)에 응답하여 제1 출력 채널(S1)을 제1 데이터 라인(D1)에 접속시키고, 제2 디먹스 스위치(MT2)는 제2 디먹스 제어라인(DM2)의 제2 디먹스 제어신호(DMS2)에 응답하여 제1 출력 채널(S1)을 제2 데이터 라인(D2)에 접속시키며, 제3 디먹스 스위치(MT3)는 제3 디먹스 제어라인(DM3)의 제3 디먹스 제어신호(DMS3)에 응답하여 제1 출력 채널(S1)을 제3 데이터 라인(D3)에 접속시킬 수 있다.
액정표시패널(100)의 화소들 각각은 제1 내지 제3 색의 서브 화소들을 포함한다. 제1 내지 제3 색의 서브 화소들은 도 6과 같이 적색, 녹색, 및 청색 서브 화소(RP, GP, BP)들로 구현될 수 있으나, 이에 한정되지 않음에 주의하여야 한다. 액정표시패널(100)의 어느 한 데이터 라인에 공통으로 접속된 동일한 색의 서브 화소들은 열 방향(y축 방향)을 따라 어느 한 데이터 라인의 좌측 또는 우측에 일렬로 배치된다. 예를 들어, 제1 데이터 라인(D1)에 공통으로 접속된 적색 서브 화소(RP)들은 열 방향(y축 방향)을 따라 제1 데이터 라인(D1)의 좌측에 일렬로 배치된다.
또한, 서브 화소는 열 방향(y축 방향)으로 인접한 서브 화소들 중 어느 하나와 그들 사이에 배치된 스캔 라인에 공통으로 접속되지 않는다. 즉, 어느 한 수평 라인의 서브 화소들은 어느 한 스캔 라인에 접속된다.
도 13은 도 12의 제1 내지 제3 디먹스 제어신호들, 제1 및 제2 출력 채널들의 데이터전압들, 및 제1 및 제2 스캔 펄스들을 보여주는 일 예시도면이다. 도 13을 참조하면, 제1 내지 제3 디먹스 제어신호들(DMS1, DMS2, DMS3) 각각의 주기는 서로 동일하다. 제1 내지 제3 디먹스 제어신호들(DMS1, DMS2, DMS3) 각각의 하이 로직 레벨(H) 기간은 서로 중첩되지 않는다. 예를 들어, 제1 디먹스 제어신호(DMS1)가 하이 로직 레벨(H)로 발생하는 경우, 제2 및 제3 디먹스 제어신호들(DMS2, DMS3)은 로우 로직 레벨(L)로 발생한다. 또한, 제2 디먹스 제어신호(DMS2)가 하이 로직 레벨(H)로 발생하는 경우, 제1 및 제3 디먹스 제어신호들(DMS1, DMS3)은 로우 로직 레벨(L)로 발생한다. 또한, 제3 디먹스 제어신호(DMS3)가 하이 로직 레벨(H)로 발생하는 경우, 제1 및 제2 디먹스 제어신호들(DMS1, DMS2)은 로우 로직 레벨(L)로 발생한다. 하이 로직 레벨(H)은 제1 및 제2 스위치들(MT1, MT2)의 턴-온 전압에 해당하고, 로우 로직 레벨(L)은 제1 및 제2 디먹스 스위치들(MT1, MT2)의 턴-오프 전압에 해당한다.
소스 드라이브 IC는 1 프레임 기간 동안 제1 출력 채널(S1)을 통해 정극성(+)의 적색, 녹색, 및 청색 데이터전압들을 순차적으로 출력하고, 제2 출력 채널(S2)을 통해 부극성(-)의 적색, 녹색, 및 청색 데이터전압들을 순차적으로 출력한다. 정극성의 데이터전압은 도 13과 같이 공통전압(Vcom) 대비 높은 레벨을 갖는 데이터전압을 지시하며, 부극성의 데이터전압은 공통전압(Vcom) 대비 낮은 레벨을 갖는 데이터전압을 지시한다. 도 13에서, "RD11"은 첫 번째 행과 첫 번째 열에 배치된 화소의 적색 서브 화소(RP11)에 공급되는 데이터전압을 지시한다.
스캔 펄스들은 순차적으로 발생한다. 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생한 후, 제2 스캔 펄스(SCAN2)가 게이트 하이 전압(VGH)으로 발생한다. 게이트 하이 전압(VGH)은 액정셀(Clc)에 접속된 TFT들의 턴-온 전압이고, 게이트 로우 전압(VGL)은 액정셀(Clc)에 접속된 TFT들의 턴-오프 전압이다. 스캔 펄스들 각각은 도 13과 같이 1 수평기간(1H)의 펄스 폭을 갖도록 구현될 수 있다. 하지만, 스캔 펄스의 펄스 폭은 1 수평기간(1H)에 한정되지 않음에 주의하여야 한다. 1 수평기간(1H)은 하나의 스캔 라인에 접속된 화소들에 데이터 전압들이 공급되는 1 라인 스캐닝 기간이다.
도 13에서, 제1 내지 제4 기간(t1~t4)들은 1/2 수평기간인 것을 중심으로 설명하였으나, 이에 한정되지 않음에 주의하여야 한다. 도 13과 같이 제1 내지 제3 디먹스 제어신호들(DMS1, DMS2, DMS3)의 주기가 1 수평기간(1H)으로 구현되는 경우, 소스 드라이브 IC는 출력 채널들을 통해 1 수평기간(1H) 동안 3 개의 서브 화소들에 공급될 데이터전압들을 출력한다.
이하에서, 도 12 및 도 13을 결부하여 본 발명의 제3 실시 예에 따른 액정표시패널의 동작을 상세히 살펴본다.
첫 번째로, 제1 기간(t1) 동안 제1 디먹스 제어신호(DMS1)는 하이 로직 레벨(H)로 발생하고, 제2 및 제3 디먹스 제어신호들(DMS2, DMS3)는 로우 로직 레벨(L)로 발생한다. 따라서, 제1 기간(t1) 동안 제1 디먹스 스위치(MT1)는 하이 로직 레벨(H)을 갖는 제1 디먹스 제어신호(DMS1)에 응답하여 턴-온된다. 또한, 제2 디먹스 스위치(MT2)는 로우 로직 레벨(L)을 갖는 제2 디먹스 제어신호(DMS2)에 의해 턴-오프되고, 제3 디먹스 스위치(MT3)는 로우 로직 레벨(L)을 갖는 제3 디먹스 제어신호(DMS3)에 의해 턴-오프된다. 이로 인해, 제1 기간(t1) 동안 제k 출력 채널(Sk)의 데이터전압은 제3k-2 데이터 라인(D3k-2)에 공급된다. 구체적으로, 제1 기간(t1) 동안 제1 출력 채널(S1)의 정극성(+)의 적색 데이터전압 "RD11"는 제1 데이터 라인(D1)에 공급되고, 제2 출력 채널(S2)의 부극성(-)의 적색 데이터전압 "RD12"은 제4 데이터 라인(D4)에 공급된다.
또한, 제1 기간(t1) 동안 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생하므로, 제1 스캔 라인(SL1)에 접속된 TFT들이 턴-온된다. 이로 인해, 제1 기간(t1) 동안 적색 서브 화소 "RP11"은 정극성(+)의 데이터전압 "RD11"를 충전하고, 적색 서브 화소 "RP12"는 부극성(-)의 데이터전압 "RD12"를 충전한다.
두 번째로, 제2 기간(t2) 동안 제2 디먹스 제어신호(DMS2)는 하이 로직 레벨(H)로 발생하고, 제1 및 제3 디먹스 제어신호들(DMS1, DMS3)는 로우 로직 레벨(L)로 발생한다. 따라서, 제2 기간(t2) 동안 제2 디먹스 스위치(MT2)는 하이 로직 레벨(H)을 갖는 제2 디먹스 제어신호(DMS2)에 응답하여 턴-온된다. 또한, 제1 디먹스 스위치(MT1)는 로우 로직 레벨(L)을 갖는 제1 디먹스 제어신호(DMS1)에 의해 턴-오프되고, 제3 디먹스 스위치(MT3)는 로우 로직 레벨(L)을 갖는 제3 디먹스 제어신호(DMS3)에 의해 턴-오프된다. 이로 인해, 제2 기간(t2) 동안 제k 출력 채널(Sk)의 데이터전압은 제3k+2 데이터 라인(D3k+2)에 공급되고, 제k+1 출력 채널(Sk+1)의 데이터전압은 제3k-1 데이터 라인(D3k-1)에 공급된다. 구체적으로, 제2 기간(t2) 동안 제1 출력 채널(S1)의 정극성(+)의 녹색 데이터전압 "GD12"는 제5 데이터 라인(D5)에 공급되고, 제2 출력 채널(S2)의 부극성(-)의 녹색 데이터전압 "GD11"은 제2 데이터 라인(D2)에 공급된다.
또한, 제2 기간(t2) 동안 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생하므로, 제1 스캔 라인(SL1)에 접속된 TFT들이 턴-온된다. 이로 인해, 제2 기간(t2) 동안 녹색 서브 화소 "GP11"은 부극성(-)의 데이터전압 "GD11"를 충전하고, 녹색 서브 화소 "GP12"는 정극성(+)의 데이터전압 "GD12"를 충전한다.
세 번째로, 제3 기간(t3) 동안 제3 디먹스 제어신호(DMS3)는 하이 로직 레벨(H)로 발생하고, 제1 및 제2 디먹스 제어신호들(DMS1, DMS2)는 로우 로직 레벨(L)로 발생한다. 따라서, 제3 기간(t3) 동안 제3 디먹스 스위치(MT3)는 하이 로직 레벨(H)을 갖는 제3 디먹스 제어신호(DMS3)에 응답하여 턴-온된다. 또한, 제1 디먹스 스위치(MT1)는 로우 로직 레벨(L)을 갖는 제1 디먹스 제어신호(DMS1)에 의해 턴-오프되고, 제2 디먹스 스위치(MT2)는 로우 로직 레벨(L)을 갖는 제2 디먹스 제어신호(DMS2)에 의해 턴-오프된다. 이로 인해, 제3 기간(t3) 동안 제k 출력 채널(Sk)의 데이터전압은 제3k 데이터 라인(D3k)에 공급된다. 구체적으로, 제3 기간(t3) 동안 제1 출력 채널(S1)의 정극성(+)의 청색 데이터전압 "BD11"는 제3 데이터 라인(D3)에 공급되고, 제2 출력 채널(S2)의 부극성(-)의 청색 데이터전압 "BD12"은 제6 데이터 라인(D6)에 공급된다.
또한, 제3 기간(t3) 동안 제1 스캔 펄스(SCAN1)가 게이트 하이 전압(VGH)으로 발생하므로, 제1 스캔 라인(SL1)에 접속된 TFT들이 턴-온된다. 이로 인해, 제3 기간(t2) 동안 청색 서브 화소 "BP11"은 정극성(+)의 데이터전압 "BD11"를 충전하고, 청색 서브 화소 "BP12"는 부극성(-)의 데이터전압 "BD12"를 충전한다.
도 14는 화이트 색, 적색, 녹색, 및 청색을 표시하는 경우, 도 12의 제1 및 제2 출력 채널들에 공급되는 데이터전압들의 일 예를 보여주는 도면이다. 도 12 내지 도 14를 참조하면, 디먹스 회로(102)는 제1 출력 채널(S1)의 정극성(+)을 갖는 적색, 녹색, 및 청색 데이터전압들을 적색 서브 화소(RP)들에 접속된 제1 데이터 라인(D1), 녹색 서브 화소(GP)들에 접속된 제5 데이터 라인(D5), 및 청색 서브 화소(BP)에 접속된 제3 데이터 라인(D3)에 시분할하여 분배한다. 또한, 디먹스 회로(102)는 제2 출력 채널(S2)의 부극성(-)을 갖는 적색, 녹색, 및 청색 데이터전압들을 적색 서브 화소(RP)들에 접속된 제4 데이터 라인(D4), 녹색 서브 화소(GP)들에 접속된 제2 데이터 라인(D2), 및 청색 서브 화소(BP)에 접속된 제6 데이터 라인(D6)에 시분할하여 분배한다.
그 결과, 본 발명의 제3 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 도 12와 같이 제1 출력 채널(S1)을 통해 정극성(+)의 데이터전압들을 출력하고, 제2 출력 채널(S2)을 통해 부극성(-)의 데이터전압들을 출력한다. 즉, 본 발명의 제2 실시 예에 따른 소스 드라이브 IC는 화이트 색을 표시하는 경우, 1 프레임 기간 동안 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명의 제2 실시 예는 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
이상에서 살펴본 바와 같이, 본 발명은 소스 드라이브 IC의 어느 한 출력 채널로부터 출력되는 동일한 극성의 데이터전압들을 디먹스 회로를 이용하여 복수 개의 데이터 라인들로 시분할하여 분배한다. 그 결과, 본 발명은 화이트 색을 표시하는 경우, 1 프레임 기간 동안 소스 드라이브 IC의 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명은 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
또한, 본 발명은 소스 드라이브 IC의 어느 한 출력 채널로부터 출력되는 동일한 극성을 갖는 동일한 색의 데이터전압들을 디먹스 회로를 이용하여 복수 개의 데이터 라인들로 시분할하여 분배한다. 그 결과, 본 발명은 단색 또는 혼색을 표시하는 경우, 1 프레임 기간 동안 소스 드라이브 IC의 출력 채널들에 정극성 또는 부극성의 데이터전압들만을 출력하므로, 데이터전압들을 정극성에서 부극성 또는 부극성에서 정극성으로 스윙(swing)할 필요가 없다. 따라서, 본 발명은 소스 드라이브 IC의 소비전력을 크게 줄일 수 있는 장점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
100 : 액정표시패널 102 : 디먹스 회로
104 : 화소 어레이 110 : 데이터 구동회로
120 : 게이트 구동회로 130 : 디먹스 제어신호 발생회로
140 : 타이밍 콘트롤러

Claims (15)

  1. 데이터 라인들, 스캔 라인들, 및 상기 데이터 라인들과 스캔 라인들의 교차 영역에 매트릭스 형태로 배치되는 서브 화소들을 포함하는 액정표시패널;
    상기 데이터 라인들에 데이터전압들을 공급하는 소스 드라이브 IC; 및
    상기 소스 드라이브 IC의 어느 한 출력 채널에 접속된 p (p는 2 이상의 양의 정수) 개의 디먹스 스위치들을 포함하고, 상기 디먹스 스위치들의 스위칭 동작을 통해 상기 어느 한 출력 채널의 데이터전압들을 시분할하여 p 개의 데이터라인들에 분배하는 디먹스 회로를 구비하고,
    상기 어느 한 출력 채널의 데이터전압들은 동일한 극성의 데이터전압들인 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 어느 한 출력 채널의 동일한 극성의 데이터전압들은 동일한 색의 데이터전압들인 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 디먹스 회로는,
    상기 어느 한 출력 채널의 상기 동일한 극성을 갖는 상기 동일한 색의 데이터전압들을 상기 동일한 색의 서브 화소들에 접속된 어느 한 데이터 라인과 상기 동일한 색의 서브 화소들에 접속된 또 다른 데이터 라인에 시분할하여 분배하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 디먹스 회로는,
    제1 디먹스 제어라인의 제1 디먹스 제어신호에 응답하여 상기 어느 한 출력 채널을 상기 어느 한 데이터 라인에 접속시키는 제1 디먹스 스위치; 및
    제2 디먹스 제어라인의 제2 디먹스 제어신호에 응답하여 상기 어느 한 출력 채널을 상기 또 다른 데이터 라인에 접속시키는 제2 디먹스 스위치를 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제 3 항에 있어서,
    상기 디먹스 회로는,
    제k (k는 양의 정수) 출력 채널의 상기 동일한 극성을 갖는 상기 동일한 색의 데이터전압들을 제2k-1 및 제2k+2 데이터 라인들에 시분할하여 분배하는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 소스 드라이브 IC는,
    상기 제k 출력 채널에 제1 극성을 갖는 제1 색의 데이터전압들을 출력하고, 제k+1 출력 채널에 제2 극성을 갖는 제2 색의 데이터전압들을 출력하며, 제k+2 출력 채널에 상기 제1 극성을 갖는 제3 색의 데이터전압들을 출력하고, 제k+3 출력 채널에 상기 제2 극성을 갖는 상기 제1 색의 데이터전압들을 출력하며, 제k+4 출력 채널에 상기 제1 극성을 갖는 상기 제2 색의 데이터전압들을 출력하고, 제k+5 출력 채널에 상기 제2 극성을 갖는 상기 제3 색의 데이터전압들을 출력하는 것을 특징으로 하는 액정표시장치.
  7. 제 5 항에 있어서,
    상기 어느 한 데이터 라인에 공통으로 접속되는 상기 동일한 색의 서브 화소들은 열 방향을 따라 상기 어느 한 데이터 라인의 좌측과 우측을 번갈아가며 연결되어 지그재그로 배치되는 것을 특징으로 하는 액정표시장치.
  8. 제 7 항에 있어서,
    어느 한 서브 화소는 그에 열 방향(y축 방향)으로 인접한 서브 화소들 중 어느 하나와 그들 사이에 배치된 스캔 라인에 공통으로 접속된 것을 특징으로 하는 액정표시장치.
  9. 제 3 항에 있어서,
    상기 디먹스 회로는,
    제k (k는 양의 정수) 출력 채널의 상기 동일한 극성을 갖는 상기 동일한 색의 데이터전압들을 제2k+3 및 제2k-3 데이터 라인들에 시분할하여 분배하거나, 제2k+2 및 제2k-4 데이터 라인들에 시분할하여 분배하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 소스 드라이브 IC는,
    상기 제k 출력 채널에 제1 극성을 갖는 제1 색의 데이터전압들을 출력하고, 제k+1 출력 채널에 상기 제1 극성을 갖는 제2 색의 데이터전압들을 출력하며, 제k+2 출력 채널에 제2 극성을 갖는 상기 제1 색의 데이터전압들을 출력하고, 제k+3 출력 채널에 상기 제2 극성을 갖는 상기 제2 색의 데이터전압들을 출력하며, 제k+4 출력 채널에 상기 제2 극성을 갖는 제3 색의 데이터전압들을 출력하고, 제k+5 출력 채널에 상기 제1 극성을 갖는 상기 제3 색의 데이터전압들을 출력하는 것을 특징으로 하는 액정표시장치.
  11. 제 9 항에 있어서,
    상기 어느 한 데이터 라인에 공통으로 접속되는 상기 동일한 색의 서브 화소들은 열 방향을 따라 상기 어느 한 데이터 라인의 좌측 또는 우측에 일렬로 배치되는 것을 특징으로 하는 액정표시장치.
  12. 제 1 항에 있어서,
    상기 소스 드라이브 IC는,
    제k (k는 자연수) 출력 채널에 제1 극성을 갖는 데이터전압들을 출력하고, 제k+1 출력 채널에 제2 극성을 갖는 데이터전압들을 출력하는 것을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 디먹스 회로는,
    상기 제k 출력 채널의 제1 극성을 갖는 데이터전압들을 제3k-2, 제3k, 및 제3k+2 데이터 라인들에 시분할하여 분배하고,
    제k+1 출력 채널의 제2 극성을 갖는 데이터전압들을 제3k+1, 제3k-1, 및 제3k+3 데이터 라인들에 시분할하여 분배하는 것을 특징으로 하는 액정표시장치.
  14. 제 12 항에 있어서,
    어느 한 데이터 라인에 공통으로 접속되는 상기 동일한 색의 서브 화소들은 열 방향을 따라 상기 어느 한 데이터 라인의 좌측 또는 우측에 일렬로 배치되는 것을 특징으로 하는 액정표시장치.
  15. 제 12 항에 있어서,
    상기 디먹스 회로는,
    제1 디먹스 제어라인의 제1 디먹스 제어신호에 응답하여 상기 어느 한 출력 채널을 제1 색의 서브 화소들에 접속된 데이터 라인에 접속시키는 제1 디먹스 스위치;
    제2 디먹스 제어라인의 제2 디먹스 제어신호에 응답하여 상기 어느 한 출력 채널을 제2 색의 서브 화소들에 접속된 데이터 라인에 접속시키는 제2 디먹스 스위치; 및
    제3 디먹스 제어라인의 제3 디먹스 제어신호에 응답하여 상기 어느 한 출력 채널을 제3 색의 서브 화소들에 접속된 데이터 라인에 접속시키는 제3 디먹스 스위치를 포함하는 것을 특징으로 하는 액정표시장치.
KR1020130023993A 2013-03-06 2013-03-06 액정표시장치 KR102063346B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130023993A KR102063346B1 (ko) 2013-03-06 2013-03-06 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130023993A KR102063346B1 (ko) 2013-03-06 2013-03-06 액정표시장치

Publications (2)

Publication Number Publication Date
KR20140109697A true KR20140109697A (ko) 2014-09-16
KR102063346B1 KR102063346B1 (ko) 2020-01-07

Family

ID=51756146

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130023993A KR102063346B1 (ko) 2013-03-06 2013-03-06 액정표시장치

Country Status (1)

Country Link
KR (1) KR102063346B1 (ko)

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104575432A (zh) * 2015-02-03 2015-04-29 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
KR20160081702A (ko) * 2014-12-31 2016-07-08 엘지디스플레이 주식회사 데이터 제어회로 및 이를 포함하는 평판표시장치
CN105913823A (zh) * 2016-06-23 2016-08-31 武汉华星光电技术有限公司 高解析度解复用器驱动电路
KR20160130028A (ko) * 2015-04-30 2016-11-10 엘지디스플레이 주식회사 표시장치
WO2016192171A1 (zh) * 2015-06-04 2016-12-08 武汉华星光电技术有限公司 显示面板及显示装置
CN106710502A (zh) * 2016-12-26 2017-05-24 武汉华星光电技术有限公司 一种显示面板及用于驱动显示面板的多路复用驱动电路
KR20170060299A (ko) * 2015-11-24 2017-06-01 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
WO2017117847A1 (zh) * 2016-01-04 2017-07-13 武汉华星光电技术有限公司 多路复用型显示驱动电路
CN107068085A (zh) * 2017-03-21 2017-08-18 武汉华星光电技术有限公司 驱动控制电路及液晶显示设备
CN107564453A (zh) * 2017-09-15 2018-01-09 武汉华星光电技术有限公司 显示面板驱动方法
KR20180009188A (ko) * 2016-07-18 2018-01-26 엘지디스플레이 주식회사 표시패널 및 액정표시장치
CN108375855A (zh) * 2018-02-28 2018-08-07 厦门天马微电子有限公司 显示面板和显示装置
CN109192115A (zh) * 2018-09-12 2019-01-11 昆山龙腾光电有限公司 一种检测电路和液晶显示装置
US10276123B2 (en) 2015-05-08 2019-04-30 Samsung Display Co., Ltd. Display apparatus and driving method thereof
US10504398B2 (en) 2017-09-15 2019-12-10 Wuhan China Star Optoelectronics Technology Co., Ltd Driving method for display panel
CN111028803A (zh) * 2019-12-18 2020-04-17 福建华佳彩有限公司 一种Demux驱动方法
CN111223463A (zh) * 2020-02-25 2020-06-02 厦门天马微电子有限公司 显示面板及其驱动方法和显示装置
EP3543988A4 (en) * 2016-11-15 2020-06-24 Boe Technology Group Co. Ltd. DATA LINE DEMULTIPLEXER, SUBSTRATE, PANEL AND DISPLAY APPARATUS
CN111341235A (zh) * 2018-12-18 2020-06-26 惠科股份有限公司 一种显示面板的驱动装置及显示装置
CN112965306A (zh) * 2021-03-01 2021-06-15 惠科股份有限公司 显示面板和显示装置
US11120748B2 (en) 2019-12-20 2021-09-14 Lg Display Co., Ltd. Display device
KR20210122018A (ko) * 2020-03-31 2021-10-08 주식회사 아나패스 디스플레이 장치 및 부스트 회로의 구동 시간 조정 방법
WO2023044946A1 (zh) * 2021-09-24 2023-03-30 武汉华星光电技术有限公司 显示面板及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060053754A (ko) * 2004-11-17 2006-05-22 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR20080076128A (ko) * 2007-02-14 2008-08-20 삼성전자주식회사 액정 표시 장치
KR20080099908A (ko) * 2007-05-11 2008-11-14 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060053754A (ko) * 2004-11-17 2006-05-22 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR20080076128A (ko) * 2007-02-14 2008-08-20 삼성전자주식회사 액정 표시 장치
KR20080099908A (ko) * 2007-05-11 2008-11-14 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Cited By (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160081702A (ko) * 2014-12-31 2016-07-08 엘지디스플레이 주식회사 데이터 제어회로 및 이를 포함하는 평판표시장치
CN104575432A (zh) * 2015-02-03 2015-04-29 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
KR20160130028A (ko) * 2015-04-30 2016-11-10 엘지디스플레이 주식회사 표시장치
EP3089150B1 (en) * 2015-04-30 2023-03-01 LG Display Co., Ltd. Display device
US10276123B2 (en) 2015-05-08 2019-04-30 Samsung Display Co., Ltd. Display apparatus and driving method thereof
WO2016192171A1 (zh) * 2015-06-04 2016-12-08 武汉华星光电技术有限公司 显示面板及显示装置
KR20170060299A (ko) * 2015-11-24 2017-06-01 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
WO2017117847A1 (zh) * 2016-01-04 2017-07-13 武汉华星光电技术有限公司 多路复用型显示驱动电路
WO2017219420A1 (zh) * 2016-06-23 2017-12-28 武汉华星光电技术有限公司 高解析度解复用器驱动电路
CN105913823A (zh) * 2016-06-23 2016-08-31 武汉华星光电技术有限公司 高解析度解复用器驱动电路
US10297214B2 (en) 2016-06-23 2019-05-21 Wuhan China Star Optoelectronics Technology Co., Ltd. High resolution demultiplexer driver circuit
KR20180009188A (ko) * 2016-07-18 2018-01-26 엘지디스플레이 주식회사 표시패널 및 액정표시장치
EP3543988A4 (en) * 2016-11-15 2020-06-24 Boe Technology Group Co. Ltd. DATA LINE DEMULTIPLEXER, SUBSTRATE, PANEL AND DISPLAY APPARATUS
CN106710502A (zh) * 2016-12-26 2017-05-24 武汉华星光电技术有限公司 一种显示面板及用于驱动显示面板的多路复用驱动电路
CN107068085B (zh) * 2017-03-21 2019-06-07 武汉华星光电技术有限公司 驱动控制电路及液晶显示设备
CN107068085A (zh) * 2017-03-21 2017-08-18 武汉华星光电技术有限公司 驱动控制电路及液晶显示设备
WO2018170942A1 (zh) * 2017-03-21 2018-09-27 武汉华星光电技术有限公司 驱动控制电路及液晶显示设备
US10395613B2 (en) 2017-03-21 2019-08-27 Wuhan China Star Optoelectronics Technology Co., Ltd Drive control circuit and liquid crystal display device
CN107564453A (zh) * 2017-09-15 2018-01-09 武汉华星光电技术有限公司 显示面板驱动方法
WO2019051995A1 (zh) * 2017-09-15 2019-03-21 武汉华星光电技术有限公司 显示面板驱动方法
US10504398B2 (en) 2017-09-15 2019-12-10 Wuhan China Star Optoelectronics Technology Co., Ltd Driving method for display panel
CN108375855B (zh) * 2018-02-28 2021-03-12 厦门天马微电子有限公司 显示面板和显示装置
CN108375855A (zh) * 2018-02-28 2018-08-07 厦门天马微电子有限公司 显示面板和显示装置
CN109192115B (zh) * 2018-09-12 2021-09-21 昆山龙腾光电股份有限公司 一种检测电路和液晶显示装置
CN109192115A (zh) * 2018-09-12 2019-01-11 昆山龙腾光电有限公司 一种检测电路和液晶显示装置
CN111341235A (zh) * 2018-12-18 2020-06-26 惠科股份有限公司 一种显示面板的驱动装置及显示装置
CN111341235B (zh) * 2018-12-18 2021-05-07 惠科股份有限公司 一种显示面板的驱动装置及显示装置
CN111028803A (zh) * 2019-12-18 2020-04-17 福建华佳彩有限公司 一种Demux驱动方法
CN111028803B (zh) * 2019-12-18 2023-09-05 福建华佳彩有限公司 一种Demux驱动方法
US11120748B2 (en) 2019-12-20 2021-09-14 Lg Display Co., Ltd. Display device
CN111223463A (zh) * 2020-02-25 2020-06-02 厦门天马微电子有限公司 显示面板及其驱动方法和显示装置
KR20210122018A (ko) * 2020-03-31 2021-10-08 주식회사 아나패스 디스플레이 장치 및 부스트 회로의 구동 시간 조정 방법
US11367372B2 (en) 2020-03-31 2022-06-21 Anapass Inc. Display device and method of calibrating driving time of boost circuit
US11532258B2 (en) 2020-03-31 2022-12-20 Anapass Inc. Display device and method of calibrating driving time of boost circuit
CN112965306A (zh) * 2021-03-01 2021-06-15 惠科股份有限公司 显示面板和显示装置
WO2023044946A1 (zh) * 2021-09-24 2023-03-30 武汉华星光电技术有限公司 显示面板及显示装置
US12046173B2 (en) 2021-09-24 2024-07-23 Wuhan China Star Optoelectronics Technology Co., Ltd Display panel and display device

Also Published As

Publication number Publication date
KR102063346B1 (ko) 2020-01-07

Similar Documents

Publication Publication Date Title
KR102063346B1 (ko) 액정표시장치
US9905152B2 (en) Liquid crystal display
KR101985247B1 (ko) 액정표시장치와 그 구동 방법
KR102275693B1 (ko) 선택회로 및 이를 구비한 표시장치
KR101782054B1 (ko) 액정 표시장치와 이의 구동방법
KR101127593B1 (ko) 액정 표시 장치
JP5951251B2 (ja) 表示装置
US9460674B2 (en) Display panel and driving method thereof, and display apparatus
US20140125647A1 (en) Liquid crystal display device and method of driving the same
KR102000048B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101773611B1 (ko) 액정표시장치와 그 구동방법
US20160351137A1 (en) Display device
KR20080057501A (ko) 액정표시장치 및 이의 구동방법
KR20160066654A (ko) 표시 장치
KR102169032B1 (ko) 표시장치
KR102148479B1 (ko) 액정표시장치
KR20160092126A (ko) 표시 장치 및 그 구동 방법
KR102134320B1 (ko) 액정표시장치
JP2009042404A (ja) カラー画像用の液晶表示装置およびその駆動方法
KR20120090888A (ko) 액정 표시 장치
KR101985245B1 (ko) 액정표시장치
KR20170071219A (ko) 액정 표시 장치
KR101119906B1 (ko) 표시장치
KR101989829B1 (ko) 액정 디스플레이 장치와 이의 구동방법
KR20170060299A (ko) 액정표시장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant