WO2014038169A1 - 発光素子基板およびその製造方法 - Google Patents

発光素子基板およびその製造方法 Download PDF

Info

Publication number
WO2014038169A1
WO2014038169A1 PCT/JP2013/005158 JP2013005158W WO2014038169A1 WO 2014038169 A1 WO2014038169 A1 WO 2014038169A1 JP 2013005158 W JP2013005158 W JP 2013005158W WO 2014038169 A1 WO2014038169 A1 WO 2014038169A1
Authority
WO
WIPO (PCT)
Prior art keywords
light emitting
emitting element
conductive regions
plating
resin
Prior art date
Application number
PCT/JP2013/005158
Other languages
English (en)
French (fr)
Inventor
祐介 藤田
赤松 健一
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2014038169A1 publication Critical patent/WO2014038169A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/241Reinforcing the conductive pattern characterised by the electroplating method; means therefor, e.g. baths or apparatus
    • H05K3/242Reinforcing the conductive pattern characterised by the electroplating method; means therefor, e.g. baths or apparatus characterised by using temporary conductors on the printed circuit for electrically connecting areas which are to be electroplated
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10106Light emitting diode [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/162Testing a finished product, e.g. heat cycle testing of solder joints
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/17Post-manufacturing processes
    • H05K2203/175Configurations of connections suitable for easy deletion, e.g. modifiable circuits or temporary conductors for electroplating; Processes for deleting connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0052Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards

Definitions

  • the present invention provides an LED light emitting element substrate such as an LED module or an LED package or a laser element substrate in which a plurality of both conductive areas are provided in a matrix and each light emitting element is connected to each of the plurality of both conductive areas.
  • the present invention relates to a light-emitting element substrate and the manufacturing method thereof.
  • LED modules and LED packages as surface-mounted light-emitting devices in which, for example, an LED chip is mounted on a wiring board and the top is sealed with a transparent resin.
  • the LED chips used in these LED modules and LED packages are generally GaN blue LED chips, for example, which are sealed with a resin sealing material mixed with a phosphor capable of converting blue light into white. It emits white light.
  • FIG. 12A is a plan view when an LED chip is mounted on each conductive region of the wiring board
  • FIG. 12B is a case where the element mounting board of FIG. 12A is sealed with a transparent resin
  • FIG. 12C is a plan view when the resin-encapsulated substrate of FIG. 12B is separated into a plurality of conventional LED light emitting devices.
  • a plurality of conductive regions 101 and 102 corresponding to ⁇ polarity are formed on a single wiring board 100 in a two-dimensional form. Are arranged in a matrix. Between the conductive regions 101 and 102 arranged in a matrix and the conductive regions 101 and 102, a plating line 103 is connected in the vertical and horizontal directions to hold a large number of both conductive regions 101 and 102. A predetermined voltage is applied from the plating line 103 to perform plating on the copper foil surfaces of the conductive regions 101 and 102 on the wiring substrate.
  • the singulated cutting line DL is shown by a grid-like broken line between the two conductive regions 101 and 102 arranged in a matrix and the two adjacent conductive regions 101 and 102 adjacent thereto.
  • the LED chip 104 is die-bonded on each conductive region 101 of one wiring board 100. Further, both electrode terminals of each LED chip 104 and both conductive regions 101 and 102 corresponding to ⁇ polarities are wire-bonded by gold wires 105, respectively.
  • the LED chip 104 is sealed on the chip mounting substrate on which the LED chip 104 is mounted with a sealing resin 106 mixed with a phosphor, and the LED chip 104 is accommodated through this.
  • a transparent lens is further formed.
  • a gap between the two conductive regions 101 and 102 arranged in a matrix and the two adjacent conductive regions 101 and 102 is formed with a dicing blade or the like. Disconnect.
  • the plurality of LED light emitting devices 110 for each of the conductive regions 101 and 102 and the LED elements 104 thereon are separated as shown in FIG.
  • FIG. 13 is a plan view for explaining a method for manufacturing the conventional LED light emitting device of FIG. 12, wherein FIG. 13 (a) is a plan view showing the electrolytic plating process, and FIG. FIG. 13C is a plan view showing the resin sealing process, and FIG. 13D is a plan view showing the singulation process.
  • a voltage is applied to both conductive regions 101 and 102 via the vertical and horizontal plating lines 103.
  • plating is performed on both conductive regions 101 and 102.
  • the LED chip 104 is mounted on each conductive region 101, and the gold wire is connected between the LED chip 104 and both the conductive regions 101 and 102, respectively. Wire bonding is performed at 105.
  • the resin is sealed over the LED chips 104 with the sealing resin 106 mixed with a predetermined phosphor.
  • a blue LED chip 104 is used, and blue light, red light, and green light are sealed with a transparent resin sealing material mixed with phosphors (red light and green light) that can convert blue light into white.
  • white light is emitted.
  • a protective tape is attached to the plurality of LED light emitting devices 110 arranged in a matrix on the resin sealing substrate, and then each LED light emitting device 110 is attached.
  • a plurality of LED light emitting devices 110 are cut into pieces by cutting with a dicing blade along a broken piece cutting line DL.
  • Patent Document 1 discloses a conventional light emitting module that simultaneously emits a large number of LED chips. This will be described with reference to FIG.
  • FIG. 14 is a plan view showing a partial configuration example of the conventional light emitting module disclosed in Patent Document 1.
  • FIG. 14 is a plan view showing a partial configuration example of the conventional light emitting module disclosed in Patent Document 1.
  • a wiring pattern 203 is formed on one surface of an insulating substrate 202 having a large number of device holes 201 arranged in a matrix.
  • a pair of heat dissipating inner leads 204 are extended from the wiring pattern 203 into each device hole 201.
  • the electrode terminals of the LED chip 205 fitted in the device hole 201 are electrically connected to the heat dissipating inner leads 204 extending in the device hole 201.
  • At least a part of the heat generated when the LED chip 205 emits light is exhausted to the outside through the wiring pattern 203 from the heat dissipating inner leads 204 that extend in the device hole 201 and are electrically connected to the LED chip 205. Be heated.
  • the conventional light emitting module 200 that simultaneously emits a large number of LED chips 205 is obtained.
  • Many substrates are arranged in a matrix in the matrix direction on the substrate 100.
  • both conductive regions 101 and 102 are connected to a plurality of conductive regions 101 and 102 by a vertical and horizontal plating line 103 for applying a predetermined voltage for plating treatment. Since the conductive portion B at the outer peripheral end of the rectangular frame shape in plan view is also connected to the vertical and horizontal plating lines 103, at this time, for example, the plurality of LED chips 104 in the column direction cannot be caused to emit light simultaneously.
  • the color inspection was performed only on the LED light-emitting device 110 after separation. In this case, when there are many defects in the color inspection, it is fed back to the resin sealing process after the chip mounting process, and even after adjusting the chromaticity using the phosphor, it is already separated after the resin sealing. Many LED light-emitting devices 110 are manufactured, and the yield decreases.
  • the finished product of the conventional LED light emitting device 110 that has been separated into pieces after resin curing after sealing with a silicon resin containing a phosphor is only in a single state.
  • the color inspection of the luminescent color cannot be performed, and this is the cause of the yield reduction of the conventional LED light emitting device 110.
  • the conventional light emitting module 200 disclosed in Patent Document 1 can emit white light by simultaneously illuminating a large number of RGB LED chips, but has a chromaticity adjustment using a phosphor during resin sealing. Is completely different.
  • the present invention solves the above-described conventional problems, and can perform a color inspection by simultaneously emitting light, for example, a plurality of LED chips in the column direction before curing the sealing resin at the time of resin sealing.
  • the correction contents can be quickly fed back to the resin sealing process, and chromaticity adjustment using phosphor can be performed quickly, which can greatly reduce the yield reduction.
  • An object of the present invention is to provide an element substrate and a manufacturing method thereof.
  • a plurality of conductive regions corresponding to ⁇ polarities are provided in a matrix on the wiring board, and the light emitting elements are connected to and mounted on the plurality of conductive regions.
  • a plurality of plating lines in at least one of the row direction and the column direction necessary for the plating process of the both conductive regions are used.
  • the plurality of conductive regions are connected, and the plurality of plating lines are separated from the outer peripheral conductive portion of the wiring board, thereby achieving the above object.
  • the sealing resin is used so that a target light emission color is obtained based on phosphor blending information obtained by a color inspection performed by causing one or a plurality of light emitting elements in one direction to emit light in the light emitting element substrate of the present invention.
  • the amount of the phosphor blended in is adjusted.
  • the adjustment of the phosphor content with respect to the sealing resin based on the phosphor blending information in the light emitting device substrate of the present invention is performed before the sealing resin is cured.
  • the plurality of plating lines in the light emitting element substrate of the present invention are arranged only in the column direction to connect the plurality of conductive regions.
  • the plurality of plating lines in the light emitting element substrate of the present invention are arranged in a row direction and a column direction to connect the plurality of conductive regions.
  • auxiliary land portions for power supply wider than the width of the plating line are provided. Is provided.
  • the wiring board in the light emitting element substrate of the present invention is a flexible film wiring board.
  • a plurality of conductive regions corresponding to ⁇ polarities are provided in a matrix on the wiring substrate, and each light-emitting element is connected to and mounted on the plurality of conductive regions.
  • a method for manufacturing a light-emitting element substrate comprising: a light-emitting element mounting step; and a resin sealing step of sealing the light emitting element above the light-emitting element with a sealing resin containing a phosphor.
  • the plurality of conductive regions are connected by a plurality of plating lines in at least one of a row direction and a column direction necessary for plating the both conductive regions, and the plurality of plating lines are connected to the plurality of conductive regions. It has a plating line cutting step for separating from the outer peripheral conductive portion of the wiring board, thereby achieving the above object.
  • a color inspection process for performing a color inspection by causing one or a plurality of light emitting elements in one direction to emit light, and a color inspection result
  • a phosphor adjusting step for adjusting the amount of phosphor to be blended in the sealing resin by feeding back the phosphor blending information to the resin sealing step so as to obtain a target emission color.
  • the phosphor content with respect to the sealing resin is adjusted before the sealing resin is cured.
  • the plurality of plating lines in the method for manufacturing a light emitting element substrate of the present invention are arranged only in the column direction to connect the plurality of conductive regions.
  • the plurality of plating lines in the method for manufacturing a light emitting element substrate of the present invention are arranged in a row direction and a column direction to connect the plurality of conductive regions.
  • auxiliary lands for supplying power that are wider than the width of the plating line are provided at both ends of the plurality of plating lines in at least one of the row direction and the column direction. Forming part.
  • a plurality of conductive regions corresponding to ⁇ polarity are provided in a matrix form on the wiring board, each light emitting element is connected to and mounted on each of the plurality of conductive regions, and above each light emitting element,
  • a plurality of both conductive regions are formed by a plurality of plating lines in at least one of the row direction and the column direction necessary for plating the both conductive regions. Are connected, and the plurality of plating lines are separated from the outer peripheral conductive portion of the wiring board.
  • the plurality of plating lines are separated from the outer peripheral conductive portion of the wiring board, it becomes possible to simultaneously emit, for example, a plurality of LED chips in the column direction before the sealing resin is cured at the time of resin sealing. .
  • the correction content can be quickly fed back to the resin sealing process, and the chromaticity adjustment using the phosphor can be quickly performed.
  • the plurality of plating lines are separated from the outer peripheral conductive portion of the wiring board, for example, a plurality of LED chips in the column direction are caused to emit light simultaneously at the time of resin sealing and before the sealing resin is cured. Color inspection. This makes it possible to quickly feed back the correction contents to the resin sealing process when the color inspection is defective, and to quickly adjust the chromaticity using the phosphor, thereby greatly reducing the yield reduction. be able to.
  • (A) is a top view at the time of mounting an LED chip on each conductive area
  • (b) is on the element mounting board
  • (c) is a plan view in the case of performing a color test before curing the sealing resin of the resin sealing substrate of (b), (d), It is a top view at the time of separating into the several LED light-emitting device from the LED light-emitting element board
  • (a) is a top view which shows the electrolytic plating process
  • (b) is a top view which shows the plating line cutting process
  • (C) is a plan view showing the LED chip and gold wire connection process
  • (d) is a plan view showing the resin sealing process
  • (e) is a plan view showing the tint inspection process
  • (f) is the plan view thereof. It is a top view which shows an individualization process.
  • (A) is a top view at the time of mounting an LED chip on each conductive area
  • (b) is the element mounting of (a).
  • FIG. 4 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG.
  • FIG. 6 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG.
  • FIG. 8 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG.
  • FIG. 7 is a plan view showing the electrolytic plating process, and (b) is a plan view showing the plating line cutting process, (C) is a plan view showing the LED chip and gold wire connection process, (d) is a plan view showing the resin sealing process, (e) is a plan view showing the tint inspection process, and (f) is the plan view thereof. It is a top view which shows an individualization process.
  • FIG. 5B is a plan view equivalent to the case where a color inspection is performed before curing the sealing resin of the resin sealing substrate in FIG. 5B, and auxiliary lands are arranged at both ends of the plating line in the horizontal direction (row direction). It is a top view which shows the case.
  • FIG. 5B is a plan view equivalent to the case where a color inspection is performed before curing the sealing resin of the resin sealing substrate in FIG. 5B, and auxiliary lands are arranged at both ends of the plating line in the horizontal direction (row direction). It is a top view which shows the case.
  • FIG. 5B is a plan view equivalent to the case where a color inspection is performed before curing the sealing resin of the resin sealing substrate in FIG. 5B, and is provided at both ends of the plating lines in the vertical direction and the horizontal direction (matrix direction). It is a top view which shows the case where a land is arrange
  • (A) is a plan view when an LED chip is mounted on each conductive region of the wiring board
  • b) is a plan view when the element mounting board of (a) is sealed with resin, and (c).
  • FIG. 12 These are the top views at the time of separating into the some conventional LED light-emitting device from the resin sealing board
  • Embodiments 1 and 2 of the light-emitting element substrate and the manufacturing method thereof according to the present invention will be described in detail with reference to the drawings.
  • each thickness, length, etc. of the structural member in each figure are not limited to the structure to illustrate from a viewpoint on drawing preparation.
  • the technical features described in the first and second embodiments of the light emitting element substrate and the manufacturing method thereof of the present invention can be combined with each other to form a new technical scheme.
  • FIG. 1A is a plan view when an LED chip is mounted on each conductive region of a film wiring board in the LED light-emitting element substrate of Embodiment 1 of the present invention
  • FIG. 1B is a plan view of FIG.
  • FIG. 1C is a plan view of the element mounting substrate when sealed with a resin mixed with a phosphor
  • FIG. 1C is a color inspection before the resin sealing substrate of FIG. 1B is cured.
  • FIG. 1D is a plan view when the LED light emitting element substrate of FIG. 1C is separated into a plurality of LED light emitting devices.
  • a single film wiring board 1 has a plurality of conductive regions 2 and 3 corresponding to ⁇ polarities, here, 9 in 3 columns and 3 rows. There is no restriction in particular, and it is arranged in a two-dimensional matrix. Between the conductive regions 2 and 3 arranged in a matrix and the conductive regions 2 and 3 adjacent to the upper and lower sides, a plating line 4 is connected only in the vertical direction so that a large number of both conductive regions 2 and 3 are in a matrix. It is held in a shape. A predetermined voltage is applied to the plating line 4 in the vertical direction, and the copper foil surfaces of both conductive regions 2 and 3 of the film wiring board 1 are plated.
  • the plating line 4 connected to the annular outer peripheral conductive edge portion 4A (outer peripheral conductive portion) of the film wiring substrate 1 is cut at both ends of the vertical plating line 4 in one film wiring substrate 1. .
  • voltage application auxiliary lands 5 having a large area are arranged.
  • An LED chip 6 is die-bonded on each conductive region 2 of one film wiring board 1. Further, both electrode terminals of each LED chip 6 and both conductive regions 2 and 3 corresponding to ⁇ polarities are wire-bonded by gold wires 7, respectively. For example, when a + voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction, and a ⁇ voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction, they are surrounded by a broken line.
  • the three LED light emitting device units 8 arranged in parallel in the column direction emit light. Thus, by cutting the plating lead 4 so as to be separated from the annular outer peripheral conductive edge 4A, the LED chip 6 can emit light in the column direction after the LED chip 6 is mounted.
  • a plurality of LED chips 6 are placed above a plurality of LED chips 6 by a sealing resin 9 such as a silicone resin in which a predetermined amount of phosphor is mixed on a chip mounting substrate on which each LED chip 6 is mounted. Seal with resin.
  • a sealing resin 9 such as a silicone resin in which a predetermined amount of phosphor is mixed on a chip mounting substrate on which each LED chip 6 is mounted. Seal with resin.
  • the three LED light-emitting device portions 8A in the column direction after resin sealing are not yet cured immediately after the sealing resin 9 application step.
  • a positive voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction
  • a negative voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction.
  • the color can be inspected by sequentially emitting three parallel LED light emitting device portions 8A in the column direction from the left.
  • a sealing resin 9 is formed between the two conductive regions 2 and 3 arranged in a matrix and the two conductive regions 2 and 3 adjacent thereto. After curing, cut with a dicing blade or the like. As a result, the plurality of LED light emitting devices 10 for each of the conductive regions 2 and 3 and the LED chip 6 thereon can be singulated as shown in FIG.
  • FIG. 2 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG. 1, wherein FIG. 2 (a) is a plan view showing the electrolytic plating process, and FIG. 2 (b) is the plating.
  • FIG. 2 (c) is a plan view showing the LED chip and gold wire connecting step
  • FIG. 2 (d) is a plan view showing the resin sealing step
  • FIG. 2 (e) is the plan view showing the line cutting step.
  • FIG. 2F is a plan view showing the color separation step
  • FIG. 2F is a plan view showing the individualization step.
  • Electrolytic plating is performed by applying a voltage.
  • the plating line 4 in the entire vertical direction is connected to the annular outer peripheral conductive edge portion 4A of the thin and soft film wiring board 1, and by applying a predetermined voltage to this, all the two conductive regions 2 are connected.
  • 3 is set to a predetermined voltage, and the electroplating process can be performed on both the conductive regions 2 and 3 and the outer peripheral conductive edge portion 4A.
  • connection is cut with a laser, an etching process or a mold.
  • the LED chip 6 is mounted on each conductive region 2, and the LED chip 6 and both conductive regions 2, Wire bonding is performed between the three by the gold wire 7.
  • each LED chip 6 and the gold wire 7 are sealed with a sealing resin 9 such as silicone mixed with a predetermined phosphor at a predetermined ratio.
  • a sealing resin 9 such as silicone mixed with a predetermined phosphor at a predetermined ratio.
  • Stop For example, when a blue LED chip 6 is used, blue light is sealed with a resin sealing material mixed with a predetermined amount and a predetermined ratio of phosphors (red light and green light) that can convert blue light into white light. White light is emitted by the red light and the green light.
  • chromaticity adjustment using a phosphor is performed before the sealing resin 9 is cured. That is, the phosphor content is adjusted with respect to the sealing resin 9 based on the phosphor blending information before the sealing resin 9 is cured.
  • a positive voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction
  • a negative voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction, thereby being surrounded by a broken line.
  • the three LED light emitting device portions 8A arranged in parallel in the column direction can emit light.
  • the three LED light emitting device units 8A arranged in parallel are caused to emit light, and a color inspection is performed, and the amount of deviation or target phosphor amount is detected, and the chromaticity adjustment using the phosphor is performed.
  • the combination amount and ratio of the fluorescent substance obtained based on the color inspection result adjusts to the combination amount and ratio of the fluorescent substance obtained based on the color inspection result, and applies the sealing resin 9 mixed with the adjusted fluorescent substance on the uncured sealing resin 9 or By removing a part of the uncured sealing resin 9, the combination amount and ratio of the phosphors can be adjusted. Furthermore, the combination amount and ratio of the phosphors obtained based on the color inspection result are applied as “sealing resin 9 mixed with phosphors” in the resin sealing step.
  • a plurality of LED chips 6 in the column direction can emit light at the same time before the sealing resin is cured at the time of resin sealing, and the color inspection can be performed.
  • Correction contents (correction information) of body combination amount and ratio can be quickly fed back to the resin sealing process, and chromaticity adjustment using phosphors can be performed quickly, greatly reducing yield reduction. Can do.
  • a plurality of conductive regions 2 and 3 corresponding to ⁇ polarities are provided in a matrix on the film wiring board 1, and the LED chip 6 as each light emitting element is provided in each of the plurality of conductive regions 2 and 3.
  • the LED chip 6 as each light emitting element is provided in each of the plurality of conductive regions 2 and 3.
  • an LED light-emitting element substrate as a light-emitting element substrate in which the LED chip 6 is sealed with a sealing resin 9 containing a phosphor can be manufactured.
  • a protective tape is applied to the side of the plurality of LED light emitting devices 10 arranged in a matrix on the resin sealing substrate. After pasting, the LED light-emitting devices 10 are cut into pieces by cutting with a dicing blade or the like along the singulation cutting lines DL indicated by broken lines between the LED light-emitting devices 10.
  • the singulated cutting lines DL are indicated by broken grid lines between the conductive regions 2 and 3 arranged in a matrix and the adjacent conductive regions 2 and 3 adjacent thereto.
  • a plurality of conductive regions 2 and 3 corresponding to ⁇ polarities are provided in a matrix on the film wiring substrate 1, and a plurality of both conductive regions 2 and 3 are provided.
  • the row direction and the column direction necessary for plating the conductive regions 2 and 3 in the preceding process here, between the electrolytic plating process and the light-emitting element mounting process rather than the resin sealing process.
  • a plurality of conductive regions 2 and 3 are held by a plurality of plating lines 4 in at least one of the directions, and the plurality of plating lines 4 serve as an outer periphery of the film wiring board 1 as an outer periphery conductive portion. And a plating line cutting step of disconnecting from the conductive edge portion 4A.
  • the plurality of plating lines 4 are arranged only in the column direction and hold a plurality of both conductive regions 2 and 3.
  • the thin and soft film wiring board 1 provided with the wiring pattern capable of emitting light of the plurality of LED light emitting devices 10 in the column direction is subjected to the vertical direction (column direction) after the electrolytic plating process.
  • the LED chip 6 is mounted. Thereafter, light can be emitted by the plurality of LED chips 6 in the column direction, and a color inspection using a phosphor can be performed before the sealing resin is cured.
  • the phosphor compounding information can be fed back directly to the resin sealing process quickly by the color inspection in the resin sealing process, which could not be done in the past, and it is expected to have the effect of quickly suppressing the dispersion of the phosphor coating. This can lead to an improvement in yield and a reduction in lead time, and can respond to urgent requests from users.
  • the individual LED light emitting devices 10 are separated into individual pieces in the individualization step.
  • the present invention is not limited to this, and a plurality (three in this case) of parallel LED light emitting device portions 8A in one row direction are used. It can also be separated into individual pieces to form the column light emitting device 11 described later with reference to FIGS.
  • This singulation is performed by dividing a plurality of (in this case, 6) parallel LED light-emitting device sections in two rows and a plurality of (9 here) parallel LED light-emitting devices in three rows.
  • the column light emitting device 11 may be used.
  • the separation in the column direction may be performed in a state where auxiliary lands 5 for applying power are connected to the plating line 4 on both sides thereof.
  • the auxiliary land 5 can be used as a terminal portion as the column light emitting device 11. This is illustrated in FIG. 3 and FIG.
  • FIG. 3A is a plan view when an LED chip is mounted on each conductive region of the film wiring board in the modification of the light emitting device of Embodiment 1 of the present invention
  • FIG. 3 3) is a plan view in the case of sealing with a transparent resin mixed with a phosphor on the element mounting substrate
  • FIG. 3 (c) is a color inspection before curing the sealing resin of the resin sealing substrate in FIG. 3 (b).
  • FIG. 3D is a plan view when a column light emitting device is obtained by dividing the LED light emitting element substrate of FIG. 3C into a plurality of LED light emitting devices.
  • FIG. 4 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG. 3, wherein FIG. 4 (a) is a plan view showing the electrolytic plating process, and FIG. 4 (b) is the plating.
  • FIG. 4C is a plan view showing the LED chip and gold wire connection process
  • FIG. 4D is a plan view showing the resin sealing process
  • FIG. 4E is the plan view showing the line cutting process.
  • FIG. 4 (f) is a plan view showing the singulation process.
  • FIG. 4 (a) is a plan view showing the electrolytic plating process
  • FIG. 4 (b) is the plating.
  • FIG. 4C is a plan view showing the LED chip and gold wire connection process
  • FIG. 4D is a plan view showing the resin sealing process
  • FIG. 4E is the plan view showing the line cutting process.
  • FIG. 4 (f) is a plan view showing the singulation process.
  • FIG. 4 (a) is a plan view showing the electrolytic plat
  • the plating line 4 is connected only in the vertical direction so that the multiple conductive regions 2 and 3 are held in a matrix, and after the plating process, the plating line 4 is separated from the annular outer peripheral conductive edge 4A.
  • the plating lines 4 are connected in the vertical direction and the horizontal direction so that the multiple conductive regions 2 and 3 are held in a matrix, and the vertical direction and the horizontal direction after the plating process. A case where both ends of the plating line 4 are separated from the annular outer peripheral conductive edge 4A in both directions will be described.
  • FIG. 5A is a plan view when an LED chip is mounted on each conductive region of the film wiring board in the LED light-emitting element substrate of Embodiment 2 of the present invention
  • FIG. 5B is a plan view of FIG.
  • FIG. 5C is a plan view in the case of sealing with a resin mixed with a phosphor on the element mounting substrate of FIG. 5C, and a color inspection is performed before the sealing resin of the resin sealing substrate in FIG. 5B is cured.
  • FIG. 5D is a plan view in the case of dividing into a plurality of LED light-emitting devices after resin curing from FIG. 5C.
  • a single film wiring substrate 1 as a thin and flexible flexible substrate has a plurality of conductive regions 2 and 3 corresponding to ⁇ polarity, in this case, 9 in 3 columns and 3 rows.
  • conductive regions 2 and 3 are arranged in a two-dimensional matrix.
  • two plating lines 4 are connected in the vertical direction and the horizontal direction, so that a large number of both conductive regions. 2 and 3 are held in a matrix.
  • a predetermined voltage is applied to the vertical and horizontal plating lines 4 so that the copper foil surfaces of the conductive regions 2 and 3 of the film wiring board 1 are plated.
  • the plating lines connected to the rectangular annular outer peripheral conductive edge 4A (outer peripheral conductive portion) of the film wiring substrate 1 at both ends of the vertical and horizontal plating lines 4 in one film wiring substrate 1. 4 is disconnected.
  • the auxiliary lands 5 for applying voltage having an increased area are arranged at both ends of the plated line 4 in at least one of the cut vertical direction and horizontal direction (matrix direction) (here, the column direction). Has been.
  • auxiliary lands 5 for applying voltage having a large area are disposed at both ends of the cut plating line 4 in the vertical direction (column direction). Light emission in the column direction is possible.
  • voltage application auxiliary lands 5 having a large area are arranged at both ends of the cut lateral (row direction) plating line 4 so that light emission in the row direction is possible.
  • auxiliary lands 5 for voltage application having a large area are arranged at both ends of the cut vertical and horizontal (matrix direction) plating lines 4, respectively. Light can be emitted both in the direction and in the row direction.
  • FIG. 11 shows a case where a sealing resin 9A having a circular shape in plan view covering the LED chip 6 and its gold wire 7 is applied instead of the sealing resin 9 of FIG.
  • the sealing resin 9 of FIG. 5 (b) for example, nine products are collectively sealed with resin, but as shown in FIG. 11, the resin shape of the sealing resin 9A including the phosphor is the two conductive regions.
  • the circular shape for each of 2, 3 and the LED chip 6 thereon may be used.
  • auxiliary lands 5 are provided at both ends in the vertical direction and the plating lines 4 are connected in the vertical direction to hold a large number of both conductive regions 2, 3.
  • Auxiliary lands 5 may be provided and the plating lines 4 may be connected in the horizontal direction to hold a large number of both conductive regions 2 and 3, or the auxiliary lands 5 may be provided at both ends in the vertical and horizontal directions.
  • a plurality of conductive regions 2 and 3 may be held by being provided and connected to the plating line 4 in the vertical and horizontal directions.
  • An LED chip 6 is die-bonded on each conductive region 2 of one film wiring board 1. Further, both electrode terminals of each LED chip 6 and both conductive regions 2 and 3 corresponding to ⁇ polarities are wire-bonded by gold wires 7, respectively. For example, when a + voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction, and a ⁇ voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction, they are surrounded by a broken line.
  • the three LED light emitting device portions 8A arranged in parallel in the column direction emit light.
  • the LED chips 6 can emit light in the column direction after the LED chips 6 are mounted.
  • the positive electrode conductive region 2 is connected to the adjacent negative electrode conductive region 3 by the lateral plating line 4
  • the negative electrode conductive region 3 is connected to the adjacent positive electrode conductive region 3 in the lateral direction.
  • no current flows through the adjacent LED chips 6, so that only the LED chips 6 can emit light in the column direction.
  • a plurality of LED chips 6 are placed above a plurality of LED chips 6 by a sealing resin 9 such as silicon resin in which a predetermined amount of phosphor is mixed at a predetermined ratio on a chip mounting substrate on which each LED chip 6 is mounted. Seal with resin.
  • a sealing resin 9 such as silicon resin in which a predetermined amount of phosphor is mixed at a predetermined ratio on a chip mounting substrate on which each LED chip 6 is mounted. Seal with resin.
  • the three LED light-emitting device portions 8A in the column direction after resin sealing are not yet cured immediately after the sealing resin 9 application step.
  • a positive voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction
  • a negative voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction.
  • the color can be inspected by sequentially emitting three parallel LED light emitting device portions 8A in the column direction in order from the left.
  • both the conductive regions 2 and 3 and the LED chip 6 arranged in a matrix and both the conductive regions 2 and 3 and the LED adjacent thereto are arranged.
  • the space between the chips 6 is cut with a dicing blade or the like.
  • FIG. 6 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG. 5, wherein FIG. 6 (a) is a plan view showing the electrolytic plating process, and FIG. 6 (b) is the plating.
  • FIG. 6C is a plan view showing the LED chip and gold wire connection step
  • FIG. 6D is a plan view showing the resin sealing step
  • FIG. 6E is the plan view showing the line cutting step.
  • FIG. 6F is a plan view showing the color separation step
  • FIG. 6F is a plan view showing the individualization step.
  • the plurality of plating lines 4 in the vertical direction and the horizontal direction are used. Electrolytic plating is performed by applying a predetermined voltage to both the conductive regions 2 and 3. At this time, all the vertical and all horizontal plating lines 4 are connected to the annular outer peripheral conductive edge 4A of the thin and soft film wiring board 1, and by applying a predetermined voltage thereto, Electrolytic plating can be performed on both conductive regions 2 and 3 and outer peripheral conductive edge 4A by setting both conductive regions 2 and 3 to a predetermined voltage.
  • both end portions of the vertical and horizontal (matrix direction) plating lines 4 in the film wiring board 1 and the annular outer peripheral conductive end of the film wiring board 1 The connection with the edge 4A is cut with a laser, an etching process, a mold, or the like.
  • the LED chip 6 is mounted on each conductive region 2, and the gold wire is connected between the LED chip 6 and both the conductive regions 2, 3. Wire bonding is performed according to 7.
  • the LED chip 6 and the gold wire 7 are sealed with a sealing resin 9 such as silicon mixed with a predetermined phosphor at a predetermined ratio.
  • a sealing resin 9 such as silicon mixed with a predetermined phosphor at a predetermined ratio.
  • the phosphor red light and green light
  • the transparent resin sealing material mixed in a predetermined amount at a predetermined ratio
  • blue White light is emitted by light, red light, and green light.
  • chromaticity adjustment using a phosphor is performed before the sealing resin 9 is cured. That is, the phosphor content is adjusted with respect to the sealing resin 9 based on the phosphor blending information before the sealing resin 9 is cured.
  • a positive voltage is applied to the auxiliary lands 5 on the three conductive regions 2 side in the column direction
  • a negative voltage is applied to the auxiliary lands 5 on the three conductive regions 3 side in the column direction, thereby being surrounded by a broken line.
  • the three LED light emitting device portions 8A arranged in parallel in the column direction can emit light.
  • the three LED light emitting device sections 8A are caused to emit light to perform a color test, detect the amount of deviation from the reference amount or the phosphor blending information of the target phosphor amount, and adjust the chromaticity using the phosphor. .
  • the combination amount and ratio of the phosphor obtained based on the color inspection result adjusts to the combination amount and ratio of the phosphor obtained based on the color inspection result, and applies the sealing resin mixed with the adjusted phosphor on the uncured sealing resin or cures A part of the sealing resin that has not been removed can be removed to adjust the combination amount and ratio of the phosphors. Furthermore, the combination amount and ratio of the phosphors obtained based on the color inspection result are applied as “sealing resin 9 in which phosphors are mixed” in the resin sealing step, and are resin-sealed.
  • a plurality of LED chips 6 in the column direction can emit light at the same time before the sealing resin is cured at the time of resin sealing, and the color inspection can be performed.
  • Correction contents (correction information) of body combination amount and ratio can be quickly fed back to the resin sealing process, and chromaticity adjustment using phosphors can be performed quickly, greatly reducing yield reduction. Can do.
  • a plurality of conductive regions 2 and 3 corresponding to ⁇ polarities are provided in a matrix on the film wiring board 1, and the LED chip 6 as each light emitting element is provided in each of the plurality of conductive regions 2 and 3.
  • the LED chip 6 as each light emitting element is provided in each of the plurality of conductive regions 2 and 3.
  • an LED light-emitting element substrate as a light-emitting element substrate in which the LED chip 6 is sealed with a sealing resin 9 containing a phosphor can be manufactured.
  • a protective tape is applied to the side of the plurality of LED light emitting devices 10 arranged in a matrix on the resin sealing substrate. After affixing, it cut
  • the singulated cutting lines DL are shown by lattice-shaped broken lines between the two conductive regions 2 and 3 arranged in a matrix and the adjacent conductive regions 2 and 3 adjacent thereto.
  • a plurality of conductive regions 2 and 3 corresponding to ⁇ polarities are provided in a matrix on the film wiring substrate 1, and a plurality of both conductive regions 2 and 3 are provided.
  • a light emitting element mounting step in which the LED chip 6 as each light emitting element is connected and mounted, and a resin sealing in which the LED chip 6 and the gold wire 7 are sealed with a sealing resin 9 containing a phosphor.
  • a line necessary for plating the conductive regions 2 and 3 in a process preceding the resin sealing process here, between the electrolytic plating process and the light emitting element mounting process).
  • the plurality of conductive regions 2 and 3 are held by a plurality of plating lines 4 in at least one of the direction and the column direction, and the plurality of plating lines 4 are connected to the outer peripheral conductive portion of the film wiring board 1. Detach from the annular outer peripheral conductive edge portion 4A of Te has a plating line cutting step.
  • the plurality of plating lines 4 are arranged in the row direction and the column direction (vertical and horizontal directions) to hold the plurality of conductive regions 2 and 3.
  • the thin and soft film wiring board 1 provided with the wiring pattern capable of light emission of the plurality of LED light emitting devices 10 in the column direction is subjected to the electrolytic plating process, and then the vertical and horizontal directions (matrix direction).
  • the LED chip 6 is mounted. Thereafter, light can be emitted by the plurality of LED chips 6 in the column direction, and a color inspection using a phosphor can be performed before the sealing resin is cured.
  • the phosphor compounding information can be immediately fed back to the resin sealing process quickly by color inspection in the resin sealing process, which could not be done in the past, and it is expected to have the effect of quickly suppressing variation in the application of the phosphor. This can lead to an improvement in yield and a reduction in lead time, and can respond to urgent requests from users.
  • the individual LED light-emitting devices 10 are separated into individual pieces in the individualization step.
  • the present invention is not limited to this, and a plurality (three in this case) of parallel LED light-emitting devices 8A in a single row direction are used. It can also be separated into individual pieces to form the column light emitting device 11 described later with reference to FIGS.
  • This singulation is performed by dividing a plurality of (in this case, 6) parallel LED light-emitting device sections in two rows and a plurality of (9 here) parallel LED light-emitting devices in three rows.
  • the column light emitting device 11 may be used.
  • the separation in the column direction may be performed in a state where auxiliary lands 5 for applying power are connected to the plating line 4 on both sides thereof.
  • the auxiliary land 5 can be used as a terminal portion as the column light emitting device 11. This is shown in FIGS.
  • FIG. 7A is a plan view when an LED chip is mounted on each conductive region of the film wiring board in the modification of the light emitting device of Embodiment 1 of the present invention
  • FIG. 7 7) is a plan view in the case of sealing with a resin mixed with a phosphor on the element mounting substrate
  • FIG. 7 (c) is a color inspection before curing the sealing resin of the resin sealing substrate in FIG. 7 (b).
  • FIG. 7D is a plan view in the case where a column light emitting device is obtained by dividing into a plurality of LED light emitting devices after resin curing from FIG. 7C.
  • FIG. 8 is a plan view for explaining a method of manufacturing the plurality of LED light emitting devices of FIG. 7, wherein FIG. 8 (a) is a plan view showing the electrolytic plating process, and FIG. 8 (b) is the plating.
  • FIG. 8C is a plan view showing the LED chip and gold wire connecting step
  • FIG. 8D is a plan view showing the resin sealing step
  • FIG. 8E is the plan view showing the line cutting step.
  • FIG. 8F is a plan view showing the color separation step
  • the present invention provides an LED light emitting element substrate such as an LED module or an LED package or a laser element substrate in which a plurality of both conductive areas are provided in a matrix and each light emitting element is connected to each of the plurality of both conductive areas.
  • a plurality of LED chips in the column direction can be made to emit light at the same time before the sealing resin is cured at the time of resin sealing.
  • the correction contents can be quickly fed back to the resin sealing process, and the chromaticity adjustment using the phosphor can be quickly performed, so that the decrease in yield can be greatly suppressed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Device Packages (AREA)

Abstract

樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップを同時に発光させて色味検査を行うことができて、色味検査で不良が多い場合にその補正内容を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制する。 各LEDチップ6の上方を、蛍光体を含有した封止樹脂9で封止する樹脂封止工程とを有する発光素子基板の製造方法において、樹脂封止工程よりも前段工程(ここでは電解メッキ工程と発光素子搭載工程との間)で、両導電領域2,3のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方の方向の複数のメッキライン4により複数個の両導電領域2,3が保持されており、当該複数のメッキライン4をフィルム配線基板1の外周導電部としての環状の外周導電端縁部4Aから切り離すメッキライン切断工程を有している。

Description

発光素子基板およびその製造方法
 本発明は、両導電領域が複数個マトリクス状に設けられ、複数個の両導電領域にそれぞれ各発光素子が接続されて搭載された例えばLEDモジュールやLEDパッケージなどのLED発光素子基板やレーザ素子基板などの発光素子基板およびその製造方法に関する。
 従来、配線基板上に例えばLEDチップを搭載し、その上を透明樹脂で封止した表面実装型の発光装置としてのLEDモジュールやLEDパッケージがある。これらのLEDモジュールやLEDパッケージに用いられるLEDチップは、一般的に、例えばGaN系青色LEDチップが使用され、青色の光を白色に波長変換できる蛍光体を混入した樹脂封止材で封止して白色発光するうようになっている。
 図12(a)は、配線基板の各導電領域上にLEDチップを搭載した場合の平面図、図12(b)は、図12(a)の素子搭載基板上を透明樹脂で封止した場合の平面図、図12(c)は、図12(b)の樹脂封止基板から従来の複数のLED発光装置に個片化した場合の平面図である。
 図12(a)に示すように、1枚の配線基板100上には、±極性に対応した両導電領域101,102が複数個(ここでは9個であるが実際は多数個)、2次元状でマトリクス状に配置されている。マトリクス状に配置された両導電領域101,102と両導電領域101,102間には、縦横方向にメッキライン103が接続されて多数の両導電領域101,102を保持している。メッキライン103から所定電圧を印加して配線基材上の両導電領域101,102の銅箔表面にメッキ処理を施している。
 マトリクス状に配置された両導電領域101,102とこれに隣接した両導電領域101,102間に個片化切断ラインDLを格子状の破線で示している。
 1枚の配線基板100の各導電領域101上にはLEDチップ104がそれぞれダイボンドされている。さらに、各LEDチップ104の両電極端子と、±極性に対応した両導電領域101,102とを金ワイヤ105にてそれぞれワイヤボンディングしている。
 図12(b)では、LEDチップ104が搭載されたチップ搭載基板上に、蛍光体を混合した封止樹脂106によりLEDチップ104上を封止し、これを経て、LEDチップ104の上方に対応するように透明レンズを更に形成している。
 さらに、図12(b)の破線の個片化切断ラインDLに示すように、マトリクス状に配置された両導電領域101,102とこれに隣接する両導電領域101,102間をダイシングブレードなどで切断する。これによって、両導電領域101,102およびその上のLED素子104毎の複数のLED発光装置110に、図12(c)に示すように個片化される。
 ここで、上記従来の複数のLED発光装置の製造方法について、さらに繰り返して詳細に説明する。
 図13は、図12の従来の複数のLED発光装置の製造方法を説明するための平面図であって、図13(a)はその電解メッキ工程を示す平面図、図13(b)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、図13(c)はその樹脂封止工程を示す平面図、図13(d)はその個片化工程を示す平面図である。
 上記従来の複数のLED発光装置の製造方法は、まず、図13(a)の電解メッキ工程に示すように、縦横方向のメッキライン103を介して両導電領域101,102に電圧を印加して電解メッキ処理を行うことにより、両導電領域101,102上にメッキ処理を施す。
 次に、図13(b)のLEDチップおよび金ワイヤ接続工程に示すように、各導電領域101上にLEDチップ104をそれぞれ搭載し、LEDチップ104と両導電領域101,102間にそれぞれ金ワイヤ105にてワイヤボンディングする。
 続いて、図13(c)の樹脂封止工程に示すように、所定の蛍光体を混合した封止樹脂106により各LEDチップ104の上方に渡って樹脂封止する。例えば青色のLEDチップ104を使用し、青色の光を白色に波長変換できる蛍光体(赤色光と緑色光)を混入した透明樹脂封止材で封止して青色光と赤色光および緑色光とにより白色光を出射するようになっている。
 その後、図13(d)の個片化工程に示すように、樹脂封止基板上にマトリクス状に配置された複数のLED発光装置110側に保護テープを貼り付けた後に、各LED発光装置110間の破線の個片化切断ラインDLに沿ってダイシングブレードにより切断して複数のLED発光装置110に個片化する。
 ここで、多数のLEDチップを同時に光らせる従来の発光モジュールが特許文献1に開示されている。これを図14を用いて説明する。
 図14は、特許文献1に開示された従来の発光モジュールの一部構成例を示す平面図である。
 図14に示すように、従来の発光モジュール200は、マトリクス状に並んだ多数のデバイスホール201が穿設された絶縁基板202の一方の表面に配線パターン203が形成されている。この配線パターン203から各デバイスホール201内に一対の放熱性インナーリード204が延設されている。デバイスホール201内に嵌装されたLEDチップ205の電極端子が、デバイスホール201内に延設された放熱性インナーリード204と電気的に接続されている。LEDチップ205が発光する際に発生する熱の少なくとも一部が、デバイスホール201内に延設されてLEDチップ205と電気的に接続する放熱性インナーリード204から配線パターン203を介して外部に排熱される。
 これによって、多数のLEDチップ205を同時に光らせる従来の発光モジュール200が得られる。
特開2009-290167号公報
 図12(a)に示すように、配線基板100の両導電領域101,102上へのLEDチップ104の搭載後の上記従来の個片化前で樹脂封止前のLED発光装置Aは、配線基板100に行列方向にマトリクス状に多数配列されている。この個片化前のLED発光装置Aは、両導電領域101,102をメッキ処理のために所定電圧印加用の縦横方向のメッキライン103が複数の両導電領域101,102に接続されていると共に、平面視四角形枠状の外周端部の導電部Bも縦横方向のメッキライン103に接続されていることから、この時点では、例えば列方向の複数のLEDチップ104を同時に発光させることができず、色味検査は個片化後のLED発光装置110に対してのみ行っていた。これでは、色味検査で不良が多い場合に、チップ搭載工程後の樹脂封止工程にフィードバックして、蛍光体を用いた色度調整を行っても既に樹脂封止後で個片化後のLED発光装置110が多数製造されており、歩留まりが低下する。
 要するに、従来のLED発光装置110の製造方法では、蛍光体を含んだシリコン樹脂で樹脂封止した後の樹脂硬化後に個片化した上記従来のLED発光装置110の完成品の単独状態でしか、発光色の色検査を実施することができず、このことが上記従来のLED発光装置110の歩留低下の要因となっている。
 また、特許文献1に開示された従来の発光モジュール200では、多数のRGBのLEDチップを同時に光らせて白色光を発光させることができるものの、樹脂封止時に蛍光体を用いた色度調整のものとは全く異なる。
 本発明は、上記従来の問題を解決するもので、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップを同時に発光させて色味検査を行うことができて、色味検査で不良が多い場合にその補正内容を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することができる発光素子基板およびその製造方法を提供することを目的とする。
 本発明の発光素子基板は、配線基板に±極性に対応した両導電領域が複数個マトリクス状に設けられ、該複数個の両導電領域にそれぞれ各発光素子が接続されて搭載され、該各発光素子の上方が、蛍光体含有の封止樹脂で封止されている発光素子基板において、該両導電領域のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方向の複数のメッキラインにより該複数個の両導電領域が接続されており、当該複数のメッキラインは該配線基板の外周導電部と切り離されているものであり、そのことにより上記目的が達成される。
 また、好ましくは、本発明の発光素子基板における一方向の一または複数の発光素子を発光させて行った色味検査による蛍光体配合情報に基づいて目標発光色になるように、前記封止樹脂に配合する蛍光体量が調整されている。
 さらに、好ましくは、本発明の発光素子基板における蛍光体配合情報に基づく前記封止樹脂に対する蛍光体含有量の調整は、前記封止樹脂の硬化前に行われている。
 さらに、好ましくは、本発明の発光素子基板における複数のメッキラインは列方向にのみ配設されて前記複数個の両導電領域を接続している。
 さらに、好ましくは、本発明の発光素子基板における複数のメッキラインは行方向および列方向に配設されて前記複数個の両導電領域を接続している。
 さらに、好ましくは、本発明の発光素子基板における行方向および列方向のうちの少なくとも一方向の複数のメッキラインの両端部には、該メッキラインの幅よりも広い電源供給用の補助ランド部が設けられている。
 さらに、好ましくは、本発明の発光素子基板における配線基板は、フレキシブルなフィルム配線基板である。
 本発明の発光素子基板の製造方法は、配線基板に±極性に対応した両導電領域が複数個マトリクス状に設けられており、該複数個の両導電領域にそれぞれ各発光素子を接続して搭載する発光素子搭載工程と、該各発光素子の上方を、蛍光体を含有した封止樹脂で封止する樹脂封止工程とを有する発光素子基板の製造方法において、該樹脂封止工程よりも前段工程で、該両導電領域のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方向の複数のメッキラインにより該複数個の両導電領域が接続されており、当該複数のメッキラインを該配線基板の外周導電部と切り離すメッキライン切断工程を有するものであり、そのことにより上記目的が達成される。
 また、好ましくは、本発明の発光素子基板の製造方法における樹脂封止工程後に、前記一方向の一または複数の発光素子を発光させて色味検査を行う色味検査工程と、色味検査結果に基づいて目標とする発光色になるように蛍光体配合情報を該樹脂封止工程にフィードバックして前記封止樹脂に配合する蛍光体量を調整する蛍光体調整工程とを有している。
 さらに、好ましくは、本発明の発光素子基板の製造方法における樹脂封止工程へのフィードバックとして、前記封止樹脂の硬化前に該封止樹脂に対する蛍光体含有量の調整を行う。
 さらに、好ましくは、本発明の発光素子基板の製造方法における複数のメッキラインは列方向にのみ配設されて前記複数個の両導電領域を接続している。
 さらに、好ましくは、本発明の発光素子基板の製造方法における複数のメッキラインは行方向および列方向に配設されて前記複数個の両導電領域を接続している。
 さらに、好ましくは、本発明の発光素子基板の製造方法における行方向および列方向のうちの少なくとも一方向の複数のメッキラインの両端部に、該メッキラインの幅よりも広い電源供給用の補助ランド部を形成する。
 上記構成により、以下、本発明の作用を説明する。
 本発明においては、配線基板に±極性に対応した両導電領域が複数個マトリクス状に設けられ、複数個の両導電領域にそれぞれ各発光素子が接続されて搭載され、各発光素子の上方が、蛍光体含有の封止樹脂で封止されている発光素子基板において、両導電領域のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方向の複数のメッキラインにより複数個の両導電領域が接続されており、当該複数のメッキラインは配線基板の外周導電部と切り離されている。
 これによって、複数のメッキラインは配線基板の外周導電部と切り離されているために、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップを同時に発光させることが可能となる。これによって、色味検査を行うことができて、色味検査で不良の場合にその補正内容を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することが可能となる。
 このように、樹脂封止工程に素早くフィードバックできることから、リードタイムの短縮にも繋がり、ユーザの急な要望にも対応することが可能となって、蛍光体の塗布ばらつきを抑制できて色味検査でのばらつきも抑えることが可能となる。
 以上により、本発明によれば、複数のメッキラインは配線基板の外周導電部と切り離されているため、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップを同時に発光させて色味検査を行うことができる。これによって、色味検査で不良の場合にその補正内容を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することができる。
(a)は、本発明の実施形態1のLED発光素子基板におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、(b)は、(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、(c)は、(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、(d)は、(c)の樹脂硬化後のLED発光素子基板から複数のLED発光装置に個片化した場合の平面図である。 図1の複数のLED発光装置の製造方法を説明するための平面図であって、(a)はその電解メッキ工程を示す平面図、(b)は、そのメッキライン切断工程を示す平面図、(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、(d)はその樹脂封止工程を示す平面図、(e)はその色味検査工程を示す平面図、(f)はその個片化工程を示す平面図である。 (a)は、本発明の実施形態1のLED発光素子基板の変形例におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、(b)は、(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、(c)は、(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、(d)は、(c)の樹脂硬化後のLED発光素子基板から複数のLED発光装置に個片化して列発光デバイスを得る場合の平面図である。 図3の複数のLED発光装置の製造方法を説明するための平面図であって、(a)はその電解メッキ工程を示す平面図、(b)は、そのメッキライン切断工程を示す平面図、(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、(d)はその樹脂封止工程を示す平面図、(e)はその色味検査工程を示す平面図、(f)はその個片化工程を示す平面図である。 (a)は、本発明の実施形態2のLED発光素子基板におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、(b)は、(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、(c)は、(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、(d)は、(c)の樹脂硬化後のLED発光素子基板から複数のLED発光装置に個片化した場合の平面図である。 図5の複数のLED発光装置の製造方法を説明するための平面図であって、(a)はその電解メッキ工程を示す平面図、(b)は、そのメッキライン切断工程を示す平面図、(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、(d)はその樹脂封止工程を示す平面図、(e)はその色味検査工程を示す平面図、(f)はその個片化工程を示す平面図である。 (a)は、本発明の実施形態2のLED発光素子基板の変形例におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、(b)は、(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、(c)は、(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、(d)は、(c)の樹脂硬化後のLED発光素子基板から複数のLED発光装置に個片化して列発光デバイスを得る場合の平面図である。 図7の複数のLED発光装置の製造方法を説明するための平面図であって、(a)はその電解メッキ工程を示す平面図、(b)は、そのメッキライン切断工程を示す平面図、(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、(d)はその樹脂封止工程を示す平面図、(e)はその色味検査工程を示す平面図、(f)はその個片化工程を示す平面図である。 図5(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合と同等の平面図であって、横方向(行方向)のメッキラインの両端部に補助ランドが配置された場合を示す平面図である。 図5(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合と同等の平面図であって、縦方向および横方向(行列方向)のメッキラインの両端部にそれぞれ補助ランドが配置された場合を示す平面図である。 図5(b)の樹脂封止基板の封止樹脂に代えて、LEDチップおよびその金ワイヤ上を覆う平面視円形状の封止樹脂を施した場合を示す平面図である。 (a)は、配線基板の各導電領域上にLEDチップを搭載した場合の平面図、(b)は、(a)の素子搭載基板上を樹脂で封止した場合の平面図、(c)は、(b)の樹脂硬化後の樹脂封止基板から従来の複数のLED発光装置に個片化した場合の平面図である。 図12の従来の複数のLED発光装置の製造方法を説明するための平面図であって、(a)はその電解メッキ工程を示す平面図、(b)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、(c)はその樹脂封止工程を示す平面図、(d)はその個片化工程を示す平面図である。 特許文献1に開示された従来の発光モジュールの一部構成例を示す平面図である。
 1 フィルム配線基板
 2、3 導電領域
 4 メッキライン
 4A 環状の外周導電端縁部
 5 補助ランド
 6 LEDチップ
 7 金ワイヤ
 8、8A、8B LED発光装置部
 9、9A 封止樹脂
 10 LED発光装置
 11 列発光デバイス
 以下に、本発明の発光素子基板およびその製造方法の実施形態1、2について図面を参照しながら詳細に説明する。なお、各図における構成部材のそれぞれの厚みや長さなどは図面作成上の観点から、図示する構成に限定されるものではない。また、本発明の発光素子基板およびその製造方法の各実施形態1、2で記載されている技術特徴はお互いに組み合わせして新しい技術方案を形成することができる。
 (実施形態1)
 図1(a)は、本発明の実施形態1のLED発光素子基板におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、図1(b)は、図1(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、図1(c)は、図1(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、図1(d)は、図1(c)のLED発光素子基板から複数のLED発光装置に個片化した場合の平面図である。
 図1(a)に示すように、1枚のフィルム配線基板1に、±極性に対応した両導電領域2、3が複数個、ここでは3列3行の9個で示しているが、実際は特に制限がなく、2次元状でマトリクス状に配置されている。マトリクス状に配置された両導電領域2、3とこれに上下に隣接する両導電領域2、3間には、縦方向のみにメッキライン4が接続されて多数の両導電領域2、3がマトリクス状に保持されている。縦方向のメッキライン4には所定電圧が印加されてフィルム配線基板1の両導電領域2、3の銅箔表面にメッキ処理が施される。また、1枚のフィルム配線基板1における縦方向のメッキライン4の両端部で、フィルム配線基板1の環状の外周導電端縁部4A(外周導電部)に接続されるメッキライン4が切断される。この切断された縦方向のメッキライン4の両端部にはそれぞれ、面積を大きくした電圧印加用の補助ランド5が配置されている。
 1枚のフィルム配線基板1の各導電領域2上にはLEDチップ6がそれぞれダイボンドされている。さらに、各LEDチップ6の両電極端子と、±極性に対応した両導電領域2、3とを金ワイヤ7にてそれぞれワイヤボンディングしている。列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、また、列方向の3個の導電領域3側の補助ランド5に-電圧を印加すると、破線で囲まれた列方向の3個並列のLED発光装置部8が発光することになる。このように、メッキリード4を環状の外周導電端縁部4Aと切り離すように切断することにより、LEDチップ6を搭載後、列方向でのLEDチップ6の発光が可能となる。
 図1(b)では、各LEDチップ6がそれぞれ搭載されたチップ搭載基板上に、所定割合で所定量の蛍光体を混合したシリコーン樹脂などの封止樹脂9により複数のLEDチップ6の上方を樹脂封止する。
 図1(c)の色味検査では、樹脂封止後の列方向の3個のLED発光装置部8Aは、封止樹脂9の塗布工程直後でまだ樹脂硬化していない。このとき、列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、また、列方向の3個の導電領域3側の補助ランド5に-電圧を印加することにより、左から順に列方向の3個並列のLED発光装置部8Aを順次発光させて色味を検査することができる。
 さらに、図1(c)の破線の個片化切断ラインDLに示すように、マトリクス状に配置された両導電領域2、3とこれに隣接する両導電領域2、3間を封止樹脂9を硬化した後、ダイシングブレードなどで切断する。これによって、両導電領域2、3およびその上のLEDチップ6毎の複数のLED発光装置10に、図1(d)に示すように個片化することができる。
 ここで、上記複数のLED発光装置10の製造方法について、さらに繰り返して詳細に説明する。
 図2は、図1の複数のLED発光装置の製造方法を説明するための平面図であって、図2(a)はその電解メッキ工程を示す平面図、図2(b)は、そのメッキライン切断工程を示す平面図、図2(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、図2(d)はその樹脂封止工程を示す平面図、図2(e)はその色味検査工程を示す平面図、図2(f)はその個片化工程を示す平面図である。
 本実施形態1の複数のLED発光装置10の製造方法は、まず、図2(a)の電解メッキ工程に示すように、縦方向のみのメッキライン4を介して両導電領域2、3に所定電圧を印加して電解メッキ処理を行う。このとき、薄くて柔らかいフィルム配線基板1の環状の外周導電端縁部4Aには全縦方向のメッキライン4が接続されており、これに所定電圧を印加することにより、全ての両導電領域2、3を所定電圧にして、両導電領域2、3および外周導電端縁部4A上に電解メッキ処理を行うことができる。
 次に、図2(b)のメッキライン切断工程に示すように、フィルム配線基板1における縦方向のメッキライン4の両端部と、フィルム配線基板1の環状の外周導電端縁部4Aとの間の接続をレーザやエッチング処理や金型などで切断する。
 続いて、図2(c)のLEDチップおよび金ワイヤ接続工程(発光素子搭載工程)に示すように、各導電領域2上にLEDチップ6をそれぞれ搭載し、LEDチップ6と両導電領域2、3間にそれぞれ金ワイヤ7によりワイヤボンディングする。
 続いて、図2(d)の樹脂封止工程に示すように、所定の蛍光体を所定の割合で混合したシリコーンなどの封止樹脂9により各LEDチップ6および金ワイヤ7の上方を樹脂封止する。例えば青色のLEDチップ6を使用する場合に、青色の光を白色に波長変換できる蛍光体(赤色光と緑色光)を所定量、所定割合で混入した樹脂封止材で封止して青色光と赤色光および緑色光とにより白色光を出射させる。
 その後、図2(e)の色味検査工程に示すように、蛍光体を用いた色度調整を封止樹脂9が硬化する前に行う。即ち、蛍光体配合情報に基づく封止樹脂9に対する蛍光体含有量の調整は、封止樹脂9の硬化前に行う。まず、列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、列方向の3個の導電領域3側の補助ランド5に-電圧を印加することにより、破線で囲まれた列方向の3個並列のLED発光装置部8Aの発光が可能となる。3個並列のLED発光装置部8Aを発光させて色味検査を行い、そのずれ量または目標蛍光体量の蛍光体配合情報を検出して蛍光体を用いた色度調整を行う。
 例えば、色味検査結果に基づいて得た蛍光体の組み合わせ量および割合に調整し、その調整した蛍光体を混合した封止樹脂9を、硬化していない封止樹脂9上に塗布するかまたは、硬化していない封止樹脂9の一部を取り去って蛍光体の組み合わせ量および割合を調整することができる。さらに、色味検査結果に基づいて得た蛍光体の組み合わせ量および割合を樹脂封止工程にて「蛍光体を混合した封止樹脂9」として塗布する。
 このように、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップ6を同時に発光させて色味検査を行うことができて、色味検査で不良の場合に、その蛍光体の組み合わせ量および割合の補正内容(補正情報)を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することができる。
 このようにして、フィルム配線基板1上に±極性に対応した両導電領域2,3が複数個マトリクス状に設けられ、複数個の両導電領域2,3にそれぞれ各発光素子としてのLEDチップ6が接続されて搭載され、各LEDチップ6の上方を、蛍光体が含有された封止樹脂9で封止された発光素子基板としてのLED発光素子基板を製造することができる。
 次に、図2(f)の個片化工程に示すように、封止樹脂9を硬化した後、樹脂封止基板上にマトリクス状に配置された複数のLED発光装置10側に保護テープを貼り付けた後に、各LED発光装置10間の破線に示す個片化切断ラインDLに沿ってダイシングブレードなどにより切断して複数のLED発光装置10に個片化する。
 図2(e)では、マトリクス状に配置された両導電領域2、3とこれに隣接した両導電領域2、3間に個片化切断ラインDLを格子状の破線で示している。
 要するに、本実施形態1の発光素子基板の製造方法は、フィルム配線基板1上に±極性に対応した両導電領域2,3が複数個マトリクス状に設けられ、複数個の両導電領域2,3にそれぞれ各発光素子としてのLEDチップ6を接続して搭載する発光素子搭載工程と、各LEDチップ6の上方を、蛍光体を含有した封止樹脂9で封止する樹脂封止工程とを有する発光素子基板の製造方法において、樹脂封止工程よりも前段工程(ここでは電解メッキ工程と発光素子搭載工程との間)で、両導電領域2,3のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方の方向の複数のメッキライン4により複数個の両導電領域2,3が保持されており、当該複数のメッキライン4をフィルム配線基板1の外周導電部としての環状の外周導電端縁部4Aから切り離すメッキライン切断工程を有している。本実施形態1では、複数のメッキライン4は列方向にのみ配設されて複数個の両導電領域2,3を保持している場合である。
 以上により、本実施形態1によれば、列方向での複数のLED発光装置10の発光が可能な配線パターンを施した薄くて軟らかいフィルム配線基板1を電解メッキ処理後に、縦方向(列方向)のみの複数のメッキリード4を切断した後に、LEDチップ6を搭載する。その後、列方向での複数のLEDチップ6による発光が可能となり、蛍光体を用いた色度調整を封止樹脂を硬化する前に、色味検査を実施することが可能となる。これによって、従来では行えなかった樹脂封止工程での色味検査によって蛍光体配合情報を素早く樹脂封止工程に直にフィードバックすることができて、蛍光体の塗布バラツキを素早く抑制できる効果が期待でき、歩留の向上や、リードタイムの短縮にもつながり、ユーザの急な要望にも対応できるようになる。
 なお、本実施形態1では、個片化工程において単独のLED発光装置10に個片化したが、これに限らず、1列方向の複数個(ここでは3個)並列のLED発光装置部8A毎に個片化して図3および図4で後述する列発光デバイス11とすることもできる。この個片化は、2列方向の複数個(ここでは6個)並列のLED発光装置部や、3列方向の複数個(ここでは9個)並列のLED発光装置部毎に個片化して列発光デバイス11としてもよい。列方向の個片化は、その両側に電源印加用の補助ランド5をメッキライン4に接続した状態で個片化してもよい。補助ランド5を、列発光デバイス11としての端子部として利用することができる。これを図3および図4に示している。
 図3(a)は、本発明の実施形態1の発光装置の変形例におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、図3(b)は、図3(a)の素子搭載基板上に蛍光体を混合した透明樹脂で封止した場合の平面図、図3(c)は、図3(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、図3(d)は、図3(c)のLED発光素子基板から複数のLED発光装置に個片化して列発光デバイスを得る場合の平面図である。
 図4は、図3の複数のLED発光装置の製造方法を説明するための平面図であって、図4(a)はその電解メッキ工程を示す平面図、図4(b)は、そのメッキライン切断工程を示す平面図、図4(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、図4(d)はその樹脂封止工程を示す平面図、図4(e)はその色味検査工程を示す平面図、図4(f)はその個片化工程を示す平面図である。
 (実施形態2)
 上記実施形態1では、縦方向のみにメッキライン4が接続されて多数の両導電領域2、3がマトリクス状に保持され、かつメッキ処理後にメッキライン4を環状の外周導電端縁部4Aと切り離している場合について説明したが、本実施形態2では、縦方向および横方向にメッキライン4が接続されて多数の両導電領域2、3がマトリクス状に保持され、かつメッキ処理後に縦方向および横方向共にメッキライン4の両端を環状の外周導電端縁部4Aから切り離している場合について説明する。
 図5(a)は、本発明の実施形態2のLED発光素子基板におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、図5(b)は、図5(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、図5(c)は、図5(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、図5(d)は、図5(c)から樹脂硬化後に複数のLED発光装置に個片化した場合の平面図である。
 図5(a)に示すように、薄くて柔らかいフレキシブル基板としての1枚のフィルム配線基板1に、±極性に対応した両導電領域2、3が複数個、ここでは3列3行の9個で示しているが、実際は特に制限がなく、2次元状でマトリクス状に配置されている。マトリクス状に配置された両導電領域2、3とこれに上下に隣接する両導電領域2、3間には、縦方向および横方向にメッキライン4が2ラインずつ接続されて多数の両導電領域2、3がマトリクス状に保持されている。縦方向および横方向のメッキライン4には所定電圧が印加されてフィルム配線基板1の両導電領域2、3の銅箔表面にメッキ処理が施されている。また、1枚のフィルム配線基板1における縦方向および横方向のメッキライン4の両端部で、フィルム配線基板1の4角形環状の外周導電端縁部4A(外周導電部)に接続されるメッキライン4が切断されている。この切断された縦方向および横方向(行列方向)のうちの少なくとも一方の方向(ここでは列方向)のメッキライン4の両端部にはそれぞれ、面積を大きくした電圧印加用の補助ランド5が配置されている。
 なお、図5(a)~図5(c)では、切断された縦方向(列方向)のメッキライン4の両端部にはそれぞれ、面積を大きくした電圧印加用の補助ランド5が配置されて列方向の発光が可能である。また、図9では、切断された横方向(行方向)のメッキライン4の両端部にはそれぞれ、面積を大きくした電圧印加用の補助ランド5が配置されて行方向の発光が可能である。さらに、図10では、切断された縦方向および横方向(行列方向)のメッキライン4の両端部にはそれぞれ、面積を大きくした電圧印加用の補助ランド5が配置されて、選択することにより列方向にも行方向にも発光が可能である。図11では、図5(b)の封止樹脂9に代えて、LEDチップ6およびその金ワイヤ7上を覆う平面視円形状の封止樹脂9Aを施した場合を示している。図5(b)の封止樹脂9では例えば9個の製品を一括で樹脂封止しているが、図11に示すように、蛍光体を含む封止樹脂9Aの樹脂形状は、両導電領域2、3およびその上のLEDチップ6毎の円形状であってもよい。
 なお、図11では、縦方向両端に補助ランド5が設けられて縦方向にメッキライン4が接続されて多数の両導電領域2、3が保持されているが、これに限らず、横方向両端に補助ランド5が設けられて横方向にメッキライン4が接続されて多数の両導電領域2、3が保持されていてもよいし、または、縦方向および横方向の両端に補助ランド5がそれぞれ設けられて縦方向および横方向にメッキライン4が接続されて多数の両導電領域2、3が保持されていてもよい。
 1枚のフィルム配線基板1の各導電領域2上にはLEDチップ6がそれぞれダイボンドされている。さらに、各LEDチップ6の両電極端子と、±極性に対応した両導電領域2、3とを金ワイヤ7にてそれぞれワイヤボンディングしている。列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、また、列方向の3個の導電領域3側の補助ランド5に-電圧を印加すると、破線で囲まれた列方向の3個並列のLED発光装置部8Aが発光することになる。このように、行列方向の各メッキリード4を環状の外周導電端縁部4Aと切り離すように切断することにより、LEDチップ6を搭載後、列方向でのLEDチップ6の発光が可能となる。この場合、+極の導電領域2は、隣接する-極の導電領域3と横方向のメッキライン4により接続され、-極の導電領域3は、隣接する+極の導電領域3と横方向のメッキライン4により接続されているが、両隣接するLEDチップ6には電流が流れないので、列方向でのLEDチップ6のみの発光が可能となる。
 図5(b)では、各LEDチップ6がそれぞれ搭載されたチップ搭載基板上に、所定割合で所定量の蛍光体を混合したシリコン樹脂などの封止樹脂9により複数のLEDチップ6の上方を樹脂封止する。
 図5(c)の色味検査では、樹脂封止後の列方向の3個のLED発光装置部8Aは、封止樹脂9の塗布工程直後でまだ樹脂硬化していない。このときに、列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、また、列方向の3個の導電領域3側の補助ランド5に-電圧を印加することにより、左から順に列方向の3個並列のLED発光装置部8Aを順次発光させて色味を検査することができる。
 さらに、図5(c)の破線の個片化切断ラインDLに示すように、マトリクス状に配置された両導電領域2、3およびLEDチップ6とこれに隣接する両導電領域2、3およびLEDチップ6間をダイシングブレードなどで切断する。これによって、両導電領域2、3およびその上のLEDチップ6毎の複数のLED発光装置10に、図5(d)に示すように個片化することができる。
 ここで、上記複数のLED発光装置10の製造方法について、さらに繰り返して詳細に説明する。
 図6は、図5の複数のLED発光装置の製造方法を説明するための平面図であって、図6(a)はその電解メッキ工程を示す平面図、図6(b)は、そのメッキライン切断工程を示す平面図、図6(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、図6(d)はその樹脂封止工程を示す平面図、図6(e)はその色味検査工程を示す平面図、図6(f)はその個片化工程を示す平面図である。
 本実施形態2の複数のLED発光装置10の製造方法は、まず、図6(a)の電解メッキ工程に示すように、縦方向および横方向(行列方向)の複数のメッキライン4を介して両導電領域2、3に所定電圧を印加して電解メッキ処理を行う。このとき、薄くて柔らかいフィルム配線基板1の環状の外周導電端縁部4Aには全縦方向および全横方向のメッキライン4が接続されており、これに所定電圧を印加することにより、全ての両導電領域2、3を所定電圧にして、両導電領域2、3および外周導電端縁部4A上に電解メッキ処理を行うことができる。
 次に、図6(b)のメッキライン切断工程に示すように、フィルム配線基板1における縦および横方向(行列方向)のメッキライン4の両端部と、フィルム配線基板1の環状の外周導電端縁部4Aとの間の接続をレーザやエッチング処理や金型などで切断する。
 続いて、図6(c)のLEDチップおよび金ワイヤ接続工程に示すように、各導電領域2上にLEDチップ6をそれぞれ搭載し、LEDチップ6と両導電領域2、3間にそれぞれ金ワイヤ7によりワイヤボンディングする。
 続いて、図6(d)の樹脂封止工程に示すように、所定の蛍光体を所定の割合で混合したシリコンなどの封止樹脂9により各LEDチップ6および金ワイヤ7の上方を樹脂封止する。例えば青色のLEDチップ6を使用する場合に、青色の光を白色に波長変換できる蛍光体(赤色光と緑色光)を所定量、所定割合で混入した透明樹脂封止材で封止して青色光と赤色光および緑色光とにより白色光を出射させる。
 その後、図6(e)の色味検査工程に示すように、蛍光体を用いた色度調整を封止樹脂9が硬化する前に行う。即ち、蛍光体配合情報に基づく封止樹脂9に対する蛍光体含有量の調整は、封止樹脂9の硬化前に行う。まず、列方向の3個の導電領域2側の補助ランド5にたとえば+電圧を印加し、列方向の3個の導電領域3側の補助ランド5に-電圧を印加することにより、破線で囲まれた列方向の3個並列のLED発光装置部8Aの発光が可能となる。3個並列のLED発光装置部8Aを発光させて色味検査を行い、その基準量からのずれ量または目標蛍光体量の蛍光体配合情報を検出して蛍光体を用いた色度調整を行う。
 例えば、色味検査結果に基づいて得た蛍光体の組み合わせ量および割合に調整し、その調整した蛍光体を混合した封止樹脂を、硬化していない封止樹脂上に塗布するかまたは、硬化していない封止樹脂の一部を取り去って蛍光体の組み合わせ量および割合を調整することができる。さらに、色味検査結果に基づいて得た蛍光体の組み合わせ量および割合を樹脂封止工程にて「蛍光体を混合した封止樹脂9」として塗布して樹脂封止する。
 このように、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップ6を同時に発光させて色味検査を行うことができて、色味検査で不良の場合に、その蛍光体の組み合わせ量および割合の補正内容(補正情報)を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することができる。
 このようにして、フィルム配線基板1上に±極性に対応した両導電領域2,3が複数個マトリクス状に設けられ、複数個の両導電領域2,3にそれぞれ各発光素子としてのLEDチップ6が接続されて搭載され、各LEDチップ6の上方を、蛍光体が含有された封止樹脂9で封止された発光素子基板としてのLED発光素子基板を製造することができる。
 次に、図6(f)の個片化工程に示すように、封止樹脂9を硬化した後、樹脂封止基板上にマトリクス状に配置された複数のLED発光装置10側に保護テープを貼り付けた後に、各LED発光装置10間の破線に示す個片化切断ラインDLに沿ってダイシングブレードにより切断して複数のLED発光装置10に個片化する。
 図6(e)では、マトリクス状に配置された両導電領域2、3とこれに隣接した両導電領域2、3間に個片化切断ラインDLを格子状の破線でに示している。
 要するに、本実施形態2の発光素子基板の製造方法は、フィルム配線基板1上に±極性に対応した両導電領域2,3が複数個マトリクス状に設けられ、複数個の両導電領域2,3にそれぞれ各発光素子としてのLEDチップ6を接続して搭載する発光素子搭載工程と、各LEDチップ6および金ワイヤ7の上方を、蛍光体を含有した封止樹脂9で封止する樹脂封止工程とを有する発光素子基板の製造方法において、樹脂封止工程よりも前段工程(ここでは電解メッキ工程と発光素子搭載工程との間)で、両導電領域2,3のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方の方向の複数のメッキライン4により複数個の両導電領域2,3が保持されており、当該複数のメッキライン4をフィルム配線基板1の外周導電部としての環状の外周導電端縁部4Aから切り離すメッキライン切断工程を有している。本実施形態2では、複数のメッキライン4は行方向および列方向(縦横方向)に配設されて複数個の両導電領域2,3を保持している場合である。
 以上により、本実施形態2によれば、列方向での複数のLED発光装置10の発光が可能な配線パターンを施した薄くて軟らかいフィルム配線基板1を電解メッキ処理後に、縦横方向(行列方向)の複数のメッキリード4を切断した後に、LEDチップ6を搭載する。その後、列方向での複数のLEDチップ6による発光が可能となり、蛍光体を用いた色度調整を封止樹脂を硬化する前に、色味検査を実施することが可能となる。これによって、従来では行えなかった樹脂封止工程での色味検査によって蛍光体配合情報を素早く樹脂封止工程に直にフィードバックすることができて、蛍光体の塗布バラツキを素早く抑制できる効果が期待でき、歩留の向上や、リードタイムの短縮にもつながり、ユーザの急な要望にも対応できるようになる。
 なお、本実施形態2では、個片化工程において単独のLED発光装置10に個片化したが、これに限らず、1列方向の複数個(ここでは3個)並列のLED発光装置部8A毎に個片化して図7および図8で後述する列発光デバイス11とすることもできる。この個片化は、2列方向の複数個(ここでは6個)並列のLED発光装置部や、3列方向の複数個(ここでは9個)並列のLED発光装置部毎に個片化して列発光デバイス11としてもよい。列方向の個片化は、その両側に電源印加用の補助ランド5をメッキライン4に接続した状態で個片化してもよい。補助ランド5を、列発光デバイス11としての端子部として利用することができる。これを図7および図8に示している。
 図7(a)は、本発明の実施形態1の発光装置の変形例におけるフィルム配線基板の各導電領域上にLEDチップを搭載した場合の平面図、図7(b)は、図7(a)の素子搭載基板上に蛍光体を混合した樹脂で封止した場合の平面図、図7(c)は、図7(b)の樹脂封止基板の封止樹脂硬化前に色味検査を行う場合の平面図、図7(d)は、図7(c)から樹脂硬化後に複数のLED発光装置に個片化して列発光デバイスを得る場合の平面図である。
 図8は、図7の複数のLED発光装置の製造方法を説明するための平面図であって、図8(a)はその電解メッキ工程を示す平面図、図8(b)は、そのメッキライン切断工程を示す平面図、図8(c)はそのLEDチップおよび金ワイヤ接続工程を示す平面図、図8(d)はその樹脂封止工程を示す平面図、図8(e)はその色味検査工程を示す平面図、図8(f)はその個片化工程を示す平面図である。
 なお、以上のように、本発明の好ましい実施形態1、2を用いて本発明を例示してきたが、本発明は、この実施形態1、2に限定して解釈されるべきものではない。本発明は、特許請求の範囲によってのみその範囲が解釈されるべきであることが理解される。当業者は、本発明の具体的な好ましい実施形態1、2の記載から、本発明の記載および技術常識に基づいて等価な範囲を実施することができることが理解される。本明細書において引用した特許、特許出願および文献は、その内容自体が具体的に本明細書に記載されているのと同様にその内容が本明細書に対する参考として援用されるべきであることが理解される。
 本発明は、両導電領域が複数個マトリクス状に設けられ、複数個の両導電領域にそれぞれ各発光素子が接続されて搭載された例えばLEDモジュールやLEDパッケージなどのLED発光素子基板やレーザ素子基板などの発光素子基板およびその製造方法の分野において、樹脂封止時で封止樹脂硬化前に例えば列方向の複数のLEDチップを同時に発光させて色味検査を行うことができて、色味検査で不良が多い場合にその補正内容を、樹脂封止工程に素早くフィードバックできて、蛍光体を用いた色度調整を素早く行うことができて歩留の低下を大幅に抑制することができる。

Claims (13)

  1.  配線基板に±極性に対応した両導電領域が複数個マトリクス状に設けられ、該複数個の両導電領域にそれぞれ各発光素子が接続されて搭載され、該各発光素子の上方が、蛍光体含有の封止樹脂で封止されている発光素子基板において、
     該両導電領域のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方向の複数のメッキラインにより該複数個の両導電領域が接続されており、当該複数のメッキラインは該配線基板の外周導電部と切り離されている発光素子基板。
  2.  前記一方向の一または複数の発光素子を発光させて行った色味検査による蛍光体配合情報に基づいて目標発光色になるように、前記封止樹脂に配合する蛍光体量が調整されている請求項1に記載の発光素子基板。
  3.  前記蛍光体配合情報に基づく前記封止樹脂に対する蛍光体含有量の調整は、前記封止樹脂の硬化前に行われている請求項2に記載の発光素子基板。
  4.  前記複数のメッキラインは列方向にのみ配設されて前記複数個の両導電領域を接続している請求項1に記載の発光素子基板。
  5.  前記複数のメッキラインは行方向および列方向に配設されて前記複数個の両導電領域を接続している請求項1に記載の発光素子基板。
  6.  前記行方向および列方向のうちの少なくとも一方向の複数のメッキラインの両端部には、該メッキラインの幅よりも広い電源供給用の補助ランド部が設けられている請求項1に記載の発光素子基板。
  7.  前記配線基板は、フレキシブルなフィルム配線基板である請求項1に記載の発光素子基板。
  8.  配線基板に±極性に対応した両導電領域が複数個マトリクス状に設けられており、該複数個の両導電領域にそれぞれ各発光素子を接続して搭載する発光素子搭載工程と、該各発光素子の上方を、蛍光体を含有した封止樹脂で封止する樹脂封止工程とを有する発光素子基板の製造方法において、
     該樹脂封止工程よりも前段工程で、該両導電領域のメッキ処理時に必要な行方向および列方向のうちの少なくとも一方向の複数のメッキラインにより該複数個の両導電領域が接続されており、当該複数のメッキラインを該配線基板の外周導電部と切り離すメッキライン切断工程を有する発光素子基板の製造方法。
  9.  前記樹脂封止工程後に、前記一方向の一または複数の発光素子を発光させて色味検査を行う色味検査工程と、色味検査結果に基づいて目標とする発光色になるように蛍光体配合情報を該樹脂封止工程にフィードバックして前記封止樹脂に配合する蛍光体量を調整する蛍光体調整工程とを有している請求項8に記載の発光素子基板の製造方法。
  10.  前記樹脂封止工程へのフィードバックとして、前記封止樹脂の硬化前に該封止樹脂に対する蛍光体含有量の調整を行う請求項9に記載の発光素子基板の製造方法。
  11.  前記複数のメッキラインは列方向にのみ配設されて前記複数個の両導電領域を接続している請求項8に記載の発光素子基板の製造方法。
  12.  前記複数のメッキラインは行方向および列方向に配設されて前記複数個の両導電領域を接続している請求項8に記載の発光素子基板の製造方法。
  13.  前記行方向および列方向のうちの少なくとも一方向の複数のメッキラインの両端部に、該メッキラインの幅よりも広い電源供給用の補助ランド部を形成する請求項8に記載の発光素子基板の製造方法。
PCT/JP2013/005158 2012-09-06 2013-09-02 発光素子基板およびその製造方法 WO2014038169A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-196577 2012-09-06
JP2012196577 2012-09-06

Publications (1)

Publication Number Publication Date
WO2014038169A1 true WO2014038169A1 (ja) 2014-03-13

Family

ID=50236798

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/005158 WO2014038169A1 (ja) 2012-09-06 2013-09-02 発光素子基板およびその製造方法

Country Status (1)

Country Link
WO (1) WO2014038169A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015056524A1 (ja) * 2013-10-16 2015-04-23 日東電工株式会社 蛍光体シートの評価方法およびその製造方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004103993A (ja) * 2002-09-12 2004-04-02 Ichikoh Ind Ltd Led設置用フレキシブル基板及びそのled設置用フレキシブル基板を用いた車両用灯具
JP2007258318A (ja) * 2006-03-22 2007-10-04 Ngk Spark Plug Co Ltd 多数個取り配線基板
JP2007317981A (ja) * 2006-05-29 2007-12-06 Sharp Corp フレキシブルプリント配線板及び液晶モジュールのバックライト装置
JP2008270314A (ja) * 2007-04-17 2008-11-06 Toyoda Gosei Co Ltd 発光装置及び発光装置の製造方法
JP2009088190A (ja) * 2007-09-28 2009-04-23 Panasonic Corp 実装基板およびledモジュール
JP2009182307A (ja) * 2008-02-01 2009-08-13 Nichia Corp 発光装置の製造方法及び発光装置
JP2011216588A (ja) * 2010-03-31 2011-10-27 Toshiba Corp 発光素子モジュール基板、発光素子モジュール及び照明装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004103993A (ja) * 2002-09-12 2004-04-02 Ichikoh Ind Ltd Led設置用フレキシブル基板及びそのled設置用フレキシブル基板を用いた車両用灯具
JP2007258318A (ja) * 2006-03-22 2007-10-04 Ngk Spark Plug Co Ltd 多数個取り配線基板
JP2007317981A (ja) * 2006-05-29 2007-12-06 Sharp Corp フレキシブルプリント配線板及び液晶モジュールのバックライト装置
JP2008270314A (ja) * 2007-04-17 2008-11-06 Toyoda Gosei Co Ltd 発光装置及び発光装置の製造方法
JP2009088190A (ja) * 2007-09-28 2009-04-23 Panasonic Corp 実装基板およびledモジュール
JP2009182307A (ja) * 2008-02-01 2009-08-13 Nichia Corp 発光装置の製造方法及び発光装置
JP2011216588A (ja) * 2010-03-31 2011-10-27 Toshiba Corp 発光素子モジュール基板、発光素子モジュール及び照明装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015056524A1 (ja) * 2013-10-16 2015-04-23 日東電工株式会社 蛍光体シートの評価方法およびその製造方法

Similar Documents

Publication Publication Date Title
US10431567B2 (en) White ceramic LED package
US9512968B2 (en) LED module
US20120028375A1 (en) Inspection method of light-emitting device and processing method after inspection of light-emitting device
JP6126752B2 (ja) 半導体装置及びその製造方法
JP2014112669A (ja) 半導体発光装置及びその製造方法
EP2312657B1 (en) Method of manufacturing light emitting diode device
JP6007249B2 (ja) 列発光装置およびその製造方法
US10784429B2 (en) Light emitting element package with thin film pad and manufacturing method thereof
TW201304203A (zh) 發光模組及其製造方法
US20120015463A1 (en) Method for manufacturing light-emitting device
TW201434177A (zh) 發光二極體的轉置基材與使用該轉置基材的發光裝置製造方法
US11145795B2 (en) Light emitting apparatus and method for manufacturing same
US9379292B2 (en) LED light source packaging method, LED light source package structure and light source module
US20120021542A1 (en) Method of packaging light emitting device
US20130001623A1 (en) Light-emitting apparatus and manufacturing method thereof
JP5737083B2 (ja) Led光源装置
WO2014038169A1 (ja) 発光素子基板およびその製造方法
JP2011091204A (ja) Led光源装置の製造方法
US10608146B2 (en) Production of radiation-emitting components
EP3144984A1 (en) Method for manufacturing light-emitting diode package
JP2011100853A (ja) Led装置の製造方法
US8878216B2 (en) Light emitting diode module and method for manufacturing the same
US8939613B2 (en) Light-emitting diode die packages and methods for producing
KR20130077058A (ko) 단차를 갖는 세라믹 led 패키지 및 그 형성방법
US9685595B1 (en) Light-emitting diode chip packages and methods for manufacture thereof

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13835391

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13835391

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP