WO2011116699A1 - 一种时钟同步的方法、装置和系统 - Google Patents

一种时钟同步的方法、装置和系统 Download PDF

Info

Publication number
WO2011116699A1
WO2011116699A1 PCT/CN2011/072106 CN2011072106W WO2011116699A1 WO 2011116699 A1 WO2011116699 A1 WO 2011116699A1 CN 2011072106 W CN2011072106 W CN 2011072106W WO 2011116699 A1 WO2011116699 A1 WO 2011116699A1
Authority
WO
WIPO (PCT)
Prior art keywords
time information
clock
central office
transmission data
unit
Prior art date
Application number
PCT/CN2011/072106
Other languages
English (en)
French (fr)
Inventor
徐贵今
龙国柱
冯儒洲
Original Assignee
华为技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 华为技术有限公司 filed Critical 华为技术有限公司
Priority to ES11758809.5T priority Critical patent/ES2548540T3/es
Priority to EP11758809.5A priority patent/EP2515591B1/en
Publication of WO2011116699A1 publication Critical patent/WO2011116699A1/zh
Priority to US13/625,833 priority patent/US8718213B2/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • H04L7/0012Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0647Synchronisation among TDM nodes
    • H04J3/065Synchronisation among TDM nodes using timestamps

Definitions

  • Embodiments of the present invention provide a method, an apparatus, and a system for clock synchronization, which are used to make the reliability of clock synchronization in a DSL system independent of the reliability of a network reference clock.
  • the embodiment of the present invention provides a method for clock synchronization, where the method includes: receiving time information TM1 sent by a central office side, where the time information TM1 is when the central office side starts transmitting at a first designated position of the transmission data. Obtained by reading the local clock of the central office side, and the local clock of the central office side is synchronized with the global positioning system (Global Positioning System (GPS) or Building Integrated Timing Supply (BITS) BITS; determining whether to start receiving the second specified position of the transmission data, and if so, reading the local clock of the user equipment side to obtain time information TS1; synchronizes the clock frequencies of the central office side and the user equipment side according to the time information TM1 and the time information TS1.
  • GPS Global Positioning System
  • BITS Building Integrated Timing Supply
  • the embodiment of the present invention provides a clock synchronization client device, including: a receiving unit, configured to receive first time information TM1 sent by the central office side, where the first time information TM1 is at the central office side.
  • the first designated location of the transmission data is obtained by reading the central office local clock when the transmission starts, and the central office side local clock is synchronized with the GPS or BITS; the determining unit is configured to determine whether to start receiving the second designation of the transmission data.
  • a reading unit configured to: when the second specified position of the transmission data is started to be received, read the local device side local clock to obtain the second time information TS1; and the synchronization unit is configured to use the first time information TM1
  • the clock frequency of the central office side and the user equipment side is synchronized with the second time information TS1.
  • an embodiment of the present invention provides a system for clock synchronization, including a central office and a client device as described above, where the central office includes: a first reading unit, configured to transmit a first designation of data When the location starts transmitting, the local clock on the central office side is read to obtain the first time information TM1, the local clock on the central office side is synchronized with the GPS or BITS, and the sending unit is configured to send the first time information TM1.
  • FIG. 1 is a schematic flowchart of a method for clock synchronization according to an embodiment of the present invention
  • FIG. 2 is a schematic structural diagram of a DSL system in the prior art
  • FIG. 3 is a schematic flowchart of another method for clock synchronization according to an embodiment of the present invention.
  • FIG. 4 is a schematic structural diagram of a system for clock synchronization by a PMD unit in a DSL system according to an embodiment of the present invention
  • FIG. 5 is a schematic flowchart of another method for clock synchronization according to an embodiment of the present disclosure.
  • FIG. 6 is a schematic diagram of reading time information in a digital signal according to an embodiment of the present invention.
  • FIG. 7 is a schematic structural diagram of a clock synchronization apparatus according to an embodiment of the present disclosure.
  • FIG. 8 is a schematic structural diagram of another clock synchronization apparatus according to an embodiment of the present disclosure.
  • FIG. 9 is a schematic structural diagram of a clock synchronization system according to an embodiment of the present invention. Mode for carrying out the invention
  • FIG. 1 is a schematic flowchart of a method for clock synchronization according to an embodiment of the present invention. It is noted that the embodiment of the present invention provides a clock synchronization method for a CO side and a CPE side in a DSL system, and This embodiment is an embodiment of the present invention from the CPE side, and the method includes the following steps:
  • S101 Receive time information TM1 sent by the CO side, and the time information TM1 is obtained by reading the CO side local clock when the CO side starts transmitting at the first specified position of the transmission data, and the CO side local clock is synchronized to the GPS or BITS.
  • the CPE side converts the analog signal uploaded from the analog communication line into a digital signal, or converts the digital signal into an analog signal and sends it to the CO.
  • the analog signals in the DSL are transmitted on the analog communication line in units of symbols, and each symbol is continuously transmitted. A cyclic prefix can be added between the symbols to eliminate interference between symbols.
  • the determination of the designated position of the transmission data in the embodiment of the present invention also involves the above two types of signals. It should be noted that, in this embodiment, the specified position of the transmission data is not limited based on which signal.
  • the CPE side monitors the received analog or digital transmission data to determine whether to start receiving the specified location of the transmission data.
  • the designated location of the transmitted data here and the designated location of the CO side transmission data are in the same location. If it is found that the designated location of the transmission data has begun to be received, the time information TS 1 is read from the CPE side local clock.
  • S103 Synchronize the clock frequencies of the CO side and the CPE side according to the time information TM1 and the time information TS1.
  • the frequency of the counting frequency signal of the local clock on the CO side and the CPE side may be deviated, that is, the clocks on the CO side and the CPE side are not synchronized, it is necessary to synchronize the clocks on the CO side and the CPE side according to the time information TM1 and the time information TS 1 . frequency.
  • the CPE side adjusts the clock frequency of the local clock of the CPE side according to the change information of the difference between the time information TM1 and the time information TS 1 until the clock frequency and the network reference clock frequency on the CO side are equal.
  • the CPE side can achieve the purpose of synchronizing the clock frequencies of the CO side and the CPE side by using the time information TM1 and the time information TS 1 through a phase locked loop.
  • the above-mentioned transmission data may be the same position at the first designated position on the CO side and the second designated position on the CPE side, or may be different positions.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link can be independent of the reliability of the network reference clock.
  • embodiments of the present invention can read time information TM1 and Tsl anywhere in the data transmission in the DSL system, whether the data is in digital form or in analog form.
  • FIG. 2 is a schematic structural diagram of a DSL system in the prior art, where the system includes a central office 210 and a customer equipment 220, wherein the central office 210 and the customer equipment 220 are connected by a twisted pair, and the central office
  • the 210 includes a second-to-four-wire conversion circuit (Hybrid) 214, and a Transmission Protocol-Specific TC Layer (TPS-TC) unit 211 as a transmitting end, and a Physical Media-Specific TC Layer (PMS-TC).
  • TPS-TC Transmission Protocol-Specific TC Layer
  • PMS-TC Physical Media-Specific TC Layer
  • the central office 210 also includes the above three units as the receiving end, and the user equipment 220 also includes the above three units as the transmitting end. Since the sending and receiving are a reciprocal process, only one situation is discussed herein. Just fine.
  • the transmission data exists in digital form, and the minimum unit is bit.
  • the PMD unit has a modulation and demodulation function, which can convert the digital form of transmission data.
  • the data in analog form is transmitted to the twisted pair via Hybrid, or the transmitted data in the analog form on the twisted pair is converted into digital form and transmitted to the PMS-TC unit.
  • FIG. 3 is a schematic flowchart of another method for clock synchronization according to an embodiment of the present invention. The method is implemented by the PMD unit in the central office and the client device in FIG. 2, and the method includes the following steps:
  • the first designated position of the transmission symbol can be arbitrarily designated, for example, at a start position, an end position of the transmission symbol, or an arbitrary position between the start position and the end position of the transmission symbol.
  • a trigger signal may be generated in the PMD unit on the C0 side, so that the PMD unit can obtain a time information from the C0 side local clock according to the trigger signal.
  • TM1 since the local clock on the C0 side is synchronized to GPS or BITS, the time information TM1 is also synchronized to GPS or BITS.
  • the PMD unit on the C0 side sends the time information TM1 to the CPE side through the message channel.
  • the element can be saved to the local area, and then sent to the CPE side through the message channel between the CO side and the CPE side.
  • the PMD unit on the CPE side determines whether to start receiving the second designated position of the transmission symbol by using a symbol synchronization algorithm, and if yes, reads the local clock of the CPE side to obtain time information TS1.
  • the symbol synchronization algorithm mentioned here is a commonly used algorithm in the prior art, and is mainly used to determine the starting position of the received symbol. When the starting position is determined, any position in the symbol can be determined accordingly. .
  • the PMD unit on the CPE side can also generate a trigger signal, so that the PMD unit can read the CPE side local clock according to the trigger signal, thereby obtaining a Time information TS1.
  • the CPE side synchronizes the clock frequencies of the CO side and the CPE side according to the time information TM1 and the time information TS1.
  • the time information TM1 is the time when the first designated position of the transmission symbol is transmitted on the CO side
  • the time information TS1 is the time when the second designated position of the transmission symbol is received by the CPE side.
  • a certain period of CPE side will receive a set of TM1 and TS1, so the CPE side can adjust the CPE measured clock frequency according to a series of TMl and TS1 difference change information, until the CPE side clock frequency and the CO side clock frequency Synchronize until now.
  • the first designated location and the second designated location may be the same location within the transmission symbol, or may be a different location within the transmission symbol; in addition, the CO side is reading at the interval of reading TM1 and the CPE side.
  • the interval of TS1 may be the same or different.
  • the CO side may read TM1 once every 3 transmission symbols, and the CPE side may be separated by 3 transmission symbols or may read TS1 once every 5 transmission symbols.
  • the CO side needs to send the interval information of its read TM1 to TS1, so that TS1 synchronizes the clock frequencies of the CO side and the CPE side according to the time information TM1 and the time information TS1.
  • FIG. 4 is a schematic structural diagram of a system for clock synchronization by a PMD unit in a DSL system according to an embodiment of the present invention.
  • the central office PMD unit includes a digital processing module 401, a digital/analog conversion module 402, an analog signal sending module 403, and a local real time clock 404.
  • the user equipment PMD unit includes an analog signal receiving module 405, a mode/ The number conversion module 406, the digital processing module 407, the local real time clock 408, and the generator 409.
  • the local real-time clock 404 provides a C0 side according to the network reference time signal (Time Of Data, T0D), the network second pulse reference signal (Pulse per Second, PPS) and the network frequency reference signal (8K/32M). More accurate real-time time information, which is synchronized with GPS or BITS.
  • T0D Time Of Data
  • PPS network second pulse reference signal
  • 8K/32M the network frequency reference signal
  • the digital processing module 401 sends a trigger signal, and reads real-time time information from the local real-time clock 404 according to the trigger signal.
  • TM1 after saving the TM1 locally, the TM1 is transmitted to the CPE side by using the message channel.
  • the count frequency signal of the local real-time clock 408 is Clk. Since the frequency of the network frequency reference signal (8K/32M) of the Clk and CO side local real-time clock 404 may not be synchronized, local real-time on the CPE side is caused. There is a time offset between the clock 408 and the local real time clock 404 on the CO side.
  • the CPE side first saves the TM1 to the local after acquiring the time information TM1, and on the other hand, in the digital processing module 407, the symbol synchronization algorithm is used to indicate when the analog signal receiving module 405 is receiving.
  • the data of the second designated position of the symbol may be the end position in this embodiment.
  • the digital processing module 407 issues a trigger signal, reads the time information Ts l from the local real time clock 408 according to the trigger signal, and the Ts l Save locally.
  • a corresponding set of TM1 and Ts l is stored on the CPE side, and the generator 409 on the CPE side synchronizes the clock frequencies on the CO side and the CPE side according to the series of TM1 and Ts 1.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link can be independent of the reliability of the network reference clock. Further, the embodiment of the present invention can read the time information TM1 and Ts l at any position where the data is transmitted when the data is transmitted in the DSL system in an analog form.
  • FIG. 5 is a schematic flowchart of another method for clock synchronization according to an embodiment of the present invention.
  • the clock synchronization method described in the embodiment of the present invention is a TPS-TC unit in the central office and the user equipment in FIG. 2 or
  • the PMS-TC unit performs the method, and the method includes the following steps:
  • the TPS-TC unit on the CO side counts the transmitted transmission data, and reads the local clock on the CO side every other set counting interval T2 to obtain the time information TM1.
  • a counter can be set in the TPS-TC unit to count the transmission data, and the count can be in units of bits, or in units of bytes. It can also be in double-byte units, which is not limited in this example.
  • the counting interval T2 is an integer greater than 0, and its value can be arbitrarily set.
  • the TPS-TC unit on the C0 side generates a trigger signal, so that the TPS-TC unit can read the local clock on the C0 side according to the trigger signal to obtain a time information TM1.
  • the TPS-TC unit on the CO side sends the time information TM1 to the CPE side through the message channel.
  • This step is similar to S302 and will not be described again.
  • TPS-TC unit on the CPE side counts the received transmission data, every other counting interval ⁇ , reading the local clock on the CPE side to obtain time information Ts 1.
  • step S503 the first designated location of the transmission data and the time information TM1 and the time information Ts1 corresponding to the second designated location may be obtained, and the first designated location and the second designated location of the transmitted data may be changed by changing the counting interval T2 and I am going to make changes.
  • FIG. 6 is a schematic diagram of reading time information in a digital signal according to an embodiment of the present invention.
  • the counting interval is i.
  • the TPS-TC on the CO side is provided.
  • the unit obtains a time information TM1, and on the CPE side, when the ith byte is received, the TPS-TC unit on the CPE side obtains a time information Ts1.
  • the above counting intervals ⁇ and T2 may be the same or different.
  • the CO side needs to send its counting interval ⁇ to the CPE side.
  • the TPS-TC unit on the CPE side performs anti-shake processing on the time information TM1 and the time information Ts l.
  • the anti-shake processing method may be determined according to the type of jitter.
  • the smoothing filter may be used to perform anti-shake processing on the time information TM1 and the time information Ts l.
  • the anti-shake processing of the time information TM1 and the time information Ts l may be performed on the CPE side at the same time, or may be performed on the CO side and the CPE side respectively, for example, the time information TM1 is completed on the CO side.
  • the anti-shake processing is performed on the CPE side, and the anti-shake processing of the time information Ts l is completed.
  • the CPE side synchronizes the clock frequencies on the CO side and the CPE side according to the time information TM1 and the time information TS1 after the anti-shake processing.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link can be independent of the reliability of the network reference clock. Further, the embodiment of the present invention can read the time information TM1 and Ts l at any position where the data is transmitted when the data is transmitted in the digital form in the DSL system. In addition, the embodiment of the present invention also eliminates the influence of network jitter on clock synchronization when clock data is transmitted in the digital form.
  • FIG. 7 is a schematic structural diagram of a clock synchronization apparatus according to an embodiment of the present invention.
  • the apparatus is located at a CPE side, and the apparatus includes a receiving unit 710, a determining unit 720, a reading unit 730, and a synchronization unit 740, where: receiving The unit 710 is configured to receive time information TM1 sent by the central office of the central office, where the time information TM1 is obtained by reading the local clock of the C0 side when the CO side starts transmitting at the first designated position of the transmission data, and the local clock of the C0 side is synchronized with GPS or BITS.
  • the transmission data of the embodiment of the present invention involves two forms of digital signals and analog signals on the CO side or the CPE side.
  • the CPE side converts the analog signal uploaded from the analog communication line into a digital signal, or converts the digital signal into The analog signal is sent to the C0 side.
  • the analog signal in the DSL is transmitted on the analog communication line.
  • each symbol is continuous.
  • a cyclic prefix can be added between symbols to eliminate interference between symbols.
  • the determining unit 720 is configured to determine whether to start receiving the second specified position of the transmission data.
  • the determining unit 720 monitors the received transmission data in analog or digital form to determine whether to start receiving the second designated position of the transmitted data.
  • the first designated position and the second designated position may be the same position, or may be different positions.
  • the reading unit 730 is configured to read the CPE side local clock to obtain the time information TS 1 when the judging unit 720 judges that the second designated position of the transmission data has been received.
  • the synchronizing unit 740 is for synchronizing the clock frequencies of the CO side and the CPE side based on the time information TM1 and the time information TS 1 . Since the frequency of the counting frequency signal of the local clock on the CO side and the CPE side may be deviated, that is, the CO side and the CPE side are not synchronized, it is necessary to synchronize the clock frequencies of the CO side and the CPE side according to the time information TM1 and the time information TS 1 . .
  • the synchronization unit 740 adjusts based on the change information of the difference between the time information TM1 and the time information TS 1 .
  • the synchronization unit 740 can achieve the purpose of synchronizing the clock frequencies of the C0 side and the CPE side by using the time information TM1 and the time information TS 1 through a phase locked loop.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link can be independent of the reliability of the network reference clock. Further, the embodiment of the present invention can read the time information TM1 and Ts l at any position where data is transmitted in the DSL system, regardless of whether the transmitted data exists in a digital form or in an analog form.
  • FIG. 8 is a schematic structural diagram of another clock synchronization apparatus according to an embodiment of the present disclosure, where the apparatus is located
  • the apparatus includes: a receiving unit 810, a judging unit 820, a reading unit 830, a synchronizing unit 840, a counting unit 850, and an anti-shake unit 860.
  • the receiving unit 810 is configured to receive the time information TM1 sent by the C0 side through the message channel.
  • the judging unit 820 includes a first judging module 821 and a second judging module 822, wherein the first judging module 821 is processing the transmission data in the analog form, and the second judging module 822 is processing the transmission data in the digital form.
  • the first determining module 821 is configured to determine, by the symbol synchronization algorithm, whether to start receiving the second specified position of the transmission data. If the second designated position of the thumbnail transmission data has been started, the reading unit 830 is notified to read the local clock of the CPE side, and the time information Ts l is acquired.
  • the second judging module 822 is configured to cooperate with the counting unit 850 to determine whether the second designated position of the digital form of the transmission data is received.
  • the counting unit 850 is mainly used to perform transmission data in the received digital form. Count, which can be in bits or bytes.
  • the second judging module 822 judges that the second designated position of the transmission data is being received every other counting interval T1, and notifies the reading unit 830 to read the local clock of the CPE side, and acquires the time information Ts l.
  • the anti-shake unit 860 is configured to perform anti-shake processing on the time information TM1 and the time information TS1, respectively, and then transmit the time information TM1 and the time information TS1 after the anti-shake processing to the synchronization unit 840.
  • the anti-shake processing of the time information TM1 and the time information TS1 is performed in the anti-jitter unit 860 on the CPE side.
  • the anti-jitter unit 860 on the CPE side may also be used. Only the time information TS 1 is subjected to anti-shake processing, and the anti-shake processing of the time information TM1 is performed by the CO side.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link can be independent of the reliability of the network reference clock. Further, the embodiment of the present invention can read the time information TM1 and Ts l at any position where data is transmitted in the DSL system, regardless of whether the transmitted data exists in a digital form or in an analog form. In addition, the embodiment of the present invention also eliminates the influence of network jitter on clock synchronization when clock data is transmitted in digital form.
  • FIG. 9 is a schematic structural diagram of a clock synchronization system according to an embodiment of the present invention, including a central office 910 and a customer equipment 920.
  • the central office 910 and the customer equipment 920 are connected by a twisted pair.
  • the client device 920 may include a time synchronization device as shown in FIG. 7 or FIG.
  • the central office 910 includes a reading unit 911 and a transmitting unit 912, wherein the reading unit 911 is configured to read the local clock of the central office side to obtain time information TM1 when the transmission starts at the first designated position of transmitting data, and the central office side
  • the local clock is synchronized to the GPS or BITS
  • the transmitting unit 912 is configured to transmit the first time information TM1.
  • the transmission data may also have both analog and digital forms on the central office side:
  • the reading unit 911 can start reading according to a certain position on the symbol specified by the pre-symbol synchronization, and read the center according to a trigger signal sent by the central office 910.
  • the local clock on the office side obtains time information TM1;
  • the central office further includes a counting unit 913 for counting the transmitted transmission data, which can be performed in units of bits or bytes.
  • the reading unit 911 can read the local clock of the central office side to obtain the time information ⁇ 1 every other set counting interval ⁇ according to the counting result of the counting unit 913.
  • the embodiment of the present invention does not use the network reference clock as the working clock to perform clock synchronization of the DSL system, so the reliability of the DSL link may not depend on the reliability of the network reference clock.
  • the embodiment of the present invention can read the time information TM1 and Ts l at any position of the data transmitted in the DSL system, whether the data is digital or The analog form exists.
  • the storage medium may be a magnetic disk, an optical disk, a read-only memory (ROM), or a random access memory (RAM).

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Telephonic Communication Services (AREA)
  • Electric Clocks (AREA)

Description

一种时钟同歩的方法、 装置和系统 本申请要求于 2010年 3月 24日提交中国专利局、 申请号为 201010132646. 7、发明 名称为 "一种时钟同步的方法、 装置和系统"的中国专利申请的优先权, 其全部内容通 过引用结合在本申请中。 技术领域 本发明涉及通信领域, 尤其是涉及一种时钟同步的方法、 装置和系统。 发明背景 目前由于数字移动技术的飞速发展, 微型基站已经有进入家庭的趋势, 基于数字用 户线 (Digital Subscriber Line, DSL) 系统的微型基站急需一种低成本且精确的时钟 同步方案。
目前在 DSL系统中有一种直接依靠网络参考时钟来进行时钟同步的方法, 该方法如 下: 假设中心局 (Central Office, CO) 侧发送 (TX) 单元的工作时钟为 CI , C1是通 过网络参考时钟 CLK2倍频或者锁相倍频直接得到的,将该工作时钟 C1通过物理信号发 送至用户端设备 (Customer Premise Equipment, CPE) 侧, CI ' 是由 CPE侧从上述物 理信号中恢复出来的工作时钟, C1 ' 是 C1的镜像, 因此 C1 ' 是同步于 C1的, 而 C1又 是同步于网络参考时钟 CLK2的,所以 C1 ' 也是同步于网络参考时钟 CLK2的。 CLK2' 是 从 C1 ' 分频出来的,通过 CO侧倍频和 CPE侧分频系数的匹配, CLK2' 和 CLK2可以做到 时钟频率同步。
但是上述现有技术中 DSL系统的工作时钟是网络参考时钟, 系统工作的可靠性依赖 于网络参考时钟的可靠性, 如果网络参考时钟出现问题, 将会影响整个 DSL系统的正常 工作 。 发明内容 本发明实施例提供了一种时钟同步的方法、 装置和系统, 用于使 DSL系统中时钟同 步的可靠性可以不依赖于网络参考时钟的可靠性。
一方面, 本发明实施例提供了一种时钟同步的方法, 该方法包括: 接收中心局侧发 送的时间信息 TM1, 所述时间信息 TM1为中心局侧在传输数据的第一指定位置开始传送 时读取中心局侧本地时钟得到的, 所述中心局侧本地时钟同步于全球定位系统(Global Positioning System , GPS ) 或通信楼定时供给系统 ( Building Integrated Timing Supply, BITS) BITS; 判断是否开始接收所述传输数据的第二指定位置, 如果是, 则读 取用户端设备侧本地时钟得到时间信息 TS1 ; 根据所述时间信息 TM1和时间信息 TS1同 步中心局侧和用户端设备侧的时钟频率。
另一方面, 本发明实施例提供了一种时钟同步的用户端设备, 包括: 接收单元, 用 于接收中心局侧发送的第一时间信息 TM1, 所述第一时间信息 TM1为中心局侧在传输数 据的第一指定位置开始传送时读取中心局侧本地时钟得到的,所述中心局侧本地时钟同 步于 GPS或 BITS; 判断单元, 用于判断是否开始接收所述传输数据的第二指定位置; 读 取单元, 用于当开始接收所述传输数据的第二指定位置时, 读取用户端设备侧本地时钟 得到第二时间信息 TS1 ;同步单元,用于根据所述第一时间信息 TM1和第二时间信息 TS1 同步中心局侧和用户端设备侧的时钟频率。
另一方面, 本发明实施例提供了一种时钟同步的系统, 包括中心局和如上所述的用 户端设备, 所述中心局包括: 第一读取单元, 用于在传输数据的第一指定位置开始传送 时读取中心局侧的本地时钟得到第一时间信息 TM1,所述中心局侧的本地时钟同步于 GPS 或 BITS; 发送单元, 用于发送所述第一时间信息 TM1。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 附图简要说明 图 1为本发明实施例提供的一种时钟同步的方法流程示意图;
图 2为现有技术中一种 DSL系统的结构示意图;
图 3为本发明实施例提供的另一种时钟同步的方法流程示意图;
图 4为本发明实施例提供的一种 DSL系统中通过 PMD单元进行时钟同步的系统结构 示意图;
图 5为本发明实施例提供的另一种时钟同步的方法流程示意图;
图 6为本发明实施例提供的一种数字信号中读取时间信息的示意图
图 7为本发明实施例提供的一种时钟同步装置的结构示意图;
图 8为本发明实施例提供的另一种时钟同步装置的结构示意图;
图 9为本发明实施例提供的一种时钟同步系统的结构示意图。 实施本发明的方式
下面将结合本发明实施例中的附图, 对本发明实施例中的技术方案进行清楚、 完 整地描述, 显然, 所描述的实施例仅仅是本发明一部分实施例, 而不是全部的实施例。 基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所 有其他实施例, 都属于本发明保护的范围。
如图 1所示为本发明实施例提供的一种时钟同步的方法流程示意图, 需要指出的 是, 本发明实施例是在 DSL系统中为 CO侧及 CPE侧提供一种时钟同步的方法, 且本实施例 是从 CPE侧对本发明实施例进行的说明, 该方法包括如下步骤:
S 101 : 接收 CO侧发送的时间信息 TM1, 该时间信息 TM1为 CO侧在传输数据的第一指 定位置开始传送时读取 CO侧本地时钟得到的, 而 CO侧本地时钟同步于 GPS或 BITS。
传输数据不论在 CO侧还是 CPE侧都会存在数字信号及模拟信号两种形式, 比如 CPE 侧会将模拟通信线路上传来的模拟信号转换成数字信号, 或将数字信号转换成模拟信号 再发送给 CO侧, DSL中模拟信号在模拟通信线路上传输是以符号为单位进行的, 每个符 号间都是连续发送的, 符号间可以加入循环前缀来消除符号间的干扰。 本发明实施例中 传输数据指定位置的确定也会涉及到上述两种信号, 需要指出的是, 在本实施例中, 并 不限定以何种信号为基础来确定传输数据的指定位置。
S 102 : 判断是否开始接收所述传输数据的第二指定位置, 如果是, 贝 ijCPE侧本地时 钟得到时间信息 TS 1。
CPE侧会对接收的模拟或者数字形式的传输数据进行监控, 判断是否开始接收该传 输数据的指定位置, 这里传输数据的指定位置和 CO侧传输数据的指定位置是同一个位 置。 如果发现已经开始接收该传输数据的指定位置, 则从 CPE侧本地时钟中读取到时间 信息 TS 1。
S 103 : 根据所述时间信息 TM1和时间信息 TS 1同步 CO侧和 CPE侧的时钟频率。
由于 CO侧和 CPE侧本地时钟的计数频率信号的频率可能存在偏差, 即 CO侧和 CPE侧 的时钟不同步, 因此, 需要根据时间信息 TM1和时间信息 TS 1来同步 CO侧和 CPE侧的时钟 频率。
具体来说, CPE侧会根据时间信息 TM1和时间信息 TS 1的差的变化信息来调整 CPE侧 本地时钟的时钟频率, 直到该时钟频率和 CO侧的网络参考时钟频率相等为止。 在具体实 现中, CPE侧可以通过一锁相环来实现利用时间信息 TM1和时间信息 TS 1同步 CO侧和 CPE侧 的时钟频率的目的。 需要指出的是, 上述传输数据在 CO侧的第一指定位置以及在 CPE侧的第二指定位置 可以是相同的位置, 也可以不同的位置。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据的任意位置读取时间信息 TM1及 Tsl, 而不论该传输数据是以数字形式还是以 模拟形式存在。
如图 2所示为现有技术中一种 DSL系统的结构示意图, 该系统包括中心局 210和用户 端设备 220, 其中中心局 210和用户端设备 220之间通过双绞线相连, 而中心局 210中包括 二四线转换电路 (Hybrid ) 214以及作为发送端的传输协议汇聚层 (Transmission Protocol-Specific TC Layer , TPS-TC ) 单元 211、 物理媒体汇聚层 (Physical Media-Specific TC Layer , PMS-TC ) 单元 212以及物理媒体相关层 ( Physical Media Dependent , PMD) 单元 213; 用户端设备 220包括 Hybrid224以及作为接收端的 TPS-TC单 元 221、 PMS-TC单元 222和 PMD单元 223。 当然, 中心局 210中也包括作为接收端的上述三 种单元, 而用户端设备 220中也包括作为发送端的上述三种单元, 由于发送和接收是一 种互逆过程, 在此只讨论一种情形即可。
在 TPS-TC单元以及 PMS-TC单元中, 传输数据是以数字形式存在的, 其最小单位为 bit, 而在 PMD单元中, PMD单元具有调制解调功能, 其可以将数字形式的传输数据转换 成模拟形式的传输数据并通过 Hybrid送至双绞线上,或者将双绞线上模拟形式的传输数 据转换成数字形式的传输数据再送至 PMS-TC单元。
下面以图 2所示的 DSL系统为基础对本发明实施例作进一步描述, 如图 3所示为本发 明实施例提供的另一种时钟同步的方法流程示意图,本发明实施例所描述的时钟同步方 法是通过图 2内中心局和用户端设备内的 PMD单元完成的, 该方法包括如下步骤:
S301 : C0侧的 PMD单元在传输符号的第一指定位置开始传送时, 读取 C0侧本地时钟 得到一时间信息 TM1。
在本实施例中, 传输符号的第一指定位置可以任意指定, 比如位于传输符号的起 始位置、 结束位置、 或者该传输符号起始位置和结束位置之间的任意位置。 当确定了指 定位置后, 在该传输符号的指定位置开始传送的时候, C0侧的 PMD单元内可以产生一触 发信号, 使得该 PMD单元可以根据该触发信号来从 C0侧本地时钟得到一时间信息 TM1, 由 于 C0侧本地时钟是同步于 GPS或 BITS的, 因此该时间信息 TM1也是同步于 GPS或 BITS的。
S302: C0侧的 PMD单元将时间信息 TM1通过消息通道发送给 CPE侧。 当 C0侧的 PMD单 元得到时间信息 TMl后, 可以先将其保存到本地, 然后再通过 CO侧和 CPE侧之间的消息通 道发送给 CPE侧。
S303 : CPE侧的 PMD单元通过符号同步算法判断是否开始接收传输符号的第二指定 位置, 如果是, 则读取 CPE侧本地时钟得到时间信息 TS1。
这里所说的符号同步算法是现有技术中一种比较常用的算法, 其主要用来确定接 收符号的起始位置, 当起始位置确定后, 该符号中的任意位置也就可以随之确定。
在通过符号同步算法判断已经开始接收传输符号的第二指定位置时, CPE侧的 PMD 单元也可以产生一触发信号, 使得该 PMD单元可以根据该触发信号来读取 CPE侧本地时 钟, 从而得到一时间信息 TS1。
S304: CPE侧根据时间信息 TMl和时间信息 TS1同步 CO侧和 CPE侧的时钟频率。 由上 述描述可知时间信息 TM1为传输符号的第一指定位置在 CO侧发送时的时间, 而时间信息 TS1为该传输符号的第二指定位置被 CPE侧接收时的时间。 每个一定周期 CPE侧就会收到 一组 TM1和 TS1, 因此 CPE侧可以根据一系列 TMl和 TS1差的变化信息来调整 CPE测得时钟频 率, 直到 CPE侧的时钟频率和 CO侧的时钟频率同步为止。
需要指出的是, 上述第一指定位置和第二指定位置可以是传输符号内相同的位置, 也可以是传输符号内不同的位置; 另外, CO侧在读取 TM1的间隔和 CPE侧在读取 TS1的间 隔可以相同也可以不相同, 比如 CO侧可以每隔 3个传输符号读取一次 TM1, 而 CPE侧既可 以间隔 3个传输符号, 也可以间隔 5个传输符号读取一次 TS1, 但是, 当间隔不同时, CO 侧需要将其读取 TMl的间隔信息发送给 TS1, 来使 TS1根据时间信息 TMl和时间信息 TS1同 步 CO侧和 CPE侧的时钟频率。
为了更好地理解步骤 S301-S304, 下面通过一具体实例来对其进行介绍: 如图 4所 示为本发明实施例提供的一种 DSL系统中通过 PMD单元进行时钟同步的系统结构示意图。
在图 4中, 中心局 PMD单元内包括数字处理模块 401、 数 /模转换模块 402、 模拟信号 发送模块 403以及本地实时时钟 404; 用户端设备 PMD单元内包括了模拟信号接收模块 405、 模 /数转换模块 406、 数字处理模块 407、 本地实时时钟 408以及发生器 409。
在 C0侧, 本地实时时钟 404会根据网络参考时间信号 (Time Of Data, T0D), 网络 秒脉冲参考信号 (Pulse per Second, PPS ) 以及网络频率参考信号 (8K/32M) 来为 C0 侧提供一个比较高精度的实时时间信息, 该时间信息是同步于 GPS或者 BITS的。 当 C0侧 有数据发送至 CPE侧时, 该数据经过数字处理模块 401及数 /模转换模块 402的处理后由数 字信号转换成以符号为单位的模拟信号, 然后再由模拟信号发送模块 403进行发送, 当 该符号的第一指定位置的数据进行发送时, 比如起始位置的数据进行发送时, 数字处理 模块 401会发出一个触发信号, 并根据该触发信号从本地实时时钟 404内读取实时的时间 信息 TM1, 在将该 TM1保存在本地后, 即利用消息通道把 TM1传送给 CPE侧。
在 CPE侧, 本地实时时钟 408的计数频率信号为 Clk, 由于该 Clk和 CO侧本地实时时 钟 404的网络频率参考信号 (8K/32M) 的频率可能不同步, 那么就会导致 CPE侧的本地实 时时钟 408和 CO侧的本地实时时钟 404之间就存在时间偏差。
在本实施例中, CPE侧一方面在获取上述时间信息 TM1后, 先将该 TM1保存到本地, 另一方面在数字处理模块 407内通过符号同步算法来指示模拟信号接收模块 405何时正 在接收符号的第二指定位置的数据, 在本实施例中可以为结束位置。 当该符号的结束位 置的数据开始被模拟信号接收模块 405所接收时, 数字处理模块 407会发出一个触发信 号, 根据该触发信号从本地实时时钟 408中读取时间信息 Ts l, 并将该 Ts l保存在本地。
每隔一定的周期, CPE侧都会保存一组对应的 TM1和 Ts l, CPE侧的发生器 409会根据 该一系列的 TM1和 Ts 1同步 CO侧和 CPE侧的时钟频率。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据以模拟形式存在时, 在传输数据的任意位置读取时间信息 TM1及 Ts l。
如图 5所示为本发明实施例提供的另一种时钟同步的方法流程示意图, 本发明实施 例所描述的时钟同步方法是通过图 2内中心局和用户端设备中的 TPS-TC单元或 PMS-TC单 元完成的, 该方法包括如下步骤:
S501 : CO侧的 TPS-TC单元对发送的传输数据进行计数, 每隔一设定的计数间隔 T2, 读取 CO侧的本地时钟得到时间信息 TM1。
由于传输数据在 TPS-TC单元内是以数字形式存在的, 因此可以在 TPS-TC单元内设 置一计数器对该传输数据进行计数, 该计数可以是以比特为单位, 或者以字节为单位, 也可以以双字节为单位, 在本市实例中对此并不加以限定。
计数间隔 T2为大于 0的整数, 它的值可以任意设定, 当计数值每个一计数间隔 T时,
C0侧的 TPS-TC单元会产生一触发信号, 使得 TPS-TC单元可以根据该触发信号读取 C0侧的 本地时钟得到一时间信息 TM1。
S502 : CO侧的 TPS-TC单元将时间信息 TM1通过消息通道发送给 CPE侧。
该步骤和 S302相类似, 就不再赘述了。
S503 : CPE侧的 TPS-TC单元对接收的上述传输数据进行计数, 每隔上述的计数间隔 Π, 读取 CPE侧的本地时钟得到时间信息 Ts 1。
通过步骤 S503, 可以得到传输数据的第一指定位置以及第二指定位置所对应的时 间信息 TM1和时间信息 Ts l, 该传输数据的第一指定位置和第二指定位置可以通过改变计 数间隔 T2和 Π来进行改动。 请参见图 6, 其为本发明实施例提供的一种数字信号中读取 时间信息的示意图, 在该图中, 计数间隔为 i, 当第 i个字节发送时, CO侧的 TPS-TC单元 得到一时间信息 TM1, 而在 CPE侧, 当第 i个字节接收时, CPE侧的 TPS-TC单元得到一时间 信息 Ts l。
需要指出的是, 上述计数间隔 Π和 T2可以相同, 也可以不同, 当计数间隔不同时, CO侧需要将其计数间隔 Π发送给 CPE侧。
S504: CPE侧的 TPS-TC单元对时间信息 TM1和时间信息 Ts l进行防抖动处理。
在本实施中, 防抖动处理方法可以根据抖动的种类来定, 比如当抖动是随机抖动 时, 可以用平滑滤波器来对时间信息 TM1和时间信息 Ts l进行防抖动处理。
作为本发明的一个实施例, 对时间信息 TM1和时间信息 Ts l的防抖动处理可以在同 时在 CPE侧完成, 也可以在 CO侧和 CPE侧分别完成, 比如在 CO侧完成对时间信息 TM1的防 抖动处理, 而在 CPE侧完成对时间信息 Ts l的防抖动处理。
S505 : CPE侧根据防抖动处理后的时间信息 TM1和时间信息 TS1同步 CO侧和 CPE侧的 时钟频率。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据以数字形式存在时, 在传输数据的任意位置读取时间信息 TM1及 Ts l。 另外, 本发明实施例还消除了传输数据以数字形式存在而进行时钟同步时网络抖动对时钟同 步的影响。
如图 7所示为本发明实施例提供的一种时钟同步装置的结构示意图, 该装置位于 CPE侧, 该装置包括接收单元 710、 判断单元 720、 读取单元 730和同步单元 740, 其中: 接收单元 710用于接收中心局中心局侧发送的时间信息 TM1, 该时间信息 TM1为 CO侧 在传输数据的第一指定位置开始传送时读取 C0侧本地时钟得到的, 该 C0侧本地时钟同步 于 GPS或 BITS。
本发明实施例的传输数据不论在 CO侧还是 CPE侧都会涉及到数字信号及模拟信号 两种形式, 比如 CPE侧会将模拟通信线路上传来的模拟信号转换成数字信号, 或将数字 信号转换成模拟信号再发送给 C0侧, DSL中模拟信号在模拟通信线路上传输是以符号为 单位进行的, 每个符号间都是连续的, 符号间可以加入循环前缀来消除符号间的干扰。 判断单元 720用于判断是否开始接收上述传输数据的第二指定位置。 判断单元 720 会对接收的模拟或者数字形式的传输数据进行监控,判断是否开始接收该传输数据的第 二指定位置。 在本实施例中上述第一指定位置和第二指定位置可以是相同的位置, 也可 以是不同的位置。
读取单元 730用于当判断单元 720判断已经开始接收所述传输数据的第二指定位置 时, 读取 CPE侧本地时钟得到时间信息 TS 1。
同步单元 740用于根据时间信息 TM1和时间信息 TS 1同步 CO侧和 CPE侧的时钟频率。 由于 CO侧和 CPE侧本地时钟的计数频率信号的频率可能存在偏差, 即 CO侧和 CPE侧 的不同步, 因此, 需要根据时间信息 TM1和时间信息 TS 1来同步 CO侧和 CPE侧的时钟频率。
具体来说, 同步单元 740会根据时间信息 TM1和时间信息 TS 1的差的变化信息来调整
CPE侧本地时钟的时钟频率, 直到该时钟频率和 C0侧的网络参考时钟频率相等为止。 在 具体实现中, 同步单元 740可以通过一锁相环来实现利用时间信息 TM1和时间信息 TS 1同 步 C0侧和 CPE侧的时钟频率的目的。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据的任意位置读取时间信息 TM1及 Ts l, 而不论该传输数据是以数字形式还是以 模拟形式存在。 如图 8所示为本发明实施例提供的另一种时钟同步装置的结构示意图, 该装置位于
CPE侧, 该装置包括: 接收单元 810、 判断单元 820、 读取单元 830、 同步单元 840、 计数 单元 850和防抖动单元 860。
接收单元 810用于通过消息通道接收 C0侧发送的时间信息 TM1。
判断单元 820包括第一判断模块 821和第二判断模块 822, 其中, 第一判断模块 821 是处理模拟形式的传输数据, 而第二判断模块 822是处理数字形式的传输数据。
具体来说, 第一判断模块 821用于通过符号同步算法判断是否开始接收所述传输数 据的第二指定位置。 如果已经开始接收缩述传输数据的第二指定位置, 则通知读取单元 830读取 CPE侧本地时钟, 获取时间信息 Ts l。
第二判断模块 822用于和计数单元 850配合来完成对数字形式的传输数据的第二指 定位置是否被接收进行判断。 计数单元 850主要用来对接收的数字形式的传输数据进行 计数, 该计数可以以比特或者字节为单位。 第二判断模块 822每隔一计数间隔 T1就判断 传输数据的第二指定位置正在被接收, 同时通知读取单元 830读取 CPE侧本地时钟, 获取 时间信息 Ts l。
防抖动单元 860用于对时间信息 TM1和时间信息 TS1分别进行防抖动处理, 然后再将 经过防抖动处理后的时间信息 TM1和时间信息 TS1发送给同步单元 840。 在本实施例中, 时间信息 TM1和时间信息 TS1的防抖动处理都在 CPE侧的防抖动单元 860内完成,但作为本 发明的一个实施例, CPE侧的防抖动单元 860也可以仅对时间信息 TS 1进行防抖动处理, 而时间信息 TM1的防抖动处理由 CO侧完成。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据的任意位置读取时间信息 TM1及 Ts l, 而不论该传输数据是以数字形式还是以 模拟形式存在。 另外, 本发明实施例还消除了传输数据以数字形式存在而进行时钟同步 时网络抖动对时钟同步的影响。
如图 9所示为本发明实施例提供的一种时钟同步系统的结构示意图, 包括中心局 910和用户端设备 920, 中心局 910和用户端设备 920间通过双绞线相连。 用户端设备 920 可以包括如图 7或图 8所对应的时间同步装置。
中心局 910包括读取单元 911和发送单元 912, 其中, 读取单元 911用于在传输数据 的第一指定位置开始传送时读取中心局侧的本地时钟得到时间信息 TM1, 该中心局侧的 本地时钟同步于 GPS或 BITS , 发送单元 912用于发送第一时间信息 TM1。 如上述实施例所 述, 传输数据在中心局侧也可以有模拟和数字两种存在形式:
当时钟同步是在模拟形式的传输数据基础上完成时, 读取单元 911可以根据预先符 号同步所指定的符号上的某一位置开始传输时, 根据中心局 910发出的一触发信号来读 取中心局侧的本地时钟得到时间信息 TM1;
当时钟同步是在数字形式的传输数据基础上完成时, 中心局还包括计数单元 913, 该计数单元 913用于对发送的传输数据进行计数,该计数可以以比特或字节为单位进行。 读取单元 911可以根据所述计数单元 913的计数结果, 每隔一设定的计数间隔 Π, 读取中 心局侧的本地时钟得到时间信息 ΤΜ1。
本发明实施例不以网络参考时钟为工作时钟来进行 DSL系统的时钟同步, 因而 DSL 链路的可靠性可以不依赖于网络参考时钟的可靠性。 另外本发明实施例可以在 DSL系统 中传输数据的任意位置读取时间信息 TM1及 Ts l, 而不论该传输数据是以数字形式还是以 模拟形式存在。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程, 可以通 过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质 中, 该程序在执行时, 可包括如上述各方法的实施例的流程。 其中, 所述的存储介质可 为磁碟、 光盘、 只读存储记忆体(Read-Only Memory, ROM)或随机存储记忆体(Random Access Memory, RAM) 等。
以上所述, 仅为本发明较佳的具体实施方式, 但本发明的保护范围并不局限于此, 任何熟悉本技术领域的技术人员在本发明揭露的技术范围内, 可轻易想到的变化或替 换, 都应涵盖在本发明的保护范围之内。 因此, 本发明的保护范围应该以权利要求书的 保护范围为准。

Claims

权利要求
1、 一种时钟同步的方法, 其特征在于, 所述方法包括:
接收中心局侧发送的时间信息 TM1, 所述时间信息 TM1为中心局侧在传输数据的第 一指定位置开始传送时读取中心局侧本地时钟得到的,所述中心局侧本地时钟同步于全 球定位系统 GPS或通信楼定时供给系统 BITS;
判断是否开始接收所述传输数据的第二指定位置, 如果是, 则读取用户端设备侧 本地时钟得到时间信息 TS1 ;
根据所述时间信息 TM1和时间信息 TS1同步中心局侧和用户端设备侧的时钟频率。
2、 如权利要求 1所述的方法, 其特征在于, 所述接收中心局侧发送的时间信息 TM1 包括:
通过消息通道接收中心局侧发送的时间信息 TM1。
3、 如权利要求 1所述的方法, 其特征在于, 当所述传输数据为模拟信号时, 所述 判断是否开始接收所述传输数据的第二指定位置包括:
通过符号同步算法判断是否开始接收所述传输数据的第二指定位置。
4、 如权利要求 1所述的方法, 其特征在于, 当所述传输数据为数字信号时, 所述 判断是否开始接收所述传输数据的第二指定位置包括:
对接收的所述传输数据进行计数得到计数值, 根据所述计数值和预设的计数间隔 Π来判断是否开始接收所述传输数据的第二指定位置,所述计数间隔 Π为大于 0的整数。
5、 如权利要求 4所述的方法, 所述根据所述时间信息 TM1和时间信息 TS1同步中心 局侧和用户端设备侧的时钟频率之前还包括:
对所述时间信息 TM1和时间信息 TS1分别进行防抖动处理。
6、 一种时钟同步的用户端设备, 其特征在于, 包括:
接收单元, 用于接收中心局中心局侧发送的时间信息 TM1, 所述时间信息 TM1为中 心局侧在传输数据的第一指定位置开始传送时读取中心局侧本地时钟得到的,所述中心 局侧本地时钟同步于 GPS或 BITS;
判断单元, 用于判断是否开始接收所述传输数据的第二指定位置;
读取单元, 用于当开始接收所述传输数据的第二指定位置时, 读取用户端设备侧 本地时钟得到时间信息 TS1 ;
同步单元, 用于根据所述时间信息 TM1和时间信息 TS1同步中心局侧和用户端设备 侧的时钟频率。
7、 如权利要求 6所述的用户端设备, 其特征在于, 所述接收单元具体用于通过消 息通道接收中心局侧发送的时间信息 TM1。
8、 如权利要求 6所述的用户端设备, 其特征在于, 所述判断单元包括:
第一判断模块, 用于通过符号同步算法判断是否开始接收所述传输数据的第二指 定位置。
9、 如权利要求 6所述的用户端设备, 其特征在于, 还包括:
计数单元, 用于对接收的所述传输数据进行计数得到计数值;
所述判断单元还包括:
第二判断模块, 用于根据所述计数值和预设的计数间隔 π来判断是否开始接收所 述传输数据的第二指定位置, 所述计数间隔 τ为大于 0的整数。
10、 如权利要求 9所述的用户端设备, 还包括:
防抖动单元, 用于对所述时间信息 TM1和 /或时间信息 TS1分别进行防抖动处理。
11、 一种时钟同步的系统, 其特征在于, 包括中心局和如权利要求 6-10任一所述 的用户端设备, 所述中心局包括:
读取单元, 用于在传输数据的第一指定位置开始传送时读取中心局侧的本地时钟 得到第一时间信息 TM1, 所述中心局侧的本地时钟同步于 GPS或 BITS;
发送单元, 用于发送所述第一时间信息 TM1。
12、 如权利要求 11所述的系统, 其特征在于, 所述中心局还包括:
计数单元, 用于对发送的传输数据进行计数;
所述读取单元具体用于根据所述计数单元的计数结果, 每隔一设定的计数间隔 T2, 读取中心局侧的本地时钟得到时间信息 TM1。
PCT/CN2011/072106 2010-03-24 2011-03-24 一种时钟同步的方法、装置和系统 WO2011116699A1 (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
ES11758809.5T ES2548540T3 (es) 2010-03-24 2011-03-24 Método, aparato y sistema para la sincronización de relojes
EP11758809.5A EP2515591B1 (en) 2010-03-24 2011-03-24 Method, apparatus and system for clock synchronization
US13/625,833 US8718213B2 (en) 2010-03-24 2012-09-24 Clock synchronization method, apparatus, and system

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201010132646.7 2010-03-24
CN201010132646.7A CN102202386B (zh) 2010-03-24 2010-03-24 一种时钟同步的方法、装置和系统

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/625,833 Continuation US8718213B2 (en) 2010-03-24 2012-09-24 Clock synchronization method, apparatus, and system

Publications (1)

Publication Number Publication Date
WO2011116699A1 true WO2011116699A1 (zh) 2011-09-29

Family

ID=44662692

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2011/072106 WO2011116699A1 (zh) 2010-03-24 2011-03-24 一种时钟同步的方法、装置和系统

Country Status (5)

Country Link
US (1) US8718213B2 (zh)
EP (1) EP2515591B1 (zh)
CN (1) CN102202386B (zh)
ES (1) ES2548540T3 (zh)
WO (1) WO2011116699A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013091240A1 (zh) * 2011-12-23 2013-06-27 华为技术有限公司 外时钟数据同步处理方法、设备和系统
CN103324078B (zh) * 2012-03-22 2017-04-05 华为终端有限公司 一种夏令时配置方法、设备、服务器及系统
CN104219757A (zh) * 2014-05-13 2014-12-17 中兴通讯股份有限公司 同步信号发送时间确定方法、终端、基站及通信系统
CN105577307A (zh) * 2014-10-14 2016-05-11 中兴通讯股份有限公司 一种实现时间和时钟同步的方法及装置
TWI551088B (zh) 2014-11-26 2016-09-21 財團法人工業技術研究院 週期性封包管理方法
CN111092713B (zh) * 2018-10-23 2022-08-12 智邦科技股份有限公司 时钟同步装置及时钟同步方法
CN109633560B (zh) * 2018-11-27 2022-11-29 成都天奥信息科技有限公司 一种应用于雷达处理的帧间抗同频同步干扰方法
CN109613818B (zh) * 2018-12-29 2021-10-01 广西电网有限责任公司南宁供电局 基于北斗卫星的授时方法和系统、存储介质及电子设备
CN111447673B (zh) * 2020-04-03 2022-06-10 南京大鱼半导体有限公司 无线自组网的同步方法、装置、存储介质及其节点

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1444365A (zh) * 2002-03-07 2003-09-24 卓联半导体股份有限公司 用srts在信息包网络上实现时钟同步而无需公用网络时钟
CN1522510A (zh) * 2001-06-29 2004-08-18 汤姆森特许公司 异步数字家庭网络中的多媒体抖动消除
WO2009029339A1 (en) * 2007-08-30 2009-03-05 Silicon Image, Inc. Synchronizing related data streams in interconnection networks

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6937613B1 (en) * 1999-06-14 2005-08-30 Lucent Technologies Inc. Method and apparatus for synchronization of high-bit-rate digital subscriber line signals
US6804318B1 (en) * 1999-10-12 2004-10-12 Globespanvirata, Inc System and method for using a network timing reference circuit as a phase detector in a synchronization loop
US7660332B2 (en) * 2002-02-05 2010-02-09 Symmetricom, Inc. Supporting synchronization status messages on building integrated timing supply synchronization supply unit remote shelves
CN1866814B (zh) * 2005-05-17 2011-02-02 上海华为技术有限公司 锁定时钟的方法及其系统
US8831435B2 (en) * 2008-03-28 2014-09-09 Centurylink Intellectual Property Llc System and method for dual wavelength communications of a clock signal
US8775849B2 (en) * 2010-05-10 2014-07-08 Ikanos Communications, Inc. Systems and methods for transporting time-of-day information in a communication system
EP2589171B1 (en) * 2010-07-02 2016-04-27 Huawei Technologies Co., Ltd. Method for accurate distribution of time to a receiver node in an access network

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1522510A (zh) * 2001-06-29 2004-08-18 汤姆森特许公司 异步数字家庭网络中的多媒体抖动消除
CN1444365A (zh) * 2002-03-07 2003-09-24 卓联半导体股份有限公司 用srts在信息包网络上实现时钟同步而无需公用网络时钟
WO2009029339A1 (en) * 2007-08-30 2009-03-05 Silicon Image, Inc. Synchronizing related data streams in interconnection networks

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2515591A4 *

Also Published As

Publication number Publication date
EP2515591B1 (en) 2015-07-22
CN102202386B (zh) 2014-05-07
CN102202386A (zh) 2011-09-28
EP2515591A1 (en) 2012-10-24
US20130308712A1 (en) 2013-11-21
ES2548540T3 (es) 2015-10-19
EP2515591A4 (en) 2013-01-16
US8718213B2 (en) 2014-05-06

Similar Documents

Publication Publication Date Title
WO2011116699A1 (zh) 一种时钟同步的方法、装置和系统
CN102013931B (zh) 时间同步方法及系统、从属定时设备及主定时设备
CN110651446B (zh) 无线装置和无线装置处理方法
US20120263220A1 (en) Method, device and system for clock synchronization
WO2011076051A1 (zh) 时间同步的方法、设备及系统
WO2016078349A1 (zh) 数据传输方法、通信设备及通信系统
WO2007031005A1 (fr) Procede, dispositif ethernet et ethernet permettant la synchronisation d'horloge
CN102625440A (zh) 同步无线设备
WO2012065334A1 (zh) 在时分复用网络中实现时间同步的方法、设备和系统
JP2003526963A (ja) Tdmaベースの無線ネットワークにおけるmac同期の方法
CN101753578B (zh) Ethernet/e1协议转换方法及协议转换器
WO2013182009A1 (zh) 一种利用WiFi-direct的时间同步方法和系统
WO2020087370A1 (zh) 时间同步方法、设备及存储介质
CN104813601A (zh) 促进时分双工系统中的定时恢复的机制
US6714611B1 (en) Wireless network with user clock synchronization
CN108183762B (zh) RapidIO网络系统和RapidIO网络系统的时间同步方法
KR101544971B1 (ko) 다중 클럭 동기화 방법 및 그 장치
JP2014057179A (ja) ネットワーク装置
WO2010102565A1 (zh) 时间同步的方法、装置和系统
CN115865246A (zh) 时间同步装置、系统及方法
JP2004533769A (ja) Ofdm変調を用いたポイント・ツー・ポイント通信におけるアップリンクチャンネルのための同期化方法
JP2004533769A5 (zh)
WO2012162947A1 (zh) 传输时延控制方法及系统
WO2011140875A1 (zh) 在移动通信系统中实现上行同步的方法和装置
JP2871364B2 (ja) モデムの送信同期装置及び方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11758809

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2011758809

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE