WO2010038375A1 - 表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置 - Google Patents

表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置 Download PDF

Info

Publication number
WO2010038375A1
WO2010038375A1 PCT/JP2009/004688 JP2009004688W WO2010038375A1 WO 2010038375 A1 WO2010038375 A1 WO 2010038375A1 JP 2009004688 W JP2009004688 W JP 2009004688W WO 2010038375 A1 WO2010038375 A1 WO 2010038375A1
Authority
WO
WIPO (PCT)
Prior art keywords
modulation
clock
pixel value
buffer
image
Prior art date
Application number
PCT/JP2009/004688
Other languages
English (en)
French (fr)
Inventor
渡邊高志
酒匂裕
永吉洋登
上村敏朗
Original Assignee
日立オムロンターミナルソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日立オムロンターミナルソリューションズ株式会社 filed Critical 日立オムロンターミナルソリューションズ株式会社
Priority to JP2010502375A priority Critical patent/JP4528360B2/ja
Publication of WO2010038375A1 publication Critical patent/WO2010038375A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2358/00Arrangements for display data security

Definitions

  • the present invention relates to a display information modulation method, an information processing apparatus having a display, and a display information modulation apparatus, and in particular, an invention relating to countermeasures against various information leaks such as TEMPEST.
  • the transistor groups are connected to each other by wiring extending around the semiconductor integrated circuit (IC).
  • IC semiconductor integrated circuit
  • metals such as copper and aluminum are generally used.
  • the magnetic field and electric field around the wiring change due to changes in the amount of passing electrons.
  • the wiring is not only closed inside the IC.
  • Some of the information transmitted on the wiring (which is often binary information corresponding to 0 or 1) is transmitted to the outside from the circuit that is compactly integrated and made into a chip, or transmitted from the outside. Come on.
  • the term “external” refers to the outside as viewed in units of chips, or the exterior as viewed in units of certain functional modules, and may not necessarily be physically outside the IC chip.
  • SoC SystemSoCon Chip
  • SoC SystemSoCon Chip
  • a technique of attaching electrode pads to each other instead of connecting the chips with explicit wiring has been developed, and the boundary between the inside and outside of the IC chip is not always clear. However, information is exchanged through wiring that connects multiple functional modules.
  • the transmission information corresponding to the voltage change can be indirectly known by observing the change of the magnetic field or electric field generated around the wiring.
  • a method of boosting by installing an amplifier or the like in the middle is also used. Even in this case, there is a correlation between the voltage fluctuation and the information to be transmitted.
  • Intercepted electromagnetic waves contain information on the operating status of information terminals, represented by transmitted data. For this reason, if the intercepted information is analyzed appropriately, it is possible to read information related to the keystroke content of the keyboard and the content displayed on the monitor.
  • Fig. 27 shows a configuration example of a conventional leakage electromagnetic wave analyzer.
  • 3401 is a monitor
  • 3402 is an antenna
  • 3403 is a receiving device
  • 3404 is a result display monitor. Since a monitor used for a personal computer or the like is also composed of a transistor and operates, an electromagnetic wave corresponding to the operating state is also generated from the monitor 3401 as shown in FIG. In general, although generated electromagnetic waves are weak, they can be intercepted by using a high-performance antenna 3402 and a high-performance receiver 3403. By analyzing and displaying the intercept result on the monitor 3404 for displaying the intercept result, a screen corresponding to the display content of the monitor 3401 can be reproduced.
  • electromagnetic waves propagating in the air there are also electromagnetic waves propagating through metal parts included in the power cable of the device and various connection cables.
  • the level of the ground terminal may fluctuate due to voltage fluctuations that occur during signal transmission or through current that occurs due to transistor switching, and the fluctuations may propagate through the power cable of the device.
  • An electric signal propagating in a metal has a smaller attenuation per unit distance than in the case of propagating in the air, and the rate at which noise is mixed is smaller, so that it is possible to intercept at a farther distance.
  • a shield is applied to the wall of the building to prevent information interception outside the building, and to shield and absorb electromagnetic radiation in the housing of the device.
  • the leakage electromagnetic wave is confined inside the device.
  • measures are taken to reduce high-frequency leakage electromagnetic waves by attaching low-pass filter components to signal cables and to generate jamming waves that interfere with interception of leaked electromagnetic waves.
  • Patent Document 2 a method for preventing information reproduction by a leakage electric field is also proposed, which includes a fluctuation process that fluctuates the frequency of the clock signal or the synchronization frequency of the synchronization signal within a range in which the information transmission destination can follow. Has been.
  • Patent Document 1 Although the countermeasure technique for providing a shield as disclosed in Patent Document 1 can reduce the amount of electromagnetic waves, it does not cut off the signal source. In addition, if more robust measures are required due to the improved performance of the interception device, it is very expensive to reconstruct the building or device. Even when jamming radio waves are generated, the upper limit is determined by standards such as VCCI, and therefore there is a limit to the amount of jamming radio waves that can be generated. Therefore, a sufficient effect cannot always be obtained for the purpose of disturbing the interception of leaked electromagnetic waves.
  • An object of the present invention is to prevent leakage of an original display image due to leakage electromagnetic wave interception and to correctly display an original display image.
  • the present invention is a display information modulation method in an information processing apparatus having a display, and the information processing apparatus includes an image generation device, an image storage device, and n stages (n is a natural number) that holds pixel values.
  • the image information generated by the image generation device is stored in the image storage device.
  • the image data recorded and recorded in the image storage device in synchronization with the pixel value read clock is recorded in the pixel value buffer in n stages in units of pixels, and the pixel value read is performed based on the data of the modulation width.
  • a modulation clock is generated by modulating a clock, and the pixel value is transmitted from the n-stage pixel value buffer in synchronization with the modulation clock.
  • the present invention it is possible to make synchronization information acquisition and estimation difficult by disturbing the pixel clock, horizontal synchronization signal, and vertical synchronization signal. That is, the pixel coordinate disturbance effect and the pixel information position disturbance effect in the leaked electromagnetic wave are brought about.
  • the former prevents an eavesdropper from analyzing based on a fixed synchronization signal, and the latter makes it difficult to obtain pixel information.
  • FIG. 6B is a diagram illustrating a configuration example of the modulation pixel clock generation device in FIG. 6A.
  • the figure of the comparative example which shows transition of the required buffer size at the time of pixel clock modulation.
  • the information transmission device can be said to be safe from interception of leaked electromagnetic waves.
  • the present invention provides an information display device and an information display method in which image information is normally transmitted between authorized senders and receivers and is not normally transmitted to a third party who intercepts leaked electromagnetic waves.
  • the image generation and display apparatus and the image generation and display method of the present invention are basically based on processing and transmitting a display image in a form in which the original state cannot be restored from information intercepted by a third party. Furthermore, in order to restore the original display image information by rearranging the transmitted display image using accurate synchronization information in the circuit immediately before being displayed to the viewer, a leakage depending on the image information being transmitted Even if the electromagnetic waves are intercepted, no useful information can be obtained.
  • a receiving-side apparatus display device combines the pixels p i received in sequential, the display unit as an image I.
  • the pixel transmission procedure is defined as in the VESA standard, and many display devices exchange images according to the same procedure in consideration of compatibility.
  • the display information modulation unit of the present invention will be described with the installation in the output unit of the transmission side device in mind, but it may be installed in the transmission side device or in the input unit or inside of the reception side device. Needless to say.
  • each pixel p i is transmitted pixel by pixel in synchronization with the pixel clock.
  • a horizontal synchronization signal that defines the transmission period of each row of the image I and a vertical synchronization signal that defines the transmission period of one screen are transmitted together.
  • the pixel information is transmitted at a predetermined timing in each row of each screen defined by the horizontal synchronization signal and the vertical synchronization signal.
  • the horizontal synchronization signal and the vertical synchronization signal calculate back the absolute coordinates of the pixel p i in the image I. That is, it can be said that the horizontal synchronization signal and the vertical synchronization signal play an important role in displaying the image I normally.
  • a third party who intercepts leaked electromagnetic waves cannot always accurately grasp the signal changes to be intercepted.
  • pixel information since a general image is redundant, it is sufficient that a certain signal change is captured, whereas the synchronization signal has few change points and no redundancy. That is, it is difficult to obtain the synchronization signal from the leaked electromagnetic wave. Therefore, the eavesdropper needs to estimate the synchronization signal separately while extracting the leakage information about the pixel from the electromagnetic wave. If the display device to be intercepted is a general one, it is presumed that it follows the standard of image transmission / reception, so the frequency of the synchronization signal can be estimated from the specification. However, since the actual synchronization signal varies slightly from device to device, it must be adjusted.
  • the frequency of the pixel clock is expressed as f pix
  • the frequency of the horizontal synchronization signal is expressed as f h
  • the frequency of the vertical synchronization signal is expressed as f v .
  • the display information conversion apparatus of the present invention modulates the frequency of the pixel clock and the synchronization signal.
  • the eavesdropper Since the synchronization signal is accurately transmitted via the regular signal line, such follow-up is possible. On the other hand, since the eavesdropper does not know the exact frequency of the synchronization signal, the eavesdropper cannot correctly determine the coordinates of the intercepted pixel p i and can only estimate the image I. Furthermore, if the synchronization signal changes with time, it is difficult to even estimate the brute force.
  • ⁇ pix , ⁇ h , and ⁇ v may not take values independent of each other.
  • f pix is not transmitted on the analog VGA signal line, and the receiving side independently generates f * pix from f h . That is, when f pix is modulated on the transmission side, Equation (2) is obtained unless f h is appropriately modulated together.
  • the display information modulation unit of the present invention includes a modulation clock generation circuit for performing modulation while maintaining such a relationship between clocks.
  • the image I is transmitted within 1/60 second or less. After the image I is transmitted in a certain transmission period, the next image J may be transmitted or the same image I may be retransmitted.
  • the original image I and image J of the transmission source are recorded in a storage element such as a DRAM, and are read at a constant clock rate in order to realize stable reading. That is constant read frequency f b of the pixel p i. Further, the read frequency f b of the pixel p i, if f pix becomes slow frequency, it is necessary to provide a buffer for holding the unsent pixels. While f b > f pix , pixel values are accumulated in the buffer. As a result, buffer overflow occurs and pixel information is lost.
  • the display information conversion apparatus of the present invention avoids buffer overflow and data shortage by using f b as a reference clock and controlling ⁇ pix according to the state of the buffer.
  • the modulation widths ⁇ pix , ⁇ h , and ⁇ v are selected from ⁇ pix , ⁇ h , ⁇ v , which is a set including a plurality of modulation width groups.
  • the expression (3) is a random number and the expression (4) is used, so that the expression (5) is obtained.
  • expression (6) is expressed, and expression (8) is generated from expression (7) in the same manner.
  • ⁇ pix is Equation (9), and m is an arbitrary number of 1 or more.
  • ⁇ h and ⁇ v are similarly generated. Which modulation width group is used in each frame is determined by the random number generated by the random number generator.
  • equation (11) will be used within the frame (or within a predetermined period of time). However, due to the nature of equation (12), all modulation widths are used. At the point of time, the modulation with respect to the original clock becomes zero.
  • the timing of modulation is determined by one or both of the timer and the buffer status.
  • the countdown timer is reset at the timing of modulation, and modulation is performed when the countdown timer becomes 0 or a buffer overflow notice signal or a buffer shortage notice signal output from the buffer is triggered.
  • the correction value ⁇ is added to the modulation width value in the direction in which buffer accumulation and buffer consumption are performed by the modulated clock. This can be easily controlled depending on whether the sign of ⁇ is negative or positive. Further, the correction value ⁇ is subtracted from ⁇ pix (k ⁇ 1) so that the total sum of the modulation width groups becomes zero.
  • Equation (10) Let i be selected arbitrarily for each frame and use equation (10). When all the values of equation (10) have been used, the remaining data of the frame is output as unmodulated. Since it takes a certain amount of time for the new modulation clock to stabilize, the buffer shortage warning signal is issued when there is a predetermined number of data in the buffer, and the buffer overflow warning signal has a predetermined number of times. It may be issued when the remaining buffer space is reached. Of course, a modulation clock generated in advance may be used, and in this case, the predetermined number may be zero.
  • the second buffer is used.
  • the data can be output even in the situation of f b ⁇ f pix To do.
  • the data corresponding to the overflow can be extracted from the line buffer by using the line buffer without performing the modulation by the buffer overflow notice signal, so that the data can be output even in the situation of f b > f pix. It can be so.
  • the display device may use a pixel value valid flag indicating a pixel value transmission period, which is also regarded as a synchronization signal and can be further enhanced if it is modulated in the same manner as described above. Can do.
  • the display information modulation apparatus has a state for confirming the clock corresponding range of the receiving side device in advance, and performs a process of rounding the output value of the random number generator so as to be within the corresponding range, thereby providing a wide range of receiving side devices. It can correspond to.
  • ⁇ Effect of the present invention> The effect of the present invention is that it is difficult to acquire and estimate synchronization information by disturbing the pixel clock, horizontal synchronization signal, and vertical synchronization signal. That is, the pixel coordinate disturbance effect and the pixel information position disturbance effect in the leaked electromagnetic wave.
  • the former prevents an eavesdropper from analyzing based on a fixed synchronization signal, and the latter makes it difficult to obtain pixel information.
  • the synchronization information transmitted together with the image information is generally transmitted at a voltage equivalent to the image information, that is, a signal level. Therefore, it is difficult to separate the synchronization information included in the leaked electromagnetic wave from the image information included in the leaked electromagnetic wave. That is, since no accurate synchronization information I s is obtained, it is difficult for interceptor to reproduce the display image I without searching for I s.
  • Display image I is transmitted to the display in a streaming format. That is, in the case of two-dimensional image information, data is transmitted in order from the upper left coordinate toward the right, and when the right end is reached, the subsequent data is transmitted from the left end of the next row. This operation is the same as the scanning operation when the CRT display draws an image. Of course, as long as it is sent by streaming, no matter what part of the image is transmitted first, this does not preclude the application of the present invention. Further, the image I may be divided into a plurality of streams such as line by line and transmitted in parallel. Since it is sufficient that the stream is reproduced on the receiving side, particularly in the case of performing digital transmission, some information is not always transmitted in the order described above. Although there are variations in such mounting, if attention is paid to the part where the image I is transmitted in the streaming format, it is easy to apply the technique of the present invention to protection of only a part of the image information.
  • the eavesdropper cannot know the transmission start time of a certain image I.
  • images are transmitted at a rate of 60 frames per second, and images with the same content are considered to be transmitted continuously over multiple frames. It is possible to find the timing at which the same information is transmitted and know the time at which the image I is transmitted by using a technique for finding the position of the repetitive pattern called template matching. By looking at the period in which the image I is repeated using the above method, it is possible to know the synchronization information I s.
  • the device of the present invention modulates the pixel clock, the synchronization signal, etc., it is difficult to obtain a repeated pattern even if the intercept data is analyzed. That is, it is difficult to find a repeated pattern by pattern matching. Even if the same display image is continuous, the position of the pixel information and synchronization information in the leaked electromagnetic wave becomes different every time by configuring the modulation pattern to be different in each frame, and pattern matching is applied to the eavesdropper. It is possible to prevent a repeating pattern from being used as a basis. Therefore, if the information display device of the present invention is used, it is difficult for the eavesdropper to find the synchronization information.
  • the image I is exchanged only between authorized communicators. Further, since the synchronization information Is changes, even if the synchronization information at a certain time leaks, it is necessary to newly search for the synchronization information at other times. Furthermore, if the apparatus of the present invention is provided with a random number generation device and the synchronization information is configured to be different for each transmission of information or every certain period using the random number generation device, one information is temporarily leaked at a certain time. However, other information is kept safe.
  • the present invention provides an information display device for preventing information leakage due to interception of leaked electromagnetic waves, and assumes the exchange of image information between computers or between a computer and a monitor.
  • a general computer has a CPU 101 as a central processing unit, a RAM 102 as a main storage device, and an HDD 106 as a secondary storage device (flash memory, CDROM, DVD, MO, FDD, USB
  • a GPU 103 which is an image processing device, an image output terminal, and an I / O terminal 105 typified by a network terminal.
  • the above devices are connected through wiring 107 called an internal bus, and connection to a network or the like is made through an I / O terminal.
  • I / O terminals include Ethernet (R) connection terminal R45 terminal, modem connection R11 terminal, serial communication RS232C terminal, parallel terminal used for printer connection, keyboard and mouse, etc.
  • PS / 2 terminal used for connection, USB terminal that is universal connection terminal to various devices, SCSI terminal, microphone and earphone connection terminal for voice input / output, and boards that provide expansion functions to computers
  • a VGA terminal and a DVI terminal that are connected to the external monitor 104 by a signal cable 109 or the like are included.
  • the GPU is mainly used for speeding up 3D image processing and buffering of a plurality of screens, and the image processing of the present invention may be performed by a CPU. Since the GPU itself has computing power, image processing may be performed on the GPU.
  • the GPU and CPU may share the image processing.
  • image processing may be performed using an extension function board connected to a terminal for an extension function board such as a PCI terminal.
  • the extended function board may be connected via a USB terminal or the like, and may be located outside the computer casing.
  • an I / O terminal 108 for monitor connection may be installed directly from the GPU.
  • the I / O terminal 108 may be an output-only terminal that only outputs video, or may be an input / output compatible terminal that is assumed to be connected to a monitor having an input function such as a touch panel.
  • the I / O terminal ⁇ ⁇ ⁇ 108 ⁇ ⁇ provided in the GPU is dedicated to video output, and the input from the touch panel or the like is connected to the I / O terminal 105 ⁇ ⁇ ⁇ not via the GPU.
  • the image information is decomposed and combined according to the VGA and DVI standards.
  • VGA separates the signal into RGB corresponding to the three primary colors and transmits it as an analog signal.
  • a vertical synchronizing signal and a horizontal synchronizing signal are transmitted according to the resolution and frame rate of the display screen.
  • a dot clock also called a pixel clock or a pixel clock
  • appropriate pixel information is written in each coordinate according to the RGB signal.
  • This RGB signal may be used directly to control the beam for pixel drawing as in CRT, or it may be stored once in the internal buffer after AD conversion of the RGB signal as in LCD.
  • DVI disassembles RGB signals into digital signals and transmits them. A dot clock corresponding to the resolution and frame rate of the display screen is transmitted.
  • DVI there is a standard for encryption because transmission can be performed with high precision so that errors during transmission can be ignored. If encryption is used, there is no correlation between the true data transmitted and the data actually transmitted through the signal cable 109. Therefore, information leaked from information transmitted through the signal cable 109 estimates the true data. It's useless.
  • both the transmission side and the reception side of image data need to support the encryption standard.
  • DVI unlike RGB, digital data is distributed to a plurality of signal lines and simultaneously transmitted in parallel. Therefore, the form of generated electromagnetic waves is different from VGA. However, this is on the signal cable 109, the data on the GPU or RAM that buffers the display image is the same as the VGA, and once the transmission to the display device is completed, the encryption is performed.
  • the data stored in the buffer of the display device is the same as the VGA.
  • Some display devices are connected to a USB terminal. In this case, they are not necessarily decomposed into RGB signals and transmitted.
  • a composite terminal may be used. In this case, the image data is not represented by RGB, but is represented by a luminance signal (Y) and a color signal (C), and all the combined synchronization signals are transmitted in a composite form.
  • Y and C are transmitted separately, such as a separate video terminal (S terminal).
  • the luminance signal (Y), the blue color difference signal (Cb / Pb), and the red color difference signal (Cr / Pr) are separated.
  • an encrypted data transmission format such as HDCP that is digitalized like the HDMI terminal and supports encryption during data transmission.
  • the ⁇ CRT monitor emits electron beam from top left to right according to dot clock.
  • the dot clock is a clock that determines the writing timing of one pixel in the horizontal direction.
  • the electron beam moves to the right one pixel at a time according to the horizontal synchronization signal, scans one line in the horizontal direction, and then returns to the left on the screen again.
  • the vertical synchronization signal the electron beam moves downward line by line, scans to the bottom, and then returns to the top line. That is, the electron beam scans the entire screen from the upper left to the lower right by the horizontal synchronizing signal and the vertical synchronizing signal, and returns to the upper left again.
  • the transistor corresponding to each xy coordinate is driven sequentially, and the pixel value is written.
  • the transistor corresponding to each xy coordinate is driven sequentially, and the pixel value is written.
  • digital processing since digital processing is possible, it is not always necessary to follow the order as in CRT.
  • the CRT monitor emits light for a short time by irradiating the phosphor screen with an electron beam, and it is necessary to irradiate the electron beam again while there is afterglow. Since the LCD monitor can store pixel values, it may be necessary to recharge the charge of each pixel at a fixed timing. Can be taken. This means that the movement of the transistor changes according to the change of the screen, so that the correspondence between the image data and the internal processing is more complicated in the LCD than in the CRT. In addition, the CRT monitor can have only one display surface, but the LCD monitor has a transparent liquid crystal layer. Therefore, a plurality of liquid crystal layers can be provided to provide a plurality of display surfaces.
  • FIG. 3 is a block diagram of ATM, which is one of the implementation targets of the present invention.
  • the control unit 306 controls the display unit 302, the operation unit 303, the card reader unit 304, the deposit / withdrawal unit 305, the storage unit 307, the communication unit 308, the sensor unit 309, and the voice generation unit 310.
  • the control unit 306 not only controls the entire ATM 301, but also performs processing such as card recognition, operator approach detection, and banknote handling.
  • the display unit 302 connected to the control unit 306 via the signal cable 312 or the like displays service content guidance, processing procedures, and the like, and examples thereof include a CRT and a liquid crystal display.
  • a display control device such as a GPU is also included in the display unit 302.
  • the operation unit 303 is used to input information from the user, such as menu selection and password entry, and examples include a keyboard and a touch panel.
  • the card reader unit 304 is for reading information stored in a magnetic card or IC card.
  • the deposit / withdrawal unit 305 is used for depositing / withdrawing banknotes for transactions such as inserting banknotes for depositing and discharging banknotes for withdrawal.
  • the storage unit 307 is for storing information for ATM processing, such as a hard disk or memory.
  • a program for operating the control unit 306, the communication unit 308, the sensor unit 309, etc. is stored in the storage unit 307.
  • the communication unit 308 performs communication between the ATM 301 and an external computer or database through a line.
  • An example of the sensor unit 309 is a human sensor that detects the approach of an operator.
  • the human sensor is a sensor whose main purpose is to detect whether there is a human, that is, an operator, in a part close to the sensor by observing the generation state or reflection of infrared rays or the like.
  • the transaction service is started when the operator approaches a distance at which the ATM can be operated.
  • the voice generation unit 310 includes a speaker for performing voice guidance for persons staying in the vicinity of the device including the operator.
  • the well-known method of using the sound generation unit 310 gives the operator instructions for the next operation.
  • the voice guidance can be further enhanced by linking with the display unit 302. For example, it is effective to display a video animation in which the cash card is inserted into the insertion slot on the display unit 302 along with the voice guidance.
  • the communication unit 308 is connected to a LAN or a telephone line so that data can be exchanged with an ATM-installed bank or an ATM management company.
  • the ATM management company is a company that monitors ATMs as mentioned in the subject of the present invention, and constantly monitors a plurality of ATMs using cameras connected to the network. .
  • a management company or a bank can send a service stop signal from the communication unit 308 to the control unit 306 of the ATM 301 via the network.
  • ATM 301 has other devices and processes such as a passbook printer.
  • the CPU 101 and the internal bus 107 in FIG. 1 correspond to the control unit 306 in FIG.
  • the control unit 306 may have its own RAM or HDD. Details of the embodiment of the present invention will be described below.
  • FIG. 4 shows an example of an information processing apparatus with a display when the image generation / display apparatus of this embodiment is applied to a computer.
  • an image generation / transmission device 400 is a general-purpose computer, and a display information modulation unit 600 of the present invention is connected to the output thereof via a first image information transmission cable 401.
  • the display information modulation unit 600 and the image reception display device 404 are connected by a second image information transmission cable 403.
  • the image reception display device 404 is a general liquid crystal display, plasma display, organic EL display, projector, or the like.
  • the display information modulation unit 600 transmits the image information I ′ obtained by modulating the image information I to the image reception display device 404 via the second image information transmission cable 403 so that a third party cannot predict. That is, the display information modulation unit 600 modulates the image information of the input data, that is, the pixel clock, according to the value ⁇ generated using a random number generator or the like. If the modulation width is determined at random, overflow of the pixel value buffer or buffer shortage occurs. Therefore, the value of ⁇ is controlled so that the average of the modulation width becomes 0 after a predetermined number of modulations.
  • a modulation of a predetermined number of times Data is transmitted while controlling ⁇ so that the average modulation width is zero.
  • many pairs of clocks f Hi and f Li that are accelerated or delayed by ⁇ i may be prepared, and each pair may be selected and used for every two lines or for each vertical synchronization. In this way, the circuit scale of the pixel value buffer or the like is kept small while maintaining the disturbance effect.
  • the signal level of the synchronization information I's transmitted simultaneously via the second image information transmission cable 403 is smaller than the signal level of the image information I '.
  • Synchronization information I ′s (horizontal synchronization signal, vertical synchronization signal) and image information I ′ are transmitted from the display information modulation unit 600 to the image reception display device 404 via each dedicated signal line in the second image information transmission cable 403. Therefore, accurate synchronization information I ′s and image information I ′ are always transmitted to the image reception display device 404.
  • an unauthorized interception by a third party is assumed, it is difficult to accurately capture only the synchronization information I's by intercepting information mixed with the image information I 'and the synchronization information I's with an antenna.
  • the synchronization information I's is a rectangular pulse having a steep rising and falling edge, and it is difficult to distinguish it. Therefore, ⁇ cannot be estimated, and the eavesdropper cannot restore the original display image. Therefore, no useful information can be obtained even if a third party intercepts the leaked electromagnetic wave depending on the image information being transmitted via the second image information transmission cable 403 with the antenna.
  • the first image information transmission cable 401 that connects the image generation / transmission device 400 and the image reception display device 404 is preferably short in order to eliminate unauthorized interception by a third party.
  • the display information modulation unit 600 is incorporated into the image generation / transmission device 400 as shown in FIG. 4B, or is incorporated into the VGA terminal or DVI terminal portion of the image generation / transmission device 400. But it ’s okay.
  • the display information modulation unit 600 is provided in the image reception display device 404, and the display information modulation unit 600 and the display 405 are connected by the second image information transmission cable 403 to generate an image.
  • the first image information transmission cable 401 connecting the transmission device 400 and the display information modulation unit 600 may be protected by a shield.
  • the display information modulation unit 600 is incorporated in the image generation / transmission device 400.
  • the arrangement position of the display information modulation unit 600 in the image generation / transmission device ⁇ 400 of the present invention is within the image generation / transmission device 400. Needless to say, it is not limited.
  • the display information modulation unit 600 is not a fixed configuration, and it is needless to say that the display information modulation unit 600 can be realized in various forms in combination with the functions of the image generation / transmission device 400 or the image reception / display device 404 as described below. No.
  • FIG. 5 A second embodiment of the information processing apparatus with a display according to the present invention will be described with reference to FIG. 5, FIG. 6 (FIGS. 6A and 6B), and FIGS.
  • the image generation display device of the present embodiment includes an image generation device, an image storage device, a reference clock, a first buffer device, a pixel clock generation device, a first pixel value valid flag generation device, a synchronization signal generation device, a second A pixel value valid flag generation device, a sampling clock generation device, a sampling device, a timing control device, a second buffer device, and a display device are provided.
  • a configuration in which a CPU, a RAM, and the like are further provided may be employed.
  • FIG. 5 shows the basic configuration of the image generation and display device.
  • an image generation / transmission apparatus 501 and an image reception / display apparatus 502 are connected by image information transmission cables 510 and 511.
  • the image generation / transmission apparatus 501 includes an image generation apparatus 503, an image storage apparatus 504, a reference clock 505, a buffer apparatus 505, a pixel clock generation apparatus 507, a synchronization signal generation apparatus 508, and a pixel value valid flag generation apparatus 509.
  • the image generation device 503 generates an original image to be displayed on the display device.
  • the image generation apparatus may include a CPU or the like and generate it by calculation, or read it from an external storage medium such as a DVD.
  • the image storage device 504 is a device that stores the image generated by the image generation device 503, and a semiconductor storage device such as a DRAM or SRAM is assumed. Since the image storage device 504 holds the original image, the same image can be read many times.
  • the reference clock 505 is used as an operation clock when reading out image data (pixel value) from the image storage device 504 and writing it out to the buffer device 506, and also as a reference clock for the pixel clock generation device 507.
  • the buffer device 506 is a buffer that stores part of the image data, and is written according to the reference clock 505 and read according to the pixel clock.
  • the image stored in the image storage device 504 is serialized by passing through the buffer device 506 and transmitted to the image receiving display device 502 through the pixel signal line (image information transmission cable) 511.
  • the synchronization signal generation device 508 receives the pixel clock generated by the pixel clock generation device 507, and generates a horizontal synchronization signal and a vertical synchronization signal.
  • the generated horizontal synchronization signal and vertical synchronization signal are transmitted to the image reception display device 502 through the synchronization signal line (image information transmission cable) 510, and are also transmitted to the pixel value valid flag generation device 509.
  • the pixel value valid flag generation device 509 transmits pixel values during the horizontal synchronization and vertical synchronization periods according to the pixel clock received from the pixel clock generation device 507 and the synchronization signal received from the synchronization signal generation device 508.
  • a flag signal indicating the period is output.
  • the flag signal is transmitted to the buffer device 506.
  • the buffer device 506 outputs the pixel value in synchronization with the pixel clock received from the pixel clock generation device 507 during the period when the flag signal indicates that the pixel value is being transmitted.
  • the image reception display device 502 includes a sampling clock generation device 512, a pixel value valid flag generation device 513, a sampling device 514, a buffer device 515, a timing control device 516, and a display device 517.
  • the sampling clock generation device 512 receives the horizontal synchronization signal and the vertical synchronization signal generated by the synchronization signal generation device 508 and transmitted through the synchronization signal line 510, and samples the pixel value transmitted through the pixel signal line 511. , Generate a sampling clock. The sampling clock is transmitted to the pixel value valid flag generation device 513 and the sampling device 514.
  • the pixel value valid flag generation device 513 receives a horizontal synchronization signal and a vertical synchronization signal from the synchronization signal line 510 and receives a sampling clock from the sampling clock generation device 512. A period during which the pixel value is transmitted is determined from the horizontal synchronization signal, the vertical synchronization signal, and the sampling clock, and a pixel value valid flag is generated and transmitted to the sampling device 514.
  • the sampling device samples the value of the pixel signal line according to the sampling clock and the pixel value valid flag, and stores the sampled value in the buffer device 515.
  • the timing control device 516 generates timing information for transmitting the pixel values stored in the buffer device 515 to the display device 517 for display.
  • the display device 517 is a liquid crystal module that uses, for example, a method of controlling the backlight transmittance from the back using a liquid crystal element, and the light emitted from the image display device is visually recognized by the user.
  • Fig. 19 shows examples of vertical and horizontal sync signals.
  • the vertical synchronization signal (VSYNC) is a signal that defines the length of one frame that is a unit of display information for one screen.
  • One frame is arranged in a matrix form from a plurality of lines and a plurality of columns. Normally, starting from 0 line 0 column, pixel information corresponding to each line is transmitted sequentially for each line. For example, when a screen is composed of 1024 ⁇ 768 pixels, information of 806 lines and 1344 columns is transmitted including a blank period for transmitting a synchronization signal. Since the image body is composed of 1024 ⁇ 768 pixels, a pixel value of 0 is transmitted during the blank period.
  • the horizontal synchronization signal (HSYNC) is a signal that defines the length of one line. That is, in this example, 806 horizontal synchronizing signal pulses are generated during one frame period of the vertical synchronizing signal.
  • Fig. 20 shows examples of the horizontal sync signal, data enable signal, and pixel clock signal.
  • the horizontal sync signal (HSYNC) specifies the period of one line.
  • the data enable signal (DEN) specifies at which timing the pixel value corresponding to the display image is transmitted during the period of one line.
  • the data enable signal takes a logical 0 or logical 1 value, meaning that the pixel value is transmitted during the logical 1 period.
  • the pixel clock (PIXCLK) specifies the transmission timing of one pixel. That is, transmission of information for one pixel is started at the timing when the pixel clock changes from logic 0 to logic 1. For example, when the screen is composed of 1024 ⁇ 768 pixels, the period in which the data enable signal takes a logic 1 value is equal to the period in which the pixel clock generates 1024 pulses.
  • the image generation and display apparatus to which the present invention is applied includes a modulation pixel clock generation apparatus 601 and a numeric string generation apparatus 602 that constitute a display information modulation unit 600, as shown in FIG. 6A.
  • the modulation pixel clock generation device 601 is a device that has the same function as the pixel clock generation device 507 in FIG. 5 and modulates the pixel clock based on the numerical sequence received from the numerical sequence generation device 602.
  • the synchronization signal generation device, the pixel value valid flag generation device, and the buffer device operate in the same manner as the basic configuration of FIG. 5 except that the synchronization pixel clock is followed.
  • the display information modulation unit 600 includes a numerical value string generation device 1910, a modulation width table generation device 1905, a modulation width table storage device 1906, a modulation width selection device 1909, a pixel clock generation device 1907, and a clock modulation device 1908.
  • a modulation timing input port 1903 for receiving a warning signal, a synchronization signal, and the like is provided.
  • the modulation pixel clock output from the modulation pixel clock output port 1904 is supplied to the buffer device 506, the synchronization signal generation device 508, and the pixel value valid flag generation device 509.
  • the modulation width table generation device 1905 receives the numerical sequence from the numerical sequence generation device 1910 and generates k modulation widths ⁇ pix (0) , ⁇ pix (1) , ..., ⁇ pix (k-1) . With these as one table, one or more tables are recorded in the modulation width table storage device 1906.
  • the modulation pixel clock generation device 601 of the display information modulation unit 600 has one or more modulation width tables therein, and selects the modulation width according to the numerical value received from the numerical value string generation device 602.
  • modulation width tables for example, one modulation width table is selected according to the numerical value received from the numerical sequence generator for each frame, and the modulation width ⁇ is additionally determined according to the numerical value additionally received from the numerical sequence generator. Select.
  • FIG. 21 shows the relationship among the numerical sequence generator 1910, the modulation width table generator 1905, the modulation width table storage device 1906, and the modulation width selector 1909.
  • the numerical sequence generator 1910 generates a numerical sequence and inputs it to the modulation width table generator 1905.
  • the modulation width table generation device 1905 stores the numerical value received from the numerical value string generation device 1910 in the modulation width table storage device 1906.
  • the modulation width table storage device has a data storage area 3005 associated with an address number 3004 therein, and stores the modulation width.
  • the data format of the modulation width may be a multiplier that multiplies the frequency of the input clock, or may be a buffer amount (number of pixels) consumed until the next modulation timing.
  • the modulation width ⁇ may hold the modulation width as a frequency value.
  • the modulation width of PLL ⁇ (Phase Locked Loop) and DLL (Delay Locked Loop) used for modulation of the input frequency should be held.
  • the pixel clock modulation timing is performed at one or both of a fixed timing and an adaptive timing.
  • the timing fixed in advance may be every frame, every line, every fixed pixel, or may be according to a numerical value obtained from the numerical value sequence generation device.
  • the adaptive timing the numerical value obtained from the numerical sequence generator may be used.
  • the image information modulation apparatus of the present invention has functions of outputting a buffer shortage warning signal and a buffer overflow warning signal to the buffer device. These warning signals are also used.
  • the numerical sequence generator may be configured to output a value in accordance with a predetermined period such as a sine wave, a rectangular wave, or a pseudorandom number, or may be a true random number generator. Moreover, you may provide both.
  • FIG. 22 shows the operation of this embodiment for modulating the pixel clock (pixel clock).
  • the modulation pixel clock generation device 601 of the present embodiment changes the frequency of the pixel clock from frequency a to frequency b at a certain time and outputs it as a modulation pixel clock.
  • FIG. 22 shows an example in which a> b.
  • Figures 23 and 24 show the transition of the required buffer size during pixel clock modulation.
  • the buffer it is desirable to use a First In First Out type buffer, but the buffer is not necessarily limited thereto.
  • a buffer for 50 pixels is prepared in advance.
  • FIG. 23 shows an example in which the modulation width at each modulation is randomly determined as a comparative example.
  • the modulation width is determined randomly, an overflow situation has occurred where the buffer size of 50 pixels is insufficient at the time indicated by 2801. Further, at the time indicated by 2802, as a result of the output speed becoming faster than the input speed, data in the buffer disappears, and data cannot be output, resulting in an underflow state.
  • buffer overflow or buffer shortage will occur.
  • FIG. 24 shows the transition of the buffer in the apparatus of the present invention.
  • the average modulation width is set to 0 every six modulations.
  • the data output clock for example, pixel clock
  • the speed is adjusted to be stored in the buffer, and in the third modulation, the speed is similarly adjusted to be extracted from the buffer for 20 pixels.
  • the data is also stored in the buffer for 7 pixels.
  • the speed is adjusted to be extracted from the buffer for four pixels
  • the sixth modulation the speed is adjusted to be extracted from the buffer for 18 pixels.
  • the average of the modulation width is set to 0 by 6 modulations, but it may be 2 times or more. By setting the average to be 0, it can be configured so that there is no excess or deficiency of input / output, but by generating a set of modulation widths so that the average becomes other than 0 in the process of data input / output, The buffer amount may be positively controlled.
  • the method of the present invention by switching between a clock that is faster than the input clock and a clock that is slower than the input clock, even if the buffer size is small, it does not fail and the necessary randomization can be achieved.
  • the upper limit of the required buffer size can be determined by using only a low-speed clock.
  • the modulation pixel clock generation device 601 may use a modulation width table (see FIG. 21) fixed in advance at the design stage as a storage device, but may have a function of creating a modulation width table.
  • the creation timing of the modulation width table can be set to an arbitrary timing such as when a reset signal is given or a blank period for each frame.
  • the number of items in the modulation width table is, for example, the number of lines in the image (the number of vertical pixels). In the case of an image of 1024 ⁇ 768 size, the number is 768, but it may be reduced depending on the memory size.
  • the modulation width table is selected for each frame, it is clear that the table size can be easily reduced by using half frames, and can be further reduced by using quarter frames.
  • the modulation width selection device 1909 selects the timing and the modulation width according to the signal received from the numerical sequence generator 1910 and the modulation timing input port 1903, and reads it from the modulation width table storage device 1906. The read modulation width is transmitted to the clock modulation device 1908.
  • the pixel clock generator 1907 generates a pixel clock based on the reference clock received from the reference clock port 1902 and transmits it to the clock modulator 1908.
  • the clock modulator 1908 generates a modulated pixel clock from the received pixel clock and modulation width, and outputs the modulated pixel clock to the modulated pixel clock output port 1904.
  • the clock modulation device 1908 reads data from the modulation width table storage device 1906 in the order of addresses via the modulation width selection device 1909 and modulates the input clock.
  • the data format of the modulation width is a multiplier that multiplies the frequency of the input clock
  • the input clock is Fourier transformed to calculate the frequency
  • the data is multiplied, and then the inverse Fourier transform is performed to generate the output clock.
  • frequency conversion may be performed by a method other than using Fourier transform.
  • the data format of the modulation width is the amount of buffer consumed by the next modulation timing, the number of pixels up to the next modulation timing is divided by the sum of the number of pixels up to the next modulation timing and the modulation width data.
  • the multiplier to the input clock frequency is obtained, and then the output clock is obtained as described above.
  • six types of addresses from 0000 to 0005 are shown, but the number may be more or less, and is not limited to this number.
  • the pixel clock generation device 1907 is shown as an independent device from the clock modulation device 1908. However, if the modulation width of the modulation pixel clock with respect to the reference clock is stored in the modulation width table storage device 1906 and the clock modulation device 1908 is configured to generate the modulation pixel clock directly from the reference clock, the pixel clock generation The apparatus 1907 is not necessarily provided.
  • the horizontal synchronization signal and the vertical synchronization signal generated by the synchronization signal generation device 508 of the image generation / transmission device 501 are transmitted to the image reception display device 502 through the synchronization signal line 510.
  • the sampling clock generator 512 of the image receiving display device 502 receives the horizontal synchronization signal and the vertical synchronization signal, and generates a sampling clock. This sampling clock is transmitted to the pixel value valid flag generation device 513 and the sampling device 514.
  • the pixel value valid flag generation device 513 determines a period during which the pixel value is sent from the modulated horizontal synchronization signal and vertical synchronization signal, and the sampling clock, generates a pixel value validity flag, and the sampling device 514. Send to.
  • the sampling device samples the value of the pixel signal line according to the sampling clock and the pixel value valid flag, and stores the sampled value in the buffer device 515.
  • the timing control device 516 generates timing information for transmitting the pixel values stored in the buffer device 515 to the display device 517 for display.
  • Synchronization information (horizontal synchronizing signal, vertical synchronizing signal) modulated and transmitted together with the image information to the receiving display device 502 I s, is transmitted generally in the image information equivalent to the voltage or signal level. For this reason, it is difficult for a third party to separate the modulated synchronization information included in the leaked electromagnetic wave from the image information included in the leaked electromagnetic wave. That is, since no accurate synchronization information I s is obtained, it is difficult for interceptor to reproduce the display image I without searching for synchronization information I s.
  • FIG. 25 shows an example of image information obtained as a result of intercepting the original image information I.
  • the original image information 2701 is greatly deviated from the original transmission timing as a result of the modulation of the synchronization signal during transmission, and the intercepted image 2702 is in a form in which the original image cannot be estimated.
  • the image receiving and displaying apparatus 502 of the present embodiment that can correctly receive the modulated synchronization signal can correctly display the display image I as the original image information 2701.
  • the present embodiment it is possible to make it difficult to acquire and estimate synchronization information by disturbing the pixel clock, horizontal synchronization signal, and vertical synchronization signal. That is, the pixel coordinate disturbance effect and the pixel information position disturbance effect in the leaked electromagnetic wave. This prevents an eavesdropper from analyzing based on a fixed synchronization signal, and makes it difficult to obtain pixel information.
  • FIG. 7A shows a configuration example of an image generation and display apparatus of the present embodiment that includes a display information modulation unit 600 and modulates a synchronization signal.
  • the display information modulation unit 600 includes a modulation synchronization signal generation apparatus 701 and a numerical value string generation apparatus 702 instead of the synchronization signal generation apparatus 508 shown in FIG.
  • the modulation synchronization signal generation device 701 selectively outputs any one of the modulation horizontal synchronization signal, the modulation vertical synchronization signal, the horizontal synchronization signal, and the modulation vertical synchronization signal.
  • FIG. 7B shows a specific configuration example of the display information modulation unit 600 of the present embodiment.
  • the display information modulation unit 600 includes a numerical value sequence generation device 2009, a modulation width table generation device 2005, a modulation width table storage device 2006, a modulation width selection device 2010, a vertical synchronization signal generation device 2006, a first clock modulation device 2011, a horizontal synchronization A signal generator 2008, a second clock modulator 2012, a pixel clock input port 2002 for inputting a pixel clock from the pixel clock generator 507, a modulated vertical synchronizing signal output port 2003 for outputting a modulated vertical synchronizing signal, a modulated horizontal synchronizing signal A modulation horizontal synchronization signal output port 2004 for output is provided.
  • the modulation synchronization signals output from the output ports 2003 and 2004 are also supplied to the pixel value valid flag generation device 509 and the image reception display device 502.
  • the modulation width table generation device 2005 receives the numerical sequence from the numerical sequence generation device 2009 and generates k modulation widths ⁇ pix (0) , ⁇ pix (1) , ..., ⁇ pix (k-1) . Using these as one table, one or more tables are recorded in the modulation width table storage device 2006.
  • the modulation width selection device 2010 selects the timing and the modulation width according to the synchronization signal received from the numerical sequence generation device 2009, the horizontal synchronization signal generation device 2008, and the vertical synchronization signal generation device 2007, and reads out from the modulation width table storage device 2006.
  • the read modulation width is transmitted to the first clock modulation device 2011 and the second clock modulation device 2012.
  • the modulation width and timing transmitted to the first clock modulation device 2011 and the modulation width and timing transmitted to the second clock modulation device 2012 are not necessarily the same value, and may not be the same timing.
  • the horizontal synchronization signal generation device 2008 generates a horizontal synchronization signal based on the pixel clock received from the pixel clock input port 2002 and transmits it to the second clock modulation device 2012.
  • the second clock modulation device 2012 generates a modulated horizontal synchronization signal from the received horizontal synchronization signal and modulation width, and outputs it to the vertical synchronization signal generation device 2007 and the modulation horizontal synchronization signal output port 2004.
  • the vertical synchronization signal generation device 2007 generates a vertical synchronization signal according to the received modulated horizontal synchronization signal, and transmits it to the first clock modulation device 2011.
  • the first clock modulation device 2011 generates a modulated vertical synchronization signal from the received vertical synchronization signal and modulation width, and outputs it to the modulated vertical synchronization signal output port 2003.
  • the horizontal synchronization signal generation device 2008 is illustrated as a device independent of the second clock modulation device 2012.
  • the modulation width table storage device 2006 stores the modulation width of the modulation horizontal synchronization signal with respect to the horizontal synchronization signal
  • the second clock modulation device 2012 generates the modulation horizontal synchronization signal directly from the pixel clock.
  • the horizontal synchronization signal generation device 2008 is not necessarily provided.
  • the modulation width of the modulation vertical synchronization signal with respect to the modulation horizontal synchronization signal is stored and the first clock modulation device 2011 is configured to generate the modulation vertical synchronization signal directly from the modulation horizontal synchronization signal, the vertical The synchronization signal generation device 2007 is not necessarily provided.
  • the modulation vertical synchronization signal may be generated by receiving the horizontal synchronization signal instead of generating the modulation vertical synchronization signal from the modulation horizontal synchronization signal.
  • the first clock modulation device 2011 and the second clock modulation device 2012 are used as a single device, and the modulation horizontal synchronization signal and the modulation vertical synchronization signal are generated by controlling the value of the modulation width table storage device. If configured, the number of devices can be further reduced.
  • Synchronization information (horizontal synchronizing signal, vertical synchronizing signal) modulated and transmitted together with the image information to the receiving display device 502 I s, is transmitted generally in the image information equivalent to the voltage or signal level. For this reason, it is difficult for a third party to separate the modulated synchronization information included in the leaked electromagnetic wave from the image information included in the leaked electromagnetic wave. That is, since no accurate synchronization information I s is obtained, it is difficult for interceptor to reproduce the display image I without searching for synchronization information I s.
  • FIG. 8 shows an image generation / display apparatus of the present invention that is provided in the image generation / transmission apparatus 501 and modulates both the pixel clock and the synchronization signal.
  • the image generation / display apparatus according to the present embodiment includes a first numerical value sequence generation device 802, a modulation pixel clock generation device 801, a second numerical value sequence generation device 804, and a modulation synchronization signal generation device 803.
  • the modulation pixel clock generation device 801 and the modulation synchronization signal generation device 803 are connected by a bidirectional signal line.
  • the modulation pixel clock generator uses the output value of the first numerical sequence generator, the buffer shortage warning signal from the buffer device, the buffer overflow warning signal from the buffer device, and the output of the modulation synchronization signal generator to adjust the modulation timing. decide.
  • the modulation width is selected using the first numerical sequence generator.
  • the internal configuration of the modulation pixel clock generation device 801 is the same as that in FIG. 6B.
  • the modulation synchronization signal generation device outputs a modulation horizontal synchronization signal and a modulation vertical synchronization signal based on the output value of the second numerical value sequence generation device and the modulation pixel clock received from the modulation pixel clock generation device.
  • the internal configuration of the modulation synchronization signal generator 803 is the same as that in FIG. 7B.
  • Synchronization information (horizontal synchronizing signal, vertical synchronizing signal) modulated and transmitted together with the image information to the receiving display device 502 I s, is transmitted generally in the image information equivalent to the voltage or signal level. For this reason, it is difficult for a third party to separate the modulated synchronization information included in the leaked electromagnetic wave from the image information included in the leaked electromagnetic wave. That is, since no accurate synchronization information I s is obtained, it is difficult for interceptor to reproduce the display image I without searching for synchronization information I s.
  • a plurality of numerical value sequence generation devices are shown, but it is not always necessary to prepare a plurality of numerical value sequence generation devices. Moreover, you may comprise so that the predictability of the numerical value used with a modulation
  • alteration apparatus may be lowered by providing in multiple.
  • an image generation / transmission device 901 and an image reception display device 902 are connected by an image information transmission cable 910.
  • the image information transmission cable 910 includes a synchronization signal line and a pixel value valid flag. A line, a pixel clock line, and a pixel signal line.
  • the image generation / transmission device 901 includes an image generation device 903, an image storage device 904, a reference clock 905, a buffer device 906, a pixel clock generation device 907, a synchronization signal generation device 908, and a pixel value valid flag generation device 909.
  • the image reception display device 902 includes a sampling device 911, a buffer device 912, a timing control device 913, and a display device 914.
  • the image generation device 903 generates an original image to be displayed on the display device.
  • the image generation apparatus may include a CPU or the like and generate it by calculation, or read it from an external storage medium such as a DVD.
  • the image storage device 904 is a device that stores an image generated by the image generation device 903, and a semiconductor storage device such as a DRAM or SRAM is assumed. Since the image storage device 904 holds the original image, the same image can be read many times.
  • the reference clock 905 is used as an operation clock when reading out image data (pixel value) from the image storage device 904 and writing it out to the buffer device 906, and also as a reference clock for the pixel clock generation device 907.
  • the buffer device 906 is a buffer that stores part of the image data, and is written according to the reference clock 905 and read according to the pixel clock.
  • the image stored in the image storage device 904 is serialized by passing through the buffer device 906 and transmitted to the image receiving display device 902 through the pixel signal line.
  • the synchronization signal generator 908 receives the pixel clock generated by the pixel clock generator 907 and generates a horizontal synchronization signal and a vertical synchronization signal.
  • the generated horizontal synchronization signal and vertical synchronization signal are transmitted to the image reception display device 902 through the synchronization signal line, and also to the pixel value valid flag generation device 909.
  • the pixel value valid flag generation device 909 transmits pixel values during the horizontal synchronization and vertical synchronization periods according to the pixel clock received from the pixel clock generation device 907 and the synchronization signal received from the synchronization signal generation device 908.
  • a flag signal indicating the period is output.
  • the flag signal is transmitted to the buffer device 906 and also to the image receiving display device 902.
  • the buffer device 906 outputs the pixel value in synchronization with the pixel clock received from the pixel clock generation device 907 during the period in which the pixel value valid flag indicates that the pixel value is being transmitted.
  • the pixel clock, horizontal synchronization signal, vertical synchronization signal, pixel value valid flag, and pixel value are collected by the image information transmission cable 910 and transmitted from the image generation / transmission device 901 to the image reception display device 902.
  • the pixel clock generator 907 receives a buffer shortage warning signal or a buffer overflow warning signal from the buffer device 906, and slows or speeds up the pixel clock speed according to these warning signals, thereby causing a buffer shortage. And configured to prevent buffer overflow.
  • the pixel clock line, the pixel value valid flag line, and the pixel signal line are connected to the sampling device 911.
  • a synchronization signal line for transmitting the horizontal synchronization signal and the vertical synchronization signal is connected to the timing control device 913.
  • the sampling device 911 samples the value of the pixel signal line in accordance with the pixel clock and the pixel value valid flag, and stores it in the buffer device 912.
  • the timing control device 913 generates timing information for transmitting the pixel values stored in the buffer device 912 to the display device 914 for display.
  • the display device 914 is a liquid crystal module that uses a method of controlling the backlight transmittance from the back using, for example, a liquid crystal element, and the light emitted from the image display device is visually recognized by the user.
  • FIG. 10 shows a modification of the fifth embodiment.
  • the example of FIG. 10 includes a modulation pixel clock generation device 1001 and a numeric string generation device 1002.
  • the modulation pixel clock generation device 1001 is a device that has the same function as the pixel clock generation device 907 in FIG. 9 and modulates the pixel clock based on the numerical sequence received from the numerical sequence generation device 1002.
  • the synchronization signal generation device, the pixel value valid flag generation device, and the buffer device operate in the same manner as the basic configuration in FIG. 9 except that the synchronization pixel clock follows the modulation pixel clock.
  • the modulation pixel clock generation device 1001 and the numerical value string generation device 1002 have the same configuration as that in FIG. 6B.
  • FIG. 11 shows an image generation / display apparatus 1100 of the present invention that modulates a synchronization signal.
  • an image generation / transmission apparatus 901 in place of the synchronization signal generation apparatus 908 shown in FIG. 9, includes a numerical sequence generation apparatus 1102 and a modulation synchronization signal generation apparatus 1101.
  • the modulation synchronization signal generator 1101 selectively outputs any one of the modulation horizontal synchronization signal, the modulation vertical synchronization signal, the horizontal synchronization signal, and the modulation vertical synchronization signal.
  • the modulation synchronization signal generator 1101 and the numerical value string generator 1102 have the same configuration as that in FIG. 7B.
  • FIG. 12A shows an example of the display information modulation unit of the present invention that modulates the pixel value valid flag.
  • the image generation / transmission device 901 instead of the pixel value valid flag generation device 909 shown in FIG. 9, the image generation / transmission device 901 includes a numerical value string generation device 1202 and a modulation pixel value validity flag generation device 1201 that constitute the modulation pixel value validity flag generation device 1200. Is provided.
  • the modulation pixel value valid flag generation device 1201 modulates the pixel value validity flag according to the horizontal synchronization signal or vertical synchronization signal output from the synchronization signal generation device and the numerical value received from the numerical value string generation device 1202, and inputs the modulated pixel value flag to the buffer device.
  • the pixel value valid flag is turned on from a position that is arbitrarily deviated from the head of the horizontal synchronization signal, and after the pixel value for one row is output, that is, after only the pixel clock corresponding to one row has elapsed, the pixel value valid flag is once turned off. Repeat for the horizontal sync signal.
  • FIG. 12B shows a configuration example of the modulation pixel value valid flag generation device of the present invention.
  • the modulation pixel value valid flag generation device 1200 includes a numerical string generation device 2109, a modulation width table generation device 2104, a modulation width table storage device 2105, a modulation width selection device 2108, a pixel value validity flag generation device 2106, and a clock modulation device 2107.
  • a reference clock port 2102 for receiving a horizontal synchronization signal, a vertical synchronization signal, and a pixel clock, and a modulation pixel value validity flag output port 2103 for outputting a modulation pixel value validity flag are provided.
  • the modulation width table generation device 2104 receives the numerical sequence from the numerical sequence generation device 2109 and generates k modulation widths ⁇ pix (0) , ⁇ pix (1) ,..., ⁇ pix (k ⁇ 1) . Using these as one table, one or more tables are recorded in the modulation width table storage device 2105.
  • the modulation width selection device 2108 selects the timing and the modulation width according to the signal received from the numerical value string generation device 2109 and the reference clock port 2102 and reads it from the modulation width table storage device 2105. The read modulation width is transmitted to the clock modulation device 2107.
  • the pixel value valid flag generation device 2106 generates a pixel value valid flag based on the horizontal synchronization signal, vertical synchronization signal, and pixel clock received from the reference clock port 2102 and transmits them to the clock modulation device 2107.
  • the clock modulation device 2107 generates a modulation pixel value validity flag from the received pixel value validity flag and modulation width, and outputs it to the modulation pixel value validity flag output port 2103.
  • the pixel value valid flag generation device 2106 is illustrated as a device independent of the clock modulation device 2107.
  • the modulation width table storage device stores the horizontal synchronization signal, vertical synchronization signal, and the modulation width of the modulation pixel value valid flag for the pixel clock
  • the clock modulation device 2107 includes the horizontal synchronization signal, the vertical synchronization signal, and the pixel clock. If the configuration is such that the modulation pixel value validity flag is directly generated from the above, the pixel value validity flag generation device 2106 is not necessarily provided.
  • FIG. 13 illustrates an eighth embodiment of the information display device of the present invention.
  • the information display device of the present invention includes a modulation pixel clock generation device 1301, a first numerical value sequence generation device 1302, a modulation synchronization signal generation device 1303, and a second numerical value sequence generation device 1304.
  • the transmission timing of the pixel value is greatly disturbed by modulating the horizontal synchronizing signal and the vertical synchronizing signal together with the pixel clock.
  • the modulation pixel clock generation device 1302 and the first numerical sequence generation device 1302 have the same configuration as in FIG. 6B
  • the modulation synchronization signal generation device 1303 and the second numerical sequence generation device 1304 have the same configuration as in FIG. 7B. .
  • FIG. 14 illustrates a ninth embodiment of the information display device of the present invention.
  • the information display device of the present invention includes a modulation synchronization signal generation device 1401, a first numerical value string generation device 1402, a modulation pixel value valid flag generation device 1403, and a second numerical value string generation device 1404.
  • the pixel value transmission flag is modulated together with the horizontal synchronization signal and the vertical synchronization signal to greatly disturb the transmission timing of the pixel value.
  • the modulation synchronization signal generation device 1401 and the first numerical value sequence generation device 1402 have the same configuration as in FIG. 7B
  • the modulation pixel value valid flag generation device 1403 and the second numerical value sequence generation device 1404 have the same configuration as in FIG. 12B.
  • FIG. 15 illustrates a tenth embodiment of the information display apparatus of the present invention.
  • the information display device of the present embodiment includes a modulation pixel clock generation device 1501, a first numerical value sequence generation device 1502, a modulation synchronization signal generation device 1503, a second numerical value sequence generation device 1504, a modulation pixel value valid flag generation device 1505, A third numerical value string generation device 1506 is provided.
  • the pixel clock, horizontal synchronization signal, vertical synchronization signal, and pixel value valid flag are modulated to greatly disturb the pixel value transmission timing.
  • the modulation pixel clock generation device 1501 and the first numerical value sequence generation device 1502 have the same configuration as in FIG.
  • modulation synchronization signal generation device 1503 and the second numerical value sequence generation device 1504 have the same configuration as in FIG.
  • the modulation pixel value valid flag generation device 1505 and the third numerical value string generation device 1506 have the same configuration as in FIG. 12B.
  • FIG. 16 illustrates an eleventh embodiment of the information display device of the present invention.
  • FIG. 16 shows an embodiment of the information display device of the present invention, which comprises an image generation / transmission device 1601, a display information modulation unit 1602, and an image reception display device 1603.
  • the image generation / transmission device 1601 and the display information modulation unit 1602 are connected by a first image information transmission cable 1604, and the display information modulation unit 1602 and the image reception display device 1603 have second image information. They are connected by a transmission cable 1605.
  • the image generation / transmission device 1601 generates an original image by an image generation device provided therein and stores it in the image storage device.
  • the pixel information of the original image recorded in the image storage device is sequentially recorded in the buffer device according to the reference clock.
  • the pixel clock generation device generates a pixel clock according to the reference clock.
  • the pixel clock is input to the synchronization signal generation device, the pixel value valid flag generation device, and the buffer device, and is transmitted through the image information transmission cable 1604.
  • the synchronization signal generation device generates a horizontal synchronization signal and a vertical synchronization signal, inputs them to the pixel value valid flag generation device, and transmits them through the image information transmission cable 1604.
  • the pixel value valid flag generating device generates a pixel value valid flag indicating a pixel value output period based on the horizontal synchronizing signal, the vertical synchronizing signal, and the pixel clock, and inputs the pixel value valid flag to the buffer device, while passing through the image information transmission cable 1604. Send.
  • the buffer device outputs the pixel value to the image information transmission cable 1604 according to the pixel value valid flag and the pixel clock.
  • the display information modulation unit 1602 receives a pixel value, a pixel clock, a pixel value valid flag, a horizontal synchronization signal, and a vertical synchronization signal through the image information transmission cable 1604.
  • the pixel clock line is connected to the sampling device 1611 and the modulation pixel clock generation device 1501.
  • the pixel value valid flag line and the pixel value line are connected to the sampling device 1611.
  • a synchronization signal line including a horizontal synchronization signal and a vertical synchronization signal is connected to the modulation synchronization signal generation device 1503.
  • the sampling device 1611 of the display information modulation unit 1602 samples the pixel value line information in accordance with the pixel clock and the pixel value valid flag, and records them in the buffer device 1612 of the display information modulation unit 1602.
  • the modulation pixel clock generation device 1501 modulates the received pixel clock using the first numerical value sequence generation device 1502, and uses the modulation pixel clock as the modulation synchronization signal generation device 1503, the modulation pixel value valid flag generation device 1505, and the buffer device 1612. Is output to the second image information transmission cable 1605.
  • the modulation synchronization signal generation device 1503 generates a modulation horizontal synchronization signal and a modulation vertical synchronization signal using the second numerical sequence generation device 1504 and the modulation pixel clock, and inputs them to the modulation pixel value valid flag generation device 1505. , Output to the second image information transmission cable 1605.
  • the modulation pixel value valid flag generation device 1505 generates a modulation pixel value validity flag using the third numerical value sequence generation device 1506, the modulation horizontal synchronization signal, the modulation vertical synchronization signal, and the modulation pixel clock, and inputs them to the buffer device 1612. And output to the second image information transmission cable 1605.
  • the buffer device 1612 outputs the pixel value to the second image information transmission cable 1605 based on the modulation pixel clock and the modulation pixel value valid flag.
  • the buffer device 1612 includes a buffer shortage notice signal and a buffer overflow notice signal, and these signal lines are connected to the modulation pixel clock generator 1501.
  • the modulation pixel clock generation device and the first numerical sequence generator 1502 have the same configuration as in FIG. 6B
  • the modulation synchronization signal generation device and the second numerical sequence generation device 1504 have the same configuration as in FIG. 7B.
  • the modulation pixel value valid flag generation device and the third numerical value string generation device 1506 have the same configuration as in FIG. 12B.
  • the reference clock input port in FIG. 6B is the pixel clock input port from the first image information transmission cable 1604 in FIG. 16, and the synchronization signal line from the first image information transmission cable 1604 in FIG. 7B is connected to the modulation width selection device.
  • a pixel clock line, a pixel value valid flag line, a synchronization signal line, and a pixel value line of the second image information transmission cable 1605 are connected to the image receiving display device 1603.
  • the pixel clock line, the pixel value valid flag line, and the pixel value line are connected to the sampling device of the image reception display device 1603, and the synchronization signal line is connected to the timing control device.
  • the sampling device samples and records the value of the pixel value line in the buffer device in accordance with the pixel clock and the pixel value valid flag.
  • the timing control device generates a timing signal for appropriately displaying the value stored in the buffer device on the display device.
  • the transmitted image information is displayed on the display device.
  • a display information modulation unit is attached between an existing image generation / transmission apparatus and an image reception display apparatus, thereby adding a function of preventing information interception through leaked electromagnetic waves.
  • FIG. 17 illustrates the twelfth embodiment of the information display apparatus of the present invention.
  • the information display apparatus according to the present embodiment includes an image generation / transmission apparatus 1701 and an image reception display apparatus 1702.
  • the image generation / transmission device 1701 of this embodiment includes a modulation control device 1703.
  • the modulation control device 1703 reads the state of the internal state holding device 1704 included in the image reception display device 1702 through the image information transmission cable 1705, and the first numerical value sequence generation device 1708, the second numerical value sequence generation device 1707, the third
  • the numerical sequence generator 1706 is controlled.
  • the internal state holding device 1704 holds information indicating whether the image reception display device 1702 can display the image information received through the image information transmission cable 1705.
  • the modulation control device 1703 measures the modulation width that can be supported by the image reception display device 1702 by reading the state of the internal state holding device 1704 for a plurality of modulation widths at the initialization stage. Based on the measurement result, the range of the numeric sequence generated by the first numeric sequence generator 1708, the second numeric sequence generator 1707, and the third numeric sequence generator 1706 is set. Thus, stable display can be performed even if the pixel clock, the synchronization signal, or the pixel value valid flag is modulated.
  • a device that modulates all of the pixel clock, the synchronization signal, and the pixel value valid flag has been described. However, only a part may be modulated.
  • a plurality of numerical sequence generators are provided, it goes without saying that they can be integrated and implemented.
  • FIG. 18 illustrates a thirteenth embodiment of the information display apparatus of the present invention.
  • the information display device of the embodiment shown in FIG. 18 includes an image generation / transmission device 1801 and an image reception device 1802.
  • the image generation / transmission device 1801 includes a modulation pixel clock generation device, a first numeric string generation device, and a modulation synchronization signal generation.
  • the second numerical sequence generator, the modulation pixel value valid flag generator, and the third numerical sequence generator, an adder 1803 and a fourth numerical sequence generator 1804 are provided.
  • the image generation / transmission device 1801 of the present embodiment uses the addition device 1803 to add the value generated by the fourth numerical value sequence generation device 1804 to the pixel value read from the image storage device 1805, and to the buffer device 1806. Record.
  • the fourth numerical value sequence generation device 1804 receives the synchronization signal from the modulation synchronization signal generation device 1807, and outputs the same numerical value sequence for each frame, changing the sign. That is, a numerical sequence ⁇ i (0 ⁇ i ⁇ number of image pixels, ⁇ maximum pixel value ⁇ ⁇ i ⁇ maximum pixel value) is output for each pixel in the first frame, and numerical values are output in the second frame. Output column - ⁇ i .
  • the average value of the pixel values at the same coordinates in the first frame and the second frame matches the original image.
  • this configuration makes it possible to disturb the transmitted pixel value without affecting the displayed image.
  • the transmission timing of the pixel value is further disturbed, it becomes more difficult for the eavesdropper to acquire information.
  • FIG. 26 shows a configuration example of a terminal such as an ATM device or a bank terminal that incorporates the image generation and display device of this embodiment.
  • the terminal 410 includes an image generation / transmission device 411 and an image reception / display device 414, and the image generation / transmission device 411 and the image reception / display device 414 are connected by an image information transmission cable 413.
  • a display information modulation unit 600 is provided between the image generation / transmission device 411 and the image information transmission cable 413.
  • Central processing unit 102 Primary storage device 103: Image arithmetic unit 104: Monitor (display) 105,108: I / O port 106: Secondary storage 107: Internal bus 301: ATM 302: ATM display 303: ATM operation section 304: ATM card reader 305: ATM deposit and withdrawal department 306: ATM control unit 307: ATM storage 308: ATM Communication Department 309: ATM sensor 310: ATM voice generator 400: General-purpose computer 401: First image information transmission cable 403: Second image information transmission cable 404: Image reception display device 501, 901, 1601, 1701, 1801, 2204, 2301: Image generation and transmission device 502, 902, 1603, 1702, 1802, 2202, 2303: Image reception display device 503, 903: Image generation device 504, 904, 1805: Image storage device 505, 905: Reference clock 506, 515, 906, 912, 1806: Buffer device 507, 907, 1907: Pixel clock generator 508, 908: Synchronization signal generator 509, 909: Pixel value valid flag generator

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

 本発明は、画像表示装置を用いて情報を伝達する際の漏洩電磁波等を通じた情報の傍受を防止することを課題とする。本発明では、ある画像Iを同期情報Isとともに送受信する場合において,画像Iと同期情報Isの送信者Sは,画像Iと同期情報Isの受信者Rに対して,第三者が予測できないように,同期情報Isを変調した同期情報I’sに従って画像Iを画像I’に変調して送信する。受信者Rは,変調された画像I’と同期情報I’sから,画像Iを復元して表示装置に表示する。

Description

表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置
 本発明は,表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置に係り,特に,TEMPESTなどの各種情報漏洩への対策に関する発明である。
 小型の組込用マイコン,パソコンやサーバに搭載されている中央演算装置(CPU)をはじめとして,計算や制御を必要とする様々な電気機器が,高機能化とともに多数のトランジスタで構成されるようになっている。トランジスタは,電力を与えることによって動作している。また,動作の際の消費電力量は,動作速度(クロック速度)の高速化によって増加する傾向がある。たとえば,CMOSインバータのスイッチング時に発生する貫通電流は,クロック速度の増加に応じて増加する傾向がある。貫通電流は,電源から接地線に流れ出る。接地線の電流変化によって,接地配線をアンテナとした,電磁波が放射される。電流の変化量が大きいほど,放射電磁波は強くなる。このように意図せずに発生する電磁波は,漏洩電磁波と呼ばれる。
 トランジスタ群は,半導体集積回路(IC)の中を張り巡らせた配線で相互に接続されている。配線の素材としては,一般に,銅やアルミニウムなどの金属が用いられている。配線上を電子が通過する際には,電子の通過量の時間変化により,配線周辺の磁場や電場が変化する。配線は,ICの内部だけで閉じているわけではない。配線上を伝達される情報(0もしくは1に対応する二値情報であることが多い)のいくつかは,小型に集約されチップ化された回路から,外部にも伝達されるか,外部から伝達されて来る。ここで,外部とは,チップ化の単位で見ての外部である場合や,ある機能モジュール単位で見ての外部であって,必ずしもICチップの物理的な外側ではない場合もある。というのは,計算機とメモリ装置など複数の機能をワンチップ化した,SoC(System on Chip)といった技術も用いられるためである。チップ間を明示的な配線で結ぶのではなく,電極パッドを互いに貼り付ける技術なども開発されており,ICチップの内外の境界は,かならずしも明らかではない。とはいえ,複数の機能モジュール間をつなぐ配線を通じて情報のやり取りが行われるということに変わりはない。
 電圧がある閾値以上であれば1とみなし,閾値未満であれば0とみなす,一般的な論理回路においては,信号の送信側と受信側で電圧が保たれることが重要である。信号を送信する側から,電圧を測定する側である信号の受信側までの距離が長いほど,途中の配線における電気抵抗のため,電圧降下が発生する。よって,信号を伝達する際の配線の長さが長いほど,途中で信号が閾値をまたがって減衰してしまわないように,送信側での信号の電圧を高くしておくということが行われる。明らかにこの場合は,1を送信する場合と0を送信する場合の電位差が大きく異なる。単位時間での電圧の変化が大きいほど,周囲に発生する電場の変化が大きい。また同様に,スイッチングの際に電流の変化が発生するため磁場の変化も発生する。このようにして,電圧の変化に応じた電磁波が発生する。すなわち,電圧の変化に対応している送信情報は,配線の周辺で発生する磁場や電場の変化を観察することで,間接的に知ることができる。配線経路での電圧降下に対応するために,途中にアンプなどを設置して,昇圧する方法なども用いられる。この場合でも,電圧変動と伝達する情報に相関があることは同様である。
 小型化・低消費電力化の進んだ装置では,配線長が短いために必要な電圧も小さく,先に説明したような現象の結果として,動作時に発生する磁場や電場の変化も小さい。また,コンピュータなどの情報端末が動作する際に発生する電磁波は,VCCI等の規格に準拠することで,強度を小さくするように制御されている。それでもなお,高性能なアンテナや受信機を用いることによって,微かな電磁波を傍受することが可能である。
 傍受した電磁波には,伝送されているデータに代表される,情報端末の動作状況に関する情報が含まれている。そのため,傍受した情報を適切に解析すれば,キーボードの打鍵内容やモニタへの表示内容などに関する情報を読み取ることができる。
 図27に,従来の漏洩電磁波解析装置の構成例を示す。3401はモニタ,3402はアンテナ,3403は受信装置,3404は結果表示用モニタである。パソコンなどに使用されるモニタもトランジスタで構成され動作しているため,図27に示すように,モニタ3401からも,動作状態に応じた電磁波が発生している。一般に,発生する電磁波は微弱ではあるが,高性能アンテナ3402と高性能受信装置3403を用いることで,傍受することができる。傍受結果を表示するためのモニタ3404に傍受結果を解析して表示することで,モニタ3401の表示内容に応じた画面を再現することができる。
 空中を伝播する電磁波以外にも,装置の電源ケーブルや各種の接続ケーブルに含まれる金属部品を伝播する電磁波も存在する。たとえば,信号の伝達の際に発生する電圧変動やトランジスタのスイッチングによって発生する貫通電流などによって,接地端子のレベルが変動し,その変動が,装置の電源ケーブルを伝播することがある。金属中を伝播する電気信号は,空中を伝播する場合よりも単位距離あたりの減衰量が小さく,またノイズが混入する割合も小さいため,より遠方での傍受が可能となる。
 対策として,特許文献1に示されるように,建築物の壁にシールドを施し,建物外部での情報傍受を抑止することや,装置の筐体に電磁放射を吸収・遮断するためのシールド処理を行い,漏洩電磁波を装置の内部に閉じ込めることが行われている。シールド以外にも,信号ケーブルに低域通過フィルタ部品を取り付けることによる高周波の漏洩電磁波の低減や,漏洩電磁波の傍受を妨害する妨害電波の発生といった対策が行われる。
 また,特許文献2に示されるように,情報伝送先が追随可能な範囲でクロック信号の周波数または同期信号の同期周波数を変動させる変動過程を含むようにした漏洩電場による情報再生の防止方法も提案されている。
特開平6-209180号公報 特開2003-244104号公報
 特許文献1に示されるようなシールドを施す対策技術は,電磁波の量を低減することができるものの,信号源を絶つものではない。また,傍受装置の性能向上によって,より強固な対策が必要となった場合,建物や装置を作り変えることは多大なコストを要する。妨害電波を発生する場合も,VCCI等の規格により上限が定められているため,妨害電波の発生可能な量には限界がある。そのため,漏洩電磁波の傍受を妨害する目的に対して,必ずしも十分な効果が得られない。
 また,特許文献2に示されるような使用する同期信号をランダム化する技術によれば、傍受による予測を困難にできるが,単純なランダム化では,表示画像がずれたり,バッファが溢れたりするという問題が発生する。すなわち,単純なランダム化では,乱数の分布によって,バッファ溢れが生じ,データ出力ができなくなってしまうタイミングが生じ、本来の表示画像を正しく表示できなくなる場合が生ずるという問題がある。
 本発明は,漏洩電磁波傍受によるオリジナル表示画像の漏洩を防止すると共に本来の表示画像を正しく表示することを課題とするものである。
 本発明の代表的なものを示せば、次の通りである。すなわち、本発明はディスプレイを有する情報処理装置における表示情報の変調方法であって、前記情報処理装置は、画像生成装置と,画像記憶装置と,画素値を保持するn段(nは自然数)の画素値バッファと,画素値読出クロックを生成するクロック生成装置と,変調幅のデータを保持する表示情報変調ユニットとを備えており,前記画像生成装置で生成された画像情報を前記画像記憶装置に記録し,前記画素値読出クロックに同期して前記画像記憶装置に記録された前記画像のデータを画素単位で前記n段の画素値バッファに記録し,前記変調幅のデータに基き前記画素値読出クロックを変調して、変調クロックを生成し,前記n段の画素値バッファから前記変調クロックに同期して前記画素値を送出することを特徴とする。
 本発明によれば,画素クロックや水平同期信号,垂直同期信号を撹乱することによる同期情報取得と推定の困難化が図れる。すなわち画素の座標撹乱効果と,漏洩電磁波における画素情報位置の撹乱効果がもたらされる。前者は,傍受者が固定の同期信号を元にして解析することを防止し,後者は画素情報の取得をも困難にしている。
本発明の適用対象となるコンピュータの構成例を示す図。 本発明の適用対象となるコンピュータの他の構成例を示す図。 本発明の適用対象となるATMの構成例を示す図。 本発明の第一の実施例になる,画像生成表示装置をコンピュータに適用した場合のディスプレイ付情報処理装置の例を示す図。 本発明の第一の実施例になる,画像生成表示装置をコンピュータに適用した場合のディスプレイ付情報処理装置の他の例を示す図。 本発明の第一の実施例になる,画像生成表示装置をコンピュータに適用した場合のディスプレイ付情報処理装置の他の例を示す図。 本発明の第二の実施例になる画像生成表示装置の具体的な構成例を示す図。 第二の実施例における,画素クロックを変調した上で同期信号と画素情報を用いて表示画像を送受信する装置の構成例を示す図。 図6Aの変調画素クロック生成装置の構成例を示す図。 本発明の情報表示装置の第三の実施例になる画像生成表示装置の構成例を示す図。 第三の実施例の変調同期信号生成装置の具体的な構成例を示す図。 本発明の情報表示装置の第四の実施例になる画像生成表示装置の構成例を示す図。 本発明の第五の実施例になる画像生成表示装置の構成例を示す図。 第五の実施例の変形例を示す図。 本発明の第六の実施例になる画像生成表示装置の構成例を示す図。 本発明の第七の実施例になる画像生成表示装置の構成例を示す図。 第七の実施例の変調画素値有効フラグ生成装置の構成例を示す図。 本発明の第八の実施例になる画像生成表示装置の構成例を示す図。 本発明の第九の実施例になる画像生成表示装置の構成例を示す図。 本発明の第10実施例になる画像生成表示装置の構成例を示す図。 本発明の第11実施例になる画像生成表示装置の構成例を示す図。 本発明の第12実施例になる画像生成表示装置の構成例を示す図。 本発明の第13実施例になる画像生成表示装置の構成例を示す図。 本発明の第二の実施例における,垂直同期信号と水平同期信号の例を示す図。 第二の実施例における,水平同期信号とデータイネーブル信号,ピクセルクロック信号の例を示す図。 第二の実施例における,数値列生成装置と変調幅テーブル生成装置と変調幅テーブル記憶装置と変調幅選択装置の関係を示す図。 第二の実施例における,ピクセルクロック(画素クロック)を変調する本実施例の表示情報変調ユニットの動作を示す図。 ピクセルクロック変調時の,必要バッファサイズの推移を示す比較例の図。 第二の実施例における,ピクセルクロック変調時の,必要バッファサイズの推移を示す図。 第二の実施例で受信した本来の画像情報Iと,傍受した結果の画像情報の例を示す図。 本発明の第14実施例になる画像生成表示装置を備える端末装置の構成例を示す図。 従来の漏洩電磁波解析装置の構成例を示す図。
 漏洩電磁波自体を無くさなくとも,正規の送受信者間で伝達される情報と,漏洩電磁波を通じて不正な第三者が傍受する情報とが異なるものであり,第三者が傍受した情報から正規の送受信者間で伝達された情報が推定できなければ,情報伝達装置は漏洩電磁波の傍受に対して安全であるといえる。
 本発明は,正規の送受信者間では画像情報の伝達が正常に行われ,かつ漏洩電磁波を傍受した第三者には伝達が正常に行われない,情報表示装置および情報表示方法を提供する。本発明の画像生成表示装置および画像生成表示方法は,第三者が傍受した情報から元の状態を復元できないような形態に,表示画像を処理して伝送することを基本とする。さらに,伝送した表示画像を,視聴者に対して表示される直前の回路で正確な同期情報を用いて再整列し,本来の表示画像情報を復元するため,伝送途中の画像情報に依存した漏洩電磁波を傍受しても,なんら有用な情報を得ることはできない。
 以下,本発明を実施するための最良の形態として,まず,本発明の基本方式,適用対象を説明し,次に,具体的な実施例について詳細に説明する。
<本発明の基本方式>
 送信側装置と受信側装置の間で,ある画像Iを送受信する場合を考える。ここで,送信側装置とは,コンピュータのグラフィックコントローラを想定しており,受信側装置とは,ディスプレイ装置を想定しているが,画像情報を送受信する装置全般に対して同様の議論が成立するため,必ずしもこの組み合わせに限らない。送信側装置であるグラフィックコントローラは,一般に,画像Iをn個の画素p (i = 0,1,2,3,…,n-1,nは画像Iの画素数)に分解して,逐次的に送信する。受信側装置である表示装置は,逐次的に受け取った画素pを組み合わせて,画像Iとして表示部に表示する。画素の送信手順は,VESA規格などのように規定されており,多くの表示装置は,互換性を考慮して,同一の手順に則って画像をやり取りする。以下では,本発明の表示情報変調ユニットを,送信側装置の出力部に設置することを念頭に説明するが,送信側装置の内部や受信側装置の入力部や内部に設置しても良いことは言うまでもない。
 たとえば,画素pをp0からpn-1までひとつずつ順番に送信する例を考える。各画素pは,画素クロックに同期して1画素ずつ送信される。また,画像Iの各一行の伝送期間を規定する水平同期信号,一画面(1フレームとも呼ぶ)の伝送期間を規定する垂直同期信号が併せて送信される。画素情報が送信されるのは,水平同期信号と垂直同期信号で規定される各画面各行の中の定められた一部のタイミングである。受信側では,水平同期信号と垂直同期信号を参照して,画像Iにおける画素pの絶対座標を逆算する。すなわち,水平同期信号と垂直同期信号は,画像Iを正常に表示する上で重要な役割を担っているといえる。
 漏洩電磁波を傍受する第三者は,必ずしも傍受対象の信号変化を正確に捉えることはできない。画素情報については,一般的な画像が冗長であるため,ある程度の信号変化が捉えられれば良いのに対して,同期信号は変化点が少なくまた冗長性がない。つまり,同期信号を,漏洩電磁波から得ることが難しいという特徴がある。そのため,傍受者は,画素に関する漏洩情報を電磁波から取り出す一方で,同期信号は別途推定する必要がある。傍受対象となる表示装置が一般的なものであれば,画像送受信の標準規格に従っていることが推測されるため,仕様書から,同期信号の周波数を推定することができる。ただし,実際の同期信号には,装置ごとに若干のばらつきがあるため,必ず調整が必要となる。
 画素クロックの周波数をfpix ,水平同期信号の周波数をfh ,垂直同期信号の周波数をfvと表記する。本発明の表示情報変換装置は,画素クロックと同期信号の周波数を変調する。変調幅をδpix , δh , δv とそれぞれ表記すると,あるフレームを伝送する際の画素クロック,水平同期信号,垂直同期信号を,f’pix =fpix +δpix ,f’ =f+δ ,f’ =f+δとする。δpix , δh , δvは,それぞれ実数である。表示装置は,ある程度のマージンを持って設計されているため,ある範囲で周波数を変調したとしても,画像Iの表示は正常に行われる。正規の信号線経由では,同期信号が正確に伝達されるため,このような追従が可能である。一方,傍受者は,同期信号の正確な周波数がわからないため,傍受した画素pの座標を正しく決めることができず,画像Iを推定することしかできない。さらに,同期信号が時間とともに変化する場合,総当りで推定することさえも困難となる。
 ただし,δpix , δh , δvは互いに独立な値を取っても良いわけではない。たとえば,fpixは,アナログVGA信号線では伝送されず,受信側は独自にfからf* pixを生成する。すなわち,送信側でfpixを変調した場合,fを一緒に適切に変調しなければ,式(2)となる。
Figure JPOXMLDOC01-appb-M000001
 このことは,受信側で画素pのサンプリングエラーが発生し,結果として画像Iの表示が崩れてしまうことを意味している。また,fとfも独立ではなく,画像Iがe行f列(横eピクセル,縦fピクセル)で構成されている場合,垂直同期信号の周波数は少なくとも水平同期信号の周波数のe分の1未満でなければならない。さらには,1行や1フレームごとに表示装置がカウンタを初期化するためのブランク期間が設けられているため,その仕様に合致した関係を保つ必要がある。本発明の表示情報変調ユニットは,このようなクロック間の関係を保ったまま変調するための,変調クロック生成回路を備える。
 一般的な装置では,画像Iは,1/60秒以下のうちに伝送される。ある伝送期間で画像Iが伝送された後,次の画像Jが送信される場合もあれば,同一の画像Iが再送信される場合もある。送信元のオリジナルである画像Iや画像Jは,DRAMなどの記憶素子に記録されており,安定した読み出しを実現するために,一定のクロックレートで読み出される。つまり,画素pの読み出し周波数fbは一定である。また,画素pの読み出し周波数fbに対して,fpixが遅い周波数となる場合,未送信の画素を保持するためのバッファを備える必要がある。fb>fpixである間は,バッファに画素値が蓄積されるため,いずれはバッファ溢れが発生し,画素情報が失われてしまう。一方,fb<fpixであれば,画素の読み出し速度よりも送信速度が速いため,記憶素子からの読み出しが追いつかず,バッファに蓄積された画素値を出力する必要がある。そこで,本発明の表示情報変換装置は,fbを基準クロックとして使用し,さらにバッファの状態に応じてδpixを制御することで,バッファ溢れやデータ不足を回避する。
 変調幅δpix , δh , δvは,複数の変調幅群を含む集合であるΔpix , Δh , Δv, から選択される。たとえば,式(3)を乱数とし,式(4)とすることで,式(5)となるように構成する。
Figure JPOXMLDOC01-appb-M000002
Figure JPOXMLDOC01-appb-M000003
Figure JPOXMLDOC01-appb-M000004
 ここで,式(6)と表記し,同様にして式(7)から式(8)を生成する。
Figure JPOXMLDOC01-appb-M000005
Figure JPOXMLDOC01-appb-M000006
Figure JPOXMLDOC01-appb-M000007
 Δpixは式(9)であり,mは1以上の任意の数である。
Figure JPOXMLDOC01-appb-M000008
 Δh , Δv,も同様に生成する。各フレームでどの変調幅群を使用するかを乱数生成装置で生成した乱数によって決定する。
 式(10)が選ばれたとすると,式(11)がフレーム内(もしくはあらかじめ任意に決めた期間内)で使用されることとなるが,式(12)という性質から,すべての変調幅を使用し終えた時点で,元クロックに対する変調は0となる。
Figure JPOXMLDOC01-appb-M000009
Figure JPOXMLDOC01-appb-M000010
Figure JPOXMLDOC01-appb-M000011
 変調を行うタイミングは,タイマと前記バッファの状態の一方または両方によって決定する。すなわち,変調を行ったタイミングでカウントダウンタイマをリセットし,カウントダウンタイマが0となるか,バッファから出力されるバッファ溢れ予告信号またはバッファ不足予告信号がトリガされた場合に,変調を行う。バッファ溢れ予告信号またはバッファ不足予告信号によって変調を行う場合,変調後のクロックによってバッファ蓄積,バッファ消費が行われる方向に変調幅値に補正値αを加算する。これは,αの符号をマイナスとするかプラスとするかによって容易に制御することができる。さらに補正値αを,δpix(k-1) から減じることで,変調幅群全体の総和が0となるようにする。フレームごとにiを任意に選択して式(10)を用いることとし,
 式(10)のすべての値を使用してしまった場合,無変調としてフレームの残りのデータを出力する。新たな変調クロックが安定するには,ある程度の時間が掛かるため,バッファ不足予告信号は,あらかじめ定めた数だけバッファ内データが存在する段階で発行し,バッファ溢れ予告信号は,あらかじめ定めた数ぶんの残りバッファスペースとなった段階で発行してもよい。もちろん,変調クロックは,あらかじめ生成したものを使用してもよく,その場合は,前記のあらかじめ定めた数とは,0とすることもできる。
 また,バッファ不足予告信号による変調を行わず,第1のバッファサイズ分だけ直近の画素値を第2のバッファにコピーしておき,第1のバッファを出力し切った場合に,第2のバッファから第1のバッファにデータをコピーして,引き続き第1のバッファからデータを出力するように構成することで,fb<fpixの状況であっても,データを出力することができるようにする。また,バッファ溢れ予告信号による変調を行わず,ラインバッファを用いて,溢れ分に相当する画素をラインバッファから取り出すことで,fb>fpixの状況であっても,データを出力することができるようにする。
 これらは,独立した2つのバッファを備えずとも,1つのバッファで入出力位置のポインタを制御すれば,実現することができる。たとえば,2n段のバッファを用意しておき0から2n-1までアドレスを割り当てるとすると,入力ポインタをn以上2n-1以下の範囲で動作するように設定すれば,アドレス0からn-1までのバッファは,上記の第2のバッファに相当し,nから2n-1までのバッファは,第1のバッファに相当する。また,上記第1の入力ポインタアドレスからnだけ小さいアドレスを指し示す第2の入力ポインタを備え,第1と第2の入力ポインタアドレスに同時にデータを記憶するように構成すれば,第1のバッファのコピーを第2のバッファにコピーすることが容易に実現することができる。
 表示装置には,画像情報を伝送する際に,画素値伝送期間を示す画素値有効フラグを用いる場合があり,これも同期信号とみなして,上記と同様に変調すれば,さらに効果を高めることができる。
 本発明の表示情報変調装置は,あらかじめ受信側装置のクロック対応範囲を確認するステートを備え,乱数生成装置の出力値を対応範囲内になるように丸める処理を行うことで,広範な受信側装置に対応することができる。
<本発明の効果>
 本発明の効果は,画素クロックや水平同期信号,垂直同期信号を撹乱することによる同期情報取得と推定の困難化である。すなわち画素の座標撹乱効果と,漏洩電磁波における画素情報位置の撹乱効果である。前者は,傍受者が固定の同期信号を元にして解析することを防止し,後者は画素情報の取得をも困難にしている。
 画像情報とともに送信される同期情報は,一般に画像情報と同等の電圧すなわち信号レベルで送信される。そのため,漏洩電磁波などに含まれる同期情報を,漏洩電磁波などに含まれる画像情報から分離することは困難である。すなわち,正確な同期情報Isが得られないため,傍受者がIsの探索を行わずに表示画像Iを再現することは困難である。
 表示画像Iは,ディスプレイに対してストリーミング形式で伝送される。すなわち,二次元の画像情報であれば,左上の座標から開始して右に向かって順番にデータが送信され,右端に到達したら次の行の左端から続くデータを送信する。この動作は,CRTディスプレイが画像を描画する際の走査動作と同様である。もちろん,ストリーミングで送る限り,画像の中でどの部分が先に送信されようとも,本発明の適用を妨げるものではない。また,画像Iを,ラインごとなどいくつかの複数のストリームに分割して,パラレルに送信しても良い。受信側でストリームが再現されれば良いので,特にデジタル伝送を行う場合においては,一部の情報が前記の順序の通りに伝送されるとは限らない。このような実装のバリエーションがあるとはいえ,画像Iがストリーミング形式で伝送される部分に着目すれば,本発明技術を画像情報の一部のみの保護などに適用することは容易である。
 一般に,画像情報はコンピュータの起動時点などから絶え間なく伝送され続けるため,傍受者は,ある画像Iの送信開始時刻を知ることができない。しかし,一般の画像表示を想定すれば,毎秒60フレームのペースで画像が伝送されていると予想して,さらに同一の内容の画像が複数フレームの間にわたって連続で伝送されると考えられるため,テンプレートマッチングと呼ばれるような繰り返しパターンの位置を発見するための手法を用いて,同一情報が伝送されるタイミングを見出し,画像Iが伝送されている時刻を知ることが可能である。前記の方法を用いて画像Iが繰り返される周期を見ることで,同期情報Isを知ることが可能である。
 ところが,本発明の装置は,画素クロックや同期信号などを変調するため,傍受データを解析しても,繰り返しパターンを得ることが困難である。すなわち,パターンマッチングによって繰り返しパターンを見出すことが困難である。同一表示画像が連続する場合であっても,各フレームで変調パターンが異なるように構成することで,漏洩電磁波中の画素情報や同期情報の位置は毎回異なるパターンとなり,傍受者にとってパターンマッチングを適用する際のよりどころとなる繰り返しパターンが存在しないようにすることができる。よって,本発明の情報表示装置を用いれば,傍受者が同期情報を見出すことは困難である。
 結果として,画像Iは正規の通信者間のみで授受される。また,同期情報Isは,変化するため,万一ある時点の同期情報が漏洩したとしても,その他の時刻の同期情報は新たに再探索する必要がある。さらには,本発明の装置が乱数生成装置を備え,乱数生成装置を用いて同期情報が情報の伝達ごとや,ある程度の期間ごとに異なるように構成すれば,ある時刻でひとつの情報が仮に漏洩した場合でも,その他の情報の安全は保たれる。
 以上により,第三者による外部からの情報傍受に対して,安全に情報を送受信することができる情報伝達装置および情報伝達手段を実現することができる。
<本発明の適用対象>
 本節では,最初に,本発明の適用対象となるコンピュータやATMの基本的な構成について述べる。次に,乱数生成装置を用いて画像情報伝送時の画素クロックや水平同期信号,垂直同期信号,画素値有効フラグを変調する方式の実施例について述べる。最後に,本発明の構成上のバリエーションについて述べる。
<本発明の適用対象の基本的な説明>
 本発明は,漏洩電磁波傍受による情報漏洩を防止するための情報表示装置を提供するものであり,コンピュータ間やコンピュータとモニタ間での画像情報のやり取りを想定している。図1に示すように,一般的なコンピュータは,中央演算装置であるCPU 101 ,主記憶装置であるRAM 102 ,二次記憶装置であるHDD 106 (フラッシュメモリ,CDROM,DVD,MO,FDD,USBメモリであることもある),画像処理装置であるGPU 103 ,画像出力端子,ネットワーク端子に代表されるI/O端子 105 を備える。前記の装置は,内部バスと呼ばれる配線 107 を通じて接続されており,ネットワークなどへの接続はI/O端子を通じて行われる。I/O端子には,イーサネット(登録商標)接続端子であるR45端子や,モデムへの接続端子であるR11端子をはじめシリアル通信用のRS232C端子やプリンタ接続に用いられるパラレル端子,キーボードやマウスとの接続に用いられるPS/2端子,各種機器へのユニバーサルな接続端子であるUSB端子,SCSI端子,音声入出力のためのマイクやイヤホンの接続端子,コンピュータに拡張機能を提供するボード類を増設するためのPCI接続端子,信号ケーブル109等により外部モニタ 104 への接続を行うVGA端子やDVI端子などが含まれる。GPUは主として三次元画像処理の高速化や複数画面のバッファリングなどに用いられるもので,本発明の画像処理はCPUで行うこともある。GPU自体が計算能力を持つため,GPUで画像処理を行っても良い。また,GPUとCPUで分担して画像処理を行っても良い。そのほかにPCI端子をはじめとする拡張機能ボード用の端子に接続した拡張機能ボードを用いて,画像処理を行っても良い。また,拡張機能ボードは,USB端子などで接続する形態のものを用い,コンピュータの筐体の外側にあっても良い。
 図2に示すように,高速な画像処理を行う装置においては,GPUから直接的にモニタ接続用のI/O端子 108 が設置されている場合もある。I/O端子 108 は,映像を出力するだけの出力専用端子であることもあり,また,タッチパネルなどの入力機能を持つモニタを接続することを想定した入出力対応端子であることもある。GPUが備えるI/O端子 108 は,映像の出力専用として,タッチパネルなどからの入力は,GPUを介さないI/O端子 105 に接続する形態である場合もある。
 コンピュータの本体から信号ケーブル109等の配線で接続された表示装置104に,処理した画像情報を伝送する際は,VGAやDVIの規格に従って各画像情報の分解と結合が行われる。VGAは,信号を3原色に対応するRGBに分解してアナログ信号として伝送する。同時に,表示画面の解像度とフレームレートに応じた,垂直同期信号と水平同期信号が伝送される。モニタ側では,垂直同期信号と水平同期信号からドットクロック(画素クロック,ピクセルクロックとも呼ばれる)を生成し,RGB信号に応じて各座標に適切な画素情報を書き込む。CRTのように,このRGB信号が直接,画素描画用のビームのコントロールに使用される場合も,LCDのように,RGB信号をAD変換し内部バッファに一度蓄積される場合もある。DVIは,RGB信号をデジタルに分解して伝送する。また,表示画面の解像度とフレームレートに応じたドットクロックが伝送される。
 DVIでは,伝送時エラーが無視できるほど高精度に伝送できるため,暗号化を行う規格が存在する。暗号化を用いれば,伝送される真のデータと実際に信号ケーブル109を伝送されるデータには相関がないため,信号ケーブル109を伝送される情報から漏洩した情報は,真のデータを推測するのに役に立たない。暗号化を行うためには,画像データの送信側と受信側の両方が,暗号化規格に対応している必要がある。DVIでは,RGBと異なり,デジタルデータを複数の信号線に分配して並列に同時送信する。よって,発生電磁波の形態はVGAと異なる。しかし,これは信号ケーブル109上でのことであり,表示画像をバッファリングしているGPUないしRAM上のデータはVGAと同様であり,また,ひとたび表示装置に伝送が完了すれば,暗号化が解除され,元のデータが復元されるため,表示装置のバッファに蓄積されるデータはVGAと同様である。USB端子に接続する形態の表示装置もあり,この場合は必ずしもRGB信号に分解されて伝送されない。また,テレビモニタなどに表示する際には,コンポジット端子を用いることもある。その場合の画像データは,RGBではなく,輝度信号(Y)と色信号(C)で表され,同期信号をあわせたすべてが複合された形で伝送される。そのほかにも,セパレート映像端子(S端子)のように,YとCを分離して伝送する場合もある。また,D端子のように,輝度信号(Y)と青色差信号(Cb/Pb)と赤色差信号(Cr/Pr)に分離する場合もある。HDMI端子のようにデジタル化されており,データ伝送時に暗号化をサポートするHDCPといった暗号化データ伝送形式もある。
 CRTモニタでは,電子ビームをドットクロックに応じて左上から右方向へと照射する。ドットクロックとは,横方向への1画素の書き込みタイミングを決定するクロックである。水平同期信号に従って電子ビームが1画素ずつ右方向へ移動し,横方向に1ライン分を走査した後に再度画面左に戻る。垂直同期信号に従って,電子ビームは1ラインずつ下方向へ移動し,最下部まで走査した後に一番上のラインへと戻る。すなわち,水平同期信号と垂直同期信号によって,電子ビームは画面全体を左上から右下まで走査し,再度左上へと戻る。
 LCDモニタでは,各xy座標に対応するトランジスタを順次駆動して,画素値を書き込んでいく。LCDモニタの場合は,デジタル処理が可能であるから,必ずしもCRTのような順番に従う必要はなく,1ラインずつ書き換える方法もあるし,画面全体を一度に書き換える方法もある。
 CRTモニタは,電子ビームを蛍光面に照射することで短時間発光させる方式であり,残光のあるうちに再度電子ビームを照射する必要がある。LCDモニタは,画素値を記憶しておくことができるので,各画素の電荷を一定のタイミングで再充填する必要がある場合もあるが,一部の変化のあった座標だけを書き換えるといった方法を取ることができる。このことは,画面の変化に応じてトランジスタの動きが変化するため,LCDの方がCRTよりも,画像データと内部処理との対応が複雑になっていることを意味している。また,CRTモニタは,表示面を一面しか持てないが,LCDモニタは液晶層が透明であるため,複数の液晶層を設けることで,複数の表示面を持つことができる。
 図3は,本発明の実施対象のひとつである,ATMの構成図である。制御部 306 は表示部 302 ,操作部 303 ,カードリーダ部 304 ,入出金部 305 ,記憶部 307 ,通信部 308 ,センサ部 309 ,音声発生部 310 を制御する。制御部 306 は,ATM全体 301 の制御だけでなくカード認識,操作者の接近検知および紙幣取扱いなどの処理も行う。信号ケーブル312等を介して制御部 306に接続された表示部 302 は,サービス内容の案内や処理手順などが表示されるものであり,CRTや液晶ディスプレイが例として挙げられる。GPUなどの表示制御装置も表示部 302 に含む。操作部 303 は,メニューの選択や暗証番号入力など,利用者からの情報を入力するものであり,キーボードやタッチパネルが例として挙げられる。カードリーダ部 304 は,磁気カードやICカードに格納された情報を読み出すためのものである。入出金部 305 は,預け入れのための紙幣を投入や,引き出しのための紙幣の排出など,取引のための紙幣の入出金を行うためのものである。記憶部 307 は,ATMでの処理のための情報を記憶しておくためのものであり,ハードディスクやメモリが例として挙げられる。制御部 306 ,通信部 308 ,センサ部 309 などを動作させるためのプログラムは記憶部 307 に記憶される。通信部 308 は,回線を通じてATM 301 と外部のコンピュータやデータベースとの通信を行うものである。
 センサ部 309 は,操作者の接近などを検知する人感センサが例として挙げられる。人感センサは,赤外線などの発生状況や反射を観察することで,センサから近接した部分に人間すなわち操作者が居るかどうかを検知することを主目的とするセンサである。操作者がATMの操作を行うことができる距離まで近づいた時に,取引サービスを開始する。音声発生部 310 は,操作者をはじめとする装置の周辺に滞在する人物に対する音声案内を行うための,スピーカを備える。よく知られた音声発生部 310 の使用方法は,操作者に次の操作の指示を与えるものである。音声案内は,表示部 302 と連動することで,より案内の効果を高めることができる。たとえば,前記の音声案内とともに,表示部 302 にキャッシュカードを挿入口に入れる映像アニメーションを表示するなどすると効果的である。
 通信部 308 は,ATMを設置している銀行やATMの管理会社とデータのやり取りを行うことができるように,LANや電話回線に接続されている。ここで,ATMの管理会社とは,本発明の課題に挙げたような,ATMの監視を行っている会社であり,ネットワーク接続されたカメラなどを用いて,複数のATMを常時監視している。ATMのサービスを停止するべき事態が発生した場合には,管理会社や銀行はネットワークを経由して通信部 308 からATM 301の制御部 306 にサービス停止の信号を送ることができる。ATM 301 には 302 から 311 以外にも通帳プリンタなどの他の装置や処理が存在する。一般的には,図1におけるCPU 101 と内部バス 107 が図3の制御部 306 に対応している。制御部 306 が独自のRAMやHDDを備える場合もある。  
 以下に,本発明の実施形態の詳細を述べる。
 本発明のディスプレイ付情報処理装置の第1の実施例を,図4 (図4A ,図4B ,図4C)を用いて説明する。図4は,本実施例の画像生成表示装置をコンピュータに適用した場合のディスプレイ付情報処理装置の例を示している。
 図4Aにおいて,画像生成送信装置 400 は,汎用のコンピュータであり,その出力には,第1の画像情報伝送ケーブル401を介して本発明の表示情報変調ユニット600が接続されている。この表示情報変調ユニット600と画像受信表示装置404は,第2の画像情報伝送ケーブル403で接続されている。ここで,画像受信表示装置404は,一般の液晶ディスプレイやプラズマディスプレイ,有機ELディスプレイ,プロジェクタなどである。
 表示情報変調ユニット600において,第三者が予測できないように,画像情報Iを変調した画像情報I’を,第2の画像情報伝送ケーブル403を介して画像受信表示装置404に送信する。すなわち,表示情報変調ユニット600において,乱数生成装置等を用いて生成した値βに応じて,入力データの画像情報すなわちピクセルクロックを変調する。変調幅をランダムに決定すると画素値バッファの溢れやバッファ不足が発生するので、所定回数の変調で変調幅の平均が0となるようにβの値を制御する。例えば,入力データのピクセルクロックに対して,βだけ高速化したクロックfHとβだけ遅延させたクロックfLを生成し,例えば1ラインごとにfHとfLを切替え、所定回数の変調で変調幅の平均が0となるようにβを制御しながらデータを伝送する。あるいは,βiだけ高速化または遅延させたクロックfHiとfLiの組を多数用意し,2ラインごとや垂直同期ごとに各ペアを選択して用いても良い。このようにして,撹乱効果を保ちつつ,画素値バッファ等の回路規模を小さく抑える。
 なお、第2の画像情報伝送ケーブル403を介して同時に伝送される同期情報I’sの信号レベルは画像情報I’ の信号レベルに比べて小さい。同期情報I’s(水平同期信号,垂直同期信号)及び画像情報I’は、第2の画像情報伝送ケーブル403内の各の専用の信号ラインを経て表示情報変調ユニット600から画像受信表示装置404へ送信されるので、画像受信表示装置404には、常に正確な同期情報I’s及び画像情報I’が伝達される。一方、第三者の不正な傍受を想定した場合、画像情報I’と同期情報I’sの混在した情報をアンテナで傍受し、同期情報I’sのみを正確に捉えることは難しい。特に、同期情報I’sはその立ち上がり、立下りの急峻な矩形状パルスであり、その峻別が困難である。そのため、βは推定不可能であり,傍受者は元の表示画像を復元することができない。従って,第三者が第2の画像情報伝送ケーブル403を介して伝送途中の画像情報に依存した漏洩電磁波を,アンテナで傍受しても,なんら有用な情報を得ることはできない。
 なお,第三者の不正な傍受を排除するためには,画像生成送信装置 400と画像受信表示装置404を接続する第1の画像情報伝送ケーブル401はその長さが短いことが望ましい。また、図4Aの構成に代えて,図4Bに示したように表示情報変調ユニット600を画像生成送信装置 400内に組み込んだり,あるいは,画像生成送信装置 400のVGA端子やDVI端子の部分に組み込んでも良い。さらには,図4Cに示したように,表示情報変調ユニット600を画像受信表示装置404内に設け、表示情報変調ユニット600とディスプレイ405とを第2の画像情報伝送ケーブル403で接続し、画像生成送信装置 400と表示情報変調ユニット600を接続する第1の画像情報伝送ケーブル401はシールドで保護しても良い。以下の説明では,表示情報変調ユニット600を画像生成送信装置 400内に組み込んだ例で説明するが,本発明の画像生成表示装置における表示情報変調ユニット600の配置位置が画像生成送信装置 400内に限定されるものでないことは言うまでもない。また、表示情報変調ユニット600は固定的な構成ではなく、以下に述べるように、画像生成送信装置 400や画像受信表示装置404の機能と組み合わせて、種々の形式で実現されることは言うまでも無い。
 次に,図4A-4Cに示した表示情報変調ユニット600を具備する画像生成表示装置のより具体的な構成例について,以下の各実施例で説明する。
 本発明のディスプレイ付情報処理装置の第二の実施例を,図5, 図6(図6 A,図6B) ,及び図19-図25で説明する。
 最初に,情報処理装置(情報表示装置若しくは画像生成表示装置)の具体的な構成について説明する。本実施形態の画像生成表示装置は,画像生成装置,画像記憶装置,基準クロック,第1のバッファ装置,画素クロック生成装置,第1の画素値有効フラグ生成装置,同期信号生成装置,第2の画素値有効フラグ生成装置,サンプリングクロック生成装置,サンプリング装置,タイミング制御装置,第2のバッファ装置,表示装置を備える。本画像生成表示装置の一部を,コンピュータに内蔵するかソフトウェアによってシミュレートするために,CPUやRAMなどをさらに備える構成としても良い。
 図5は,画像生成表示装置の基本構成を示している。図5に示す画像生成表示装置は,画像生成送信装置501と画像受信表示装置502が画像情報伝送ケーブル510および511で接続されている。
 画像生成送信装置501は,画像生成装置503,画像記憶装置504,基準クロック505,バッファ装置505,画素クロック生成装置507,同期信号生成装置508,画素値有効フラグ生成装置509を備えている。画像生成装置503は,表示装置に表示するオリジナル画像を生成する。生成方法は,画像生成装置がCPUなどを備えて計算で生成しても良いし,DVD等の外部記憶媒体から読み出すようにしても良い。画像記憶装置504は,画像生成装置503で生成した画像を記憶する装置であり,DRAMやSRAMなどの半導体記憶装置が想定される。画像記憶装置504は,オリジナル画像を保持するため,何度も同じ画像を読み出すことができる。
基準クロック505は,画像記憶装置504から画像データ(画素値)を読み出してバッファ装置506に書き出す際の動作クロックとして使用される一方,画素クロック生成装置507の参照クロックとしても使用される。バッファ装置506は,画像データの一部を格納するバッファであり,基準クロック505に従って書き込まれ,画素クロックに従って読み出される。画像記憶装置504に記憶された画像は,バッファ装置506を通ることでシリアル化され,画素信号線(画像情報伝送ケーブル)511を通じて,画像受信表示装置502に向けて送信される。同期信号生成装置508は,画素クロック生成装置507で生成した画素クロックを受け取り,水平同期信号や垂直同期信号を生成する。
 生成した水平同期信号や垂直同期信号は,同期信号線(画像情報伝送ケーブル)510を通じて,画像受信表示装置502に送信される一方で,画素値有効フラグ生成装置509にも送られる。画素値有効フラグ生成装置509は,画素クロック生成装置507から受信した画素クロックと,同期信号生成装置508から受信した同期信号に応じて,水平同期,垂直同期期間中において画素値が送信されている期間を表すフラグ信号を出力する。前記のフラグ信号は,バッファ装置506に送信される。バッファ装置506は,フラグ信号が画素値送信期間中であることを示している期間に,画素クロック生成装置507から受信した画素クロックに同期して,画素値を出力する。
 画像受信表示装置502は,サンプリングクロック生成装置512,画素値有効フラグ生成装置513,サンプリング装置514,バッファ装置515,タイミング制御装置516,表示装置517を備えている。サンプリングクロック生成装置512は,同期信号生成装置508が生成し,同期信号線510を通じて送信された水平同期信号および垂直同期信号を受信し,画素信号線511を通じて送信される画素値をサンプリングするための,サンプリングクロックを生成する。サンプリングクロックは,画素値有効フラグ生成装置513とサンプリング装置514に送信される。画素値有効フラグ生成装置513は,同期信号線510から水平同期信号,垂直同期信号を受信し,またサンプリングクロック生成装置512からサンプリングクロックを受信する。水平同期信号,垂直同期信号,サンプリングクロックから,画素値が送られて来ている期間を決定し,画素値有効フラグを生成するとともにサンプリング装置514に送信する。サンプリング装置は,サンプリングクロックと画素値有効フラグに従って,画素信号線の値をサンプリングし,バッファ装置515に蓄積する。タイミング制御装置516は,バッファ装置515に蓄積された画素値を表示装置517に送信して表示するためのタイミング情報を生成する。表示装置517は,たとえば液晶素子を用いて後方からのバックライト透過率を制御する方式を用いた液晶モジュールであり,画像表示装置から放射される光が,ユーザに視覚的に認識される。
 図19に,垂直同期信号と水平同期信号の例を示す。垂直同期信号(VSYNC)は,1画面分の表示情報の単位である1フレームの長さを規定する信号である。1フレームは,複数のラインと複数のカラムから行列状に情勢されており,通常,0ライン0カラムから開始して,1ラインごと,1カラムごと順次対応する画素情報を伝送する。たとえば,1024×768画素で画面が構成される場合,同期信号を伝送するためのブランク期間を含めて,806ライン1344カラムの情報が伝送される。画像本体は1024×768画素から構成されるため,ブランク期間には,画素値0が伝送される。水平同期信号(HSYNC)は,1ラインの長さを規定する信号である。すなわち,本例では,垂直同期信号の1フレーム期間中に,806回の水平同期信号パルスが生成される。
 図20に,水平同期信号とデータイネーブル信号,ピクセルクロック信号の例を示す。水平同期信号(HSYNC)は,1ラインの期間を規定する。データイネーブル信号(DEN)は,1ラインの期間中で,どのタイミングで表示画像に対応する画素値が伝送されるかを規定する。データイネーブル信号は論理0または論理1の値をとり,論理1の期間中に画素値が伝送されることを意味している。ピクセルクロック(PIXCLK)は,1画素の伝送タイミングを規定する。すなわち,ピクセルクロックが論理0から論理1に変化したタイミングで,1画素分の情報の伝送が開始される。たとえば,1024×768画素で画面が構成される場合,データイネーブル信号が論理1の値を取る期間は,ピクセルクロックが1024回パルスを発生する期間に等しい。
 以上の基本構成において,本発明を適用した画像生成表示装置は,図6Aに示すように,表示情報変調ユニット600を構成する変調画素クロック生成装置601と数値列生成装置602を備えている。変調画素クロック生成装置601は,図5の画素クロック生成装置507と同等の機能を内部に備え,さらに数値列生成装置602から受信した数値列に基づいて画素クロックを変調する装置である。同期信号生成装置や画素値有効フラグ生成装置,バッファ装置は,変調画素クロックに従うことの他は,図5の基本構成と同様に動作する。
 図6Bに示すように,表示情報変調ユニット600は,数値列生成装置1910,変調幅テーブル生成装置1905,変調幅テーブル記憶装置1906,変調幅選択装置1909,画素クロック生成装置1907,クロック変調装置1908を備え,また,基準クロック505から基準クロックを受信する基準クロックポート1902,変調された画素クロック(ピクセルクロック)を出力する変調画素クロック出力ポート1904,バッファ装置506からのバッファ不足予告信号,バッファ溢れ予告信号や同期信号などを受信する変調タイミング入力ポート1903を備える。変調画素クロック出力ポート1904から出力される変調画素クロックは,バッファ装置506,同期信号生成装置508,及び画素値有効フラグ生成装置509に供給される。変調幅テーブル生成装置1905は,数値列生成装置1910から数値列を受信して,k個の変調幅δpix(0), δpix(1), …, δpix(k-1)を生成する。これらをひとつのテーブルとして,1つ以上のテーブルを,変調幅テーブル記憶装置1906に記録する。
 また,表示情報変調ユニット600の変調画素クロック生成装置601は,内部に1つ以上の変調幅テーブルを持ち,数値列生成装置602から受信した数値に従って,変調幅を選択する。変調幅テーブルが複数ある場合は,たとえば,フレームごとに数値列生成装置から受信した数値に従って,ひとつの変調幅テーブルを選択し,さらに数値列生成装置から追加的に受信した数値に従って,変調幅δを選択する。
 ここで,表示情報変調ユニット600の数値列生成機能について,説明する。  
 図21に,数値列生成装置1910と変調幅テーブル生成装置1905と変調幅テーブル記憶装置1906と変調幅選択装置1909の関係を示す。数値列生成装置1910は,数値列を生成し,変調幅テーブル生成装置1905に入力する。変調幅テーブル生成装置1905は,数値列生成装置1910から受信した数値を変調幅テーブル記憶装置1906に記憶する。変調幅テーブル記憶装置は,内部にアドレス番号3004が対応付けられたデータ記憶領域3005を持っており,変調幅を記憶する。変調幅のデータ形式は,入力クロックの周波数に対して乗じる乗数であってもよいし,次の変調タイミングまでに消費するバッファ量(画素数)であってもよい。
 変調幅δは,変調幅を周波数値として保持しても良いが,入力周波数の変調に用いるPLL (Phase Locked Loop)やDLL (Delay Locked Loop)の逓倍や分周のパラメータを保持するようにしても良い。画素クロック変調のタイミングは,あらかじめ固定したタイミングと,適応的なタイミングの一方もしくは両方で行う。あらかじめ固定したタイミングとしては,フレームごとやラインごと,一定ピクセルごととしてもよいし,数値列生成装置から得た数値に従っても良い。適応的なタイミングとしては,数値列生成装置から得た数値を用いても良いが,本発明の画像情報変調装置は,バッファ装置にバッファ不足予告信号出力とバッファ溢れ予告信号出力の機能を備えており,これらの予告信号を併せて用いる。ここで,数値列生成装置は,サイン波や矩形波をはじめ擬似乱数などあらかじめ定めた周期に従って値を出力するように構成しても良いし,真正乱数生成装置としてもよい。また,その両方を備えても良い。
 次に,表示情報変調ユニット600を備えた画像生成表示装置の動作について述べる。図22に,ピクセルクロック(画素クロック)を変調する本実施例の動作を示す。本実施例の変調画素クロック生成装置601は,ある時刻で,ピクセルクロックの周波数を,周波数aから周波数bに変化させ,変調画素クロックとして出力する。図22では,a>bとした例を示している。その結果,必要な数の画素値を送るのに必要な時間が増加するため,データイネーブル信号の期間と水平同期信号の期間が,図20の例と比較して,長くなる。傍受者は,1ラインのピクセルクロックが周波数bとなっていることを知ることができないため,周波数aであると想定して傍受を続ける。すなわち,図20のデータイネーブル期間のみで画素値情報を収集するため,画像情報の一部しか得ることができない。また,次のラインの画素値伝送開始タイミングが図20と図22で一致しないことからわかるように,傍受者が収集する画像情報は,変調を繰り返すごとに,実際の画像情報と異なるものになる。
 次に,本実施例のバッファ装置のバッファ不足予告信号出力とバッファ溢れ予告信号出力の機能について説明する。
 図23,図24に,ピクセルクロック変調時の,必要バッファサイズの推移を示す。ピクセルクロックをはじめ,出力の同期信号を変調する場合,入力と出力のデータレートが異なるため,データ溢れやデータ不足を起こさないように,間にバッファを持たせる必要がある。バッファとしては,First In First Out型のバッファを用いることが望ましいが,必ずしもそれに限定されるものではない。ここでは,事前に50画素分のバッファを用意しているとする。
 まず,図23は,比較例として,各変調時の変調幅をランダムに決定した場合の例である。時刻0から,出力速度が入力速度より遅くなった結果,バッファにデータが蓄積され始めている。ところが,変調幅をランダムに決定するため,2801で示した時刻でバッファサイズ50画素分では足りない,オーバフロー状況が発生している。また,2802で示した時刻では,出力速度が入力速度よりも速くなった結果,バッファ内のデータが無くなり,データを出力することができない,アンダーフロー状態が発生している。このように,変調幅をランダムに決定する方法では,いずれバッファ溢れやバッファ不足が発生することになる。
 図24は,本発明の装置における,バッファの推移である。本実施例では,6回の変調ごとに,変調幅の平均が0となるように構成した。たとえば,第1回目の変調では,次の変調タイミングまでに25画素分バッファに蓄積される速さにデータ出力クロック(たとえばピクセルクロック)を調整し,第2回目の変調では,同様に10画素分バッファに蓄積される速さに調整し,第3回目の変調では,同様に20画素分バッファから取出される速さに調整し,第4回目の変調では,同様に7画素分バッファに蓄積される速さに調整し,第5回目の変調では,4画素分バッファから取出される速さに調整し,第6回目の変調では,18画素分バッファから取出される速さに調整する。第7回目の変調時には,バッファには,データが残らず,不足もしない状態となる。ここでは,6回の変調で変調幅の平均が0となるように構成したが,2回でも良いし,それ以上でも良い。平均が0となるようにすることで,入出力の過不足が無いように構成することができるが,データ入出力の過程で平均が0以外となるように変調幅のセットを生成して,バッファ量を積極的に制御するようにしてもよい。
 このように,本発明の方式によれば,入力クロックより高速なクロックと低速なクロックを切替えて使うことによって,バッファサイズが小さい場合でも破綻せず,必要なランダム化を果たすことができる。また,低速なクロックのみを使うことによって,必要バッファサイズの上限を決めることができる。
 変調画素クロック生成装置601は,記憶装置としてあらかじめ設計段階で固定した変調幅テーブル(図21参照)を使用しても良いが,変調幅テーブルを作成する機能を有してもよい。変調幅テーブルの作成タイミングは,リセット信号が与えられた場合やフレームごとのブランク期間など,任意のタイミングとすることが可能である。変調幅テーブルのアイテム数は,たとえば,画像の行数(縦ピクセル数)とする。1024×768サイズの画像であれば,768個であるが,メモリサイズによっては,少なくしても良い。フレームごとに変調幅テーブルを選択するとしたが,ハーフフレームごととすれば,容易にテーブルサイズを小さくすることができるし,さらにクォータフレームごととすれば,さらに小さくすることができることは明らかである。
 変調幅選択装置1909は,数値列生成装置1910や変調タイミング入力ポート1903から受信した信号に従って,タイミングと変調幅を選択し,変調幅テーブル記憶装置1906から読み出す。読み出した変調幅は,クロック変調装置1908に送信する。画素クロック生成装置1907は,基準クロックポート1902から受信した基準クロックを元に,画素クロックを生成し,クロック変調装置1908に送信する。クロック変調装置1908は,受信した画素クロックと変調幅から,変調画素クロックを生成し,変調画素クロック出力ポート1904に出力する。
 変調幅データに関して,クロック変調装置1908は,変調幅選択装置1909を介して変調幅テーブル記憶装置1906からアドレスの順番にデータを読み取り,入力クロックを変調する。この際,変調幅のデータ形式が,入力クロックの周波数に対して乗じる乗数であれば,入力クロックをフーリエ変換して周波数を計算し,データを乗じた後,逆フーリエ変換して出力クロックを生成する。もちろん,フーリエ変換を用いる以外の方法で周波数変換を行っても良い。変調幅のデータ形式が,次の変調タイミングまでに消費するバッファ量であれば,次の変調タイミングまでの画素数を,次の変調タイミングまでの画素数と変調幅データの和で割ることで,入力クロック周波数への乗数を求め,その上で前記のように,出力クロックを得る。図21では,アドレスが0000から0005までの6種類の例を示したが,これより多くても少なくても良く,この数に限定されるものではない。
 ここでは,画素クロック生成装置1907をクロック変調装置1908と独立な装置として図示した。しかし,変調幅テーブル記憶装置1906に,基準クロックに対する変調画素クロックの変調幅を記憶しておき,クロック変調装置1908が,基準クロックから直接変調画素クロックを生成するように構成すれば,画素クロック生成装置1907を必ずしも備える必要はない。
 画像生成送信装置501の同期信号生成装置508において生成された水平同期信号や垂直同期信号は,同期信号線510を通じて,画像受信表示装置502に送信される。画像受信表示装置502のサンプリングクロック生成装置512は,水平同期信号および垂直同期信号を受信し,サンプリングクロックを生成する。このサンプリングクロックは,画素値有効フラグ生成装置513とサンプリング装置514に送信される。画素値有効フラグ生成装置513は,変調された水平同期信号と垂直同期信号,及びサンプリングクロックから,画素値が送られて来ている期間を決定し,画素値有効フラグを生成するとともにサンプリング装置514に送信する。サンプリング装置は,サンプリングクロックと画素値有効フラグに従って,画素信号線の値をサンプリングし,バッファ装置515に蓄積する。タイミング制御装置516は,バッファ装置515に蓄積された画素値を表示装置517に送信して表示するためのタイミング情報を生成する。
 画像情報とともに受信表示装置502に送信される変調された同期情報(水平同期信号,垂直同期信号)Isは,一般に画像情報と同等の電圧すなわち信号レベルで送信される。そのため,第三者が漏洩電磁波などに含まれる変調された同期情報を,漏洩電磁波などに含まれる画像情報から分離することは困難である。すなわち,正確な同期情報Isが得られないため,傍受者が同期情報Isの探索を行わずに表示画像Iを再現することは困難である。
 図25に,本来の画像情報Iと傍受した結果の画像情報の例を示す。本来の画像情報 2701は,伝送時に同期信号が変調された結果,本来の伝送タイミングと大きく乖離し,傍受結果の画像 2702は,本来の画像を推定できない形態となる。一方,変調した同期信号を正しく受信することのできる本実施例の画像受信表示装置502では,正しく本来の画像情報 2701の通り表示画像Iを表示することができる。
 本実施例によれば,画素クロックや水平同期信号,垂直同期信号を撹乱することによる同期情報取得と推定の困難化をもたらすことができる。すなわち画素の座標撹乱効果と,漏洩電磁波における画素情報位置の撹乱効果である。これにより,傍受者が固定の同期信号を元にして解析することを防止し,さらに,画素情報の取得をも困難にしている。
 本発明の情報表示装置の第三の実施例を,図7(図7 A,図7B)で説明する。
  図7Aに,表示情報変調ユニット600を備え同期信号を変調する,本実施例の画像生成表示装置の構成例を示す。本装置では,表示情報変調ユニット600として,図5に示す同期信号生成装置508に代えて,変調同期信号生成装置701および数値列生成装置702を備えている。変調同期信号生成装置701は,変調水平同期信号および変調垂直同期信号,水平同期信号および変調垂直同期信号のいずれかを選択的に出力する。
 図7Bに,本実施例の表示情報変調ユニット600の具体的な構成例を示す。表示情報変調ユニット600は,数値列生成装置2009,変調幅テーブル生成装置2005,変調幅テーブル記憶装置2006,変調幅選択装置2010,垂直同期信号生成装置2006,第1のクロック変調装置2011,水平同期信号生成装置2008,第2のクロック変調装置2012,画素クロック生成装置507から画素クロックを入力する画素クロック入力ポート2002,変調垂直同期信号を出力する変調垂直同期信号出力ポート2003,変調水平同期信号を出力する変調水平同期信号出力ポート2004を備える。出力ポート2003,2004から出力される変調同期信号は,画素値有効フラグ生成装置509及び画像受信表示装置502にも供給される。変調幅テーブル生成装置2005は,数値列生成装置2009から数値列を受信して,k個の変調幅δpix(0), δpix(1), …, δpix(k-1)を生成する。これらをひとつのテーブルとして,1つ以上のテーブルを,変調幅テーブル記憶装置2006に記録する。
 変調幅選択装置2010は,数値列生成装置2009および水平同期信号生成装置2008や垂直同期信号生成装置2007から受信した同期信号に従って,タイミングと変調幅を選択し,変調幅テーブル記憶装置2006から読み出す。読み出した変調幅は,第1のクロック変調装置2011と第2のクロック変調装置2012に送信する。ここで,第1のクロック変調装置2011へ送信される変調幅やタイミング,第2のクロック変調装置2012へ送信される変調幅やタイミングは,必ずしも同一値ではなく,同一タイミングでもなくてよい。水平同期信号生成装置2008は,画素クロック入力ポート2002から受信した画素クロックを元に,水平同期信号を生成し,第2のクロック変調装置2012に送信する。第2のクロック変調装置2012は,受信した水平同期信号と変調幅から,変調水平同期信号を生成し,垂直同期信号生成装置2007と変調水平同期信号出力ポート2004に出力する。また,垂直同期信号生成装置2007は,受信した変調水平同期信号に従って,垂直同期信号を生成し,第1のクロック変調装置2011へ送信する。第1のクロック変調装置2011は,受信した垂直同期信号と変調幅から,変調垂直同期信号を生成し,変調垂直同期信号出力ポート2003に出力する。
 ここでは,水平同期信号生成装置2008を第2のクロック変調装置2012と独立な装置として図示した。しかし,変調幅テーブル記憶装置2006に,水平同期信号に対する変調水平同期信号の変調幅を記憶しておき,第2のクロック変調装置2012が,画素クロックから直接変調水平同期信号を生成するように構成すれば,水平同期信号生成装置2008を必ずしも備える必要はない。同様に,変調水平同期信号に対する変調垂直同期信号の変調幅を記憶しておき,第1のクロック変調装置2011が,変調水平同期信号から直接変調垂直同期信号を生成するように構成すれば,垂直同期信号生成装置2007を必ずしも備える必要はない。この際,変調水平同期信号から変調垂直同期信号を生成するのではなく,水平同期信号を受信して変調垂直同期信号を生成するように構成しても良い。さらには,第1のクロック変調装置2011と第2のクロック変調装置2012をひとつの装置として,変調幅テーブル記憶装置の値を制御することで,変調水平同期信号や変調垂直同期信号を生成するように構成すれば,さらに装置数を減らすことができる。
 画像情報とともに受信表示装置502に送信される変調された同期情報(水平同期信号,垂直同期信号)Isは,一般に画像情報と同等の電圧すなわち信号レベルで送信される。そのため,第三者が漏洩電磁波などに含まれる変調された同期情報を,漏洩電磁波などに含まれる画像情報から分離することは困難である。すなわち,正確な同期情報Isが得られないため,傍受者が同期情報Isの探索を行わずに表示画像Iを再現することは困難である。
 本発明の情報表示装置の第四の実施例を,図8で説明する。すなわち,図8に,画像生成送信装置501に設けられ,画素クロックと同期信号の両方を変調する,本発明の画像生成表示装置を示す。本実施例の画像生成表示装置は,第1の数値列生成装置802,変調画素クロック生成装置801,第2の数値列生成装置804,変調同期信号生成装置803を備える。変調画素クロック生成装置801と変調同期信号生成装置803は,双方向信号線で接続されている。変調画素クロック生成装置は,第1の数値列生成装置の出力値と,バッファ装置からのバッファ不足予告信号,バッファ装置からのバッファ溢れ予告信号,変調同期信号生成装置の出力を用いて変調タイミングを決定する。また,第1の数値列生成装置を用いて,変調幅を選択する。変調画素クロック生成装置801の内部構成は,図6Bと同様である。変調同期信号生成装置は,第2の数値列生成装置の出力値と変調画素クロック生成装置から受信した変調画素クロックを元に,変調水平同期信号や変調垂直同期信号を出力する。変調同期信号生成装置803の内部構成は,図7Bと同様である。
 画像情報とともに受信表示装置502に送信される変調された同期情報(水平同期信号,垂直同期信号)Isは,一般に画像情報と同等の電圧すなわち信号レベルで送信される。そのため,第三者が漏洩電磁波などに含まれる変調された同期情報を,漏洩電磁波などに含まれる画像情報から分離することは困難である。すなわち,正確な同期情報Isが得られないため,傍受者が同期情報Isの探索を行わずに表示画像Iを再現することは困難である。
 本実施例において,複数の数値列生成装置を示したが,必ずしも複数用意する必要はなく,ひとつに集約しても良い。また,あえて複数備えることで,変調装置で使用する数値の予測可能性を低くするように構成してもよい。
 次に,画像生成表示装置の第五の実施例を,図9で説明する。図9に示す本発明の実施例は,画像生成送信装置901と画像受信表示装置902が,画像情報伝送ケーブル910で接続されており,画像情報伝送ケーブル910は,同期信号線と画素値有効フラグ線と画素クロック線と画素信号線で構成されている。画像生成送信装置901は,画像生成装置903,画像記憶装置904,基準クロック905,バッファ装置906,画素クロック生成装置907,同期信号生成装置908,画素値有効フラグ生成装置909からなる。画像受信表示装置902は,サンプリング装置911,バッファ装置912,タイミング制御装置913,表示装置914からなる。
 画像生成装置903は,表示装置に表示するオリジナル画像を生成する。生成方法は,画像生成装置がCPUなどを備えて計算で生成しても良いし,DVD等の外部記憶媒体から読み出すようにしても良い。画像記憶装置904は,画像生成装置903で生成した画像を記憶する装置であり,DRAMやSRAMなどの半導体記憶装置が想定される。画像記憶装置904は,オリジナル画像を保持するため,何度も同じ画像を読み出すことができる。基準クロック905は,画像記憶装置904から画像データ(画素値)を読み出してバッファ装置906に書き出す際の動作クロックとして使用される一方,画素クロック生成装置907の参照クロックとしても使用される。バッファ装置906は,画像データの一部を格納するバッファであり,基準クロック905に従って書き込まれ,画素クロックに従って読み出される。画像記憶装置904に記憶された画像は,バッファ装置906を通ることでシリアル化され,画素信号線を通じて,画像受信表示装置902に向けて送信される。
 同期信号生成装置908は,画素クロック生成装置907で生成した画素クロックを受け取り,水平同期信号や垂直同期信号を生成する。生成した水平同期信号や垂直同期信号は,同期信号線を通じて,画像受信表示装置902に送信される一方で,画素値有効フラグ生成装置909にも送られる。画素値有効フラグ生成装置909は,画素クロック生成装置907から受信した画素クロックと,同期信号生成装置908から受信した同期信号に応じて,水平同期,垂直同期期間中において画素値が送信されている期間を表すフラグ信号を出力する。前記のフラグ信号は,バッファ装置906に送信されるとともに,画像受信表示装置902に対しても送信される。バッファ装置906は,画素値有効フラグが画素値送信期間中であることを示している期間に,画素クロック生成装置907から受信した画素クロックに同期して,画素値を出力する。
 画素クロック,水平同期信号,垂直同期信号,画素値有効フラグ,画素値は,画像情報伝送ケーブル910にまとめて,画像生成送信装置901から画像受信表示装置902に送信する。なお,画素クロック生成装置907は,バッファ装置906から,バッファ不足予告信号やバッファ溢れ予告信号を受け取り,これらの予告信号に応じて,画素クロック速度を遅くしたり早くしたりすることで,バッファ不足やバッファ溢れを防止するように構成する。
 画像受信表示装置902は,画素クロック線と画素値有効フラグ線と画素信号線は,サンプリング装置911に接続される。水平同期信号,垂直同期信号を伝送する同期信号線は,タイミング制御装置913に接続される。サンプリング装置911は,画素クロックと画素値有効フラグに従って,画素信号線の値をサンプリングし,バッファ装置912に蓄積する。タイミング制御装置913は,バッファ装置912に蓄積された画素値を表示装置914に送信して表示するためのタイミング情報を生成する。表示装置914は,たとえば液晶素子を用いて後方からのバックライト透過率を制御する方式を用いた液晶モジュールであり,画像表示装置から放射される光が,ユーザに視覚的に認識される。
<変形例>
 図10に第五の実施例の変形例を示す。上記実施例五の構成における画素クロック生成装置907の代わりに,図10の例では,変調画素クロック生成装置1001と数値列生成装置1002を備える。変調画素クロック生成装置1001は,図9の画素クロック生成装置907と同等機能を内部に備え,さらに数値列生成装置1002から受信した数値列に基づいて画素クロックを変調する装置である。同期信号生成装置や画素値有効フラグ生成装置,バッファ装置が,変調画素クロックに従うことの他は,図9の基本構成と同様に動作する。変調画素クロック生成装置1001および数値列生成装置1002は,図6Bと同様の構成である。
 次に,画像生成表示装置の第六の実施例を,図11で説明する。図11に,同期信号を変調する本発明の画像生成表示装置1100を示す。本装置では,図9に示す同期信号生成装置908に代えて,画像生成送信装置901が数値列生成装置1102および変調同期信号生成装置1101を備える。変調同期信号生成装置1101は,変調水平同期信号および変調垂直同期信号,水平同期信号および変調垂直同期信号のいずれかを選択的に出力する。変調同期信号生成装置1101および数値列生成装置1102は,図7Bと同様の構成である。
 本発明の情報表示装置の第七の実施例を,図12(図12A,図12B)で説明する。
  図12Aに,画素値有効フラグを変調する,本発明の表示情報変調ユニットの例を示す。本装置では,図9に示す画素値有効フラグ生成装置909に代えて,画像生成送信装置901が変調画素値有効フラグ生成装置1200を構成する数値列生成装置1202および変調画素値有効フラグ生成装置1201を備える。変調画素値有効フラグ生成装置1201は,同期信号生成装置が出力する水平同期信号や垂直同期信号と数値列生成装置1202から受信する数値に従って,画素値有効フラグを変調し,バッファ装置に入力する。画素値有効フラグは,水平同期信号の先頭から任意にずれた位置からオン状態とし,一行分の画素値を出力した後すなわち一行分に相当する画素クロックだけ経過した後に,いったんオフ状態となり,以降の水平同期信号について繰り返す。
 図12Bに,本発明の変調画素値有効フラグ生成装置の構成例を示す。変調画素値有効フラグ生成装置1200は,数値列生成装置2109,変調幅テーブル生成装置2104,変調幅テーブル記憶装置2105,変調幅選択装置2108,画素値有効フラグ生成装置2106,クロック変調装置2107を備え,また,水平同期信号,垂直同期信号,画素クロックを受信する参照クロックポート2102,変調画素値有効フラグを出力する変調画素値有効フラグ出力ポート2103を備える。変調幅テーブル生成装置2104は,数値列生成装置2109から数値列を受信して,k個の変調幅δpix(0), δpix(1), …, δpix(k-1)を生成する。これらをひとつのテーブルとして,1つ以上のテーブルを,変調幅テーブル記憶装置2105に記録する。変調幅選択装置2108は,数値列生成装置2109や参照クロックポート2102から受信した信号に従って,タイミングと変調幅を選択し,変調幅テーブル記憶装置2105から読み出す。読み出した変調幅は,クロック変調装置2107に送信する。画素値有効フラグ生成装置2106は,参照クロックポート2102から受信した水平同期信号,垂直同期信号,画素クロックを元に,画素値有効フラグを生成し,クロック変調装置2107に送信する。クロック変調装置2107は,受信した画素値有効フラグと変調幅から,変調画素値有効フラグを生成し,変調画素値有効フラグ出力ポート2103に出力する。ここでは,画素値有効フラグ生成装置2106をクロック変調装置2107と独立な装置として図示した。しかし,変調幅テーブル記憶装置に,水平同期信号,垂直同期信号,画素クロックに対する変調画素値有効フラグの変調幅を記憶しておき,クロック変調装置2107が,水平同期信号,垂直同期信号,画素クロックから直接変調画素値有効フラグを生成するように構成すれば,画素値有効フラグ生成装置2106を必ずしも備える必要はない。
 本発明の情報表示装置の第八の実施例を,図13で説明する。図13に示す実施例において,本発明の情報表示装置は,変調画素クロック生成装置1301,第1の数値列生成装置1302,変調同期信号生成装置1303,第2の数値列生成装置1304を備える。本実施例では,画素クロックと併せて水平同期信号や垂直同期信号をも変調することで,画素値の伝送タイミングを大きく撹乱する。変調画素クロック生成装置1302と第1の数値列生成装置1302は,図6Bと同様の構成とし,変調同期信号生成装置1303と第2の数値列生成装置1304は,図7Bと同様の構成とする。
 本発明の情報表示装置の第九の実施例を,図14で説明する。図14に示す実施例において,本発明の情報表示装置は,変調同期信号生成装置1401,第1の数値列生成装置1402,変調画素値有効フラグ生成装置1403,第2の数値列生成装置1404を備える。本実施例では,水平同期信号や垂直同期信号と併せて画素値有効フラグを変調することで,画素値の伝送タイミングを大きく撹乱する。変調同期信号生成装置1401と第1の数値列生成装置1402は,図7Bと同様の構成とし,変調画素値有効フラグ生成装置1403と第2の数値列生成装置1404は,図12Bと同様の構成とする。
 本発明の情報表示装置の第10の実施例を,図15で説明する。本実施例の情報表示装置は,変調画素クロック生成装置1501,第1の数値列生成装置1502,変調同期信号生成装置1503,第2の数値列生成装置1504,変調画素値有効フラグ生成装置1505,第3の数値列生成装置1506を備える。本実施例では,画素クロック,水平同期信号や垂直同期信号,画素値有効フラグをそれぞれ変調することで,画素値の伝送タイミングを大きく撹乱する。変調画素クロック生成装置1501と第1の数値列生成装置1502は,図6Bと同様の構成とし,変調同期信号生成装置1503と第2の数値列生成装置1504は,図7Bと同様の構成とし,変調画素値有効フラグ生成装置1505と第3の数値列生成装置1506は,図12Bと同様の構成とする。
 本発明の情報表示装置の第11の実施例を,図16で説明する。図16に,画像生成送信装置1601と表示情報変調ユニット1602と画像受信表示装置1603からなる,本発明の情報表示装置の実施例を示す。本実施例において,画像生成送信装置1601と表示情報変調ユニット1602は,第1の画像情報伝送ケーブル1604で接続されており,表示情報変調ユニット1602と画像受信表示装置1603は,第2の画像情報伝送ケーブル1605で接続されている。
 画像生成送信装置1601は,内部に備える画像生成装置でオリジナル画像を生成して画像記憶装置に記憶する。画像記憶装置に記録されたオリジナル画像の画素情報は,基準クロックに従って順次,バッファ装置に記録される。画素クロック生成装置は,基準クロックに従って画素クロックを生成する。画素クロックは,同期信号生成装置,画素値有効フラグ生成装置,バッファ装置に入力され,また,画像情報伝送ケーブル1604を通じて送信される。同期信号生成装置は,水平同期信号や垂直同期信号を生成し,画素値有効フラグ生成装置に入力する一方で,画像情報伝送ケーブル1604を通じて送信する。画素値有効フラグ生成装置は,水平同期信号,垂直同期信号,画素クロックを元に,画素値出力期間を表す画素値有効フラグを生成し,バッファ装置に入力する一方で,画像情報伝送ケーブル1604を通じて送信する。バッファ装置は,画素値有効フラグと画素クロックに従って,画素値を画像情報伝送ケーブル1604に出力する。
 表示情報変調ユニット1602は,画像情報伝送ケーブル1604を通じて,画素値,画素クロック,画素値有効フラグ,水平同期信号,垂直同期信号を受信する。画素クロック線は,サンプリング装置1611および変調画素クロック生成装置1501に接続される。画素値有効フラグ線,画素値線は,サンプリング装置1611に接続される。水平同期信号や垂直同期信号を含む同期信号線は,変調同期信号生成装置1503に接続される。表示情報変調ユニット1602のサンプリング装置1611は,画素クロックと画素値有効フラグに従って,画素値線の情報をサンプリングし,表示情報変調ユニット1602のバッファ装置1612に記録する。変調画素クロック生成装置1501は,第1の数値列生成装置1502を用いて受信した画素クロックを変調し,変調画素クロックを変調同期信号生成装置1503,変調画素値有効フラグ生成装置1505,バッファ装置1612に入力する一方で,第2の画像情報伝送ケーブル1605に出力する。変調同期信号生成装置1503は,第2の数値列生成装置1504と変調画素クロックを用いて,変調水平同期信号,変調垂直同期信号を生成し,変調画素値有効フラグ生成装置1505に入力する一方で,第2の画像情報伝送ケーブル1605に出力する。変調画素値有効フラグ生成装置1505は,第3の数値列生成装置1506と変調水平同期信号,変調垂直同期信号,変調画素クロックを用いて,変調画素値有効フラグを生成し,バッファ装置1612に入力するとともに第2の画像情報伝送ケーブル1605に出力する。バッファ装置1612は,変調画素クロックと変調画素値有効フラグに基づいて,画素値を第2の画像情報伝送ケーブル1605に出力する。バッファ装置1612は,バッファ不足予告信号,バッファ溢れ予告信号を備え,これらの信号線は,変調画素クロック生成装置1501に接続される。
 ここで,変調画素クロック生成装置と第1の数値列生成装置1502は,図6Bと同様の構成とし,変調同期信号生成装置と第2の数値列生成装置1504は,図7Bと同様の構成とし,変調画素値有効フラグ生成装置と第3の数値列生成装置1506は,図12Bと同様の構成とする。ただし,図6Bにおける基準クロック入力ポートは,図16における第1の画像情報伝送ケーブル1604からの画素クロック入力ポートであり,図16における第1の画像情報伝送ケーブル1604からの同期信号線がさらに図7Bにおける変調幅選択装置に接続される。画像受信表示装置1603には,第2の画像情報伝送ケーブル1605の画素クロック線,画素値有効フラグ線,同期信号線,画素値線が接続される。前記の画素クロック線,画素値有効フラグ線,画素値線は,画像受信表示装置1603のサンプリング装置に接続され,前記の同期信号線は,タイミング制御装置に接続される。サンプリング装置は,画素クロックと画素値有効フラグに従って,画素値線の値をサンプリングしてバッファ装置に記録する。タイミング制御装置は,バッファ装置に記憶された値を表示装置に適切に表示するためのタイミング信号を生成する。表示装置には,伝送された画像情報が表示される。
 本実施例では,既存の画像生成送信装置と画像受信表示装置の間に,表示情報変調ユニットを取り付けることで,漏洩電磁波を通じた情報傍受を防止する機能を付加するものである。
 本発明の情報表示装置の第12の実施例を,図17で説明する。本実施例の情報表示装置は,画像生成送信装置1701と画像受信表示装置1702を備える。本実施例の画像生成送信装置1701は,変調制御装置1703を備える。変調制御装置1703は,画像情報伝送ケーブル1705を通じて,画像受信表示装置1702が備える内部状態保持装置1704の状態を読み取り,第1の数値列生成装置1708,第2の数値列生成装置1707,第3の数値列生成装置1706を制御する。内部状態保持装置1704は,画像受信表示装置1702が像情報伝送ケーブル1705を通じて受信した画像情報を表示できるかどうかを表す情報を保持する。変調制御装置1703は,初期化段階で,複数の変調幅に対する,内部状態保持装置1704の状態を読み取ることで,画像受信表示装置1702が対応可能な変調幅を計測する。この計測結果に基づいて,第1の数値列生成装置1708,第2の数値列生成装置1707,第3の数値列生成装置1706が生成する数値列の値域を設定する。これによって,画素クロックや同期信号や画素値有効フラグを変調しても,安定的に表示を行うことができる。なお,本実施例では,画素クロック,同期信号,画素値有効フラグをすべて変調する装置を備える例を示したが,一部のみを変調するように構成しても良い。また,数値列生成装置を複数備えるように示したが,ひとつに集約して実装することもできることは言うまでもない。
 本発明の情報表示装置の第13の実施例を,図18で説明する。図18に示す実施例の情報表示装置では,画像生成送信装置1801と画像受信装置1802を備え,画像生成送信装置1801は,変調画素クロック生成装置,第1の数値列生成装置,変調同期信号生成装置,第2の数値列生成装置,変調画素値有効フラグ生成装置,第3の数値列生成装置のほかに,加算装置1803と第4の数値列生成装置1804を備える。
 本実施例の画像生成送信装置1801は,加算装置1803を用いて,画像記憶装置1805から読み出した画素値に,第4の数値列生成装置1804で生成した値を加算して,バッファ装置1806に記録する。第4の数値列生成装置1804は,変調同期信号生成装置1807から同期信号を受信し,フレームごとに同一の数値列を,符号を変えて出力する。すなわち,第1のフレームにおいて,1画素ごとにある数値列αi(0≦i<画像の画素数,-最大画素値≦αi≦最大画素値)を出力し,第2のフレームにおいて,数値列-αiを出力する。すなわち,第1フレームと第2フレームの同一座標の画素値は,平均値がオリジナルの画像に一致することとなる。人間の視覚では,単位時間当たりの平均輝度が認識されるため,このように構成することで,表示画像に影響を与えずに,伝送される画素値を撹乱することができる。本発明の装置では,さらに画素値の伝送タイミングを撹乱するため,傍受者が情報を取得することがさらに困難となる。
 本発明のディスプレイ付情報処理装置の第14の実施例を,図26 で説明する。図26は,本実施例の画像生成表示装置を内蔵する端末,例えばATM装置や銀行端末の構成例を示している。端末 410 は,画像生成送信装置 411 と画像受信表示装置 414 を備え,画像生成送信装置 411 と画像受信表示装置 414 は,画像情報伝送ケーブル 413 で接続されている。画像生成送信装置 411 と画像情報伝送ケーブル 413の間に表示情報変調ユニット600が設けられている。
 表示情報変調ユニット600を具備する画像生成表示装置のより具体的な構成例は,上記各実施例に記載のとおりである。
 本実施例によれば,画像情報伝送ケーブルから放射される漏洩電磁波を傍受・解析することを防止することができる。
101:中央演算装置
102:一次記憶装置
103:画像演算装置
104:モニタ(ディスプレイ)
105,108:入出力ポート
106:二次記憶装置
107:内部バス
301:ATM
302:ATM表示部
303:ATM操作部
304:ATMカードリーダ部
305:ATM入出金部
306:ATM制御部
307:ATM記憶部
308:ATM通信部
309:ATMセンサ部
310:ATM音声発生部
400:汎用のコンピュー
401:第1の画像情報伝送ケーブル
403:第2の画像情報伝送ケーブル
404:画像受信表示装置
501, 901, 1601, 1701, 1801, 2204, 2301:画像生成送信装置
502, 902, 1603, 1702, 1802, 2202, 2303:画像受信表示装置
503, 903:画像生成装置
504, 904, 1805:画像記憶装置
505, 905:基準クロック
506, 515, 906, 912, 1806:バッファ装置
507, 907, 1907:画素クロック生成装置
508, 908:同期信号生成装置
509, 909:画素値有効フラグ生成装置
510:同期信号線
511:画素値線
512:サンプリングクロック生成装置
513, 2106:画素値有効フラグ生成装置
514, 911:サンプリング装置
516, 913:タイミング制御装置
517, 914:表示装置
600:表示情報変調ユニット
601, 801, 1001, 1301, 1501:変調画素クロック生成装置
602, 702, 802, 804, 1002, 1102, 1202, 1302, 1304, 1402, 1404, 1502, 1504, 1506, 
1706, 1707, 1708, 1804, 1910, 2009:数値列生成装置
701, 803, 1101, 1303, 1401, 1503, 1807:変調同期信号生成装置
910, 1604, 1605, 1705, 2203, 2304, 2305:画像情報伝送ケーブル
1201, 1403, 1505:変調画素値有効フラグ生成装置
1602, 2302:表示情報変調ユニット
1703:変調制御装置
1704:内部状態保持装置
1803:加算装置
1902:基準クロック入力ポート
1903:同期信号入力ポート
1904:変調画素クロック出力ポート
1905, 2005, 2104:変調幅テーブル生成装置
1906, 2006, 2105:変調幅テーブル記憶装置
1908, 2011, 2012, 2107:クロック変調装置
1909, 2010, 2108:変調幅選択装置
2002:画素クロック入力ポート
2003:変調垂直同期信号出力ポート
2004:変調水平同期信号出力ポート
2007:垂直同期信号生成装置
2008:水平同期信号生成装置
2102:同期信号入力ポート
2103:変調画素値有効フラグ出力ポート
2201:端末装置
3401:モニタ
3402:アンテナ
3403:受信装置
3404:結果表示用モニタ。

Claims (20)

  1.  ディスプレイを有する情報処理装置における表示情報の変調方法であって、
     前記情報処理装置は、画像生成装置と,画像記憶装置と,画素値を保持するn段(nは自然数)の画素値バッファと,画素値読出クロックを生成するクロック生成装置と,変調幅のデータを保持する表示情報変調ユニットとを備えており,
     前記画像生成装置で生成された画像情報を前記画像記憶装置に記録し,
     前記画素値読出クロックに同期して前記画像記憶装置に記録された前記画像のデータを画素単位で前記n段の画素値バッファに記録し,
     前記変調幅のデータに基き前記画素値読出クロックを変調して、変調クロックを生成し,
     前記n段の画素値バッファから前記変調クロックに同期して前記画素値を送出する
    ことを特徴とする表示情報の変調方法。
  2.  請求項1において,
     前記n段の画素値バッファは,前記変調クロックに同期して前記画素値を読み出した際に,前記バッファ内のデータがあらかじめ定めた数だけ存在しない場合にバッファ不足予告信号を送出し,前記画素値読出クロックに同期して前記画素値を記録した際に前記バッファがあらかじめ定めた数分を残して一杯となった場合にバッファ溢れ予告信号を送出し,
     前記表示情報変調ユニットは,前記バッファ不足予告信号を受信した場合に前記画素値読出クロックを減速して前記変調クロックを生成し,前記バッファ溢れ予告信号を受信した場合に前記画素値読出クロックを加速して前記変調クロックを生成する
    ことを特徴とする表示情報の変調方法。
  3.  請求項1において,
     前記表示情報変調ユニットは、変調幅テーブル生成装置と,変調幅テーブル記憶装置と,数値列生成装置を備えており,
     前記数値列生成装置から受信した数値列に従って,2以上のkについて,k-1個の変調幅設定値δ01,… ,δk-2を生成し,さらに
    Figure JPOXMLDOC01-appb-M000012
    を生成して前記変調幅テーブル記憶装置に記憶し,
     前記数値列生成装置から受信した数値に従って,前記変調幅テーブルから変調幅を選択し,
     前記変調幅のデータとして保持する
    ことを特徴とする表示情報の変調方法。
  4.  請求項3において,
     前記表示情報変調ユニットは、変調同期信号生成装置と変調画素値有効フラグ生成装置を備え,
     前記数値列生成装置から前記数値を受信し,前記変調クロックを受信して,変調水平同期信号と変調垂直同期信号を生成し,
     前記数値列生成装置から前記数値を受信し,前記変調クロックと前記変調水平同期信号と前記垂直同期信号を受信して,変調画素値有効フラグを生成し,前記変調画素値有効フラグを前記n段のバッファ装置に入力する
    ことを特徴とする表示情報の変調方法。
  5.  請求項4において,
     前記n段のバッファ装置は,n < sであり、
     前記画像生成装置は,s画素からなる画素値群で構成される画像を生成する
    ことを特徴とする表示情報の変調方法。
  6.  請求項4において,
     前記画像記憶装置から読み出した前記画素値に,前記数値列生成装置から受信した前記数値を加算して,前記n段のバッファ装置に記録する
    ことを特徴とする表示情報の変調方法。
  7.  請求項1において,
     前記表示情報変調ユニットは、前記変調クロックの生成に用いた前記変調幅の平均が所定回数の変調で0となるように制御する
    ことを特徴とする表示情報の変調方法。
  8.  請求項7において,
     前記画素値読出クロックに基いて生成された同期信号を、前記表示情報変調ユニットから読み出した前記変調幅のデータに基き変調して変調同期信号を生成し,
     前記n段の画素値バッファから前記変調同期信号に同期して前記画素値を送出する
    ことを特徴とする表示情報の変調方法。
  9.  請求項7において,
     前記画素値読出クロックに基いて生成された水平同期信号及び垂直同期信号に基き、水平同期,垂直同期期間中において前記画素値が送信されている期間を表す画素値有効フラグを出力し、
     前記画素値有効フラグが画素値送信期間中であることを示している期間に,前記n段の画素値バッファから前記画素値読出クロックに同期して,前記画素値を出力する
    ことを特徴とする表示情報の変調方法。
  10.  画像生成送信装置とディスプレイを有する画像受信表示装置とが表示情報変調ユニット及びケーブルを介して接続されており,
     前記画像生成送信装置は、画像生成装置と,画像表示装置と,画像記憶装置と,画素値を保持するn段(nは自然数)の画素値バッファと,画素値読出クロックを生成するクロック生成装置とを備えており,
     前記画像生成送信装置は,表示情報として生成された画像情報を前記画像記憶装置に記録し,前記画素値読出クロックに同期して前記画像記憶装置に記録された前記画像データを画素単位で前記n段の画素値バッファに記録する機能を備えており,
     前記表示情報変調ユニットは,前記画素値読出クロックを、予め与えられた変調幅のデータに基き変調して変調クロックを生成し,前記n段の画素値バッファから前記変調クロックに同期して前記画素値を前記画像受信表示装置に送出する機能を備えている
    ことを特徴とするディスプレイを有する情報処理装置。
  11.  請求項10において,
     前記n段の画素値バッファは,前記変調クロックに同期して前記画素値を読み出した際に,前記バッファ内のデータがあらかじめ定めた数だけ存在しない場合にバッファ不足予告信号を送出し,前記画素値読出クロックに同期して前記画素値を記録した際に前記バッファがあらかじめ定めた数分を残して一杯となった場合にバッファ溢れ予告信号を送出する機能を有し,
     前記表示情報変調ユニットは、前記バッファ不足予告信号を受信した場合に前記画素値読出クロックを減速して前記変調クロックを生成し,前記バッファ溢れ予告信号を受信した場合に前記画素値読出クロックを加速して前記変調クロックを生成する機能を有する
    ことを特徴とするディスプレイを有する情報処理装置。
  12.  請求項11において,
     前記表示情報変調ユニットは,クロック変調装置と,変調幅テーブル生成装置と,変調幅テーブル記憶装置と,数値列生成装置とを備えており,
     前記変調幅テーブル生成装置は,前記数値列生成装置から受信した数値列に従って,2以上のkについて,k-1個の変調幅設定値δ01,… ,δk-2を生成し,さらに
    Figure JPOXMLDOC01-appb-M000013
    を生成し,前記変調幅テーブル記憶装置に記憶する機能を有し,
     前記変調幅テーブル生成装置は,前記数値列生成装置から受信した数値に従って,前記変調幅テーブルから変調幅を選択して,前記クロック変調装置に入力する機能を有する
    ことを特徴とするディスプレイを有する情報処理装置。
  13.  請求項12において,
     変調同期信号生成装置と,変調画素値有効フラグ生成装置を備え,
     前記変調同期信号生成装置は,前記数値列生成装置から前記数値を受信し,前記変調クロックを受信して,変調水平同期信号と変調垂直同期信号を生成する機能を有し,
     前記変調画素値有効フラグ生成装置は,前記数値列生成装置から前記数値を受信し,前記変調クロックと前記変調水平同期信号と前記垂直同期信号を受信して,変調画素値有効フラグを生成し,前記変調画素値有効フラグを前記n段のバッファ装置に入力する機能を有する
    ことを特徴とするディスプレイを有する情報処理装置。
  14.  請求項12において,
     前記画像生成装置は,s画素からなる画素値群で構成される画像を生成する機能を有し,
     前記n段のバッファ装置は,n < sである
    ことを特徴とするディスプレイを有する情報処理装置。
  15.  請求項14において,
     加算装置を備え,前記画像記憶装置から読み出した前記画素値に,前記数値列生成装置から受信した前記数値を加算して,前記n段のバッファ装置に記録する機能を有する
    ことを特徴とするディスプレイを有する情報処理装置。
  16.  請求項15において,
     変調制御装置を備え,該変調制御装置は,前記数値列生成装置が変調幅テーブル生成装置に出力する前記数値列の最小値と最大値を制御する機能を有する
    ことを特徴とするディスプレイを有する情報処理装置。
  17.  画素値入力ポートと,n段(nは自然数)の画素値バッファと,画素値サンプリングクロックと,クロック変調装置と,クロック変調幅選択装置とを備え,
     前記n段の画素値バッファは、前記画素値入力ポートを前記サンプリングクロックでサンプリングした画素値を0記録する機能を有し,
     前記クロック変調装置は,前記クロック変調幅選択装置から読み出したクロック変調幅だけ前記画素値サンプリングクロックを変調した変調クロックを生成し,前記n段の画素値バッファから前記変調クロックに同期して前記画素値を送出する機能を有し,
     前記n段の画素値バッファは,前記変調クロックに同期して前記画素値を読み出した際に,バッファ内のデータがあらかじめ定めた数だけ存在しない場合にバッファ不足予告信号を送出し,前記変調クロックに同期して前記画素値を記録した際にバッファがあらかじめ定めた数分を残して一杯となった場合にバッファ溢れ予告信号を送出する機能を有し,
     前記クロック変調装置は,前記バッファ不足予告信号を受信した場合に前記変調クロックを減速し,前記バッファ溢れ予告信号を受信した場合に前記変調クロックを加速する機能を有する
    ことを特徴とする表示情報変調装置。
  18.  請求項17において,
     前記クロック変調装置は,前記変調クロックの生成に用いた前記変調幅の平均が所定回数の変調で0となるように制御する機能を有する
    ことを特徴とする表示情報変調装置。
  19.  請求項18において,
     前記クロック変調装置は,前記サンプリングクロックより高速なクロックと低速なクロックを切替えて使う
    ことを特徴とする表示情報変調装置。
  20.  請求項17において,
     前記クロック変調装置は,前記サンプリングクロックより低速なクロックのみを使うことを特徴とする表示情報変調装置。
PCT/JP2009/004688 2008-10-02 2009-09-17 表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置 WO2010038375A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010502375A JP4528360B2 (ja) 2008-10-02 2009-09-17 表示情報の変調方法及びディスプレイに情報を表示させる情報処理装置及び表示情報変調装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008-257123 2008-10-02
JP2008257123 2008-10-02

Publications (1)

Publication Number Publication Date
WO2010038375A1 true WO2010038375A1 (ja) 2010-04-08

Family

ID=42073159

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/004688 WO2010038375A1 (ja) 2008-10-02 2009-09-17 表示情報の変調方法及びディスプレイを有する情報処理装置及び表示情報変調装置

Country Status (2)

Country Link
JP (1) JP4528360B2 (ja)
WO (1) WO2010038375A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013545212A (ja) * 2010-07-13 2013-12-19 レッドミア テクノロジー リミテッド アクティブ高速データケーブルおよび信号を伝送する方法
KR20160022447A (ko) * 2014-08-19 2016-03-02 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003244104A (ja) * 2002-02-21 2003-08-29 Ntt Advanced Technology Corp 漏洩電磁波による情報再生の防止方法、及び情報機器
JP2007006276A (ja) * 2005-06-24 2007-01-11 Nippon Telegr & Teleph Corp <Ntt> 情報漏洩防止信号出力の制御方法及び情報漏洩防止信号出力の制御装置
JP2007026384A (ja) * 2005-07-21 2007-02-01 Nippon Telegr & Teleph Corp <Ntt> 情報機器及び情報機器周辺装置の情報漏洩防止装置
JP2008017312A (ja) * 2006-07-07 2008-01-24 Nippon Telegr & Teleph Corp <Ntt> 情報漏洩防止装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003244104A (ja) * 2002-02-21 2003-08-29 Ntt Advanced Technology Corp 漏洩電磁波による情報再生の防止方法、及び情報機器
JP2007006276A (ja) * 2005-06-24 2007-01-11 Nippon Telegr & Teleph Corp <Ntt> 情報漏洩防止信号出力の制御方法及び情報漏洩防止信号出力の制御装置
JP2007026384A (ja) * 2005-07-21 2007-02-01 Nippon Telegr & Teleph Corp <Ntt> 情報機器及び情報機器周辺装置の情報漏洩防止装置
JP2008017312A (ja) * 2006-07-07 2008-01-24 Nippon Telegr & Teleph Corp <Ntt> 情報漏洩防止装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013545212A (ja) * 2010-07-13 2013-12-19 レッドミア テクノロジー リミテッド アクティブ高速データケーブルおよび信号を伝送する方法
KR101774358B1 (ko) * 2010-07-13 2017-09-05 스펙트라7 마이크로시스템즈 (아일랜드) 리미티드 액티브 고속 데이터 케이블
KR20160022447A (ko) * 2014-08-19 2016-03-02 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102243310B1 (ko) * 2014-08-19 2021-04-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Also Published As

Publication number Publication date
JP4528360B2 (ja) 2010-08-18
JPWO2010038375A1 (ja) 2012-02-23

Similar Documents

Publication Publication Date Title
JP4696099B2 (ja) 表示画像変換装置
RU2327215C2 (ru) Системы и способы для защиты выходного сигнала видеоплаты
US6580432B1 (en) Spread spectrum FIFO and method for storing data for multiple display types
EP2348745A2 (en) Perceptually-based compensation of unintended light pollution of images for display systems
Lee et al. Information recovery using electromagnetic emanations from display devices under realistic environment
US20040196212A1 (en) Display control device
US10079005B2 (en) Display substrate, display device and resolution adjustment method for display substrate
US20130050158A1 (en) Graphics card, multi-screen display system and synchronous display method
Hayashi State-of-the-art research on electromagnetic information security
US9672373B2 (en) Photographic copy prevention of a screen image
JP4528360B2 (ja) 表示情報の変調方法及びディスプレイに情報を表示させる情報処理装置及び表示情報変調装置
JP5998579B2 (ja) マルチディスプレイシステムの映像表示装置、方法及びプログラム
US20050264553A1 (en) Image processing device and method
De Meulemeester et al. Synchronization retrieval and image reconstruction of a video display unit exploiting its compromising emanations
Watanabe et al. Countermeasure for electromagnetic screen image leakage based on color mixing in human brain
Choi et al. Recent Trends in Image Information Recovery Using Leaked Electromagnetic Wave from Electronic Equipment
JP5618630B2 (ja) 表示画像変換装置および表示情報変換装置
Boitan et al. Electromagnetic vulnerabilities of LCD projectors
JP2003244104A (ja) 漏洩電磁波による情報再生の防止方法、及び情報機器
JP4562808B2 (ja) 情報処理システム
Liu et al. Electromagnetic Information Leakage and Countermeasure Technique: Translated by Liu Jinming, Liu Ying, Zhang Zidong, Liu Tao
Watanabe et al. A display technique for preventing electromagnetic eavesdropping using color mixture characteristic of human eyes
Shen et al. Recognition and reconstruction of liquid crystal display monitor electromagnetic emanation signals
US20120140118A1 (en) Image output device and image synthesizing method
Przybysz et al. Electromagnetic Safety of Remote Communication Devices—Videoconference. Symmetry 2021, 13, 323

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2010502375

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09817418

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09817418

Country of ref document: EP

Kind code of ref document: A1