WO2006094989A1 - Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder - Google Patents

Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder Download PDF

Info

Publication number
WO2006094989A1
WO2006094989A1 PCT/EP2006/060536 EP2006060536W WO2006094989A1 WO 2006094989 A1 WO2006094989 A1 WO 2006094989A1 EP 2006060536 W EP2006060536 W EP 2006060536W WO 2006094989 A1 WO2006094989 A1 WO 2006094989A1
Authority
WO
WIPO (PCT)
Prior art keywords
thread
chip
eyelets
substrate
pads
Prior art date
Application number
PCT/EP2006/060536
Other languages
English (en)
French (fr)
Inventor
Volker Brod
Original Assignee
Mühlbauer Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mühlbauer Ag filed Critical Mühlbauer Ag
Priority to JP2007557524A priority Critical patent/JP2008532158A/ja
Priority to US11/885,907 priority patent/US20080191944A1/en
Priority to EP06724965A priority patent/EP1856729A1/de
Publication of WO2006094989A1 publication Critical patent/WO2006094989A1/de

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/325Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by abutting or pinching, i.e. without alloying process; mechanical auxiliary parts therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/71Means for bonding not being attached to, or not being formed on, the surface to be connected
    • H01L24/72Detachable connecting means consisting of mechanical auxiliary parts connecting the device, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8134Bonding interfaces of the bump connector
    • H01L2224/81345Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81897Mechanical interlocking, e.g. anchoring, hook and loop-type fastening or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83897Mechanical interlocking, e.g. anchoring, hook and loop-type fastening or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R4/00Electrically-conductive connections between two or more conductive members in direct contact, i.e. touching one another; Means for effecting or maintaining such contact; Electrically-conductive connections having two or more spaced connecting locations for conductors and using contact members penetrating insulation
    • H01R4/26Connections in which at least one of the connecting parts has projections which bite into or engage the other connecting part in order to improve the contact
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/209Auto-mechanical connection between a component and a PCB or between two PCBs

Definitions

  • the invention relates to a method for electrically and mechanically connecting chip pads of an RFID chip with arranged on a strip-like substrate pads according to the preamble of claim 1 and a transponder with at least one RFID chip and at least one RFID antenna on the is arranged band-like substrate, according to the preamble of claim 10th
  • semiconductor chips also known as bare dice, such as RFID chips
  • electrical circuits such as RFID antennas
  • Such types of connections are time consuming to manufacture and often require stopping the continuously moving, belt-like substrate.
  • additional devices arranged along the substrate strip such as, for example, a thermosetting curing station, are required, which are cost-intensive in terms of their purchase and space-consuming within an overall system.
  • FIG. 1a is - shown in a schematic side view - the belt-like substrate, which is left-hand side unrolled by a roller, not shown here and the right side on a roll, not shown here, moved from left to right.
  • the antennas 2 are applied to the substrate in a loop shape, for example by means of a printing process, as is apparent from a comparison with FIG. 1b, which shows a plan view of the conventional assembly process shown in FIG. 1a.
  • the antennas 2 have at the end two connection surfaces 3, which are covered in a second process step with a preferably electrically conductive adhesive 4.
  • a preferably electrically conductive adhesive 4 for this purpose, an adhesive applicator 5 is used, which applies a predetermined amount of adhesive, as represented by the double arrow 6.
  • a chip 7 is placed upside down on the adhesive agent point 4 and pressed onto it.
  • a curing of the adhesive by means of heat by a curing device 8, which is vertically displaceable, as shown by the double arrow 9, instead.
  • the tape-like substrates 1 are stopped for a short time at each process step, the length of this standstill of the substrate tape 1 primarily surface hardening times of the adhesive used and the speed of the flip-chip device when transferring the chip 7 on the adhesives ittel- surface 4, especially during the associated pick-and-place method.
  • the present invention has for its object to provide a method for e- lectric and mechanical connection of chip pads of an RFID chip arranged on a belt-like substrate pads and a transponder to provide a quick and easy connection is created, wherein a high throughput of a device applying this method should be ensured.
  • An essential point of the invention is that in a method for electrically and mechanically connecting chip pads of an RFID chip with pads arranged on a strip-like substrate, these chip pads, which have on their surfaces a plurality of thread-like hooks and / or thread-like eyelets, with their associated pads, which have on their surfaces a variety of thread-like eyelets and / or thread-like heels, are locked together under pressure.
  • the thread-like hooks and eyes are preferably formed with a size in the nanometer range, whereby an accurate positioning of the individual chip pads and pads to each other is possible.
  • this standstill time can be reduced to a minimum since subsequent adhesive curing process steps are eliminated.
  • electrically conductive threads or electrically insulating threads are used with an electrically conductive coating, in addition to the mechanical and to obtain the electrical contact between the chip pads and the antenna pads. This eliminates the need for additional connecting steps for electrical and / or mechanical contacting, such as an adhesive or solder joint.
  • the semiconductor chips either have chopping on their chip connection surfaces or eyelets already generated in nanotechnology during chip production. Such chips are then subsequently applied to wafers or arranged in one or more rows on a further band or an angled to the substrate band feeder to be stored continuously on the substrate band in the region of the other antenna pads.
  • An upper and lower side roller subsequently arranged in the substrate belt running direction provide for a short-time pressurization between the deposited chip and the substrate so that the hooks on one surface and the eyelets on the other surface are permanently interlocked with one another or clawed into one another.
  • the threads may be formed prior to the co-hiding step by a printing process or by roughening the surface of the chip module pad and / or the pads of the antenna.
  • both the mechanical and the electrical connection can be created under the action of force within a very short time within a common assembly step.
  • This has an effect on the production of transponders both in the application of the flip-chip technique, in which each RFID chip is deposited from the wafer onto the pads and the belt-like substrate and pressed against each other while the ribbon-like substrate stands still for a short time , as well as in the application of the continuously moving substrate strip, on which the RFID chips are stored consecutively arranged, from.
  • a transponder with at least one of the RFID chips and at least one of the RFID antennas, which is arranged on the belt-like substrate, is characterized in that the chip pads have either the hooks or thread-like eyelets and the antenna pads the complementary acting eyelets or hoes ,
  • FIG. 2 in a schematic enlarged view of the invention
  • FIG. 3 shows a schematic representation of various forms of chip pads and antenna pads for carrying out the method according to the invention
  • Fig. 4 is a schematic side view of the connection method according to an embodiment of the invention.
  • Fig. 5 is a schematic side view of the connection method according to another embodiment of the invention.
  • a semiconductor chip 10 has point-like chip connection surfaces 11, 12 or nanobond surfaces. These nanobond surfaces 11, 12 are provided with thread-like eyelets 13, 14, which lie in the nanometer range in size.
  • the thread-like eyelets 13 are preferably made of electrically conductive threads, such as metal threads 14, or electrically insulating threads with electrically conductive coating.
  • a substrate strip not shown in more detail here, has an antenna 15, 18, which is shown here in fragmentary form.
  • the antenna sections 15, 18 are provided on the end with nanobond surfaces or antenna connection surfaces 19, 20, which are reproduced in an enlarged representation.
  • the enlarged illustration shows that the antenna connection surface 19 has hooks 16 made of the metal thread or, in turn, of electrically insulating thread with an electrically conductive coating. These hooks 16 engage in the eyelets 13 in an assembly of the semiconductor chip 10 and the antenna of the antenna portion 15 into each other and provide both a mechanical and an electrical connection in a so-called nanobond method, as by the reference numeral 17 is shown.
  • a chip 21 may, for example, have two strip-shaped chip connection surfaces 22, 23 with a hackle-shaped or loop-shaped surface structure according to the invention.
  • a chip 24 may have rectangular, smallest chip pads 25, 26 with the hackle or loop-shaped surface structures.
  • antenna sections 28, 29 may also have connection surfaces 30, 31 provided with hooks or eyelets at the ends in strip form.
  • antenna sections 32, 33 have rectangular nanobond surfaces 34, 35 for their assignment to the chip pads 25, 26.
  • FIG. 4 shows a schematic side view of a connection method according to an embodiment of the invention.
  • This connection method includes the flip-chip method, wherein a substrate belt 36 with RFID antennas 37 arranged thereon is moved from left to right discontinuously, that is to say with a brief standstill, as represented by the reference numeral 38.
  • each RFID antenna 37 Onto each RFID antenna 37, a nanostructure, that is to say thread-like hooks or thread-like eyelets, is applied in the region of the antenna connection surfaces by means of an applicator 39. This area is represented by the reference numeral 40.
  • a chip 42 with eye or hook-shaped threads 43 already arranged thereon is removed from a wafer (not illustrated here) and turned over, as represented by the reference numeral 44.
  • the chip 42 is then deposited with its chip contact surfaces 43 arranged on the underside on the antenna connection surfaces 40, which have the required nanostructure on their surface and briefly pressed, so that a permanent mechanical and electrical connection between the chip pads 43 and the Antennenan gleich- surfaces 40 is created.
  • the substrate strip 36 is stopped for a short time. A required according to the prior art curing process is eliminated.
  • FIG. 5 shows a schematic side view of the connection method according to a further embodiment of the invention.
  • the connection method reproduced in this illustration enables a very fast assembly of the antennas with the chips, since a substrate strip 45 can be continuously moved continuously.
  • chips 47 are fed to the substrate strip in a multiple row or single row.
  • the feed takes place at a speed 48 which corresponds to a speed 49 of the substrate strip 45.
  • the chips 47 have the threads already formed as chopping or eyelets in the area of the chip connection surfaces 47a.
  • the feeder unit 46 also called a chip feeder, can consist of a blister tape, surf tape, chip shooter or vibrority assembly feeder, for example.
  • each chip 47 passes through upper and lower rollers 50, 51, which exert a force 52, 53 on the chips 47 and the substrate strip with the antennas, not shown here, against the substrate strip 45, in order to achieve a permanent interlocking process make the chip pads with the pads of the antennas.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Metallurgy (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

Die Erfindung betrifft ein Verfahren zum elektrischen und mechanischen Verbinden von Chipanschlussflächen (11, 12; 22, 23; 25, 26; 43; 47a) eines RFID-Chips (10; 21; 24; 42, 47) mit auf einem bandartigen Substrat (36; 45) angeordneten Anschlussflächen (19, 20; 30, 31; 34, 35), wobei die Chipanschlussflächen (11, 12; 22, 23; 25, 26; 43; 47a), welche an ihren Oberflächen eine Vielzahl von fadenartigen Hacken und/oder fadenartigen Ösen (13) aufweisen, mit den ihnen zugeordneten Anschlussflächen (11, 12; 22, 23; 25, 26; 43; 48), welche an ihren Oberflächen eine Vielzahl von fadenartigen Ösen und/oder fadenartigen Hacken (16) aufweisen, unter Druckbeaufschlagung (52, 53) miteinander verhackt werden. Es wird ein Transponder gezeigt.

Description

Verfahren zum elektrischen und mechanischem Verbinden von Chipanschlussflächen mit Antennenanschlussflächen und Transponder
Beschreibung
Die Erfindung betrifft ein Verfahren zum elektrischen und mechanischen Verbinden von Chipanschlussflächen eines RFID-Chips mit auf einem bandartigen Substrat angeordneten Anschlussflächen gemäß dem Oberbegriff des Patentanspruches 1 sowie einen Transpon- der mit mindestens einem RFID-Chip und mindestens einer RFID-Antenne, die auf dem bandartigen Substrat angeordnet ist, gemäß dem Oberbegriff des Patentanspruches 10.
Herkömmlicherweise werden Halbleiterchips, auch Bare Dice genannt, wie zum Beispiel RFID-Chips, mit elektrischen Schaltungen, wie beispielsweise RFID-Antennen, welche fort- laufend auf einem bandartigen, zumeist flexiblen Substrat angeordnet sind, mittels Klebe-, Löt und/oder bumpartigen Verbindungen miteinander verbunden, um einen funktionsfähigen Transponder zum Beispiel für die Herstellung von Smart-Labels zu erhalten. Solche Verbindungsarten sind zeitaufwendig in ihrer Herstellung und erfordern häufig das Anhalten des fortlaufend bewegbaren, bandartigen Substrates. Zudem werden zum Auftragen von bei- spielsweise Klebemitteln oder Lötmitteln und deren anschließende Aushärtung zusätzliche entlang des Substratbandes angeordnete Vorrichtungen, wie beispielsweise eine Termoden- aushärtestation, benötigt, welche kostenintensiv in ihrer Anschaffung und platzraubend innerhalb einer Gesamtanlage sind.
Dies wird anhand des Beispiels des in Kombination mit der herkömmlichen Verbindungsart des Klebens betrachteten Flip-Chip-Verfahrens unter Bezugnahme auf die Figuren 1a und 1b verdeutlicht: Die Montage von RFID-Chips beziehungsweise das Verbinden von deren Chipanschlussflächen mit Anschlussflächen der auf dem bandartigen Substrat 1 reihenartig angeordneten Antennen 2 ist bei dem Flip-Chip-Verfahren in mehrere Prozessschritte aufgeteilt. In Fig. 1a wird - in einer schematischen Seitensicht dargestellt - das bandartige Substrat, welches linksseitig von einer hier nicht dargestellten Rolle abgerollt und rechtsseitig auf einer hier nicht dargestellten Rolle aufgerollt wird, von links nach rechts bewegt. Zunächst werden die Antennen 2 auf das Substrat beispielsweise mittels eines Druckverfahrens schlei- fenförmig aufgetragen, wie es aus einer Zusammenschau mit Fig. 1b, welche eine Draufsicht des in Fig. 1a dargestellten herkömmlichen Montageprozesses zeigt, hervorgeht.
Die Antennen 2 weisen endseitig zwei Anschlussflächen 3 auf, welche in einem zweiten Prozessschritt mit einem vorzugsweise elektrisch leitfähigen Klebemittel 4 abgedeckt werden. Hierfür wird eine Klebeauftrageeinrichtung 5 verwendet, die eine vorbestimmte Menge an Klebemittel aufträgt, wie es durch den Doppelpfeil 6 dargestellt wird.
In einem dritten Prozessschritt wird mittels des bekannten Flip-Chip-Verfahrens ein Chip 7 umgedreht auf die Klebemittelstelle 4 aufgesetzt und auf diese gepresst. Anschließend findet in einem vierten Prozessschritt eine Aushärtung des Klebstoffes mittels Wärmeeinwirkung durch eine Aushärteeinrichtung 8, die vertikal verschiebbar ist, wie es durch den Doppelpfeil 9 wiedergegeben wird, statt.
Üblicherweise werden bei derartigen herkömmlichen Verbindungsverfahren die bandartigen Substrate 1 kurzzeitig bei jedem Prozessschritt angehalten, wobei die Länge dieses Stillstands des Substratbandes 1 vorrangig von Aushärtezeiten der eingesetzten Klebemittel und der Schnelligkeit der Flip-Chip-Einrichtung beim Übertragen des Chips 7 auf die Klebern ittel- fläche 4, insbesondere während des damit zusammenhängenden Pick-and-Place-Verfahrens abhängen.
Ein längerer Stillstand des Substratbandes verringert jedoch erheblich den maximalen möglichen Durchsatz der gesamten Anlage zur Herstellung von Transpondem.
Demzufolge liegt der vorliegenden Erfindung die Aufgabe zugrunde, ein Verfahren zum e- lektrischen und mechanischen Verbinden von Chipanschlussflächen eines RFID-Chips mit auf einem bandartigen Substrat angeordneten Anschlussflächen sowie einen Transponder zur Verfügung zu stellen, bei dem eine schnelle und einfache Verbindung geschaffen wird, wobei ein hoher Durchsatz einer dieses Verfahren anwendenden Vorrichtung sichergestellt sein soll.
Diese Aufgabe wird verfahrensseitig gemäß den Merkmalen des Patentanspruches 1 und erzeugnisseitig durch die Merkmale des Patentanspruches 10 gelöst.
Ein wesentlicher Punkt der Erfindung liegt darin, dass bei einem Verfahren zum elektrischen und mechanischen Verbinden von Chipanschlussflächen eines RFID-Chips mit auf einem bandartigen Substrat angeordneten Anschlussflächen diese Chipanschlussflächen, welche an ihren Oberflächen eine Vielzahl von fadenartigen Hacken und/oder fadenartigen Ösen aufweisen, mit den ihnen zugeordneten Anschlussflächen, welche an ihren Oberflächen eine Vielzahl von fadenartigen Ösen und/oder fadenartigen Hacken aufweisen, unter Druckbeaufschlagung miteinander verhackt werden. Die fadenartigen Hacken und Ösen sind vorzugsweise mit einer Größe im Nanometerbereich ausgebildet, wodurch eine genaue Positionie- rung der einzelnen Chipanschlussflächen und Anschlussflächen zueinander möglich ist. Somit wird auf einfache Weise eine schnelle mechanische und elektrische Verbindung zwischen den Chipanschlussflächen und den auf dem Substrat angeordneten Anschlussflächen, die einer elektrischen Schaltung, wie beispielsweise einer RFID-Antenne zugehörig sein können, erreicht, ohne dass ein Anhalten des kontinuierlich fortbewegten Substratbandes zwin- gend notwendig ist.
Sofern bei Anwendung des Flip-Chip-Verfahrens unter Verwendung des erfindungsgemäßen Verbindungsverfahrens auch weiterhin ein kurzer Stillstand des Substratbandes erforderlich ist, kann diese Stillstandszeit auf ein Minimum reduziert werden, da nachfolgende Klebstoff- aushärteprozessschritte entfallen.
Als Material für die fadenartigen Hacken und fadenartigen Ösen werden elektrisch leitfähige Fäden oder elektrisch isolierende Fäden mit einer elektrisch leitfähigen Beschichtung verwendet, um zusätzlich zu dem mechanischen auch den elektrischen Kontakt zwischen den Chipanschlussflächen und den Antennenanschlussflächen zu erhalten. Es erübrigen sich hiermit zusätzliche Verbindungsschritte für eine elektrische und/oder mechanische Kontaktie- rung, wie beispielsweise eine Klebe- oder Lötverbindung.
Vorteilhaft weisen die Halbleiterchips an ihren Chipanschlussoberflächen entweder Hacken oder Ösen auf, die in Nanotechnologie bereits während der Chip-Herstellung erzeugt werden. Derartige Chips werden dann anschließend auf Wafern aufgebracht oder ein- oder mehrreihig auf einem weiteren Band beziehungsweise eine zum Substratband angewinkelte Zuführeinrichtung angeordnet, um kontinuierlich auf dem Substratband im Bereich der ande- ren Antennenanschlussflächen abgelegt zu werden.
Eine in Substratbandlaufrichtung anschließend angeordnete ober- und unterseitige Rolle sorgen für eine kurzzeitige Druckbeaufschlagung zwischen dem abgelegten Chip und dem Substrat, sodass die Hacken auf der einen Oberfläche und die Ösen auf der anderen Ober- fläche dauerhaft miteinander verhackt, beziehungsweise ineinander verkrallt werden.
Die Fäden können vor dem Schritt des Miteinanderverhackens mittels eines Druckverfahrens oder durch Aufrauen der Oberfläche der Chipmodulanschlussfläche und/oder der Anschlussflächen der Antenne erzeugt werden.
Durch ein einfaches Aufdrücken der Halbleiterchips auf die Anschlussflächen und das Substrat kann unter Einwirkung von Kraft innerhalb einer sehr kurzen Zeit innerhalb eines gemeinsamen Montageschrittes sowohl die mechanische als auch die elektrische Verbindung geschaffen werden. Dies wirkt sich auf die Herstellung von Transpondem vorteilhaft sowohl bei der Anwendung der Flip-Chip-Technik, bei welcher jeder RFID-Chip von dem Wafer auf die Anschlussflächen und das bandartige Substrat abgelegt und zum Miteinanderverhacken darauf angedrückt wird, während das bandartige Substrat kurzzeitig stillsteht, als auch bei der Anwendung des fortlaufend weiterbewegten Substratbandes, auf welches die RFID- Chips fortlaufend hintereinander angeordnet abgelegt werden, aus.
Ein Transponder mit mindestens einem der RFID-Chips und mindestens einem der RFID- Antennen, die auf dem bandartigen Substrat angeordnet ist, zeichnet sich dadurch aus, dass die Chipanschlussflächen entweder die Hacken oder fadenartigen Ösen und die Antennenanschlussflächen die dazu komplementär wirkenden Ösen oder Hacken aufweisen.
Weitere vorteilhafte Ausführungsformen ergeben sich aus den Unteransprüchen.
Vorteile und Zweckmäßigkeiten sind der nachfolgenden Beschreibung in Verbindung mit der Zeichnung zu entnehmen. Hierbei zeigen: Fig. 1a und 1b in einer schematischen Seitenansicht ein Montageverfahren für Halbleiterchips gemäß dem Stand der Technik;
Fig. 2 in einer schematisierten vergrößerten Darstellung das erfindungsgemäße
Verfahren;
Fig. 3 in einer schematisierten Darstellung verschiedene Formen von Chipanschlussflächen und Antennenanschlussflächen zur Durchführung des erfin- dungsgemäßen Verfahrens;
Fig. 4 in einer schematischen Seitenansicht das Verbindungsverfahren gemäß einer Ausführungsform der Erfindung, und
Fig. 5 in einer schematischen Seitenansicht das Verbindungsverfahren gemäß einer weiteren Ausführungsform der Erfindung.
In Fig. 2 wird in einer schematisierten Darstellung das erfindungsgemäße Verbindungsverfahren dargestellt. Ein Halbleiterchip 10 weist punktartig ausgebildete Chipanschlussflächen 11, 12 beziehungsweise Nanobondflächen auf. Diese Nanobondflächen 11, 12 sind mit fadenartigen Ösen 13, 14 versehen, welche in ihrer Größe im Nanometerbereich liegen.
Die fadenartigen Ösen 13 bestehen vorzugsweise aus elektrisch leitfähigen Fäden, wie Metallfäden 14, oder elektrisch isolierenden Fäden mit elektrisch leitfähiger Beschichtung.
Ein hier nicht näher dargestelltes Substratband weist eine Antenne 15, 18 auf, die hier ausschnittsweise dargestellt ist. Die Antennenabschnitte 15, 18 sind endseitig mit Nanobond- Flächen beziehungsweise Antennenanschlussflächen 19, 20 versehen, welche in vergrößerter Darstellung wiedergegeben werden. Der vergrößerten Darstellung ist zu entnehmen, dass die Antennenanschlussfläche 19 Hacken 16 aus dem Metallfaden oder wiederum aus elektrisch isolierenden Faden mit elektrisch leitfähiger Beschichtung aufweist. Diese Hacken 16 greifen in die Ösen 13 bei einem Zusammenfügen des Halbleiterchips 10 und der Antenne des Antennenabschnitts 15 ineinander ein und schaffen sowohl eine mechanische als auch eine elektrische Verbindung in einem sogenannten Nanobondverfahren, wie es durch das Bezugszeichen 17 dargestellt wird.
In Fig. 3 werden in einer schematischen Darstellung verschiedene Chipanschlussflächen und Antennenanschlussflächen wiedergegeben. Ein Chip 21 kann beispielsweise zwei streifen- förmige Chipanschlussflächen 22, 23 mit erfindungsgemäßer hacken- oder ösenförmiger Oberflächenstruktur aufweisen. Alternativ kann ein Chip 24 rechteckförmige kleinste Chipanschlussflächen 25, 26 mit den hacken- oder ösenförmigen Oberflächenstrukturen aufweisen.
Durch das Bezugszeichen 27 wird verdeutlicht, dass derartige unterschiedliche Gestaltungs- formen der Chipanschlussflächen mit unterschiedlichen Gestaltungsformen der Antennenanschlussflächen einhergehen. Beispielsweise können Antennenabschnitte 28, 29 ebenso endseitig streifenförmig mit Hacken oder Ösen versehene Anschlussflächen 30, 31 aufweisen. Alternativ weisen Antennenabschnitte 32, 33 rechteckförmig Nanobondflächen 34, 35 für deren Zuordnung zu den Chipanschlussflächen 25, 26 auf.
In Fig. 4 wird in einer schematischen Seitendarstellung ein Verbindungsverfahren gemäß einer Ausführungsform der Erfindung gezeigt. Dieses Verbindungsverfahren beinhaltet das Flip-Chip-Verfahren, wobei das ein Substratband 36 mit darauf angeordneten RFID- Antennen 37 diskontinuierlich, also mit kurzzeitigen Stillstand, von links nach rechts bewegt wird, wie es durch das Bezugszeichen 38 wiedergegeben wird.
Auf jede RFID-Antenne 37 wird mittels einer Auftrageeinrichtung 39 eine Nanostruktur, also fadenartige Hacken oder fadenartigen Ösen im Bereich der Antennenanschlussflächen aufgetragen. Dieser Bereich wird durch das Bezugszeichen 40 wiedergegeben.
In dem sich anschließenden Flip-Chip-Verfahren 41 wird ein Chip 42 mit darauf bereits angeordneten Ösen- oder hackenförmigen Fäden 43 von einem hier nicht näher dargestellten Wafer entnommen und umgedreht, wie es durch das Bezugszeichen 44 wiedergegeben wird.
Anschließend wird der Chip 42 mit seinen unterseitig angeordneten Chipanschlussflächen 43 auf die Antennenanschlussflächen 40, die an ihrer Oberfläche die erforderliche Nanostruktur aufweisen abgelegt und kurzzeitig angepresst, sodass eine dauerhafte mechanische und elektrische Verbindung zwischen den Chipanschlussflächen 43 und den Antennenanschluss- flächen 40 entsteht.
Während der Bestückung der Antenne 37 mit dem Chip 42 wird das Substratband 36 kurzzeitig angehalten. Ein gemäß dem Stand der Technik erforderliche Aushärteprozess entfällt.
In Fig. 5 wird in einer schematischen Seitenansicht das Verbindungsverfahren gemäß einer weiteren Ausführungsform der Erfindung gezeigt. Das in dieser Darstellung wiedergegebene Verbindungsverfahren ermöglicht eine sehr schnelle Bestückung der Antennen mit den Chips, da ein Substratband 45 kontinuierlich fortlaufend bewegt werden kann.
Mittels einer gegenüber der Substratebene angewinkelten Ebene einer Zuführeinheit 46 werden Chips 47 mehr- oder einreihig dem Substratband zugeführt. Hierfür findet die Zuführung mit einer Geschwindigkeit 48 statt, die einer Geschwindigkeit 49 des Substratbandes 45 entspricht. Die Chips 47 weisen unterseitig die bereits als Hacken oder Ösen ausgebildeten Fäden im Bereich der Chipanschlussflächen 47a auf.
Die Zuführeinheit 46, auch Chip Feeder genannt, kann beispielsweise aus einem Blistertape, Surftape, Chipshooter oder Vibrority Assembly Feeder bestehen.
Nach Zuführung des Chips 47 durchläuft jeder Chip 47 gegenüber dem Substratband 45 ober- und unterseitig angeordnete Rollen 50, 51, die eine Kraft 52, 53 auf die Chips 47 und das Substratband mit dem darauf angeordneten hier nicht dargestellten Antennen ausüben, um ein dauerhaftes Miteinanderverhacken der Chipanschlussflächen mit den Anschlussflächen der Antennen herzustellen.
Sämtliche in den Anmeldungsunterlagen offenbarten Merkmale werden als erfindungswesentlich beansprucht, sofern sie einzeln oder in Kombination gegenüber dem Stand der Technik neu sind.
Bezugszeichenliste
1 , 36, 45 Substratband
2, 15, 18, 28, 29, 32, 33, 37 Antenne
3, 19, 20, 30, 31 , 34, 35 Antennenanschlussfläche 4 Klebstoff 5 Klebstoffauftrageeinrichtung
6 Bewegungsrichtung der Klebstoffauftrageeinrichtung
7, 10, 21, 24, 42, 47 Halbleiterchip
8 Aushärteeinrichtung
9 Bewegungsrichtung der Aushärteeinrichtung
11, 12, 22, 23, 25, 26, 43, 47a Chipanschlussflächen
13 fadenartige Ösen
14 Fäden
16 fadenartige Hacken
17 mechanische und elektrische Verbindung
27 Zuordnung der Anschlussflächen
38 Bewegungsrichtung des diskontinuierlichen Bandtransportes
39 Auftrag (en?) der Nanostruktur
40 Nanostruktur
41 Flip-Chip-Nanobonding
44 Umdrehen des Chips
46 Zuführeinheit
48, 49 Geschwindigkeiten
50, 51 Rollen
52, 53 Kraftausübung

Claims

Verfahren zum elektrischen und mechanischem Verbinden von Chipanschlussflächen mit Antennenanschlussflächen und TransponderPatentansprüche
1. Verfahren zum elektrischen und mechanischen Verbinden von Chipanschlussflächen (11, 12; 22, 23; 25, 26; 43; 47a) eines RFID-Chips (10; 21; 24; 42, 47) mit auf einem bandartigen Substrat (36; 45) angeordneten Anschlussflächen (19, 20; 30, 31;
34, 35), dadurch gekennzeichnet, dass die Chipanschlussflächen (11,12; 22, 23; 25, 26; 43; 47a), welche an ihren Oberflächen eine Vielzahl von fadenartigen Ösen und/oder fadenartigen Hacken (13) auf- weisen, mit den ihnen zugeordneten Anschlussflächen (11, 12; 22, 23; 25, 26; 43;
48), welche an ihren Oberflächen eine Vielzahl von fadenartigen Hacken und/oder fadenartigen Ösen (16) aufweisen, unter Druckbeaufschlagung (52, 53) miteinander verhackt werden.
2. Verfahren nach Anspruch 1 , dadurch gekennzeichnet, dass vordem Schritt des Miteinanderverhackens RFID-Antennen (15, 18; 28, 29; 32, 33;
37) mit den Anschlussflächen (11,12; 22, 23; 25, 26; 43; 47a) auf das bandartige
Substrat (36; 45) aufgetragen werden.
3. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass als Material für die fadenartigen Hacken (16) und die fadenartigen Ösen (13) elektrisch leitfähige Fäden (14) verwendet werden.
4. Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass als Material für die fadenartigen Hacken (16) und die fadenartigen Ösen (13) elektrisch isolierende Fäden (14) mit einer elektrisch leitfähigen Beschichtung verwendet werden.
5. Verfahren nach Anspruch 3 oder 4, dadurch gekennzeichnet, dass die Fäden (14) mittels eines Druckverfahrens auf die Chipanschlussflächen (11, 12;
22, 23; 25, 26; 43; 47a) und auf die Anschlussflächen (19, 20; 30, 31; 34, 35) vor dem Schritt des Miteinanderverhackens aufgetragen werden.
6. Verfahren nach einem der vorangegangenen Ansprüche, dadurch gekennzeichnet, dass die fadenartigen Hacken (16) vor dem Schritt des Miteinanderverhackens durch Auf- rauen der Oberflächen der Chipmodulanschlussflächen (11,12; 22, 23; 25, 26; 43; 47a) und/oder der Anschlussflächen (19, 20; 30, 31; 34, 35) erzeugt werden.
7. Verfahren nach einem der vorangegangenen Ansprüche, dadurch gekennzeichnet, dass die fadenartigen Hacken (16) und Ösen (13) mit einer Größe im Nanometerbereich erzeugt werden.
8. Verfahren nach einem der vorangegangenen Ansprüche, dadurch gekennzeichnet, dass das jeder RFID-Chip (42) mittels der Flip-Chip-Technik (44) von einer Wafer auf die Anschlussflächen (40) und das bandartige Substrat (36) abgelegt und zum Miteinan- derverhacken angedrückt wird, während das bandartige Substrat (36) stillsteht.
9. Verfahren nach einem der Ansprüche 1-7, dadurch gekennzeichnet, dass die RFID-Chips (47) fortlaufend hintereinander angeordnet auf dem bandartigen Substrat (45) den Anschlussflächen (40) zugeordnet abgelegt werden, während sich das bandartige Substrat (45) fortlaufend weiterbewegt (49).
10. Transponder mit mindestens einem RFID-Chip (10; 21, 24; 42; 47) und mindestens einer RFID-Antenne (15, 18; 28, 29; 32, 33; 37), die auf einem bandartigen Substrat (36; 45) angeordnet ist, dadurch gekennzeichnet, dass
Chipanschlussflächen (11,12; 22, 23; 25, 26; 43; 47a) an ihren Oberflächen eine Vielzahl von fadenartigen Ösen und/oder fadenartigen Hacken (13) aufweisen, die in eine Vielzahl von fadenartigen Hacken und/oder fadenartigen Ösen (16) eingreifen, welche auf Oberflächen von Antennenanschlussflächen (19, 20; 30, 31; 34, 35) angeordnet sind.
11. Transponder nach Anspruch 10, dadurch gekennzeichnet, dass die fadenartigen Hacken (16) und Ösen (13) elektrisch leitfähige Fäden (14) sind.
12. Transponder nach Anspruch 10, dadurch gekennzeichnet, dass die fadenartigen Hacken (16) und Ösen (13) elektrisch isolierende Fäden (14) mit ei- ner elektrisch leitfähigen Beschichtung sind.
PCT/EP2006/060536 2005-03-09 2006-03-08 Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder WO2006094989A1 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2007557524A JP2008532158A (ja) 2005-03-09 2006-03-08 チップ接触面とアンテナ接触面との間に電気的および機械的な結合を確立するための方法、およびトランスポンダ
US11/885,907 US20080191944A1 (en) 2005-03-09 2006-03-08 Method For Establishing an Electrical and Mechanical Connection Between Chip Contact Surfaces and Antenna Contact Surfaces and Transponder
EP06724965A EP1856729A1 (de) 2005-03-09 2006-03-08 Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE102005011186 2005-03-09
DE102005011186.6 2005-03-09
DE102005016930A DE102005016930A1 (de) 2005-03-09 2005-04-13 Verfahren zum elektrischen und mechanischem Verbinden von Chipanschlussflächen mit Antennenanschlussflächen und Transponder
DE102005016930.9 2005-04-13

Publications (1)

Publication Number Publication Date
WO2006094989A1 true WO2006094989A1 (de) 2006-09-14

Family

ID=36933977

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2006/060536 WO2006094989A1 (de) 2005-03-09 2006-03-08 Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder

Country Status (5)

Country Link
US (1) US20080191944A1 (de)
EP (1) EP1856729A1 (de)
JP (1) JP2008532158A (de)
DE (1) DE102005016930A1 (de)
WO (1) WO2006094989A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2230687A2 (de) 2009-03-18 2010-09-22 Manfred Michalk Schaltungsanordnung, Verfahren zum elektrischen und/oder mechanischen Verbinden und Vorrichtung zum Aufbringen von Verbindungselementen

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200905574A (en) * 2007-07-03 2009-02-01 Textilma Ag Rfid transponder chip module with connecting means for an antenna, textile tag with an rfid transponder chip module, and use of an rfid transponder chip module
US20090079068A1 (en) * 2007-09-26 2009-03-26 Neology, Inc. Methods for attaching a flip chip integrated circuit assembly to a substrate
DE102009059304B4 (de) 2009-12-23 2014-07-03 CiS Forschungsinstitut für Mikrosensorik und Photovoltaik GmbH Siliziumchip mit einem daran befestigten Kabel und Verfahen zur Befestigung des Kabels
IT1401734B1 (it) * 2010-06-29 2013-08-02 St Microelectronics Srl Dispositivo elettronico comprendente uno strato di interfaccia di connessione basato su nanotubi, e procedimento di fabbricazione

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6259408B1 (en) * 1999-11-19 2001-07-10 Intermec Ip Corp. RFID transponders with paste antennas and flip-chip attachment
US6297063B1 (en) * 1999-10-25 2001-10-02 Agere Systems Guardian Corp. In-situ nano-interconnected circuit devices and method for making the same
US20030046809A1 (en) * 2001-09-11 2003-03-13 Egon Mergenthaler Method of connecting a device to a support, and pad for establishing a connection between a device and a support
US6642080B1 (en) * 1998-06-26 2003-11-04 International Business Machines Corporation Chip-on-chip interconnections of varied characterstics
US20040154161A1 (en) * 2003-02-07 2004-08-12 Hallys Corporation Random-period chip transfer apparatus

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2520969B2 (ja) * 1990-03-12 1996-07-31 ワイケイケイ株式会社 導電性面ファスナ―テ―プ及びその製造方法
US6683783B1 (en) * 1997-03-07 2004-01-27 William Marsh Rice University Carbon fibers formed from single-wall carbon nanotubes
US6322713B1 (en) * 1999-07-15 2001-11-27 Agere Systems Guardian Corp. Nanoscale conductive connectors and method for making same
JP3764651B2 (ja) * 2000-12-28 2006-04-12 株式会社東芝 カーボンナノチューブ接合体の製造方法
US6951596B2 (en) * 2002-01-18 2005-10-04 Avery Dennison Corporation RFID label technique
DE10116008A1 (de) * 2001-03-30 2002-10-02 Mannesmann Vdo Ag Elektromechanische Vorrichtung zur Montage einer elektronischen Baugruppe auf einem Baugruppenträger, insbesondere zur Montage eines in einer Armaturentafel eingesenkten Anzeigeinstruments
EP1384322A1 (de) * 2001-03-30 2004-01-28 California Institute Of Technology Kohlenstoff-nanoröhrenarray-hf-filter
JP2002298117A (ja) * 2001-03-30 2002-10-11 Toppan Forms Co Ltd 非接触型icタグ及び該非接触型icタグの使用方法、並びに非接触型icタグを有する非接触型icカード
DE10136359C2 (de) * 2001-07-26 2003-06-12 Muehlbauer Ag Verfahren zum Verbinden von Mikrochipmodulen mit auf einem ersten Trägerband angeordneten Antennen zum Herstellen eines Transponders
US7455757B2 (en) * 2001-11-30 2008-11-25 The University Of North Carolina At Chapel Hill Deposition method for nanostructure materials
US20040200061A1 (en) * 2003-04-11 2004-10-14 Coleman James P. Conductive pattern and method of making
US7417550B2 (en) * 2004-12-20 2008-08-26 3M Innovative Properties Company Environmentally friendly radio frequency identification (RFID) labels and methods of using such labels

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6642080B1 (en) * 1998-06-26 2003-11-04 International Business Machines Corporation Chip-on-chip interconnections of varied characterstics
US6297063B1 (en) * 1999-10-25 2001-10-02 Agere Systems Guardian Corp. In-situ nano-interconnected circuit devices and method for making the same
US6259408B1 (en) * 1999-11-19 2001-07-10 Intermec Ip Corp. RFID transponders with paste antennas and flip-chip attachment
US20030046809A1 (en) * 2001-09-11 2003-03-13 Egon Mergenthaler Method of connecting a device to a support, and pad for establishing a connection between a device and a support
US20040154161A1 (en) * 2003-02-07 2004-08-12 Hallys Corporation Random-period chip transfer apparatus

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
REED M L ET AL: "SILICON MICRO-VELCRO", ADVANCED MATERIALS, WILEY VCH, WEINHEIM, DE, vol. 4, no. 1, January 1992 (1992-01-01), pages 48 - 51, XP001041516, ISSN: 0935-9648 *
See also references of EP1856729A1 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2230687A2 (de) 2009-03-18 2010-09-22 Manfred Michalk Schaltungsanordnung, Verfahren zum elektrischen und/oder mechanischen Verbinden und Vorrichtung zum Aufbringen von Verbindungselementen
DE102009013826A1 (de) 2009-03-18 2011-03-10 Michalk, Manfred, Dr. Schaltungsanordnung, Verfahren zum elektrischen und/oder mechanischen Verbinden und Vorrichtung zum Aufbringen von Verbindungselementen

Also Published As

Publication number Publication date
DE102005016930A1 (de) 2006-09-21
JP2008532158A (ja) 2008-08-14
EP1856729A1 (de) 2007-11-21
US20080191944A1 (en) 2008-08-14

Similar Documents

Publication Publication Date Title
DE69111834T2 (de) Elektronische Vorrichtung mit einem elektrisch leitenden Klebstoff.
EP0944922B1 (de) Verfahren zur Herstellung eines Chip-Moduls
DE19920593B4 (de) Chipträger für ein Chipmodul und Verfahren zur Herstellung des Chipmoduls
EP2588999B1 (de) Befestigungsverfahren
DE69805404T2 (de) Verfahren zum herstellen kontaktloser karten mit antennenverbindung durch gelötete drähte
DE69926137T2 (de) Verfahren und vorrichtung zur befestigung eines bauelementes
WO2006094989A1 (de) Verfahren zum elektrischen und mechanischem verbinden von chipanschlussflächen mit antennenanschlussflächen und transponder
DE10014620A1 (de) Verfahren zur Herstellung eines Trägerbandes mit einer Vielzahl von elektrischen Einheiten, jeweils aufweisend einen Chip und Kontaktelemente
DE60317375T2 (de) Funkerkennungshalbleitereinrichtung und herstellungsverfahren dafür
DE69624469T2 (de) Matrix von mit elektrischen bauelementen angeschlossenen fahnen und entsprechendes verfahren zum anschluss
EP3785173B1 (de) Vorrichtung und verfahren zur herstellung von rfid transpondern
DE2221886A1 (de) Anschlussstueck fuer Halbleiterschaltungsbausteine und Verfahren zum Anschliessen eines Halbleiterschaltungsbausteines
EP0996086B1 (de) Verfahren zum Herstellen einer Leiterschleife mit angeschlossenem Chipmodul zur Verwendung in kontaktlosen Chipkarten sowie Trägervorrichtung zur Verwendung in dem Verfahren
DE69803664T2 (de) Verfahren zur herstellung von gedruckten leiterplatten und so hergestellte gedruckte leiterplatten
WO2016005146A1 (de) Verfahren zum herstellen eines substratadapters, substratadapter und verfahren zum kontaktieren eines halbleiterelements
DE3721661A1 (de) Verbindungsband
DE102005015656A1 (de) Verfahren zum elektrischen Verbinden von RFID-Chipmodulen mit RFID-Antennen und Transpondern
DE102016106387A1 (de) Lichtemittierendes bauelement
DE2628519C3 (de) Verfahren und Vorrichtung zur Herstellung der aus Drähten bestehenden Verbindungen zwischen den Anschlußstellen eines Bauelementes und Anschluß- oder Kontaktelementen
EP3675153A1 (de) Verfahren zum herstellen eines substratadapters und substratadapter zum verbinden mit einem elektronikbauteil
DE102007037167A1 (de) Einlagige Flachspule auf Substrat
DE102006014437B4 (de) Verfahren und Vorrichtung zur Herstellung von RFID-Smart-Labels oder Smart-Label-Inlays
DE102019111438B4 (de) Verfahren zum Ablösen einer Isolationsschicht von einem Leiterdrahtende
WO2007110264A1 (de) Verfahren und vorrichtung zur herstellung von rfid-smart-labels oder smart-label-inlays
DE4428761A1 (de) Verfahren zum Gurten elektronischer Bauteile und danach hergestellter Bauteilegurt

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1303/MUMNP/2007

Country of ref document: IN

WWE Wipo information: entry into national phase

Ref document number: 200680006802.7

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2007557524

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 11885907

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2006724965

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: RU

WWW Wipo information: withdrawn in national office

Ref document number: RU

WWP Wipo information: published in national office

Ref document number: 2006724965

Country of ref document: EP