WO2005088595A1 - 有機el表示装置 - Google Patents

有機el表示装置 Download PDF

Info

Publication number
WO2005088595A1
WO2005088595A1 PCT/JP2005/004112 JP2005004112W WO2005088595A1 WO 2005088595 A1 WO2005088595 A1 WO 2005088595A1 JP 2005004112 W JP2005004112 W JP 2005004112W WO 2005088595 A1 WO2005088595 A1 WO 2005088595A1
Authority
WO
WIPO (PCT)
Prior art keywords
organic
panel
circuit
display
current
Prior art date
Application number
PCT/JP2005/004112
Other languages
English (en)
French (fr)
Inventor
Jun Maede
Shinichi Abe
Masanori Fujisawa
Original Assignee
Rohm Co., Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co., Ltd filed Critical Rohm Co., Ltd
Priority to US10/592,143 priority Critical patent/US20070200812A1/en
Priority to JP2006510962A priority patent/JP5124137B2/ja
Publication of WO2005088595A1 publication Critical patent/WO2005088595A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B44/00Circuit arrangements for operating electroluminescent light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Definitions

  • the present invention relates to an organic EL display device, and more particularly, to an organic EL display device having a main display and a sub-display, which is used when a display is switched from one display car to another display.
  • the present invention relates to an organic EL display device that reduces power consumption and is suitable for miniaturization.
  • Organic EL display devices are capable of high-luminance display by self-emission, so they are suitable for small-screen display, and are used in mobile phones, PHS, DVD players, PDAs (portable terminal devices), etc. It is currently attracting attention as a generation display device.
  • a main display and a sub-display are arranged back to back.
  • the sub-display is located on the front side of the lid of the device, displays necessary information on the sub-display when the lid is closed, and the main display provided on the back of the lid when the lid is open. Is displayed.
  • the main display is a high-resolution color display
  • the sub-display is a monochrome display having a smaller screen size than the main display.
  • the sub-display of the mobile phone displays the time and the video for a call when a call is received.
  • Drivers for the main display and the sub-display have different specifications, and are usually provided individually because they are mounted on the display board.
  • a current drive circuit of an organic EL display panel is provided with a current source drive circuit corresponding to terminal pins, for example, an output circuit using a current mirror circuit. .
  • a pixel circuit is provided for a display cell (pixel)!
  • Each pixel circuit drives a transistor according to a voltage stored in a capacitor, and the organic circuit is driven through the transistor.
  • EL element (hereinafter, OEL element) is driven by current.
  • OEL element the anodes of OEL elements arranged in a matrix are directly connected to the output pins of the current source drive circuit via column pins, and each OEL element is driven by the drive circuit of each current source .
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2003-234655 of the applicant, in which a DZA conversion circuit (hereinafter referred to as DZA) is provided corresponding to a column pin, is known (Patent Document 1).
  • DZA DZA conversion circuit
  • This is a circuit in which a DZA corresponding to a column pin receives display data and a reference drive current, and DZA converts the display data according to the reference drive current to generate a drive current corresponding to the column pin or a current as a source of the drive current. It is.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2003-234655
  • Each of the main display and the sub-display is provided with a driver IC having a current source driving circuit corresponding to a data line or a column pin. Therefore, for small electronic devices such as mobile phones, the area for mounting the main display and sub-display becomes larger, which is an obstacle to the thinning of the lid-side case of the device, for example. Has become.
  • the drive current source of the other display is usually set to a standby state rather than being completely turned off. Therefore, the power consumption increases accordingly, and when the display is switched, the standby setting of one drive circuit and the return from the standby state of the other drive circuit are performed. Therefore, the transient current caused by this causes an increase in power consumption.
  • the drive current value is usually written by charging the capacitor of the pixel circuit of several hundred pF with a current of about 0.1 A to 10 A. There is a problem that erroneous writing occurs in the capacitor of the pixel circuit due to the generated transient current, causing the OEL element to erroneously emit light.
  • An object of the present invention is to solve such a problem of the prior art, and to prevent erroneous light emission of an active matrix type display when a display is switched from one display to another display,
  • An object of the present invention is to provide an organic EL display device which is suitable for reduction in size and thickness while reducing power consumption during display switching.
  • Another object of the present invention is to provide an organic EL display device which can reduce power consumption at the time of display switching and which is suitable for downsizing when the reset voltage of two display panels for switching display is different. It is in.
  • the configuration of the organic EL display device of the first invention comprises an active matrix type first organic EL panel and an active matrix type or passive matrix type second organic EL device.
  • the panel has an output pin commonly connected to the data line or column pin of the first and second organic EL display panels.
  • the output pin has a data line connected thereto.
  • Numerous current drive circuits that each output a drive current to drive the OEL element, and a number of current drive circuits that are provided on each data line or connection line to the column pins of the first OLED panel to cut off the drive current respectively
  • the inside of the second OLED panel or the presence of the second OLED panel Have a driving current cutoff circuit provided downstream of the EL element
  • the first switch circuits When driving the second OLED panel in response to the selection signal, many of the first switch circuits are turned off to cut off the drive current to the first OLED panel, and the data lines of the second OLED panel are turned off.
  • a drive current is output to a column pin, and when the first organic EL panel is driven in response to a selection signal, the drive current for the second organic EL panel is cut off by a drive current cutoff circuit and a number of first switch circuits are turned off. Is turned on to drive the drive current to the data lines or column pins of the first OLED panel.
  • the first and second organic EL panels having different reset voltages are commonly connected to data lines or column pins of the first and second organic EL display panels.
  • a large number of current drive circuits each having an output pin and outputting a drive current for driving the OEL element to a data line or a column pin connected to the output pin, and a DZA conversion circuit having A reset circuit connected via an analog switch,
  • Reset circuit power Receives data according to the difference of the reset voltage from outside this reset circuit, generates an analog voltage by the DZA conversion circuit, turns on the analog switch during the reset period, and outputs the analog voltage to the output pin as the reset voltage Is what you do.
  • one of the first and second organic EL panels may be operated, so that the first organic EL panel of the active matrix type shares output pins. Since the current drive circuit is switched on the first organic EL panel (load circuit side), which is the load, excessive current is suppressed accordingly. If the circuit for interrupting the drive current of the second organic EL panel is a vertical scanning circuit, Switching by flow. This further suppresses the transient current. If the display is switched at the time of switching the operation of the scanning circuit on the vertical side and the stop of the Z operation, it is not necessary to provide a switching switch corresponding to the output pin in the second organic EL panel. Therefore, the circuit scale does not increase.
  • the first invention erroneous light emission of the active matrix type display at the time of switching the display between the main display and the sub-display can be prevented, the power consumption at the time of switching the display can be reduced, and the small and thin type An organic EL display device suitable for realization can be realized.
  • FIG. 1 is a block diagram of an embodiment of an organic EL display device of the present invention in which a current drive circuit is shared between an active matrix type organic EL panel and a passive matrix type organic EL panel.
  • FIG. 2 is an active matrix type organic EL panel.
  • FIG. 3 is a block diagram of another embodiment of the organic EL display device of the present invention when a current drive circuit is shared by two active matrix type organic EL panels, and
  • FIG. FIG. 4 is a block diagram of still another embodiment of the organic EL display device of the present invention in which a current drive circuit is shared by two active matrix type organic EL panels.
  • reference numeral 1 denotes an organic EL display device, which includes an organic EL panel 2 of an active matrix type and an organic EL panel 3 of a passive matrix type.
  • Reference numeral 4 denotes a driver IC (hereinafter referred to as a dry line) provided in common with the organic EL panels 2 and 3, and includes a column-side output stage current source 40a,---401, "'40! 1, Scanning circuits 41, 42, An inverter 43 and a reset circuit 44 are provided.
  • a driver IC hereinafter referred to as a dry line
  • the driver 4 receives a display selection signal (hereinafter, a selection signal SEL) “H” (HIGH level) or “L” (LOW level) from the control circuit 12 through the input terminal 4a, and receives an OLED panel 2 and an OLED panel. Selectively drive one of the EL panels 3. As a result, one of the organic EL panel 2 and the organic EL panel 3 is displayed, and the other is not displayed.
  • a selection signal SEL a display selection signal
  • H HIGH level
  • L LOW level
  • the control circuit 12 generates a selection signal SEL “H” when the display switching switch 11 is turned on, for example.
  • the selection signal SEL is set to "L" (LOW level) and output.
  • the display switching switch 11 is, for example, a switch which is turned on by being pushed by the lid of the device when the lid of the device is closed in a mobile phone or the like having the display device 1 therein. This selection signal SEL is also input to the MPU 14.
  • An active matrix type organic EL panel 2 is provided as a main display on the back side of a lid of a device such as a mobile phone incorporating the display device 1, and a passive matrix type organic EL panel 3 is provided as a sub-display. It is provided on the front side of the lid of the device.
  • These two OLED panels are installed back-to-back in the case on the lid side of the device, and the driver 4 is attached to the column lines (column pins) or data lines of the respective OLED panels 2 and 3 back-to-back. Each output pin is commonly connected.
  • the organic EL panel 2 (main display) and the organic EL panel 3 (sub display) usually have different numbers of display pixels, and the organic EL panel 2 having a large number of display pixels requires another driver 4. Is provided.
  • the driver 4 is not provided in the main display and the sub-display, and is omitted in the figure.
  • this organic EL panel 2 A panel having a large screen with a larger number of pins than the number of output pins can be provided.
  • Each switch circuit SP is composed of a P-channel MOS transistor Tp, the gate of which is commonly connected to the output pin 4d of the driver 4 and turned ON / OFF in response to the "L" and "H" signals of the output pin 4d.
  • the pixel circuits 6 are provided corresponding to intersections of X and Y matrix wirings (data lines X, scanning lines Y1, ⁇ 2,...), Respectively. As shown in FIG. 2, the pixel circuits 6 are circuits composed of four transistors and OEL elements 6a, and are provided for the number of pixels corresponding to the display pixels of the organic EL panel 2, and the data lines X, Connected to output pin 5 via switch circuit SP.
  • the source of transistor TP3 is connected to the power supply line + Vcc, and its drain is Connected to the source of the star TP4.
  • the drain of the transistor TP4 is connected to the anode of the OEL element 6a.
  • the cathode of the OEL element 6a is connected to the ground GND via a switch 41a provided in a scanning circuit 41b of the low-side scanning circuit 41.
  • the scanning circuit 41b is controlled by the write control circuit 41a to ONZOFF-control the switch circuit 41c of the scanning circuit 41b provided between each scanning line 7 in the vertical direction and the ground GND to be scanned.
  • Vertical scanning is performed by turning on only scanning line 7. Note that one scanning line 7 arranged in the vertical direction is connected to the cathode of the OEL element 6a for one horizontal line.
  • one scanning circuit 41b is provided corresponding to the plurality of drivers 4.
  • the vertical scanning of the low-side scanning circuits 41 and 42 is performed by receiving a timing signal from the control circuit 12 via the input terminal 4e.
  • the output stage current source 40 includes a current mirror circuit 45, analog switches (transmission gates) 46, 47, 48, and a DZA conversion circuit (DZA) 49.
  • Sink or source output current is generated at the output pin 5 in accordance with scanning of one horizontal line in the vertical scanning direction by the scanning circuit 41 on the mouth side or the scanning circuit 42 on the low side.
  • the DZA 49 is composed of a current mirror circuit, receives a reference drive current to an input transistor of the current mirror circuit, and generates a converted analog current corresponding to input display data to an output transistor.
  • the switching of the output current of the sink or source at the output pin 5 is performed by the selection signal SEL input to the input terminal 4a. When this is “L”, it becomes the sink current, and when it is "H”, it becomes the source current. The switching between the sink current and the source current will be described later.
  • the current mirror circuit 45 includes P-channel MOS transistors QP1 and QP2, and the channel width (gate width) ratio of the input-side transistor QP1 and the output-side transistor QP2 is 1:10.
  • the reset circuit 44 is provided in correspondence with the DZA conversion circuit (DZA) 440 and each output pin 5, and an analog switch (transmission gate) connected between each output pin 5 and the DZA 440, respectively. 44a,---441, ••• 44 ⁇ .
  • the DZA 440 receives the data DA via the register 13 and the terminal 4c, generates a predetermined reset voltage (preset voltage) VR during the reset period RT, and outputs the corresponding analog switch 44X (each analog switch 44a) to the output pin 5.
  • ⁇ ' ⁇ 4 4i " ⁇ as a representative of 44 ⁇ .
  • Each analog switch 44 ⁇ receives a reset signal RS from the control circuit 12 via the input terminal 4b, and turns on during the reset period RT.
  • the reset signal RS is generated according to the reset control signal or the timing control signal that goes “H” during the reset period RT.
  • the scanning circuit 41 on the low side receives the selection signal SEL “L” as an “H” enable signal via the inverter 43 and outputs the signal to the organic EL panel 2. Starts in the vertical direction (low side) from the reset period RT of the reset signal RS.
  • the scanning circuit 42 on the low side of the organic EL panel 3 directly receives the selection signal SEL “L”, and stops the scanning operation in the vertical direction.
  • the OEL elements 6a for one horizontal line are driven by the respective drive current values through the data lines X corresponding to one horizontal line targeted for vertical scanning.
  • the reset period RT starts, and the scanning line Y2 becomes "H” and the scanning line Y1 becomes “L”. This turns off transistor TP4 and turns on transistors TP1 and TP2.
  • each analog switch 44X upon receiving the reset signal RS, each analog switch 44X is turned on, the reset voltage VR of the DZA 440 is applied to the output pin 5, and the analog switch 44X is turned on through the turned-on transistors TP1 and TP2.
  • the capacitor C for one horizontal line is reset to the predetermined reset voltage VR.
  • the reset voltage VR is set to a value close to the power supply voltage + Vcc by the data DA set in the register 13.
  • Such an operation is performed according to the vertical scanning by the low-side scanning circuit 41, and the display on the organic EL panel 2 is performed.
  • the analog switch 47 when the analog switch 47 is turned on, the transistors QP1 and QP2 are turned off, the operation of the current mirror circuit 45 is stopped, and the transistor QP2 is disconnected from the output pin 5.
  • the analog switch 48 When the analog switch 48 is turned on, the output of the DZA 49 is connected to the output pin 5, and the output pin 5 becomes a current sink output having a current value I using the DZA 49 as a driving current source.
  • the selection signal SEL “L” input to the input terminal 4a is directly added to the gate of the transistor TP of the switch circuit SP of the organic EL panel 2 via the output pin 4d. This turns on each transistor TP of the organic EL panel 2.
  • the scanning circuit 41 on the low side is connected to one horizontal line currently scanned via the data line X of the organic EL panel 2 of the active matrix type according to the vertical scanning. Then, a voltage value is written to the capacitor C of each pixel circuit 6 in the horizontal direction, and then a driving current flows to drive the OEL element 6a for one horizontal line.
  • the selection signal SEL "L" of the input terminal 4a is applied to the low-side scanning circuit 42, whereby the operation of the low-side scanning circuit 42 is stopped.
  • each OEL element 3a is in a reverse noise state, and no erroneous light emission occurs.
  • the current mirror circuit 45 including the transistors QP1 and QP2 enters an operating state. At this time, the drain of the transistor QP2 is connected to the output pin 5.
  • the analog switch 46 is turned off, the DZA 49 is disconnected from the output pin 5.
  • the analog switch 46 is turned on, the drain of the transistor QP1 is connected to the output of the DZA49, and the current mirror circuit 45 is driven by the output current value I of the DZA49. As a result, a driving current for discharging with a current value of IX10 is output from the transistor QP2 to the output pin 5.
  • the selection signal SEL “H” input to the input terminal 4a is applied to the low-side scanning circuit 42 to make this circuit operative. Further, the selection signal SEL “H” is directly applied to the gate of the transistor TP of each switch circuit SP via the output pin 4d. This turns off these transistors TP.
  • the drive current from the output pin 5 to the data line X of the organic EL panel 2 is blocked.
  • the drive current of the active matrix organic EL panel 2 is cut off by the switch circuit SP provided for each data line or column pin.
  • the erroneous light emission of the organic EL panel 2 of the active matrix type due to the transient current is prevented.
  • the switch circuit SP since the switch circuit SP is in the OFF state, erroneous light emission is prevented even after switching.
  • the scanning circuit 42 on the low side operates to perform vertical line scanning of the organic EL panel 3, and performs vertical scanning according to the scanning.
  • the OEL element 3a connected between one horizontal line in the vertical scanning direction to be scanned and the column line CL is driven by the source current from the current mirror circuit 45. Is done.
  • the timing control signal is a signal for separating a display period corresponding to one horizontal scanning period from a reset period (vertical scanning switching period) corresponding to a blanking period
  • the timing control signal and the reset control signal are usually the same signal, and the reset control signal is used.
  • the reset signal RS is usually assigned not a whole reset period RT corresponding to a blanking period but a part of the reset period RT.
  • a period of writing a voltage value to the capacitor C of the pixel circuit 6 is required. Therefore, a reset control signal or a reset signal is usually generated separately from the timing control signal.
  • the reset period RT in the reset control signal is assigned to a part of the reset period corresponding to the retrace period instead of the entire reset period.
  • the pixel circuit 6 The writing of the voltage value to the capacitor C is performed at a timing after the reset of the capacitor of the pixel circuit 6 is completed within a reset period corresponding to a flyback period.
  • the switching between the organic EL panel 2 and the organic EL panel 3 and the start of the operation may be performed in response to a reset signal or a timing control signal instead of a reset control signal.
  • each operation can be started from the start of the reset period corresponding to the flyback period.
  • the scanning circuit 42 is a drive current cutoff circuit provided downstream of the organic EL panel 3 (load circuit).
  • FIG. 3 is a block diagram of another embodiment of the organic EL display device of the present invention when a current drive circuit is shared by two active matrix type organic EL panels.
  • the organic EL display device 10 is obtained by replacing the passive matrix type organic EL panel 3 of FIG. 1 with an active matrix type organic EL panel 20 similar to the active matrix type organic EL panel 2. Therefore, the low-side scanning circuit 42 becomes unnecessary, and the driver 4 switches and drives the organic EL panels 2 and 20 via the multiplexer 15 by the low-side scanning circuit 41.
  • the output stage current source is compatible with both the organic EL panel 2 and the organic EL panel 20.
  • the output stage current source has only the DZA 49 in contrast to the output stage current source 40 shown in FIG. Therefore, the output of this DZA49 is connected to output pin 5!
  • the reset voltage VR is the same for both OLED panels 2 and 20. Therefore, a constant voltage circuit such as a Zener diode that does not necessarily need to be converted by the DZA440 may be used.
  • FIG. 4 is a block diagram of still another embodiment of the organic EL display device of the present invention when a current drive circuit is shared by two active matrix type organic EL panels.
  • the organic EL panel 20 has an organic EL panel 2a having a pixel circuit 60 driven by a current source similarly to the organic EL panel 3 of FIG.
  • an inverter is provided for each of the scanning lines Yl and Y2 of the organic EL panel 2a.
  • the output stage current source is the output stage current source 40 in FIG. 1 (each output stage current source 40a,---401, "-4011").
  • Switching between current source drive and current sink drive is performed according to “H” and “L” of the signal SEL, except for the channel width (gate) of the input-side transistor QP1 and the output-side transistor QP2 of the current mirror circuit 45.
  • the width) ratio is 1: 1.
  • the switch circuit SP is provided for each data line X in the organic EL panel 2 of the active matrix type.
  • a switch circuit SP may be provided for each column line (connection line to a column pin) CL. Then, when the display is switched to the non-display state, control may be performed to turn off each switch circuit SP and cut off the drive current of the output stage current source 40.
  • terminal pins are assigned to the organic EL panel (main display) and the organic EL panel (sub-display) in accordance with the number of output pins of the driver IC 4.
  • the present invention is applicable even when the number of driving pins of the organic EL panel 3 of the sub-display by the driver IC 4 is smaller than the number of driving pins of the organic EL panel 2 of the main display.
  • the display data “0” may be set to the DZA 49 corresponding to the output pin that does not require the current output. Thus, no output current is generated at those output pins. This does not cause any problems.
  • the display switching is not necessarily performed in synchronization with the display switching switch 11 as long as it is performed according to ONZOFF of the display switching switch 11.
  • the display switching switch 11 receives ON or OFF and the display on which the display is stopped by switching is in the display period, the display is performed at the timing when the reset period RT is entered according to the reset signal RS.
  • the selection signal SEL may be generated so that the display switching is performed. This can be easily achieved, for example, by taking a logical product with the reset signal RS.
  • the operation of one of the vertical scanning circuits of the first and second organic EL panels driven (or displayed) in response to the selection signal is stopped (or displayed). It is preferable that V, the shift or the other be the timing after the operation of the vertical scanning circuit is stopped.
  • the operation stop in this case is not limited to the temporary stop of the scanning operation or the standby state, but may be the stop of the operation itself of this circuit.
  • the display switching switch is activated by being pushed by the lid of the device when the lid of the device is closed and turned on. Is explained. However, this may be a switch that is turned off when the lid of the device is closed. In this case, the generation of the selection signals “H” and “L” shown in the embodiment is reversed.
  • a power bipolar transistor mainly composed of a MOSFET transistor may be mainly composed.
  • N Ji Yan'neru type transistor of the embodiment (or npn-type) is P-channel type (some, the pnp type) to Tran register, P-channel transistors may be replaced by N-channel (or npn-type) transistor .
  • the power supply voltage is usually negative, and the transistor provided upstream is provided downstream.
  • FIG. 1 is a block diagram of an embodiment of an organic EL display device according to the present invention when a current drive circuit is shared between an active matrix type organic EL panel and a passive matrix type organic EL panel. .
  • FIG. 2 is an explanatory diagram of a pixel circuit of an active matrix type organic EL panel.
  • FIG. 3 is a block diagram of another embodiment of the organic EL display device of the present invention when a current drive circuit is shared by two active matrix type organic EL panels.
  • FIG. 4 is a block diagram of still another embodiment of the organic EL display device of the present invention when a current drive circuit is shared by two active matrix type organic EL panels.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Description

明 細 書
有機 EL表示装置
技術分野
[0001] この発明は、有機 EL表示装置に関し、詳しくは、メインディスプレイとサブディスプ レイとを有する有機 EL表示装置にぉ ヽて、一方のディスプレイカゝら他方のディスプレ ィへの表示切換時の消費電力を低減し、小型薄型化に適した有機 EL表示装置に関 する。
背景技術
[0002] 有機 EL表示装置は、自発光による高輝度表示が可能であることから、小画面での 表示に適し、携帯電話機、 PHS、 DVDプレーヤ、 PDA (携帯端末装置)等に搭載さ れる次世代表示装置として現在注目されて ヽる。
携帯電話機などでは、メインディスプレイとサブディスプレイとが背中合わせに配置 される。サブディスプレイが装置の蓋の表側とされ、蓋を閉めた状態でサブディスプレ ィに必要な情報を表示し、蓋を開けた状態で蓋の裏面に設けられたメインディスプレ ィにメニュー等の操作情報を表示する切換表示が行われている。
この場合、メインディスプレイは、高解像度のカラーディスプレイであり、サブディス プレイは、メインディスプレイより画面サイズが小さい白黒のものが使用されている。特 に、携帯電話機のサブディスプレイは、時刻の表示や受信があつたときにコールのた めの映像などを表示する。
メインディスプレイとサブディスプレイのドライバは、それぞれに仕様が相違し、ディ スプレイ基板に ONチップされることから通常それぞれが個別に設けられている。
[0003] 有機 EL表示パネルの電流駆動回路は、ァクディブマトリックス型でもパッシブマトリ ックス型のものでも端子ピン対応に電流源の駆動回路、例えば、カレントミラー回路 による出力回路が設けられて 、る。
ァクディブマトリックス型では、表示セル (画素)対応にピクセル回路が設けられて!/ヽ て、各ピクセル回路は、コンデンサに記憶した電圧に応じてトランジスタを駆動し、こ のトランジスタを介して有機 EL素子 (以下 OEL素子)を電流駆動する。 一方、パッシブマトリックス型では、マトリックス状に配置された OEL素子の陽極が 直接電流源の駆動回路の出力ピンにカラムピンを介して接続され、各電流源の駆動 回路によりそれぞれの OEL素子が駆動される。
なお、有機 EL表示パネルの駆動回路としては、カラムピン対応に DZA変換回路( 以下 DZA)を設けたこの出願人の特開 2003— 234655号の出願が公知である(特 許文献 1)。これは、カラムピン対応の DZAが表示データと基準駆動電流とを受けて 、基準駆動電流に従って表示データを DZA変換してカラムピン対応に駆動電流あ るいはこの駆動電流の元となる電流を生成する回路である。
特許文献 1:特開 2003— 234655号公報
発明の開示
発明が解決しょうとする課題
メインディスプレイとサブディスプレイにはデータ線対応にあるいはカラムピン対応 にそれぞれ電流源の駆動回路を有するドライバ ICがそれぞれ設けられて 、る。その ため、携帯電話機等の小型の電子機器にあっては、その分、メインディスプレイとサ ブディスプレイを搭載するエリアが大きくなつて、それが、例えば、装置の蓋側ケース の薄型化の障害になっている。
また、メインディスプレイとサブディスプレイの一方を使用するときには、通常、他方 のディスプレイの駆動電流源は、完全に OFFされるのではなぐ待機状態に設定さ れている。そのために、その分、電力消費が増加し、表示ディスプレイの切換時には 一方の駆動回路の待機設定と他方の駆動回路の待機状態からの復帰とが行われる 。そのため、これによる過渡電流が消費電力を増加させる要因となっている。
そこで、メインディスプレイとサブディスプレイとにつ 、てドライバ ICを共用することが 考えられるが、カラムピンに接続する出力ピン数を倍にしてドライバ ICの内部で切換 えることは、出力ピン数が増加する関係で非常に難しい。し力も、出力ピンに対応し て切換スィッチを設けると、回路規模が非常に大きくなる問題がある。さらに、一方の 表示パネルと他方の表示パネルとの表示輝度が相違した場合に出力ピンが共通で あると出力ピンの電圧が i»ね上がる問題がある。
し力も、このような形で表示ディスプレイの切換 (以下表示切換)をしたとしても、ァク ディブマトリックス型の有機 ELパネルでは、駆動電流値の書込みは、通常、数百 pF のピクセル回路のコンデンサを 0. 1 A— 10 A程度の電流で充電することによる ので、有機 ELパネルの切換時に発生する過渡電流でピクセル回路のコンデンサに 誤書込みが発生して OEL素子が誤発光する問題がある。
この発明の目的は、このような従来技術の問題点を解決するものであって、一方の ディスプレイから他方のディスプレイへの表示切換時のァクディブマトリックス型のディ スプレイの誤発光を防止し、表示切換時の消費電力を低減し、小型薄型化に適した 有機 EL表示装置を提供することにある。
この発明の他の目的は、表示切換をする 2枚のディスプレイパネルのリセット電圧が 相違する場合において、表示切換時の消費電力を低減でき、小型薄型化に適した 有機 EL表示装置を提供することにある。
課題を解決するための手段
このような目的を達成するための第 1の発明の有機 EL表示装置の構成は、ァクディ ブマトリックス型の第 1の有機 ELパネルと、ァクディブマトリックス型あるいはパッシブ マトリックス型の第 2の有機 ELパネルと、第 1および第 2の有機 EL表示パネルのデー タ線あるいはカラムピンに対して共通に接続される出力ピンを有しこの出力ピン力 こ れに接続されて 、るデータ線ある 、はカラムピンに OEL素子を駆動するための駆動 電流をそれぞれ出力する多数の電流駆動回路と、第 1の有機 ELパネルのそれぞれ のデータ線あるいはカラムピンへの接続ラインに設けられ駆動電流をそれぞれ遮断 するための多数の第 1のスィッチ回路と第 2の有機 ELパネルに対する駆動電流を遮 断するために第 2の有機 ELパネルの内部あるいは第 2の有機 ELパネルの有機 EL 素子の下流に設けられた駆動電流遮断回路とを備えていて、
選択信号に応じて第 2の有機 ELパネルを駆動するときには多数の第 1のスィッチ 回路を OFFにして第 1の有機 ELパネルへの駆動電流を遮断して第 2の有機 ELパネ ルのデータ線あるいはカラムピンに駆動電流を出力し、選択信号に応じて第 1の有 機 ELパネルを駆動するときには第 2の有機 ELパネルに対する駆動電流を駆動電流 遮断回路により遮断しかつ多数の第 1のスィッチ回路を ONにして駆動電流を第 1の 有機 ELパネルのデータ線あるいはカラムピンに流すものである。 [0006] また、第 2の発明は、リセット電圧が相違する第 1および第 2の有機 ELパネルと、第 1および第 2の有機 EL表示パネルのデータ線あるいはカラムピンに対して共通に接 続される出力ピンを有しこの出力ピンに接続されているデータ線あるいはカラムピン に OEL素子を駆動するための駆動電流をそれぞれ出力する多数の電流駆動回路と 、DZA変換回路を有しそれぞれの出力ピンにアナログスィッチを介して接続された リセット回路とを備えていて、
リセット回路力 このリセット回路の外部からリセット電圧の相違に応じたデータを受 けて DZA変換回路によりアナログ電圧を発生し、リセット期間にアナログスィッチを O Nにしてアナログ電圧をリセット電圧として出力ピンに出力するものである。
発明の効果
[0007] 前記構成のように、この発明にあっては、第 1の有機 ELパネルと第 2の有機 ELパネ ルとに対して出力ピンを共用する電流駆動回路を設け、ァクディブマトリックス型の第 1の有機 ELパネルの内部に駆動電流を遮断するためのスィッチ回路を設けている。 これにより、第 1の発明は、第 1の有機 ELパネルと第 2の有機 ELパネルとに対応して それぞれに電流駆動回路を設ける必要はない。そのため、選択されていない側の電 流駆動回路を待機状態にする必要がなぐその分、消費電力を低減することができる しかも、第 1の発明は、第 2の有機 ELパネルへの切換時には、ァクディブマトリック ス型の第 1の有機 ELパネルの駆動電流をそれぞれのデータ線ある 、はカラムピンの 接続ラインに設けたスィッチ回路で遮断するようにして ヽるので、切換時の過渡電流 によるァクディブマトリックス型の第 1の有機 ELパネルの誤発光が防止される。し力も 、非表示側のァクディブマトリックス型の第 1の有機 ELパネルは、第 1のスィッチ回路 力 SOFF状態になっているので、切換後においても誤発光が防止される。
さらに、この第 1の発明は、第 1および第 2の有機 ELパネルのいずれか一方を動作 するようにすればよいので、ァクディブマトリックス型の第 1の有機 ELパネルでは出力 ピンを共用する電流駆動回路に対してこれの負荷である第 1の有機 ELパネル (負荷 回路側)での切換となるので、その分、過度電流が抑制される。第 2の有機 ELパネル の駆動電流の遮断回路を垂直走査回路とすれば、電流駆動回路の負荷回路の下 流での切換となる。これによりさらに過度電流が抑制される。し力も、垂直側の走査回 路の動作 Z動作停止の切換えにおいて表示切換えを行うようにすれば、第 2の有機 ELパネルにあっては出力ピンに対応して切換スィッチを設けることが不要になり、回 路規模が増加することない。
その結果、第 1の発明にあっては、メインディスプレイとサブディスプレイとの表示切 換時のァクディブマトリックス型のディスプレイの誤発光を防止し、表示切換時の消費 電力を低減でき、小型薄型化に適した有機 EL表示装置を実現できる。
一方、第 2の発明にあっては、ァクディブマトリックス型とパッシブマトリックス型のよう に、表示切換をする 2枚のディスプレイパネルのリセット電圧が相違する第 1および第 2の有機 ELパネルが電流駆動回路の出力ピンに対して共通負荷となっている。そこ で、 DZA変換回路とアナログスィッチを設けることで異なるリセット電圧を共通の回 路で発生することができる。すなわち、 2枚のディスプレイパネルのリセット回路を共通 にできることにより、ドライバ ICにおけるリセット回路のトータル専有面積を低減できる その結果、第 2の発明にあっては、表示切換時の消費電力を低減でき、小型薄型 化に適した有機 EL表示装置を実現できる。
発明を実施するための最良の形態
図 1は、アクティブマトリックス型とパッシブマトリックス型の有機 ELパネルに対して 電流駆動回路を共用した場合のこの発明の有機 EL表示装置の一実施例のブロック 図、図 2は、アクティブマトリックス型の有機 ELパネルのピクセル回路の説明図、図 3 は、 2枚のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を共用した 場合のこの発明の有機 EL表示装置の他の実施例のブロック図、そして、図 4は、 2枚 のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を共用した場合のこ の発明の有機 EL表示装置のさらに他の実施例のブロック図である。
図 1において、 1は、有機 ELの表示装置であって、ァクディブマトリックス型の有機 E Lパネル 2とパッシブマトリックス型の有機 ELパネル 3を有している。
4は、これら有機 ELパネル 2, 3とに共通に設けられたドライバ IC (以下ドライノく)で あり、カラム側の出力段電流源 40a, - --401, "'40!1と、ロー側の走査回路 41、 42、ィ ンバータ 43、そしてリセット回路 44とを有している。
ドライバ 4は、コントロール回路 12から入力端子 4aを介して表示ディスプレイ選択信 号(以下選択信号 SEL) "H" (HIGHレベル)あるいは" L" (LOWレベル)を受けて、 有機 ELパネル 2、有機 ELパネル 3のいずれかを選択的に駆動をする。これにより有 機 ELパネル 2と有機 ELパネル 3の 、ずれか一方を表示状態とし、他方を非表示に する。
コントロール回路 12は、例えば、表示切換スィッチ 11が ONにされたときに選択信 号 SEL"H"を発生する。表示切換スィッチ 11が OFFして!/、るときある!/、は OFFにさ れたときには選択信号 SELを" L" (LOWレベル)にして出力する。なお、この表示切 換スィッチ 11は、例えば、この表示装置 1を内蔵した携帯電話等において、装置の 蓋が閉められたときに装置の蓋により押されて作動し、 ONになるスィッチである。こ の選択信号 SELは、 MPU14にも入力されている。
ァクディブマトリックス型の有機 ELパネル 2は、メインディスプレイとしてこの表示装 置 1を内蔵した携帯電話等の装置の蓋の裏面側に設けられ、パッシブマトリックス型 の有機 ELパネル 3は、サブディスプレイとして装置の蓋の表側に設けられている。こ れら 2枚の有機 ELパネルは背中合わせに装置の蓋側のケースに内蔵され、ドライバ 4は、背中合わせの状態でそれぞれの有機 ELパネル 2, 3のカラム線 (カラムピン)あ るいはデータ線にそれぞれの出力ピンが共通に接続される。
なお、 2枚の有機 ELパネルを背中合わせにした場合には、有機 ELパネル 2と有機 ELパネル 3とは、それぞれが駆動されるときに一方が他方に対して水平走査方向が 逆になる。そのため、水平走査方向 1ライン分の表示データは、一方に対して他方で は逆方向からセットする必要がある。このような場合には双方向シフトレジスタ等が用 V、られるが、これにつ 、ては発明に直接関係な 、のでここでは割愛する。
有機 ELパネル 2 (メインディスプレイ)と有機 ELパネル 3 (サブディスプレイ)とは、通 常、表示画素数が相違していて、表示画素数が多い有機 ELパネル 2には、さらに別 のドライバ 4が設けられている。このドライバ 4については、メインディスプレイとサブデ イスプレイとに共通に設けられているものではないので、図では割愛してある。別のド ライノく 4を有機 ELパネル 2に設けることで、この有機 ELパネル 2を有機 ELパネル 3の 出力ピン数より多いピン数の、大きな画面を持つパネルとすることができる。
[0010] 有機 ELパネル 2には、水平走査方向の 1ライン分に相当する各データ線 Xa, 〜Xi , 〜Χηに対応してスィッチ回路 SPa, - - SPi, " 'SPnがそれぞれに設けられている。出 力段電流源 40 (各出力段電流源 40a, - - -401, " '4011の代表として)のそれぞれの各 出力ピン 5 (各出力ピン 5a, - - -51, " '5!1の代表として)は、有機 ELパネル 2のデータ 線端子ピン,各スィッチ回路 SP (各スィッチ回路 SPa, - SPi, " ^Ρηの代表として)を 介して各データ線 Χ(各データ線 Xa, · · ·¾, 〜Xnの代表として)にそれぞれ接続され ている。これにより、各スィッチ回路 SPが ONしているときに、出力ピン 5から各ピクセ ル回路 6に駆動電流が送出される。 各スィッチ回路 SPは、 Pチャネル MOSトランジ スタ Tpで構成され、そのゲートが共通にドライバ 4の出力ピン 4dに接続され、出力ピ ン 4dの" L"、 "H"の信号に応じて ONZOFFされる。
ピクセル回路 6は、 X, Yのマトリックス配線(データ線 X,走査線 Y1, Υ2· · ·)の交点 に対応してそれぞれ設けられている。このピクセル回路 6は、図 2に示すように、 4個 のトランジスタと OEL素子 6aとからなる回路であって、有機 ELパネル 2の表示画素に 対応して画素数分設けられ、データ線 X,スィッチ回路 SPを介して出力ピン 5に接続 されている。
[0011] 図 2に示すように、ピクセル回路 6には、各データ線 Xと各走査線 Y (走査線 Yl, Y2 )との交点にドレインとゲートが接続された Pチャネル MOSトランジスタ TP1, TP2がそ れぞれ設けられている。さらに、ピクセノレ回路 6には、直列に接続された 2つの Pチヤ ネル MOSの駆動トランジスタ TP3, TP4が設けられ、これらトランジスタにより OEL素 子 6aが電流駆動される。この駆動のためにトランジスタ TP3のソース ゲート間にはコ ンデンサ Cが接続されて 、る。
また、トランジスタ TP1のソースは、トランジスタ TP3のゲートに接続され、トランジスタ TP2のソースは、トランジスタ TP3のドレインに接続されている。これにより、これらトラ ンジスタ TP1, TP2が ONしたときにはトランジスタ TP3のゲートとドレインとがダイォー ド接続されて、駆動電流がトランジスタ TP3に流されて駆動電流に対応した電圧値が コンデンサ Cに高い精度で記憶される。
トランジスタ TP3のソースは、電源ライン +Vccに接続され、そのドレインは、トランジ スタ TP4のソースに接続されている。そして、トランジスタ TP4のドレインは、 OEL素子 6aの陽極に接続されている。 OEL素子 6aの陰極は,図 2に示すように、ロー側走査 回路 41の走査回路 41bに設けられたスィッチ 41aを介してグランド GNDに接続され ている。
[0012] トランジスタ TP1, TP2のゲートは、ロー側の走査回路 41の走査線 Y1に接続され、ト ランジスタ TP4のゲートは、ロー側の走査回路 41の走査線 Y2に接続されている。 口 一側の走査回路 41は、図 2に示す、書込制御回路 41aと走査回路 41bとからなる。 走査線 Y1,走査線 Y2は、水平方向の走査線 1ラインを構成し(図 1参照)、書込制御 回路 41aにより垂直走査の対象となる 1ラインに対応する走査線 Y1,走査線 Y2力 'H "あるいは" L"に制御される。
走査回路 41bは、書込制御回路 41aにより制御されて垂直方向の各走査ライン 7と グランド GNDとの間に設けられた走査回路 41 bのスィッチ回路 41 cを ONZOFF制 御して走査対象となる走査ライン 7だけを ONすることで垂直走査をする。なお、垂直 方向に配置された 1本の走査ライン 7には、水平方向 1ライン分の OEL素子 6aの陰 極が接続されている。
なお、通常、有機 ELパネル 2側では複数のドライノ が水平方向 1ライン分の駆動 電流を発生する。そこで、走査回路 41bは、複数のドライバ 4に対応して 1つ設けられ ることになる。
[0013] 次に、図 1のパッシブマトリックス型の有機 ELパネル 3について説明すると、各出力 段電流源 40のそれぞれの出力ピン 5は、さらに有機 ELパネル 3の各カラム線 CLa, •••CLi, " 'CLnにもそれぞれ接続されている。各カラムピンを介して各カラム線 CL (各 カラム線 CLa, - - -CLi, " 'CLnの代表として)と各ローライン 8 (垂直走査ライン)との交 点には、それぞれ OEL素子 3aが設けられている。各 OEL素子 3aの陽極側は、カラ ム線 CLに直接接続され、水平方向に配列された OEL素子 3aの陰極側は、垂直方 向に配置された各ローライン 8に直接接続されている。各ローライン 8は、ロー側の走 查回路 42により垂直走査の対象となったときにグランド GNDに落とされる。
ロー側の走査回路 42は、シフトレジスタと CMOS出力回路等で構成され、 CMOS 出力回路は、有機 ELパネル 3の垂直走査方向の各ローライン 8 (水平方向 1ライン) ごとに設けられている。各 CMOS出力回路が順次シフトレジスタにより駆動されて垂 直走査方向の 1ライン (垂直走査対象となるローライン 8)をグランド GNDへと落とす。 このことにより、ロー側の走査回路 42は、出力ピン 5から水平方向 1ライン分の駆動電 流を吐き出させる。
ところで、ロー側の走査回路 41, 42の垂直走査は、入力端子 4eを介してコントロー ル回路 12からタイミング信号を受けて行われる。
[0014] 図 1に示すように、出力段電流源 40は、カレントミラー回路 45とアナログスィッチ(ト ランスミッションゲート) 46, 47、 48、そして DZA変換回路(DZA) 49とからなる。口 一側の走査回路 41あるいはロー側の走査回路 42の垂直走査方向の水平 1ラインの 走査に応じてそれぞれ出力ピン 5にシンクあるいはソースの出力電流を発生する。 DZA49は、カレントミラー回路で構成され、基準駆動電流をカレントミラー回路の入 力側トランジスタに受けて入力された表示データに応じた変換アナログ電流を出力側 トランジスタに発生する。
出力ピン 5におけるシンクあるいはソースの出力電流の切換は、入力端子 4aに入力 される選択信号 SELにより行われ、これが" L"のときにシンク電流となり、 "H"のとき にソース電流となる。このシンク電流とソース電流の切換えにつ 、ては後述する。 カレントミラー回路 45は、 Pチャネル MOSトランジスタ QP1, QP2とからなり、入力側 トランジスタ QP1と出力側トランジスタ QP2のチャネル幅(ゲート幅)比は、 1: 10になつ ている。
[0015] トランジスタ QP1, QP2のソース側が + 15V程度の電源ライン +Vccに接続されてい る。入力側トランジスタ QP1のドレインは共通のゲートに接続されるとともにアナログス イッチ 46を介して DZA49に接続されて ヽる。
また、トランジスタ QP1のソースとドレイン間にはアナログスィッチ 47が設けられてい て、入力側トランジスタ QP2のドレインは出力ピン 5に接続されている。そして、出力ピ ン 5と DZA49の出力との間にはアナログスィッチ 48が設けられている。 アナログス イッチ 47, 48とは、アナログスィッチ 46に対して選択信号 SELが逆相で入力されるよ うに配線されていて、選択信号 SELが" H"でアナログスィッチ 46が ONする。このとき には、アナログスィッチ 47, 48が OFFする。また、選択信号 SELが" L"でアナログス イッチ 46が OFFする。このときには、アナログスィッチ 47, 48が ONになる。
[0016] リセット回路 44は、 DZA変換回路 (DZA) 440と、各出力ピン 5に対応して設けら れ、各出力ピン 5と DZA440との間にそれぞれ接続されたアナログスィッチ(トランス ミッションゲート) 44a, - - -441, •••44ηと力らなる。レジスタ 13力ら人カ端子 4cを介して データ DAを受けた DZA440は、リセット期間 RTに所定のリセット電圧(プリセット電 圧) VRを発生して出力ピン 5に各アナログスィッチ 44X (各アナログスィッチ 44a, · '·4 4i, " ·44ηの代表として)を介して出力する。各アナログスィッチ 44Χは、入力端子 4b を介してコントロール回路 12からリセット信号 RSを受けてリセット期間 RTの間 ONに なる。リセット信号 RSは、リセット期間 RTの間、 "H"になるリセットコントロール信号あ るいはタイミングコントロール信号に応じて発生する。
レジスタ 13のデータ DAは、選択信号 SEL"H", "L"に応じて MPU14により設定 される。
[0017] ここで、ロー側の走査回路 41, 42は、それぞれ" H"のエネーブル信号とリセット信 号 RSとを受けて走査動作をする。
ロー側の走査回路 41は、入力端子 4a,インバータ 43を介して選択信号 SELをェ ネーブル信号として受ける。ロー側の走査回路 42は、直接選択信号 SELをエネーブ ル信号として直接受ける。
なお、ロー側の走査回路 41, 42の走査動作は、入力端子 4bを介してリセット信号 RSを受けてリセット期間 RTから走査動作を開始する。
そこで、ロー側の走査回路 41は、表示切換スィッチ 11が ONから OFFにされたとき には、選択信号 SEL"L"をインバータ 43を介して" H"のエネーブル信号として受け て有機 ELパネル 2に対する垂直方向(ロー側)の走査動作をリセット信号 RSのリセッ ト期間 RTから開始する。一方、有機 ELパネル 3のロー側の走査回路 42は、表示切 換スィッチ 11が OFFにされたときには、選択信号 SEL"L"を直接受けるので垂直方 向の走査動作を停止する。
逆に、有機 ELパネル 2のロー側の走査回路 41は、表示切換スィッチ 11が OFFか ら ONにされたときには、選択信号 SEL"H"をインバータ 43を介して" L"のエネーブ ル信号として受けるので垂直方向の走査動作が停止する。一方、有機 ELパネル 3の ロー側の走査回路 42は、表示切換スィッチ 11が ONにされたときには、選択信号 SE L"H"を直接エネーブル信号として受けるので垂直方向の走査動作をリセット信号 R Sのリセット期間 RTから開始する。
このように、この表示装置 1を内蔵した携帯電話等の装置は、その蓋が閉められたと きには選択信号 SELが" H"となって、パッシブマトリックス型の有機 ELパネル 3の口 一走査回路 42が動作し、装置の蓋が開けられたときには選択信号 SELが" L"となつ て、アクティブマトリックス型の有機 ELパネル 2のロー走査回路 41が動作する。
[0018] 次に、選択信号 SELと有機 ELパネル 2の動作について説明する。 入力端子 4aに 入力される選択信号 SELが" L"のときには、有機 ELパネル 2が選択されてピクセル 回路 6 (その OEL素子 6a)が走査回路 41の垂直方向の走査に応じた水平 1ラインの OEL素子がデータ線あるいはカラムピンを介して駆動される。
この場合のピクセル回路 6の動作について説明すると、ロー側走査により走査線 Y1 力 S"L"になることでトランジスタ TP1, TP2が ONになる。これにより電源ライン +Vccか らトランジスタ TP3、コンデンサ C,トランジスタ TP1, ΤΡ2、データ線 X,スィッチ回路 S Ρ、出力ピン 5を経て DZA49がシンクする所定の駆動電流が流れて、コンデンサ C には駆動電流値 Iに対応する電圧値が書込まれ、記憶される。この電圧値の書込み が終了すると、走査線 Y1が" Η"になり、トランジスタ TP1, ΤΡ2が OFFになる。 次に 走査線 Y2が" L"にされてトランジスタ T4が ONになと、トランジスタ TP3, TP4が ON状 態に維持されて、コンデンサ Cに記憶された電圧値に従って表示期間の間、 OEL素 子 6aの陽極に電流値 Iの駆動電流が供給される。なお、このときには、走査線 Y1が" H"になっているのでトランジスタ TP1, TP2は OFFである。
こうして垂直走査の対象とされた水平方向 1ライン分に相当する各データ線 Xを通し て水平方向 1ライン分の OEL素子 6aがそれぞれの駆動電流値で駆動される。
トランジスタ TP3, TP4による OEL素子 6aの駆動期間が終了した時点で、リセット期 間 RTに入り、走査線 Y2が" H"になり、走査線 Y1が" L"になる。これによりトランジス タ TP4が OFFし、トランジスタ TP1, TP2が ONになる。
[0019] 一方、リセット信号 RSを受けて各アナログスィッチ 44Xが ONとなり、 DZA440のリ セット電圧 VRが出力ピン 5に加えられて、前記の ONしたトランジスタ TP1, TP2を介し て水平方向 1ライン分のコンデンサ Cが所定のリセット電圧 VRにリセットされる。この場 合のリセット電圧 VRは、レジスタ 13に設定されたデータ DAにより電源電圧 +Vccに 近い値に設定される。
なお、リセット期間 RTには、ロー側走査回路 41によりスィッチ回路 41cが ONにされ て 、て垂直走査対象となって!/、る水平方向 1ライン分の OEL素子 6aの陰極側はダラ ンド GNDに接続されて ヽる。
このような動作がロー側の走査回路 41による垂直走査に応じて行われ、有機 ELパ ネル 2の表示が行われる。
[0020] ここで、出力段電流源 40のシンク電流とソース電流の切換え動作と有機 ELパネル の切換動作について図 1を参照して説明する。
選択信号 SEL"L"が入力端子 4aに入力されたときには、出力段電流源 40のアナ ログスィッチ 46は、この信号を受けて OFFし、アナログスィッチ 47とアナログスィッチ 48は、 ONになる。
これにより、アナログスィッチ 47が ONすることでトランジスタ QP1, QP2力 OFFとなり 、カレントミラー回路 45の動作は停止し、トランジスタ QP2が出力ピン 5から切り離され る。また、アナログスィッチ 48が ONすることで、 DZA49の出力が出力ピン 5に接続 されて出力ピン 5は、 DZA49を駆動電流源とする電流値 Iの電流シンク出力になる。 また、入力端子 4aに入力された選択信号 SEL"L"は、そのまま出力ピン 4dを経て 有機 ELパネル 2の各スィッチ回路 SPのトランジスタ TPのゲートに" L"が加えられる。 これにより有機 ELパネル 2の各トランジスタ TPが ONになる。
[0021] さらに、選択信号 SEL"L"が入力端子 4aに入力されたときには、インバータ 43の出 力" H"は、ロー側の走査回路 41に加えられ、この回路を動作させて垂直走査をさせ る。このとき、 MPU14にも選択信号 SEL"L"が入力され、これを受けた MPU14は、 レジスタ 13にァクディブマトリックス型有機 ELパネル 2に対するリセット電圧 VRを発生 するデータ DAを送出する。これにより、リセット期間 RTに出力ピン 5を介して所定のリ セット電圧 VRでコンデンサ Cがリセットされる。
その結果、ロー側の走査回路 41が垂直走査に応じて、ァクディブマトリックス型の 有機 ELパネル 2のデータ線 Xを介して、現在走査されて ヽる水平 1ラインに接続され た水平方向の各ピクセル回路 6のコンデンサ Cに電圧値の書込みが行われ、次に駆 動電流が流れて水平 1ライン分の OEL素子 6aが駆動される。
なお、このとき、ロー側の走査回路 42には入力端子 4aの選択信号 SEL"L"が加え られ、これによりロー側の走査回路 42の動作が停止している。また、有機 ELパネル 3 側には出力ピン 5からシンクする駆動電流が出力されるので、各 OEL素子 3aは、逆 ノィァス状態にされ、誤発光は起こらない。
一方、選択信号 SEL"H"が入力端子 4aに入力されたときには、次に説明するよう に、有機 ELパネル 3の動作する。このときには、出力段電流源 40のアナログスィッチ 46は、この信号を受けて ONし、アナログスィッチ 47とアナログスィッチ 48は、 OFF になる。
アナログスィッチ 47が OFFすることでトランジスタ QP1, QP2からなるカレントミラー 回路 45は動作状態となる。このとき、トランジスタ QP2のドレインは、出力ピン 5に接続 される。また、アナログスィッチ 46が OFFすることで、 DZA49が出力ピン 5から切り 離される。アナログスィッチ 46が ONすることでトランジスタ QP1のドレインが DZA49 の出力に接続されて、カレントミラー回路 45が DZA49の出力電流値 Iにより電流駆 動される。これにより、トランジスタ QP2から出力ピン 5に電流値 I X 10の吐き出しの駆 動電流が出力される。
また、入力端子 4aに入力された選択信号 SEL"H"は、ロー側の走査回路 42に加 えられ、この回路を動作状態にする。さらに、選択信号 SEL"H"は、そのまま出力ピ ン 4dを経て各スィッチ回路 SPのトランジスタ TPのゲートに加えられる。これにより、こ れらトランジスタ TPを OFFにする。
その結果、出力ピン 5から有機 ELパネル 2のデータ線 Xへの駆動電流が阻止され る。 これにより、パッシブ型の有機 ELパネル 3への切換時には、ァクディブマトリック ス型の有機 ELパネル 2の駆動電流がそれぞれのデータ線あるいはカラムピンに設け たスィッチ回路 SPで遮断されるので、切換時の過渡電流によるァクディブマトリックス 型の有機 ELパネル 2の誤発光が防止される。さらに、非表示側のァクディブマトリック ス型の有機 ELパネル 2のは、スィッチ回路 SPが OFF状態になっているので、切換後 にお 、ても誤発光が防止される。 [0023] 次に、選択信号 SELと有機 ELパネル 3の動作について説明する。
入力端子 4aに入力された選択信号 SEL"H"を受けてロー側の走査回路 42が動作 して、有機 ELパネル 3の垂直方向のライン走査が行われ、その走査に応じて垂直走 查対象となる水平方向の 1ラインがグランド GNDに落ちると、走査対象の垂直走査方 向の 1水平ラインとカラムライン CLとの間に接続された OEL素子 3aがカレントミラー 回路 45からのソース電流により駆動される。
なお、このとき、ロー側の走査回路 41には入力端子 4aの選択信号 SEL"H"がイン バータ 43を介して" L"として加えられるので、ロー側の走査回路 41の動作は停止し ている。
これにより、表示切換スィッチ 11の ONZOFFに応じて、言い換えれば、この表示 装置 1を内蔵した携帯電話等の装置の蓋の開閉に応じて有機 ELパネル 2と有機 EL パネル 3の!ヽずれかが選択されて表示動作をする。
ここで、有機 ELパネル 3のリセットについて説明すると、選択信号 SEL"H"が入力 端子 4aに入力されたときには、 MPU14は、この選択信号 SEL"H"を受けて、レジス タ 13にパッシブマトリックス型有機 ELパネル 3に対するリセット電圧 VRを発生するデ ータ DAを送出する。これにより、リセット期間 RTに出力ピン 5を介して所定のリセット 電圧 VRで OEL素子 3aがリセットされる。
[0024] ところで、タイミングコントロール信号を水平 1ラインの走査期間に相当する表示期 間と帰線期間に相当するリセット期間 (垂直方向の走査切換期間)とを切り分ける信 号であるとすると、ノ ッシブマトリックス型の有機 ELパネルの駆動では、通常、タイミン グコントロール信号とリセットコントロール信号とは同じ信号になり、リセットコントロール 信号が使用される。そして、リセット信号 RSは、通常、帰線期間に相当するリセット期 間 RTの全部ではなく、その中の一部の期間が割り当てられられる。
ァクディブマトリックス型の有機 EL素子の駆動では、ピクセル回路 6のコンデンサ C に対する電圧値の書込み期間が必要になるので、通常、タイミングコントロール信号 とは別にリセットコントロール信号あるいはリセット信号を発生させる。この場合、リセッ トコントロール信号におけるリセット期間 RTは、帰線期間に相当するリセット期間の全 部ではなぐその中の一部の期間が割り当てられる。そこで、前記ピクセル回路 6のコ ンデンサ Cに対する電圧値の書込みは、ピクセル回路 6のコンデンサのリセット終了 後のタイミングにお 、て帰線期間に相当するリセット期間内にお 、て行われる。
したがって、有機 ELパネル 2と有機 ELパネル 3との切換えとその動作開始は、リセ ットコントロール信号によることなぐリセット信号あるいはタイミングコントロール信号に 応じて行われてもよい。この場合には、帰線期間に相当するリセット期間の開始から それぞれに動作を開始させることができる。
また、有機 ELパネル 3のロー側の走査回路 42の動作の停止は、出力段電流源 40 力もの駆動電流を停止させるものである。これにより、前記実施例では、走査回路 42 は、有機 ELパネル 3 (負荷回路)の下流に設けられた駆動電流の遮断回路になって いる。
さらに、アクティブマトリックス型では、コンデンサ Cが駆動電流値を記憶するので、 前記の実施例においては、 OEL素子 6aが走査回路 41bのスィッチ回路 41cを介し てグランド GNDに接続されるようになっている。これによりこの実施例は、垂直走査に 応じて決定される垂直走査ライン (水平方向 1ライン分)を順次駆動しているが、この ように順次走査するのではなぐこの発明は、 1画面分の駆動電流値をコンデンサ C に記憶させた後にスィッチ回路 41aを ONさせて一度に 1画面分の駆動を行ってもよ い。
また、この発明は、 R, G, Bの 1画面をそれぞれに時分割で駆動する場合には、前 記の 1画面は、 R, G, Bに対応して設けられるので、このスィッチ回路 41aは、 R, G, Bのそれぞれの 1画面に対応して 1個づつ、合計で 3個設けられることになる。
図 3は、 2枚のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を共用 した場合のこの発明の有機 EL表示装置の他の実施例のブロック図である。
有機 ELの表示装置 10は、図 1のパッシブマトリックス型の有機 ELパネル 3をァクデ イブマトリックス型の有機 ELパネル 2と同様なァクディブマトリックス型の有機 ELパネ ル 20に置き換えたものである。そのため、ロー側走査回路 42は不要となり、ドライバ 4 は、ロー側走査回路 41により有機 ELパネル 2, 20をマルチプレクサ 15を介して切換 駆動することになる。
この場合には、出力段電流源は、有機 ELパネル 2と有機 ELパネル 20の両者に対 してシンク電流を発生すればよいので、図示するように、図 1の出力段電流源 40に対 して出力段電流源は、 DZA49のみの構成となっている。そこで、この DZA49の出 力が出力ピン 5に接続されて!ヽる。
[0026] マルチプレクサ 15は、入力端子 4aに入力された選択信号 SEL"H"を受けて有機 E Lパネル 2側への出力力 有機 ELパネル 20側への出力に垂直走査出力を切換える なお、この実施例では、ドライバ 4にインバータ 43の出力を外部に出力する出力ピ ン 4fが設けられいる。この出力ピン 4fが有機 ELパネル 20の各スィッチ回路 SPのトラ ンジスタ TPのゲートに加えられる。その結果、有機 ELパネル 2と有機 ELパネル 20と は交互に駆動電流が阻止され、駆動電流が阻止されて!ヽな 、側の有機 ELパネルに 出力ピン 5から DZA49の電流値 Iのシンクする駆動電流が供給される。
[0027] 具体的には、入力端子 4aに選択信号 SEL"L"が入力されたときには、出力ピン 4d を経て有機 ELパネル 2側の各スィッチ回路 SPのトランジスタ TPのゲートに" L"がカロ えられ、これらトランジスタが ONになる。そして、選択信号 SEL"L"を受けたロー側走 查回路 41がマルチプレクサ 15を介して有機 ELパネル 2側を選択して垂直走査を行 う。これにより有機 ELパネル 2の各ピクセル回路 6が駆動される。このとき、有機 ELパ ネル 20側の各スィッチ回路 SPのトランジスタ TPは、そのゲートに出力ピン 4fを介して "H"が加えられて OFFして!/、る。
一方、入力端子 4aに選択信号 SEL"H"が入力されたときには、出力ピン 4fを経て 有機 ELパネル 20側の各スィッチ回路 SPのトランジスタ TPのゲートに" H"加えられ、 これらトランジスタが ONになる。そして、選択信号 SEL"H"を受けたロー側走査回路 41がマルチプレクサ 15を介して選択された有機 ELパネル 20側の垂直走査を行う。 これにより、有機 ELパネル 20の各ピクセル回路 6が駆動される。このとき、有機 ELパ ネル 2側の各スィッチ回路 SPのトランジスタ TPは、そのゲートに出力ピン 4dを介して" H"が加えられて OFFして!/、る。
その結果、表示切換スィッチ 11の ONZOFFに応じて、有機 ELパネル 2と有機 EL パネル 20の!、ずれかが選択的に表示動作をする。
なお、この場合のリセット電圧 VRは、有機 ELパネル 2, 20とも同じ電圧値になるの で、必ずしも DZA440で変換する必要はなぐツエナーダイオード等の定電圧回路 であってもよい。
[0028] 図 4は、 2枚のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を共用 した場合のこの発明の有機 EL表示装置のさらに他の実施例のブロック図である。 有機 ELパネル 20側を図 1の有機 ELパネル 3と同様に電流ソースにより駆動するピ クセル回路 60を持つ有機 ELパネル 2aとしたものである。
ピクセル回路 60は、ピクセル回路 6の Pチャネル MOSトランジスタ TP1— TP6をす ベて Nチャネル MOSトランジスタに置き換えたものである。そして、 OEL素子 6aは、 トランジスタ TP3に対応する位置にある Nチャネルトランジスタのドレインと電源ライン +Vccとの間に挿入されている。
また、 Pチャネル MOSトランジスタ TPで構成される各スィッチ回路 SPは、 Nチヤネ ル MOSトランジスタ TNで構成される各スィッチ回路 SN (各スィッチ回路 SNl, - "SNi , "-SNnの代表として)に置き換えられている。
さらに、有機 ELパネル 2aの走査線 Yl, Y2にはそれぞれインバータが設けられて いる。
なお、この場合には、出力段電流源は、図 1に出力段電流源 40 (各出力段電流源 40a, - --401, " -4011)となり、図 1の実施例と同様に、選択信号 SELの" H", "L"に応 じて電流ソース駆動と電流シンク駆動との切換が行われる。ただし、カレントミラー回 路 45の入力側トランジスタ QP1と出力側トランジスタ QP2のチャネル幅(ゲート幅)比 は、 1 : 1になっている。
その全体的な動作については、図 1あるいは図 3の実施例と実質的に変わりがない ので割愛する。
[0029] ところで、実施例では、ァクディブマトリックス型の有機 ELパネル 2において、各デ ータ線 Xに対応してスィッチ回路 SPがそれぞれに設けられて 、る。これと同様にパッ シブマトリックス型の有機 ELパネル 3においても、各カラムライン(カラムピンへの接続 ライン) CLに対応してスィッチ回路 SPをそれぞれに設けてもよい。そして、表示切換 において非表示となる場合に各スィッチ回路 SPを OFFにして出力段電流源 40の駆 動電流を遮断する制御が行われてもよ ヽ。 また、実施例では、有機 ELパネル (メインディスプレイ)と有機 ELパネル (サブディ スプレイ)とは、ドライバ IC4の出力ピン数に対応して端子ピンが割当てられている。し かし、この発明は、ドライバ IC4によるサブディスプレイの有機 ELパネル 3の駆動ピン 数がメインディスプレイの有機 ELパネル 2の駆動ピン数よりも少ない場合であっても 適用できる。このような場合には、サブディスプレイの有機 ELパネル 3を駆動するとき に、電流出力が不要な出力ピンに対応する DZA49に対して表示データ" 0"を設定 すればよい。これにより、それらの出力ピンには出力電流が発生しないからである。こ れにより問題は生じない。
また、表示切換は、表示切換スィッチ 11の ONZOFFに応じて行われればよぐ必 ずしもこれに同期させて行われる必要はない。例えば、表示切換スィッチ 11の ONあ るいは OFFを受けたときに、切換えにより表示が停止される側のディスプレイが表示 期間であるときには、リセット信号 RSに応じてリセット期間 RTに入ったタイミングで表 示切換が行われるように選択信号 SELを発生してもよい。これは、例えば、リセット信 号 RSとの論理積を採ることで容易にできる。
なお、選択信号に応じて、駆動される (あるいは表示される)第 1および第 2の有機 E Lパネルのいずれか一方の垂直走査回路の動作の開始は、駆動が停止される(ある いは表示が停止される) V、ずれか他方が垂直走査回路の動作を停止した以降のタイ ミングであることが好ましい。この場合の動作停止は、走査動作の一時的な停止ある いは待機状態に限定されるものではなぐこの回路の動作そのものの停止であっても よい。
産業上の利用可能性
以上説明してきたが、実施例では、表示装置 1を内蔵した携帯電話等において、表 示切換スィッチについて、装置の蓋が閉められたときに装置の蓋により押されて作動 し、 ONになるスィッチであると説明している。しかし、これは逆に装置の蓋が閉められ たときに OFFになるスィッチであってもよい。この場合には、実施例で示す選択信号 の" H"、 "L"の発生は逆になる。
なお、選択信号 SELの" H"ど' L"は一例であり、インバータ等により容易に論理を 逆にすることができるので、これらが逆の論理信号であっても何ら問題なく実施例と 同様な選択動作をさせることが可能である。また、表示切換スィッチは、押しボタンの ようなスィッチに限定されるものではなぐ例えば、装置の蓋を開けたときに光りを受け て検出信号を発生する光学的なセンサを用いたスィッチであってもよい。表示切換を 検出する他のセンサであってもよいことはもちろんである。したがって、ここでのスイツ チあるいはスィッチ回路にはセンサが含まれる。
また、実施例では、 MOSFETトランジスタを主体として構成している力 バイポーラ トランジスタを主体としても構成してもよいことはもちろんである。さらに、実施例の Nチ ヤンネル型トランジスタ(あるいは npn型)は、 Pチャンネル型(ある 、は pnp型)トラン ジスタに、 Pチャンネル型トランジスタは、 Nチャンネル(あるいは npn型)トランジスタ に置き換えることができる。この場合には、電源電圧は、通常は負となり、上流に設け たトランジスタは下流に設けることになる。
図面の簡単な説明
[0031] [図 1]図 1は、アクティブマトリックス型とパッシブマトリックス型の有機 ELパネルに対し て電流駆動回路を共用した場合のこの発明の有機 EL表示装置の一実施例のブロッ ク図である。
[図 2]図 2は、アクティブマトリックス型の有機 ELパネルのピクセル回路の説明図であ る。
[図 3]図 3は、 2枚のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を 共用した場合のこの発明の有機 EL表示装置の他の実施例のブロック図である。
[図 4]図 4は、 2枚のアクティブマトリックス型有機 ELパネルに対して電流駆動回路を 共用した場合のこの発明の有機 EL表示装置のさらに他の実施例のブロック図である 符号の説明
[0032] 1…有機 ELの表示装置、
2, 2a, 20· ··ァクディブマトリックス型の有機 ELパネル、
3…パッシブマトリックス型の有機 ELパネル、
3a, 6a…有機 EL素子(OEL素子)、
4· "ドライバ 40, 40a— 40η· ··出力段電流源、 …出力ピン、 6, 60···ピクセル回路、 7, 8···ローライン1···表示切換スィッチ、 12…コントローノレ回路、3···レジスタ、 14···ΜΡυ、 15···マルチプレクサ、1, 42···ロー側の走査回路、
40, 45···ϋΖΑ変換回路(DZA)、
3···インバータ、 44···リセット回路、
4a, 44X, 44η, 46, 47、 48···アナログスィッチ、5···カレントミラー回路。

Claims

請求の範囲
[1] 第 1および第 2の有機 ELパネルを有し、選択信号に応じていずれか一方の前記有 機 ELパネルを選択的に駆動して所定の表示をする有機 EL表示装置において、 ァクディブマトリックス型の前記第 1の有機 ELパネルと、
ァクディブマトリックス型あるいはパッシブマトリックス型の前記第 2の有機 ELパネル と、
前記第 1および第 2の有機 EL表示パネルのデータ線あるいはカラムピンに対して 共通に接続される出力ピンを有しこの出力ピン力もこれに接続されている前記データ 線あるいは前記カラムピンに有機 EL素子を駆動するための駆動電流をそれぞれ出 力する多数の電流駆動回路と、
前記第 1の有機 ELパネルのそれぞれの前記データ線ある 、は前記カラムピンへの 接続ラインに設けられ前記駆動電流をそれぞれ遮断するための多数の第 1のスイツ チ回路と、
前記第 2の有機 ELパネルに対する前記駆動電流を遮断するために前記第 2の有 機 ELパネルの内部あるいは前記第 2の有機 ELパネルの前記有機 EL素子の下流に 設けられた駆動電流遮断回路とを備え、
前記選択信号に応じて前記第 2の有機 ELパネルを駆動するときには前記多数の 第 1のスィッチ回路を OFFにして前記第 1の有機 ELパネルへの前記駆動電流を遮 断して前記第 2の有機 ELパネルの前記データ線あるいは前記カラムピンに前記駆 動電流を出力し、前記選択信号に応じて前記第 1の有機 ELパネルを駆動するときに は前記第 2の有機 ELパネルに対する前記駆動電流を前記駆動電流遮断回路により 遮断しかつ前記多数の第 1のスィッチ回路を ONにして前記駆動電流を前記第 1の 有機 ELパネルの前記データ線あるいは前記カラムピンに流す有機 EL表示装置。
[2] さらに、前記第 1および第 2の有機 ELパネルに対応して前記第 1および第 2の有機 ELパネルのロー方向あるいは垂直方向の走査対象となる走査線を走査する走査回 路をそれぞれ有し、前記選択信号に応じて前記第 1および第 2の有機 ELパネルの ヽ ずれか一方に対する前記走査回路を動作させてこの一方の有機 ELパネルへ前記 駆動電流を出力しかつ残りのいずれ力他方の前記走査回路の走査動作あるいは動 作そのものを停止させることでこの他方の有機 ELパネルへ流れる駆動電流を遮断し 、これによりこの他方の有機 ELパネルに対応する前記走査回路が前記駆動電流遮 断回路となる請求項 1記載の有機 EL表示装置。
[3] 前記第 1および第 2の有機 ELパネルのいずれか一方に対する前記走査回路の走 查動作の開始は、前記いずれか他方の前記走査回路の走査動作の停止以降あるい は動作そのものの停止以降である請求項 2記載の有機 EL表示装置。
[4] さらに、前記有機 EL素子あるいはピクセル回路のコンデンサの端子電圧をリセット するリセット回路を有し、このリセット回路は、 DZA変換回路と前記出力ピンにそれ ぞれ接続された多数のアナログスィッチとからなり、このリセット回路の外部力もデー タを受けて前記 DZA変換回路によりアナログ電圧を発生し、リセット期間に前記多 数のアナログスィッチを ONにして前記アナログ電圧を前記出力ピンに出力する請求 項 2記載の有機 EL表示装置。
[5] 前記第 2の有機 ELパネルは、ノッシブマトリックス型である請求項 4記載の有機 EL 表示装置。
[6] 前記第 2の有機 ELパネルは、ァクディブマトリックス型であって、前記第 2の有機 E Lパネルに対応する前記走査回路は、前記第 1の前記有機 ELパネルに対応する前 記走査回路が使用され、前記駆動電流遮断回路は、前記データ線あるいは前記力 ラムピンにそれぞれに設けられ、 OFFにされて前記データ線あるいは前記カラムピン に出力される前記駆動電流をそれぞれ遮断する多数の第 2のスィッチ回路であり、前 記選択信号に応じて前記第 2の有機 ELパネルを駆動するときには各前記第 2のスィ ツチ回路を ONにして前記駆動電流を前記第 2の有機 ELパネルの前記データ線ある いは前記カラムピンに流し、前記選択信号に応じて前記第 1の有機 ELパネルを駆動 するときには各前記第 2のスィッチ回路を OFFにし、請求項 4記載の有機 EL表示装 置。
[7] 前記第 1および第 2の有機 ELパネルのいずれか一方は、前記出力ピンにソース電 流が出力されることで駆動され、いずれか他方は、前記出力ピンにシンク電流が出力 されることで駆動され、前記電流駆動回路は、前記選択信号に応じて前記ソース電 流と前記シンク電流の!/、ずれか一方を選択的に発生する請求項 5または 6記載の有 機 EL表示装置。
[8] さらに、この有機 EL表示装置を備えたある装置の蓋の開閉に応じて ONZOFFす る作動スィッチを有し、前記第 1および第 2の有機 EL表示パネルの一方がメインディ スプレイとされ、いずれか他方がサブディスプレイとされ、前記作動スィッチの ONZ OFFに応じて ONZOFFに応じた前記選択信号が発生する請求項 7記載の有機 E L表示装置。
[9] 前記作動スィッチは、光学センサからの信号に応じて ONZOFFするスィッチであ り、前記光学センサが前記ある装置に設けられている請求項 8記載の有機 EL表示装 置。
[10] 第 1および第 2の有機 ELパネルを有し、選択信号に応じていずれか一方の前記有 機 ELパネルを選択的に駆動して所定の表示をする有機 EL表示装置において、 リセット電圧が相違する前記第 1および第 2の有機 ELパネルと、
前記第 1および第 2の有機 EL表示パネルのデータ線あるいはカラムピンに対して 共通に接続される出力ピンを有しこの出力ピンに接続されている前記データ線ある いは前記カラムピンに有機 EL素子を駆動するための駆動電流をそれぞれ出力する 多数の電流駆動回路と、
DZA変換回路とそれぞれの前記出力ピンにそれぞれ接続された多数のアナログ スィッチとを有し前記有機 EL素子あるいはピクセル回路のコンデンサの端子電圧をリ セットするリセット回路とを備え、
前記リセット回路は、このリセット回路の外部カゝら前記リセット電圧に応じたデータを 受けて前記 DZA変換回路によりアナログ電圧を発生し、リセット期間に前記多数の アナログスィッチを ONにして前記アナログ電圧をリセット電圧として前記出力ピンに 出力する有機 EL表示装置。
[11] 前記第 1の有機 ELパネルはァクディブマトリックス型であり、前記第 2の有機 ELパ ネルはパッシブマトリックス型であって、前記データは、前記ピクセル回路のコンデン サの端子電圧をリセットするための第 1のデータと前記有機 EL素子の端子電圧をリ セットする前記第 2のデータとからなり、選択信号に応じて前記第 1のデータと前記第 2のデータのいずれかが選択的に前記前記 DZA変換回路に加えられる請求項 10 記載の有機 EL表示装置。
さらに、この有機 EL表示装置を備えたある装置の蓋の開閉に応じて ONZOFFす る作動スィッチを有し、前記第 1および第 2の有機 EL表示パネルの一方がメインディ スプレイとされ、いずれか他方がサブディスプレイとされ、前記作動スィッチの ONZ OFFに応じて ONZOFFに応じた前記選択信号が発生する請求項 11記載の有機 EL表示装置。
PCT/JP2005/004112 2004-03-10 2005-03-09 有機el表示装置 WO2005088595A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US10/592,143 US20070200812A1 (en) 2004-03-10 2005-03-09 Organic el display device
JP2006510962A JP5124137B2 (ja) 2004-03-10 2005-03-09 有機el表示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-066821 2004-03-10
JP2004066821 2004-03-10

Publications (1)

Publication Number Publication Date
WO2005088595A1 true WO2005088595A1 (ja) 2005-09-22

Family

ID=34975809

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/004112 WO2005088595A1 (ja) 2004-03-10 2005-03-09 有機el表示装置

Country Status (6)

Country Link
US (1) US20070200812A1 (ja)
JP (1) JP5124137B2 (ja)
KR (1) KR100846531B1 (ja)
CN (1) CN100442340C (ja)
TW (1) TWI283848B (ja)
WO (1) WO2005088595A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007310381A (ja) * 2006-05-16 2007-11-29 Samsung Sdi Co Ltd 有機発光表示装置、および有機発光表示装置の電源供給装置
JP2012133372A (ja) * 2004-05-21 2012-07-12 Semiconductor Energy Lab Co Ltd 表示装置
WO2014203564A1 (ja) * 2013-06-20 2014-12-24 シャープ株式会社 マルチディスプレイシステム、ドライバ装置、およびマルチパネル表示装置の駆動方法
JP2016111011A (ja) * 2014-12-03 2016-06-20 パナソニックIpマネジメント株式会社 表示装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8659511B2 (en) * 2005-08-10 2014-02-25 Samsung Display Co., Ltd. Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
KR101323390B1 (ko) * 2010-09-20 2013-10-29 엘지디스플레이 주식회사 유기발광다이오드 표시소자와 그 저전력 구동방법
TWI447692B (zh) * 2011-11-18 2014-08-01 Au Optronics Corp 顯示面板及其中之多工器電路和信號傳送方法
CN110718191B (zh) * 2018-07-13 2022-05-17 华为技术有限公司 显示屏模组及电子设备
WO2020011256A1 (zh) 2018-07-13 2020-01-16 华为技术有限公司 显示屏模组及电子设备
CN112700749B (zh) * 2021-01-04 2022-04-26 武汉天马微电子有限公司 显示面板的驱动方法及其驱动装置、显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5789986U (ja) * 1980-11-20 1982-06-03
JP2001136248A (ja) * 1999-11-05 2001-05-18 Matsushita Electric Ind Co Ltd 折畳式携帯電話装置
JP2001326710A (ja) * 2000-05-17 2001-11-22 Nec Corp 折り畳み式携帯通信装置
JP2002320006A (ja) * 2001-04-23 2002-10-31 Nec Saitama Ltd 折り畳み型携帯電話機
JP2004109595A (ja) * 2002-09-19 2004-04-08 Melco Display Technology Kk 表示装置およびその駆動方法
JP2004126257A (ja) * 2002-10-03 2004-04-22 Nec Electronics Corp 携帯型電子機器の表示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0466756A (ja) * 1990-07-04 1992-03-03 Bandou Kiko Kk エンジン
JPH0466756U (ja) * 1990-10-23 1992-06-12
JP2935290B2 (ja) * 1991-06-07 1999-08-16 日本電気株式会社 平面表示板を用いた表示装置
JPH09146499A (ja) * 1995-11-22 1997-06-06 Toshiba Corp 情報機器
KR100444694B1 (ko) * 1999-08-04 2004-08-18 엘지전자 주식회사 폴더형 이동 통신 단말기의 표시장치
SE516923C2 (sv) * 1999-11-25 2002-03-26 Ericsson Telefon Ab L M En och samma skärm drivs i två moder,som inte kan användas samtidigt
JP3530475B2 (ja) * 2000-09-25 2004-05-24 三洋電機株式会社 折畳式通信端末装置および情報表示方法
US6594606B2 (en) * 2001-05-09 2003-07-15 Clare Micronix Integrated Systems, Inc. Matrix element voltage sensing for precharge
GB2386462A (en) * 2002-03-14 2003-09-17 Cambridge Display Tech Ltd Display driver circuits
TWI256028B (en) * 2002-10-08 2006-06-01 Rohm Co Ltd Organic EL element drive circuit and organic EL display device using the same drive circuit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5789986U (ja) * 1980-11-20 1982-06-03
JP2001136248A (ja) * 1999-11-05 2001-05-18 Matsushita Electric Ind Co Ltd 折畳式携帯電話装置
JP2001326710A (ja) * 2000-05-17 2001-11-22 Nec Corp 折り畳み式携帯通信装置
JP2002320006A (ja) * 2001-04-23 2002-10-31 Nec Saitama Ltd 折り畳み型携帯電話機
JP2004109595A (ja) * 2002-09-19 2004-04-08 Melco Display Technology Kk 表示装置およびその駆動方法
JP2004126257A (ja) * 2002-10-03 2004-04-22 Nec Electronics Corp 携帯型電子機器の表示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012133372A (ja) * 2004-05-21 2012-07-12 Semiconductor Energy Lab Co Ltd 表示装置
US8681140B2 (en) 2004-05-21 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus having the same
JP2007310381A (ja) * 2006-05-16 2007-11-29 Samsung Sdi Co Ltd 有機発光表示装置、および有機発光表示装置の電源供給装置
WO2014203564A1 (ja) * 2013-06-20 2014-12-24 シャープ株式会社 マルチディスプレイシステム、ドライバ装置、およびマルチパネル表示装置の駆動方法
JP2016111011A (ja) * 2014-12-03 2016-06-20 パナソニックIpマネジメント株式会社 表示装置

Also Published As

Publication number Publication date
CN100442340C (zh) 2008-12-10
TW200603049A (en) 2006-01-16
JP5124137B2 (ja) 2013-01-23
US20070200812A1 (en) 2007-08-30
CN1930602A (zh) 2007-03-14
TWI283848B (en) 2007-07-11
KR100846531B1 (ko) 2008-07-15
KR20060129419A (ko) 2006-12-15
JPWO2005088595A1 (ja) 2008-01-31

Similar Documents

Publication Publication Date Title
WO2005088595A1 (ja) 有機el表示装置
JP5124138B2 (ja) 有機el表示装置
JP4977460B2 (ja) 有機el駆動回路および有機el表示装置
EP1193675A2 (en) Method for driving an electro-optical device, organic electroluminescent display device, and electronic apparatus
TW201942895A (zh) 半導體裝置
US20090309824A1 (en) Discharge circuit and display device with the same
US11798482B2 (en) Gate driver and organic light emitting display device including the same
KR20170098882A (ko) 디스플레이 패널 그리고 디스플레이 패널을 위한 구동 회로
US20020163324A1 (en) Decoder capable of being employed in a resistance-array converting apparatus
KR20040007306A (ko) 디스플레이 소자 구동 회로 및 디스플레이 장치
US20020175905A1 (en) Driving circuit and display comprising the same
US7046224B2 (en) Display device driver, display device and driving method thereof
JP2005031501A (ja) フラットディスプレイ装置及び集積回路
JP3875173B2 (ja) 有機el駆動回路およびこれを用いる有機el表示装置
JP2006011402A (ja) 有機el駆動回路および有機el表示装置
US20030184535A1 (en) Display panel drive circuitry
JP3653568B2 (ja) 有機el駆動回路および有機el表示装置
JP3688693B2 (ja) 表示素子駆動回路および表示装置
US20060290612A1 (en) Current sample-and-hold circuit and display device including the same
TWI411988B (zh) 寄存器電路及顯示裝置電路
JP3970779B2 (ja) 有機el駆動回路および有機el表示装置
JP2004354970A (ja) 半導体回路装置
EP1605431A1 (en) Active-matrix display device with reduced number of electrodes
JP2007082263A (ja) 半導体表示装置
JP2004361575A (ja) 電流生成供給回路及びその制御方法並びに該電流生成供給回路を備えた表示装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006510962

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 1020067017510

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 10592143

Country of ref document: US

Ref document number: 2007200812

Country of ref document: US

Ref document number: 200580007547.3

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Ref document number: DE

WWP Wipo information: published in national office

Ref document number: 1020067017510

Country of ref document: KR

122 Ep: pct application non-entry in european phase
WWP Wipo information: published in national office

Ref document number: 10592143

Country of ref document: US