WO2003067604A2 - Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte - Google Patents

Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte Download PDF

Info

Publication number
WO2003067604A2
WO2003067604A2 PCT/DE2003/000100 DE0300100W WO03067604A2 WO 2003067604 A2 WO2003067604 A2 WO 2003067604A2 DE 0300100 W DE0300100 W DE 0300100W WO 03067604 A2 WO03067604 A2 WO 03067604A2
Authority
WO
WIPO (PCT)
Prior art keywords
memory element
circuit board
arrangement according
circuit arrangement
memory
Prior art date
Application number
PCT/DE2003/000100
Other languages
English (en)
French (fr)
Other versions
WO2003067604A3 (de
Inventor
Gunther Breu
Hans-Joachim Diehm
Wolfgang Gutbrod
Friedhelm Heinke
Mathias Kuhn
Original Assignee
Conti Temic Microelectronic Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Conti Temic Microelectronic Gmbh filed Critical Conti Temic Microelectronic Gmbh
Priority to EP03704211A priority Critical patent/EP1472699A2/de
Publication of WO2003067604A2 publication Critical patent/WO2003067604A2/de
Publication of WO2003067604A3 publication Critical patent/WO2003067604A3/de

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/57Protection from inspection, reverse engineering or tampering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • Circuit arrangement with a circuit board equipped with a programmable memory element
  • the invention relates to a circuit arrangement with a printed circuit board which is equipped with a programmable memory element.
  • circuit arrangements are used in circuit technology to perform certain functions.
  • the functions are determined by the data stored in the memory elements and can be changed by reprogramming the memory elements. A modification of the saved
  • the invention is therefore based on the object of specifying a circuit arrangement with a programmable memory element which has a high level of security against an unauthorized modification of its mode of operation.
  • the circuit arrangement according to the invention has a circuit board equipped with a programmable memory element, the memory element having at least one connection via which it is programmable and which is connected to at least one conductor track of the circuit board. This at least one
  • connection and each interconnect connected to it are arranged so that they are not accessible without destroying the circuit arrangement and can not be contacted.
  • the circuit board is preferably glued to a circuit board carrier and the memory element is arranged on the adhesive side of the circuit board between the circuit board and the circuit board carrier.
  • the conductor tracks of the circuit board, via which the memory element can be programmed, are advantageously also arranged on the adhesive side of the circuit board or are located on an intermediate layer within the circuit board.
  • the storage element is preferably designed such that its connections are arranged on its side facing the printed circuit board, so that they are no longer accessible after soldering.
  • a microcontroller or microprocessor is preferably provided for programming the memory element, the connections of which are concealed, as in the case of the memory element, and which are not accessible from the outside without destroying the circuit arrangement.
  • the circuit arrangement according to the invention is ideally suited for use as a control device in a motor vehicle and inexpensively prevents unauthorized tuning of the engine.
  • FIG. 1 shows an exploded view of the circuit arrangement according to the invention
  • FIG. 2 shows a basic illustration of a memory element from the circuit arrangement according to FIG. 1.
  • the circuit arrangement according to FIG. 1 is used in a motor vehicle as a control unit for engine control. It comprises a printed circuit board 2, which is equipped with components on both sides, and a printed circuit board carrier 4.
  • One of the components is designed as a memory element 10 with non-volatile memory (flash memory). This has a number of connections via which data can be written into its memory and which are connected to a microprocessor 11 via conductor tracks 30, 31, 32.
  • the memory element 10, the conductor tracks 30, 31, 32 connected to the connections of the memory element 10 and the microprocessor 11 are arranged on the side of the circuit board 2 facing the circuit board carrier 4. After the components have been soldered, the circuit board 2 is glued to the circuit board carrier 4 in such a way that the memory element 10, the microprocessor 11 and the conductor tracks
  • the printed circuit board carrier 4 has corresponding bulges or depressions for receiving the memory element 10 and the microprocessor 11.
  • the adhesive connection is made so firm that a non-destructive separation of the printed circuit board 2 from the printed circuit board support 4 is no longer possible. After gluing, non-destructive contacting of the connections of the memory element 1 0 is no longer possible. It is therefore also no longer possible to reprogram the memory element 10 by directly contacting its connections or by contacting its connections via the conductor tracks 30, 31, 32 or via the connections of the microprocessor 11.
  • Figure 2 shows a perspective view of a component with a BGA housing. According to the figure, this component has on its lower side a multiplicity of connections arranged in a matrix, on which solder in the form of small balls is applied. During the soldering process, these balls are melted and connect to corresponding connection surfaces provided on the printed circuit board.
  • the memory element 10 is designed as a component with a BGA housing or as a CSP component, then it can also be arranged on the side of the printed circuit board 2 opposite the printed circuit board carrier 4.
  • the conductor tracks 30, 31, 32, via which the memory element 10 can be programmed, are then through-plated-through holes with the corresponding connections of the memory element 1 0 connected, the plated-through holes below the saliva element 10 and thus to be provided at a point not accessible from the outside.
  • the microprocessor 11 is designed as a component with a BGA housing or as a CSP component. However, since in such an arrangement manipulation of the memory content by unsoldering the memory element 10,
  • Reading out and modifying the memory content writing the modified memory content into the memory element 10 or into a new memory element and soldering the memory element 10 or the new memory element onto the printed circuit board 2 would still be conceivable, but this would involve considerable work and the risk of the conductor tracks 30 being destroyed, 31, 32 would be connected during the unsoldering process, it is recommended to arrange the memory element 10 and the microprocessor 11 as shown in FIG. 1 on the adhesive side of the printed circuit board 2. Access to the content of the memory element 1 0 is then no longer possible without destroying the assembly.
  • the measures described are only intended to prevent unauthorized programming of the memory element 10.
  • the manufacturer of the circuit arrangement is authorized to program the memory element 10 and he can also do this by programming the memory element 10 or the corresponding conductor tracks while still freely accessible during the manufacturing process before the circuit board 2 is glued to the circuit board carrier 4. After gluing, on the other hand, programming is only possible via the microprocessor 11, but only if appropriate algorithms have been implemented.
  • a passwor ⁇ is then tausêt made to prevent an unauthorized reprogramming of the memory element 10th

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Storage Device Security (AREA)

Abstract

Schaltungsanordnungen mit programmierbaren Speicherelementen werden in der Schaltungstechnik zur Erfüllung bestimmter Funktionen eingesetzt. Die Funktionen werden dabei durch die in den Speicherelementen hinterlegten Daten bestimmt und lassen sich durch Umprogrammieren der Speicherelemente abändern. Die neue Schaltungsanordnung soll eine nicht autorisierte Umprogrammierung der Speicherelemente verhindern. Dies wird bei der neuen Schaltungsanordnung dadurch erreicht, dass mindestens ein Anschluss des Speicherelementes, der zur Programmierung des Speicherelements vorgesehen ist, und jede mit diesem Anschluss verbunden Leiterbahn der Leiterplate derart verdeckt angeordnet sind, dass eine zerstörungsfreie Kontaktierung dieses Anschlusses und der damit verbundenen Leiterbahn nicht möglich ist.

Description

Beschreibung
Schaltungsanordnung mit einer mit einem programmierbaren Speicherelement bestückten Leiterplatte
Die Erfindung betrifft eine Schaltungsanordnung mit einer Leiterplatte, welche mit einem programmierbaren Speicherelement bestückt ist.
Derartige Schaltungsanordnungen werden in der Schaltungstechnik zur Erfüllung bestimmter Funktionen eingesetzt. Die Funktionen werden dabei durch die in den Speicherelementen hinterlegten Daten bestimmt und lassen sich durch Umpro- grammieren der Speicherelemente abändern. Eine Abänderung der gespeicherten
Daten durch nicht autorisierte Personen ist jedoch häufig unerwünscht. Insbesondere beim Einsatz derartiger Schaltungsanordnungen in Kraftfahrzeugen zur Motorsteuerung könnten sicherheitsrelevante Funktionen wie z. B. eine Drehzahlbegrenzung durch Umprogrammierung der Speicherelemente außer Kraft gesetzt wer- den.
Der Erfindung liegt daher die Aufgabe zugrunde, eine Schaltungsanordnung mit einem programmierbaren Speicherelement anzugeben, die eine hohe Sicherheit gegenüber einer nichtautorisierten Abänderung ihrer Funktionsweise aufweist.
Die Aufgabe wird erfindungemäß durch die Merkmale des Patentanspruchs 1 gelöst. Vorteilhafte Ausgestaltungen und Weiterbildungen ergeben sich aus den Unteransprüchen.
Die erfindungsgemäße Schaltungsanordnung weist eine mit einem programmierbaren Speicherelement bestückte Leiterplatte auf, wobei das Speicherelement mindestens einen Anschluß aufweist, über den es programmierbar ist und der mit min- destens einer Leiterbahn der Leiterplatte verbunden ist. Dieser mindestens eine
Anschluß und jede mit ihm verbundene Leiterbahn sind dabei derart verdeckt angeordnet, daß sie ohne Zerstörung der Schaltungsanordnung nicht zugänglich sind und damit nicht kontaktiert werden können. Vorzugsweise ist die Leiterplatte mit einem Leiterplattenträger verklebt und das Speicherelement an der Klebeseite der Leiterplatte zwischen der Leiterplatte und dem Leiterplattenträger angeordnet. Vorteilhafterweise sind auch die Leiterbahnen der Leiterplatte, über die das Speicherelement programmierbar ist, auf der Klebesei- te der Leiterplatte angeordnet oder befinden sich auf einer Zwischenlage innerhalb der Leiterplatte.
Vorzugsweise ist das Speicherelement derart ausgeführt, daß seine Anschlüsse auf seiner der Leiterplatte zugewandten Seite angeordnet sind, so daß sie nach dem Verlöten nicht mehr zugänglich sind.
Vorzugsweise ist zur Programmierung des Speicherelements ein Mikrokontroller oder Mikroprozessor vorgesehen, dessen Anschlüsse wie beim Speicherelement verdeckt angeordnet sind und die, ohne die Schaltungsanordnung zu zerstören, von Außen nicht zugänglich sind.
Die erfindungsgemäße Schaltungsanordnung ist bestens für den Einsatz als Steuer- gerät in einem Kraftfahrzeug geeignet und verhindert auf kostengünstige Weise ein unerlaubtes Tunen des Motors.
Die Erfindung wird nachfolgend anhand eines Ausführungsbeispiels und der Figuren näher erläutert. Es zeigen:
Figur 1 eine Explosionsdarstellung der erfindungsgemäßen Schaltungsanord- nung,
Figur 2 eine Prinzipdarstellung eines Speicherelements aus der Schaltungsanordnung gemäß Figur 1.
Die Schaltungsanordnung gemäß Figur 1 wird in einem Kraftfahrzeug als Steuergerät zur Motorsteuerung eingesetzt. Sie umfaßt eine Leiterplatte 2, die auf beiden Seiten mit Bauelementen bestückt ist, sowie einen Leiterplattenträger 4. Eines der Bauelemente ist als Speicherelement 10 mit nichtflüchtigem Speicher (Flash-Memory) ausgeführt. Dieses weist mehrere Anschlüsse auf, über die Daten in seinen Speicher geschrieben werden können und die über Leiterbahnen 30, 31 , 32, mit einem Mikroprozessor 1 1 verbunden sind. Das Speicherelement 10, die mit den Anschlüssen des Speicherelements 1 0 verbundenen Leiterbahnen 30, 31 , 32 und der Mikroprozessor 1 1 sind auf der dem Leiterplattenträger 4 zugewandten Seite der Leiterplatte 2 angeordnet. Nach dem Verlöten der Bauteile wird die Leiterplatte 2 mit dem Leiterplattenträger 4 derart verklebt, daß das Speicherelement 10, der Mikroprozessor 1 1 und die Leiterbahnen
30, 31 , 32, über die das Speicherelement 1 0 programmierbar ist, zwischen der Leiterplatte 2 und dem Leiterplattenträger 4 liegen. Der Leiterplattenträger 4 weist dazu entsprechende Wölbungen oder Vertiefungen zur Aufnahme des Speicherelements 10 und des Mikroprozessors 1 1 auf. Die Klebeverbindung ist derart fest aus- geführt, daß eine zerstörungsfreie Trennung der Leiterplatte 2 vom Leiterplattenträger 4 nicht mehr möglich ist. Nach dem Verkleben ist somit eine zerstörungsfreie Kontaktierung der Anschlüsse des Speicherelements 1 0 nicht mehr möglich. Damit ist es auch nicht mehr möglich, das Speicherelement 10 durch eine direkte Kontaktierung seiner Anschlüsse oder durch eine Kontaktierung seiner Anschlüsse über die Leiterbahnen 30, 31 , 32 oder über die Anschlüsse des Mikroprozessors 1 1 umzuprogrammieren.
Das Speicherelement 1 0 kann als Bauelement mit sogenanntem BGA-Gehäuse (BGA = Ball Grid Array) oder als sogenanntes CSP-Bauelement (CSP = Chip Scale Packa- ge) ausgeführt sein. Gleiches gilt auch für den Mikroprozessor 1 1 . Bei derartigen Bauelementen sind die Anschlüsse an der der Leiterplatte zugewandten unteren
Bauelementeseite vorgesehen und nach dem Verlöten der Bauelemente von Außen nicht mehr zugänglich.
Figur 2 zeigt eine perspektivische Darstellung eines Bauelements mit einem BGA- Gehäuse. Gemäß der Figur weist dieses Bauelement auf seiner unteren Seite eine Vielzahl von matrixförmig angeordneten Anschlüssen auf, auf denen Lötmittel in Form von kleinen Kugeln aufgebracht ist. Beim Lötvorgang werden diese Kugeln angeschmolzen und verbinden sich mit entsprechenden auf der Leiterplatte vorgesehenen Anschlußflächen.
Wenn das Speicherelement 1 0 als Bauelement mit BGA-Gehäuse oder als CSP- Bauelement ausgeführt ist, dann kann es auch auf der dem Leiterplattenträger 4 gegenüberliegenden Seite der Leiterplatte 2 angeordnet sein. Die Leiterbahnen 30, 31 , 32, über die das Speicherelement 10 programmierbar ist, sind dann über Durchkontaktierungen mit den entsprechenden Anschlüssen des Speicherelements 1 0 verbunden, wobei die Durchkontaktierungen unterhalb des Speichelelements 10 und damit an einer von Außen nicht zugänglichen Stelle vorzusehen sind. Gleiches gilt auch für den Fall, daß der Mikroprozessor 1 1 als Bauelement mit BGA-Gehäuse oder als CSP- Bauelement ausgeführt ist. Da aber bei einer derartigen Anordnung eine Manipulation des Speicherinhalts durch Auslöten des Speicherelements 10,
Auslesen und Abänderung des Speicherinhalts, Schreiben des abgeänderten Speicherinhalts in das Speicherelement 10 oder in ein neues Speicherelement und Einlöten des Speicherelements 10 oder des neuen Speicherelements auf die Leiterplatte 2 dennoch denkbar wäre, was aber mit erheblichem Arbeitsaufwand und dem Risiko einer Zerstörung der Leiterbahnen 30, 31 , 32 beim Auslötvorgang verbunden wäre, empfiehlt es sich das Speicherelement 10 und den Mikroprozessor 1 1 wie in Figur 1 dargestellt auf der Klebeseite der Leiterplatte 2 anzuordnen. Ein Zugriff auf den Inhalt des Speicherelements 1 0 ist dann ohne Zerstörung der Baugruppe nicht mehr möglich.
Es ist nicht zwingend erforderlich, daß sämtliche Leiterbahnen 30, 31 , 32, über die das Speicherelement 10 programmierbar ist, zwischen der Leiterplatte 2 und dem Leiterplattenträger 4 angeordnet sind, es reicht, wenn nur einige dieser Leiterbahnen 30, 31 , 32 verdeckt angeordnet sind, da eine sinnvolle Umprogrammierung des Speicherelements 10 bereits dann verhindert wird, wenn einige der zur Programmie- rung benötigten Anschlüsse des Speicherelements 10 von Außen zerstörungsfrei nicht mehr zugänglich sind.
Die beschriebenen Maßnahmen sollen lediglich eine nichtautorisierte Programmierung des Speicherelements 10 verhindern. Der Hersteller der Schaltungsanordnung ist zur Programmierung des Speicherelements 10 berechtigt und er kann dies auch tun, indem er während des Herstellungsprozesses vor dem Verkleben der Leiterplatte 2 mit dem Leiterplattenträger 4 die Programmierung durch Kontaktierung dann noch frei zugänglichen Anschlüsse Speicherelements 10 oder der entsprechenden Leiterbahnen vornimmt. Nach dem Verkleben ist eine Programmierung hingegen nur noch über den Mikroprozessor 1 1 möglich, jedoch nur dann, wenn entsprechende Algorithmen implementiert sind. Vorteilhafterweise wird dann auch eine Paßwor¬ tauswertung vorgenommen, um eine unberechtigte Umprogrammierung des Speicherelements 10 zu verhindern.

Claims

Patentansprüche
1. Schaltungsanordnung mit einer mit einem programmierbaren Speicherelement (1 0) bestückten Leiterplatte (2), bei der das Speicherelement (10) zwischen einem Leiterplattenträger (4) und der Leiterplatte (2) angeordnet ist und mindestens ein zur Programmierung des Speicherelements (10) vorgesehener Anschluss des Speicherelements (10) und jede mit diesem Anschluss verbundene Leiterbahn (30,31 ,32) der Leiterplatte (2) verdeckt angeordnet sind.
2. Schaltungsanordnung nach Anspruch 1 , dadurch gekennzeichnet, dass die Leiterplatte (2) mit einem Leiterplattenträger (4) verklebt ist.
3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß die Leiterbahnen (30, 31 , 32) der Leiterplatte (2), über die das Speicherelement (1 0) programmierbar ist, auf der mit dem Leiterplattenträger (4) verklebten Seite der Leiter- platte (2) angeordnet sind.
4. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Leiterbahnen (30, 31 , 32) der Leiterplatte (2), über die das Speicherelement (10) programmierbar ist, auf einer Zwischenlage innerhalb des Leiterplattenträgers (4) angeordnet sind.
5. Schaltungsanordnung nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, daß das Speicherelement (10) derart ausgeführt ist, daß seine Anschlüsse auf seiner der Leiterplatte (2) zugewandten Seite vorgesehen sind.
6. Schaltungsanordnung nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, daß das Speicherelement (10) einen nichtflüchtigen Speicher aufweist.
7. Schaltungsanordnung nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, daß zur Programmierung des Speicherelements (10) ein Mikrokontroller (1 1 ) oder Mikroprozessor vorgesehen ist, dessen Anschlüsse derart verdeckt angeordnet sind, daß sie zerstörungsfrei nicht kontaktierbar sind.
8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß der Mikrokontroller (1 1 ) oder Mikroprozessor zwischen dem Leiterplattenträger (4) und der Leiterplatte (2) angeordnet ist.
9. Schaltungsanordnung nach Anspruch 7 oder 8, dadurch gekennzeichnet, daß Mikrokontroller (1 1 ) oder Mikroprozessor derart ausgeführt ist, daß seine Anschlüsse auf seiner der Leiterplatte (2) zugewandten Seite vorgesehen sind.
10. Verwendung des Schaltungsanordnung nach einem der vorherigen Ansprüche als Steuergerät in einem Kraftfahrzeug.
PCT/DE2003/000100 2002-02-08 2003-01-16 Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte WO2003067604A2 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP03704211A EP1472699A2 (de) 2002-02-08 2003-01-16 Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10205208A DE10205208A1 (de) 2002-02-08 2002-02-08 Schaltungsanordnung mit einer mit einem programmierbaren Speicherelement bestückten Leiterplatte
DE10205208.5 2002-02-08

Publications (2)

Publication Number Publication Date
WO2003067604A2 true WO2003067604A2 (de) 2003-08-14
WO2003067604A3 WO2003067604A3 (de) 2003-12-11

Family

ID=27634809

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE2003/000100 WO2003067604A2 (de) 2002-02-08 2003-01-16 Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte

Country Status (4)

Country Link
US (1) US7218529B2 (de)
EP (1) EP1472699A2 (de)
DE (1) DE10205208A1 (de)
WO (1) WO2003067604A2 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8351213B2 (en) * 2006-05-26 2013-01-08 Brian Gorrell Electrical assembly

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0417648A2 (de) * 1989-09-09 1991-03-20 Mitsubishi Denki Kabushiki Kaisha Karte mit integrierter Schaltung
EP0510433A2 (de) * 1991-04-26 1992-10-28 Hughes Aircraft Company Geschützte Schaltungsstruktur
US5233505A (en) * 1991-12-30 1993-08-03 Yeng-Ming Chang Security device for protecting electronically-stored data
DE19512266A1 (de) * 1994-09-23 1996-03-28 Rainer Jacob Vorrichtung zum Schutz einer elektronischen Schaltung vor Manipulation
DE19511775C1 (de) * 1995-03-30 1996-10-17 Siemens Ag Trägermodul, insb. zum Einbau in einen kartenförmigen Datenträger, mit Schutz gegen die Untersuchung geheimer Bestandteile
EP0827203A2 (de) * 1996-08-20 1998-03-04 International Business Machines Corporation Taktversiebungsminimalisierungssystem für integrierte Schaltungen
US5824571A (en) * 1995-12-20 1998-10-20 Intel Corporation Multi-layered contacting for securing integrated circuits
US6233339B1 (en) * 1996-10-25 2001-05-15 Fuji Xerox Co., Ltd. Physical property based cryptographics
US6273339B1 (en) * 1999-08-30 2001-08-14 Micron Technology, Inc. Tamper resistant smart card and method of protecting data in a smart card

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4604644A (en) * 1985-01-28 1986-08-05 International Business Machines Corporation Solder interconnection structure for joining semiconductor devices to substrates that have improved fatigue life, and process for making
JP3400877B2 (ja) * 1994-12-14 2003-04-28 三菱電機株式会社 半導体装置及びその製造方法
US5909056A (en) * 1997-06-03 1999-06-01 Lsi Logic Corporation High performance heat spreader for flip chip packages
JPH1131784A (ja) * 1997-07-10 1999-02-02 Rohm Co Ltd 非接触icカード
US6448665B1 (en) * 1997-10-15 2002-09-10 Kabushiki Kaisha Toshiba Semiconductor package and manufacturing method thereof
US6191360B1 (en) * 1999-04-26 2001-02-20 Advanced Semiconductor Engineering, Inc. Thermally enhanced BGA package
US6366467B1 (en) * 2000-03-31 2002-04-02 Intel Corporation Dual-socket interposer and method of fabrication therefor
WO2001093275A1 (en) * 2000-05-30 2001-12-06 Hitachi,Ltd Semiconductor device and mobile communication terminal
US6566748B1 (en) * 2000-07-13 2003-05-20 Fujitsu Limited Flip-chip semiconductor device having an improved reliability

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0417648A2 (de) * 1989-09-09 1991-03-20 Mitsubishi Denki Kabushiki Kaisha Karte mit integrierter Schaltung
EP0510433A2 (de) * 1991-04-26 1992-10-28 Hughes Aircraft Company Geschützte Schaltungsstruktur
US5233505A (en) * 1991-12-30 1993-08-03 Yeng-Ming Chang Security device for protecting electronically-stored data
DE19512266A1 (de) * 1994-09-23 1996-03-28 Rainer Jacob Vorrichtung zum Schutz einer elektronischen Schaltung vor Manipulation
DE19511775C1 (de) * 1995-03-30 1996-10-17 Siemens Ag Trägermodul, insb. zum Einbau in einen kartenförmigen Datenträger, mit Schutz gegen die Untersuchung geheimer Bestandteile
US5824571A (en) * 1995-12-20 1998-10-20 Intel Corporation Multi-layered contacting for securing integrated circuits
EP0827203A2 (de) * 1996-08-20 1998-03-04 International Business Machines Corporation Taktversiebungsminimalisierungssystem für integrierte Schaltungen
US6233339B1 (en) * 1996-10-25 2001-05-15 Fuji Xerox Co., Ltd. Physical property based cryptographics
US6273339B1 (en) * 1999-08-30 2001-08-14 Micron Technology, Inc. Tamper resistant smart card and method of protecting data in a smart card

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1472699A2 *

Also Published As

Publication number Publication date
DE10205208A1 (de) 2003-09-18
WO2003067604A3 (de) 2003-12-11
US7218529B2 (en) 2007-05-15
US20030151138A1 (en) 2003-08-14
EP1472699A2 (de) 2004-11-03

Similar Documents

Publication Publication Date Title
DE3326943C2 (de) Halbleiteranordnung
EP1152368B1 (de) Chipkarte
EP0710919A2 (de) Kontaktloses elektronisches Modul
WO1995024019A1 (de) Chipkarte mit mehreren mikrokontrollern
EP0996932B1 (de) Kontaktlos betreibbarer datenträger
DE10147140A1 (de) Chipkarte mit Display
DE3209914A1 (de) Hoergeraet mit einer verstaerkerschaltung
DE4244064A1 (de) Einrichtung für ein Fahrzeug
EP1930992A2 (de) Blockiervorrichtung gegen Fehlsteckungen bei Leiterplattensteckverbindern
WO2015052117A1 (de) Elektronische schaltung
WO2003067604A2 (de) Schaltungsanordnung mit einer mit einem programmierbaren speicherelement bestückten leiterplatte
EP0938749B1 (de) Integrierte schaltung mit einem diese in sich aufnehmenden gehäuse
EP1905130A1 (de) Kontaktfeder in einem trägerrahmen eines antennenverstärkers eines fahrzeuges
EP0992065B1 (de) Folie als träger von integrierten schaltungen
DE60201537T2 (de) Elektrische verbindungsanordnung für elektronische bauteile
DE102004010299B4 (de) Infrarot-Empfänger-Chip
WO2005074344A1 (de) Vorrichtung zur schüttelfesten aufnahme von elektrischen sonderbauelementen und/oder elektrischen schaltungen
DE19924198A1 (de) Tochterplatine zum Einsetzen in eine Mutterplatine
EP2874476B1 (de) Basisleiterplatte, Modulleiterplatte und Leiterplattenanordnung mit einer Basisleiterplatte und einer Modulleiterplatte
DE19833248A1 (de) Vorrichtung zum Führen und Massekontaktieren von Leiterplatten
DE10122701A1 (de) Schaltungsmodul
DE10320988A1 (de) Schaltungsarchitektur für einen Fahrzeugscheinwerferschalter
WO2022122536A1 (de) Leiterplatte für elektronische schaltungen
DE10246350A1 (de) Vorrichtung zur Aufnahme und Kontaktierung von zwei kontaktbehafteten Chipkarten
DE29617603U1 (de) Steuergerät für ein Kraftfahrzeug

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT SE SI SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2003704211

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2003704211

Country of ref document: EP