WO1988009034A3 - Amplificateur de lecture - Google Patents

Amplificateur de lecture Download PDF

Info

Publication number
WO1988009034A3
WO1988009034A3 PCT/US1987/003277 US8703277W WO8809034A3 WO 1988009034 A3 WO1988009034 A3 WO 1988009034A3 US 8703277 W US8703277 W US 8703277W WO 8809034 A3 WO8809034 A3 WO 8809034A3
Authority
WO
WIPO (PCT)
Prior art keywords
mosfets
mosfet
sense amplifier
gates
amplifier
Prior art date
Application number
PCT/US1987/003277
Other languages
English (en)
Other versions
WO1988009034A2 (fr
Inventor
Douglas Garde
Original Assignee
Analog Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analog Devices Inc filed Critical Analog Devices Inc
Priority to JP88501188A priority Critical patent/JPH02503606A/ja
Priority to AT88900970T priority patent/ATE76218T1/de
Priority to DE8888900970T priority patent/DE3779139D1/de
Publication of WO1988009034A2 publication Critical patent/WO1988009034A2/fr
Publication of WO1988009034A3 publication Critical patent/WO1988009034A3/fr

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/062Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dram (AREA)
  • Amplifiers (AREA)
  • Variable-Direction Aerials And Aerial Arrays (AREA)
  • Facsimile Heads (AREA)

Abstract

Un amplificateur de lecture de type MOS comporte une entrée différentielle et une sortie à une seule extrémité et est formé uniquement de six transistors de type MOS. L'entrée de non-inversion de l'amplificateur est connectée aux portes des premier et deuxième transistors à effet de champ de type MOS. Les drains des premier et deuxième transistors à effet de champ de type MOS. Le drain du troisième transistor à effet de champ de type MOS est connecté aux sources des deuxième et sixième transistors à effet de champ de type MOS; et la source du troisième transistor à effet de champ de type MOS est connectée à la tension d'alimentation positive. Le drain du quatrième transistor à effet de champ de type MOS est connecté aux sources des premier et cinquième transistors à effet de champ de type MOS. La source du quatrième transistor à effet de champ de type MOS est connectée à la terre. L'entrée d'inversion de l'amplificateur de lecture est connectée aux portes des premier et sixième transistors à effet de champ de type MOS. Les drains des cinquième et sixième transistors à effet de champ de type MOS sont connectés les uns aux autres et forment le terminus de sortie de l'amplificateur. Les premier, quatrième et cinquième transistors à effet de champ de type MOS sont constitués par des dispositifs avec un nombre n de canaux, alors que les deuxième, troisième et sixième transistors à effet de champ de type MOS sont constitués par des dispositifs avec un nombre p de canaux.
PCT/US1987/003277 1987-05-15 1987-12-10 Amplificateur de lecture WO1988009034A2 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP88501188A JPH02503606A (ja) 1987-05-15 1987-12-10 センス増幅器
AT88900970T ATE76218T1 (de) 1987-05-15 1987-12-10 Leseverstaerker.
DE8888900970T DE3779139D1 (de) 1987-05-15 1987-12-10 Leseverstaerker.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US5108587A 1987-05-15 1987-05-15
US051,085 1987-05-15

Publications (2)

Publication Number Publication Date
WO1988009034A2 WO1988009034A2 (fr) 1988-11-17
WO1988009034A3 true WO1988009034A3 (fr) 1989-01-12

Family

ID=21969239

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/US1987/003277 WO1988009034A2 (fr) 1987-05-15 1987-12-10 Amplificateur de lecture

Country Status (5)

Country Link
EP (1) EP0393027B1 (fr)
JP (1) JPH02503606A (fr)
AT (1) ATE76218T1 (fr)
DE (1) DE3779139D1 (fr)
WO (1) WO1988009034A2 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2583606B2 (ja) * 1989-05-16 1997-02-19 富士通株式会社 センスアンプ回路
JPH03100996A (ja) * 1989-09-12 1991-04-25 Toshiba Micro Electron Kk 増幅回路
US5293515A (en) * 1989-09-12 1994-03-08 Kabushiki Kaisha Toshiba Amplifier circuit having two inverters
JP5680819B2 (ja) * 2008-08-29 2015-03-04 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. センスアンプ回路及び半導体記憶装置
JP5518313B2 (ja) * 2008-08-29 2014-06-11 ピーエスフォー ルクスコ エスエイアールエル センスアンプ回路及び半導体記憶装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Patent Abstracts of Japan, volume 5, no. 165 (P-85)(837), 22 October 1981; & JP-A-5694574 (TOKYO SHIBAURA DENKI K.K.) 31 July 1981 *
Patent Abstracts of Japan, volume 7, no. 150 (P-207)(1295), 30 June 1983; & JP-A-5860486 (HITACHI SEISAKUSHO K.K.) 9 April 1983 *

Also Published As

Publication number Publication date
JPH02503606A (ja) 1990-10-25
EP0393027B1 (fr) 1992-05-13
ATE76218T1 (de) 1992-05-15
EP0393027A1 (fr) 1990-10-24
DE3779139D1 (de) 1992-06-17
WO1988009034A2 (fr) 1988-11-17

Similar Documents

Publication Publication Date Title
DE68921599D1 (de) Verstärkungstaktsignalgenerator.
EP0570584A4 (fr)
EP0250947A3 (fr) Porte logique Bimos
TW285771B (en) A complementary signal differential amplifier and a semiconductor memory device which have the complementary signal differential amplifier inside
EP0370814A3 (fr) Comparateur à verrouillage à suppression de décalage
EP0270219A3 (fr) Porte parallèle OU EXCLUSIF et OU/NON EXCLUSIF à configuration réduite
WO1988009034A3 (fr) Amplificateur de lecture
DE3485235D1 (de) Eingangssignalpegelwandler fuer eine mos-digitalschaltung.
DE59206670D1 (de) CMOS-Pufferschaltung
TW367653B (en) Division circuit of 4/5
EP0228843A3 (fr) Amplificateur à transistors à effet de champ
EP0228216A3 (fr) Amplificateur différentiel
KR890700970A (ko) Mos트랜지스터를 가진 게이트회로
EP0097825A3 (fr) Amplificateur à transistors avec source de courant constant
EP0335102A3 (fr) Etage à MOS à grande impédance d'entrée, en particulier pour circuits intégrés
IT1201852B (it) Amplificatore differenziale utilizzante transistori mos con canale dello stesso tipo
DE3684981D1 (de) Sowohl als n-kanal-mos-transistor als auch als p-kanal-mos-transistor verwendbare mos-leistungsvorrichtung.
EP0114061A3 (fr) Dispositif semi-conducteur comportant des structures CMOS
JPS5693406A (en) Differential amplifier
ATE58035T1 (de) Signalumsetzschaltung.
JPS57183119A (en) Schmitt circuit
HK77694A (en) Decoder realisable as an integrated circuit
JPS6424629A (en) Inverter circuit for oscillation
RU95113910A (ru) Дифференциальный усилитель на кмдп транзисторах
JPS62109512U (fr)

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): JP

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE CH DE FR GB IT LU NL SE

AK Designated states

Kind code of ref document: A3

Designated state(s): JP

AL Designated countries for regional patents

Kind code of ref document: A3

Designated state(s): AT BE CH DE FR GB IT LU NL SE

WWE Wipo information: entry into national phase

Ref document number: 1988900970

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1988900970

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1988900970

Country of ref document: EP