Завадозахищений цифровий фазовий дискримінатор містить послідовно з'єднані формувач першої вхідної імпульсної послідовності, вхід якого є першим входом пристрою, двійковий лічильник імпульсів, K-виходів якого з'єднані з відповідними K-входами статичного регістра, при цьому вихід формувача першої вхідної імпульсної послідовності підключений також до першого входу блока прив'язки імпульсів вхідної імпульсної послідовності, другий вхід якого з'єднаний з k-м виходом додаткового двійкового лічильника, рахунковий вхід якого з'єднаний з виходом формувача другої вхідної послідовності, вхід якого є другим входом пристрою, причому вихід блока прив'язки імпульсів вхідної імпульсної послідовності з'єднаний з входом запису статичного регістра, K-виходів якого з'єднані з відповідними K-входами додаткового статичного регістра, K-виходів якого є цифровими виходами пристрою, причому вхід читання додаткового статичного регістра з'єднаний з виходом блока прив'язки імпульсів зчитування, перший вхід якого також з'єднаний з виходом блока прив'язки імпульсів вхідної імпульсної послідовності, а другий вхід блока прив'язки імпульсів зчитування з'єднаний з виходом формувача вхідної імпульсної послідовності зчитування, вхід якого є входом асинхронного читання. Введений перетворювач двійкового коду на код Грея, K-входи якого з'єднані з відповідними K-виходами двійкового лічильника імпульсів, а K-виходи перетворювача двійкового коду на код Грея з'єднані з відповідними K-входами статичного регістра.The noise-protected digital phase discriminator comprises a series-connected first input pulse sequence driver, the input of which is the first input of the device, a binary pulse counter, the K-outputs of which are connected to the corresponding K-inputs of the static register, the output of the first input pulse sequence also to the first input of the pulse binding unit of the input pulse sequence, the second input of which is connected to the k-th output of the additional binary counter, the counting input of which is connected to the output of the shaper of the second input sequence, the input of which is the second input of the device. the pulse binding unit of the input pulse sequence is connected to the input of the static register, the K-outputs of which are connected to the corresponding K-inputs of the additional static register, the K-outputs of which are digital outputs of the device, and the reading of the additional static register connected to the output of the binding unit of the reading pulses, the first input of which also connected to the output of the pulse binding unit of the input pulse sequence, and the second input of the binding unit of the reading pulses is connected to the output of the shaper of the input pulse reading sequence, the input of which is the input of asynchronous reading. Introduced binary code converter to Gray code, the K-inputs of which are connected to the corresponding K-outputs of the binary pulse counter, and the K-outputs of the binary code converter to Gray code are connected to the corresponding K-inputs of the static register.