Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; перший і другий елементи І; перший і другий елементи АБО. Додатково введено третій і четвертий елементи І. При цьому стартостопний пристрій виконано на асинхронному RS-тригері. Замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох JK-тригерах зі входом асинхронної установки у нульовий стан. Перший JK-тригер має інверсні входи J і Κ. Другий JK-тригер має інверсні і прямі входи J і Κ, які об'єднано по І. Інверсні входи JK-тригерів з'єднано з виходом другого елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника. Прямі входи J і Κ другого JK-тригера з'єднано з інверсним виходом першого JK-тригера. Прямий вихід першого JK-тригера з'єднано з першими входами третього і четвертого елементів І, з другим входом першого елемента АБО, з першим і третім входами завантаження першого лічильника. Прямий вихід другого JK-тригера з'єднано з другим входом четвертого елемента І і третім входом першого елемента АБО. Другий вхід завантаження з'єднано з інверсним виходом першого JK-тригера, четвертий вхід завантаження з'єднано з рівнем логічної одиниці; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами другого елемента АБО. Тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вхід асинхронної установки в одиничний стан RS-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (F1), а вихід четвертого елемента І утворює вихід другої фази (F2) імпульсів.The two-phase pulse generator with reconfigured time parameters contains two binary counters, the first of which is reversible, tuned to the subtraction mode, which has a pulse input pulse output, overflow output, synchronous parallel load resolution input and digital input inputs asynchronous zero input, startup device containing a trigger with zero asynchronous input, and a sequence consisting of a series connected resistor and capacitor connected to the power source; the first and second elements I; the first and second elements OR. Additionally introduced the third and fourth elements of I. The startup device is made on an asynchronous RS-trigger. Instead of the second four-digit counter, a two-bit subtraction counter with the sequence of transitions 00-11-10-01-00, made on two JK triggers with the input of the asynchronous installation to zero, was introduced. The first JK trigger has inverted inputs J and Κ. The second JK flip-flop has inverted and direct inputs J and Κ, which are joined by I. The inverted inputs of the JK flip-flops are connected to the output of the second element OR and the input of the synchronous parallel load of the first counter. The direct inputs J and Κ of the second JK trigger are connected to the inverse output of the first JK trigger. The direct output of the first JK trigger is connected to the first inputs of the third and fourth elements I, to the second input of the first element OR, to the first and third inputs of the loading of the first counter. The direct output of the second JK trigger is connected to the second input of the fourth element I and the third input of the first element OR. The second load input is connected to the inverse output of the first JK trigger, the fourth load input is connected to the logic unit level; the outputs of the second, third and fourth digits of the first counter are connected to the inputs of the second element OR. The clock inputs of the first and second counters form the input of the shaper - the input of the filing of a periodic pulse sequence from the output of an external generator. The input of the asynchronous installation in a single state of the RS-trigger forms the input of the pulse startup; the output of the third element I forms the output of the first phase (F1), and the output of the fourth element I forms the output of the second phase (F2) of the pulses.