UA129201U - 2-stroke symmetric current amplifier - Google Patents

2-stroke symmetric current amplifier Download PDF

Info

Publication number
UA129201U
UA129201U UAU201804081U UAU201804081U UA129201U UA 129201 U UA129201 U UA 129201U UA U201804081 U UAU201804081 U UA U201804081U UA U201804081 U UAU201804081 U UA U201804081U UA 129201 U UA129201 U UA 129201U
Authority
UA
Ukraine
Prior art keywords
transistors
transistor
twenty
base
bus
Prior art date
Application number
UAU201804081U
Other languages
Ukrainian (uk)
Inventor
Олексій Дмитрович Азаров
Сергій Віталійович Богомолов
Роман Михайлович Медяний
Original Assignee
Вінницький Національний Технічний Університет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вінницький Національний Технічний Університет filed Critical Вінницький Національний Технічний Університет
Priority to UAU201804081U priority Critical patent/UA129201U/en
Publication of UA129201U publication Critical patent/UA129201U/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Двотактний симетричний підсилювач струму м містить два джерела струму, вхідну шину, шину нульового потенціалу, вихідну шину, шини додатного і від'ємного живлення, вісімнадцять транзисторів, причому вхідну шину з'єднано з емітерами третього і четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, бази третього і четвертого транзисторів з'єднано з базами першого і другого транзисторів відповідно, колектори першого і другого транзисторів з'єднано з виводами першого і другого джерела струму, перше і друге джерело струму з'єднані з шинами додатного і від'ємного живлення.Two-stroke symmetrical current amplifier m contains two current sources, input bus, zero potential bus, output bus, positive and negative power bus, eighteen transistors, and the input bus is connected to the emitters of the third and fourth transistors, emitters of the first and second transistors connected and connected to the bus of zero potential, the bases of the third and fourth transistors are connected to the bases of the first and second transistors, respectively, the collectors of the first and second transistors are connected to the terminals of the first and second jers The first and second current sources are connected to the positive and negative power buses.

Description

Корисна модель належить до імпульсної техніки і може бути використана в аналогово- цифрових перетворювачах і цифрових вимірювальних приладах.The useful model belongs to pulse technology and can be used in analog-to-digital converters and digital measuring devices.

Відомо двотактний симетричний підсилювач струму (Ризп-риїЇ атрійієг мій ситепі тітог5 ТОг деїегптіпіпа Ше диціезсепі орегаїйпу роїпі, Опіей бїаїе5 Раїєпі 3,852,678, Оес.3, 1974), який містить перше і друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, шість транзисторів, причому вхідну шину з'єднано з емітерами третього та четвертого транзисторів відповідно, колектори третього і четвертого транзисторів з'єднано з базами п'ятого і шостого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, а також з першими виводами першого і другого джерел струму, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, другі виводи першого і другого джерел струму та емітери п'ятого і шостого транзисторів з'єднано з шинами додатного і від'ємного живлення відповідно, колектори п'ятого і шостого транзисторів з'єднано з вихідною шиною.A two-stroke symmetrical current amplifier is known (Rizp-riiYi atriiieg mii sitepi titog5 TOg deiegptipippa She diciezsepi oregaiipu roipi, Opiei biaiie5 Raiiepi 3,852,678, Oes.3, 1974), which contains the first and second current sources, positive and negative power supply buses, input and output bus, bus of zero potential, six transistors, and the input bus is connected to the emitters of the third and fourth transistors, respectively, the collectors of the third and fourth transistors are connected to the bases of the fifth and sixth transistors, respectively, the bases of the third and fourth transistors are connected with the bases and collectors of the first and second transistors, respectively, as well as with the first terminals of the first and second current sources, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the second terminals of the first and second current sources and the emitters of the fifth and the sixth transistors are connected to the positive and negative supply buses, respectively, the collectors of the fifth and sixth transistors are connected to the output i tire

Недоліком пристрою є низький коефіцієнт підсилення, що обмежує галузь використання пристрою.The disadvantage of the device is a low amplification factor, which limits the field of use of the device.

За прототип вибрано двотактний симетричний підсилювач струму (патент України Мо 69736,A two-stroke symmetrical current amplifier was chosen as the prototype (patent of Ukraine Mo 69736,

НОЗК 5/24, 2058 1/01, 2011), який містить перше та друге джерело струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, вісімнадцяті" транзисторів, причому вхідну шину з'єднано з емітерами третього і четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектори третього і четвертого транзисторів з'єднано з базами п'ятого і шостого транзисторів та з колекторами сьомого та восьмого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, а також з першими виводами першого і другого джерел струму, другі виводи першого і другого джерел струму з'єднано з шинами додатного і від'ємного живлення відповідно, бази сьомого та восьмого транзисторів з'єднано з колекторами та базами дев'ятого та десятого транзисторів відповідно, а також з колекторами одинадцятого та дванадцятого транзисторів, а також з базами п'ятнадцятого та шістнадцятого транзисторів відповідно, емітери одинадцятого таNOZK 5/24, 2058 1/01, 2011), which contains the first and second current sources, positive and negative supply buses, input and output buses, zero potential bus, eighteen" transistors, and the input bus is connected to the emitters of the third and fourth transistors, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the collectors of the third and fourth transistors are connected to the bases of the fifth and sixth transistors and to the collectors of the seventh and eighth transistors, respectively, the bases of the third and fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, as well as to the first terminals of the first and second current sources, the second terminals of the first and second current sources are connected to the positive and negative power supply buses, respectively, the bases of the seventh and eighth transistors are connected to the collectors and bases of the ninth and tenth transistors, respectively, as well as to the collectors of the eleventh and twelfth transistors, as well as to the bases of five of the tenth and sixteenth transistors, respectively, the emitters of the eleventh and

Ко) дванадцятого транзисторів об'єднано між собою, бази одинадцятого та дванадцятого транзисторів з'єднано з емітерами тринадцятого та чотирнадцятого транзисторів, а також з колекторами п'ятою та шостого транзисторів відповідно, бази тринадцятого та чотирнадцятого транзисторів з'єднано з шиною нульового потенціалу, емітери п'ятнадцятого та шістнадцятого транзисторів з'єднано з колекторами чотирнадцятого та тринадцятого транзисторів відповідно, колектори сімнадцятого та вісімнадцятого транзисторів з'єднано з вихідною шиною, бази сімнадцятого та вісімнадцятого транзисторів з'єднано з базами п'ятого та шостого транзисторів відповідно, емітери сьомого, дев'ятого, п'ятого та сімнадцятого транзисторів, а також колектор п'ятнадцятого транзистора підключено до шини додатного живлення, емітери восьмого, десятого, шостого та вісімнадцятого транзисторів, а також колектор шістнадцятого транзистора підключено до шини від'ємного живлення.Ko) the twelfth transistors are connected to each other, the bases of the eleventh and twelfth transistors are connected to the emitters of the thirteenth and fourteenth transistors, as well as to the collectors of the fifth and sixth transistors, respectively, the bases of the thirteenth and fourteenth transistors are connected to the bus of zero potential, the emitters of the fifteenth and sixteenth transistors are connected to the collectors of the fourteenth and thirteenth transistors, respectively, the collectors of the seventeenth and eighteenth transistors are connected to the output bus, the bases of the seventeenth and eighteenth transistors are connected to the bases of the fifth and sixth transistors, respectively, the emitters of the seventh , the ninth, fifth and seventeenth transistors, as well as the collector of the fifteenth transistor are connected to the positive power bus, the emitters of the eighth, tenth, sixth and eighteenth transistors, as well as the collector of the sixteenth transistor are connected to the negative power bus.

Недоліком прототипу є недостатньо високий коефіцієнт підсилення, що призводить до збільшення похибок при роботі схеми.The disadvantage of the prototype is an insufficiently high amplification factor, which leads to an increase in errors during the operation of the circuit.

В основу корисної моделі поставлено задачу створення двотактного симетричного підсилювача струму, в якому за рахунок введення нових елементів та зв'язків між ними підвищується точність роботи пристрою та збільшується коефіцієнт підсилення, що спричиняє розширення галузі використання корисної моделі у різноманітних пристроях імпульсної та обчислювальної техніки, автоматики тощо.The basis of the useful model is the task of creating a two-stroke symmetrical current amplifier, in which, due to the introduction of new elements and connections between them, the accuracy of the device's operation increases and the amplification factor increases, which causes the expansion of the field of use of the useful model in various devices of pulse and computer technology, automation etc.

Поставлена задача вирішується тим, що у двотактний симетричний підсилювач струму, який містить два джерела струму, вхідну шину, шину нульового потенціалу, вихідну шину, шини додатного і від'ємного живлення, вісімнадцять транзисторів, причому вхідну шину з'єднано з емітерами третього і четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, бази третього і четвертого транзисторів з'єднано з базами першого і другого транзисторів відповідно, колектори першого і другого транзисторів з'єднано з виводами першого і другого джерела струму, перше і друге джерело струму з'єднані з шинами додатного і від'ємного живлення, шини додатного і від'ємного живлення з'єднані з емітерами сьомого, дев'ятого, п'ятого та восьмого, десятого, шостого транзисторів відповідно, бази п'ятнадцятого і шістнадцятого транзисторів з'єднано з колекторами одинадцятого та дванадцятого транзисторів відповідно, емітери одинадцятого і дванадцятого транзисторів з'єднані між собою, бази одинадцятого і дванадцятого транзисторів з'єднані з емітерами бо тринадцятого і чотирнадцятого транзисторів, бази тринадцятого і чотирнадцятого транзисторів з'єднано з шиною нульового потенціалу, бази сьомого і дев'ятого транзисторів з'єднано з колектором дев'ятого транзистора, колектор сьомого транзистора з'єднано з базою сімнадцятого транзистора, колектори сімнадцятого і вісімнадцятого транзисторів з'єднано з вихідною шиною, бази восьмого і десятого транзисторів з'єднані з базою десятого транзистора, колектор восьмого транзистора з'єднано з базою вісімнадцятого транзистора, введемо дев'ятнадцятий, двадцятий, двадцять перший, двадцять другий, двадцять третій, двадцять четвертий транзистори, п'ять джерел струму, коригуючий конденсатор, резистор зворотного зв'язку, причому бази першого і третього транзисторів з'єднані з емітером дев'ятнадцятого транзистора і колектором третього транзистора, базу дев'ятнадцятого транзистора з'єднано з колектором першого транзистора, колектори дев'ятнадцятого і двадцять першого транзисторів з'єднано з базою двадцять першого транзистора та виходом четвертого джерела струму, шину додатного живлення з'єднано з виходом четвертого джерела струму та виходом шостого джерела струму, емітер двадцять першого транзистора з'єднано з базою п'ятнадцятого транзистора, вихід шостого джерела струму з'єднано з базою двадцять третього транзистора та з емітером п'ятнадцятого транзистора, колектор двадцять третього транзистора з'єднано з базою п'ятого транзистора та колектор п'ятого транзистора і емітером сімнадцятого транзистора, бази одинадцятого та дванадцятого транзисторів з'єднано з виходами третього джерела струму, колектори сьомого та чотирнадцятого транзисторів з'єднано між собою, колектори восьмого та тринадцятого транзисторів з'єднано між собою, колектор шістнадцятого транзистора з'єднано з емітером двадцять четвертого транзистора, базу та колектор шостого транзистора з'єднано з емітером вісімнадцятого та колектором двадцять четвертого транзисторів, базу двадцять четвертого та емітер шістнадцятого транзисторів з'єднано з виходом сьомого джерела струму, шину від'ємного живлення з'єднано з виходами п'ятого та сьомого джерел струму, емітери дванадцятого та двадцять другого транзисторів з'єднано між собою, емітери двадцятого та двадцять другого транзисторів з'єднано з базою двадцять другого транзистора та виходом п'ятого джерела струму, базу четвертого транзистора з'єднано з колектором четвертого та емітером двадцятого транзисторів, базу двадцятого транзистора з'єднано з виходом другого джерела струму, вхідна та вихідна шини з'єднані з виходами резистора зворотного зв'язку та коригуючого конденсатора.The problem is solved by the fact that a two-stroke symmetrical current amplifier, which contains two current sources, an input bus, a zero-potential bus, an output bus, positive and negative supply buses, eighteen transistors, and the input bus is connected to the emitters of the third and fourth transistors, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the bases of the third and fourth transistors are connected to the bases of the first and second transistors, respectively, the collectors of the first and second transistors are connected to the terminals of the first and second current sources , the first and second current sources are connected to the positive and negative power supply buses, the positive and negative power supply buses are connected to the emitters of the seventh, ninth, fifth and eighth, tenth, sixth transistors, respectively, the bases of the eleventh and sixteenth transistors are connected to the collectors of the eleventh and twelfth transistors, respectively, the emitters of the eleventh and twelfth transistors are connected not among themselves, the bases of the eleventh and twelfth transistors are connected to the emitters of the thirteenth and fourteenth transistors, the bases of the thirteenth and fourteenth transistors are connected to the bus of zero potential, the bases of the seventh and ninth transistors are connected to the collector of the ninth transistor, the collector of the seventh transistor is connected to the base of the seventeenth transistor, the collectors of the seventeenth and eighteenth transistors are connected to the output bus, the bases of the eighth and tenth transistors are connected to the base of the tenth transistor, the collector of the eighth transistor is connected to the base of the eighteenth transistor, we enter nine eleventh, twentieth, twenty-first, twenty-second, twenty-third, twenty-fourth transistors, five current sources, a correction capacitor, a feedback resistor, and the bases of the first and third transistors are connected to the emitter of the nineteenth transistor and the collector of the third transistor, the base of the nineteenth transistor is connected to the collector of the first transistor, co the speakers of the nineteenth and twenty-first transistors are connected to the base of the twenty-first transistor and the output of the fourth current source, the positive power bus is connected to the output of the fourth current source and the output of the sixth current source, the emitter of the twenty-first transistor is connected to the base of the eleventh transistor, the output of the sixth current source is connected to the base of the twenty-third transistor and the emitter of the fifteenth transistor, the collector of the twenty-third transistor is connected to the base of the fifth transistor and the collector of the fifth transistor and the emitter of the seventeenth transistor, the base of the eleventh and the twelfth transistor is connected to the outputs of the third current source, the collectors of the seventh and fourteenth transistors are connected to each other, the collectors of the eighth and thirteenth transistors are connected to each other, the collector of the sixteenth transistor is connected to the emitter of the twenty-fourth transistor, the base and the collector of the sixth transistor connected to the emitter of the eighteenth and the collector of the twenty che of the fourth transistor, the base of the twenty-fourth and the emitter of the sixteenth transistor are connected to the output of the seventh current source, the negative power bus is connected to the outputs of the fifth and seventh current sources, the emitters of the twelfth and twenty-second transistors are connected to each other, the emitters the twentieth and twenty-second transistors are connected to the base of the twenty-second transistor and the output of the fifth current source, the base of the fourth transistor is connected to the collector of the fourth and the emitter of the twentieth transistor, the base of the twentieth transistor is connected to the output of the second current source, input and output buses are connected to the outputs of the feedback resistor and the correction capacitor.

Зо На кресленні представлено принципову схему двотактного симетричного підсилювача струму.The drawing shows the schematic diagram of a two-stroke symmetrical current amplifier.

Пристрій містить вхідну шину 16, яка з'єднана з емітерами третього б та четвертого 7 транзисторів, бази третього б, першого 2 з'єднано з колектором третього 6 та емітером дев'ятнадцятого 5 транзисторів, база дев'ятнадцятого 5 та першого 2 транзисторів з'єднано з виходом першого 1 джерела струму, емітер першого 2 та другого З транзисторів з'єднано з шиною нульового потенціалу 38, бази другого З та четвертого 7 транзисторів з'єднано з колектором четвертого 7 та емітером двадцятого 8 транзисторів, колектор другого З та база двадцятого 8 транзисторів з'єднано з виходом другого 4 джерела струму, колектор дев'ятнадцятого 5 та двадцять першого 11 транзисторів з'єднано з базою двадцять першого 11 транзистора та вихід четвертого 10 джерел струму, колектор двадцятого 8 та двадцять другого 14 транзисторів з'єднано з базою двадцять другого 14 транзистора та виходом п'ятого 15 джерела струму, шина додатного живлення 36 з'єднана з виходами першого 1, четвертого 10, шостого 17 джерел струму, емітерами сьомого 27, дев'ятого 29, п'ятого 31 транзисторів, шину від'ємного живлення 37 з'єднано з другим 4, п'ятим 15, сьомим 22 джерелами струму та емітери восьмого 28, десятого 30, шостого 35 транзисторів, емітер двадцять першого 11 та база п'ятнадцятого 18 транзисторів з'єднано з колектором одинадцятого 12 транзистора, емітер двадцять другого 14 та колектор дванадцятого 13 транзисторів з'єднано з базою шістнадцятого 21 транзистора, емітери двадцять третього 25 та тринадцятого 19 транзисторів з'єднано з колектором п'ятнадцятого 18, базою одинадцятого 12 транзисторів та виходом третього джерела струму 9, емітер п'ятнадцятого 18 та база двадцять третього 25 транзисторів з'єднано з виходом шостого 17 джерела струму, емітери одинадцятого 12 та дванадцятого 13 транзисторів з'єднано між собою, емітери двадцять четвертого 26, чотирнадцятого 20 транзисторів з'єднано з колектором шістнадцятого 21, базою дванадцятого 13 транзисторів та виходом третього 9 джерела струму, емітер шістнадцятого 21, база двадцять четвертого 26 транзисторів з'єднані з виходом сьомого 22 джерелом струму, бази тринадцятого 19, чотирнадцятого 20 з'єднано з шиною нульового потенціалу 38, колектори двадцять третього 25, дев'ятого 29, п'ятого 31 транзисторів з'єднано з базами сьомого 27, дев'ятого 29, п'ятого 31 транзисторів та емітером сімнадцятого 32 транзистора, колектори сьомого 27, чотирнадцятого 20 транзисторів з'єднано з базою сімнадцятого 32 транзистора, колектори тринадцятого 19, бо восьмого 28 транзисторів з'єднано з базами вісімнадцятого 34 транзистора, колектори двадцять четвертого 26, десятого 30, шостого 35 транзисторів з'єднано з базами восьмого 28, десятого 30, шостого 35 транзисторів та емітером вісімнадцятого 34 транзистора, колектори сімнадцятого 32, вісімнадцятого 34 транзисторів з'єднано з вихідною шиною 33, вихідна шина 22 з'єднана з виходами резистора зворотного зв'язку 23 та коригуючим конденсатором 24, вхідна шина 16 з'єднана з виходами резистором зворотного зв'язку 23 та коригуючим конденсатором 24.The device includes an input bus 16, which is connected to the emitters of the third b and fourth 7 transistors, the bases of the third b, the first 2 are connected to the collector of the third 6 and the emitter of the nineteenth 5 transistors, the base of the nineteenth 5 and the first 2 transistors with is connected to the output of the first 1 current source, the emitter of the first 2 and second C transistors is connected to the zero potential bus 38, the bases of the second C and fourth 7 transistors are connected to the collector of the fourth 7 and the emitter of the twentieth 8 transistors, the collector of the second C and the base the twentieth 8 transistors are connected to the output of the second 4 current source, the collector of the nineteenth 5 and twenty-first 11 transistors are connected to the base of the twenty-first 11 transistor and the output of the fourth 10 current sources, the collector of the twentieth 8 and twenty-second 14 transistors are connected with the base of the twenty-second 14 transistor and the output of the fifth 15 current source, the positive power bus 36 is connected to the outputs of the first 1, fourth 10, sixth 17 current sources, emitters and the seventh 27, ninth 29, fifth 31 transistors, the negative power bus 37 is connected to the second 4, fifth 15, seventh 22 current sources and emitters of the eighth 28, tenth 30, sixth 35 transistors, the emitter the twenty-first 11 and the base of the fifteenth 18 transistors are connected to the collector of the eleventh 12 transistor, the emitter of the twenty-second 14 and the collector of the twelfth 13 transistor are connected to the base of the sixteenth 21 transistor, the emitters of the twenty-third 25 and thirteenth 19 transistors are connected to the collector the fifteenth 18, the base of the eleventh 12 transistors and the output of the third current source 9, the emitter of the fifteenth 18 and the base of the twenty-third 25 transistors are connected to the output of the sixth 17 current source, the emitters of the eleventh 12 and twelfth 13 transistors are connected to each other, emitters of the twenty-fourth 26, fourteenth 20 transistors are connected to the collector of the sixteenth 21, the base of the twelfth 13 transistors and the output of the third 9 current source, the emitter of the sixteenth 21, the base the twenty-fourth 26 transistors are connected to the output of the seventh 22 current source, the bases of the thirteenth 19, fourteenth 20 are connected to the bus of zero potential 38, the collectors of the twenty-third 25, ninth 29, fifth 31 transistors are connected to the bases of the seventh 27, the ninth 29, the fifth 31 transistors and the emitter of the seventeenth 32 transistor, the collectors of the seventh 27, fourteenth 20 transistors are connected to the base of the seventeenth 32 transistor, the collectors of the thirteenth 19, because the eighth 28 transistor is connected to the bases of the eighteenth 34 transistor , the collectors of the twenty-fourth 26, tenth 30, sixth 35 transistors are connected to the bases of the eighth 28, tenth 30, sixth 35 transistors and the emitter of the eighteenth 34 transistor, the collectors of the seventeenth 32, eighteenth 34 transistors are connected to the output bus 33, the output bus 22 connected to the outputs of the feedback resistor 23 and the correction capacitor 24, the input bus 16 is connected to the outputs of the feedback resistor 23 and the correction capacitor capacitor 24.

Пристрій працює таким чином. Вхідний сигнал у вигляді струму надходить на вхідну шину 16.The device works like this. The input signal in the form of a current enters the input bus 16.

Якщо струм втікає то струм розгалужується на емітери третього б та четвертого 7 транзисторів таким чином, що колекторний струм двадцятого 8 транзистора збільшується, а транзистора дев'ятнадцятого 5 зменшується, при цьому це призводить до збільшення базового струму шістнадцятого 21 та зменшення базового струму п'ятнадцятого 18 транзисторів, що призводить в свою чергу до привідкривання шістнадцятого 21 транзистора та призакривання п'ятнадцятого 18 транзистора, це у свою чергу призводить до збільшення емітерного струму шістнадцятого 21 транзистора і зменшення емітерного струму п'ятнадцятого 18 транзистора, що у свою чергу призводить до збільшення базового струму двадцять четвертого 26 транзистора і зменшені базового струму двадцять третього 25 транзистора, що призводить до призакриванні двадцять четвертого 26 та привідкриванні двадцять третього 25 транзистора, в свою чергу сигнал передається на відбивачі Уілсона, які побудовано на сьомому 27, дев'ятому 29, п'ятому 31, сімнадцятому 32 транзисторах та восьмому 28, десятому 30, шостому 35, вісімнадцятому 34 транзисторах, таким чином, що точка об'єднання колекторів сімнадцятого 32 і вісімнадцятого 34 транзисторів та вихідної шини 33 потенціал якої зменшується і прямує до шини від'ємного живлення.If the current flows, then the current branches to the emitters of the third b and fourth 7 transistors in such a way that the collector current of the twentieth 8 transistor increases, and the nineteenth transistor 5 decreases, while this leads to an increase in the base current of the sixteenth 21 and a decrease in the base current of the fifteenth 18 transistors, which in turn leads to the opening of the sixteenth 21 transistor and the closing of the fifteenth 18 transistor, which in turn leads to an increase in the emitter current of the sixteenth 21 transistor and a decrease in the emitter current of the fifteenth 18 transistor, which in turn leads to an increase base current of the twenty-fourth 26 transistor and reduced by the base current of the twenty-third 25 transistor, which leads to the closing of the twenty-fourth 26 and the opening of the twenty-third transistor 25, in turn, the signal is transmitted to the Wilson reflectors, which are built on the seventh 27, ninth 29, n on the 31st, on the seventeenth, on the 32nd tran transistors and the eighth 28, tenth 30, sixth 35, eighteenth 34 transistors, in such a way that the junction point of the collectors of the seventeenth 32 and eighteenth 34 transistors and the output bus 33, the potential of which decreases and goes to the negative power bus.

Якщо струм витікає то струм розгалужується на емітери третього б та четвертого 7 транзисторів таким чином, що колекторний струм двадцятого 8 транзистора зменшується, а транзистора дев'ятнадцятого 5 збільшується, при цьому це призводить до зменшення базового струму шістнадцятого 21 та збільшення базового струму п'ятнадцятого 18 транзисторів, що призводить в свою чергу до призакривання шістнадцятого 21 транзистора та привідкривання п'ятнадцятого 18 транзистора, це у свою чергу призводить до зменшення емітерного струмуIf the current flows, then the current branches to the emitters of the third b and fourth 7 transistors in such a way that the collector current of the twentieth 8 transistor decreases and that of the nineteenth transistor 5 increases, while this leads to a decrease in the base current of the sixteenth 21 and an increase in the base current of the fifteenth 18 transistors, which in turn leads to the closing of the sixteenth 21 transistor and the opening of the fifteenth 18 transistor, which in turn leads to a decrease in the emitter current

Зо шістнадцятого 21 транзистора і збільшення емітерного струму п'ятнадцятого 18 транзистора, що у свою чергу призводить до зменшення базового струму двадцять четвертого 26 транзистора і збільшення базового струму двадцять третього 25 транзистора, що призводить до привідкриванні двадцять четвертого 26 та призакриванні двадцять третього 25 транзисторів, в свою чергу сигнал передається на відбивачі Уілсона, які побудовано на сьомому 27, дев'ятому 29, п'ятому 31, сімнадцятому 32 транзисторах та восьмому 28, десятому 30, шостому З5, вісімнадцятому 34 транзисторах, таким чином, що точка об'єднання колекторів сімнадцятого 32 |і вісімнадцятого 34 транзисторів та вихідної шини 33, потенціал якої збільшується і прямує до шини додатного живлення.From the sixteenth 21 transistor and an increase in the emitter current of the fifteenth 18 transistor, which in turn leads to a decrease in the base current of the twenty-fourth transistor 26 and an increase in the base current of the twenty-third transistor 25, which leads to the opening of the twenty-fourth 26 and the closing of the twenty-third 25 transistors, in turn, the signal is transmitted to the Wilson reflectors, which are built on the seventh 27, ninth 29, fifth 31, seventeenth 32 transistors and eighth 28, tenth 30, sixth Z5, eighteenth 34 transistors, so that the point of integration collectors of the seventeenth 32 and eighteenth 34 transistors and the output bus 33, the potential of which increases and goes to the positive power bus.

Перше 1, друге 4 джерела струму та перший 2, другий 3, дев'ятнадцятий 5, третій 6, четвертий 7, двадцятий 8 транзистори, на яких побудовано відбивачі Уілсона відповідно задають режим роботи по постійному струму каскадів схеми, таку ж саму роботу виконують четверте 10, п'яте 15, шосте 17, сьоме 22 джерела струму, які задають режим роботи каскадів схем, у свою чергу відбивачі Уілсона на першому 2, дев'ятнадцятому 5, третьому 6 транзисторах та другому З, четвертому 7, двадцятому 8 транзисторах утворюють вхідний каскад, що дозволяє ввести сигнал, який підсилюється в схему. Двадцять перший 11 та двадцять другий 14 транзистори в діодному вмиканні забезпечують необхідний рівень падіння напруги для задання режиму роботи проміжного підсилювального каскаду побудованого на п'ятнадцятому 18, шістнадцятому 21 та двадцять третьому 25, двадцять четвертому 26 транзисторах відповідно, попарно двадцять третій 25, п'ятнадцятий 18 транзистори та двадцять четвертий 26, шістнадцятий 21 транзистори утворюють складені транзистори Шиклаї, що забезпечує побудову проміжних підсилювальних каскадів з близькими коефіцієнтами підсилення. Відбивачі Уілсона на сьомому 27, дев'ятому 29, п'ятому 31, сімнадцятому 32 транзисторах та восьмому 28, десятому 30, шостому 35 транзисторах забезпечують передачу підсиленого сигналу на вихідну шину 33. Одинадцятий 12, дванадцятий 13, тринадцятий 19, чотирнадцятий 20 транзистори та третє джерело струму утворюють двонаправлений відбивач струму, який забезпечує режим роботи проміжних підсилювальних каскадів на складених транзисторах Шиклаї на п'ятнадцятому 18, двадцять третьому 25 транзисторах та шістнадцятому 21, двадцять четвертому 26 транзисторах відповідно. Коригуючий конденсатор 24 забезпечує коригування АЧХ, резистор зворотного зв'язку 23 задає коефіцієнт підсилення, бо вхідна шина 16 слугує для введення сигналу, що має бути опрацьованим, вихідна шина 33 слугує для виведення опрацьованого сигналу, шини додатного живлення 36, від'ємного 37 та шина нульового потенціалу 38 забезпечують необхідні напруги для живлення схеми.The first 1, the second 4 current sources and the first 2, second 3, nineteenth 5, third 6, fourth 7, twentieth 8 transistors, on which the Wilson reflectors are built, respectively, set the DC operation mode of the cascades of the circuit, the same work is performed by the fourth 10, fifth 15, sixth 17, seventh 22 are current sources that set the mode of operation of the circuit cascades, in turn, Wilson reflectors on the first 2, nineteenth 5, third 6 transistors and second Z, fourth 7, twentieth 8 transistors form an input stage that allows the input of a signal that is amplified into the circuit. The twenty-first 11 and twenty-second 14 transistors in diode switching provide the necessary level of voltage drop to set the operating mode of the intermediate amplifier stage built on the fifteenth 18, sixteenth 21 and twenty-third 25, twenty-fourth 26 transistors, respectively, in pairs the twenty-third 25, p' the eleventh 18 transistors and the twenty-fourth 26, the sixteenth 21 transistors form composite Shiklai transistors, which ensures the construction of intermediate amplifier stages with close gain coefficients. Wilson reflectors on the seventh 27, ninth 29, fifth 31, seventeenth 32 transistors and eighth 28, tenth 30, sixth 35 transistors provide the transmission of an amplified signal to the output bus 33. The eleventh 12, twelfth 13, thirteenth 19, fourteenth 20 transistors and the third current source form a bidirectional current reflector, which ensures the mode of operation of the intermediate amplifier stages on the Shiklay composite transistors on the fifteenth 18, twenty-third 25 transistors and sixteenth 21, twenty-fourth 26 transistors, respectively. The correction capacitor 24 provides frequency response correction, the feedback resistor 23 sets the amplification factor, because the input bus 16 serves to input the signal to be processed, the output bus 33 serves to output the processed signal, the positive supply bus 36, the negative 37 and bus of zero potential 38 provide the necessary voltages to power the circuit.

Claims (1)

ФОРМУЛА КОРИСНОЇ МОДЕЛІUSEFUL MODEL FORMULA Двотактний симетричний підсилювач струму, який містить два джерела струму, вхідну шину, шину нульового потенціалу, вихідну шину, шини додатного і від'ємного живлення, вісімнадцять транзисторів, причому вхідну шину з'єднано з емітерами третього і четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, бази третього і четвертого транзисторів з'єднано з базами першого і другого транзисторів відповідно, колектори першого і другого транзисторів з'єднано з виводами першого і другого джерела струму, перше і друге джерело струму з'єднані з шинами додатного і від'ємного живлення, шини додатного і від'ємного живлення з'єднані з емітерами сьомого, дев'ятого, п'ятого та восьмого, десятого, шостого транзисторів відповідно, бази п'ятнадцятого і шістнадцятого транзисторів з'єднано з колекторами одинадцятого та дванадцятого транзисторів відповідно, емітери одинадцятого і дванадцятого транзисторів з'єднані між собою, бази одинадцятого і дванадцятого транзисторів з'єднані з емітерами тринадцятого і чотирнадцятого транзисторів, бази тринадцятого і чотирнадцятого транзисторів з'єднано з шиною нульового потенціалу, бази сьомого і дев'ятого транзисторів з'єднано з колектором дев'ятого транзистора, колектор сьомого транзистора з'єднано з базою сімнадцятого транзистора, колектори сімнадцятого і вісімнадцятого транзисторів з'єднано з вихідною шиною, бази восьмого і десятого транзисторів з'єднані з базою десятого транзистора, колектор восьмого транзистора з'єднано з базою вісімнадцятого транзистора, який відрізняється тим, що введено дев'ятнадцятий, двадцятий, двадцять перший, двадцять другий, двадцять третій, двадцять четвертий транзистори, п'ять джерел струму, коригуючий конденсатор, резистор зворотного зв'язку, причому бази першого і третього транзисторів з'єднані з емітером дев'ятнадцятого транзистора і колектором третього транзистора, базу дев'ятнадцятого транзистора з'єднано з колектором першого транзистора, колектори дев'ятнадцятого і двадцять першого транзисторів з'єднано з базою двадцять першого транзистора та виходом четвертого джерела струму, шину З0 додатного живлення з'єднано з виходом четвертого джерела струму та виходом шостого джерела струму, емітер двадцять першого транзистора з'єднано з базою п'ятнадцятого транзистора, вихід шостою джерела струму з'єднано з базою двадцять третього транзистора та з емітером п'ятнадцятого транзистора, колектор двадцять третього транзистора з'єднано з базою п'ятого транзистора та колектором п'ятого транзистора і емітером сімнадцятого транзистора, бази одинадцятого та дванадцятого транзисторів з'єднано з виходами третього джерела струму, колектори сьомого та чотирнадцятого транзисторів з'єднано між собою, колектори восьмого та тринадцятого транзисторів з'єднано між собою, колектор шістнадцятого транзистора з'єднано з емітером двадцять четвертого транзистора, базу та колектор шостого транзистора з'єднано з емітером вісімнадцятого та колектором двадцять четвертого транзисторів, базу двадцять четвертого та емітер шістнадцятого транзистора з'єднано з виходом сьомого джерела струму, шину від'ємного живлення з'єднано з виходами п'ятого та сьомого джерел струму, емітери дванадцятого та двадцять другого транзисторів з'єднано між собою, емітери двадцятого та двадцять другого транзисторів з'єднано з базою двадцять другого транзистора та виходом п'ятого джерела струму, базу четвертого транзистора з'єднано з колектором четвертого та емітером двадцятого транзисторів, базу двадцятого транзистора з'єднано з виходом другого джерела струму, вхідна та вихідна шини з'єднані з виходами резистора зворотного зв'язку та коригуючого конденсатора.A two-stroke symmetrical current amplifier that contains two current sources, an input bus, a zero-potential bus, an output bus, positive and negative supply buses, eighteen transistors, and the input bus is connected to the emitters of the third and fourth transistors, the emitters of the first and second transistors combined and connected to the zero-potential bus, the bases of the third and fourth transistors are connected to the bases of the first and second transistors, respectively, the collectors of the first and second transistors are connected to the terminals of the first and second current sources, the first and second current sources with "connected to the positive and negative power supply buses, the positive and negative power supply buses are connected to the emitters of the seventh, ninth, fifth and eighth, tenth, sixth transistors, respectively, the bases of the fifteenth and sixteenth transistors with" connected to the collectors of the eleventh and twelfth transistors, respectively, the emitters of the eleventh and twelfth transistors are connected to each other, the bases of the eleventh and twelfth of this transistor are connected to the emitters of the thirteenth and fourteenth transistors, the bases of the thirteenth and fourteenth transistors are connected to the bus of zero potential, the bases of the seventh and ninth transistors are connected to the collector of the ninth transistor, the collector of the seventh transistor is connected to the base of the seventeenth transistor, the collectors of the seventeenth and eighteenth transistors are connected to the output bus, the bases of the eighth and tenth transistors are connected to the base of the tenth transistor, the collector of the eighth transistor is connected to the base of the eighteenth transistor, which differs in that the nineteenth, twentieth , twenty-first, twenty-second, twenty-third, twenty-fourth transistors, five current sources, a correction capacitor, a feedback resistor, and the bases of the first and third transistors are connected to the emitter of the nineteenth transistor and the collector of the third transistor, the base the nineteenth transistor is connected to the collector of the first transistor, the collectors of the ninth the tenth and twenty-first transistors are connected to the base of the twenty-first transistor and the output of the fourth current source, the bus Z0 of the positive supply is connected to the output of the fourth current source and the output of the sixth current source, the emitter of the twenty-first transistor is connected to the base of the fifteenth transistor , the output of the sixth current source is connected to the base of the twenty-third transistor and to the emitter of the fifteenth transistor, the collector of the twenty-third transistor is connected to the base of the fifth transistor and the collector of the fifth transistor and the emitter of the seventeenth transistor, the bases of the eleventh and twelfth transistors connected to the outputs of the third current source, the collectors of the seventh and fourteenth transistors are connected to each other, the collectors of the eighth and thirteenth transistors are connected to each other, the collector of the sixteenth transistor is connected to the emitter of the twenty-fourth transistor, the base and collector of the sixth transistor are connected to connected to the emitter of the eighteenth and the collector of the twenty-fourth tra nsistors, the base of the twenty-fourth and the emitter of the sixteenth transistor are connected to the output of the seventh current source, the negative power bus is connected to the outputs of the fifth and seventh current sources, the emitters of the twelfth and twenty-second transistors are connected to each other, the emitters of the twentieth and the twenty-second transistor is connected to the base of the twenty-second transistor and the output of the fifth current source, the base of the fourth transistor is connected to the collector of the fourth and the emitter of the twentieth transistor, the base of the twentieth transistor is connected to the output of the second current source, input and output buses connected to the outputs of the feedback resistor and the correction capacitor.
UAU201804081U 2018-04-16 2018-04-16 2-stroke symmetric current amplifier UA129201U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201804081U UA129201U (en) 2018-04-16 2018-04-16 2-stroke symmetric current amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201804081U UA129201U (en) 2018-04-16 2018-04-16 2-stroke symmetric current amplifier

Publications (1)

Publication Number Publication Date
UA129201U true UA129201U (en) 2018-10-25

Family

ID=63894117

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201804081U UA129201U (en) 2018-04-16 2018-04-16 2-stroke symmetric current amplifier

Country Status (1)

Country Link
UA (1) UA129201U (en)

Similar Documents

Publication Publication Date Title
UA129201U (en) 2-stroke symmetric current amplifier
UA120008U (en) 2-stroke symmetric current amplifier
UA127217U (en) Dual-stroke DC amplifier
UA120004U (en) 2-stroke symmetric current amplifier
UA134415U (en) 2-stroke symmetric current amplifier
UA127376U (en) Dual-stroke DC amplifier
UA124792C2 (en) TWO-STROKE DC AMPLIFIER
UA140873U (en) CURRENT REFLECTOR
UA133088U (en) Buffer cascade
UA126402U (en) AMPLIFIER CONTINUOUS CURRENT
UA134625U (en) 2-stroke symmetric current amplifier
UA140843U (en) TWO-STICK SYMMETRICAL CURRENT AMPLIFIER
UA134626U (en) 2-stroke symmetric current amplifier
UA119336U (en) 2-stroke symmetric current amplifier
UA135903U (en) BUFFER CASCADE
UA140841U (en) BUFFER CASCADE
UA142772U (en) BUFFER CASCADE
UA135679U (en) BUFFER CASCADE
UA142255U (en) TWO-STOCK DC AMPLIFIER
UA120312U (en) 2-stroke symmetric current amplifier
UA119997U (en) 2-stroke symmetric current amplifier
UA126456U (en) TWO-stroke DC AMPLIFIER
UA127387U (en) Dual-stroke DC amplifier
UA140196U (en) VOLTAGE BUFFER
UA135553U (en) ZERO SHIFT CURRENT GENERATOR