UA142255U - TWO-STOCK DC AMPLIFIER - Google Patents

TWO-STOCK DC AMPLIFIER Download PDF

Info

Publication number
UA142255U
UA142255U UAU201911379U UAU201911379U UA142255U UA 142255 U UA142255 U UA 142255U UA U201911379 U UAU201911379 U UA U201911379U UA U201911379 U UAU201911379 U UA U201911379U UA 142255 U UA142255 U UA 142255U
Authority
UA
Ukraine
Prior art keywords
transistors
twenty
transistor
base
bus
Prior art date
Application number
UAU201911379U
Other languages
Ukrainian (uk)
Inventor
Олексій Дмитрович Азаров
Євгеній Сергійович Генеральницький
Original Assignee
Вінницький Національний Технічний Університет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вінницький Національний Технічний Університет filed Critical Вінницький Національний Технічний Університет
Priority to UAU201911379U priority Critical patent/UA142255U/en
Publication of UA142255U publication Critical patent/UA142255U/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Двотактний підсилювач постійного струму містить два джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, шість транзисторів, причому вхідну шину з'єднано з емітерами третього та четвертого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, перше і друге джерела струму з'єднані шинами додатного і від'ємного живлення відповідно. При цьому введено п'ять джерел струму, двадцять шість транзисторів, резистор масштабу та резистор шини нульового потенціалу, причому перше джерело струму з'єднано з базою сьомого та колектором третього транзисторів, друге джерело струму з'єднано з базою восьмого та колектором четвертого транзисторів, емітер сьомого транзистора з'єднано з колектором першого транзистора, емітер восьмого транзистора з'єднано з колектором другого транзистора, четверте та шосте джерела струму з'єднано з шиною від'ємного живлення, третє та п'яте джерела струму з'єднано з шиною додатного живлення, колектори сьомого та дев'ятого транзисторів об'єднані з базою одинадцятого транзистора та третім джерелом струму, колектори восьмого та десятого транзисторів об'єднані з базою чотирнадцятого транзистора та четвертим джерелом струму, емітери дев'ятого та десятого транзисторів з'єднані між собою, базу дев'ятого транзистора з'єднано з емітерами одинадцятого, дванадцятого, п'ятнадцятого, сімнадцятого транзисторів, базу десятого транзистора з'єднано з емітерами тринадцятого, чотирнадцятого, шістнадцятого, вісімнадцятого транзисторів.The two-stroke DC amplifier contains two current sources, positive and negative power bus, input and output bus, zero potential bus, six transistors, and the input bus is connected to the emitters of the third and fourth transistors, respectively, the base of the third and fourth transistors with ' connected to the bases and collectors of the first and second transistors, respectively, the emitters of the first and second transistors are combined and connected to the zero potential bus, the first and second current sources are connected to the positive and negative busbars, respectively. Five current sources, twenty-six transistors, a scale resistor and a zero potential bus resistor are introduced, the first current source is connected to the base of the seventh and the collector of the third transistors, the second current source is connected to the base of the eighth and the collector of the fourth transistors. the emitter of the seventh transistor is connected to the collector of the first transistor, the emitter of the eighth transistor is connected to the collector of the second transistor, the fourth and sixth current sources are connected to the negative power bus, the third and fifth current sources are connected to the positive bus power supply, the collectors of the seventh and ninth transistors are connected to the base of the eleventh transistor and the third current source, the collectors of the eighth and tenth transistors are connected to the base of the fourteenth transistor and the fourth current source, the emitters of the ninth and tenth transistors are connected , the base of the ninth transistor is connected to the emitters of the eleventh, twelfth, fifteenth, seventeenth transistors, the base the tenth transistor is connected to the emitters of the thirteenth, fourteenth, sixteenth, eighteenth transistors.

Description

Корисна модель належить до імпульсної техніки і може бути використана в аналого- цифрових перетворювачах і цифрових вимірювальних приладах.The useful model belongs to pulse technology and can be used in analog-to-digital converters and digital measuring devices.

Як аналог вибрано двотактний симетричний підсилювач струму (патент України Мо 69736,As an analogue, a two-stroke symmetrical current amplifier was chosen (patent of Ukraine Mo 69736,

НОЗК 5/24, 5058 1/01, 2011), який містить перше та друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, вісімнадцять транзисторів, причому вхідну шину з'єднано з емітерами третього і четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектори третього і четвертого транзисторів з'єднано з базами п'ятого і шостого транзисторів та з колекторами сьомого та восьмого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, а також з першими виводами першого і другого джерел струму, другі виводи першого і другого джерел струму з'єднано з шинами додатного і від'ємного живлення відповідно, бази сьомого та восьмого транзисторів з'єднано з колекторами та базами дев'ятого та десятого транзисторів відповідно, а також з колекторами одинадцятого та дванадцятого транзисторів, а також з базами п'ятнадцятого та шістнадцятого транзисторів відповідно, емітери одинадцятого та дванадцятого транзисторів об'єднано між собою, бази одинадцятого та дванадцятого транзисторів з'єднано з емітерами тринадцятого та чотирнадцятого транзисторів, а також з колекторами п'ятою та шостого транзисторів відповідно, бази тринадцятого та чотирнадцятого транзисторів з'єднано з шиною нульового потенціалу, емітери п'ятнадцятого та шістнадцятого транзисторів з'єднано з колекторами чотирнадцятого та тринадцятого транзисторів відповідно, колектори сімнадцятого та вісімнадцятого транзисторів з'єднано з вихідною шиною, бази сімнадцятого та вісімнадцятого транзисторів з'єднано з базами п'ятого та шостого транзисторів відповідно, емітери сьомого, дев'ятого, п'ятого та сімнадцятого транзисторів, а також колектор п'ятнадцятого транзистора підключено до шини додатного живлення, емітери восьмого, десятого, шостого та вісімнадцятого транзисторів, а також колектор шістнадцятого транзистора підключено до шини від'ємного живлення.NOZK 5/24, 5058 1/01, 2011), which contains the first and second current sources, positive and negative supply buses, input and output buses, zero potential bus, eighteen transistors, and the input bus is connected to the emitters of the third and the fourth transistors, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the collectors of the third and fourth transistors are connected to the bases of the fifth and sixth transistors and to the collectors of the seventh and eighth transistors, respectively, the bases of the third and fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, as well as to the first outputs of the first and second current sources, the second outputs of the first and second current sources are connected to the positive and negative power supply buses, respectively, the bases of the seventh and eighth transistors connected to the collectors and bases of the ninth and tenth transistors, respectively, as well as to the collectors of the eleventh and twelfth transistors, as well as to the bases of spots the tenth and sixteenth transistors, respectively, the emitters of the eleventh and twelfth transistors are connected to each other, the bases of the eleventh and twelfth transistors are connected to the emitters of the thirteenth and fourteenth transistors, as well as to the collectors of the fifth and sixth transistors, respectively, the bases of the thirteenth and fourteenth transistors are connected to the bus of zero potential, the emitters of the fifteenth and sixteenth transistors are connected to the collectors of the fourteenth and thirteenth transistors, respectively, the collectors of the seventeenth and eighteenth transistors are connected to the output bus, the bases of the seventeenth and eighteenth transistors are connected to the bases of the fifth and the sixth transistors, respectively, the emitters of the seventh, ninth, fifth and seventeenth transistors, as well as the collector of the fifteenth transistor are connected to the positive supply bus, the emitters of the eighth, tenth, sixth and eighteenth transistors, as well as the collector of the sixteenth transistor are connected to the bus negative feeding.

Недоліком аналогу є недостатньо високий коефіцієнт підсилення, що призводить до збільшення похибок при роботі схеми.The disadvantage of the analog is that the amplification factor is not high enough, which leads to an increase in errors during the operation of the circuit.

Як найближчий аналог вибрано підсилювач постійного струму (Ризп-риїЇ атрійієг мА ситепіAs the closest analogue, a DC amplifier was chosen

Зо тігтогв Тог деіептіпіпа Ше диіезсепі орегаїїпу роіїпі. Опней сагез Раїєпі 3,852,678, Оес. 3, 1974), який містить перше і друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, шість транзисторів, причому вхідну шину з'єднано з емітерами третього та четвертого транзисторів відповідно, колектори третього і четвертого транзисторів з'єднано з базами п'ятого і шостого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, а також з першим і другим джерелами струму, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, перше і друге джерела струму та емітери п'ятого і шостого транзисторів з'єднано з шинами додатного і від'ємного живлення відповідно, колектори п'ятого і шостого транзисторів з'єднано з вихідною шиною.Zo tigtogv Tog deieptipippa She diyezsepi oregaiipu roiipi. Opney sagez Raiepi 3,852,678, Oes. 3, 1974), which contains the first and second current sources, positive and negative supply buses, input and output buses, zero potential bus, six transistors, and the input bus is connected to the emitters of the third and fourth transistors, respectively, the collectors of the third and the fourth transistors are connected to the bases of the fifth and sixth transistors, respectively, the bases of the third and fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, as well as to the first and second current sources, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the first and second current sources and the emitters of the fifth and sixth transistors are connected to the positive and negative supply buses, respectively, the collectors of the fifth and sixth transistors are connected to the output bus.

Недоліком найближчого аналога є недостатньо високий коефіцієнт підсилення та низький вихідний опір, що призводить до збільшення похибок при роботі схеми.The disadvantage of the closest analogue is the insufficiently high amplification factor and low output resistance, which leads to an increase in errors during the operation of the circuit.

В основу корисної моделі поставлено задачу створення двотактного підсилювача постійного струму, в якому за рахунок введення нових елементів та зв'язків між ними підвищується точність роботи пристрою за рахунок зменшення похибки лінійності передатної характеристики та збільшення вихідного опору, що розширює галузь використання корисної моделі у різноманітних пристроях імпульсної та обчислювальної техніки, автоматики тощо.The useful model is based on the task of creating a two-stroke DC amplifier, in which, due to the introduction of new elements and connections between them, the accuracy of the device's operation is increased by reducing the linearity error of the transfer characteristic and increasing the output resistance, which expands the field of use of the useful model in various devices impulse and computing equipment, automation, etc.

Поставлена задача вирішується тим, що у двотактний підсилювач постійного струму, який містить сім джерел струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, тридцять два транзистора, резистор масштабу та резистор шини нульового потенціалу, причому вхідну шину з'єднано з емітерами третього та четвертого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, перше і друге джерела струму з'єднані шинами додатного і від'ємного живлення відповідно, причому перше джерело струму з'єднано з базою сьомого та колектором третього транзисторів, друге джерело струму з'єднано з базою восьмого та колектором четвертого транзисторів, емітер сьомого транзистора з'єднано з колектором першого транзистора, емітер восьмого транзистора з'єднано з колектором другого транзистора, четверте та шосте джерела струму з'єднано з шиною від'ємного живлення, третє та п'яте джерела струму з'єднано з шиною додатного живлення, колектори сьомого та дев'ятого бо транзисторів об'єднані з базою одинадцятого транзистора та третім джерелом струму,The problem is solved by the fact that a two-stroke DC amplifier, which contains seven current sources, positive and negative power supply buses, input and output buses, a zero-potential bus, thirty-two transistors, a scale resistor and a zero-potential bus resistor, and the input bus connected to the emitters of the third and fourth transistors, respectively, the bases of the third and fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, the emitters of the first and second transistors are combined and connected to the zero potential bus, the first and second sources of current are connected by positive and negative supply buses, respectively, and the first current source is connected to the base of the seventh and the collector of the third transistor, the second current source is connected to the base of the eighth and the collector of the fourth transistor, the emitter of the seventh transistor is connected to the collector of the first transistor, the emitter of the eighth transistor is connected to the collector of the second transistor, the fourth and The eighth current source is connected to the negative power bus, the third and fifth current sources are connected to the positive power bus, the collectors of the seventh and ninth transistors are connected to the base of the eleventh transistor and the third current source,

колектори восьмого та десятого транзисторів об'єднані з базою чотирнадцятого транзистора та четвертим джерелом струму, емітери дев'ятого та десятого транзисторів з'єднані між собою, базу дев'ятого транзистора з'єднано з емітерами одинадцятого, дванадцятого, п'ятнадцятого, сімнадцятого транзисторів, базу десятого транзистора з'єднано з емітерами тринадцятого, чотирнадцятого, шістнадцятого, вісімнадцятого транзисторів, бази дванадцятого, п'ятнадцятого, сімнадцятого та тринадцятого, шістнадцятого, вісімнадцятого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектори дванадцятого, п'ятнадцятого, сімнадцятого, двадцять сьомого транзисторів об'єднано та з'єднано з базою тридцять першого транзистора, колектори тринадцятого, шістнадцятого, вісімнадцятого, двадцять шостого транзисторів об'єднано та з'єднано з базою тридцятого транзистора, колектори чотирнадцятого, тридцять першого, тридцять другого транзисторів та бази двадцять сьомого, тридцять другого транзисторів та емітер шостого транзистора об'єднано та з'єднано з шостим джерелом струму, колектори одинадцятого, двадцять дев'ятого, тридцятого транзисторів та бази двадцять шостого, двадцять дев'ятого транзисторів та емітер п'ятого транзистора об'єднано та з'єднано з п'ятим джерелом струму, емітери двадцять першого та двадцять п'ятого транзисторів з'єднані з шиною додатного живлення, бази двадцять першого та двадцять п'ятого транзисторів об'єднано та з'єднано з емітером дев'ятнадцятого транзистора, базу дев'ятнадцятого транзистора з'єднано з емітером двадцять другого та колектором двадцять першого транзисторів, емітери двадцять шостого та двадцять дев'ятого транзисторів об'єднано та з'єднано з базою двадцять другого та колектором двадцять п'ятого транзисторів, колектори дев'ятнадцятого, двадцять другого, двадцятого, двадцять третього транзисторів об'єднано та з'єднано з резистором шини нульового потенціалу та резистором масштабу, резистор шини нульового потенціалу з'єднано з шиною нульового потенціалу, резистор масштабу з'єднано з вхідною шиною, емітер тридцятого та база п'ятого транзисторів об'єднані та з'єднані з сьомим джерелом струму, емітер тридцять першого та база шостого транзисторів об'єднано та з'єднано з сьомим джерелом струму, емітер двадцятого транзистора з'єднано з базами двадцять четвертого та двадцять восьмого транзисторів, базу двадцятого транзистора з'єднано з емітером двадцять третього та колектором двадцять четвертого транзисторів, емітери двадцять сьомого, тридцять другого транзисторів об'єднані та з'єднані з базою двадцять третього та колектором двадцять восьмогоthe collectors of the eighth and tenth transistors are connected to the base of the fourteenth transistor and the fourth current source, the emitters of the ninth and tenth transistors are connected to each other, the base of the ninth transistor is connected to the emitters of the eleventh, twelfth, fifteenth, seventeenth transistors , the base of the tenth transistor is connected to the emitters of the thirteenth, fourteenth, sixteenth, eighteenth transistors, the bases of the twelfth, fifteenth, seventeenth and thirteenth, sixteenth, eighteenth transistors are combined and connected to the bus of zero potential, the collectors of the twelfth, p' the eleventh, seventeenth, twenty-seventh transistors are combined and connected to the base of the thirty-first transistor, the collectors of the thirteenth, sixteenth, eighteenth, twenty-sixth transistors are combined and connected to the base of the thirtieth transistor, the collectors of the fourteenth, thirty-first, thirty-second transistors and the base of the twenty-seventh, thirty-second transistors and the emitter p of the sixth transistor is combined and connected to the sixth current source, the collectors of the eleventh, twenty-ninth, thirtieth transistors and bases of the twenty-sixth, twenty-ninth transistors and the emitter of the fifth transistor are combined and connected to p the fifth current source, the emitters of the twenty-first and twenty-fifth transistors are connected to the positive supply bus, the bases of the twenty-first and twenty-fifth transistors are combined and connected to the emitter of the nineteenth transistor, the base of the nineteenth transistor connected to the emitter of the twenty-second and the collector of the twenty-first transistors, the emitters of the twenty-sixth and twenty-ninth transistors are combined and connected to the base of the twenty-second and the collector of the twenty-fifth transistor, the collectors of the nineteenth, twenty-second, twentieth , the twenty-third transistor is combined and connected to the zero-potential bus resistor and the scale resistor, the zero-potential bus resistor is connected to the zero-potential bus, the scale resistor is connected to the input bus, the emitter of the thirtieth and the base of the fifth transistor are combined and connected to the seventh current source, the emitter of the thirty-first and the base of the sixth transistor are combined and connected to the seventh current source, the emitter of the twentieth of the transistor is connected to the bases of the twenty-fourth and twenty-eighth transistors, the base of the twentieth transistor is connected to the emitter of the twenty-third and the collector of the twenty-fourth transistors, the emitters of the twenty-seventh and thirty-second transistors are combined and connected to the base of the twenty-third and the collector of the twenty the eighth

Зо транзисторів, емітери двадцять четвертого та двадцять восьмого транзисторів з'єднані з шиною додатного живлення.Of the transistors, the emitters of the twenty-fourth and twenty-eighth transistors are connected to the positive supply bus.

На кресленні представлено принципову схему двотактного підсилювача постійного струму.The drawing shows the schematic diagram of a two-stroke DC amplifier.

Пристрій містить перше 2, друге 5, третє 10, четверте 14, п'яте 19, шосте 24, сьоме 39 джерела струму, шини додатного 44 і від'ємного 46 живлення, вхідну 1 і вихідну 45 шини, шину нульового потенціалу 12, тридцять два транзисторів, резистор масштабу 25 та резистор шини нульового потенціалу 32, причому вхідну шину 1 з'єднано з емітерами третього З та четвертого 4 транзисторів відповідно, бази третього З і четвертого 4 транзисторів з'єднано з базами та колекторами першого 7 і другого 8 транзисторів відповідно, емітери першого 7 і другого 8 транзисторів об'єднано та з'єднано з шиною нульового потенціалу 12, перше 2 і друге 5 джерела струму з'єднані шинами додатного 44 і від'ємного 46 живлення відповідно, причому перше джерело струму 2 з'єднано з базою сьомого 6 та колектором третього З транзисторів, друге джерело струму 5 з'єднано з базою восьмого 9 та колектором четвертого 4 транзисторів, емітер сьомого 6 транзистора з'єднано з колектором першого 7 транзистора, емітер восьмого 9 транзистора з'єднано з колектором другого 8 транзистора, четверте 14 та шосте 24 джерела струму з'єднано з шиною від'ємного живлення 46, третє 10 та п'яте 19 джерела струму з'єднано з шиною додатного живлення 44, колектори сьомого 6 та дев'ятого 11 транзисторів об'єднані з базою одинадцятого 20 транзистора та третім джерелом струму 10, колектори восьмого 9 та десятого 13 транзисторів об'єднані з базою чотирнадцятого 23 транзистора та четвертим джерелом струму 14, емітери дев'ятого 11 та десятого 13 транзисторів з'єднані між собою, базу дев'ятого транзистора 11 з'єднано з емітерами одинадцятого 20, дванадцятого 15, п'ятнадцятого 17, сімнадцятого 21 транзисторів, базу десятого 13 транзистора з'єднано з емітерами тринадцятого 16, чотирнадцятого 23, шістнадцятого 18, вісімнадцятого 22 транзисторів, бази дванадцятого 15, п'ятнадцятого 17, сімнадцятого 21 та тринадцятого 16, шістнадцятого 18, вісімнадцятого 22 транзисторів об'єднано та з'єднано з шиною нульового потенціалу 12, колектори дванадцятого 15, п'ятнадцятого 17, сімнадцятого 21, двадцять сьомого 35 транзисторів об'єднано та з'єднано з базою тридцять першого 40 транзистора, колектори тринадцятого 16, шістнадцятого 18, вісімнадцятого 22, двадцять шостого 34 транзисторів об'єднано та з'єднано з базою тридцятого 38 транзистора, колектори чотирнадцятого 23, тридцять першого 40, тридцять другого 41 транзисторів та бази двадцять бо сьомого 35, тридцять другого 41 транзисторів та емітер шостого 43 транзистора об'єднано та з'єднано з шостим джерелом струму 24, колектори одинадцятого 20, двадцять дев'ятого 37, тридцятого 38 транзисторів та бази двадцять шостого 34, двадцять дев'ятого 37 транзисторів та емітер п'ятого 42 транзистора об'єднано та з'єднано з п'ятим джерелом струму 19, емітери двадцять першого 28 та двадцять п'ятого 33 транзисторів з'єднані з шиною додатного живлення 44, бази двадцять першого 28 та двадцять п'ятого 33 транзисторів об'єднано та з'єднано з емітером дев'ятнадцятого 26 транзистора, базу дев'ятнадцятого 26 транзистора з'єднано з емітером двадцять другого 29 та колектором двадцять першого 28 транзисторів, емітери двадцять шостого 34 та двадцять дев'ятого 37 транзисторів об'єднано та з'єднано з базою двадцять другого 29 та колектором двадцять п'ятого 33 транзисторів, колектори дев'ятнадцятого 26, двадцять другого 29, двадцятого 27, двадцять третього 30 об'єднано та з'єднано з резистором шини нульового потенціалу 32 та резистором масштабу 25, резистор шини нульового потенціалу 32 з'єднано з шиною нульового потенціалу 12, резистор масштабу 25 з'єднано з вхідною шиною 1, емітер тридцятого 38 та база п'ятого 42 транзисторів об'єднані та з'єднані з сьомим джерелом струму 39, емітер тридцять першого 40 та база шостого 43 транзисторів об'єднано та з'єднано з сьомим джерелом струму 39, емітер двадцятого 27 транзистора з'єднано з базами двадцять четвертого 31 та двадцять восьмого 36 транзисторів, базу двадцятого 27 транзистора з'єднано з емітером двадцять третього 30 та колектором двадцять четвертого 31 транзисторів, емітери двадцять сьомого 35, тридцять другого 41 транзисторів об'єднані та з'єднані з базою двадцять третього 30 та колектором двадцять восьмого 36 транзисторів, емітери двадцять четвертого 31 та двадцять восьмого 36 транзисторів з'єднані з шиною додатного живлення 44.The device contains the first 2, second 5, third 10, fourth 14, fifth 19, sixth 24, seventh 39 current sources, positive 44 and negative 46 supply buses, input 1 and output 45 buses, zero potential bus 12, thirty two transistors, a scale resistor 25 and a zero-potential bus resistor 32, and the input bus 1 is connected to the emitters of the third Z and fourth 4 transistors, respectively, the bases of the third Z and fourth 4 transistors are connected to the bases and collectors of the first 7 and second 8 transistors respectively, the emitters of the first 7 and the second 8 transistors are combined and connected to the zero potential bus 12, the first 2 and the second 5 current sources are connected by the positive 44 and negative 46 supply buses, respectively, and the first current source 2 with connected to the base of the seventh 6 and the collector of the third of the transistors, the second current source 5 is connected to the base of the eighth 9 and the collector of the fourth 4 transistors, the emitter of the seventh 6 transistor is connected to the collector of the first 7 transistor, the emitter of the eighth 9 transistor ora is connected to the collector of the second 8 transistor, the fourth 14 and the sixth 24 current sources are connected to the negative power bus 46, the third 10 and the fifth 19 current sources are connected to the positive power bus 44, the collectors of the seventh 6 and the ninth 11 transistors are connected to the base of the eleventh 20 transistor and the third current source 10, the collectors of the eighth 9 and tenth 13 transistors are connected to the base of the fourteenth 23 transistor and the fourth current source 14, the emitters of the ninth 11 and tenth 13 transistors with interconnected, the base of the ninth transistor 11 is connected to the emitters of the eleventh 20, twelfth 15, fifteenth 17, seventeenth 21 transistors, the base of the tenth 13 transistor is connected to the emitters of the thirteenth 16, fourteenth 23, sixteenth 18, eighteenth 22 transistors, the bases of the twelfth 15, the fifteenth 17, the seventeenth 21 and the thirteenth 16, the sixteenth 18, the eighteenth 22 transistors are combined and connected to the zero potential bus 12, the collectors of the twelfth 15, fifteenth 17, seventeenth 21, twenty-seventh 35 transistors are combined and connected to the base of the thirty-first transistor 40, the collectors of the thirteenth 16, sixteenth 18, eighteenth 22, twenty-sixth 34 transistors are combined and connected to the base of the thirtieth 38 transistor, the collectors of the fourteenth 23, the thirty-first 40, the thirty-second 41 transistors and the bases of the twenty-seventh 35, thirty-second 41 transistors and the emitter of the sixth 43 transistor are combined and connected to the sixth current source 24, the collectors of the eleventh 20, the twenty-ninth 37, the thirtieth 38 transistors and the bases of the twenty-sixth 34, twenty-ninth 37 transistors and the emitter of the fifth transistor 42 are combined and connected to the fifth current source 19, the emitters of the twenty-first 28 and twenty n transistors 33 are connected to the positive supply bus 44, the bases of the twenty-first 28 and twenty-fifth transistors 33 are combined and connected to the emitter of the nineteenth transistor 26, the base of the nineteenth 26 of the transistor is connected to the emitter of the twenty-second 29 and the collector of the twenty-first 28 transistors, the emitters of the twenty-sixth 34 and twenty-ninth 37 transistors are combined and connected to the base of the twenty-second 29 and the collector of the twenty-fifth 33 transistors, the collectors of nine The eleventh 26, the twenty-second 29, the twenty-second 27, the twenty-third 30 are combined and connected to the zero-potential bus resistor 32 and the scale resistor 25, the zero-potential bus resistor 32 is connected to the zero-potential bus 12, the scale resistor 25 with connected to the input bus 1, the emitter of the thirtieth 38 and the base of the fifth transistor 42 are combined and connected to the seventh current source 39, the emitter of the thirty-first 40 and the base of the sixth transistor 43 are combined and connected to the seventh current source 39, the emitter of the twentieth 27 transistor is connected to the bases of the twenty-fourth 31 and twenty-eighth 36 transistors, the base of the twentieth 27 transistor is connected to the emitter of the twenty-third 30 and the collector of the twenty-fourth 31 transistors, the emitters of the twenty-seventh 35, thirty-second 41 transistors are combined and connected to the base of the twenty-third 30 and the collector of the twenty-eighth transistor 36, the emitters of the twenty-fourth 31 and twenty-eighth 36 transistors are connected to the positive supply bus 44.

Пристрій працює таким чином.The device works like this.

Вхідний сигнал у вигляді струму надходить на вхідну шину 1.The input signal in the form of a current enters the input bus 1.

Якщо вхідний струм втікає через вхідну шину на вхід, то четвертий 4 транзистор призакривається, а третій З транзистор привідкривається, при цьому базовий струм восьмого 9 транзистора зменшується і він призакривається, а базовий струм сьомого б транзистора збільшується і він привідкривається, відповідно чотирнадцятий 23 транзистор привідкривається, а одинадцятий 20 транзистор призакривається, при цьому базовий струм дванадцятого 15, п'ятнадцятого 17, сімнадцятого 21 транзисторів зменшується і вони призакривається, а базовийIf the input current flows through the input bus to the input, then the fourth 4 transistor closes, and the third Z transistor opens, while the base current of the eighth 9 transistor decreases and it closes, and the base current of the seventh b transistor increases and it opens, accordingly, the fourteenth 23 transistor opens , and the eleventh 20 transistor closes, while the base current of the twelfth 15, fifteenth 17, seventeenth 21 transistors decreases and they close, and the base current

Зо струм тринадцятого 16, шістнадцятого 18, вісімнадцятого 22 транзисторів збільшується і вони відповідно привідкриваються, при цьому п'ятий 42 транзистор привідкривається, а шостий 43 транзистор призакривається, різницевий колекторний струм п'ятого 42 і шостого 43 транзисторів протікає на вихід через вихідну шину 45, відповідно двадцять другий 29 транзистор привідкривається, а двадцять третій 30 транзистор призакривається, при цьому різницевий колекторний струм двадцять другого 29 і двадцять третього 30 транзисторів через шину зворотного зв'язку потрапляє на до резистору шини нульового потенціалу 32, а далі через резистор масштабу 25 повертається на вхід схеми 1.As a result, the current of the thirteenth 16, sixteenth 18, eighteenth 22 transistors increases and they open accordingly, while the fifth transistor 42 opens and the sixth transistor 43 closes, the differential collector current of the fifth 42 and sixth 43 transistors flows to the output through the output bus 45 , respectively, the twenty-second 29 transistor is opened, and the twenty-third transistor 30 is closed, while the differential collector current of the twenty-second 29 and twenty-third 30 transistors through the feedback bus enters the zero-potential bus resistor 32, and then returns through the scale resistor 25 to the input of scheme 1.

Якщо вхідний струм витікає через вхідну шину на вхід, то четвертий 4 транзистор привідкривається, а третій З транзистор призакривається, при цьому базовий струм восьмого 9 транзистора збільшується і він привідкривається, а базовий струм сьомого б транзистора зменшується і він призакривається, відповідно чотирнадцятий 23 транзистор призакривається, а одинадцятий 20 транзистор привідкривається, при цьому базовий струм дванадцятого 15, п'ятнадцятого 17, сімнадцятого 21 транзисторів збільшується і вони привідкриваються, а базовий струм тринадцятого 16, шістнадцятого 18, вісімнадцятого 22 транзисторів зменшується і вони відповідно призакриваються, при цьому п'ятий 42 транзистор призакривається, а шостий 43 транзистор привідкривається, різницевий колекторний струм п'ятого 42 і шостого 43 транзисторів протікає на вихід через вихідну шину 45, відповідно двадцять другий 29 транзистор призакривається, а двадцять третій 30 транзистор привідкривається, при цьому різницевий колекторний струм двадцять другого 29 і двадцять третього 30 транзисторів через шину зворотного зв'язку потрапляє на до резистору шини нульового потенціалу 32, а далі через резистор масштабу 25 повертається на вхід схеми 1.If the input current flows through the input bus to the input, then the fourth 4 transistor closes, and the third Z transistor closes, while the base current of the eighth 9 transistor increases and it closes, and the base current of the seventh b transistor decreases and it closes, respectively, the fourteenth 23 transistor closes , and the eleventh 20 transistor closes, while the base current of the twelfth 15, fifteenth 17, seventeenth 21 transistors increases and they close, and the base current of the thirteenth 16, sixteenth 18, eighteenth 22 transistors decreases and they respectively close, while the fifth 42 transistor closes, and the sixth 43 transistor closes, the differential collector current of the fifth 42 and sixth 43 transistors flows to the output through the output bus 45, accordingly, the twenty-second 29 transistor closes, and the twenty-third transistor 30 closes, while the differential collector current of twenty t of the second 29 and twenty-third 30 transistors through the feedback bus goes to the bus resistor of zero potential 32, and then through the scale resistor 25 returns to the input of circuit 1.

Перше 2, друге 5, третє 10, четверте 14, п'яте 19, шосте 24 джерела струму утворюють схему задання режимів по постійному струму каскадів схеми.The first 2, the second 5, the third 10, the fourth 14, the fifth 19, the sixth 24 current sources form a scheme for setting the modes according to the direct current of the cascades of the scheme.

Перший 7, третій 3, сьомий 6 та другий 8, четвертий 4 та восьмий 9 транзистори утворюють вхідний каскад на основі відбивачів Вілсона, дев'ятий 11, десятий 13, одинадцятий 20, дванадцятий 15, тринадцятий 16, чотирнадцятий 23, п'ятнадцятий 17, шістнадцятий 18, сімнадцятий 21, вісімнадцятий 22 транзистори утворюють проміжний підсилювальний каскад.The first 7, the third 3, the seventh 6 and the second 8, the fourth 4 and the eighth 9 transistors form an input stage based on Wilson reflectors, the ninth 11, the tenth 13, the eleventh 20, the twelfth 15, the thirteenth 16, the fourteenth 23, the fifteenth 17 , sixteenth 18, seventeenth 21, eighteenth 22 transistors form an intermediate amplifying stage.

Удосконалені відбивачі струму Вілсона, які утворені на дев'ятнадцятому 26, двадцять першому 28, двадцять другому 29, двадцять п'ятому 33 та двадцятому 27, двадцять третьому бо 30, двадцять четвертому 31, двадцять восьмому 36 транзисторах слугують для роботи від'ємного зовнішнього зворотного зв'язку та за рахунок його глибини дозволяють масштабувати коефіцієнт передачі по струму, який задається на резисторі масштабу 25 та резисторі шини нульового потенціалу 32.Advanced Wilson current reflectors, which are formed on the nineteenth 26, twenty-first 28, twenty-second 29, twenty-fifth 33 and twentieth 27, twenty-third bo 30, twenty-fourth 31, twenty-eighth 36 transistors serve for the operation of the negative external feedback and due to its depth allow scaling the current transfer coefficient, which is set on the scale resistor 25 and the zero-potential bus resistor 32.

Вихідний каскад по якому сигнал прямує до вихідної шини 45 побудовано на двох спеціалізованих відбивачах струму, які містять складені транзистори регулятори, які утворені з тридцятого 38, п'ятого 42 та тридцять першого 40, шостого 43 транзисторів відповідно.The output stage through which the signal goes to the output bus 45 is built on two specialized current reflectors, which contain compound transistor regulators, which are formed from the thirtieth 38, fifth 42 and thirty-first 40, sixth 43 transistors, respectively.

Двадцять шостий 34, двадцять дев'ятий 37, а також двадцять сьомий 35, тридцять другий 41 транзистори забезпечують від'ємний зворотній зв'язок відбивачів стуму вихідного каскаду, сьоме джерело струму 39 задає робочу точку транзисторів вихідного каскаду, шина нульового потенціалу 12, шина додатного живлення 44 та шина від'ємного живлення 46 слугують для забезпечення режиму по напрузі каскадів схеми.The twenty-sixth 34, twenty-ninth 37, as well as the twenty-seventh 35, thirty-second 41 transistors provide negative feedback of the output stage noise reflectors, the seventh current source 39 sets the operating point of the output stage transistors, zero-potential bus 12, bus positive power 44 and negative power bus 46 serve to ensure the voltage regime of the cascades of the circuit.

Claims (1)

ФОРМУЛА КОРИСНОЇ МОДЕЛІ Двотактний підсилювач постійного струму, що містить два джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, шість транзисторів, причому вхідну шину з'єднано з емітерами третього та четвертого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, перше і друге джерела струму з'єднані шинами додатного і від'ємного живлення відповідно, який відрізняється тим, що введено п'ять джерел струму, двадцять шість транзисторів, резистор масштабу та резистор шини нульового потенціалу, причому перше джерело струму з'єднано з базою сьомого та колектором третього транзисторів, друге джерело струму з'єднано з базою восьмого та колектором четвертого транзисторів, емітер сьомого транзистора з'єднано з колектором першого транзистора, емітер восьмого транзистора з'єднано з колектором другого транзистора, четверте та шосте джерела струму з'єднано з шиною від'ємного живлення, третє та п'яте джерела струму з'єднано з шиною додатного живлення, колектори сьомого та дев'ятого транзисторів об'єднані з базою одинадцятого транзистора та третім джерелом струму, колектори восьмого та десятого транзисторів об'єднані з базою Зо чотирнадцятого транзистора та четвертим джерелом струму, емітери дев'ятого та десятого транзисторів з'єднані між собою, базу дев'ятого транзистора з'єднано з емітерами одинадцятого, дванадцятого, п'ятнадцятого, сімнадцятого транзисторів, базу десятого транзистора з'єднано з емітерами тринадцятого, чотирнадцятого, шістнадцятого, вісімнадцятого транзисторів, бази дванадцятого, п'ятнадцятого, сімнадцятого та тринадцятого, шістнадцятого, вісімнадцятого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектори дванадцятого, п'ятнадцятого, сімнадцятого, двадцять сьомого транзисторів об'єднано та з'єднано з базою тридцять першого транзистора, колектори тринадцятого, шістнадцятого, вісімнадцятого, двадцять шостого транзисторів об'єднано та з'єднано з базою тридцятого транзистора, колектори чотирнадцятого, тридцять першого, тридцять другого транзисторів та бази двадцять сьомого, тридцять другого транзисторів та емітер шостого транзистора об'єднано та з'єднано з шостим джерелом струму, колектори одинадцятого, двадцять дев'ятого, тридцятого транзисторів та бази двадцять шостого, двадцять дев'ятого транзисторів та емітер п'ятого транзистора об'єднано та з'єднано з п'ятим джерелом струму, емітери двадцять першого та двадцять п'ятого транзисторів з'єднані з шиною додатного живлення, бази двадцять першого та двадцять п'ятого транзисторів об'єднано та з'єднано з емітером дев'ятнадцятого транзистора, базу дев'ятнадцятого транзистора з'єднано з емітером двадцять другого та колектором двадцять першого транзисторів, емітери двадцять шостого та двадцять дев'ятого транзисторів об'єднано та з'єднано з базою двадцять другого та колектором двадцять п'ятого транзисторів, колектори дев'ятнадцятого, двадцять другого, двадцятого, двадцять третього транзисторів об'єднано та з'єднано з резистором шини нульового потенціалу та резистором масштабу, резистор шини нульового потенціалу з'єднано з шиною нульового потенціалу, резистор масштабу з'єднано з вхідною шиною, емітер тридцятого та база п'ятого транзисторів об'єднані та з'єднані з сьомим джерелом струму, емітер тридцять першого та база шостого транзисторів об'єднано та з'єднано з сьомим джерелом струму, емітер двадцятого транзистора з'єднано з базами двадцять четвертого та двадцять восьмого транзисторів, базу двадцятого транзистора з'єднано з емітером двадцять третього та колектором двадцять четвертого транзисторів, емітери двадцять сьомого, тридцять другого транзисторів об'єднані та з'єднані з базою двадцять третього та колектором двадцять восьмого транзисторів, емітери двадцять четвертого та двадцять восьмого транзисторів з'єднані з шиною додатного живлення.UTILITY MODEL FORMULA Two-cycle DC amplifier containing two current sources, positive and negative supply buses, input and output buses, zero-potential bus, six transistors, and the input bus is connected to the emitters of the third and fourth transistors, respectively, the bases of the third and the fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the first and second current sources are connected by positive and negative supply buses, respectively, which is characterized by the fact that five current sources, twenty-six transistors, a scale resistor and a zero-potential bus resistor are introduced, the first current source is connected to the base of the seventh and the collector of the third transistor, the second current source is connected to the base of the eighth and the collector of the fourth transistor, the emitter of the seventh transistor is connected to the collector of the first transistor, the emitter of the eighth transistor The first is connected to the collector of the second transistor, the fourth and sixth current sources are connected to the negative supply bus, the third and fifth current sources are connected to the positive supply bus, the collectors of the seventh and ninth transistors are connected to the base of the eleventh transistor and the third current source, the collectors of the eighth and tenth transistors are connected to the base of the fourteenth transistor and the fourth current source, the emitters of the ninth and tenth transistors are connected to each other, the base of the ninth transistor is connected to the emitters of the eleventh , twelfth, fifteenth, seventeenth transistors, the base of the tenth transistor is connected to the emitters of the thirteenth, fourteenth, sixteenth, eighteenth transistors, the bases of the twelfth, fifteenth, seventeenth and thirteenth, sixteenth, eighteenth transistors are combined and connected to bus of zero potential, the collectors of the twelfth, fifteenth, seventeenth, twenty-seventh transistors are combined and connected to the base three the tenth transistor, the collectors of the thirteenth, sixteenth, eighteenth, twenty-sixth transistors are combined and connected to the base of the thirtieth transistor, the collectors of the fourteenth, thirty-first, thirty-second transistors and the bases of the twenty-seventh, thirty-second transistors and the emitter of the sixth transistor are combined and connected to the sixth current source, the collectors of the eleventh, twenty-ninth, thirtieth transistors and bases of the twenty-sixth, twenty-ninth transistors and the emitter of the fifth transistor are combined and connected to the fifth current source, the emitters the twenty-first and twenty-fifth transistors are connected to the positive supply bus, the bases of the twenty-first and twenty-fifth transistors are combined and connected to the emitter of the nineteenth transistor, the base of the nineteenth transistor is connected to the emitter of twenty the second and the collector of the twenty-first transistors, the emitters of the twenty-sixth and twenty-ninth transistors are combined and connected to the base of the twenty ten second and the collector of the twenty-fifth transistors, the collectors of the nineteenth, twenty-second, twentieth, twenty-third transistors are combined and connected to the zero-potential bus resistor and the scale resistor, the zero-potential bus resistor is connected to the zero-potential bus , the scale resistor is connected to the input bus, the emitter of the thirtieth and the base of the fifth transistor are combined and connected to the seventh current source, the emitter of the thirty-first and the base of the sixth transistor are combined and connected to the seventh current source, the emitter the twentieth transistor is connected to the bases of the twenty-fourth and twenty-eighth transistors, the base of the twentieth transistor is connected to the emitter of the twenty-third and the collector of the twenty-fourth transistors, the emitters of the twenty-seventh and thirty-second transistors are combined and connected to the base of the twenty-third and the collector twenty-eighth transistors, the emitters of the twenty-fourth and twenty-eighth transistors are connected to the bus of the positive feeding.
UAU201911379U 2019-11-22 2019-11-22 TWO-STOCK DC AMPLIFIER UA142255U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201911379U UA142255U (en) 2019-11-22 2019-11-22 TWO-STOCK DC AMPLIFIER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201911379U UA142255U (en) 2019-11-22 2019-11-22 TWO-STOCK DC AMPLIFIER

Publications (1)

Publication Number Publication Date
UA142255U true UA142255U (en) 2020-05-25

Family

ID=71119454

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201911379U UA142255U (en) 2019-11-22 2019-11-22 TWO-STOCK DC AMPLIFIER

Country Status (1)

Country Link
UA (1) UA142255U (en)

Similar Documents

Publication Publication Date Title
UA142255U (en) TWO-STOCK DC AMPLIFIER
UA141851U (en) TWO-STOCK DC AMPLIFIER
UA142663U (en) TWO-STROKE DC AMPLIFIER
UA124792C2 (en) TWO-STROKE DC AMPLIFIER
UA134414U (en) 2-stroke symmetric current amplifier
UA142772U (en) BUFFER CASCADE
UA127217U (en) Dual-stroke DC amplifier
UA126456U (en) TWO-stroke DC AMPLIFIER
UA120312U (en) 2-stroke symmetric current amplifier
UA120008U (en) 2-stroke symmetric current amplifier
UA134625U (en) 2-stroke symmetric current amplifier
UA134415U (en) 2-stroke symmetric current amplifier
UA127573U (en) Dual-stroke DC amplifier
UA119997U (en) 2-stroke symmetric current amplifier
UA135553U (en) ZERO SHIFT CURRENT GENERATOR
UA127376U (en) Dual-stroke DC amplifier
UA119336U (en) 2-stroke symmetric current amplifier
UA142254U (en) CURRENT REFLECTOR
UA126666U (en) ZERO SHELTER GENERATOR
UA133088U (en) Buffer cascade
UA126402U (en) AMPLIFIER CONTINUOUS CURRENT
UA134626U (en) 2-stroke symmetric current amplifier
UA120004U (en) 2-stroke symmetric current amplifier
UA140841U (en) BUFFER CASCADE
UA134338U (en) Dual-stroke DC amplifier