UA134415U - 2-stroke symmetric current amplifier - Google Patents

2-stroke symmetric current amplifier Download PDF

Info

Publication number
UA134415U
UA134415U UAU201900019U UAU201900019U UA134415U UA 134415 U UA134415 U UA 134415U UA U201900019 U UAU201900019 U UA U201900019U UA U201900019 U UAU201900019 U UA U201900019U UA 134415 U UA134415 U UA 134415U
Authority
UA
Ukraine
Prior art keywords
transistor
twenty
transistors
base
collector
Prior art date
Application number
UAU201900019U
Other languages
Ukrainian (uk)
Inventor
Олексій Дмитрович Азаров
Сергій Віталійович Богомолов
Євгеній Сергійович Генеральницький
Original Assignee
Вінницький Національний Технічний Університет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вінницький Національний Технічний Університет filed Critical Вінницький Національний Технічний Університет
Priority to UAU201900019U priority Critical patent/UA134415U/en
Publication of UA134415U publication Critical patent/UA134415U/en

Links

Landscapes

  • Measurement Of Radiation (AREA)

Abstract

Двотактний симетричний підсилювач струму належить до імпульсної техніки. За рахунок введення нових елементів та зв'язків між ними буде значно покращена точність та коефіцієнт підсилення, це розширює галузь використання.A two-stroke symmetrical current amplifier is an impulse technique. The introduction of new elements and the links between them will greatly improve accuracy and gain, thus expanding the scope.

Description

Корисна модель належить до імпульсної техніки і може бути використана в аналого- цифрових перетворювачах і цифрових вимірювальних приладах.The useful model belongs to pulse technology and can be used in analog-to-digital converters and digital measuring devices.

За аналог вибрано підсилювач постійного струму (Ас. СРСР Мо 1548841, МПК НОЗЕЗ/26, опублікований 1989 р.), який містить перший і другий транзистори, які мають різну структуру.As an analogue, a direct current amplifier (Ass. USSR Mo 1548841, MPK NOZEZ/26, published in 1989) was chosen, which contains the first and second transistors, which have a different structure.

Емітери першого і другого транзисторів з'єднано, а точка з'єднання є входом підсилювача постійного струму. Третій і четвертий транзистори мають структуру відповідно другого і першого транзисторів, їх колектори є виходами підсилювача постійного струму, а бази третього і четвертого транзисторів з'єднано з колекторами першого і другого транзисторів відповідно. Бази першого і другого транзисторів з'єднано з шиною нульового потенціалу через перший і другий транзистори відповідно у діодному включенні та перше і друге джерела струмів, які включено між шинами додатного та від'ємного живлення та базами першого і другого транзисторів відповідно. Перший та другий транзистори у діодному включенні мають структуру першого і другого транзисторів відповідно. Перший та другий струмозадавальні елементи виконано відповідно на першому і другому відбивачах струму та п'ятому і шостому транзисторах, які мають структуру відповідно до третього і четвертого транзисторів. Бази п'ятого і шостого транзисторів є виходами відповідно першого і другого струмозадавального елементів, їх колектори з'єднано з шиною нульового потенціалу, а емітери - з виходами відповідно першого і другого відбивачів струму. Входи відбивачів струму з'єднано через двополюсний струмозадавальний елемент. Колектори третього і четвертого транзисторів з'єднано через коло зміщення. Коло зміщення виконано на третьому і четвертому транзисторах в діодному включенні. Виводи кола зміщення підключено до баз сьомого і восьмого транзисторів, які ввімкнено по схемі із загальним колектором. Емітери сьомого і восьмого транзисторів з'єднано, вони є виходом підсилювача.The emitters of the first and second transistors are connected, and the connection point is the input of the DC amplifier. The third and fourth transistors have the structure of the second and first transistors, respectively, their collectors are the outputs of the DC amplifier, and the bases of the third and fourth transistors are connected to the collectors of the first and second transistors, respectively. The bases of the first and second transistors are connected to the zero-potential bus through the first and second transistors, respectively, in diode connection and the first and second current sources, which are connected between the positive and negative supply buses and the bases of the first and second transistors, respectively. The first and second transistors in the diode connection have the structure of the first and second transistors, respectively. The first and second current-setting elements are made, respectively, on the first and second current reflectors and the fifth and sixth transistors, which have a structure corresponding to the third and fourth transistors. The bases of the fifth and sixth transistors are the outputs of the first and second current-setting elements, respectively, their collectors are connected to the bus of zero potential, and the emitters are connected to the outputs of the first and second current reflectors, respectively. The inputs of the current reflectors are connected through a bipolar current-inducing element. The collectors of the third and fourth transistors are connected through a bias circuit. The bias circuit is made on the third and fourth transistors in diode connection. The outputs of the bias circuit are connected to the bases of the seventh and eighth transistors, which are connected according to the circuit with a common collector. The emitters of the seventh and eighth transistors are connected, they are the output of the amplifier.

Недоліком пристрою є низький коефіцієнт підсилення, що обмежує галузь його використання.The disadvantage of the device is a low amplification factor, which limits the field of its use.

Аналогом вибрано двотактний симетричний підсилювач постійного струму (Патент УкраїниA two-stroke symmetrical DC amplifier was selected as an analogue (Patent of Ukraine

Мо 61272, МПК НОЗК 5/24, опубліковано 11.07.2011), який містить перше та друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, двадцять два транзистори, причому вхідну шину з'єднано з емітерами третього іMo 61272, IPC NOZK 5/24, published on 11.07.2011), which contains the first and second current sources, positive and negative supply buses, input and output buses, zero potential bus, twenty-two transistors, and the input bus is connected with emitters of the third and

Зо четвертого транзисторів, емітери першого і другого транзисторів об'єднано та з'єднано з шиною нульового потенціалу, колектори третього і четвертого транзисторів з'єднано з базами п'ятого і шостого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами та колекторами першого і другого транзисторів відповідно, а також з першими виводами першого і другого джерел струму, другі виводи першого і другого джерел струму з'єднано з шинами додатного і від'ємного живлення відповідно, крім того колектори третього і четвертого транзисторів з'єднано з колекторами сьомого та восьмого транзисторів відповідно, бази сьомого та восьмого транзисторів з'єднано з колекторами та базами дев'ятого та десятого транзисторів відповідно, а також з колекторами одинадцятого та дванадцятого транзисторів відповідно, емітери одинадцятого та дванадцятого транзисторів об'єднано між собою, бази одинадцятого та дванадцятого транзисторів з'єднано з емітерами п'ятнадцятого та шістнадцятого транзисторів відповідно, а також з колекторами п'ятого та шостого транзисторів, бази п'ятнадцятого та шістнадцятого транзисторів з'єднано з шиною нульового потенціалу, емітери п'ятого та шостого транзисторів з'єднано з колекторами тринадцятого та чотирнадцятого транзисторів відповідно, а також з базами двадцять першого та двадцять другого транзисторів відповідно, бази тринадцятого та чотирнадцятого транзисторів з'єднано з базами та колекторами сімнадцятого та вісімнадцятого транзисторів відповідно, а також з базами та колекторами дев'ятнадцятого та двадцятого транзисторів відповідно, а також з колекторами п'ятнадцятого та шістнадцятого транзисторів відповідно, а також з емітерами двадцять першого та двадцять другого транзисторів відповідно, колектори двадцять першого та двадцять другого транзисторів з'єднано з вихідною шиною, емітери сьомого, дев'ятого, тринадцятого, сімнадцятого та дев'ятнадцятого транзисторів підключено до шини додатного живлення, емітери восьмого, десятого, чотирнадцятого, вісімнадцятого та двадцятого транзисторів підключено до шини від'ємного живлення.From the fourth transistor, the emitters of the first and second transistors are combined and connected to the bus of zero potential, the collectors of the third and fourth transistors are connected to the bases of the fifth and sixth transistors, respectively, the bases of the third and fourth transistors are connected to the bases and collectors of the first and second transistors, respectively, as well as with the first terminals of the first and second current sources, the second terminals of the first and second current sources are connected to the positive and negative supply buses, respectively, in addition, the collectors of the third and fourth transistors are connected to the collectors the seventh and eighth transistors, respectively, the bases of the seventh and eighth transistors are connected to the collectors and bases of the ninth and tenth transistors, respectively, as well as to the collectors of the eleventh and twelfth transistors, respectively, the emitters of the eleventh and twelfth transistors are connected to each other, the bases of the eleventh and of the twelfth transistor is connected to the emitters of the fifteenth and sixteenth transistors istors, respectively, as well as to the collectors of the fifth and sixth transistors, the bases of the fifteenth and sixteenth transistors are connected to the bus of zero potential, the emitters of the fifth and sixth transistors are connected to the collectors of the thirteenth and fourteenth transistors, respectively, and also to bases of the twenty-first and twenty-second transistors, respectively, the bases of the thirteenth and fourteenth transistors are connected to the bases and collectors of the seventeenth and eighteenth transistors, respectively, as well as to the bases and collectors of the nineteenth and twentieth transistors, respectively, as well as to the collectors of the fifteenth and sixteenth transistors, respectively, and with the emitters of the twenty-first and twenty-second transistors, respectively, the collectors of the twenty-first and twenty-second transistors are connected to the output bus, the emitters of the seventh, ninth, thirteenth, seventeenth and nineteenth transistors are connected to the positive supply bus, emitters of the eighth, tenth, fourteenth oh, the eighteenth and twentieth transistors are connected to the negative supply bus.

Недоліком аналогу є низькі коефіцієнт підсилення та точність роботи пристрою, що обмежує галузь використання.The disadvantage of the analog is the low amplification factor and accuracy of the device, which limits the field of use.

В основу корисної моделі поставлено задачу створення двотактного симетричного підсилювача струму, в якому за рахунок введення нових елементів та зв'язків між ними підвищується точність роботи пристрою та збільшується коефіцієнт підсилення, це розширює галузь використання корисної моделі у різноманітних пристроях імпульсної та обчислювальної 60 техніки, автоматики тощо.The basis of the useful model is the task of creating a two-stroke symmetrical current amplifier, in which, due to the introduction of new elements and connections between them, the accuracy of the device's operation increases and the amplification factor increases, this expands the field of use of the useful model in various devices of impulse and computer technology, automation etc.

Поставлена задача вирішується тим, що у двотактний симетричний підсилювач струму, який містить перше, друге, третє, четверте, п'яте, шосте, сьоме джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, тридцять транзисторів, причому емітери тринадцятого, сімнадцятого та дев'ятнадцятого транзисторів з'єднані з шиною додатного живлення та першим джерелом струму, бази тринадцятого, сімнадцятого та дев'ятнадцятого транзисторів об'єднано та з'єднано з колекторами сімнадцятого та дев'ятнадцятого транзисторів та емітером двадцять першого транзистора, база двадцять першого транзистора з'єднана з колектором тринадцятого транзистора, колектори двадцять першого та двадцять другого транзисторів об'єднано та з'єднано з вихідною шиною, емітери чотирнадцятого, вісімнадцятого, двадцятого транзисторів з'єднано за шиною від'ємного живлення та другим джерелом струму, бази чотирнадцятого, вісімнадцятого, двадцятого транзисторів об'єднано та з'єднано з колекторами вісімнадцятого, двадцятого транзисторів та емітером двадцять другого транзистора, базу двадцять другого транзистора з'єднано з колектором чотирнадцятого транзистора, колектор першого транзистора з'єднано з першим джерелом струму, бази першого та третього транзисторів з'єднані між собою, емітери першого та другого транзисторів об'єднані та з'єднані з шиною нульового потенціалу, колектор другого транзистора з'єднано з другим джерелом струму, емітери третього та четвертого транзисторів об'єднані та з'єднані з вхідною шиною, колектори одинадцятого та дванадцятого транзисторів об'єднані, бази п'ятнадцятого та шістнадцятого транзисторів об'єднані та з'єднані з шиною нульового потенціалу, причому колектор та базу четвертого транзистора з'єднано з емітером двадцять четвертого транзистора, база двадцять четвертого транзистора з'єднана з колектором другого транзистора та другим джерелом струму, колектор двадцять четвертого транзистора з'єднано з колектором і базою восьмого транзистора та четвертим джерелом струму, емітер восьмого транзистора з'єднано з емітером дванадцятого транзистора та базою десятого транзистора, емітер десятого транзистора з'єднано з базою п'ятого транзистора та шостим джерелом струму, четверте та шосте джерела струму з'єднано з шиною від'ємного живлення, колектор п'ятого транзистора з'єднано з базою чотирнадцятого транзистора, колектор та базу третього транзистора з'єднано з емітером двадцять третього транзистора, база двадцять третього транзистора з'єднана з колектором першого транзистора та першим джерелом струму,The problem is solved by the fact that in a two-stroke symmetrical current amplifier, which contains the first, second, third, fourth, fifth, sixth, seventh current sources, positive and negative power supply buses, input and output buses, zero potential bus, thirty transistors, and the emitters of the thirteenth, seventeenth and nineteenth transistors are connected to the positive supply bus and the first current source, the bases of the thirteenth, seventeenth and nineteenth transistors are combined and connected to the collectors of the seventeenth and nineteenth transistors and the emitter the twenty-first transistor, the base of the twenty-first transistor is connected to the collector of the thirteenth transistor, the collectors of the twenty-first and twenty-second transistors are combined and connected to the output bus, the emitters of the fourteenth, eighteenth, twentieth transistors are connected behind the negative supply bus and the second current source, the bases of the fourteenth, eighteenth, twentieth transistors are combined and connected to the collector the arms of the eighteenth and twentieth transistors and the emitter of the twenty-second transistor, the base of the twenty-second transistor is connected to the collector of the fourteenth transistor, the collector of the first transistor is connected to the first current source, the bases of the first and third transistors are connected to each other, the emitters of the first and second transistors combined and connected to the bus of zero potential, the collector of the second transistor is connected to the second current source, the emitters of the third and fourth transistors are combined and connected to the input bus, the collectors of the eleventh and twelfth transistors are combined, the bases of The eleventh and sixteenth transistors are combined and connected to the zero-potential bus, and the collector and base of the fourth transistor are connected to the emitter of the twenty-fourth transistor, the base of the twenty-fourth transistor is connected to the collector of the second transistor and the second current source, the collector of twenty of the fourth transistor is connected to the collector and the base of the eighth transistor and h fourth current source, the emitter of the eighth transistor is connected to the emitter of the twelfth transistor and the base of the tenth transistor, the emitter of the tenth transistor is connected to the base of the fifth transistor and the sixth current source, the fourth and sixth current sources are connected to the negative supply bus , the collector of the fifth transistor is connected to the base of the fourteenth transistor, the collector and base of the third transistor are connected to the emitter of the twenty-third transistor, the base of the twenty-third transistor is connected to the collector of the first transistor and the first current source,

Зо колектор двадцять третього транзистора з'єднано з колектором і базою сьомого транзистора та третім джерелом струму, емітер сьомого транзистора з'єднано з емітером одинадцятого транзистора та базою дев'ятого транзистора, емітер дев'ятого транзистора з'єднано з базою шостого транзистора та п'ятим джерелом струму, третє та п'яте джерела струму з'єднано з шиною додатного живлення, колектор шостого транзистора з'єднано з базою тринадцятогоThe collector of the twenty-third transistor is connected to the collector and base of the seventh transistor and the third current source, the emitter of the seventh transistor is connected to the emitter of the eleventh transistor and the base of the ninth transistor, the emitter of the ninth transistor is connected to the base of the sixth transistor and th current source, the third and fifth current sources are connected to the positive supply bus, the collector of the sixth transistor is connected to the base of the thirteenth

З5 транзистора, базу одинадцятого транзистора з'єднано з колектором двадцять п'ятого транзистора, базу дванадцятого транзистора з'єднано з колектором двадцять шостого транзистора, емітери двадцять п'ятого та двадцять шостого транзисторів об'єднано та з'єднано з колекторами одинадцятого та дванадцятого транзисторів, колектори дев'ятого та двадцять сьомого транзисторів об'єднано та з'єднано з емітером шостого та базою двадцять сьомого транзисторів, які в свою чергу з'єднані з сьомим джерелом струму, колектори десятого та двадцять восьмого транзисторів об'єднано та з'єднано з емітером п'ятого та базою двадцять восьмого транзисторів, які в свою чергу з'єднані з сьомим джерелом струму, базу двадцять п'ятого транзистора з'єднано з емітерами двадцять сьомого та п'ятнадцятого транзисторів в свою чергу з колектором двадцять дев'ятого транзистора, колектор п'ятнадцятого та база двадцять дев'ятого транзисторів з'єднані між собою, емітер двадцять дев'ятого транзистора з'єднано з колектором чотирнадцятого та базою двадцять другого транзисторів, базу двадцять шостого транзистора з'єднано з емітерами двадцять восьмого та шістнадцятого транзисторів в свою чергу з колектором тридцятого транзистора, колектор шістнадцятого та база тридцятого транзисторів з'єднані між собою, емітер тридцятого транзистора з'єднано з колектором тринадцятого та базою двадцять першого транзисторів.C5 transistor, the base of the eleventh transistor is connected to the collector of the twenty-fifth transistor, the base of the twelfth transistor is connected to the collector of the twenty-sixth transistor, the emitters of the twenty-fifth and twenty-sixth transistors are combined and connected to the collectors of the eleventh and twelfth transistors, the collectors of the ninth and twenty-seventh transistors are combined and connected to the emitter of the sixth and the base of the twenty-seventh transistor, which in turn are connected to the seventh current source, the collectors of the tenth and twenty-eighth transistors are combined and with connected to the emitter of the fifth and the base of the twenty-eighth transistors, which in turn are connected to the seventh current source, the base of the twenty-fifth transistor is connected to the emitters of the twenty-seventh and fifteenth transistors, in turn, to the collector of twenty-nine of the fourth transistor, the collector of the fifteenth and the base of the twenty-ninth transistor are connected to each other, the emitter of the twenty-ninth transistor is connected to the collector of the fourth tenth and the base of the twenty-second transistor, the base of the twenty-sixth transistor is connected to the emitters of the twenty-eighth and sixteenth transistors, in turn, to the collector of the thirtieth transistor, the collector of the sixteenth and the base of the thirtieth transistor are connected to each other, the emitter of the thirtieth transistor is connected to the collector of the thirteenth and the base of the twenty-first transistor.

Суть корисної моделі пояснює креслення.The drawing explains the essence of a useful model.

Пристрій містить перше 2, друге 6, третє 11, четверте 16, п'яте 20, шосте 27, сьоме 19 джерела струму, шини додатного 40 і від'ємного 42 живлення, вхідну 1 і вихідну 41 шини, шину нульового потенціалу 4, тридцять транзисторів, причому емітери тринадцятого 32, сімнадцятого 34 та дев'ятнадцятого 38 транзисторів з'єднані з шиною додатного 40 живлення та першим 2 джерелом струму, бази тринадцятого 32, сімнадцятого 34 та дев'ятнадцятого 38 транзисторів об'єднано та з'єднано з колекторами сімнадцятого 34 та дев'ятнадцятого 38 транзисторів та емітером двадцять першого 35 транзистора, база двадцять першого 35 транзистора з'єднана з колектором тринадцятого 32 транзистора, колектори двадцять першого 35 та двадцять другого 60 36 транзисторів об'єднано та з'єднано з вихідною 41 шиною, емітери чотирнадцятого 33,The device contains the first 2, second 6, third 11, fourth 16, fifth 20, sixth 27, seventh 19 current sources, positive 40 and negative 42 supply buses, input 1 and output 41 buses, zero potential bus 4, thirty transistors, and the emitters of the thirteenth 32, seventeenth 34 and nineteenth 38 transistors are connected to the positive supply bus 40 and the first 2 current source, the bases of the thirteenth 32, seventeenth 34 and nineteenth 38 transistors are combined and connected to the collectors the seventeenth 34 and nineteenth 38 transistors and the emitter of the twenty-first 35 transistor, the base of the twenty-first 35 transistor is connected to the collector of the thirteenth 32 transistor, the collectors of the twenty-first 35 and twenty-second 60 36 transistors are combined and connected to the output bus 41 , emitters of the fourteenth 33,

вісімнадцятого 37, двадцятого 39 транзисторів з'єднано з шиною від'ємного 42 живлення та другим б джерелом струму, бази чотирнадцятого 33, вісімнадцятого 37, двадцятого 39 транзисторів об'єднано та з'єднано з колекторами вісімнадцятого 37, двадцятого 39 транзисторів та емітером двадцять другого 36 транзистора, базу двадцять другого 36 транзистора з'єднано з колектором чотирнадцятого 33 транзистора, колектор першого З транзистора з'єднано з першим 2 джерелом струму, бази першого З та третього 8 транзисторів з'єднані між собою, емітери першого З та другого 5 транзисторів об'єднані та з'єднані з шиною нульового потенціалу 4, колектор другого 5 транзистора з'єднано з другим 6 джерелом струму, емітери третього 8 та четвертого 9 транзисторів об'єднані та з'єднані з вхідною 1 шиною, колектори одинадцятого 13 та дванадцятого 14 транзисторів об'єднані, бази п'ятнадцятого 23 та шістнадцятого 24 об'єднані та з'єднані з шиною нульового потенціалу 4, причому колектор та базу четвертого 9 транзистора з'єднано з емітером двадцять четвертого 10 транзистора, база двадцять четвертого 10 транзистора з'єднана з колектором другого 5 транзистора та другим 6 джерелом струму, колектор двадцять четвертого 10 транзистора з'єднано з колектором і базою восьмого 15 транзистора та четвертим 16 джерелом струму, емітер восьмого 15 транзистора з'єднано з емітером дванадцятого 14 транзистора та базою десятого 26 транзистора, емітер десятого 26 транзистора з'єднано з базою п'ятого 31 транзистора та шостим 27 джерелом струму, четверте 16 та шосте 27 джерела струму з'єднано з шиною від'ємного 42 живлення, колектор п'ятого 31 транзистора з'єднано з базою чотирнадцятого 33 транзистора, колектор та базу третього 8 транзистора з'єднано з емітером двадцять третього 7 транзистора, база двадцять третього 7 транзистора з'єднана з колектором першого З транзистора та першим 2 джерелом струму, колектор двадцять третього 7 транзистора з'єднано з колектором і базою сьомого 12 транзистора та третім 11 джерелом струму, емітер сьомого 12 транзистора з'єднано з емітером одинадцятого 13 транзистора та базою дев'ятого 21 транзистора, емітер дев'ятого 21 транзистора з'єднано з базою шостого 28 транзистора та п'ятим 20 джерелом струму, третє 11 та п'яте 20 джерела струму з'єднано з шиною додатного 40 живлення, колектор шостого 28 транзистора з'єднано з базою тринадцятого 32 транзистора, базу одинадцятого 13 транзистора з'єднано з колектором двадцять п'ятого 17 транзистора, базу дванадцятого 14 транзистора з'єднано з колектором двадцять шостого 18 транзистора, емітери двадцять п'ятого 17 та двадцять шостого 18 транзисторів об'єднано та з'єднано з колекторами одинадцятого 13 та дванадцятого 14 транзисторів, колектори дев'ятого 21 та двадцять сьомого 22 транзисторів об'єднано та з'єднано з емітером шостого 28 та базою двадцять сьомого 22 транзисторів, які в свою чергу з'єднані з сьомим 19 джерелом струму, колектори десятого 26 та двадцять восьмого 25 транзисторів об'єднано та з'єднано з емітером п'ятого 31 та базою двадцять восьмого 25 транзисторів, які в свою чергу з'єднані з сьомим 19 джерелом струму, базу двадцять п'ятого 17 транзистора з'єднано з емітерами двадцять сьомого 22 та п'ятнадцятого 23 транзисторів, в свою чергу з колектором двадцять дев'ятого 29 транзистора, колектор п'ятнадцятого 23 та база двадцять дев'ятого 29 транзисторів з'єднані між собою, емітер двадцять дев'ятого 29 транзистора з'єднано з колектором чотирнадцятого 33 та базою двадцять другого 36 транзисторів, базу двадцять шостого 18 транзистора з'єднано з емітерами двадцять восьмого 25 та шістнадцятого 24 транзисторів в свою чергу з колектором тридцятого 30 транзистора, колектор шістнадцятого 24 та база тридцятого 30 з'єднані між собою, емітер тридцятого 30 транзистора з'єднано з колектором тринадцятого 32 та базою двадцять першого 35 транзисторів.the eighteenth 37, the twentieth 39 transistors are connected to the negative bus 42 of the supply and the second b current source, the bases of the fourteenth 33, the eighteenth 37, the twentieth 39 transistors are combined and connected to the collectors of the eighteenth 37, twentieth 39 transistors and the emitter of the twenty of the second 36 transistor, the base of the twenty-second 36 transistor is connected to the collector of the fourteenth 33 transistor, the collector of the first Z transistor is connected to the first 2 current source, the bases of the first Z and third 8 transistors are connected to each other, the emitters of the first Z and the second 5 of transistors are combined and connected to the bus of zero potential 4, the collector of the second 5 transistor is connected to the second current source 6, the emitters of the third 8 and fourth 9 transistors are combined and connected to the input 1 bus, the collectors of the eleventh 13 and the twelfth 14 transistors are combined, the bases of the fifteenth 23 and sixteenth 24 are combined and connected to the bus of zero potential 4, and the collector and the base of the fourth 9 transistor and is connected to the emitter of the twenty-fourth transistor 10, the base of the twenty-fourth transistor 10 is connected to the collector of the second transistor 5 and the second current source 6, the collector of the twenty-fourth transistor 10 is connected to the collector and base of the eighth transistor 15 and the fourth current source 16 , the emitter of the eighth transistor 15 is connected to the emitter of the twelfth transistor 14 and the base of the tenth transistor 26, the emitter of the tenth transistor 26 is connected to the base of the fifth transistor 31 and the sixth current source 27, the fourth 16 and the sixth 27 current sources are connected to by the negative 42 supply bus, the collector of the fifth 31 transistor is connected to the base of the fourteenth 33 transistor, the collector and the base of the third 8 transistor are connected to the emitter of the twenty-third 7 transistor, the base of the twenty-third 7 transistor is connected to the collector of the first transistor and the first 2 current source, the collector of the twenty-third 7 transistor is connected to the collector and base of the seventh 12 transistor and the third 11 current source y, the emitter of the seventh transistor 12 is connected to the emitter of the eleventh transistor 13 and the base of the ninth transistor 21, the emitter of the ninth transistor 21 is connected to the base of the sixth transistor 28 and the fifth current source 20, the third 11 and the fifth 20 current source is connected to the bus of the positive 40 supply, the collector of the sixth 28 transistor is connected to the base of the thirteenth 32 transistor, the base of the eleventh 13 transistor is connected to the collector of the twenty-fifth 17 transistor, the base of the twelfth 14 transistor is connected to the collector the twenty-sixth 18 transistor, the emitters of the twenty-fifth 17 and twenty-sixth 18 transistors are combined and connected to the collectors of the eleventh 13 and twelfth 14 transistors, the collectors of the ninth 21 and twenty-seventh 22 transistors are combined and connected to the emitter of the sixth 28 and the base of the twenty-seventh 22 transistors, which in turn are connected to the seventh 19 current source, the collectors of the tenth 26 and twenty-eighth 25 transistors are combined and connected to the emitter of the fifth 31 and the base of the twenty-eighth 25 transistors, which in turn are connected to the seventh 19 current source, the base of the twenty-fifth transistor 17 is connected to the emitters of the twenty-seventh 22 and fifteenth 23 transistors, in turn, to the collector of twenty-nine of the 29th transistor, the collector of the fifteenth 23 and the base of the twenty-ninth 29 transistors are connected to each other, the emitter of the twenty-ninth 29 transistor is connected to the collector of the fourteenth 33 and the base of the twenty-second 36 transistors, the base of the twenty-sixth 18 transistor with connected to the emitters of the twenty-eighth 25 and sixteenth 24 transistors, in turn, to the collector of the thirtieth 30 transistor, the collector of the sixteenth 24 and the base of the thirtieth 30 are connected to each other, the emitter of the thirtieth 30 transistor is connected to the collector of the thirteenth 32 and the base of the twenty-first 35 transistor .

Пристрій працює таким чином.The device works like this.

Вхідний сигнал у вигляді струму надходить на вхідну шину 1.The input signal in the form of a current enters the input bus 1.

Якщо вхідний струм втікає в схему, це призводить до збільшення колекторного струму двадцять четвертого 10 транзистора та зменшення колекторного струму двадцять третього 7 транзистора, що в свою чергу призводить до збільшення базового струму десятого 26 транзистора та зменшення базового струму дев'ятого 21 транзистора, це у свою чергу призводить до часткового відкривання десятого 26 та часткового закривання дев'ятого 21 транзисторів, що у свою чергу призводить до часткового закривання п'ятого 31 транзистора і часткового відкривання шостого 28 транзистора, у свою чергу базовий струм двадцять другого 36 транзистора збільшується, двадцять першого 35 транзистора зменшується, що призводить до часткового відкривання двадцять другого 36 та часткового закривання двадцять першого 35 транзисторів, при цьому збільшується колекторний струм двадцять другого 36 та зменшується двадцять першого 35 транзисторів, які з'єднані між собою та об'єднані з вихідною 41 шиною, це призводить до зменшення потенціалу вихідної шини, який прямує до шини від'ємного 42 живлення.If the input current flows into the circuit, this leads to an increase in the collector current of the twenty-fourth transistor 10 and a decrease in the collector current of the twenty-third transistor 7, which in turn leads to an increase in the base current of the tenth transistor 26 and a decrease in the base current of the ninth transistor 21, that is, in in turn leads to the partial opening of the tenth 26 and partial closing of the ninth 21 transistors, which in turn leads to the partial closing of the fifth 31 transistor and the partial opening of the sixth 28 transistor, in turn the base current of the twenty-second 36 transistor increases, the twenty-first 35 of the transistor decreases, which leads to the partial opening of the twenty-second 36 and partial closure of the twenty-first 35 transistors, while the collector current of the twenty-second 36 increases and the twenty-first 35 transistors decrease, which are interconnected and combined with the output bus 41, this leads to a decrease in potency lu of the output bus, which goes to the negative 42 supply bus.

Якщо вхідний струм витікає зі схеми, це призводить до збільшення колекторного струму двадцять третього 7 транзистора та зменшення колекторного струму двадцять четвертого 10 транзистора, що в свою чергу призводить до зменшення базового струму десятого 26 транзистора та збільшення базового струму дев'ятого 21 транзистора, це у свою чергу призводить до часткового відкривання дев'ятого 21 та часткового закривання десятого 26 транзисторів, що у свою чергу призводить до часткового закривання шостого 28 транзистора і часткового відкривання п'ятого 31 транзистора, у свою чергу базовий струм двадцять другого 36 транзистора зменшується, двадцять першого 35 транзистора збільшується, що призводить до часткового відкривання двадцять першого 35 та часткового закривання двадцять другого 36 транзисторів, при цьому збільшується колекторний струм двадцять першого 35 та зменшується двадцять другого 36 транзисторів, які з'єднані між собою та об'єднані з вихідною 41 шиною, це призводить до збільшення потенціалу вихідної шини, який прямує до шини додатного 40 живлення.If the input current flows from the circuit, this leads to an increase in the collector current of the twenty-third transistor 7 and a decrease in the collector current of the twenty-fourth transistor 10, which in turn leads to a decrease in the base current of the tenth transistor 26 and an increase in the base current of the ninth transistor 21, that is, in in turn leads to the partial opening of the ninth 21 and partial closing of the tenth 26 transistors, which in turn leads to the partial closing of the sixth 28 transistor and the partial opening of the fifth 31 transistor, in turn the base current of the twenty-second 36 transistor decreases, the twenty-first 35 of the transistor increases, which leads to the partial opening of the twenty-first 35 and partial closing of the twenty-second 36 transistors, while the collector current of the twenty-first 35 increases and the twenty-second 36 transistors, which are interconnected and combined with the output bus 41, decrease, this leads to an increase in sweat of the output bus, which goes to the positive 40 supply bus.

Перше 2, друге 6 джерела струму та відбивачі струму Вілсона на першому 3, двадцять третьому 7, третьому 8 та другому 5, четвертому 9, двадцять четвертому 10 транзисторах утворюють схему задання режимів по постійному струму каскадів схеми, третьє 11 та четверте 16 джерела струму та сьомий 12 і восьмий 15 транзистори в діодному вмиканні, а також п'яте 20 і шосте 27 джерела струму задають режим по постійному струму підсилювальних проміжних каскадів, які побудовані на складених транзисторах Шіклаї, дев'ятий 21, шостий 28 та десятий 26, п'ятий 31 транзистори відповідно, одинадцятий 13, дванадцятий 14, двадцять п'ятий 17, двадцять шостий 18, п'ятнадцятий 23, шістнадцятий 24, двадцять дев'ятий 29, тридцятий 30 транзистори утворюють двонаправлений відбивач струму, який задає режим роботи, а також корегування коефіцієнта передачі проміжних підсилювальних каскадів на дев'ятому 21, шостому 28 та десятому 26, п'ятому 31 складених транзисторах Шіклаї відповідно, разом у поєднанні з двадцять сьомим 22 і двадцять восьмим 25 транзисторами та сьомим 19 джерелом струму, тринадцятий 32, сімнадцятий 34, двадцять перший 35, дев'ятнадцятий 38 та чотирнадцятий 33, двадцять другий 36, вісімнадцятий 37, двадцятий 39 транзистори утворюють складені відбивачіThe first 2, the second 6 current sources and the Wilson current reflectors on the first 3, twenty-third 7, third 8 and second 5, fourth 9, twenty-fourth 10 transistors form a circuit for setting the DC modes of the stages of the circuit, the third 11 and the fourth 16 current sources and the seventh 12 and the eighth 15 transistors in diode switching, as well as the fifth 20 and the sixth 27 current sources set the DC mode of the amplifying intermediate stages, which are built on Shiklai composite transistors, the ninth 21, the sixth 28 and the tenth 26, p' 31 transistors, respectively, the eleventh 13, twelfth 14, twenty-fifth 17, twenty-sixth 18, fifteenth 23, sixteenth 24, twenty-ninth 29, thirtieth 30 transistors form a bidirectional current reflector, which sets the operating mode, and also correction of the transmission coefficient of the intermediate amplifier stages on the ninth 21, sixth 28 and tenth 26, fifth 31 Shiklai composite transistors, respectively, together with the twenty-seventh 22 and twenty-eighth 25 transistors and seventh 19 current source, thirteenth 32, seventeenth 34, twenty-first 35, nineteenth 38 and fourteenth 33, twenty-second 36, eighteenth 37, twentieth 39 transistors form composite reflectors

Вілсона, які передають підсилений сигнал з проміжних каскадів на вихідну 41 шину відповідно, шина нульового потенціалу 4 та шина додатного 40 і від'ємного 42 живлення забезпечуютьWilson, which transmit the amplified signal from the intermediate stages to the output bus 41, respectively, the bus of zero potential 4 and the bus of positive 40 and negative 42 supply provide

Зо необхідні рівні напруги для живлення пристрою.The necessary voltage levels to power the device.

Claims (1)

ФОРМУЛА КОРИСНОЇ МОДЕЛІ Двотактний симетричний підсилювач струму, що містить перше, друге джерела струму, шини додатного і від'ємного живлення, вхідну і вихідну шини, шину нульового потенціалу, двадцять два транзистори, причому емітери тринадцятого, сімнадцятого та дев'ятнадцятого транзисторів з'єднані з шиною додатного живлення та першим джерелом струму, бази тринадцятого, сімнадцятого та дев'ятнадцятого транзисторів об'єднано та з'єднано з колекторами сімнадцятого та дев'ятнадцятого транзисторів та емітером двадцять першого транзистора, база двадцять першого транзистора з'єднана з колектором тринадцятого транзистора, колектори двадцять першого та двадцять другого транзисторів об'єднано та з'єднано з вихідною шиною, емітери чотирнадцятого, вісімнадцятого, двадцятого транзисторів з'єднано за шиною від'ємного живлення та другим джерелом струму, бази чотирнадцятого, вісімнадцятого, двадцятого транзисторів об'єднано та з'єднано з колекторами вісімнадцятого, двадцятого транзисторів та емітером двадцять другого транзистора, базу двадцять другого транзистора з'єднано з колектором чотирнадцятого транзистора, колектор першого транзистора з'єднано з першим джерелом струму, бази першого та третього транзисторів з'єднані між собою, емітери першого та другого транзисторів об'єднані та з'єднані з шиною нульового потенціалу, колектор другого транзистора з'єднано з другим джерелом струму, емітери третього та четвертого транзисторів об'єднані та з'єднані з вхідною шиною, колектори одинадцятого та дванадцятого транзисторів об'єднані, бази п'ятнадцятого та шістнадцятого об'єднані та з'єднані з шиною нульового потенціалу, який відрізняється тим, що введено вісім транзисторів, п'ять джерел струму, причому колектор та базу четвертого транзистора з'єднано з емітером двадцять четвертого транзистора, база двадцять четвертого транзистора з'єднана з колектором другого транзистора тадругим джерелом струму, колектор двадцять четвертого транзистора з'єднано з колектором і базою восьмого транзистора та четвертим джерелом струму, емітер восьмого транзистора з'єднано з емітером дванадцятого транзистора та базою десятого транзистора, емітер десятого транзистора з'єднано з базою п'ятого транзистора та шостим джерелом струму, четверте та шосте джерела струму з'єднано з шиною від'ємного живлення, колектор п'ятого транзистора 60 з'єднано з базою чотирнадцятого транзистора, колектор та базу третього транзистора з'єднано з емітером двадцять третього транзистора, база двадцять третього транзистора з'єднана з колектором першого транзистора та першим джерелом струму, колектор двадцять третього транзистора з'єднано з колектором і базою сьомого транзистора та третім джерелом струму, емітер сьомого транзистора з'єднано з емітером одинадцятого транзистора та базою дев'ятого транзистора, емітер дев'ятого транзистора з'єднано з базою шостого транзистора та п'ятим джерелом струму, третє та п'яте джерела струму з'єднано з шиною додатного живлення, колектор шостого транзистора з'єднано з базою тринадцятого транзистора, базу одинадцятого транзистора з'єднано з колектором двадцять п'ятого транзистора, базу дванадцятого транзистора з'єднано з колектором двадцять шостого транзистора, емітери двадцять п'ятого та двадцять шостого транзисторів об'єднано та з'єднано з колекторами одинадцятого та дванадцятого транзисторів, колектори дев'ятого та двадцять сьомого транзисторів об'єднано та з'єднано з емітером шостого та базою двадцять сьомого транзисторів, які в свою чергу з'єднані з сьомим джерелом струму, колектори десятого та двадцять восьмого транзисторів об'єднано та з'єднано з емітером п'ятого та базою двадцять восьмого транзисторів, які в свою чергу з'єднані з сьомим джерелом струму, базу двадцять п'ятого транзистора з'єднано з емітерами двадцять сьомого та п'ятнадцятого транзисторів, колектор п'ятнадцятого та база двадцять дев'ятого транзисторів з'єднані між собою, емітер двадцять дев'ятого транзистора з'єднано з колектором чотирнадцятого та базою двадцять другого транзисторів, базу двадцять шостого транзистора з'єднано з емітерами двадцять восьмого та шістнадцятого транзисторів та з колектором тридцятого транзистора, колектор шістнадцятого та база тридцятого транзисторів з'єднані між собою, емітер тридцятого транзистора з'єднано з колектором тринадцятого та базою двадцять першого транзисторів.UTILITY MODEL FORMULA Two-cycle symmetrical current amplifier containing first, second current sources, positive and negative supply buses, input and output buses, zero potential bus, twenty-two transistors, and the emitters of the thirteenth, seventeenth and nineteenth transistors are connected with a positive supply bus and a first current source, the bases of the thirteenth, seventeenth and nineteenth transistors are combined and connected to the collectors of the seventeenth and nineteenth transistors and the emitter of the twenty-first transistor, the base of the twenty-first transistor is connected to the collector of the thirteenth transistor , the collectors of the twenty-first and twenty-second transistors are combined and connected to the output bus, the emitters of the fourteenth, eighteenth, twentieth transistors are connected behind the negative supply bus and the second current source, the bases of the fourteenth, eighteenth, twentieth transistors are combined and connected to the collectors of the eighteenth and twentieth transistors and emit of the twenty-second transistor, the base of the twenty-second transistor is connected to the collector of the fourteenth transistor, the collector of the first transistor is connected to the first current source, the bases of the first and third transistors are connected to each other, the emitters of the first and second transistors are connected and connected to the bus of zero potential, the collector of the second transistor is connected to the second current source, the emitters of the third and fourth transistors are combined and connected to the input bus, the collectors of the eleventh and twelfth transistors are combined, the bases of the fifteenth and sixteenth are combined connected and connected to a bus of zero potential, which is characterized by the fact that eight transistors, five current sources are introduced, and the collector and base of the fourth transistor are connected to the emitter of the twenty-fourth transistor, the base of the twenty-fourth transistor is connected to the collector of the second transistor and the second current source, the collector of the twenty-fourth transistor is connected to the collector and the base of the eighth transistor tor and the fourth current source, the emitter of the eighth transistor is connected to the emitter of the twelfth transistor and the base of the tenth transistor, the emitter of the tenth transistor is connected to the base of the fifth transistor and the sixth current source, the fourth and sixth current sources are connected to the bus from capacitive power supply, the collector of the fifth transistor 60 is connected to the base of the fourteenth transistor, the collector and base of the third transistor are connected to the emitter of the twenty-third transistor, the base of the twenty-third transistor is connected to the collector of the first transistor and the first current source, the collector of the twenty-third of the transistor is connected to the collector and base of the seventh transistor and the third current source, the emitter of the seventh transistor is connected to the emitter of the eleventh transistor and the base of the ninth transistor, the emitter of the ninth transistor is connected to the base of the sixth transistor and the fifth current source , the third and fifth current sources are connected to the positive supply bus, the collector of the sixth transistor is connected to the base of of the eleventh transistor, the base of the eleventh transistor is connected to the collector of the twenty-fifth transistor, the base of the twelfth transistor is connected to the collector of the twenty-sixth transistor, the emitters of the twenty-fifth and twenty-sixth transistors are combined and connected to the collectors of the eleventh and twelfth transistors, the collectors of the ninth and twenty-seventh transistors are combined and connected to the emitter of the sixth and the base of the twenty-seventh transistor, which in turn are connected to the seventh current source, the collectors of the tenth and twenty-eighth transistors are combined and with connected to the emitter of the fifth and the base of the twenty-eighth transistors, which in turn are connected to the seventh current source, the base of the twenty-fifth transistor is connected to the emitters of the twenty-seventh and fifteenth transistors, the collector of the fifteenth and the base of the twenty ninth transistors are connected to each other, the emitter of the twenty-ninth transistor is connected to the collector of the fourteenth and the base of the twenty-second transistor, b the base of the twenty-sixth transistor is connected to the emitters of the twenty-eighth and sixteenth transistors and to the collector of the thirtieth transistor, the collector of the sixteenth and the base of the thirtieth transistor are connected to each other, the emitter of the thirtieth transistor is connected to the collector of the thirteenth and the base of the twenty-first transistor. Ку Б кни Пон ин п я я жк я вух й І Ха Яку і т що ХХ й х. ї щу ер ЗЕ ков ; її А і ! Гра М СД є ж шк ПИ нини нина й фени дор К в | ще в за І ШЕ | х шк і ! Б Метр Е і рн зе і і Н ї ї Н КЗ сит | а а І НИ НО ЖК НК БО | - 15 Как їе -Е Г Во ння нн п п КЕ М КВ І Жлиииилиитя 4Ku B kny Pon yn p ia i zhk i vuh y I Ha Yaku i t that XX y x. i schu er ZE kov ; her A and ! The game M SD is the same shk PI now nina and fans dor K v | even in the I SHE | x shk and ! B Meter E i rn ze i i N i i N KZ sit | a a AND WE BUT ZHK NK BO | - 15 Kak ie -E G Vo nnya nn p p KE M KV I Zhliiiiiliitya 4
UAU201900019U 2019-01-02 2019-01-02 2-stroke symmetric current amplifier UA134415U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201900019U UA134415U (en) 2019-01-02 2019-01-02 2-stroke symmetric current amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201900019U UA134415U (en) 2019-01-02 2019-01-02 2-stroke symmetric current amplifier

Publications (1)

Publication Number Publication Date
UA134415U true UA134415U (en) 2019-05-10

Family

ID=66390433

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201900019U UA134415U (en) 2019-01-02 2019-01-02 2-stroke symmetric current amplifier

Country Status (1)

Country Link
UA (1) UA134415U (en)

Similar Documents

Publication Publication Date Title
UA134415U (en) 2-stroke symmetric current amplifier
UA134414U (en) 2-stroke symmetric current amplifier
UA129201U (en) 2-stroke symmetric current amplifier
UA134626U (en) 2-stroke symmetric current amplifier
UA142255U (en) TWO-STOCK DC AMPLIFIER
UA127376U (en) Dual-stroke DC amplifier
UA120004U (en) 2-stroke symmetric current amplifier
UA134625U (en) 2-stroke symmetric current amplifier
UA120008U (en) 2-stroke symmetric current amplifier
UA127573U (en) Dual-stroke DC amplifier
UA142772U (en) BUFFER CASCADE
UA134338U (en) Dual-stroke DC amplifier
UA124792C2 (en) TWO-STROKE DC AMPLIFIER
UA126402U (en) AMPLIFIER CONTINUOUS CURRENT
UA127217U (en) Dual-stroke DC amplifier
UA141851U (en) TWO-STOCK DC AMPLIFIER
UA120312U (en) 2-stroke symmetric current amplifier
UA135553U (en) ZERO SHIFT CURRENT GENERATOR
UA119997U (en) 2-stroke symmetric current amplifier
UA126401U (en) AMPLIFIER CONTINUOUS CURRENT
UA127387U (en) Dual-stroke DC amplifier
UA133088U (en) Buffer cascade
UA129197U (en) 2-stroke symmetric current amplifier
UA126456U (en) TWO-stroke DC AMPLIFIER
UA141391U (en) VOLTAGE BUFFER