UA128255U - Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами - Google Patents
Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами Download PDFInfo
- Publication number
- UA128255U UA128255U UAU201803013U UAU201803013U UA128255U UA 128255 U UA128255 U UA 128255U UA U201803013 U UAU201803013 U UA U201803013U UA U201803013 U UAU201803013 U UA U201803013U UA 128255 U UA128255 U UA 128255U
- Authority
- UA
- Ukraine
- Prior art keywords
- input
- output
- inputs
- trigger
- counter
- Prior art date
Links
- 230000001360 synchronised effect Effects 0.000 claims abstract description 16
- 238000009434 installation Methods 0.000 claims abstract description 14
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 11
- 230000007704 transition Effects 0.000 claims description 18
- 239000003990 capacitor Substances 0.000 claims description 11
- 230000000737 periodic effect Effects 0.000 claims description 5
- 244000131360 Morinda citrifolia Species 0.000 claims 1
- 235000017524 noni Nutrition 0.000 claims 1
- 230000002441 reversible effect Effects 0.000 abstract description 4
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 abstract 1
- 239000007858 starting material Substances 0.000 abstract 1
- 230000002123 temporal effect Effects 0.000 abstract 1
- 238000000034 method Methods 0.000 description 8
- 238000000819 phase cycle Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Landscapes
- Control Of Stepping Motors (AREA)
Abstract
Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами містить: два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід дозволу режиму синхронного паралельного завантаження і входи завантаження, значення сигналів на яких визначають часові параметри послідовності iмпульсів на виході, другий лічильник дворозрядний, виконаний на двох синхронних JK-тригерах зі входом асинхронної установки у нульовий стан, який забезпечує формування імпульсів на виході; стартостопний пристрій, який містить асинхронний RS-тригер, який забезпечує запуск і зупинку формування імпульсів на виході, що спрощує схему формувача, зменшує споживчу потужності та вартість.
Description
г розроб
Пд нан ин ОІЛІЦИІІІІВІІІІДВОІІООНЯ М й
ХрОогусрогвєюювв пис,нтшєв'вв'томЄВвТирмиччн й
Коб Ко 1 фену о
Фн.2
Корисна модель належить до імпульсної, обчислювальної і вимірювальної техніки та призначена для формування двофазної послідовності імпульсів з перенастроюваними часовими параметрами.
Відомі формувачі, що містять кварцовий задавальний генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Ю.В. Новиков Основьії цифровой техники. - М.: "МИР", 2001, Рис. 5.13- 5.18).
Недолік відомих пристроїв - складність внутрішньої структури.
Відомі формувачі періодичної багатофазної послідовності імпульсів з перенастроюваними часовими параметрами (патенти України на винахід Мо 87081, 89240, 106091, 106395, 10807, 106867, 10888, 106091, 107028).
Недолік пристроїв - складність структури, що обумовлено необхідністю використання двох багаторозрядних двійкових лічильників, дешифраторів.
Найбільш близьким за технічною суттю і результатом, що досягається, є формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами (патент
України на корисну модель 63193), який містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; перший і другий елементи І; перший і другий елементи АБО, при цьому перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом першого елемента І; вихід першого елемента 1 з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього кварцового генератора; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів.
Зо Недолік даного пристрою - складність схеми формувача, що обумовлено побудовою стартостопного пристрою на синхронному О-тригері і використанням другого чотирирозрядного лічильника і, як наслідок, висока споживана потужність, висока вартість.
В основу корисної моделі поставлено задачу спрощення перестроювання формувача на задану тривалість імпульсів, зменшення споживаної потужності та вартості.
Поставлена задача вирішується тим, що в формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами, який містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет по відношенню до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет по відношенню до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби);стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший і другий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента І! з'єднано зі входами асинхронної установки у нульовий стан першого і другого лічильників, відповідно до корисної моделі введено третій і четвертий елементи І, при цьому стартостопний пристрій виконано на асинхронному Ко-тригері, а замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох УК-тригерах зі входом асинхронної установки у нульовий стан; перший УК-тригер має інверсної входи . і К; другий УК-тригер має інверсної і прями входи . і К, яки об'єднано по І; інверсної входи УК-тригерів з'єднано з виходом другого елемента АБО і входом дозволу синхронного паралельного завантаження першого бо лічильника; прями входи . і К другого УК-тригера з'єднано з інверсним виходом першого УкК-
тригера; прямий вихід першого УК-тригера з'єднано з першими входами третього і четвертого елементів І, з другим входом першого елемента АБО, з третім входом завантаження першого лічильника; прямий вихід другого УК-тригера з'єднано з другим входом четвертого елемента | і третім входом першого елемента АБО; перший і другий входи завантаження лічильника 1 з'єднано з рівнем логічного нуля, четвертий вхід завантаження з'єднано з інверсним виходом першого УК- тригера; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами другого елемента АБО; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан К5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента 1 утворює вихід першої фази (РЕ1), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів.
На фіг. 1 приведена схема формувача.
Формувач містить: реверсивний двійковий лічильник 1, налагоджений на режим віднімання, який має вхід подачі тактових імпульсів С, вхід налагодження на режим підсумовування/віднімання Ш, вхід дозволу синхронного паралельного завантаження / і входи подачі даних Оо-Оз, вхід дозволу режиму лічби Е, вхід асинхронної установки у нульовий стан КЕ; перший (2) і другий (3) УК-тригери зі входом дозволу переходу (інверсної входи «К) і входами асинхронної установки у нульовий стан К; К5-тригер 4; перший (5), другий (б), третій (7) і четвертий (8) елементи І!; перший (9) і другий (10) елементи АБО; послідовно з'єднані резистор 11 ї конденсатор (12), підключені до джерела живлення ЖЕ.
Загальна точка послідовно сполучених резистора 11 і конденсатора 12 з'єднана з першими входами елементів 5, 6. Другий вхід елемента 5 утворює вхід подачі імпульсів зупинки (Зіор) формування вихідних імпульсів. Вихід елемента 5 з'єднано зі входом (К) установки у нульовий стан К5-тригера. Другий вхід елемента 6 з'єднано з виходом елемента 9. Вихід елемента 6 з'єднано зі входами асинхронної установки у нульовий стан лічильника 1 і УК-тригерів (2, 3).
Інверсні входи .«К-тригерів, які утворюють вхід дозволу переходу другого лічильника, з'єднано з виходом елемента 10 і входом дозволу синхронного паралельного завантаження (1) лічильника 1, прямі входи У і К тригера З з'єднано з інверсним виходом (С) УК-тригера 2.
Прямий вихід тригера 2 з'єднано з першими входами елементів 7, 8, з другим входом елемента
Зо 9, з третім (О2) входом завантаження лічильника 1, перший (О0о) і другий (01) входи завантаження з'єднано з рівнем логічного нуля, четвертий вхід (Оз) завантаження з'єднано з інверсним виходом першого УК-тригера. Прямий вихід тригера З з'єднано з другим входом елемента 8 і третім входом елемента 9. Виходи другого (01), третього (02) і четвертого (Оз) розрядів лічильника 1 з'єднано зі входами елемента 10. Тактові входи (С) першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вхід асинхронної установки (5) в одиничний стан К5-тригера утворює вхід подачі імпульсів запуску (5іаг). Вихід елемента 7 утворює вихід першої фази (Е1), а вихід елемента 8 утворює вихід другої фази (Е2) імпульсів.
Аналіз функціонування розглянемо для варіанту настроювання на формування двофазної послідовності, тривалість імпульсів дорівнює 8Т, а паузи між сусідніми фазами дорівнює 4Т, забезпечується значенням сигналів сформованих на входах паралельного завантаження лічильника 1. Наявність ланцюжка, що складається із поєднаних послідовно резистора 11 і конденсатора 12, підключеного до шини живлячої напруги ЖЕ, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 5 та 6, забезпечуючи формування рівня логічного нуля на їхніх виходах, тобто на входах асинхронної установки у нульовий стан (К) тригерів 2, 3, 4 і лічильника 1. По закінченні заряду конденсатора одиничне значення на першому вході елемента 6 залишається незмінним.
Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення, лічильник 1 і тригери переходять у нульовий стан, формуючи: рівень логічного нуля на виходах
Оо-Оз лічильника 1; на виході елемента 10, значення сигналу на якому дорівнює логічній сумі сигналів з виходів 01, С», Оз (І-О м С м Оз); на прямих виходах тригерів 2, 3; на вході дозволу синхронного завантаження лічильника 1 і на інверсних входах у і К-тригерів 2, З (на вході дозволу синхронного переходу другого лічильника); на виході елемента 9, який з'єднано зі входом елемента 6, що забезпечує рівень логічного нуля на входах К асинхронної установки у нульовий стан лічильника 1 і тригерів 2, З і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 12.
Оскільки режим асинхронної установки лічильника 1 і тригерів 2, З у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пір, поки на входах елемента 9 зберігатиметься рівень логічного нуля, при надходженні тактових імпульсів нульовий стан лічильника 1 і тригерів 2, З залишатиметься незмінним, тобто залишатиметься незмінним нульове значення на виходах формувача (1-02, 201.02).
Під час вступу імпульсу запуску (зіаг) на вхід 5 тригера 4 тригер переходить в одиничний стан, формуючи рівень логічної одиниці на його виході (0-1), на вході та виході елемента 9, що забезпечує рівень логічної одиниці на входах К лічильника 1 і тригерів 2, 3, знімаючи блокування. Оскільки на входах | лічильника 1 і тригерів 2, З рівень логічного нуля, то до моменту вступу чергового тактового імпульсу перший лічильник знаходиться у режимі готовності завантаження, а другий лічильник, у режимі готовності до переходу у перший наступний стан, і тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах бо -04-02-0,03 01 дічильник 1 переходить у стан Оз020100-1000-8, другий лічильник - у наступний стан (92-01-1), що веде до формування одиничного значення на виході елемента 10, на входах | лічильника і, на інверсних входах .) і К - тригерів 2, 3, тобто до заборони завантаження лічильника 1 і переходу другого лічильника, дозволу режиму лічби (віднімання) лічильника 1. Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 стане рівним 0001, на виході елемента 10 формується нульове значення. В результаті цього лічильник 1 знову перейде в режим завантаження, а другий лічильник - в режим переходу. Під час вступу наступного тактового імпульсу відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах О/-00-0, 002-01-11,
О3-01-0 Лічильник 1 переходить у стан О3з020100-0100-4, другий лічильник - у наступний стан (902-1, 01-0).
Надалі процеси аналогічні, тобто як тільки зміст лічильника 1 становиться рівним 0001, на виході елемента 10 формується нульове значення, лічильник 1 знову переходить в режим завантаження, а другий лічильник - в режим переходу. Відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Юо-Юз. Лічильник 1 знову переходить у стан 1000-8, а другий лічильник - у наступний відповідно його графу переходів, на виходах другого лічильника (на виходах тригерів 2, 3) формуються значення відповідно стану, які визначають
Зо значення сигналів на виходах елементів 7, 8 (на виходах формувача Н1, Е2).
На фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів лічильника 1, друге кільце - граф переходів другого лічильника, третє кільце значення сигналів на виході Е1, четверте кільце значення сигналів на виході Е2 із загальною вершиною, відповідною нульовому стану лічильників, а на фіг. З зображені епюри, що ілюструють роботу для варіанту настроювання ЮБо-01-0, 02-01, Оз на формування двофазної послідовності, тривалість імпульсів якої дорівнює 8Т, а пауза між сусідніми фазами дорівнює 4Т.
Зупинка процесу формування вихідної послідовності імпульсів здійснюється подачею імпульсу, відповідного рівню логічного одиниці, на вхід зупинки (ор), що формує активний рівень сигналу на вході К асинхронної установки К5-тригера, що призводить до переходу його у нульовий стан (0-0). Імпульс 5і0ор, як правило, асинхронний по відношенню до імпульсів зовнішнього генератора і до стану лічильників.
Якщо у момент вступу імпульсу Біор другий лічильник (тригери 2, 3) знаходитиметься у нульовому стані, то при переході тригера 4 у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента 6, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування імпульсів на виходах Е1, Е2.
Якщо у момент вступу імпульсу 5Біор другий лічильник знаходитиметься у стані, відмінному від нульового, то на виході елемента 9 з'єднаного зі входом елемента 6, буде рівень логічної одиниці. Оскільки на другому вході елемента 6 також рівень логічної одиниці, визначуваний одиничним значенням на конденсаторі, то на виході елемента 6 (на входах К лічильника і тригерів 2, 3) буде рівень логічної одиниці. Звідси витікає, що у момент вступу імпульсу Біор припинення формування не станеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу у вихідній послідовності. І тільки зі вступом подальших тактових імпульсів, коли відбуватиметься перехід другого лічильника у нульовий стан на входах елемента 9 і на його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента 6, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування.
Зі вступом наступного імпульсу запуску усі процеси повторюються.
На відміну від відомого пристрою спрощення структури стартостопного пристрою і другою лічильника, виконаного на двох УК-тригерах, дозволило спростити технологію виготовлення формувача, знизити споживану потужність і вартість.
Claims (1)
- ФОРМУЛА КОРИСНОЇ МОДЕЛІ Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами, який містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет по відношенню до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет по відношенню до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключено до джерела живлення; перший і другий елементи І перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента !; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан першого і другого лічильників, який відрізняється тим, що введено: третій і четвертий елементи І, при цьому стартостопний пристрій виконано на асинхронному К5- тригері, а замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох УК-тригерах зі входом асинхронної установки у нульовий стан; перший .К-тригер має інверсні входи . і К; другий УК- тригер має інверсні і прямі входи . і К, які об'єднано по І; інверсні входи УК-тригерів з'єднано з Зо виходом другого елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; прямі входи . і К другого УК-тригера з'єднано з інверсним виходом першого УК-тригера; прямий вихід першого ОК-тригера з'єднано з першими входами третього і четвертого елементів І, з другим входом першого елемента АБО, з третім входом завантаження першого лічильника; прямий вихід другого УК-тригера з'єднано з другим входом четвертого елемента І і третім входом першого елемента АБО; перший і другий входи завантаження лічильника 1 з'єднано з рівнем логічного нуля, четвертий вхід завантаження з'єднано з інверсним виходом першого .К-тригера; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами другого елемента АБО; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан Ко-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (ЕТ), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів.шт | ТО) 5 ! Ол о. р НЕ і З В осеосссв ЕЇ дроороюооо си ЩЕ й Ше ни Ши -Щ 1. Саву ри шии ЇЇ Гн СУ ! ; | Я | т фа шк й сне ОО | ря ще С І З ; ший пиши Шини ват т. ПИ а й. р! ж | й Фіг ит й Квант (фун фея : | І -кавра юка ввФіг. 2Є важ у МІЖ ЕЖИЖИ ї ЗБЕЖЕМАЕНАЖНАЖАЕВОВ НИВИ МиМЯ и Ії ПЕ В МЕНЕ М МЕЖ ВИСО ОВО НО ПА ВАЛОМ ЛВ МНЕ МЕНА ПАЛ КА ЗА Я М оно ноні нн нин ніна оно ннонінинін прннінініенннненннтнннні ння інки нн и нн нн нн нн и ни шшишиненинншшшшшиишишиншшши нн ст ро ВК Но 55 ! ї З пово. І) я ГооТТ т тТттто во от тт ор ововоооо Я ОО Т СТ ОС, воповососовоовюоюо ' І ШЛЛ Й учинив и и пн мин пи зни пн пн ни м зни нн ни зм и нн нн не нм и п КЕ ши ще ши и п п с по а ви пи В Во ВО ХЕ ЕЕФЕ.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201803013U UA128255U (uk) | 2018-03-26 | 2018-03-26 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201803013U UA128255U (uk) | 2018-03-26 | 2018-03-26 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Publications (1)
Publication Number | Publication Date |
---|---|
UA128255U true UA128255U (uk) | 2018-09-10 |
Family
ID=63709417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
UAU201803013U UA128255U (uk) | 2018-03-26 | 2018-03-26 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Country Status (1)
Country | Link |
---|---|
UA (1) | UA128255U (uk) |
-
2018
- 2018-03-26 UA UAU201803013U patent/UA128255U/uk unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
UA128255U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128372U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127954U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128288U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA133762U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA128374U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127841U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128261U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127962U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127023U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128290U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128285U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127822U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA129717U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA133826U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128266U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127827U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA123768U (uk) | Формувач одиночної двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA127956U (uk) | Формувач одиночної двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA126362U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA124800U (uk) | Формувач двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA127952U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA136152U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA126365U (uk) | Формувач двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA127948U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |